KR20110040218A - Plasma display apparatus and driving method thereof - Google Patents

Plasma display apparatus and driving method thereof Download PDF

Info

Publication number
KR20110040218A
KR20110040218A KR1020090097397A KR20090097397A KR20110040218A KR 20110040218 A KR20110040218 A KR 20110040218A KR 1020090097397 A KR1020090097397 A KR 1020090097397A KR 20090097397 A KR20090097397 A KR 20090097397A KR 20110040218 A KR20110040218 A KR 20110040218A
Authority
KR
South Korea
Prior art keywords
sustain
electrode
signal
bias
supplied
Prior art date
Application number
KR1020090097397A
Other languages
Korean (ko)
Inventor
이경훈
김태형
공병구
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020090097397A priority Critical patent/KR20110040218A/en
Publication of KR20110040218A publication Critical patent/KR20110040218A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2946Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by introducing variations of the frequency of sustain pulses within a frame or non-proportional variations of the number of sustain pulses in each subfield
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2029Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having non-binary weights
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2033Display of intermediate tones by time modulation using two or more time intervals using sub-frames with splitting one or more sub-frames corresponding to the most significant bits into two or more sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PURPOSE: A plasma display apparatus and a driving method thereof are provided to prevent blur by supplying a bias signal corresponding to a sustain signal to an address electrode. CONSTITUTION: A plasma display apparatus comprises a plasma display panel and a driving unit. The plasma display panel includes a front substrate in which first electrodes(202,203) are arranged, a rear substrate(211) in which second electrodes(213) are arranged to cross the first electrodes, and a partition(212) which defines a discharge cell between the front and rear substrates. The driving unit supplies sustain signals to the first electrodes and bias signals corresponding to the sustain signals to the second electrodes during a sustain period of a sub field. The number of the bias signals supplied to the second electrodes is 1~N, where N is the number of the sustain signals supplied to the first electrodes.

Description

플라즈마 디스플레이 장치 및 그의 구동방법{Plasma Display Apparatus and Driving Method thereof}Plasma display device and driving method thereof {Plasma Display Apparatus and Driving Method}

본 발명은 플라즈마 디스플레이 장치 및 그의 구동방법에 관한 것이다.The present invention relates to a plasma display device and a driving method thereof.

플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널을 포함한다.The plasma display apparatus includes a plasma display panel.

플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.The plasma display panel includes a phosphor layer formed in a discharge cell divided by a partition wall, and also includes a plurality of electrodes.

플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.When the drive signal is supplied to the electrode of the plasma display panel, the discharge is generated by the drive signal supplied in the discharge cell. Here, when discharged by a drive signal in the discharge cell, the discharge gas filled in the discharge cell generates vacuum ultraviolet rays, and the vacuum ultraviolet light emits the phosphor formed in the discharge cell to emit visible light. Generate. The visible light displays an image on the screen of the plasma display panel.

본 발명은 서스테인 기간에서 어드레스 전극으로 서스테인 신호에 대응되는 바이어스 신호를 공급하는 플라즈마 디스플레이 장치 및 그의 구동방법을 제공하는데 그 목적이 있다.An object of the present invention is to provide a plasma display device and a driving method thereof for supplying a bias signal corresponding to a sustain signal to an address electrode in a sustain period.

본 발명에 따른 플라즈마 디스플레이 장치는 제 1 전극이 배치되는 전면 기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면 기판 및 상기 전면 기판과 상기 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 패널 및 서브필드(Sub-field)의 서스테인 기간에서 상기 제 1 전극에 서스테인 신호를 공급하고, 상기 제 2 전극에 상기 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 구동부를 포함하고, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 상기 서스테인 신호의 개수를 N(N은 1보다 큰 자연수)개라고 할 때, 상기 제 2 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 N보다는 작을 수 있다.The plasma display device according to the present invention includes a front substrate on which a first electrode is disposed, a back substrate on which a second electrode intersecting the first electrode is disposed, and a partition wall partitioning a discharge cell between the front substrate and the back substrate. And a driver for supplying a sustain signal to the first electrode during the sustain period of the plasma display panel and the sub-field, and supplying a bias signal of a positive voltage corresponding to the sustain signal to the second electrode. And the number of the bias signals supplied to the second electrode when the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is N (N is a natural number greater than 1). May be greater than or equal to 1 and less than N.

또한, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 서스테인 신호의 개수가 3이상인 경우, 상기 제 2 전극으로 첫 번째 상기 서스테인 신호에 대응되는 바이어스 신호와 마지막 상기 서스테인 신호에 대응되는 바이어스 신호가 공급될 수 있다.Further, when the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is 3 or more, the second electrode corresponds to the bias signal corresponding to the first sustain signal and the last sustain signal. A bias signal can be supplied.

또한, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급 되는 복수의 서스테인 신호를 적어도 2개의 연속하는 서스테인 신호를 포함하는 적어도 하나의 서스테인 신호 그룹(Sustain signal group)으로 분할할 때, 하나의 상기 서스테인 신호 그룹에는 하나의 상기 바이어스 신호가 대응될 수 있다.Further, when dividing the plurality of sustain signals supplied to the first electrode in the sustain period of one subfield into at least one sustain signal group including at least two consecutive sustain signals, one One bias signal may correspond to the sustain signal group of.

또한, 하나의 상기 바이어스 신호는 하나의 상기 서스테인 신호와 대응될 수 있다.In addition, one bias signal may correspond to one sustain signal.

또한, 하나의 상기 서스테인 신호 그룹이 포함하는 상기 서스테인 신호의 개수가 3보다는 많거나 같고 M(4이상의 자연수)보다는 적은 경우, 하나의 상기 바이어스 신호가 대응하는 상기 서스테인 신호의 개수는 2보다는 많거나 같고 상기 M보다는 적을 수 있다.Further, when the number of the sustain signals included in one of the sustain signal groups is greater than or equal to 3 and less than M (a natural number of 4 or more), the number of the sustain signals corresponding to one bias signal is greater than 2 or Equal to and less than M.

또한, 상기 바이어스 신호가 상기 제 2 전극으로 공급될 때, 상기 제 2 전극은 플로팅(Floating)될 수 있다.In addition, when the bias signal is supplied to the second electrode, the second electrode may be floated.

또한, 연속하는 두 개의 상기 바이어스 신호의 사이에는 적어도 하나의 상기 서스테인 신호가 배치될 수 있다.In addition, at least one sustain signal may be disposed between two consecutive bias signals.

또한, 상기 바이어스 신호는 일정한 공급 주기를 갖는 것이 가능하다.It is also possible for the bias signal to have a constant supply period.

또한, 복수의 상기 바이어스 신호 중 적어도 하나의 바이어스 신호의 펄스폭은 다른 바이어스 신호의 펄스폭과 다를 수 있다.Also, the pulse width of at least one bias signal of the plurality of bias signals may be different from the pulse widths of other bias signals.

또한, 복수의 상기 바이어스 신호는 제 1 바이어스 신호, 상기 제 1 바이어스 신호보다 펄스폭이 큰 제 2 바이어스 신호를 포함하고, 상기 제 2 바이어스 신호에 대응되는 서스테인 신호의 펄스폭은 상기 제 1 바이어스 신호에 대응되는 서스테인 신호의 펄스폭보다 클 수 있다.The plurality of bias signals may include a first bias signal and a second bias signal having a larger pulse width than the first bias signal, and the pulse width of the sustain signal corresponding to the second bias signal may be the first bias signal. It may be larger than the pulse width of the sustain signal corresponding to.

또한, 본 발명에 따른 플라즈마 디스플레이 장치의 구동방법은 서브필드(Sub-field)의 서스테인 기간에서 상기 제 1 전극에 서스테인 신호를 공급하는 단계 및 상기 제 2 전극에 상기 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 단계를 포함하고, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 상기 서스테인 신호의 개수를 N(N은 1보다 큰 자연수)개라고 할 때, 상기 제 2 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 N보다는 작을 수 있다.In addition, the driving method of the plasma display apparatus according to the present invention includes supplying a sustain signal to the first electrode in the sustain period of the sub-field and a positive voltage corresponding to the sustain signal to the second electrode. And supplying a bias signal of the second signal, wherein the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is N (N is a natural number greater than 1). The number of bias signals supplied to the electrode may be greater than or equal to 1 and smaller than N.

또한, 본 발명에 따른 다른 플라즈마 디스플레이 장치의 구동방법은 서브필드(Sub-field)의 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극에 교번적으로 서스테인 신호를 공급하는 단계 및 상기 어드레스 전극에 상기 스캔 전극 및 상기 서스테인 전극 중 어느 하나에 공급되는 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 단계를 포함하고, 하나의 서브필드의 상기 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극 중 어느 하나의 전극으로 공급되는 상기 서스테인 신호의 개수를 P(P는 1보다 큰 자연수)개라고 할 때, 상기 어드레스 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 P보다는 작을 수 있다.In addition, another driving method of the plasma display apparatus according to the present invention includes alternately supplying a sustain signal to the scan electrode and the sustain electrode in a sustain period of a sub-field and the scan electrode to the address electrode. And supplying a bias signal of a positive voltage corresponding to the sustain signal supplied to any one of the sustain electrodes, wherein the one of the scan electrode and the sustain electrode in the sustain period of one subfield is provided. When the number of the sustain signals supplied to P is P (P is a natural number greater than 1), the number of the bias signals supplied to the address electrode may be greater than or equal to 1 and smaller than P.

또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 장치의 구동방법은 서브필드(Sub-field)의 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극에 교번적으로 서스테인 신호를 공급하는 단계 및 상기 어드레스 전극에 상기 스캔 전극 및 상기 서스테인 전극에 공급되는 서스테인 신호에 대응되는 정극성 전압의 바이 어스 신호를 공급하는 단계를 포함하고, 하나의 서브필드의 상기 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극으로 공급되는 상기 서스테인 신호의 개수를 R(R은 1보다 큰 자연수)개라고 할 때, 상기 어드레스 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 R보다는 작고, 연속하는 두 개의 상기 바이어스 신호는 서로 다른 전극으로 공급되는 서스테인 신호와 각각 대응될 수 있다.In addition, another driving method of the plasma display apparatus according to the present invention includes alternately supplying a sustain signal to the scan electrode and the sustain electrode in a sustain period of a sub-field and scanning the scan electrode with the address electrode. And supplying a bias signal of a positive voltage corresponding to the sustain signal supplied to the electrode and the sustain electrode, wherein the sustain signal is supplied to the scan electrode and the sustain electrode in the sustain period of one subfield. When the number of R's is R (R is a natural number greater than 1), the number of the bias signals supplied to the address electrode is greater than or equal to 1 and less than the R, and two consecutive bias signals are different from each other. It may correspond to the sustain signal supplied to each.

또한, 상기 바이어스 신호는 연속적으로 공급되는 제 1, 2, 3 바이어스 신호를 포함하고, 상기 제 1 바이어스 신호는 상기 스캔 전극에 공급되는 서스테인 신호에 대응되고, 상기 제 2 바이어스 신호는 상기 서스테인 전극에 공급되는 서스테인 신호에 대응되고, 상기 제 3 바이어스 신호는 상기 스캔 전극에 공급되는 서스테인 신호에 대응될 수 있다.The bias signal may include first, second, and third bias signals that are continuously supplied, the first bias signal corresponds to a sustain signal supplied to the scan electrode, and the second bias signal may correspond to the sustain electrode. The third bias signal may correspond to the supplied sustain signal, and the third bias signal may correspond to the sustain signal supplied to the scan electrode.

본 발명에 따른 플라즈마 디스플레이 장치 및 그의 구동방법은 서스테인 기간에서 어드레스 전극으로 서스테인 신호에 대응되는 바이어스 신호를 공급함으로써, 얼룩의 발생을 방지하는 효과가 있다.The plasma display apparatus and the driving method thereof according to the present invention have an effect of preventing the occurrence of spots by supplying a bias signal corresponding to the sustain signal to the address electrode in the sustain period.

이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치 및 그의 구동방법을 상세히 설명한다.Hereinafter, a plasma display device and a driving method thereof according to the present invention will be described in detail with reference to the accompanying drawings.

도 1은 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면이다.1 is a diagram for explaining a configuration of a plasma display device.

도 1을 살펴보면, 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패 널(100)과 구동부(110)를 포함할 수 있다.Referring to FIG. 1, the plasma display apparatus may include a plasma display panel 100 and a driver 110.

플라즈마 디스플레이 패널(100)은 제 1 전극, 제 1 전극과 교차하는 제 2 전극을 포함할 수 있다. 아울러, 플라즈마 디스플레이 패널(100)은 복수의 서브필드(Subfield)를 포함하는 프레임(Frame)으로 영상을 구현할 수 있다. 여기서, 스캔 전극과 서스테인 전극을 제 1 전극이라 하고, 서스테인 전극을 제 2 전극이라고 할 수 있다.The plasma display panel 100 may include a first electrode and a second electrode crossing the first electrode. In addition, the plasma display panel 100 may implement an image in a frame including a plurality of subfields. Here, the scan electrode and the sustain electrode may be referred to as the first electrode, and the sustain electrode may be referred to as the second electrode.

구동부(110)는 플라즈마 디스플레이 패널(100)의 스캔 전극, 서스테인 전극 또는 어드레스 전극 중 적어도 하나로 구동신호를 공급하여, 플라즈마 디스플레이 패널(100)의 화면에 영상이 구현되도록 할 수 있다. 바람직하게는, 구동부(110)는 서브필드(Sub-field)의 서스테인 기간에서 제 1 전극에 서스테인 신호를 공급하고, 제 2 전극에는 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급함으로서 얼룩의 발생을 방지할 수 있다.The driver 110 may supply a driving signal to at least one of a scan electrode, a sustain electrode, and an address electrode of the plasma display panel 100 to implement an image on the screen of the plasma display panel 100. Preferably, the driving unit 110 supplies a sustain signal to the first electrode in the sustain period of the sub-field, and supplies a bias signal of a positive voltage corresponding to the sustain signal to the second electrode. It can prevent occurrence.

여기, 도 1에서는 구동부(110)가 하나의 보드(Board) 형태로 이루어지는 경우만 도시하고 있지만, 본 발명에서 구동부(110)는 플라즈마 디스플레이 패널(100)에 형성된 전극에 따라 복수개의 보드 형태로 나누어지는 것도 가능하다. 예를 들면, 구동부(110)는 플라즈마 디스플레이 패널(100)의 스캔 전극을 구동시키는 제 1 구동부(미도시)와, 서스테인 전극을 구동시키는 제 2 구동부와, 어드레스 전극을 구동시키는 제 3 구동부(미도시)로 나누어질 수 있는 것이다.Here, in FIG. 1, only the case in which the driving unit 110 is formed in one board form is illustrated, but in the present invention, the driving unit 110 is divided into a plurality of board forms according to electrodes formed on the plasma display panel 100. It is also possible to lose. For example, the driver 110 may include a first driver (not shown) for driving the scan electrode of the plasma display panel 100, a second driver for driving the sustain electrode, and a third driver (not shown) for driving the address electrode. Can be divided into

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면이다.2 is a diagram for explaining the structure of a plasma display panel.

도 2를 살펴보면, 플라즈마 디스플레이 패널(100)은 복수의 제 1 전 극(202(Y), 203(Z))과 교차하는 복수의 제 2 전극(213, X)이 형성되는 후면 기판(211)을 포함할 수 있다.Referring to FIG. 2, the plasma display panel 100 includes a rear substrate 211 on which a plurality of second electrodes 213 and X intersect the plurality of first electrodes 202 (Y and 203 (Z). It may include.

여기서, 제 1 전극(202, 203)은 서로 나란한 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 포함할 수 있고, 제 2 전극(211)은 어드레스 전극이라고 할 수 있다.Here, the first electrodes 202 and 203 may include scan electrodes 202 and Y parallel to each other, and sustain electrodes 203 and Z, and the second electrode 211 may be referred to as an address electrode.

스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)에는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시키는 상부 유전체 층(204)이 배치될 수 있다.On the front substrate 201 where the scan electrodes 202 and Y and the sustain electrodes 203 and Z are formed, the discharge currents of the scan electrodes 202 and Y and the sustain electrodes 203 and Z are limited and the scan electrodes 202 and Y are restricted. ) And an upper dielectric layer 204 may be arranged to insulate between the sustain electrodes 203 and Z.

상부 유전체 층(204)이 형성된 전면 기판(201)에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성될 수 있다. 이러한 보호 층(205)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.A protective layer 205 may be formed on the front substrate 201 where the upper dielectric layer 204 is formed to facilitate discharge conditions. The protective layer 205 may include a material having a high secondary electron emission coefficient, such as magnesium oxide (MgO) material.

후면 기판(211) 상에는 어드레스 전극(213, X)이 형성되고, 이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮으며 어드레스 전극(213, X)을 절연시키는 하부 유전체 층(215)이 형성될 수 있다.The address electrodes 213 and X are formed on the rear substrate 211, and the address electrodes 213 and X are covered on the upper side of the rear substrate 211 on which the address electrodes 213 and X are formed. A lower dielectric layer 215 may be formed that insulates X).

하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(212)이 형성될 수 있다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형 성될 수 있다.On top of the lower dielectric layer 215, a partition space 212, such as a stripe type, a well type, a delta type, a honeycomb type, etc., is formed on the discharge space, that is, to partition the discharge cells. Can be. Accordingly, the first discharge cell emitting red (R) light, the second discharge cell emitting blue (B) light, and the green (Green) light between the front substrate 201 and the rear substrate 211. : G) A third discharge cell or the like that emits light can be formed.

격벽(212)은 제 1 격벽(212b)과 제 2 격벽(212a)을 포함하고, 제 1 격벽(212b)의 높이와 제 2 격벽(212a)의 높이가 서로 다를 수 있다.The partition 212 may include a first partition 212b and a second partition 212a, and a height of the first partition 212b and a height of the second partition 212a may be different from each other.

한편, 방전셀에서는 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차할 수 있다. 즉, 방전셀은 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차하는 지점에 형성되는 것이다.In the discharge cell, the address electrode 213 may cross the scan electrode 202 and the sustain electrode 203. That is, the discharge cell is formed at the point where the address electrode 213 crosses the scan electrode 202 and the sustain electrode 203.

격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.A predetermined discharge gas may be filled in the discharge cell partitioned by the partition wall 212.

아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.In addition, a phosphor layer 214 that emits visible light for image display may be formed in the discharge cells partitioned by the partition wall 212. For example, a first phosphor layer that generates red light, a second phosphor layer that generates blue light, and a third phosphor layer that generates green light may be formed.

또한, 후면 기판(211) 상에 형성되는 어드레스 전극(213)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.In addition, the address electrode 213 formed on the rear substrate 211 may have substantially the same width or thickness, but the width or thickness inside the discharge cell may be different from the width or thickness outside the discharge cell. . For example, the width or thickness inside the discharge cell may be wider or thicker than that outside the discharge cell.

스캔 전극(202), 서스테인 전극(203) 및 어드레스 전극(213) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(214)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.When a predetermined signal is supplied to at least one of the scan electrode 202, the sustain electrode 203, and the address electrode 213, discharge may occur in the discharge cell. As such, when discharge is generated in the discharge cell, ultraviolet rays may be generated by the discharge gas filled in the discharge cell, and the ultraviolet rays may be irradiated onto the phosphor particles of the phosphor layer 214. Then, a predetermined image may be displayed on the screen of the plasma display panel 100 by the phosphor particles irradiated with ultraviolet rays to emit visible light.

도 3은 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면이다.FIG. 3 is a diagram for describing an image frame for implementing gradation of an image.

도 3을 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.Referring to FIG. 3, a frame for implementing gray levels of an image may include a plurality of subfields SF1 to SF8.

아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.In addition, the plurality of subfields may include a sustain period for implementing gradation according to an address period and a number of discharges for selecting discharge cells in which discharge cells will not occur or discharge cells in which discharge occurs. Period) may be included.

예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.For example, in case of displaying an image with 256 gray levels, for example, one frame is divided into eight subfields SF1 to SF8 as shown in FIG. 3, and each of the eight subfields SF1 to SF8 is an address. It can include a period and a sustain period.

또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.Alternatively, at least one subfield of the plurality of subfields of the frame may further include a reset period for initialization.

아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.In addition, at least one subfield of the plurality of subfields of the frame may not include a sustain period.

한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필 드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.Meanwhile, the weight of the corresponding subfield may be set by adjusting the number of sustain signals supplied in the sustain period. That is, a predetermined weight can be given to each subfield by using the sustain period. For example, the weight of each subfield is 2 n by setting the weight of the first subfield to 2 0 and the weight of the second subfield to 2 1 (where n = 0, 1, 2, 3, 4, 5, 6, 7) can be set to increase the ratio. As described above, gray levels of various images may be realized by adjusting the number of sustain signals supplied in the sustain period of each subfield according to the weight in each subfield.

여기, 도 3에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.In FIG. 3, only one image frame is composed of eight subfields. However, the number of subfields constituting one image frame may be variously changed. For example, one video frame may be configured with 12 subfields from the first subfield to the twelfth subfield, or one video frame may be configured with 10 subfields.

또한, 여기 도 3에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.In addition, in FIG. 3, subfields are arranged in an order of increasing weight in one image frame. Alternatively, subfields may be arranged in an order of decreasing weight in one image frame. Subfields may be arranged regardless.

한편, 프레임에 포함된 복수의 서브필드 중 적어도 하나는 선택적 소거 서브필드(Selective Erase Subfield, SE)이고, 아울러 복수의 서브필드 중 적어도 하나는 선택적 쓰기 서브필드(Selective Write Subfield, SW)인 것도 가능하다.At least one of the plurality of subfields included in the frame may be a selective erase subfield (SE), and at least one of the plurality of subfields may be a selective write subfield (SW). Do.

하나의 프레임이 적어도 하나의 선택적 소거 서브필드와 선택적 쓰기 서브필드를 포함하는 경우에는, 프레임의 복수의 서브필드 중 첫 번째 서브필드 또는 첫 번째 서브필드와 두 번째 서브필드가 선택적 쓰기 서브필드이고, 나머지는 선택적 소거 서브필드인 것이 바람직할 수 있다.If one frame includes at least one selective erase subfield and an optional write subfield, the first subfield or the first and second subfields of the plurality of subfields of the frame are the selective write subfields, It may be desirable for the remainder to be selective erasure subfields.

여기서, 선택적 소거 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 오프(Off)시키는 서브필드이다.Here, the selective erasing subfield is a subfield that turns off the discharge cells supplied with the data signal Data to the address electrodes in the address period in the sustain period after the address period.

이러한 선택적 소거 서브필드는 오프시킬 방전셀을 선택하기 위한 어드레스 기간과 어드레스 기간에서 선택되지 않은 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.The selective erasure subfield may include an address period for selecting a discharge cell to be turned off and a sustain period for generating sustain discharge in discharge cells not selected in the address period.

선택적 쓰기 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 온(On)시키는 서브필드이다.The selective write subfield is a subfield that turns on the discharge cells supplied with the data signal Data to the address electrodes in the address period in the sustain period after the address period.

이러한 선택적 쓰기 서브필드는 방전셀들을 초기화하기 위한 리셋 기간, 온시킬 방전셀을 선택하기 위한 어드레스 기간 및 어드레스 기간에서 선택된 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.The selective write subfield may include a reset period for initializing the discharge cells, an address period for selecting the discharge cells to be turned on, and a sustain period for generating sustain discharge in the discharge cells selected in the address period.

도 4 내지 도 6은 플라즈마 디스플레이 장치의 구동방법을 개략적으로 설명하기 위한 도면이다. 이하에서 설명될 구동 파형은 앞선 도 1의 구동부(110)가 공급하는 것이다.4 to 6 are views for explaining a method of driving the plasma display device. The driving waveform to be described below is supplied by the driving unit 110 of FIG. 1.

도 4를 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점 진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.Referring to FIG. 4, in the reset period RP for initializing at least one subfield among a plurality of subfields of a frame, the reset signal RS is applied to the scan electrode Y. Can supply Here, the reset signal RS may include an rising ramp signal Ramp-Up (RU) for gradually increasing the voltage and a falling ramp signal Ramp-Down (RD) for gradually decreasing the voltage.

예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.For example, the rising ramp signal RU may be supplied to the scan electrode in the setup period SU of the reset period, and the falling ramp signal RD may be supplied to the scan electrode in the setdown period SD after the setup period. .

스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.When the rising ramp signal is supplied to the scan electrode, a weak dark discharge, that is, setup discharge, occurs in the discharge cell by the rising ramp signal. By this setup discharge, the distribution of wall charges can be uniform in the discharge cells.

상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.After the rising ramp signal is supplied, when the falling ramp signal is supplied to the scan electrode, a weak erase discharge, that is, a setdown discharge, occurs in the discharge cell. By this set-down discharge, wall charges such that address discharge can be stably generated can be uniformly retained in the discharge cells.

리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.In the address period AP after the reset period, the scan reference signal Ybias having a voltage higher than the lowest voltage of the falling ramp signal may be supplied to the scan electrode.

또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.In addition, in the address period, the scan signal Sc that falls from the voltage of the scan reference signal Ybias may be supplied to the scan electrode.

한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.Meanwhile, the pulse width of the scan signal supplied to the scan electrode in the address period of at least one subfield may be different from the pulse width of the scan signal of another subfield. For example, the width of the scan signal in the subfield located later in time may be smaller than the width of the scan signal in the preceding subfield. In addition, the reduction of the scan signal width according to the arrangement order of the subfields can be made gradually, such as 2.6 Hz (microseconds), 2.3 Hz, 2.1 Hz, 1.9 Hz, or 2.6 Hz, 2.3 Hz, 2.3 Hz, 2.1 Hz. .... 1.9 ㎲, 1.9 ㎲ and so on.

이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.As such, when the scan signal is supplied to the scan electrode, the data signal Dt may be supplied to the address electrode X corresponding to the scan signal.

이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.When the scan signal and the data signal are supplied, an address discharge may be generated in the discharge cell to which the data signal is supplied while the voltage difference between the scan signal and the data signal and the wall voltage generated by the wall charges generated in the reset period are added. .

아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.In addition, the sustain reference signal Zbias signal may be supplied to the sustain electrode in the address period in which the address discharge occurs so that the address discharge is effectively generated between the scan electrode and the address electrode.

어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.In the sustain period SP after the address period, the sustain signal SUS may be supplied to at least one of the scan electrode and the sustain electrode. For example, a sustain signal may be alternately supplied to the scan electrode and the sustain electrode.

이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.When such a sustain signal is supplied, the discharge cell selected by the address discharge is added with the wall voltage in the discharge cell and the sustain voltage Vs of the sustain signal, and a sustain discharge, i.e., display between the scan electrode and the sustain electrode when the sustain signal is supplied. Discharge may occur.

아울러, 서스테인 기간에서는 어드레스 전극에 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호(Xbias)가 공급될 수 있다.In addition, in the sustain period, a bias signal Xbias having a positive voltage corresponding to the sustain signal may be supplied to the address electrode.

예를 들어, 서스테인 기간에서 어드레스 전극에 바이어스 신호를 공급하지 않는 경우를 가정하여 보자. 이러한 경우에는 서스테인 기간에서 어드레스 전극과 스캔 전극 또는 어드레스 전극과 서스테인 전극 사이에서 대항방전이 발생할 수 있다.For example, suppose that a bias signal is not supplied to the address electrode in the sustain period. In this case, counter discharge may occur between the address electrode and the scan electrode or the address electrode and the sustain electrode in the sustain period.

예컨대, 도 5의 (a)의 경우와 같이 스캔 전극에 서스테인 전압(Vs)이 공급되고 서스테인 전극에는 그라운드 레벨(GND)의 전압이 공급되면, 대략 스캔 전극 상에는 양(+)의 전하들이 쌓이고, 서스테인 전극 상에는 음(-)의 전하들이 쌓이고, 아울러 어드레스 전극 상에는 음(-)의 전하들이 쌓일 수 있다.For example, when the sustain voltage Vs is supplied to the scan electrode and the ground level GND is supplied to the sustain electrode as in the case of FIG. 5A, approximately positive charges are accumulated on the scan electrode. Negative charges may accumulate on the sustain electrode, and negative charges may accumulate on the address electrode.

여기서, 어드레스 전극에 그라운드 레벨(GND)의 전압이 공급되면 스캔 전극과 서스테인 전극 사이에서 발생하는 서스테인 방전이 어드레스 전극 방향으로 끌릴 수 있거나 또는 스캔 전극과 어드레스 전극 사이에서 대항방전이 발생할 수 있다.Here, when the voltage of the ground level GND is supplied to the address electrode, the sustain discharge generated between the scan electrode and the sustain electrode may be attracted toward the address electrode, or a counter discharge may occur between the scan electrode and the address electrode.

그러면, 도 5의 (b)와 같이 대항방전 이후에 대략 스캔 전극 상에는 음(-)의 전하들이 쌓이고, 서스테인 전극 상에도 음(-)의 전하들이 쌓이고, 어드레스 전극 상에는 양(+)의 전하들이 쌓일 수 있다.Then, negative charges accumulate on the scan electrode, negative charges accumulate on the sustain electrode, and positive charges accumulate on the address electrode after the counter discharge as shown in FIG. Can be stacked.

이러한 전하 분포 상태에서는 이후에 서스테인 전극에 서스테인 전압(Vs)이 공급되고, 스캔 전극에 그라운드 레벨(GND)의 전압이 공급되더라도 서스테인 방전이 발생하지 않을 수 있다. 아울러, 서스테인 방전을 발생시키기 위해서는 서스테인 전압(Vs)을 더욱 높여야 하고, 이에 따라 구동 효율이 저하될 수 있다.In such a charge distribution state, even when the sustain voltage Vs is supplied to the sustain electrode and the ground level GND is supplied to the scan electrode, the sustain discharge may not occur. In addition, in order to generate sustain discharge, the sustain voltage Vs must be further increased, and thus driving efficiency may be lowered.

아울러, 스캔 전극과 서스테인 전극 사이의 간격이 증가하면 대항방전의 발 생은 더욱 증가할 수 있다.In addition, when the interval between the scan electrode and the sustain electrode increases, the occurrence of counter discharge can be further increased.

반면에, 도 4의 본 발명과 같이 서스테인 기간에서 어드레스 전극에 바이어스 신호를 공급하게 되면, 도 6의 (a)와 같이 스캔 전극과 서스테인 전극 사이에서 발생하는 서스테인 방전을 스캔 전극 및 서스테인 전극 쪽으로 밀어 올리게 됨으로써 대항방전의 발생을 억제하고, 스캔 전극과 서스테인 전극 사이에서 안정적인 서스테인 방전이 발생할 수 있다.On the other hand, when the bias signal is supplied to the address electrode in the sustain period as shown in FIG. 4, the sustain discharge generated between the scan electrode and the sustain electrode is pushed toward the scan electrode and the sustain electrode as shown in FIG. By raising it, generation | occurrence | production of a counter discharge can be suppressed and stable sustain discharge can generate | occur | produce between a scan electrode and a sustain electrode.

이에 따라, 서스테인 방전 이후에는 도 6의 (b)와 같이 스캔 전극 상에 음(-)의 전하들이 쌓이고, 서스테인 전극 상에는 양(+)의 전하들이 쌍이게 됨으로써 이후에 서스테인 전극에 서스테인 전압(Vs)이 공급되고, 스캔 전극에 그라운드 레벨(GND)의 전압이 공급되는 경우에 또 다시 서스테인 방전이 발생할 수 있다. 즉, 안정적인 서스테인 방전이 가능한 것이다.Accordingly, after the sustain discharge, negative charges are accumulated on the scan electrode as shown in FIG. 6 (b), and positive charges are paired on the sustain electrode so that the sustain voltage (Vs) is applied to the sustain electrode. ) Is supplied, and sustain discharge may occur again when the voltage of the ground level GND is supplied to the scan electrode. That is, stable sustain discharge is possible.

도 7 내지 도 14는 바이어스 신호에 대해 보다 상세히 설명하기 위한 도면이다.7 to 14 are diagrams for explaining the bias signal in more detail.

도 7을 살펴보면, 서스테인 기간에서 제 1 전극(Y, z)에 공급되는 모든 서스테인 신호(SUS)에 대응하여 제 2 전극(X)에 바이어스 신호(Xbias)를 공급하는 것이 아니고, 복수의 서스테인 신호 중 일부 서스테인 신호에 대응하여 어드레스 전극에 바이어스 신호를 공급한다.Referring to FIG. 7, the bias signal Xbias is not supplied to the second electrode X in response to all of the sustain signals SUS supplied to the first electrodes Y and z in the sustain period, and a plurality of sustain signals are provided. The bias signal is supplied to the address electrode in response to some of the sustain signals.

다르게 표현하면, 하나의 서브필드의 서스테인 기간에서 제 1 전극으로 공급되는 서스테인 신호의 개수를 N(N은 1보다 큰 자연수)개라고 할 때, 제 2 전극으로 공급되는 바이어스 신호의 개수는 1보다 크거나 같고 상기 N보다는 작은 것이다.In other words, when the number of sustain signals supplied to the first electrode in the sustain period of one subfield is N (N is a natural number greater than 1), the number of bias signals supplied to the second electrode is greater than one. Greater than or equal to and less than N.

아울러, 연속하는 두 개의 바이어스 신호의 사이에는 적어도 하나의 서스테인 신호가 배치되도록 바이어스 신호를 공급하는 것이 가능하다. 이와 같이, 설정하게 되면 서스테인 기간에서 제 2 전극 상에 위치하는 벽전하의 양이 과도하게 감소하는 것을 방지할 수 있다. 이에 대해서는 이후에 보다 상세히 설명하기로 한다.In addition, it is possible to supply a bias signal such that at least one sustain signal is disposed between two consecutive bias signals. In this way, it is possible to prevent the amount of wall charges located on the second electrode from being excessively reduced in the sustain period. This will be described later in more detail.

아울러, 도 7의 경우와 같이 하나의 서브필드의 서스테인 기간에서 제 1 전극으로 공급되는 서스테인 신호의 개수가 3이상인 경우, 제 2 전극으로 첫 번째 서스테인 신호(SUS1)에 대응되는 바이어스 신호와 마지막 서스테인 신호(SUSLast)에 대응되는 바이어스 신호가 공급될 수 있다. 즉, 하나의 서브필드의 서스테인 기간에서 제 1 전극으로 공급되는 서스테인 신호의 개수가 3이상인 경우 제 2 전극에는 2개 이상의 바이어스 신호가 공급될 수 있는 것이다.In addition, as shown in FIG. 7, when the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is 3 or more, the bias signal corresponding to the first sustain signal SUS1 and the last sustain to the second electrode. A bias signal corresponding to the signal SUSLast may be supplied. That is, when the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is three or more, two or more bias signals may be supplied to the second electrode.

이처럼, 첫 번째 서스테인 신호에 대응되도록 바이어스 신호를 제 2 전극에 공급하고, 마지막 서스테인 신호에 대응되도록 바이어스 신호를 제 2 전극에 공급하게 되면 서스테인 기간의 시작시점부터 서스테인 방전을 안정시킬 수 있으며, 아울러 서스테인 기간의 종료 시점에서 서스테인 방전을 강하게 함으로써 그 다음 서브필드의 리셋 기간에서 발생하는 리셋 방전을 안정시킬 수 있다.As such, when the bias signal is supplied to the second electrode to correspond to the first sustain signal, and the bias signal is supplied to the second electrode to correspond to the last sustain signal, the sustain discharge can be stabilized from the start of the sustain period. By increasing the sustain discharge at the end of the sustain period, it is possible to stabilize the reset discharge occurring in the reset period of the next subfield.

이와 같이, 선택적으로 바이어스 신호를 공급하는 이유에 대해 살펴보면 아래와 같다.As described above, the reason for selectively supplying the bias signal is as follows.

도 8에는 서스테인 기간에서 제 2 전극에 바이어스 신호가 공급되지 않는 경우의 일례가 개시되어 있다.8 shows an example in which the bias signal is not supplied to the second electrode in the sustain period.

플라즈마 디스플레이 장치의 구동 시에는 외부의 압력, 주변 온도, 로드(Load) 등의 다양한 원인으로 인해 방전셀 내의 벽전하의 분포가 변동될 수 있다.When the plasma display device is driven, distribution of wall charges in the discharge cell may vary due to various factors such as external pressure, ambient temperature, and load.

이에 따라, 도 8과 같이 연속적으로 서스테인 신호에 의해 서스테인 방전이 발생하는 동안 순간적으로 서스테인 방전의 세기가 급격히 강해지는 현상일 발생할 수 있다. 도 8에서 다섯 번째 서스테인 신호가 공급될 때 서스테인 방전이 급격히 강해지는 것을 확인할 수 있다.Accordingly, as shown in FIG. 8, while the sustain discharge is continuously generated by the sustain signal, a phenomenon in which the intensity of the sustain discharge is rapidly increased may occur. In FIG. 8, it can be seen that the sustain discharge rapidly increases when the fifth sustain signal is supplied.

아울러, 서스테인 방전이 순간적으로 강해지는 현상이 화면 전체, 즉 실질적으로 모든 방전셀에서 발생하지 않고 도 9의 경우와 같이 화면(900)의 일부 영역(A1)에 국한되어 발생할 수 있다. 여기서, 일부 영역(A1)을 제 1 영역이라 지칭한다.In addition, a phenomenon in which the sustain discharge is momentarily increased may occur in the entire screen, that is, in all of the discharge cells, and is limited to a partial area A1 of the screen 900 as shown in FIG. 9. Here, the partial area A1 is referred to as a first area.

이에 따라, 화면(900)의 제 1 영역(A1)의 휘도는 다른 영역에 비해 상대적으로 밝아지게 되고, 이로 인해 화면에 얼룩이 발생할 수 있다. 이러한 얼룩은 영상의 화질을 악화시키는 원인이 될 수 있다.Accordingly, the luminance of the first area A1 of the screen 900 becomes relatively brighter than other areas, which may cause spots on the screen. Such spots may cause deterioration of image quality.

반면에, 본 발명에 따른 도 7과 같이 서스테인 기간에서 서스테인 신호가 공급되는 동안 제 2 전극에 선택적으로 바이어스 신호를 공급하게 되면 도 11의 경우와 같이 바이어스 신호에 대응되는 서스테인 신호에 의해 발생하는 서스테인 방전이 강해질 수 있다.On the other hand, when the bias signal is selectively supplied to the second electrode while the sustain signal is supplied in the sustain period as shown in FIG. 7 according to the present invention, the sustain signal generated by the sustain signal corresponding to the bias signal as shown in FIG. The discharge can be strong.

아울러, 바이어스 신호의 공급에 의해 화면 전체, 즉 실질적으로 모든 방전셀에서 강한 서스테인 방전이 발생할 수 있다. 이로 인해 화면의 일부 영역에서 강한 방전이 발생하는 것에 기인하는 얼룩의 발생을 방지할 수 있는 것이다.In addition, a strong sustain discharge may occur in the entire screen, that is, substantially all discharge cells by the supply of the bias signal. As a result, it is possible to prevent the occurrence of spots caused by the occurrence of strong discharge in some areas of the screen.

이처럼, 바이어스 신호에 대응되는 서스테인 신호에 의해 발생하는 서스테인 방전의 세기가 증가하는 이유는 아래와 같다.As such, the reason why the intensity of the sustain discharge generated by the sustain signal corresponding to the bias signal increases is as follows.

서스테인 기간에서 제 2 전극에 바이어스 신호를 공급하게 되면, 스캔 전극과 서스테인 전극 사이에서 발생하는 서스테인 방전을 스캔 전극 및 서스테인 전극 쪽으로 밀어 올릴 수 있고, 아울러 제 2 전극상에 위치하는 벽전하들을 스캔 전극 또는 서스테인 전극 쪽으로 이동시킬 수 있기 때문에 서스테인 방전의 세기가 강해질 수 있는 것이다.When the bias signal is supplied to the second electrode in the sustain period, the sustain discharge generated between the scan electrode and the sustain electrode can be pushed up toward the scan electrode and the sustain electrode, and the wall charges positioned on the second electrode are scanned. Alternatively, the intensity of the sustain discharge can be increased because it can be moved toward the sustain electrode.

한편, 도 11에는 서스테인 기간에서 공급되는 모든 서스테인 신호(SUS)에 대응하여 제 2 전극에 바이어스 신호(Xbias)를 공급하는 경우가 개시되어 있다.11 illustrates a case in which the bias signal Xbias is supplied to the second electrode in response to all of the sustain signals SUS supplied in the sustain period.

도 11과 같은 경우에는, 서스테인 기간에서 어드레스 전극 상에 위치하는 벽전하의 양이 과도하게 감소함으로써 그 다음 서브필드의 어드레스 기간에서 어드레스 방전이 약해지는 결과를 초래할 수 있다. 아울러, 제 2 전극으로 바이어스 신호를 공급하기 위한 데이터 드라이브 집적회로(Data IC)의 스위칭(Switching) 횟수가 급격히 증가함으로써 데이터 드라이브 집적회로의 열적/전기적 손상을 야기할 수 있다. 이에 대해 보다 상세히 살펴보면 아래와 같다.In the case shown in Fig. 11, the amount of wall charges located on the address electrode in the sustain period is excessively reduced, which may result in the address discharge being weakened in the address period of the next subfield. In addition, the number of switching of the data drive integrated circuit (Data IC) for supplying a bias signal to the second electrode may increase rapidly, thereby causing thermal / electrical damage of the data drive integrated circuit. Looking at this in more detail as follows.

이하의 도 12 내지 도 13에서 A는 도 8의 경우와 같이 서스테인 기간에서 제 2 전극에 바이어스 신호가 공급되지 않는 경우이고, B는 도 11의 경우와 같이 서스테인 기간에서 공급되는 모든 서스테인 신호에 대응하여 제 2 전극에 바이어스 신호를 공급하는 경우이고, C는 본 발명에 따른 도 7과 같이 제 2 전극에 선택적으로 바이어스 신호를 공급하는 경우이다.In the following FIGS. 12 to 13, A is a case in which the bias signal is not supplied to the second electrode in the sustain period as in the case of FIG. 8, and B corresponds to all the sustain signals supplied in the sustain period as in the case of FIG. 11. In this case, the bias signal is supplied to the second electrode, and C is a case in which the bias signal is selectively supplied to the second electrode as shown in FIG. 7 according to the present invention.

도 12를 살펴보면, A, B, C의 최소 데이터 전압(Va-min)에 대한 데이터가 개시되어 있다. 여기서, 최소 데이터 전압은 어드레스 방전을 발생시키기 위한 데이터 신호의 최소 전압이다.Referring to FIG. 12, data regarding minimum data voltages Va-min of A, B, and C are disclosed. Here, the minimum data voltage is the minimum voltage of the data signal for generating the address discharge.

도 12를 살펴보면, A 및 C의 경우는 최소 데이터 전압이 대략 52V인데 반해, B의 경우는 최소 데이터 전압이 대략 57V로서 A 및 C의 경우에 비해 5V가량 높은 것을 알 수 있다.Referring to FIG. 12, the minimum data voltage is about 52V for A and C, whereas the minimum data voltage is about 57V for B, which is about 5V higher than that for A and C.

이처럼, B의 경우에서 최소 데이터 전압이 A 및 C의 경우에 비해 높은 이유는 아래와 같다.As such, the reason why the minimum data voltage in the case of B is higher than that of the cases A and C is as follows.

B의 경우와 같이 서스테인 기간에서 공급되는 모든 서스테인 신호에 대응하여 제 2 전극에 바이어스 신호를 공급하는 경우에는 실질적으로 전체 서스테인 기간 동안 어드레스 전극 상에는 전하의 양이 상대적으로 적은 상태를 유지할 수 있다. 이것은 바이어스 신호의 극성이 서스테인 신호의 극성과 동일한 것이 기인한다.As in the case of B, when the bias signal is supplied to the second electrode in response to all the sustain signals supplied in the sustain period, the amount of charge on the address electrode may be relatively low for the entire sustain period. This is due to the polarity of the bias signal being the same as that of the sustain signal.

이에 따라, 스캔 신호의 전압이 일정하다고 가정할 때, 다음 서브필드의 어드레스 기간에서 안정적인 어드레스 방전을 발생시키기 위해서는 데이터 신호의 전압을 더 높여야 하는 것이다.Accordingly, assuming that the voltage of the scan signal is constant, the voltage of the data signal must be further increased in order to generate stable address discharge in the address period of the next subfield.

도 13을 살펴보면, A, B, C의 데이터 드라이브 집적회로의 평균 온도에 대한 데이터가 개시되어 있다. 여기서, 데이터 드라이브 집적회로의 평균 온도는 서스테인 기간에서 측정한 데이터 드라이브 집적회로의 평균 온도이다.Referring to FIG. 13, data regarding average temperatures of data drive integrated circuits A, B, and C are disclosed. Here, the average temperature of the data drive integrated circuit is the average temperature of the data drive integrated circuit measured in the sustain period.

도 13을 살펴보면, A의 경우는 데이터 드라이브 집적회로의 평균 온도가 대략 73℃이고, C의 경우는 데이터 드라이브 집적회로의 평균 온도가 대략 75℃인데 반해, B의 경우는 데이터 드라이브 집적회로의 평균 온도가 대략 81℃로서 A 내지 C의 경우에 비해 6~8℃가량 높은 것을 알 수 있다.Referring to FIG. 13, in the case of A, the average temperature of the data drive integrated circuit is approximately 73 ° C., in the case of C, the average temperature of the data drive integrated circuit is approximately 75 ° C., while in the case of B, the average of the data drive integrated circuit is It can be seen that the temperature is approximately 81 ° C., which is about 6 to 8 ° C. higher than that of A to C.

이처럼, B의 경우에서 데이터 드라이브 집적회로의 평균 온도가 A 및 C의 경우에 비해 높은 이유는 아래와 같다.As such, the reason why the average temperature of the data drive integrated circuit in the case of B is higher than that of the cases A and C is as follows.

B의 경우와 같이 서스테인 기간에서 공급되는 모든 서스테인 신호에 대응하여 제 2 전극에 바이어스 신호를 공급하는 경우에는 각각의 바이어스 신호를 공급하는 동안 데이터 드라이브 집적회로의 스위칭 소자들이 스위칭 동작을 수행해야 한다. 이로 인해, 데이터 드라이브 집적회로의 스위칭 소자들의 스위칭 횟수가 급격히 증가함으로써 열 발생이 증가한 것이다.When the bias signal is supplied to the second electrode in response to all the sustain signals supplied in the sustain period as in the case of B, the switching elements of the data drive integrated circuit must perform a switching operation while supplying the respective bias signals. As a result, the number of switching of the switching elements of the data drive integrated circuit increases rapidly, thereby increasing heat generation.

상기 도 12 내지 도 13의 데이터를 고려할 때, 본 발명에 따른 도 7과 같이 서스테인 기간에서 제 2 전극으로 선택적으로 바이어스 신호를 공급하는 것이 얼룩, 최소 데이터 전압 및 데이터 드라이브 집적회로의 발열 측면에서 유리할 수 있다.Considering the data of FIG. 12 to FIG. 13, it is advantageous to selectively supply the bias signal to the second electrode in the sustain period as shown in FIG. 7 according to the present invention in terms of spots, minimum data voltage, and heat generation of the data drive integrated circuit. Can be.

아울러, 상기 도 12 내지 도 13과 같이 복수의 서스테인 신호에 대응되도록 바이어스 신호를 공급하는 것은 데이터 드라이브 집적회로의 발열 및 최소 데이터 전압의 측면에서 불리한 것을 알 수 있다.In addition, as shown in FIGS. 12 to 13, supplying the bias signal to correspond to the plurality of sustain signals may be disadvantageous in terms of heat generation and minimum data voltage of the data drive integrated circuit.

이에 따라, 도 7의 경우와 같이 연속하는 두 개의 바이어스 신호의 사이에는 적어도 하나의 서스테인 신호가 배치되도록 바이어스 신호를 공급하는 것이 바람직 한 것이다.Accordingly, as shown in FIG. 7, it is preferable to supply a bias signal such that at least one sustain signal is disposed between two consecutive bias signals.

한편, 도 14에는 실질적으로 전체 서스테인 기간에서 제 2 전극에 바이어스 신호를 유지하는 경우가 개시되어 있다.On the other hand, Fig. 14 discloses a case in which the bias signal is held at the second electrode in substantially the entire sustain period.

이러한 경우에는 데이터 드라이브 집적회로의 스위칭 소자들의 스위칭 횟수가 적어서 발열양이 상대적으로 적을 수 있으나, 서스테인 기간에서 제 2 전극 상에 위치하는 벽전하의 양이 감소하여 최소 데이터 전압이 상승하는 문제를 야기할 수 있다. 이에 따라, 도 14의 경우도 바람직하지 못하다.In this case, the amount of switching of the switching elements of the data drive integrated circuit may be relatively low, so that the amount of heat generated may be relatively low. Can be. Accordingly, the case of FIG. 14 is also not preferable.

도 15 내지 도 24는 바이어스 신호의 또 다른 측면에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분에 대해서는 그에 대한 설명을 생략하기로 한다.15 to 24 are diagrams for describing another aspect of the bias signal. Hereinafter, a description thereof will be omitted for the parts described above in detail.

도 15에는 서스테인 기간에서 제 2 전극으로 바이어스 신호(Xbias)를 선택적으로 공급하는 또 다른 방법의 일례가 개시되어 있다.15 illustrates an example of another method for selectively supplying a bias signal Xbias to the second electrode in the sustain period.

도 15를 살펴보면, 하나의 서브필드의 서스테인 기간에서 제 1 전극(Y, Z)으로 공급되는 복수의 서스테인 신호(SUS)를 적어도 2개의 연속하는 서스테인 신호를 포함하는 적어도 하나의 서스테인 신호 그룹(Sustain signal group, G1~G4)으로 분할할 때, 하나의 서스테인 신호 그룹에는 하나의 바이어스 신호가 대응될 수 있다.Referring to FIG. 15, at least one sustain signal group including at least two consecutive sustain signals is supplied to the plurality of sustain signals SUS supplied to the first electrodes Y and Z in the sustain period of one subfield. When divided into signal groups (G1 to G4), one bias signal may correspond to one sustain signal group.

여기서, 복수의 서스테인 신호 그룹(G1~G4)들에 포함되는 서스테인 신호의 개수는 서로 동일할 수 있다.Here, the number of sustain signals included in the plurality of sustain signal groups G1 to G4 may be the same.

이와 같이, 복수의 서스테인 신호 그룹(G1~G4)에 포함되는 서스테인 신호의 개수를 동일하게 하고, 아울러 각각의 서스테인 신호 그룹(G1~G4)에 하나씩의 바이 어스 신호를 대응시키게 되면, 서스테인 기간 중 강한 서스테인 방전을 고르게 분산시킬 수 있기 때문에 영상의 화질이 악화되는 것을 방지할 수 있다.In this way, if the number of sustain signals included in the plurality of sustain signal groups G1 to G4 is the same, and one bias signal is associated with each of the sustain signal groups G1 to G4, Since the strong sustain discharge can be evenly distributed, the image quality of the image can be prevented from deteriorating.

또는 도 16과 같이 복수의 서스테인 신호 그룹 중 적어도 하나의 서스테인 신호 그룹에 대응되는 바이어스 신호의 개수는 다른 서스테인 신호 그룹에 대응되는 바이어스 신호의 개수와 다를 수 있다.Alternatively, as shown in FIG. 16, the number of bias signals corresponding to at least one sustain signal group among the plurality of sustain signal groups may be different from the number of bias signals corresponding to other sustain signal groups.

예컨대, 복수의 서스테인 신호 그룹(G1~G4) 중 제 1 서스테인 신호 그룹(G1)에 대응되는 바이어스 신호의 개수는 2개이고, 제 2 서스테인 신호 그룹(G2)에 대응되는 바이어스 신호의 개수는 1개인 것이 가능한 것이다.For example, the number of bias signals corresponding to the first sustain signal group G1 among the plurality of sustain signal groups G1 to G4 is two, and the number of bias signals corresponding to the second sustain signal group G2 is one. It is possible.

한편, 하나의 바이어스 신호가 대응하는 서스테인 신호의 개수는 다양하게 변경될 수 있다.Meanwhile, the number of sustain signals corresponding to one bias signal may vary.

도 17을 살펴보면, 제 1 바이어스 신호(Xbias1)와 같이 제 1 서스테인 신호 그룹(G1)에서 두 개의 서스테인 신호에 대응될 수 있다. 다르게 표현하면, 제 1 바이어스 신호는 두 개의 서스테인 신호와 공통 중첩될 수 있는 것이다. 아울러, 제 3 바이어스 신호(Xbias3)도 제 3 서스테인 신호 그룹(G3)에서 두 개의 서스테인 신호에 대응될 수 있다.Referring to FIG. 17, like the first bias signal Xbias1, two sustain signals may correspond to the first sustain signal group G1. In other words, the first bias signal can be commonly overlapped with two sustain signals. In addition, the third bias signal Xbias3 may also correspond to two sustain signals in the third sustain signal group G3.

이와 같이, 하나의 서스테인 신호 그룹이 포함하는 서스테인 신호의 개수가 3보다는 많거나 같고 M(4이상의 자연수)보다는 적은 경우, 하나의 바이어스 신호가 대응하는 서스테인 신호의 개수는 2보다는 많거나 같고 M보다는 적은 경우가 가능할 수 있다.As such, when the number of sustain signals included in one sustain signal group is greater than or equal to 3 and less than M (natural number greater than 4), the number of sustain signals corresponding to one bias signal is greater than or equal to 2 and greater than M. Small cases may be possible.

제 2 바이어스 신호(Xbias2)는 제 2 서스테인 신호 그룹(G2)에서 하나의 서 스테인 신호에 대응될 수 있다.The second bias signal Xbias2 may correspond to one sustain signal in the second sustain signal group G2.

이처럼, 하나의 바이어스 신호에 대응되는 서스테인 신호의 개수가 달라지면, 바이어스 신호의 펄스폭도 달라질 수 있다. 예를 들면, 도 17의 경우와 같이, 제 1 바이어스 신호(Xbias1) 및 제 3 바이어스 신호(Xbias3)의 펄스폭은 제 2 바이어스 신호(Xbias2)의 펄스폭보다 클 수 있다.As such, when the number of sustain signals corresponding to one bias signal varies, the pulse width of the bias signal may also vary. For example, as in the case of FIG. 17, the pulse widths of the first bias signal Xbias1 and the third bias signal Xbias3 may be greater than the pulse widths of the second bias signal Xbias2.

한편, 하나의 바이어스 신호가 대응되는 서스테인 신호의 개수가 많아질수록 제 2 전극 상에 위치하는 벽전하의 양이 감소할 수 있다. 이를 고려할 때, 하나의 바이어스 신호가 대응되는 서스테인 신호의 개수는 2개 이하인 것이 바람직할 수 있으며, 더욱 바람직하게는 하나의 바이어스 신호는 하나의 서스테인 신호에 대응될 수 있다.Meanwhile, as the number of sustain signals corresponding to one bias signal increases, the amount of wall charges located on the second electrode may decrease. In consideration of this, it may be preferable that the number of sustain signals to which one bias signal corresponds is two or less, and more preferably, one bias signal may correspond to one sustain signal.

한편, 서스테인 기간 동안 강한 서스테인 방전을 고르게 분산시키기 위해서는 도 18과 같이 바이어스 신호는 일정한 공급 주기를 갖는 것이 바람직할 수 있다. 즉, 두 개의 바이어스 신호간의 시간 차이(d)는 실질적으로 일정하게 유지될 수 있는 것이다.Meanwhile, in order to evenly distribute the strong sustain discharge during the sustain period, it may be preferable that the bias signal has a constant supply period as shown in FIG. 18. That is, the time difference d between the two bias signals can be kept substantially constant.

제 2 전극으로 바이어스 신호를 공급하는 방법으로는 바이어스 신호의 전압을 공급하기 위한 전압원을 이용하여 제 2 전극에 직접 전압을 공급하는 방법이 적용될 수 있다. 또는, 제 1 전극으로 서스테인 신호가 공급되는 동안 제 2 전극을 전기적으로 플로팅(Floating) 시키는 방법으로 바이어스 신호를 공급하는 것도 가능할 수 있다. 이에 대해 보다 상세히 살펴보면 아래와 같다.As a method of supplying a bias signal to the second electrode, a method of directly supplying a voltage to the second electrode using a voltage source for supplying a voltage of the bias signal may be applied. Alternatively, the bias signal may be supplied by a method of electrically floating the second electrode while the sustain signal is supplied to the first electrode. Looking at this in more detail as follows.

도 19를 살펴보면, 본 발명에 따른 플라즈마 디스플레이 장치는 데이터 드라 이브 집적회로(1400)를 포함할 수 있다.Referring to FIG. 19, a plasma display apparatus according to the present invention may include a data drive integrated circuit 1400.

데이터 드라이브 집적회로(1400)는 데이터 전압(Va)을 공급하는 데이터 전압원과 접지(GND) 사이에 직렬로 배치되는 제 1 스위치(Q1)과 제 2 스위치(Q2)를 포함할 수 있다. 여기서, 제 1 스위치(Q1)와 제 2 스위치(Q2)의 사이 노드에서 제 2 전극과 연결될 수 있다.The data drive integrated circuit 1400 may include a first switch Q1 and a second switch Q2 disposed in series between a data voltage source supplying a data voltage Va and a ground GND. Here, the second electrode may be connected to a node between the first switch Q1 and the second switch Q2.

도 20과 같이 제 1 전극(Y, Z)에 서스테인 신호가 공급되는 데이터 드라이브 집적회로(1400)의 제 1 스위치(Q1)와 제 2 스위치(Q2)가 모두 턴-오프(Turn-Off)될 수 있다. 그러면, 서스테인 신호가 공급되는 동안 제 2 전극(X)이 전기적으로 플로팅될 수 있고, 이로 인해 서스테인 신호의 전압에 의해 제 2 전극으로 전압이 유기됨으로써 제 1 전극의 전압이 상승할 수 있다. 이러한 방법으로 소정 전압을 제 2 전극으로 직접 공급하지 않고도 제 2 전극으로 바이어스 신호를 공급하는 것이 가능하다.As shown in FIG. 20, both the first switch Q1 and the second switch Q2 of the data drive integrated circuit 1400 to which the sustain signals are supplied to the first electrodes Y and Z may be turned off. Can be. Then, the second electrode X may be electrically floated while the sustain signal is supplied, thereby causing the voltage of the first electrode to rise by inducing the voltage to the second electrode by the voltage of the sustain signal. In this way, it is possible to supply the bias signal to the second electrode without directly supplying the predetermined voltage to the second electrode.

도 21을 살펴보면, 복수의 서스테인 신호 중 적어도 하나의 서스테인 신호의 펄스폭은 다른 서스테인 신호의 펄스폭과 다를 수 있다. 예를 들면, 제 1 전극 중 스캔 전극(Y)으로 공급되는 복수의 서스테인 신호 중 첫 번째 서스테인 신호(SUS1)의 펄스폭(W10)은 다른 서스테인 신호(SUS2)의 펄스폭(W10)보다 클 수 있다. 제 1 전극 중 서스테인 전극(Z)으로 공급되는 복수의 서스테인 신호 중 첫 번째 서스테인 신호이 펄스폭이 다른 서스테인 신호의 펄스폭보다 큰 것도 가능하다.Referring to FIG. 21, the pulse width of at least one sustain signal of the plurality of sustain signals may be different from the pulse widths of other sustain signals. For example, the pulse width W10 of the first sustain signal SUS1 among the plurality of sustain signals supplied to the scan electrode Y among the first electrodes may be larger than the pulse width W10 of the other sustain signal SUS2. have. It is also possible that the first sustain signal among the plurality of sustain signals supplied to the sustain electrode Z among the first electrodes is larger than the pulse width of the other sustain signal.

이러한 경우, 첫 번째 서스테인 신호(SUS1)에 대응되는 제 1 바이어스 신호(Xbias1)의 펄스폭(W1)은 다른 서스테인 신호(SUS2)에 대응되는 제 2 바이어스 신호(Xbias2)의 펄스폭(W2)보다 큰 것이 가능하다.In this case, the pulse width W1 of the first bias signal Xbias1 corresponding to the first sustain signal SUS1 is greater than the pulse width W2 of the second bias signal Xbias2 corresponding to the other sustain signal SUS2. Big is possible.

한편, 서스테인 기간에서 스캔 전극 및 서스테인 전극 중 어느 하나의 전극으로 공급되는 서스테인 신호에 대응하여 제 2 전극에 바이어스 신호를 공급하는 것이 가능하다.On the other hand, it is possible to supply a bias signal to the second electrode in response to the sustain signal supplied to any one of the scan electrode and the sustain electrode in the sustain period.

예를 들면, 도 22와 같이 스캔 전극(Y) 및 서스테인 전극(Z) 중 스캔 전극에 공급되는 서스테인 신호에 대응하여 어드레스 전극(X)에 정극성 전압의 바이어스 신호(Xbias)를 공급하는 것이 가능하다.For example, as shown in FIG. 22, the bias signal Xbias of the positive voltage may be supplied to the address electrode X in response to the sustain signal supplied to the scan electrode among the scan electrode Y and the sustain electrode Z. As shown in FIG. Do.

또는, 도 23과 같이 스캔 전극(Y) 및 서스테인 전극(Z) 중 서스테인 전극에 공급되는 서스테인 신호에 대응하여 어드레스 전극(X)에 정극성 전압의 바이어스 신호(Xbias)를 공급하는 것이 가능하다.Alternatively, as shown in FIG. 23, the bias signal Xbias of the positive voltage may be supplied to the address electrode X in response to the sustain signal supplied to the sustain electrode among the scan electrode Y and the sustain electrode Z.

이러한 도 22 내지 도 23과 같은 경우에도 하나의 서브필드의 서스테인 기간에서 스캔 전극 및 서스테인 전극 중 어느 하나의 전극으로 공급되는 서스테인 신호의 개수를 P(P는 1보다 큰 자연수)개라고 할 때, 어드레스 전극으로 공급되는 바이어스 신호의 개수는 1보다 크거나 같고 P보다는 작은 것이 바람직한 것이다.22 to 23, when the number of sustain signals supplied to any one of the scan electrode and the sustain electrode in the sustain period of one subfield is P (P is a natural number greater than 1), The number of bias signals supplied to the address electrodes is preferably greater than or equal to 1 and smaller than P.

다르게 표현하면, 하나의 서브필드에서 어드레스 전극으로 공급되는 바이어스 신호의 총 개수는 스캔 전극 및 서스테인 전극으로 공급되는 서스테인 신호의 총 개수의 절반(1/2)보다도 더 적은 것이다.In other words, the total number of bias signals supplied to the address electrodes in one subfield is less than half (1/2) of the total number of sustain signals supplied to the scan electrodes and the sustain electrodes.

상기와 같이, 설정하게 되면 바이어스 신호들을 더욱 고르게 분산시킬 수 있으며, 아울러 스캔 전극 및 서스테인 전극 중 어느 하나의 전극으로 공급되는 서스테인 신호에 대응하여 제 2 전극으로 바이어스 신호를 공급하면 되기 때문에 제어 가 보다 용이해질 수 있다.As described above, since the bias signals can be more evenly distributed, and the bias signal is supplied to the second electrode in response to the sustain signal supplied to either one of the scan electrode and the sustain electrode, the control is more controlled. Can be facilitated.

또는, 도 24와 같이 스캔 전극(Y) 및 서스테인 전극(Z)에 공급되는 서스테인 신호에 대응하여 어드레스 전극(X)에 정극성 전압의 바이어스 신호를 공급하는 것이 가능하다. 다르게 표현하면, 적어도 하나의 바이어스 신호는 스캔 전극으로 공급되는 서스테인 신호에 대응되고, 적어도 하나의 바이어스 신호는 서스테인 전극으로 공급되는 서스테인 신호에 대응될 수 있는 것이다.Alternatively, as shown in FIG. 24, the bias signal of the positive voltage may be supplied to the address electrode X in response to the sustain signals supplied to the scan electrode Y and the sustain electrode Z. As shown in FIG. In other words, the at least one bias signal may correspond to the sustain signal supplied to the scan electrode, and the at least one bias signal may correspond to the sustain signal supplied to the sustain electrode.

이러한 경우에는 하나의 서브필드의 서스테인 기간에서 스캔 전극 및 서스테인 전극으로 공급되는 서스테인 신호의 개수를 R(R은 1보다 큰 자연수)개라고 할 때, 어드레스 전극으로 공급되는 바이어스 신호의 개수는 1보다 크거나 같고 R보다는 작을 수 있다. 이에 대해서는 앞서 상세히 설명하였다.In this case, when the number of sustain signals supplied to the scan electrode and the sustain electrode in the sustain period of one subfield is R (R is a natural number greater than 1), the number of bias signals supplied to the address electrode is greater than one. It can be greater than or equal to and less than R. This has been described in detail above.

아울러, 도 24와 같이 연속하는 두 개의 바이어스 신호는 서로 다른 전극으로 공급되는 서스테인 신호와 각각 대응되는 것이 가능하다. 다르게 표현하면, 복수의 바이어스 신호가 연속적으로 공급되는 제 1, 2, 3, 4, 5, 6 바이어스 신호(Xbias1~Xbias6)를 포함하는 것으로 가정하면, 제 1, 3, 5 바이어스 신호(Xbias1~Xbias5)는 스캔 전극에 공급되는 서스테인 신호에 대응되고, 제 2, 4, 6 바이어스 신호(Xbias2~Xbias6)는 서스테인 전극에 공급되는 서스테인 신호에 대응되는 것이 가능한 것이다.In addition, as shown in FIG. 24, two consecutive bias signals may correspond to sustain signals supplied to different electrodes. In other words, assuming that the first, second, third, fourth, fifth, and sixth bias signals Xbias1 to Xbias6 are supplied with a plurality of bias signals continuously, the first, third, and fifth bias signals Xbias1 to Xbias5 corresponds to the sustain signal supplied to the scan electrode, and the second, fourth and sixth bias signals Xbias2 to Xbias6 may correspond to the sustain signal supplied to the sustain electrode.

이처럼, 연속하는 두 개의 바이어스 신호가 서로 다른 전극으로 공급되는 서스테인 신호에 대응되도록 설정하게 되면, 방전셀의 벽전하의 분포 특성이 일정한 패턴으로 고착되는 것을 방지할 수 있어서 방전 효율을 더욱 향상시킬 수 있다.As such, when two consecutive bias signals are set to correspond to the sustain signals supplied to different electrodes, the distribution characteristics of the wall charges of the discharge cells can be prevented from being fixed in a predetermined pattern, thereby further improving discharge efficiency. have.

이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.As such, the technical configuration of the present invention described above can be understood by those skilled in the art that the present invention can be implemented in other specific forms without changing the technical spirit or essential features of the present invention.

그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Therefore, the exemplary embodiments described above are to be understood as illustrative and not restrictive in all respects, and the scope of the present invention is indicated by the appended claims rather than the foregoing detailed description, and the meaning and scope of the claims are as follows. And all changes or modifications derived from the equivalent concept should be interpreted as being included in the scope of the present invention.

도 1은 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면;1 is a diagram for explaining a configuration of a plasma display device;

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면;2 is a diagram for explaining the structure of a plasma display panel;

도 3은 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면;FIG. 3 is a diagram for explaining an image frame for implementing gradation of an image; FIG.

도 4 내지 도 6은 플라즈마 디스플레이 장치의 구동방법을 개략적으로 설명하기 위한 도면;4 to 6 are views for schematically explaining a method of driving a plasma display device;

도 7 내지 도 14는 바이어스 신호에 대해 보다 상세히 설명하기 위한 도면;7 to 14 are views for explaining the bias signal in more detail;

도 15 내지 도 24는 바이어스 신호의 또 다른 측면에 대해 설명하기 위한 도면이다.15 to 24 are diagrams for describing another aspect of the bias signal.

Claims (14)

제 1 전극이 배치되는 전면 기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면 기판 및 상기 전면 기판과 상기 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 패널; 및A plasma display panel including a front substrate on which a first electrode is disposed, a rear substrate on which a second electrode crossing the first electrode is disposed, and a partition wall partitioning a discharge cell between the front substrate and the rear substrate; And 서브필드(Sub-field)의 서스테인 기간에서 상기 제 1 전극에 서스테인 신호를 공급하고, 상기 제 2 전극에 상기 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 구동부;A driver configured to supply a sustain signal to the first electrode in a sustain period of a sub-field, and to supply a bias signal of a positive voltage corresponding to the sustain signal to the second electrode; 를 포함하고,Including, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 상기 서스테인 신호의 개수를 N(N은 1보다 큰 자연수)개라고 할 때, 상기 제 2 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 N보다는 작은 플라즈마 디스플레이 장치.When the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is N (N is a natural number greater than 1), the number of the bias signals supplied to the second electrode is 1 A plasma display device that is greater than or equal to and less than N. 제 1 항에 있어서,The method of claim 1, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 서스테인 신호의 개수가 3이상인 경우,When the number of sustain signals supplied to the first electrode in the sustain period of one subfield is 3 or more, 상기 제 2 전극으로 첫 번째 상기 서스테인 신호에 대응되는 바이어스 신호와 마지막 상기 서스테인 신호에 대응되는 바이어스 신호가 공급되는 플라즈마 디스플레이 장치.And a bias signal corresponding to the first sustain signal and a bias signal corresponding to the last sustain signal are supplied to the second electrode. 제 1 항에 있어서,The method of claim 1, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 복수의 서스테인 신호를 적어도 2개의 연속하는 서스테인 신호를 포함하는 적어도 하나의 서스테인 신호 그룹(Sustain signal group)으로 분할할 때,When dividing the plurality of sustain signals supplied to the first electrode in the sustain period of one subfield into at least one sustain signal group including at least two consecutive sustain signals, 하나의 상기 서스테인 신호 그룹에는 하나의 상기 바이어스 신호가 대응되는 플라즈마 디스플레이 장치.And one bias signal corresponds to one sustain signal group. 제 1 항에 있어서,The method of claim 1, 하나의 상기 바이어스 신호는 하나의 상기 서스테인 신호와 대응되는 플라즈마 디스플레이 장치.And one bias signal corresponds to one sustain signal. 제 3 항에 있어서,The method of claim 3, wherein 하나의 상기 서스테인 신호 그룹이 포함하는 상기 서스테인 신호의 개수가 3보다는 많거나 같고 M(4이상의 자연수)보다는 적은 경우,When the number of the sustain signals included in one sustain signal group is greater than or equal to 3 and less than M (natural number of 4 or more), 하나의 상기 바이어스 신호가 대응하는 상기 서스테인 신호의 개수는 2보다는 많거나 같고 상기 M보다는 적은 플라즈마 디스플레이 장치.And a number of the sustain signals corresponding to one bias signal is greater than or equal to 2 and less than M. 제 1 항에 있어서,The method of claim 1, 상기 바이어스 신호가 상기 제 2 전극으로 공급될 때, 상기 제 2 전극은 플 로팅(Floating)되는 플라즈마 디스플레이 장치.And the second electrode is floated when the bias signal is supplied to the second electrode. 제 1 항에 있어서,The method of claim 1, 연속하는 두 개의 상기 바이어스 신호의 사이에는 적어도 하나의 상기 서스테인 신호가 배치되는 플라즈마 디스플레이 장치.And at least one sustain signal disposed between two consecutive bias signals. 제 1 항에 있어서,The method of claim 1, 상기 바이어스 신호는 일정한 공급 주기를 갖는 플라즈마 디스플레이 장치.And the bias signal has a constant supply period. 제 1 항에 있어서,The method of claim 1, 복수의 상기 바이어스 신호 중 적어도 하나의 바이어스 신호의 펄스폭은 다른 바이어스 신호의 펄스폭과 다른 플라즈마 디스플레이 장치.And a pulse width of at least one bias signal of the plurality of bias signals is different from a pulse width of another bias signal. 제 9 항에 있어서,The method of claim 9, 복수의 상기 바이어스 신호는 제 1 바이어스 신호, 상기 제 1 바이어스 신호보다 펄스폭이 큰 제 2 바이어스 신호를 포함하고,The plurality of bias signals include a first bias signal, a second bias signal having a larger pulse width than the first bias signal, 상기 제 2 바이어스 신호에 대응되는 서스테인 신호의 펄스폭은 상기 제 1 바이어스 신호에 대응되는 서스테인 신호의 펄스폭보다 큰 플라즈마 디스플레이 장치.And a pulse width of the sustain signal corresponding to the second bias signal is greater than a pulse width of the sustain signal corresponding to the first bias signal. 제 1 전극이 배치되는 전면 기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면 기판 및 상기 전면 기판과 상기 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 장치의 구동방법에 있어서,A front substrate on which a first electrode is disposed, a back substrate on which a second electrode intersects the first electrode is disposed, and a partition wall partitioning a discharge cell between the front substrate and the back substrate. In 서브필드(Sub-field)의 서스테인 기간에서 상기 제 1 전극에 서스테인 신호를 공급하는 단계; 및Supplying a sustain signal to the first electrode in a sustain period of a sub-field; And 상기 제 2 전극에 상기 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 단계;Supplying a bias signal of a positive voltage corresponding to the sustain signal to the second electrode; 를 포함하고,Including, 하나의 서브필드의 상기 서스테인 기간에서 상기 제 1 전극으로 공급되는 상기 서스테인 신호의 개수를 N(N은 1보다 큰 자연수)개라고 할 때, 상기 제 2 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 N보다는 작은 플라즈마 디스플레이 장치의 구동방법.When the number of the sustain signals supplied to the first electrode in the sustain period of one subfield is N (N is a natural number greater than 1), the number of the bias signals supplied to the second electrode is 1 A method of driving a plasma display device that is greater than or equal to and less than N. 스캔 전극과 서스테인 전극이 배치되는 전면 기판, 상기 스캔 전극 및 상기 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판 및 상기 전면 기판과 상기 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 장치의 구동방법에 있어서,A plasma display apparatus including a front substrate on which scan electrodes and sustain electrodes are disposed, a rear substrate on which address electrodes intersecting the scan electrodes and the sustain electrodes are disposed, and a partition wall partitioning a discharge cell between the front substrate and the rear substrate In the driving method of, 서브필드(Sub-field)의 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극에 교번적으로 서스테인 신호를 공급하는 단계; 및Supplying a sustain signal alternately to the scan electrode and the sustain electrode in a sustain period of a sub-field; And 상기 어드레스 전극에 상기 스캔 전극 및 상기 서스테인 전극 중 어느 하나 에 공급되는 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 단계;Supplying a bias signal of a positive voltage corresponding to a sustain signal supplied to one of the scan electrode and the sustain electrode to the address electrode; 를 포함하고,Including, 하나의 서브필드의 상기 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극 중 어느 하나의 전극으로 공급되는 상기 서스테인 신호의 개수를 P(P는 1보다 큰 자연수)개라고 할 때, 상기 어드레스 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 P보다는 작은 플라즈마 디스플레이 장치의 구동방법.When the number of the sustain signals supplied to any one of the scan electrode and the sustain electrode in the sustain period of one subfield is P (P is a natural number greater than 1), it is supplied to the address electrode. And the number of the bias signals is greater than or equal to 1 and smaller than P. 스캔 전극과 서스테인 전극이 배치되는 전면 기판, 상기 스캔 전극 및 상기 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판 및 상기 전면 기판과 상기 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 장치의 구동방법에 있어서,A plasma display apparatus including a front substrate on which scan electrodes and sustain electrodes are disposed, a rear substrate on which address electrodes intersecting the scan electrodes and the sustain electrodes are disposed, and a partition wall partitioning a discharge cell between the front substrate and the rear substrate In the driving method of, 서브필드(Sub-field)의 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극에 교번적으로 서스테인 신호를 공급하는 단계; 및Supplying a sustain signal alternately to the scan electrode and the sustain electrode in a sustain period of a sub-field; And 상기 어드레스 전극에 상기 스캔 전극 및 상기 서스테인 전극에 공급되는 서스테인 신호에 대응되는 정극성 전압의 바이어스 신호를 공급하는 단계;Supplying a bias signal of a positive voltage corresponding to the sustain signal supplied to the scan electrode and the sustain electrode to the address electrode; 를 포함하고,Including, 하나의 서브필드의 상기 서스테인 기간에서 상기 스캔 전극 및 상기 서스테인 전극으로 공급되는 상기 서스테인 신호의 개수를 R(R은 1보다 큰 자연수)개라고 할 때, 상기 어드레스 전극으로 공급되는 상기 바이어스 신호의 개수는 1보다 크거나 같고 상기 R보다는 작고,When the number of the sustain signals supplied to the scan electrode and the sustain electrode in the sustain period of one subfield is R (R is a natural number greater than 1), the number of the bias signals supplied to the address electrode. Is greater than or equal to 1 and less than R, 연속하는 두 개의 상기 바이어스 신호는 서로 다른 전극으로 공급되는 서스테인 신호와 각각 대응되는 플라즈마 디스플레이 장치의 구동방법.And two successive bias signals correspond to sustain signals supplied to different electrodes. 제 13 항에 있어서,The method of claim 13, 상기 바이어스 신호는 연속적으로 공급되는 제 1, 2, 3 바이어스 신호를 포함하고,The bias signal includes first, second and third bias signals that are supplied continuously; 상기 제 1 바이어스 신호는 상기 스캔 전극에 공급되는 서스테인 신호에 대응되고, 상기 제 2 바이어스 신호는 상기 서스테인 전극에 공급되는 서스테인 신호에 대응되고, 상기 제 3 바이어스 신호는 상기 스캔 전극에 공급되는 서스테인 신호에 대응되는 플라즈마 디스플레이 장치의 구동방법.The first bias signal corresponds to a sustain signal supplied to the scan electrode, the second bias signal corresponds to a sustain signal supplied to the sustain electrode, and the third bias signal is a sustain signal supplied to the scan electrode. Method of driving a plasma display device corresponding to the.
KR1020090097397A 2009-10-13 2009-10-13 Plasma display apparatus and driving method thereof KR20110040218A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090097397A KR20110040218A (en) 2009-10-13 2009-10-13 Plasma display apparatus and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090097397A KR20110040218A (en) 2009-10-13 2009-10-13 Plasma display apparatus and driving method thereof

Publications (1)

Publication Number Publication Date
KR20110040218A true KR20110040218A (en) 2011-04-20

Family

ID=44046621

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090097397A KR20110040218A (en) 2009-10-13 2009-10-13 Plasma display apparatus and driving method thereof

Country Status (1)

Country Link
KR (1) KR20110040218A (en)

Similar Documents

Publication Publication Date Title
JP2007249204A (en) Method of driving plasma display device
KR100726640B1 (en) Plasma Display Apparatus and Driving Method of Plasma Display Panel
KR100646187B1 (en) Driving Method for Plasma Display Panel
KR100844819B1 (en) Plasma Display Apparatus
KR100761120B1 (en) Plasma Display Apparatus
US20070085772A1 (en) Plasma display apparatus and method of driving the same
KR100577765B1 (en) Driving Method of Plasma Display Panel
KR20110040218A (en) Plasma display apparatus and driving method thereof
US8344968B2 (en) Plasma display apparatus
KR100705822B1 (en) Plasma Display Apparatus and Driving Method of Plasma Display Panel
US7737920B2 (en) Plasma display apparatus
KR20070066355A (en) Plasma display apparatus
US20070195014A1 (en) Plasma display apparatus and method of driving the same
US20070085764A1 (en) Plasma display apparatus
KR100667558B1 (en) Plasma Display Apparatus and Driving Method of the Same
KR20080055334A (en) Plasma display panel
KR20090117418A (en) Method for driving of plasma display panel
KR20090043311A (en) Plasma display apparatus
KR20080092749A (en) Plasma display apparatus
KR20080033716A (en) Plasma display apparatus
KR20090070968A (en) Driving method for plasma display panel
KR20100040429A (en) Method for driving of plasma display apparatus
KR20060065383A (en) Plasma display panel
KR20100092620A (en) Method for driving of plasma display panel
KR20110042601A (en) Plasma display apparatus and driving method thereof

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination