KR20110021046A - 전치왜곡 선형화 장치 - Google Patents

전치왜곡 선형화 장치 Download PDF

Info

Publication number
KR20110021046A
KR20110021046A KR1020090078615A KR20090078615A KR20110021046A KR 20110021046 A KR20110021046 A KR 20110021046A KR 1020090078615 A KR1020090078615 A KR 1020090078615A KR 20090078615 A KR20090078615 A KR 20090078615A KR 20110021046 A KR20110021046 A KR 20110021046A
Authority
KR
South Korea
Prior art keywords
predistortion
optimized
linearizer
series
operation information
Prior art date
Application number
KR1020090078615A
Other languages
English (en)
Other versions
KR101071312B1 (ko
Inventor
양영구
서민철
박명규
심재우
임재연
Original Assignee
주식회사 피플웍스
성균관대학교산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 피플웍스, 성균관대학교산학협력단 filed Critical 주식회사 피플웍스
Priority to KR1020090078615A priority Critical patent/KR101071312B1/ko
Publication of KR20110021046A publication Critical patent/KR20110021046A/ko
Application granted granted Critical
Publication of KR101071312B1 publication Critical patent/KR101071312B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3252Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using multiple parallel paths between input and output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2201/00Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
    • H03F2201/32Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
    • H03F2201/3233Adaptive predistortion using lookup table, e.g. memory, RAM, ROM, LUT, to generate the predistortion

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 서로 다른 특정 동작 정보(예: 특정 주파수나 파워레벨)에 각기 최적화된 다수의 병렬전치왜곡 선형화기 중에서, 입력 특정 정보에 최적화된 하나의 병렬전치왜곡 선형화기를 선택 사용하여 비선형 증폭기인 전력증폭기의 선형성을 개선하는 전치왜곡 선형화 장치에 관한 것으로, 원하는 주파수 범위에 최적으로 동작하는 전치왜곡 선형화기를 바로 선택할 수 있도록 하여 원하는 주파수 범위에서 최적의 선형성 개선 효과를 얻는다.
전치, 왜곡, 선형, 주파수, 선택, 전력증폭기

Description

전치왜곡 선형화 장치{Predistortion linearizer}
본 발명은 전치왜곡 선형화 장치에 관한 것으로, 더욱 상세하게는 원하는 주파수 범위에 최적으로 동작하는 전치왜곡 선형화기를 바로 선택할 수 있도록 하여 원하는 주파수 범위에서 최적의 선형성 개선 효과를 얻을 수 있도록 하는 전치왜곡 선형화 장치에 관한 것이다.
통상적으로, 비선형적 증폭기의 선형성을 개선하기 위해 전치 왜곡 선형화기를 사용한다. 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같게, 위상은 반대가 되게 하는 신호를 전치 왜곡기에서 발생시켜 비선형 증폭기에서 발생하는 왜곡신호를 상쇄시켜 선형성을 개선한다.
이 때, 전치 왜곡기에 인가하는 바이어스에 따라 또는 전치왜곡기의 회로의 구성에 따라 전치 왜곡기에서 발생하는 왜곡신호의 크기와 위상을 조절할 수 있는데 이를 도 1과 같이, 특정 주파수 대역이나 파워 레벨에 고정하여 사용한다.
한편, 일반적인 전력증폭기는 다양한 캐리어 주파수에 의해 전력증폭기에서 발생되는 비 선형성분의 크기 및 위상의 변화가 발생된다. 이러한 이유에 의해서 일반적으로 사용되는 고정된 바이어스와 고정 입력 전력레벨을 가지는 직/병렬 구 조의 전치왜곡 선형화기의 경우, 다양한 캐리어 주파수 범위에서 최적의 선형 개선 확보가 어렵게 된다. 또한 다양한 주파수에 따라 직/병렬 전치 왜곡 선형화기의 소자값을 수시로 바꿔줄 수 없는 구조를 가지게 된다.
본 발명은 상기한 문제점을 해결하기 위해 개발된 것으로, 원하는 주파수 범위에서 최적의 선형성 개선 효과를 얻을 수 있도록 하는 전치왜곡 선형화 장치를 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명에 따른 전치왜곡 선형화 장치는
서로 다른 동작 정보 각각에 최적화된 다수의 병렬전치왜곡 선형화기, 상기 다수의 병렬전치왜곡 선형화기 중에서, 입력된 특정 동작 정보에 최적화된 소정의 병렬전치왜곡 선형화기를 선택하는 스위치, 어느 하나의 특정 동작 정보를 입력받아 스위치의 병렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러, 스위치에 의해 선택된 병렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명에 따른 다른 전치왜곡 선형화 장치는
서로 다른 동작 정보 각각에 최적화된 다수의 직렬전치왜곡 선형화기, 상기 다수의 직렬전치왜곡 선형화기 각각의 입력단에 연결되어, 입력된 특정 동작 정보 에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 스위치, 어느 하나의 특정 동작 정보를 입력받아 스위치의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러, 스위치에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명에 따른 또 다른 전치왜곡 선형화 장치는
서로 다른 동작 정보 각각에 최적화된 다수의 직렬전치왜곡 선형화기, 상기 다수의 직렬전치왜곡 선형화기 각각의 출력단에 연결되어, 입력된 특정 동작 정보에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 스위치, 어느 하나의 특정 동작 정보를 입력받아 스위치의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러, 스위치에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 것을 특징으로 한다.
바람직하게 상기 컨트롤러는 각 동작 정보에, 최적화된 직렬전치왜곡 선형화기를 디지털 비트로 나타낸 값에 일대일 대응시켜 미리 저장한 룩업테이블을 포함하여 이루어진 것을 특징으로 한다.
그리고, 상기 동작 정보는 특정 주파수나 파워 레벨 또는 온도의 범위 정보 중 어느 하나인 것을 특징으로 한다.
본 발명은 원하는 주파수 범위에 최적으로 동작하는 전치왜곡 선형화기를 바 로 선택할 수 있도록 하여 원하는 주파수 범위에서 최적의 선형성 개선 효과를 얻는다.
이하, 첨부된 도면을 참조하여 본 발명을 설명한다.
도 2의 장치는 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치를 도시한 것이다.
도시된 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치는 서로 다른 특정 동작 정보(예: 특정 주파수나 파워레벨)에 각기 최적화된 다수의 병렬전치왜곡 선형화기 중에서, 입력 특정 정보에 최적화된 하나의 병렬전치왜곡 선형화기를 선택 사용하여 비선형 증폭기인 전력증폭기의 선형성을 개선하는 구조로 된 것으로, 다수의 병렬전치왜곡 선형화기(201 ~ 203), SPNT(Single-Pole-N-Through) 스위치(210), 컨트롤러(220), 전력증폭기(230)를 포함하여 이루어진 것이다.
즉, 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시키는 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등) 각각에 최적화된 다수의 병렬전치왜곡 선형화기(201 ~ 203), 상기 다수의 병렬전치왜곡 선형화기(201 ~ 203) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨)에 최적화된 소정의 병렬전치왜곡 선형화기를 선택하는 SPNT 스위치(210), 어느 하나의 특정 동작 정보를 입력받아 SPNT 스위치(210)의 병렬전치왜곡 선형화기(201 ~ 203) 선택 동작을 제어 하는 컨트롤러(220), SPNT 스위치(210)에 의해 선택된 병렬전치왜곡 선형화기(201 ~ 203)가 출력하는 신호를 증폭하는 전력증폭기(230)를 포함하여 이루어진 것이다.
다수의 병렬전치왜곡 선형화기(201 ~ 203)는 각각이 SPNT 스위치(210)에 연결된 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 최적화된 소정의 병렬전치왜곡 선형화기(201 ~ 203)를 일대일로 대응시킨 것이며, 다수의 병렬전치왜곡 선형화기(201 ~ 203) 각각은 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시킨다.
SPNT 스위치(210)는 컨트롤러(220)와 다수의 병렬전치왜곡 선형화기(201 ~ 203) 및 전력증폭기(230)의 사이에 설치된 것으로, 컨트롤러(220)의 제어하에 상기 다수의 병렬전치왜곡 선형화기(201 ~ 203) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 최적화된 소정의 병렬전치왜곡 선형화기를 선택하는 것이다.
컨트롤러(220)는 SPNT 스위치(210)에 연결되어 SPNT 스위치(210)의 병렬전치왜곡 선형화기 선택 동작을 제어하는 것으로, 소정의 특정 동작 정보 예를 들어, 특정 주파수나 파워 레벨을 입력받아, 입력받은 특정 주파수와 파워 레벨에 최적화되어 있는 소정의 병렬전치왜곡 선형화기를 SPNT 스위치(210)가 선택하도록 한 것이다.
추가로, 룩업테이블을 포함한 것이다.
즉, 각 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에, 최적화된 병렬전치왜곡 선형화기를 디지털 비트로 나타낸 값에 일대일 대응시켜 미리 저장해 두었다가, 입력되는 동작 정보에 대응된 디지털 비트를 찾아, 그 디지털 비트에 대응되는 병렬전치왜곡 선형화기(201 ~ 203)를 SPNT스위치(210)가 선택하도록 한 것이다.
전력증폭기(230)는 SPNT 스위치(210)에 연결되어 SPNT 스위치(210)에 의해 선택된 병렬전치왜곡 선형화기(201 ~ 203)가 출력하는 신호를 증폭하는 것으로, 선택된 병렬전치왜곡 선형화기(201 ~ 203)로부터 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 입력받아 선형성이 개선되는 것이다.
이러한 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치의 동작을 설명하면 다음과 같다.
먼저, 다수의 병렬전치왜곡 선형화기(201 ~ 203) 각각을 서로 다른 특정 동작 정보에 일대일로 대응시킨다.
예를 들어, 특정 주파수 1에 최적화된 병렬전치왜곡 선형화기 1, 특정 주파수 2에 최적화된 병렬전치왜곡 선형화기 2, 특정 주파수 3에 최적화된 병렬전치왜곡 선형화기 3을 각각의 주파수 대역에 최적화시킨다.
다음, 컨트롤러(220)가 특정 동작 정보를 입력받고, 입력받은 특정 동작 정보에 최적화된 병렬전치왜곡 선형화기(201 ~ 203)를 SPNT 스위치(210)가 선택하도록 SPNT 스위치(210)의 선택 동작을 제어한다.
그 결과, SPNT 스위치(210)는 컨트롤러(220)의 제어하에, 입력받은 특정 동 작 정보에 최적화된 소정의 병렬전치왜곡 선형화기를 선택하게 된다.
예를 들어, 특정 동작 정보에 특정 주파수 1의 정보가 컨트롤러(220)로 입력된다면, 컨트롤러(220)는 SPNT 스위치(210)가 병렬전치왜곡 선형화기 1을 선택하도록 SPNT스위치(210)의 선택 동작을 제어한다.
한편, 입력으로 특정 주파수 1의 신호가 인가되어 특정 주파수 1에 최적화된 병렬전치왜곡 선형화기 1이 SPNT 스위치(210)로 인해 선택이 된 경우, 병렬전치왜곡 선형화기 1에 의해서 왜곡신호가 발생되어 전력 증폭기에 인가되는데, 이 때 발생되는 왜곡신호가 전력증폭기(230)에서 발생하는 비선형신호와 크기는 같고 위상이 반대인 경우 전력증폭기(230)의 비선형신호가 제거된다.
도 3a의 장치는 본 발명의 제2 실시예에 따른 전치왜곡 선형화 장치를 도시한것이다.
도시된 본 발명의 제2 실시예에 따른 전치왜곡 선형화 장치는 서로 다른 특정 동작 정보(예: 특정 주파수나 파워레벨) 각각에 최적화된 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력되는 특정 정보에 최적화된 하나의 직렬전치왜곡 선형화기를 선택 사용하여 비선형 증폭기인 전력증폭기(330)의 선형성을 개선하는 구조로 된 것으로, 다수의 직렬전치왜곡 선형화기(301 ~ 303), SPNT 스위치(310), 컨트롤러(320), 전력증폭기(330)를 포함하여 이루어진 것이다.
즉, 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시키는 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 각기 최적화된 다수의 직렬전 치왜곡 선형화기(301 ~ 303), 상기 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨)에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 SPNT 스위치(310), 어느 하나의 특정 동작 정보를 입력받아 SPNT 스위치(310)의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러(320), SPNT 스위치(310)에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기(330)를 포함하여 이루어진 것이다.
다수의 직렬전치왜곡 선형화기(301 ~ 303)는 각각의 입력단이 SPNT 스위치(310)에 연결된 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에, 최적화된 직렬전치왜곡 선형화기를 일대일로 대응시킨 것이며, 다수의 직렬전치왜곡 선형화기(301 ~ 303) 각각은 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시킨다.
SPNT 스위치(310)는 컨트롤러(320)와 다수의 직렬전치왜곡 선형화기(301 ~ 303)의 사이에 설치된 것으로, 컨트롤러(320)의 제어하에 상기 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 것이다.
컨트롤러(320)는 SPNT 스위치(310)에 연결되어 SPNT 스위치(310)의 직렬전치왜곡 선형화기 선택 동작을 제어하는 것으로, 소정의 특정 동작 정보 예를 들어, 특정 주파수나 파워 레벨을 입력받아, 입력받은 특정 주파수와 파워 레벨에 최적화되어 있는 소정의 직렬전치왜곡 선형화기를 SPNT 스위치(310)가 선택하도록 한 것 이다.
추가로, 룩업테이블을 포함한 것이다.
즉, 각 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에, 최적화된 직렬전치왜곡 선형화기(301 ~ 303)를 디지털 비트로 나타낸 값에 일대일 대응시켜 미리 저장해 두었다가, 입력되는 동작 정보에 대응된 디지털 비트를 찾아, 그 디지털 비트에 대응되는 직렬전치왜곡 선형화기(301 ~ 303)를 SPNT스위치(310)가 선택하도록 할 수 있다.
전력증폭기(330)는 SPNT 스위치(310)에 의해 선택된 직렬전치왜곡 선형화기(301 ~ 303)가 출력하는 신호를 증폭하는 것으로, 선택된 직렬전치왜곡 선형화기로부터 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 입력받아 선형성이 개선되는 것이다.
이러한 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치의 동작을 설명하면 다음과 같다.
먼저, 다수의 직렬전치왜곡 선형화기(301 ~ 303) 각각을 서로 다른 특정 동작 정보에 일대일로 대응시킨다.
예를 들어, 특정 주파수 1에 최적화된 직렬전치왜곡 선형화기 1, 특정 주파수 2에 최적화된 직렬전치왜곡 선형화기 2, 특정 주파수 3에 최적화된 직렬전치왜곡 선형화기 3을 각각의 주파수 대역에 최적화시킨다.
다음, 컨트롤러(320)가 특정 동작 정보를 입력받고, 입력받은 특정 동작 정보에 최적된 직렬전치왜곡 선형화기를 SPNT 스위치(310)가 선택하도록 SPNT 스위 치(310)의 선택 동작을 제어한다.
그 결과, SPNT 스위치(310)는 컨트롤러(320)의 제어하에, 입력받은 특정 동작 정보에 최적화된 소정의 직렬전치왜곡 선형화기를 선택한다.
예를 들어, 특정 동작 정보에 특정 주파수 1의 정보가 컨트롤러(320)로 입력된다면, 컨트롤러(320)는 SPNT 스위치(310)가 직렬전치왜곡 선형화기 1을 선택하도록 SPNT스위치(310)의 선택 동작을 제어한다.
한편, 입력으로 특정 주파수 1의 신호가 인가되어 특정 주파수 1에 최적화된 직렬전치왜곡 선형화기 1이 SPNT 스위치(310)로 인해 선택이 된 경우, 직렬전치왜곡 선형화기 1에 의해서 왜곡신호가 발생되어 전력 증폭기(330)에 인가되는데, 이 때 발생되는 왜곡신호가 전력증폭기(330)에서 발생하는 비선형신호와 크기는 같고 위상이 반대인 경우 전력증폭기(330)의 비선형신호가 제거된다.
도 3b의 장치는 본 발명의 제3 실시예에 따른 전치왜곡 선형화 장치를 도시한 것이다.
도시된 본 발명의 제3 실시예에 따른 전치왜곡 선형화 장치는 서로 다른 특정 동작 정보(예: 특정 주파수나 파워레벨) 각각에 최적화된 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력되는 특정 정보에 최적화된 하나의 직렬전치왜곡 선형화기를 선택 사용하여 비선형 증폭기인 전력증폭기(330)의 선형성을 개선하는 구조로 된 것으로, 다수의 직렬전치왜곡 선형화기(301 ~ 303), 제2 SPNT 스위치(340), 컨트롤러(320), 전력증폭기(330)를 포함하여 이루어진 것이다.
즉, 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되 는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시키는 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 각기 최적화된 다수의 직렬전치왜곡 선형화기(301 ~ 303), 상기 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨)에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 제2 SPNT 스위치(340), 어느 하나의 특정 동작 정보를 입력받아 제2 SPNT 스위치(340)의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러(320), 제2 SPNT 스위치(340)에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기(330)를 포함하여 이루어진 것이다.
다수의 직렬전치왜곡 선형화기(301 ~ 303)는 각각의 출력단이 제2 SPNT 스위치(340)에 연결된 것으로, 서로 다른 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에, 최적화된 직렬전치왜곡 선형화기를 일대일로 대응시킨 것이며, 다수의 직렬전치왜곡 선형화기(301 ~ 303) 각각은 비선형 증폭기에서 발생되는 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 발생시켜 비선형 증폭기의 선형성을 개선시킨다.
제2 SPNT 스위치(340)는 컨트롤러(320)와 다수의 직렬전치왜곡 선형화기(301 ~ 303) 및 전력증폭기(330)의 사이에 설치된 것으로, 컨트롤러(320)의 제어하에 상기 다수의 직렬전치왜곡 선형화기(301 ~ 303) 중에서, 입력된 특정 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 것이다.
컨트롤러(320)는 제2 SPNT 스위치(340)에 연결되어 제2 SPNT 스위치(340)의 직렬전치왜곡 선형화기 선택 동작을 제어하는 것으로, 소정의 특정 동작 정보 예를 들어, 특정 주파수나 파워 레벨을 입력받아, 입력받은 특정 주파수와 파워 레벨에 최적화되어 있는 소정의 직렬전치왜곡 선형화기를 제2 SPNT 스위치(340)가 선택하도록 한 것이다.
추가로, 룩업테이블을 포함한 것이다.
즉, 각 동작 정보(예: 특정 주파수나 파워 레벨, 온도 등)에, 최적화된 직렬전치왜곡 선형화기를 디지털 비트로 나타낸 값에 일대일 대응시켜 미리 저장해 두었다가, 입력되는 동작 정보에 대응된 디지털 비트를 찾아, 그 디지털 비트에 대응되는 직렬전치왜곡 선형화기를 제2 SPNT스위치(340)가 선택하도록 할 수 있다.
전력증폭기(330)는 제2 SPNT 스위치(340)에 연결되어 제2 SPNT 스위치(340)에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 것으로, 선택된 직렬전치왜곡 선형화기로부터 왜곡신호와 크기는 같고, 위상은 반대가 되는 신호를 입력받아 선형성이 개선되는 것이다.
이러한 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치의 동작을 설명하면 다음과 같다.
먼저, 다수의 직렬전치왜곡 선형화기(301 ~ 303) 각각을 서로 다른 특정 동작 정보에 일대일로 대응시킨다.
예를 들어, 특정 주파수 1에 최적화된 직렬전치왜곡 선형화기 1, 특정 주파수 2에 최적화된 직렬전치왜곡 선형화기 2, 특정 주파수 3에 최적화된 직렬전치왜곡 선형화기 3을 각각의 주파수 대역에 최적화시킨다.
다음, 컨트롤러(320)가 특정 동작 정보를 입력받고, 입력받은 특정 동작 정보에 최적된 직렬전치왜곡 선형화기를 제2 SPNT 스위치(340)가 선택하도록 제2 SPNT 스위치(340)의 선택 동작을 제어한다.
그 결과, 제2 SPNT 스위치(340)는 컨트롤러(320)의 제어하에, 입력받은 특정 동작 정보에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하게 된다.
예를 들어, 특정 동작 정보에 특정 주파수 1의 정보가 컨트롤러(320)로 입력된다면, 컨트롤러(320)는 제2 SPNT 스위치(340)가 직렬전치왜곡 선형화기 1을 선택하도록 제2 SPNT 스위치(340)의 동작을 제어한다.
한편, 입력으로 특정 주파수 1의 신호가 인가되어 특정 주파수 1에 최적화된 직렬전치왜곡 선형화기 1이 SPNT스위치로 인해 선택이 된 경우, 직렬전치왜곡 선형화기 1에 의해서 왜곡신호가 발생되어 전력 증폭기(330)에 인가되는데, 이 때 발생되는 왜곡신호가 전력증폭기(330)에서 발생하는 비선형신호와 크기는 같고 위상이 반대인 경우 전력증폭기(330)의 비선형신호가 제거된다.
도 1은 종래 전치왜곡 선형화 장치를 도시한 도면
도 2는 본 발명의 제1 실시예에 따른 전치왜곡 선형화 장치를 도시한 도면
도 3a는 본 발명의 제2 실시예에 따른 전치왜곡 선형화 장치를 도시한 도면
도 3b는 본 발명의 제3 실시예에 따른 전치왜곡 선형화 장치를 도시한 도면
* 도면의 주요 부분에 대한 부호의 설명 *
201 ~ 203 : 병렬전치왜곡 선형화기 210, 310 : SPNT 스위치
220, 320 : 컨트롤러 230, 330 : 전력증폭기
301 ~ 303 : 직렬전치왜곡 선형화기 340 : 제2 SPNT 스위치

Claims (5)

  1. 서로 다른 동작 정보 각각에 최적화된 다수의 병렬전치왜곡 선형화기;
    상기 다수의 병렬전치왜곡 선형화기 중에서, 입력된 특정 동작 정보에 최적화된 소정의 병렬전치왜곡 선형화기를 선택하는 스위치;
    어느 하나의 특정 동작 정보를 입력받아 스위치의 병렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러;
    스위치에 의해 선택된 병렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 전치왜곡 선형화 장치.
  2. 서로 다른 동작 정보 각각에 최적화된 다수의 직렬전치왜곡 선형화기;
    상기 다수의 직렬전치왜곡 선형화기 각각의 입력단에 연결되어, 입력된 특정 동작 정보에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 스위치;
    어느 하나의 특정 동작 정보를 입력받아 스위치의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러;
    스위치에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 전치왜곡 선형화 장치.
  3. 서로 다른 동작 정보 각각에 최적화된 다수의 직렬전치왜곡 선형화기;
    상기 다수의 직렬전치왜곡 선형화기 각각의 출력단에 연결되어, 입력된 특정 동작 정보에 최적화된 소정의 직렬전치왜곡 선형화기를 선택하는 스위치;
    어느 하나의 특정 동작 정보를 입력받아 스위치의 직렬전치왜곡 선형화기 선택 동작을 제어하는 컨트롤러;
    스위치에 의해 선택된 직렬전치왜곡 선형화기가 출력하는 신호를 증폭하는 전력증폭기를 포함하여 이루어진 전치왜곡 선형화 장치.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 컨트롤러는
    각 동작 정보에, 최적화된 직렬전치왜곡 선형화기를 디지털 비트로 나타낸 값에 일대일 대응시켜 미리 저장한 룩업테이블을 포함하여 이루어진 전치왜곡 선형화 장치.
  5. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 동작 정보는
    특정 주파수나 파워 레벨 또는 온도의 범위 정보 중 어느 하나인 것을 특징으로 하는 전치왜곡 선형화 장치.
KR1020090078615A 2009-08-25 2009-08-25 전치왜곡 선형화 장치 KR101071312B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090078615A KR101071312B1 (ko) 2009-08-25 2009-08-25 전치왜곡 선형화 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090078615A KR101071312B1 (ko) 2009-08-25 2009-08-25 전치왜곡 선형화 장치

Publications (2)

Publication Number Publication Date
KR20110021046A true KR20110021046A (ko) 2011-03-04
KR101071312B1 KR101071312B1 (ko) 2011-10-07

Family

ID=43930019

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090078615A KR101071312B1 (ko) 2009-08-25 2009-08-25 전치왜곡 선형화 장치

Country Status (1)

Country Link
KR (1) KR101071312B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102833200A (zh) * 2012-06-27 2012-12-19 中兴通讯股份有限公司 基于对称多处理器的dpd自适应方法及装置
CN110535445A (zh) * 2018-05-25 2019-12-03 三星电机株式会社 具有相位失真补偿的可变增益低噪声放大设备及放大方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6298097B1 (en) 1999-05-11 2001-10-02 Wiseband Communications Inc. Amplifier with wideband digital predistortion
US20050140439A1 (en) * 2003-12-26 2005-06-30 Hyoung Chang H. Predistortion linearizer for power amplifier
KR100760523B1 (ko) * 2006-07-29 2007-09-20 홍의석 전치왜곡 선형화기
FR2911019B1 (fr) 2006-12-28 2009-03-06 Alcatel Lucent Sa Dispositif de linearisation a pre-distortion a amplitude et galbe reglables

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102833200A (zh) * 2012-06-27 2012-12-19 中兴通讯股份有限公司 基于对称多处理器的dpd自适应方法及装置
CN102833200B (zh) * 2012-06-27 2017-09-29 中兴通讯股份有限公司 基于对称多处理器的dpd自适应方法及装置
CN110535445A (zh) * 2018-05-25 2019-12-03 三星电机株式会社 具有相位失真补偿的可变增益低噪声放大设备及放大方法
KR20190134360A (ko) * 2018-05-25 2019-12-04 삼성전기주식회사 증폭 이득 가변에 따른 위상 왜곡을 보상하는 가변이득 저잡음 증폭장치
US10903799B2 (en) 2018-05-25 2021-01-26 Samsung Electro-Mechanics Co., Ltd. Variable gain low noise amplifying apparatus with phase distortion compensation
CN110535445B (zh) * 2018-05-25 2023-10-03 三星电机株式会社 具有相位失真补偿的可变增益低噪声放大设备及放大方法

Also Published As

Publication number Publication date
KR101071312B1 (ko) 2011-10-07

Similar Documents

Publication Publication Date Title
EP1672783A1 (en) A transmitter with an envelope tracking power amplifier utilizing digital predistortion of the signal envelope
JP4087180B2 (ja) 入力信号に予め歪みを加える方法および予歪みシステム
JP2002232325A (ja) プリディストーション歪み補償装置
JP2015535668A5 (ko)
JP2013214826A (ja) 無線装置、歪補償方法、及び歪補償プログラム
KR20140112412A (ko) 언더샘플링 디지털 전치 왜곡 아키텍처
US9680422B2 (en) Power amplifier signal compensation
JP2019135876A (ja) 基底帯域デジタル前置歪アーキテクチャ
JP2008131186A (ja) 電力増幅器
JP2005151119A (ja) 歪補償装置
JP3874747B2 (ja) 送信装置、送信電力制御方法および無線通信装置
KR101071312B1 (ko) 전치왜곡 선형화 장치
JP6098178B2 (ja) 増幅装置、歪補償装置および歪補償方法
EP2022179A4 (en) HIGH PERFORMANCE LINEARIZATION POWER AMPLIFIER FOR WIRELESS COMMUNICATION
WO2010076845A1 (ja) ポーラ変調装置及び通信機器
JP2008258714A (ja) 電力増幅装置
JP4841115B2 (ja) 拡張された予歪方法および装置
KR101358096B1 (ko) 전력 증폭기
US20060109930A1 (en) Method and device for deriving a predistorted signal
US7062234B2 (en) Pre-distortion cross-cancellation for linearizing power amplifiers
KR20120054369A (ko) 메모리 다항식 모델을 이용하는 전치 왜곡 장치, 그것의 전치 왜곡 방법, 및 전치 왜곡 장치를 포함하는 시스템
JP2015192422A (ja) 無線送信装置
JP2011135143A (ja) プリディストーション方式の歪補償装置
EP3061185B1 (en) Pre-distortion based power control
US9401778B2 (en) Transmission device and distortion compensation method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140825

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee