KR20100128082A - Plasma display apparatus - Google Patents

Plasma display apparatus Download PDF

Info

Publication number
KR20100128082A
KR20100128082A KR1020090046525A KR20090046525A KR20100128082A KR 20100128082 A KR20100128082 A KR 20100128082A KR 1020090046525 A KR1020090046525 A KR 1020090046525A KR 20090046525 A KR20090046525 A KR 20090046525A KR 20100128082 A KR20100128082 A KR 20100128082A
Authority
KR
South Korea
Prior art keywords
sustain
electrode
scan
voltage
driving board
Prior art date
Application number
KR1020090046525A
Other languages
Korean (ko)
Inventor
정문식
전명제
허근회
강봉구
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020090046525A priority Critical patent/KR20100128082A/en
Publication of KR20100128082A publication Critical patent/KR20100128082A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PURPOSE: A plasma display apparatus is provided to stabilize the operation of the device by reducing noise. CONSTITUTION: A plasma display panel comprises a scan electrode, a sustain electrode, and an address electrode. A scan driving board(110) supplies a scan signal to the scan electrode during the address period of a subfield. The scan driving board supplies voltage to a sustain electrode during a sustain period. A sustain driving board(120) supplies voltage to the sustain electrode during an address period. The sustain driving board supplies voltage to the scan electrode during the sustain period. A data driving board supplies data signal to the address electrode during the address period.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}Plasma Display Apparatus {Plasma Display Apparatus}

본 발명은 플라즈마 디스플레이 장치에 관한 것이다.The present invention relates to a plasma display device.

플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널을 포함한다.The plasma display apparatus includes a plasma display panel.

플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.The plasma display panel includes a phosphor layer formed in a discharge cell divided by a partition wall, and also includes a plurality of electrodes.

플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.When the drive signal is supplied to the electrode of the plasma display panel, the discharge is generated by the drive signal supplied in the discharge cell. Here, when discharged by a drive signal in the discharge cell, the discharge gas filled in the discharge cell generates vacuum ultraviolet rays, and the vacuum ultraviolet light emits the phosphor formed in the discharge cell to emit visible light. Generate. The visible light displays an image on the screen of the plasma display panel.

본 발명은 스캔 전극에 전압을 공급하는 스위칭(Switching) 소자를 서스테인 구동보드에 배치하고 서스테인 전극에 전압을 공급하는 스위칭 소자를 스캔 보드에 배치하는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.An object of the present invention is to provide a plasma display device in which a switching element for supplying a voltage to a scan electrode is disposed on a sustain drive board and a switching element for supplying a voltage to the sustain electrode is disposed on a scan board.

본 발명에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극 및 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널과, 서브필드(Sub-Field)의 어드레스 기간에서 스캔 전극에 스캔 신호를 공급하고, 어드레스 기간 이후의 서스테인 기간에서 서스테인 전극에 전압을 공급하는 스캔 구동보드(Scan Driving Board)와, 어드레스 기간에서 서스테인 전극에 전압을 공급하고, 서스테인 기간에서 스캔 전극에 전압을 공급하는 서스테인 구동보드(Sustain Driving Board) 및 어드레스 기간에서 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board)를 포함할 수 있다.A plasma display apparatus according to the present invention includes a plasma display panel including scan electrodes, a sustain electrode, and an address electrode crossing the scan electrode and the sustain electrode, which are parallel to each other, and a scan signal to the scan electrode in an address period of a sub-field. A scan driving board for supplying a voltage to the sustain electrode in the sustain period after the address period, a voltage for the sustain electrode in the address period, and a voltage for the scan electrode in the sustain period. The driving board may include a driving board and a data driving board for supplying a data signal to the address electrode in the address period.

또한, 스캔 구동보드는 스캔 전극의 패드 전극(Pad Electrode)에 인접하게 배치되고, 서스테인 구동보드는 서스테인 전극의 패드 전극에 인접하게 배치될 수 있다.In addition, the scan driving board may be disposed adjacent to the pad electrode of the scan electrode, and the sustain driving board may be disposed adjacent to the pad electrode of the sustain electrode.

또한, 서스테인 기간에서 어드레스 전극은 스캔 전극 및 서스테인 전극으로부터 전기적으로 플로팅(Floating)될 수 있다.In addition, in the sustain period, the address electrode may be electrically floated from the scan electrode and the sustain electrode.

또한, 스캔 보드와 서스테인 보드 사이에 배치되며 서스테인 기간에서 스캔 구동보드로부터 서스테인 전극에 전압을 전송하는 제 1 케이블(First Cable) 및 스캔 보드와 서스테인 보드 사이에 배치되며 서스테인 기간에서 서스테인 구동보드로부터 스캔 전극에 전압을 전송하는 제 2 케이블(Second Cable)을 더 포함할 수 있다.Also, a first cable disposed between the scan board and the sustain board and transmitting voltage from the scan drive board to the sustain electrode in the sustain period and between the scan board and the sustain board and scanned from the sustain drive board in the sustain period. The apparatus may further include a second cable transmitting a voltage to the electrode.

또한, 스캔 보드와 서스테인 보드 사이에는 스캔 구동보드의 접지와 서스테인 구동보드의 접지를 연결하는 접지 케이블(Ground Cable)이 더 배치될 수 있다.In addition, a ground cable connecting the ground of the scan driving board and the ground of the sustain driving board may be further disposed between the scan board and the sustain board.

또한, 본 발명에 따른 다른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극 및 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널과, 서브필드(Sub-Field)의 어드레스 기간에서 스캔 전극에 전압을 공급하는 스위칭(Switching) 소자와 어드레스 기간 이후의 서스테인 기간에서 서스테인 전극에 전압을 공급하는 스위칭 소자를 포함하는 스캔 구동보드(Scan Driving Board)와, 어드레스 기간에서 서스테인 전극에 전압을 공급하는 스위칭 소자와 서스테인 기간에서 스캔 전극에 전압을 공급하는 스위칭 소자를 포함하는 서스테인 구동보드(Sustain Driving Board) 및 어드레스 기간에서 어드레스 전극에 전압을 공급하는 스위칭 소자를 포함하는 데이터 구동보드(Data Driving Board)를 포함할 수 있다.In addition, another plasma display apparatus according to the present invention includes a plasma display panel including scan electrodes, a sustain electrode, and an address electrode crossing the scan electrode and the sustain electrode, which are parallel to each other, and a scan electrode in an address period of a sub-field. A scan driving board including a switching element for supplying a voltage to the sustain electrode and a switching element for supplying a voltage to the sustain electrode in the sustain period after the address period, and a voltage for supplying the sustain electrode in the address period. A data driving board including a sustain driving board including a switching element and a switching element supplying a voltage to the scan electrode in the sustain period, and a switching element supplying a voltage to the address electrode in the address period. It may include.

또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극 및 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널과, 서브필드(Sub-Field)의 어드레스 기간에서 스캔 전극에 스캔 신호를 공급하고, 어드레스 기간 이후의 서스테인 기간에서 서스테인 전극의 전압을 회수하는 스캔 구동보드(Scan Driving Board)와, 어드레스 기간에서 서스테인 전극에 전압을 공급하고, 서스테인 기간에서 스캔 전극에 전압을 회수하는 서스테인 구동보드(Sustain Driving Board) 및 어드레스 기간에서 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board)를 포함할 수 있다.In addition, another plasma display apparatus according to the present invention includes a plasma display panel including scan electrodes and sustain electrodes parallel to each other, and an address electrode crossing the scan electrode and the sustain electrode, and scanning in an address period of a sub-field. A scan driving board for supplying a scan signal to the electrode and recovering the voltage of the sustain electrode in the sustain period after the address period, and supplying a voltage to the sustain electrode in the address period and supplying a voltage to the scan electrode in the sustain period And a sustain driving board for collecting the data and a data driving board for supplying a data signal to the address electrode in the address period.

또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극 및 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널과, 플라즈마 디스플레이 패널의 배면에 배치되는 금속 프레임과, 금속 프레임에 배치되고, 서브필드(Sub-Field)의 어드레스 기간에서 스캔 전극에 스캔 신호를 공급하며, 어드레스 기간 이후의 서스테인 기간에서 서스테인 전극의 전압을 공급하는 스캔 구동보드(Scan Driving Board)와, 금속 프레임에 배치되고, 어드레스 기간에서 서스테인 전극에 전압을 공급하고, 서스테인 기간에서 스캔 전극에 전압을 공급하는 서스테인 구동보드(Sustain Driving Board) 및 금속 프레임에 배치되고, 어드레스 기간에서 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board)를 포함하고, 스캔 구동보드는 제 1 커패시터(C1)와, 제 1 커패시터와 서스테인 전극 사이에 병렬 배치되는 제 1 스위치(S1)와 제 2 스위치(S2)와, 서스테인 전압(Vs)을 공급하는 서스테인 전압원과 스캔 전극 사이에 배치되는 제 3 스위치(S3) 및 접지와 스캔 전극 사이에 배치되는 제 4 스위치(S4)를 포함하고, 서스테인 구동보드는 제 2 커패시터(C2)와, 제 2 커패시터와 스캔 전극 사이에 병렬 배치되는 제 5 스위치(S5)와 제 6 스위치(S6) 와, 서스테인 전압원과 서스테인 전극 사이에 배치되는 제 7 스위치(S7) 및 접지와 서스테인 전극 사이에 배치되는 제 8 스위치(S8)를 포함할 수 있다.In addition, another plasma display apparatus according to the present invention includes a plasma display panel including a scan electrode and a sustain electrode parallel to each other, and an address electrode intersecting the scan electrode and the sustain electrode, a metal frame disposed on a rear surface of the plasma display panel; A scan driving board disposed in the metal frame and supplying a scan signal to the scan electrode in the address period of the sub-field, and supplying a voltage of the sustain electrode in the sustain period after the address period; A sustain driving board for supplying a voltage to the sustain electrode in the address period and a voltage to the scan electrode in the sustain period; and a sustain driving board for supplying the voltage to the scan electrode in the sustain period; Data drive board that supplies And a driving board, wherein the scan driving board includes a first capacitor C1, a first switch S1 and a second switch S2 arranged in parallel between the first capacitor and the sustain electrode, and a sustain voltage Vs. And a third switch S3 disposed between the sustain voltage source supplying the scan electrode and the scan electrode, and a fourth switch S4 disposed between the ground and the scan electrode. The sustain drive board includes a second capacitor C2, and A fifth switch S5 and a sixth switch S6 disposed in parallel between the two capacitors and the scan electrode, a seventh switch S7 disposed between the sustain voltage source and the sustain electrode and a ground disposed between the ground and the sustain electrode. It may include eight switches (S8).

또한, 제 1 스위치와 제 2 스위치의 사이 노드(Node)를 제 1 노드(n1)라 하고, 제 7 스위치와 제 8 스위치의 사이 노드를 제 2 노드(n2)라 할 때, 제 1 노드와 제 2 노드의 사이에는 제 1 케이블이 배치되고, 제 5 스위치와 제 6 스위치의 사이 노드를 제 3 노드(n3)라 하고, 제 3 스위치와 제 4 스위치의 사이 노드를 제 4 노드(n4)라 할 때, 제 3 노드와 제 4 노드의 사이에는 제 2 케이블이 배치될 수 있다.In addition, when a node between the first switch and the second switch is called the first node n1 and a node between the seventh switch and the eighth switch is called the second node n2, The first cable is disposed between the second node, the node between the fifth switch and the sixth switch is called the third node n3, and the node between the third switch and the fourth switch is called the fourth node n4. In this case, a second cable may be disposed between the third node and the fourth node.

또한, 제 1 케이블 및 제 2 케이블은 스캔 전극 또는 서스테인 전극으로 전압이 공급되거나 혹은 스캔 전극 또는 서스테인 전극의 전압이 회수될 때 공진을 발생시킬 수 있다.In addition, the first cable and the second cable may generate resonance when a voltage is supplied to the scan electrode or the sustain electrode or when the voltage of the scan electrode or the sustain electrode is recovered.

또한, 제 1 커패시터의 일단, 제 2 커패시터의 일단, 제 4 스위치의 일단 및 제 8 스위치의 일단과 공통 연결되는 제 3 케이블이 더 배치될 수 있다.In addition, a third cable may be further disposed in common connection with one end of the first capacitor, one end of the second capacitor, one end of the fourth switch, and one end of the eighth switch.

또한, 제 3 케이블은 스캔 구동보드 및 서스테인 구동보드의 접지로 사용될 수 있다.In addition, the third cable may be used as the ground of the scan driving board and the sustain driving board.

또한, 스캔 구동보드 내에서 제 1, 2 스위치는 제 3, 4 스위치와 연결되지 않고, 서스테인 구동보드 내에서 제 5, 6 스위치는 제 7, 8 스위치와 연결되지 않을 수 있다.In addition, the first and second switches may not be connected to the third and fourth switches in the scan driving board, and the fifth and sixth switches may not be connected to the seventh and eighth switches in the sustain driving board.

또한, 스캔 구동보드와 금속 프레임의 사이에는 스캔 구동보드와 금속 프레임을 전기적으로 분리하는 제 1 절연층이 배치되고, 서스테인 구동보드와 금속 프 레임의 사이에는 서스테인 구동보드와 금속 프레임을 전기적으로 분리하는 제 2 절연층이 배치될 수 있다.In addition, a first insulating layer for electrically separating the scan drive board and the metal frame is disposed between the scan drive board and the metal frame, and electrically separates the sustain drive board and the metal frame between the sustain drive board and the metal frame. The second insulating layer may be disposed.

또한, 데이터 구동보드와 금속 프레임은 전기적으로 연결될 수 있다.In addition, the data driving board and the metal frame may be electrically connected.

또한, 스캔 구동보드 및 서스테인 구동보드는 데이터 구동보드와 서스테인 기간에서 전기적으로 분리될 수 있다.In addition, the scan driving board and the sustain driving board may be electrically separated from the data driving board and the sustain period.

또한, 어드레스 기간에서 스캔 구동보드와 데이터 구동보드를 전기적으로 연결하는 스위칭 소자를 더 포함할 수 있다.The electronic device may further include a switching device electrically connecting the scan driving board and the data driving board in the address period.

또한, 제 1 노드와 제 2 노드의 사이에는 제 1 인덕터(First Inductor)가 더 배치되고, 제 3 노드와 제 4 노드의 사이에는 제 2 인덕터(Second Inductor)가 더 배치될 수 있다.In addition, a first inductor may be further disposed between the first node and the second node, and a second inductor may be further disposed between the third node and the fourth node.

또한, 제 1 인덕터의 인덕턴스(Inductance)는 제 1 케이블의 인덕턴스보다 크고, 제 2 인덕터의 인덕턴스는 제 2 케이블의 인덕턴스보다 클 수 있다.Also, the inductance of the first inductor may be greater than the inductance of the first cable, and the inductance of the second inductor may be greater than the inductance of the second cable.

본 발명에 따른 플라즈마 디스플레이 장치는 스캔 전극에 전압을 공급하는 스위칭(Switching) 소자를 서스테인 구동보드에 배치하고 서스테인 전극에 전압을 공급하는 스위칭 소자를 스캔 보드에 배치함으로써 노이즈(Noise)의 발생을 저감시켜 구동을 안정시키는 효과가 있다.The plasma display device according to the present invention reduces the occurrence of noise by disposing a switching element for supplying a voltage to the scan electrode on the sustain drive board and a switching element for supplying a voltage to the sustain electrode on the scan board To stabilize the drive.

이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치를 상세히 설명한다.Hereinafter, a plasma display device according to the present invention will be described in detail with reference to the accompanying drawings.

도 1은 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면이다.1 is a diagram for explaining a configuration of a plasma display device.

도 1을 살펴보면, 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(100)과 구동부를 포함한다.Referring to FIG. 1, the plasma display apparatus includes a plasma display panel 100 and a driver.

플라즈마 디스플레이 패널(100)은 서로 나란한 스캔 전극(Y1~Yn)과 서스테인 전극(Z1~Zn)을 포함하고, 아울러 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극(X1~Xm)을 포함할 수 있다.The plasma display panel 100 may include scan electrodes Y1 to Yn and sustain electrodes Z1 to Zn that are parallel to each other, and may include address electrodes X1 to Xm that cross the scan electrode and the sustain electrode.

구동부는 플라즈마 디스플레이 패널(100)의 스캔 전극, 서스테인 전극 또는 어드레스 전극 중 적어도 하나로 구동신호를 공급하여, 플라즈마 디스플레이 패널(100)의 화면에 영상이 구현되도록 할 수 있다.The driving unit may supply a driving signal to at least one of a scan electrode, a sustain electrode, and an address electrode of the plasma display panel 100 to implement an image on a screen of the plasma display panel 100.

이러한 구동부는 데이터 구동보드(Data Driver Board ; 130), 스캔 구동보드(Scan Driver Board : 110) 및 서스테인 구동보드(Sustain Driver Board : 120)를 포함할 수 있다.The driving unit may include a data driver board 130, a scan driver board 110, and a sustain driver board 120.

데이터 구동보드(130)는 어드레스 전극으로 구동신호를 공급할 수 있다.The data driving board 130 may supply a driving signal to the address electrode.

스캔 구동보드(110)는 스캔 전극으로 구동신호를 공급하면서도 서브필드의 서스테인 기간에서 서스테인 전극으로 전압을 공급할 수 있는 스위칭(Switching) 소자를 포함할 수 있다.The scan driving board 110 may include a switching device that can supply a driving signal to the scan electrode while supplying a voltage to the sustain electrode in the sustain period of the subfield.

이러한 스캔 구동보드(110)는 서브필드(Subfield)의 리셋 기간 및 어드레스 기간에서는 스캔 전극에 리셋 신호, 스캔 신호 등의 구동신호를 공급할 수 있으며, 서스테인 기간에서는 스캔 전극 및 서스테인 전극에 전압을 공급할 수 있다.The scan driving board 110 may supply driving signals such as reset signals and scan signals to the scan electrodes in the reset period and the address period of the subfield, and may supply voltages to the scan electrodes and the sustain electrodes in the sustain period. have.

서스테인 구동보드(120)는 서스테인 전극으로 구동신호를 공급하면서도 서브 필드의 서스테인 기간에서 스캔 전극으로 전압을 공급할 수 있는 스위칭 소자를 포함할 수 있다.The sustain driving board 120 may include a switching device capable of supplying a driving signal to the sustain electrode while supplying a voltage to the scan electrode in the sustain period of the subfield.

이러한 서스테인 구동보드(120)는 서브필드의 리셋 기간 및 어드레스 기간에서는 서스테인 전극에 서스테인 기준 신호 등의 구동신호를 공급할 수 있으며, 서스테인 기간에서는 스캔 전극 및 서스테인 전극에 전압을 공급할 수 있다.The sustain driving board 120 may supply a driving signal such as a sustain reference signal to the sustain electrode in the reset period and the address period of the subfield, and may supply a voltage to the scan electrode and the sustain electrode in the sustain period.

아울러, 스캔 구동보드(110)로부터 서스테인 전극으로 전압을 공급하기 위해 스캔 구동보드(110)와 서스테인 전극 사이에 제 1 케이블(150)을 배치할 수 있다. 또한, 서스테인 구동보드(120)로부터 스캔 전극으로 전압을 공급하기 위해 서스테인 구동보드(120)와 스캔 전극 사이에 제 2 케이블(160)을 배치할 수 있다.In addition, the first cable 150 may be disposed between the scan driving board 110 and the sustain electrode to supply a voltage from the scan driving board 110 to the sustain electrode. In addition, the second cable 160 may be disposed between the sustain drive board 120 and the scan electrodes to supply a voltage from the sustain drive board 120 to the scan electrodes.

한편, 서스테인 기간에서 스캔 구동보드(110) 및 서스테인 구동보드(120)는 데이터 구동보드(130)와 전기적으로 분리될 수 있다. 다르게 표현하면, 서스테인 기간에서 데이터 구동보드(130)는 스캔 구동보드(110) 및 서스테인 구동보드(120)로부터 전기적으로 플로팅(Floating)되는 것이다. 이것은 서스테인 기간에서 어드레스 전극이 스캔 전극 및 서스테인 전극과 전기적으로 분리됨으로써 플로팅되는 것을 의미할 수 있다.Meanwhile, in the sustain period, the scan driving board 110 and the sustain driving board 120 may be electrically separated from the data driving board 130. In other words, the data driving board 130 is electrically floating from the scan driving board 110 and the sustain driving board 120 in the sustain period. This may mean that the address electrode is floated by being electrically separated from the scan electrode and the sustain electrode in the sustain period.

이를 위해, 스캔 구동보드(110)와 서스테인 구동보드(120) 사이에 접지 케이블(Ground Cable, 140)을 배치하여 스캔 구동보드(110)의 접지와 서스테인 구동보드(120)의 접지를 연결함으로써 데이터 구동보드(130)의 접지와 스캔 구동보드(110) 및 서스테인 구동보드(120)의 접지를 분리시킬 수 있다.To this end, a ground cable 140 is disposed between the scan driving board 110 and the sustain driving board 120 to connect the ground of the scan driving board 110 and the ground of the sustain driving board 120 to connect data. The ground of the driving board 130 and the ground of the scan driving board 110 and the sustain driving board 120 may be separated.

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면이다.2 is a diagram for explaining the structure of a plasma display panel.

도 2를 살펴보면 플라즈마 디스플레이 패널(100)은 복수의 표시 전극(102, 103)이 배치되는 전면 기판(101)과, 표시 전극(102, 103)과 교차하는 어드레스 전극(113, X)이 배치되는 후면 기판(111)을 포함할 수 있다.Referring to FIG. 2, the plasma display panel 100 includes a front substrate 101 on which a plurality of display electrodes 102 and 103 are disposed and an address electrode 113 and X intersecting the display electrodes 102 and 103. It may include a rear substrate 111.

여기서, 표시 전극(102, 103)은 스캔 전극(102, Y)과 서스테인 전극(103, Z)을 의미할 수 있다.The display electrodes 102 and 103 may refer to the scan electrodes 102 and Y and the sustain electrodes 103 and Z, respectively.

표시 전극(102, 103), 즉 스캔 전극(102, Y)과 서스테인 전극(103, Z)의 상부에는 스캔 전극(102, Y) 및 서스테인 전극(103, Z)의 방전 전류를 제한하며 스캔 전극(102, Y)과 서스테인 전극(103, Z) 간을 절연시키는 상부 유전체 층(104)이 배치될 수 있다.The discharge currents of the scan electrodes 102 and Y and the sustain electrodes 103 and Z are limited on the display electrodes 102 and 103, that is, the scan electrodes 102 and Y and the sustain electrodes 103 and Z. An upper dielectric layer 104 may be disposed that insulates between 102 and Y and the sustain electrodes 103 and Z.

상부 유전체 층(104)의 상부에는 방전 조건을 용이하게 하기 위한 보호 층(105)이 형성될 수 있다. 이러한 보호 층(105)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.A protective layer 105 may be formed on top of the upper dielectric layer 104 to facilitate discharge conditions. The protective layer 105 may include a material having a high secondary electron emission coefficient, such as magnesium oxide (MgO).

후면 기판(111) 상에는 어드레스 전극(113, X)이 형성되고, 이러한 어드레스 전극(113, X)의 상부에는 어드레스 전극(113, X)을 절연시키는 하부 유전체 층(115)이 형성될 수 있다.Address electrodes 113 and X may be formed on the rear substrate 111, and a lower dielectric layer 115 may be formed on the address electrodes 113 and X to insulate the address electrodes 113 and X.

하부 유전체 층(115)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(112)이 형성될 수 있다. 이에 따라, 전면 기판(101)과 후면 기판(111)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형 성될 수 있다.On top of the lower dielectric layer 115 is formed a discharge space, that is, partitions 112 such as stripe type, well type, delta type, and honeycomb type for partitioning the discharge cells. Can be. Accordingly, a first discharge cell emitting red (R) light, a second discharge cell emitting blue (B) light, and green (Green) between the front substrate 101 and the rear substrate 111. : G) A third discharge cell or the like that emits light can be formed.

또한, 격벽(112)은 서로 교차하는 제 1 격벽(112a)과 제 2 격벽(112b)을 포함하고, 여기서, 제 1 격벽(112a)의 높이와 제 2 격벽(112b)의 높이가 서로 다를 수 있다. 또한, 제 1 격벽(112a)은 스캔 전극(102) 및 서스테인 전극(103)과 나란하고, 제 2 격벽(112b)은 어드레스 전극(113)과 나란할 수 있다.In addition, the partition wall 112 may include a first partition wall 112a and a second partition wall 112b that cross each other, where the height of the first partition wall 112a and the height of the second partition wall 112b may be different from each other. have. In addition, the first partition wall 112a may be parallel to the scan electrode 102 and the sustain electrode 103, and the second partition wall 112b may be parallel to the address electrode 113.

아울러, 제 1 격벽(112a)의 높이는 제 2 격벽(112b)의 높이보다 낮을 수 있다. 그러면, 배기 및 방전 가스의 주입 공정 시 패널 내부의 불순가스가 외부로 효과적으로 배기될 수 있으며, 아울러 방전 가스가 패널 내부에 고르게 확산될 수 있다.In addition, the height of the first partition wall 112a may be lower than the height of the second partition wall 112b. Then, the impurity gas inside the panel can be effectively exhausted to the outside during the injection process of the exhaust and discharge gas, and the discharge gas can be evenly diffused inside the panel.

격벽(112)에 의해 구획된 방전 셀 내에는 방전 가스가 채워질 수 있다.The discharge gas may be filled in the discharge cells partitioned by the partition wall 112.

아울러, 격벽(112)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(114)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.In addition, a phosphor layer 114 for emitting visible light for image display may be formed in a discharge cell partitioned by the partition wall 112. For example, a first phosphor layer that generates red light, a second phosphor layer that generates blue light, and a third phosphor layer that generates green light may be formed.

또한, 이상의 설명에서는 상부 유전체 층(104) 및 하부 유전체 층(115)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 이러한 상부 유전체 층(104) 및 하부 유전체 층(115) 중 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.In addition, the above description shows only the case where the upper dielectric layer 104 and the lower dielectric layer 115 are each one layer, but at least one of the upper dielectric layer 104 and the lower dielectric layer 115 is shown. May be made of a plurality of layers.

또한, 후면 기판(111) 상에 형성되는 어드레스 전극(113)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이 나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.In addition, although the width and thickness of the address electrode 113 formed on the rear substrate 111 may be substantially constant, the width or thickness inside the discharge cell may be different from the width or thickness outside the discharge cell. . For example, the width or thickness inside the discharge cell may be wider or thicker than that outside the discharge cell.

스캔 전극(102), 서스테인 전극(103) 및 어드레스 전극(113) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(114)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.When a predetermined signal is supplied to at least one of the scan electrode 102, the sustain electrode 103, and the address electrode 113, discharge may occur in the discharge cell. As such, when discharge is generated in the discharge cell, ultraviolet rays may be generated by the discharge gas filled in the discharge cell, and the ultraviolet rays may be irradiated onto the phosphor particles of the phosphor layer 114. Then, a predetermined image may be displayed on the screen of the plasma display panel 100 by the phosphor particles irradiated with ultraviolet rays to emit visible light.

도 3은 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면이다.FIG. 3 is a diagram for describing an image frame for implementing gradation of an image.

도 3을 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.Referring to FIG. 3, a frame for implementing gray levels of an image may include a plurality of subfields SF1 to SF8.

아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.In addition, the plurality of subfields may include a sustain period for implementing gradation according to an address period and a number of discharges for selecting discharge cells in which discharge cells will not occur or discharge cells in which discharge occurs. Period) may be included.

예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.For example, in case of displaying an image with 256 gray levels, for example, one frame is divided into eight subfields SF1 to SF8 as shown in FIG. 3, and each of the eight subfields SF1 to SF8 is an address. It can include a period and a sustain period.

또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.Alternatively, at least one subfield of the plurality of subfields of the frame may further include a reset period for initialization.

아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.In addition, at least one subfield of the plurality of subfields of the frame may not include a sustain period.

한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.Meanwhile, the weight of the corresponding subfield may be set by adjusting the number of sustain signals supplied in the sustain period. That is, a predetermined weight can be given to each subfield using the sustain period. For example, the weight of each subfield is 2 n by setting the weight of the first subfield to 2 0 and the weight of the second subfield to 2 1 (where n = 0, 1, 2, 3, 4, 5, 6, 7) can be set to increase the ratio. As described above, gray levels of various images may be realized by adjusting the number of sustain signals supplied in the sustain period of each subfield according to the weight in each subfield.

여기, 도 3에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.In FIG. 3, only one image frame is composed of eight subfields. However, the number of subfields constituting one image frame may be variously changed. For example, one video frame may be configured with 12 subfields from the first subfield to the twelfth subfield, or one video frame may be configured with 10 subfields.

또한, 여기 도 3에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.In addition, in FIG. 3, subfields are arranged in an order of increasing weight in one image frame. Alternatively, subfields may be arranged in an order of decreasing weight in one image frame. Subfields may be arranged regardless.

한편, 프레임에 포함된 복수의 서브필드 중 적어도 하나는 선택적 소거 서브 필드(Selective Erase Subfield, SE)이고, 아울러 복수의 서브필드 중 적어도 하나는 선택적 쓰기 서브필드(Selective Write Subfield, SW)인 것도 가능하다.At least one of the plurality of subfields included in the frame may be a selective erase subfield (SE), and at least one of the plurality of subfields may be a selective write subfield (SW). Do.

하나의 프레임이 적어도 하나의 선택적 소거 서브필드와 선택적 쓰기 서브필드를 포함하는 경우에는, 프레임의 복수의 서브필드 중 첫 번째 서브필드 또는 첫 번째 서브필드와 두 번째 서브필드가 선택적 쓰기 서브필드이고, 나머지는 선택적 소거 서브필드인 것이 바람직할 수 있다.If one frame includes at least one selective erase subfield and an optional write subfield, the first subfield or the first and second subfields of the plurality of subfields of the frame are the selective write subfields, It may be desirable for the remainder to be selective erasure subfields.

여기서, 선택적 소거 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 오프(Off)시키는 서브필드이다.Here, the selective erasing subfield is a subfield that turns off the discharge cells supplied with the data signal Data to the address electrodes in the address period in the sustain period after the address period.

이러한 선택적 소거 서브필드는 오프시킬 방전셀을 선택하기 위한 어드레스 기간과 어드레스 기간에서 선택되지 않은 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.The selective erasure subfield may include an address period for selecting a discharge cell to be turned off and a sustain period for generating sustain discharge in discharge cells not selected in the address period.

선택적 쓰기 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 온(On)시키는 서브필드이다.The selective write subfield is a subfield that turns on the discharge cells supplied with the data signal Data to the address electrodes in the address period in the sustain period after the address period.

이러한 선택적 쓰기 서브필드는 방전셀들을 초기화하기 위한 리셋 기간, 온시킬 방전셀을 선택하기 위한 어드레스 기간 및 어드레스 기간에서 선택된 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.The selective write subfield may include a reset period for initializing the discharge cells, an address period for selecting the discharge cells to be turned on, and a sustain period for generating sustain discharge in the discharge cells selected in the address period.

도 4는 플라즈마 디스플레이 장치의 구동파형을 설명하기 위한 도면이다. 이하에서 설명될 구동 파형은 앞선 도 1의 스캔 구동보드(110), 서스테인 구동보 드(120) 또는 데이터 구동보드(130)가 공급하는 것이다.4 is a view for explaining a driving waveform of the plasma display device. The driving waveform to be described below is provided by the scan driving board 110, the sustain driving board 120, or the data driving board 130 of FIG. 1.

도 4를 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.Referring to FIG. 4, in the reset period RP for initializing at least one subfield among a plurality of subfields of a frame, the reset signal RS is applied to the scan electrode Y. Can supply Here, the reset signal RS may include a rising ramp signal (Ramp-Up: RU) in which the voltage gradually rises and a falling ramp signal (Ramp-Down: RD) in which the voltage gradually falls.

예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.For example, the rising ramp signal RU may be supplied to the scan electrode in the setup period SU of the reset period, and the falling ramp signal RD may be supplied to the scan electrode in the setdown period SD after the setup period. .

스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.When the rising ramp signal is supplied to the scan electrode, a weak dark discharge, that is, setup discharge, occurs in the discharge cell by the rising ramp signal. By this setup discharge, the distribution of wall charges can be uniform in the discharge cells.

상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.After the rising ramp signal is supplied, when the falling ramp signal is supplied to the scan electrode, a weak erase discharge, that is, a setdown discharge, occurs in the discharge cell. By this set-down discharge, wall charges such that address discharge can be stably generated can be uniformly retained in the discharge cells.

리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.In the address period AP after the reset period, the scan reference signal Ybias having a voltage higher than the lowest voltage of the falling ramp signal may be supplied to the scan electrode.

또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.In addition, in the address period, the scan signal Sc that falls from the voltage of the scan reference signal Ybias may be supplied to the scan electrode.

한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.Meanwhile, the pulse width of the scan signal supplied to the scan electrode in the address period of at least one subfield may be different from the pulse width of the scan signal of another subfield. For example, the width of the scan signal in the subfield located later in time may be smaller than the width of the scan signal in the preceding subfield. In addition, the reduction of the scan signal width according to the arrangement order of the subfields can be made gradually, such as 2.6 Hz (microseconds), 2.3 Hz, 2.1 Hz, 1.9 Hz, or 2.6 Hz, 2.3 Hz, 2.3 Hz, 2.1 Hz. .... 1.9 ㎲, 1.9 ㎲ and so on.

이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.As such, when the scan signal is supplied to the scan electrode, the data signal Dt may be supplied to the address electrode X corresponding to the scan signal.

이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.When the scan signal and the data signal are supplied, an address discharge may be generated in the discharge cell to which the data signal is supplied while the voltage difference between the scan signal and the data signal and the wall voltage generated by the wall charges generated in the reset period are added. .

아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.In addition, the sustain reference signal Zbias signal may be supplied to the sustain electrode in the address period in which the address discharge occurs so that the address discharge is effectively generated between the scan electrode and the address electrode.

어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.In the sustain period SP after the address period, the sustain signal SUS may be supplied to at least one of the scan electrode and the sustain electrode. For example, a sustain signal may be alternately supplied to the scan electrode and the sustain electrode.

이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테 인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.When such a sustain signal is supplied, the discharge cell selected by the address discharge is added with the wall voltage in the discharge cell and the sustain voltage Vs of the sustain signal, and the sustain discharge, i.e., the sustain discharge between the scan electrode and the sustain electrode when the sustain signal is supplied. , Display discharge may occur.

이러한 방식으로 영상을 구현할 수 있다.In this way, an image can be realized.

도 5 내지 도 7은 서스테인 기간에서 어드레스 전극을 플로팅시키는 방법에 대해 설명하기 위한 도면이다.5 to 7 are views for explaining a method of floating the address electrode in the sustain period.

서스테인 신호(Y-SUS, Z-SUS)는 전압이 점진적으로 상승하는 상승기간(d1y, d1z), 최대 전압, 즉 서스테인 전압(Vs)이 유지되는 유지 기간(d2y, d2z) 및 전압이 점진적으로 하강하는 하강기간(d3y, d3z)을 포함할 수 있다.The sustain signals (Y-SUS, Z-SUS) have rising periods (d1y, d1z) in which the voltage gradually rises, sustain periods (d2y, d2z) in which the maximum voltage, that is, the sustain voltage (Vs), and the voltage are gradually increased. The falling may include falling periods d3y and d3z.

여기서, 상승기간(d1y, d1z)에서는 서스테인 신호(Y-SUS, Z-SUS)의 전압이 그라운드 레벨(GND)의 전압부터 점진적으로 상승할 수 있다. 이러한 상승기간(d1y, d1z)은 도시하지는 않았지만 에너지 회수회로(Energy Recovery Circuit)가 인덕터(Inductor)에 의한 LC 공진을 통해 스캔 전극 또는 서스테인 전극으로 저장된 전압을 공급하는 기간으로, ER-Up 기간이라 할 수 있다.Here, in the rising periods d1y and d1z, the voltages of the sustain signals Y-SUS and Z-SUS may gradually increase from the voltage of the ground level GND. Although not shown, the rising periods d1y and d1z are periods during which the energy recovery circuit supplies the stored voltage to the scan electrode or the sustain electrode through LC resonance by an inductor, which is called an ER-Up period. can do.

유지기간(d2y, d2z)에서는 서스테인 신호(Y-SUS, Z-SUS)의 전압이 서스테인 전압(Vs)으로 클램핑될 수 있다.In the sustain periods d2y and d2z, the voltages of the sustain signals Y-SUS and Z-SUS may be clamped to the sustain voltage Vs.

하강기간(d3y, d3z)에서는 서스테인 신호(Y-SUS, Z-SUS)의 전압이 서스테인 전압(Vs)으로부터 점진적으로 하강할 수 있다. 이러한 하강기간(d3y, d3z)은 도시하지는 않았지만 에너지 회수회로가 인덕터에 의한 LC 공진을 통해 스캔 전극 또는 서스테인 전극의 전압을 회수하는 기간으로, ER-Down 기간이라 할 수 있다.In the falling periods d3y and d3z, the voltages of the sustain signals Y-SUS and Z-SUS may gradually fall from the sustain voltage Vs. Although not illustrated, the falling periods d3y and d3z are periods during which the energy recovery circuit recovers the voltage of the scan electrode or the sustain electrode through LC resonance by the inductor, and may be referred to as an ER-Down period.

도 5를 살펴보면, 본 발명에 따른 실시예에서는 서스테인 기간에서 어드레스 전극(X)은 전기적으로 플로팅(Floating)될 수 있다. 여기서, 어드레스 전극을 전기적으로 플로팅시킨다는 것은 어드레스 전극과 구동부 간의 전기적 연결을 끊는 것을 의미할 수 있다. 즉, 어드레스 전극에 소정의 구동전압을 공급하거나 혹은 접지시키거나 하지 않고, 어드레스 전극을 전기적으로 고립되도록 하는 것이다.Referring to FIG. 5, in the embodiment according to the present invention, the address electrode X may be electrically floating in the sustain period. Here, electrically floating the address electrode may mean disconnecting an electrical connection between the address electrode and the driver. That is, the address electrode is electrically isolated without supplying or grounding a predetermined driving voltage to the address electrode.

서스테인 기간에서 어드레스 전극을 전기적으로 플로팅시키게 되면 도 5의 경우와 같이 서스테인 기간에서 어드레스 전극은 그라운드 레벨(GND)의 전압보다는 높고 서스테인 이전의 어드레스 기간에서 어드레스 전극으로 공급되는 데이터 신호(Dt)의 최대 전압(Va)보다는 낮은 전압(Vx)을 갖는 것이 가능하다.If the address electrode is electrically floated in the sustain period, as in the case of FIG. 5, the address electrode is higher than the voltage of the ground level GND in the sustain period and the maximum value of the data signal Dt supplied to the address electrode in the address period before the sustain period. It is possible to have a voltage Vx lower than the voltage Va.

이와 같이 서스테인 기간에서 어드레스 전극을 플로팅시키는 이유에 대해 살펴보면 아래와 같다.The reason for floating the address electrode in the sustain period as described above is as follows.

만약, 서스테인 기간에서 어드레스 전극을 플로팅시키지 않고, 어드레스 전극에 그라운드 레벨(GND)의 전압을 공급하는 경우에는 서스테인 기간에서 어드레스 전극과 스캔 전극 또는 어드레스 전극과 서스테인 전극 사이에서 대항방전이 발생할 수 있다.If a ground level GND voltage is supplied to the address electrode without floating the address electrode in the sustain period, a counter discharge may occur between the address electrode and the scan electrode or the address electrode and the sustain electrode in the sustain period.

예컨대, 도 6의 (a)의 경우와 같이 스캔 전극에 서스테인 전압(Vs)이 공급되고 서스테인 전극에는 그라운드 레벨(GND)의 전압이 공급되면, 대략 스캔 전극 상에는 양(+)의 전하들이 쌓이고, 서스테인 전극 상에는 음(-)의 전하들이 쌓이고, 아울러 어드레스 전극 상에는 음(-)의 전하들이 쌓일 수 있다.For example, when the sustain voltage Vs is supplied to the scan electrode and the ground level GND is supplied to the sustain electrode as shown in FIG. 6A, approximately positive charges are accumulated on the scan electrode. Negative charges may accumulate on the sustain electrode, and negative charges may accumulate on the address electrode.

여기서, 어드레스 전극에 그라운드 레벨(GND)의 전압이 공급되면 스캔 전극과 서스테인 전극 사이에서 발생하는 서스테인 방전이 어드레스 전극 방향으로 끌 릴 수 있거나 또는 스캔 전극과 어드레스 전극 사이에서 대항방전이 발생할 수 있다.Here, when the voltage of the ground level GND is supplied to the address electrode, the sustain discharge generated between the scan electrode and the sustain electrode may be attracted toward the address electrode, or a counter discharge may occur between the scan electrode and the address electrode.

그러면, 도 6의 (b)와 같이 대항방전 이후에 대략 스캔 전극 상에는 음(-)의 전하들이 쌓이고, 서스테인 전극 상에도 음(-)의 전하들이 쌓이고, 어드레스 전극 상에는 양(+)의 전하들이 쌓일 수 있다.Then, negative charges accumulate on the scan electrode, negative charges accumulate on the sustain electrode, and positive charges accumulate on the address electrode after the counter discharge as shown in FIG. Can be stacked.

이러한 전하 분포 상태에서는 이후에 서스테인 전극에 서스테인 전압(Vs)이 공급되고, 스캔 전극에 그라운드 레벨(GND)의 전압이 공급되더라도 서스테인 방전이 발생하지 않을 수 있다. 아울러, 서스테인 방전을 발생시키기 위해서는 서스테인 전압(Vs)을 더욱 높여야 하고, 이에 따라 구동 효율이 저하될 수 있다.In such a charge distribution state, even when the sustain voltage Vs is supplied to the sustain electrode and the ground level GND is supplied to the scan electrode, the sustain discharge may not occur. In addition, in order to generate sustain discharge, the sustain voltage Vs must be further increased, and thus driving efficiency may be lowered.

아울러, 스캔 전극과 서스테인 전극 사이의 간격이 증가하면 대항방전의 발생은 더욱 증가할 수 있다.In addition, when the interval between the scan electrode and the sustain electrode increases, the occurrence of counter discharge may further increase.

반면에, 도 5의 본 발명과 같이 서스테인 기간에서 어드레스 전극을 플로팅시키게 되면, 도 7의 (a)와 같이 스캔 전극과 서스테인 전극 사이에서 발생하는 서스테인 방전을 스캔 전극 및 서스테인 전극 쪽으로 밀어 올리게 됨으로써 대항방전의 발생을 억제하고, 스캔 전극과 서스테인 전극 사이에서 안정적인 서스테인 방전이 발생할 수 있다.On the other hand, when the address electrode is floated in the sustain period as shown in FIG. 5, the sustain discharge generated between the scan electrode and the sustain electrode is pushed toward the scan electrode and the sustain electrode as shown in FIG. 7A. The occurrence of the discharge can be suppressed, and stable sustain discharge can occur between the scan electrode and the sustain electrode.

이에 따라, 서스테인 방전 이후에는 도 7의 (b)와 같이 스캔 전극 상에 음(-)의 전하들이 쌓이고, 서스테인 전극 상에는 양(+)의 전하들이 쌍이게 됨으로써 이후에 서스테인 전극에 서스테인 전압(Vs)이 공급되고, 스캔 전극에 그라운드 레벨(GND)의 전압이 공급되는 경우에 또 다시 서스테인 방전이 발생할 수 있다. 즉, 안정적인 서스테인 방전이 가능한 것이다.Accordingly, after the sustain discharge, negative charges are accumulated on the scan electrode as shown in FIG. 7 (b), and positive charges are paired on the sustain electrode so that the sustain voltage (Vs) is applied to the sustain electrode afterwards. ) Is supplied, and sustain discharge may occur again when the voltage of the ground level GND is supplied to the scan electrode. That is, stable sustain discharge is possible.

도 8 내지 도 11은 스캔 구동보드 및 서스테인 구동보드를 데이터 구동보드와 전기적으로 분리하기 위한 구성의 일례를 설명하기 위한 도면이다.8 to 11 are diagrams for explaining an example of the configuration for electrically separating the scan drive board and the sustain drive board from the data drive board.

도 8을 살펴보면, 플라즈마 디스플레이 패널(100)의 배면에 금속 프레임(Frame, 500)이 배치되고, 프레임(500)의 배면에 스캔 구동보드(110), 서스테인 구동보드(120) 및 데이터 구동보드(130)가 배치될 수 있다.Referring to FIG. 8, a metal frame (Frame, 500) is disposed on a rear surface of the plasma display panel 100, and a scan driving board 110, a sustain driving board 120, and a data driving board ( 130 may be disposed.

스캔 구동보드(110)에는 제 1 커넥터(First Connector, 530)가 배치될 수 있다. 아울러, FPC(Flexible Printed Circuit) 등의 제 1 연성기판(520)이 제 1 커넥터(530)와 플라즈마 디스플레이 패널(100)의 스캔 전극(Y) 사이에 연결될 수 있고, 이에 따라 통합구동보드(110)와 스캔 전극이 전기적으로 연결될 수 있다.The first connector 530 may be disposed on the scan driving board 110. In addition, a first flexible substrate 520, such as a flexible printed circuit (FPC), may be connected between the first connector 530 and the scan electrode Y of the plasma display panel 100, thereby integrating the driving board 110. ) And the scan electrode may be electrically connected.

서스테인 구동보드(120)에는 제 2 커넥터(Second Connector, 550)가 배치될 수 있다. 아울러, 제 2 연성기판(540)이 제 2 커넥터(550)와 플라즈마 디스플레이 패널(100)의 서스테인 전극(Z) 사이에 연결될 수 있고, 이에 따라 서스테인 구동보드(120)와 서스테인 전극이 전기적으로 연결될 수 있다.A second connector 550 may be disposed on the sustain driving board 120. In addition, the second flexible substrate 540 may be connected between the second connector 550 and the sustain electrode Z of the plasma display panel 100, and thus the sustain drive board 120 and the sustain electrode may be electrically connected to each other. Can be.

스캔 구동보드(110)와 서스테인 구동보드(120)의 사이에는 스캔 구동보드(110)로부터 서스테인 전극으로 전압을 전송하기 위해 제 1 케이블(150)이 배치될 수 있고, 서스테인 구동보드(120)로부터 스캔 전극으로 전압을 전송하기 위해 제 2 케이블(160)이 배치될 수 있다.The first cable 150 may be disposed between the scan driving board 110 and the sustain driving board 120 to transmit a voltage from the scan driving board 110 to the sustain electrode, and from the sustain driving board 120. The second cable 160 may be disposed to transmit a voltage to the scan electrode.

스캔 구동보드(110)와 서스테인 구동보드(120)의 사이에는 스캔 구동보드(110)의 접지와 서스테인 구동보드(120)의 접지를 연결하는 접지 케이블(140)이 배치될 수 있다.A ground cable 140 may be disposed between the scan driving board 110 and the sustain driving board 120 to connect the ground of the scan driving board 110 and the ground of the sustain driving board 120.

아울러, 스캔 구동보드(110) 및 서스테인 구동보드(120)의 접지를 전기적으로 분리하기 위해 도 9의 경우와 같이 스캔 구동보드(110)와 금속 프레임(500)의 사이에는 스캔 구동보드(110)와 금속 프레임(500)을 전기적으로 분리하는 제 1 절연층(900)이 배치되고, 서스테인 구동보드(120)와 금속 프레임(500)의 사이에는 서스테인 구동보드(120)와 금속 프레임(500)을 전기적으로 분리하는 제 2 절연층(910)이 배치될 수 있다.In addition, in order to electrically separate the ground of the scan driving board 110 and the sustain driving board 120, the scan driving board 110 and the scan driving board 110 and the metal frame 500 as shown in FIG. 9. And a first insulating layer 900 which electrically separates the metal frame 500 from each other, the sustain drive board 120 and the metal frame 500 are disposed between the sustain drive board 120 and the metal frame 500. An electrically insulating second insulating layer 910 may be disposed.

반면에, 데이터 구동보드(130)와 금속 프레임(500)은 전기적으로 연결될 수 있다.On the other hand, the data driving board 130 and the metal frame 500 may be electrically connected.

이러한 방법으로 스캔 구동보드(110) 및 서스테인 구동보드(120)와 데이터 구동보드(130)는 전기적으로 서로 분리될 수 있는 것이다. 자세하게는, 스캔 구동보드(110) 및 서스테인 구동보드(120)의 접지와 데이터 구동보드(130)의 접지가 전기적으로 서로 분리될 수 있는 것이다.In this way, the scan driving board 110, the sustain driving board 120, and the data driving board 130 may be electrically separated from each other. In detail, the ground of the scan driving board 110 and the sustain driving board 120 and the ground of the data driving board 130 may be electrically separated from each other.

또는, 도 10의 경우와 같이 스캔 구동보드(110)에는 금속 프레임(500)과 전기적으로 분리된 제 1 회로층(1000)이 형성될 수 있다. 아울러 제 1 회로층(1000)에 스위칭 소자, 인덕터(Inductor), 커패시터(Capacitor) 등의 다양한 회로 소자들이 배치될 수 있다.Alternatively, as shown in FIG. 10, the scan driving board 110 may have a first circuit layer 1000 electrically isolated from the metal frame 500. In addition, various circuit elements such as a switching element, an inductor, and a capacitor may be disposed in the first circuit layer 1000.

서스테인 구동보드(120)에는 금속 프레임(500)과 전기적으로 분리된 제 2 회로층(1010)이 형성될 수 있다. 아울러 제 2 회로층(1010)에 스위칭 소자, 인덕터, 커패시터 등의 다양한 회로 소자들이 배치될 수 있다.The sustain driving board 120 may have a second circuit layer 1010 electrically isolated from the metal frame 500. In addition, various circuit elements such as a switching element, an inductor, and a capacitor may be disposed in the second circuit layer 1010.

아울러, 접지 케이블(140)은 제 1 회로층(100)과 제 2 회로층(1010)을 전기적으로 연결할 수 있다. 이러한 방식으로 스캔 구동보드(110) 및 서스테인 구동보드(120)를 데이터 구동보드(130)와 전기적으로 분리할 수 있다.In addition, the ground cable 140 may electrically connect the first circuit layer 100 and the second circuit layer 1010. In this manner, the scan driving board 110 and the sustain driving board 120 may be electrically separated from the data driving board 130.

한편, 스캔 구동보드(110)는 스캔 전극의 패드 전극에 근접하게 배치되고, 서스테인 구동보드(120)는 서스테인 전극의 패드 전극에 근접하게 배치될 수 있다.The scan driving board 110 may be disposed to be close to the pad electrode of the scan electrode, and the sustain driving board 120 may be disposed to be close to the pad electrode of the sustain electrode.

예컨대, 도 11의 경우와 같이 스캔 구동보드(110)는 스캔 전극(Y)의 패드 전극(102P)에 인접하게 배치될 수 있다. 즉, 스캔 구동보드(110)와 스캔 전극의 패드 전극(102P) 간의 간격(d10)은 스캔 구동보드(110)와 서스테인 전극의 패드 전극(103P) 간의 간격(d20)보다 작은 것이다. 스캔 전극의 패드 전극(102P)은 외부로 노출될 수 있으며, 스캔 구동보드(110)와의 전기적 연결을 위해 연성기판이 부착될 수 있다.For example, as shown in FIG. 11, the scan driving board 110 may be disposed adjacent to the pad electrode 102P of the scan electrode Y. That is, the interval d10 between the scan driving board 110 and the pad electrode 102P of the scan electrode is smaller than the interval d20 between the scan driving board 110 and the pad electrode 103P of the sustain electrode. The pad electrode 102P of the scan electrode may be exposed to the outside, and a flexible substrate may be attached to the scan driving board 110 for electrical connection.

이와 같이, 스캔 구동보드(110)는 상대적으로 가까운 곳에 위치한 스캔 전극의 패드 전극(102P)에는 케이블을 거치지 않고 FPC 등의 연성기판을 이용하여 스캔 신호 등의 구동 신호를 공급하고, 스캔 전극의 패드 전극(102P)보다 상대적으로 먼 곳이 위치하는 서스테인 전극의 패드 전극(103P)에는 제 1 케이블(150)을 이용하여 전압을 공급하는 것이다.As described above, the scan driving board 110 supplies a driving signal such as a scan signal to the pad electrode 102P of the scan electrode which is located relatively close to the pad electrode 102P by using a flexible substrate such as an FPC without passing a cable, and pads of the scan electrode. The voltage is supplied to the pad electrode 103P of the sustain electrode which is located relatively far from the electrode 102P using the first cable 150.

아울러, 서스테인 구동보드(120)는 서스테인 전극(Z)의 패드 전극(103P)에 인접하게 배치될 수 있다. 즉, 서스테인 구동보드(120)와 서스테인 전극의 패드 전극(103P) 간의 간격(d20)은 서스테인 구동보드(120)와 스캔 전극의 패드 전극(102P) 간의 간격(d10)보다 작은 것이다. 서스테인 전극의 패드 전극(102P)은 외부로 노출될 수 있으며, 서스테인 구동보드(120)와의 전기적 연결을 위해 연성기판이 부착될 수 있다.In addition, the sustain driving board 120 may be disposed adjacent to the pad electrode 103P of the sustain electrode Z. That is, the distance d20 between the sustain drive board 120 and the pad electrode 103P of the sustain electrode is smaller than the distance d10 between the sustain drive board 120 and the pad electrode 102P of the scan electrode. The pad electrode 102P of the sustain electrode may be exposed to the outside, and a flexible substrate may be attached for electrical connection with the sustain driving board 120.

이와 같이, 서스테인 구동보드(120)는 상대적으로 가까운 곳에 위치한 서스테인 전극의 패드 전극(103P)에는 케이블을 거치지 않고 FPC 등의 연성기판을 이용하여 서스테인 기준 신호 등의 구동 신호를 공급하고, 서스테인 전극의 패드 전극(103P)보다 상대적으로 먼 곳이 위치하는 스캔 전극의 패드 전극(102P)에는 제 2 케이블(160)을 이용하여 전압을 공급하는 것이다.As such, the sustain driving board 120 supplies driving signals such as a sustain reference signal using a flexible substrate such as an FPC without passing cables to the pad electrodes 103P of the sustain electrodes located relatively close to each other. The voltage is supplied to the pad electrode 102P of the scan electrode, which is located relatively far from the pad electrode 103P, by using the second cable 160.

도 12 내지 도 13은 스캔 구동보드 및 서스테인 구동보드의 구성 및 동작에 대해 설명하기 위한 도면이다. 여기서는 리셋 기간 및 어드레스 기간에서 스캔 전극 또는 서스테인 전극에 구동신호를 공급하기 위한 구성은 생략하고, 서스테인 기간에서 스캔 전극 또는 서스테인 전극으로 전압을 공급하기 위한 구성을 설명하기로 한다.12 to 13 are views for explaining the configuration and operation of the scan drive board and the sustain drive board. Here, the configuration for supplying the drive signal to the scan electrode or the sustain electrode in the reset period and the address period is omitted, and the configuration for supplying the voltage to the scan electrode or the sustain electrode in the sustain period will be described.

도 12와 같이 스캔 구동보드(110) 및 서스테인 구동보드(120)는 스캔 전극(Y) 또는 서스테인 전극(Z)에 서스테인 신호를 공급하고 스캔 전극 또는 서스테인 전극의 전압을 회수하는 에너지 회수회로(Energy Recovery Circuit)를 포함할 수 있다. 본 발명에 적용되는 에너지 회수회로의 구성은 다양하게 변경될 수 있다.As shown in FIG. 12, the scan driving board 110 and the sustain driving board 120 supply a sustain signal to the scan electrode Y or the sustain electrode Z, and recover the voltage of the scan electrode or the sustain electrode. Recovery Circuit) may be included. The configuration of the energy recovery circuit applied to the present invention can be variously changed.

도 12를 살펴보면, 스캔 구동보드(110)는 제 1 커패시터(C1), 제 1 스위치(S1), 제 2 스위치(S2), 제 3 스위치(S3) 및 제 4 스위치(S4)를 포함할 수 있다.Referring to FIG. 12, the scan driving board 110 may include a first capacitor C1, a first switch S1, a second switch S2, a third switch S3, and a fourth switch S4. have.

제 1 커패시터(C1)에는 서스테인 전극(Z)의 전압이 회수되어 저장될 수 있 고, 아울러 제 1 커패시터(C1)에 저장된 전압은 서스테인 전극(Z)으로 공급될 수 있다.The voltage of the sustain electrode Z may be recovered and stored in the first capacitor C1, and the voltage stored in the first capacitor C1 may be supplied to the sustain electrode Z.

제 1 스위치(S1)와 제 2 스위치(S2)는 서스테인 전극(Z)과 제 1 커패시터(C1) 사이에서 병렬 배치될 수 있다. 즉, 제 1 스위치(S1)와 제 2 스위치(S2)는 제 1 노드(n1)와 제 1 커패시터(C1)의 사이에서 병렬 배치될 수 있다.The first switch S1 and the second switch S2 may be arranged in parallel between the sustain electrode Z and the first capacitor C1. That is, the first switch S1 and the second switch S2 may be arranged in parallel between the first node n1 and the first capacitor C1.

제 1 스위치(S1)는 소정의 스위칭 동작을 통해 서스테인 신호(SUS)의 상승기간에서 제 1 커패시터(C1)에 저장된 전압을 서스테인 전극(Z)으로 공급할 수 있다.The first switch S1 may supply the voltage stored in the first capacitor C1 to the sustain electrode Z in the rising period of the sustain signal SUS through a predetermined switching operation.

제 2 스위치(S2)는 소정의 스위칭 동작을 통해 서스테인 신호(SUS)의 하강기간에서 서스테인 전극(Z)의 전압을 제 1 커패시터(C1)로 회수할 수 있다.The second switch S2 may recover the voltage of the sustain electrode Z to the first capacitor C1 during the falling period of the sustain signal SUS through a predetermined switching operation.

제 3 스위치(S3)는 스캔 전극(Y)과 서스테인 전압(Vs)을 공급하는 서스테인 전압원 사이에 배치될 수 있다. 즉, 제 3 스위치(S3)는 제 4 노드(n4)와 서스테인 전압원 사이에 배치되는 것이다.The third switch S3 may be disposed between the scan electrode Y and the sustain voltage source for supplying the sustain voltage Vs. That is, the third switch S3 is disposed between the fourth node n4 and the sustain voltage source.

제 3 스위치(S3)는 소정의 스위칭 동작을 통해 스캔 전극(Y)에 서스테인 전압(Vs)을 공급하는 것이 가능하다.The third switch S3 can supply the sustain voltage Vs to the scan electrode Y through a predetermined switching operation.

제 4 스위치(S4)는 스캔 전극(Y)과 접지 사이에 배치될 수 있다. 즉, 제 4 스위치(S4)는 제 4 노드(n4)와 접지의 사이에 배치되는 것이다.The fourth switch S4 may be disposed between the scan electrode Y and the ground. That is, the fourth switch S4 is disposed between the fourth node n4 and the ground.

제 4 스위치(S4)는 소정의 스위칭 동작을 통해 스캔 전극(Y)에 그라운드 레벨(GND)의 전압을 공급하는 것이 가능하다.The fourth switch S4 can supply the voltage of the ground level GND to the scan electrode Y through a predetermined switching operation.

상기와 같이, 스캔 구동보드(110)는 리셋 기간에서 스캔 전극에 리셋 신호를 공급하고 어드레스 기간에서 스캔 전극에 스캔 신호를 공급할 수 있으며, 아울러 서스테인 기간에서 서스테인 전극(Z)으로 전압을 공급하기 위한 스위칭 소자, 즉 제 1, 2 스위치(S1, S2)를 포함하고, 스캔 전극(Y)으로 전압을 공급하기 위한 스위칭 소자, 즉 제 3, 4 스위치(S3, S4)를 포함할 수 있다.As described above, the scan driving board 110 may supply the reset signal to the scan electrode in the reset period and the scan signal to the scan electrode in the address period, and also to supply the voltage to the sustain electrode Z in the sustain period. It may include a switching element, that is, the first and second switches (S1, S2), and may include a switching element, that is, the third, fourth switch (S3, S4) for supplying a voltage to the scan electrode (Y).

이와 같이, 스캔 구동보드(110)는 제 1, 2, 3, 4 스위치(S1~S4)를 포함하지만, 스캔 구동보드(110) 내에서 제 1, 2 스위치(S1. S2)는 제 3, 4 스위치(S3, S4)와 연결되지 않는다.As such, the scan driving board 110 includes the first, second, third, and fourth switches S1 to S4, but the first and second switches S1 and S2 in the scan driving board 110 include the third, third, and fourth switches. 4 Not connected to the switches S3 and S4.

서스테인 구동보드(120)는 제 2 커패시터(C2), 제 5 스위치(S5), 제 6 스위치(S6), 제 7 스위치(S7) 및 제 8 스위치(S8)를 포함할 수 있다.The sustain driving board 120 may include a second capacitor C2, a fifth switch S5, a sixth switch S6, a seventh switch S7, and an eighth switch S8.

제 2 커패시터(C2)에는 스캔 전극(Y)의 전압이 회수되어 저장될 수 있고, 아울러 제 2 커패시터(C2)에 저장된 전압은 스캔 전극(Y)으로 공급될 수 있다.The voltage of the scan electrode Y may be recovered and stored in the second capacitor C2, and the voltage stored in the second capacitor C2 may be supplied to the scan electrode Y.

제 5 스위치(S5)와 제 6 스위치(S6)는 스캔 전극(Y)과 제 2 커패시터(C2) 사이에서 병렬 배치될 수 있다. 즉, 제 5 스위치(S5)와 제 6 스위치(S6)는 제 3 노드(n3)와 제 2 커패시터(C2)의 사이에서 병렬 배치될 수 있다.The fifth switch S5 and the sixth switch S6 may be arranged in parallel between the scan electrode Y and the second capacitor C2. That is, the fifth switch S5 and the sixth switch S6 may be arranged in parallel between the third node n3 and the second capacitor C2.

제 5 스위치(S5)는 소정의 스위칭 동작을 통해 서스테인 신호(SUS)의 상승기간에서 제 2 커패시터(C2)에 저장된 전압을 스캔 전극(Y)으로 공급할 수 있다.The fifth switch S5 may supply the voltage stored in the second capacitor C2 to the scan electrode Y in the rising period of the sustain signal SUS through a predetermined switching operation.

제 6 스위치(S6)는 소정의 스위칭 동작을 통해 서스테인 신호(SUS)의 하강기간에서 스캔 전극(Y)의 전압을 제 2 커패시터(C2)로 회수할 수 있다.The sixth switch S6 may recover the voltage of the scan electrode Y to the second capacitor C2 during the falling period of the sustain signal SUS through a predetermined switching operation.

제 7 스위치(S7)는 서스테인 전극(Z)과 서스테인 전압(Vs)을 공급하는 서스테인 전압원 사이에 배치될 수 있다. 즉, 제 7 스위치(S7)는 제 2 노드(n2)와 서스테인 전압원 사이에 배치되는 것이다.The seventh switch S7 may be disposed between the sustain electrode Z and the sustain voltage source for supplying the sustain voltage Vs. That is, the seventh switch S7 is disposed between the second node n2 and the sustain voltage source.

제 7 스위치(S7)는 소정의 스위칭 동작을 통해 서스테인 전극(Z)에 서스테인 전압(Vs)을 공급하는 것이 가능하다.The seventh switch S7 can supply the sustain voltage Vs to the sustain electrode Z through a predetermined switching operation.

제 8 스위치(S8)는 서스테인 전극(Z)과 접지 사이에 배치될 수 있다. 즉, 제 8 스위치(S8)는 제 2 노드(n2)와 접지의 사이에 배치되는 것이다.The eighth switch S8 may be disposed between the sustain electrode Z and the ground. That is, the eighth switch S8 is disposed between the second node n2 and the ground.

제 8 스위치(S8)는 소정의 스위칭 동작을 통해 서스테인 전극(Z)에 그라운드 레벨(GND)의 전압을 공급하는 것이 가능하다.The eighth switch S8 may supply a voltage of the ground level GND to the sustain electrode Z through a predetermined switching operation.

상기와 같이, 서스테인 구동보드(120)는 어드레스 기간에서 서스테인 전극에 서스테인 기준 신호를 공급할 수 있으며, 아울러 서스테인 기간에서 서스테인 전극(Z)으로 전압을 공급하기 위한 스위칭 소자, 즉 제 7, 8 스위치(S7, S8)를 포함하고, 스캔 전극(Y)으로 전압을 공급하기 위한 스위칭 소자, 즉 제 5, 6 스위치(S5, S6)를 포함할 수 있다.As described above, the sustain driving board 120 may supply a sustain reference signal to the sustain electrode in the address period, and also, a switching element for supplying a voltage to the sustain electrode Z in the sustain period, that is, the seventh and eighth switches ( S7 and S8 and a switching element for supplying a voltage to the scan electrode Y, that is, fifth and sixth switches S5 and S6.

이와 같이, 서스테인 구동보드(120)는 제 5, 6, 7, 8 스위치(S5~S8)를 포함하지만, 서스테인 구동보드(120) 내에서 제 5, 6 스위치(S5. S6)는 제 7, 8 스위치(S7, S8)와 연결되지 않는다.As such, the sustain drive board 120 includes fifth, six, seven, and eight switches S5 to S8, but the fifth and sixth switches S5 and S6 in the sustain drive board 120 include seventh and seventh switches. 8 Not connected to the switches S7 and S8.

접지 케이블(140)은 제 4 스위치(S4)의 일단, 제 8 스위치(S8)의 일단, 제 1 커패시터(C1)의 일단 및 제 2 커패시터(C2)의 일단과 공통 연결됨으로써, 스캔 구동보드(110)의 접지와 서스테인 구동보드(120)의 접지를 연결할 수 있다.The ground cable 140 is commonly connected to one end of the fourth switch S4, one end of the eighth switch S8, one end of the first capacitor C1, and one end of the second capacitor C2, thereby providing a scan driving board ( The ground of the 110 and the ground of the sustain driving board 120 may be connected.

이러한, 접지 케이블(140)은 스캔 구동보드(110) 및 서스테인 구동보드(120)의 접지로 사용될 수 있다.The ground cable 140 may be used as the ground of the scan driving board 110 and the sustain driving board 120.

제 1 케이블(150)은 제 1 스위치(S1)가 턴-온(Turn on)될 때 제 1 커패시 터(C1)에 저장된 전압을 서스테인 전극으로 전송할 수 있으며, 아울러 제 2 스위치(S2)가 턴-온될 때 서스테인 전극의 전압을 제 1 커패시터(C1)로 전송함으로써 제 1 커패시터(C1)에 저장되도록 할 수 있다. 이를 위해, 제 1 케이블(150)은 제 1 스위치(S1)와 제 2 스위치(S2)의 사이 노드(n1)와 제 7 스위치(S7)와 제 8 스위치(S8)의 사이 노드(n2)의 사이에는 배치될 수 있다.The first cable 150 may transmit a voltage stored in the first capacitor C1 to the sustain electrode when the first switch S1 is turned on, and the second switch S2 may be When turned on, the voltage of the sustain electrode may be transferred to the first capacitor C1 to be stored in the first capacitor C1. To this end, the first cable 150 is connected to the node n1 between the first switch S1 and the second switch S2 and the node n2 between the seventh switch S7 and the eighth switch S8. It can be arranged in between.

제 2 케이블(160)은 제 5 스위치(S5)가 턴-온될 때 제 2 커패시터(C2)에 저장된 전압을 스캔 전극으로 전송할 수 있으며, 아울러 제 6 스위치(S6)가 턴-온될 때 스캔 전극의 전압을 제 2 커패시터(C2)로 전송함으로써 제 2 커패시터(C2)에 저장되도록 할 수 있다. 이를 위해, 제 2 케이블(160)은 제 5 스위치(S5)와 제 6 스위치(S6)의 사이 노드(n3)와 제 3 스위치(S3)와 제 4 스위치(S4)의 사이 노드(n4)의 사이에는 배치될 수 있다.The second cable 160 may transmit the voltage stored in the second capacitor C2 to the scan electrode when the fifth switch S5 is turned on, and the scan electrode may be turned on when the sixth switch S6 is turned on. The voltage may be stored in the second capacitor C2 by transmitting the voltage to the second capacitor C2. To this end, the second cable 160 is connected to the node n3 between the fifth switch S5 and the sixth switch S6 and the node n4 between the third switch S3 and the fourth switch S4. It can be arranged in between.

여기서, 제 1 케이블(150)과 제 2 케이블(160)은 스캔 구동보드(110)로부터 서스테인 전극(Z) 또는 서스테인 구동보드(120)로부터 스캔 전극(Y)으로 전압을 전송하기 위해 충분히 긴 길이를 갖게 되고, 이로 인해 제 1 케이블(150)과 제 2 케이블(160)은 충분히 큰 인덕턴스(Inductance) 값을 가질 수 있다.Here, the first cable 150 and the second cable 160 are long enough to transfer voltage from the scan driving board 110 to the sustain electrode Z or the sustain driving board 120 to the scan electrode Y. In this case, the first cable 150 and the second cable 160 may have a sufficiently large inductance value.

이에 따라, 제 1 케이블(150)과 제 2 케이블(160)을 인덕터로서 사용할 수 있다. 즉, 제 1 케이블(150)은 제 1 커패시터(C1)에 저장된 전압이 서스테인 전극으로 공급될 때 및 서스테인 전극의 전압이 제 1 커패시터(C1)로 회수될 때 LC공진을 발생시킬 수 있으며, 제 2 케이블(160)은 제 2 커패시터(C2)에 저장된 전압이 스캔 전극으로 공급될 때 및 스캔 전극의 전압이 제 2 커패시터(C2)로 회수될 때 LC공진을 발생시킬 수 있는 것이다.Accordingly, the first cable 150 and the second cable 160 can be used as the inductor. That is, the first cable 150 may generate LC resonance when the voltage stored in the first capacitor C1 is supplied to the sustain electrode and when the voltage of the sustain electrode is recovered to the first capacitor C1. The second cable 160 may generate LC resonance when the voltage stored in the second capacitor C2 is supplied to the scan electrode and when the voltage of the scan electrode is recovered to the second capacitor C2.

따라서 인해 스캔 구동보드(110) 또는 서스테인 구동보드(120)에서 LC 공진을 위한 인덕터를 생략하는 것이 가능할 수 있다.Therefore, it may be possible to omit the inductor for the LC resonance from the scan driving board 110 or the sustain driving board 120.

상기한 스캔 구동보드(110) 및 서스테인 구동보드(120)의 동작에 대해 살펴보면 아래의 도 13과 같다. 도 13에서는 서스테인 전극에 서스테인 신호를 공급하는 방법의 일례를 설명한다. 스캔 전극에 서스테인 신호를 공급하는 방법은 서스테인 전극에 서스테인 신호를 공급하는 방법과 유사하므로 그 설명을 생략하기로 한다.The operations of the scan driving board 110 and the sustain driving board 120 will be described with reference to FIG. 13 below. In FIG. 13, an example of the method of supplying a sustain signal to a sustain electrode is demonstrated. Since the method of supplying the sustain signal to the scan electrode is similar to the method of supplying the sustain signal to the sustain electrode, description thereof will be omitted.

도 13을 살펴보면, 서스테인 신호의 상승기간(d1)에서는 제 2, 7, 8 스위치(S2, S7, S8)는 턴-오프(Turn-Off)된 상태에서 제 1 스위치(S1)가 턴-온(Turn-On)될 수 있다.Referring to FIG. 13, in the rising period d1 of the sustain signal, the first switch S1 is turned on while the second, seventh and eighth switches S2, S7, and S8 are turned off. (Turn-On).

그러면, 제 1 커패시터(C1)에 저장된 전압이 제 1 케이블(150)에 의한 LC 공진을 통해 서스테인 전극(Z)에 공급될 수 있다. 그러면, 서스테인 전극의 전압이 그라운드 레벨(GND)의 전압으로부터 제 1 전압(V1)까지 점진적으로 상승할 수 있다.Then, the voltage stored in the first capacitor C1 may be supplied to the sustain electrode Z through LC resonance by the first cable 150. Then, the voltage of the sustain electrode may gradually increase from the voltage of the ground level GND to the first voltage V1.

이후, 유지기간(d2)에서는 제 1 스위치(S1)가 턴-온상태 를 유지한 상태에서 제 7 스위치(S7)는 턴-온될 수 있다.Thereafter, in the holding period d2, the seventh switch S7 may be turned on while the first switch S1 is kept turned on.

그러면, 서스테인 전압원이 발생시킨 서스테인 전압(Vs)이 서스테인 전극으로 공급될 수 있다. 그러면, 서스테인 전극의 전압은 제 1 전압(V1)에서 서스테인 전압(Vs)으로 클램핑되어 실질적으로 서스테인 전압(Vs)을 유지할 수 있다.Then, the sustain voltage Vs generated by the sustain voltage source can be supplied to the sustain electrode. Then, the voltage of the sustain electrode may be clamped from the first voltage V1 to the sustain voltage Vs to substantially maintain the sustain voltage Vs.

이후, 하강기간(d3)에서는 제 1 스위치(S1)와 제 7 스위치(S7)가 턴-오프된 상태에서 제 2 스위치(S2)가 턴-온될 수 있다.Thereafter, in the falling period d3, the second switch S2 may be turned on while the first switch S1 and the seventh switch S7 are turned off.

그러면, 서스테인 전극의 전압이 제 1 케이블(150)에 의한 LC 공진을 통해 제 1 커패시터(C1)로 회수될 수 있다. 그러면, 서스테인 전극의 전압이 서스테인 전압(Vs)으로부터 제 2 전압(Vs)까지 점진적으로 하강할 수 있다.Then, the voltage of the sustain electrode may be recovered to the first capacitor C1 through LC resonance by the first cable 150. As a result, the voltage of the sustain electrode may gradually decrease from the sustain voltage Vs to the second voltage Vs.

이와 같이, 하강기간(d3)에서는 서스테인 전극의 전압이 스캔 구동보드(110), 자세하게는 제 1 커패시터(C1)로 회수되는 것이다.In this manner, in the falling period d3, the voltage of the sustain electrode is recovered to the scan driving board 110, specifically, the first capacitor C1.

반대로, 스캔 전극의 전압은 서스테인 구동보드(120), 자세하게는 제 2 커패시터(C2)로 회수되는 것이다.On the contrary, the voltage of the scan electrode is recovered to the sustain driving board 120, in detail, the second capacitor C2.

하강기간(d3)의 이후에는 제 8 스위치(S8)가 턴-온될 수 있다.After the falling period d3, the eighth switch S8 may be turned on.

그러면, 서스테인 전극으로부터 제 8 스위치(S8)를 경유하여 접지로 향하는 전류 경로가 형성될 수 있고, 이에 따라 서스테인 전극의 전압이 제 2 전압(V2)으로부터 그라운드 레벨(GND)의 전압으로 클램핑될 수 있다.Then, a current path from the sustain electrode to the ground via the eighth switch S8 can be formed, whereby the voltage of the sustain electrode can be clamped from the second voltage V2 to the voltage of the ground level GND. have.

이와 같은 방법을 이용하여 서스테인 신호(SUS)를 서스테인 전극으로 공급할 수 있다.Using this method, the sustain signal SUS can be supplied to the sustain electrode.

도 14 내지 도 19는 비교예와 본 발명에 따른 실시예를 비교하기 위한 도면이다.14 to 19 are diagrams for comparing the comparative example and the embodiment according to the present invention.

도 14를 살펴보면, 비교예에 따른 스캔 구동보드(1130)와 서스테인 구동보드(1140)가 도시되어 있다. 도 14의 스캔 구동보드(1130)와 서스테인 구동보드(1140)의 구성은 일반적인 것이기 때문에 개략적으로 설명하기로 한다.Referring to FIG. 14, a scan driving board 1130 and a sustain driving board 1140 according to a comparative example are shown. Since the configuration of the scan driving board 1130 and the sustain driving board 1140 of FIG. 14 is general, it will be described schematically.

스캔 구동보드(1130)는 제 1, 2, 3, 4 스위치(S1~S4), 제 10 인덕터(L10) 및 제 1 커패시터(C1)를 포함한다. 이러한 스캔 구동보드(1130)는 실질적으로 스캔 전극(Y)에만 구동신호를 공급할 수 있다.The scan driving board 1130 includes first, second, third and fourth switches S1 to S4, a tenth inductor L10, and a first capacitor C1. The scan driving board 1130 may substantially supply a driving signal only to the scan electrode (Y).

자세하게는, 제 1 커패시터(C1)에 저장된 전압은 제 1 스위치(S1)가 턴-온됨에 따라 제 10 인덕터(L10)에 의한 공진을 통해 스캔 전극으로 공급되고, 아울러 스캔 전극의 전압은 제 2 스위치(S2)가 턴-온됨에 따라 제 10 인덕터(L10)에 의한 공진을 통해 제 1 커패시터(C1)로 회수될 수 있다.In detail, the voltage stored in the first capacitor C1 is supplied to the scan electrode through resonance by the tenth inductor L10 as the first switch S1 is turned on, and the voltage of the scan electrode is second. As the switch S2 is turned on, the switch S2 may be recovered to the first capacitor C1 through resonance by the tenth inductor L10.

아울러, 서스테인 전압원이 공급하는 서스테인 전압(Vs)은 제 3 스위치(S3)가 턴-온됨에 따라 스캔 전극에 공급될 수 있으며, 제 4 스위치(S4)가 턴-온됨에 따라 스캔 전극에 그라운드 레벨(GND)의 전압이 공급될 수 있는 것이다.In addition, the sustain voltage Vs supplied by the sustain voltage source may be supplied to the scan electrode as the third switch S3 is turned on, and the ground level is provided to the scan electrode as the fourth switch S4 is turned on. The voltage of (GND) can be supplied.

서스테인 구동보드(1140)는 제 5, 6, 7, 8 스위치(S5~S8), 제 20 인덕터(L20) 및 제 2 커패시터(C2)를 포함한다. 이러한 서스테인 구동보드(1140)는 실질적으로 서스테인 전극(Z)에만 구동신호를 공급할 수 있다.The sustain driving board 1140 includes fifth, sixth, seventh and eighth switches S5 to S8, a twentieth inductor L20, and a second capacitor C2. The sustain driving board 1140 may supply a driving signal only to the sustain electrode Z.

자세하게는, 제 2 커패시터(C2)에 저장된 전압은 제 5 스위치(S5)가 턴-온됨에 따라 제 20 인덕터(L20)에 의한 공진을 통해 서스테인 전극으로 공급되고, 아울러 서스테인 전극의 전압은 제 6 스위치(S6)가 턴-온됨에 따라 제 20 인덕터(L20)에 의한 공진을 통해 제 2 커패시터(C2)로 회수될 수 있다.In detail, the voltage stored in the second capacitor C2 is supplied to the sustain electrode through resonance by the twentieth inductor L20 as the fifth switch S5 is turned on, and the voltage of the sustain electrode is equal to sixth. As the switch S6 is turned on, the switch S6 may be recovered to the second capacitor C2 through resonance by the twentieth inductor L20.

아울러, 서스테인 전압원이 공급하는 서스테인 전압(Vs)은 제 7 스위치(S7)가 턴-온됨에 따라 서스테인 전극에 공급될 수 있으며, 제 8 스위치(S8)가 턴-온됨에 따라 서스테인 전극에 그라운드 레벨(GND)의 전압이 공급될 수 있는 것이다.In addition, the sustain voltage Vs supplied by the sustain voltage source may be supplied to the sustain electrode as the seventh switch S7 is turned on, and the ground level is supplied to the sustain electrode as the eighth switch S8 is turned on. The voltage of (GND) can be supplied.

이러한 비교예에 따른 구성에서는 서스테인 신호의 상승기간에서는 ①과 같이 제 1 커패시터(C1), 제 1 스위치(S1), 제 10 인덕터(L10), 스캔 전극(Y), 제 8 스위치(S8), 접지 케이블(140)을 경유하여 다시 제 1 커패시터(C1)로 향하는 전류 경로가 형성될 수 있다. 또는, ②와 같이 제 2 커패시터(C2), 제 5 스위치(S5), 제 20 인덕터(L20), 서스테인 전극(Z), 제 4 스위치(S4), 접지 케이블(140)을 경유하여 다시 제 2 커패시터(C2)로 향하는 전류 경로가 형성될 수 있다.In the configuration according to the comparative example, in the rising period of the sustain signal, the first capacitor C1, the first switch S1, the tenth inductor L10, the scan electrode Y, the eighth switch S8, A current path toward the first capacitor C1 may be formed via the ground cable 140. Alternatively, as shown in (2), the second capacitor C2, the fifth switch S5, the twentieth inductor L20, the sustain electrode Z, the fourth switch S4, and the second cable are connected again via the ground cable 140. A current path towards capacitor C2 can be formed.

이를 개략적으로 표현하자면, 도 15와 같이 스캔 구동보드(1130)에 포함된 스캔 에너지 회수회로(Y-ER, 1710)가 패널(Panel)에 전압을 공급할 때에는 스캔 에너지 회수회로(1710)로부터 접지 케이블(140)을 통해 다시 스캔 에너지 회수회로(1710)로 전류가 회귀(Return)하는 것으로 볼 수 있다. 아울러, 서스테인 구동보드(1140)에 포함된 서스테인 에너지 회수회로(Z-ER, 1700)가 패널(Panel)에 전압을 공급할 때에는 서스테인 에너지 회수회로(1700)로부터 접지 케이블(140)을 통해 다시 서스테인 에너지 회수회로(1700)로 전류가 회귀(Return)하는 것으로 볼 수 있다.To express this schematically, when the scan energy recovery circuit (Y-ER) 1710 included in the scan driving board 1130 supplies a voltage to the panel as shown in FIG. 15, the ground cable from the scan energy recovery circuit 1710 is used. It can be seen that the current returns to the scan energy recovery circuit 1710 through 140. In addition, when the sustain energy recovery circuit (Z-ER) 1700 included in the sustain driving board 1140 supplies a voltage to the panel, the sustain energy recovery circuit 1700 is again supplied through the ground cable 140 from the sustain energy recovery circuit 1700. It can be seen that the current returns to the recovery circuit 1700.

여기서, 접지 케이블(140)은 스캔 구동보드(1130) 및 서스테인 구동보드(1140)를 데이터 구동보드(미도시)와 전기적으로 분리하기 위해 사용되는 것으로서, 그의 임피던스(Impedance) 성분은 금속 프레임(미도시)에 비해 상대적으로 크다.Here, the ground cable 140 is used to electrically separate the scan driving board 1130 and the sustain driving board 1140 from the data driving board (not shown), and its impedance component is a metal frame (not shown). Relatively large compared to

비교예에서는 도 15와 같이 서스테인 신호의 상승기간 동안에 임피던스(Impedance)가 상대적으로 큰 접지 케이블(140)을 통해 회귀하기 때문에 도 16과 같이 서스테인 신호의 왜곡이 심화될 수 있다.In the comparative example, since the return signal is returned through the ground cable 140 having a relatively large impedance during the rising period of the sustain signal as shown in FIG. 15, the distortion of the sustain signal may be intensified as shown in FIG. 16.

도 16과 같이 왜곡이 심화된 서스테인 신호가 공급되는 경우에는 구동이 불안정해짐으로써 영상의 화질이 악화될 수 있다.In the case where the sustain signal with increased distortion as shown in FIG. 16 is supplied, driving quality may be deteriorated, thereby degrading image quality.

반면에, 본 발명에 따른 실시예에서는 도 17과 같이 서스테인 신호의 상승기간에서는 ③과 같이 제 1 커패시터(C1), 제 1 스위치(S1), 제 1 케이블(150), 서스테인 전극(Z), 제 4 스위치(S4), 접지 케이블(140)을 경유하여 다시 제 1 커패시터(C1)로 향하는 전류 경로가 형성될 수 있다. 또는, ④와 같이 제 2 커패시터(C2), 제 5 스위치(S5), 제 2 케이블(160), 스캔 전극(Y), 제 8 스위치(S8), 접지 케이블(140)을 경유하여 다시 제 2 커패시터(C2)로 향하는 전류 경로가 형성될 수 있다.On the other hand, in the exemplary embodiment according to the present invention, as shown in FIG. 17, the first capacitor C1, the first switch S1, the first cable 150, the sustain electrode Z, A current path toward the first capacitor C1 may be formed via the fourth switch S4 and the ground cable 140. Alternatively, the second again via the second capacitor C2, the fifth switch S5, the second cable 160, the scan electrode Y, the eighth switch S8, and the ground cable 140 as in ④. A current path towards capacitor C2 can be formed.

이를 개략적으로 표현하자면, 도 18과 같이 스캔 구동보드(110)에 포함된 서스테인 에너지 회수회로(Z-ER, 1700)가 패널(Panel)에 전압을 공급할 때에는 서스테인 에너지 회수회로(1710)로부터 제 1 케이블(150)을 통해 다시 서스테인 에너지 회수회로(1700)로 전류가 회귀하는 것으로 볼 수 있다. 아울러, 서스테인 구동보드(120)에 포함된 스캔 에너지 회수회로(Y-ER, 1710)가 패널(Panel)에 전압을 공급할 때에는 스캔 에너지 회수회로(1710)로부터 제 2 케이블(160)을 통해 다시 스캔 에너지 회수회로(1710)로 전류가 회귀하는 것으로 볼 수 있다.Schematically, when the sustain energy recovery circuit (Z-ER) 1700 included in the scan driving board 110 supplies a voltage to the panel as shown in FIG. 18, the sustain energy recovery circuit 1710 receives the first voltage from the sustain energy recovery circuit 1710. It can be seen that the current returns to the sustain energy recovery circuit 1700 through the cable 150. In addition, when the scan energy recovery circuit (Y-ER) 1710 included in the sustain driving board 120 supplies a voltage to the panel, the scan energy recovery circuit 1710 scans again from the scan energy recovery circuit 1710 through the second cable 160. It can be seen that the current returns to the energy recovery circuit 1710.

본 발명에 따른 실시예에서는 도 18과 같이 서스테인 신호의 상승기간 동안에 임피던스(Impedance)가 상대적으로 큰 접지 케이블(140)을 거치지 않기 때문에 도 19와 같이 서스테인 신호의 왜곡이 감소될 수 있다. 이에 따라 본 발명에 따른 실시예에서는 서스테인 방전을 안정시켜 영상의 화질을 개선할 수 있는 것이다.In the exemplary embodiment of the present invention, the distortion of the sustain signal may be reduced as shown in FIG. 19 since the ground cable 140 does not go through a relatively large impedance during the rising period of the sustain signal as shown in FIG. 18. Accordingly, in the embodiment of the present invention, the sustain discharge can be stabilized to improve the image quality of the image.

도 20 내지 도 21은 본 발명에 따른 플라즈마 디스플레이 장치의 또 다른 구성을 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분에 대해서는 중복되는 설명을 생략하기로 한다.20 to 21 are views for explaining another configuration of the plasma display device according to the present invention. Hereinafter, overlapping descriptions of the parts described above in detail will be omitted.

도 20을 살펴보면, 스캔 구동보드(110)는 제 1 인덕터(L1)를 더 포함하고, 서스테인 구동보드(120)는 제 2 인덕터(L2)를 더 포함할 수 있다.Referring to FIG. 20, the scan driving board 110 may further include a first inductor L1, and the sustain driving board 120 may further include a second inductor L2.

제 1 인덕터(L1)는 제 1 노드(n1)와 제 2 노드(n2)의 사이에 배치될 수 있다. 아울러, 제 2 인덕터(L2)는 제 3 노드(n3)와 제 4 노드(n4)의 사이에 배치될 수 있다.The first inductor L1 may be disposed between the first node n1 and the second node n2. In addition, the second inductor L2 may be disposed between the third node n3 and the fourth node n4.

이러한 구성에서는 제 1 스위치(S1)가 턴-온될 때 제 1 커패시터(C1)에 저장된 전압이 제 1 인덕터(L1) 및 제 1 케이블(150)에 의한 LC 공진을 통해 서스테인 전극(Z)에 공급될 수 있다. 아울러, 제 5 스위치(S5)가 턴-온될 때 제 2 커패시터(C2)에 저장된 전압이 제 2 인덕터(L2) 및 제 2 케이블(160)에 의한 LC 공진을 통해 스캔 전극(Y)에 공급될 수 있다. 이에 따라, 에너지 효율을 향상시킬 수 있다.In this configuration, when the first switch S1 is turned on, the voltage stored in the first capacitor C1 is supplied to the sustain electrode Z through LC resonance by the first inductor L1 and the first cable 150. Can be. In addition, when the fifth switch S5 is turned on, the voltage stored in the second capacitor C2 may be supplied to the scan electrode Y through LC resonance by the second inductor L2 and the second cable 160. Can be. Thereby, energy efficiency can be improved.

아울러, 에너지 효율을 더욱 향상시키기 위해 제 1 인덕터(L1)는 인덕턴스가 제 1 케이블(150)의 인덕턴스보다 더 큰 것을 사용하고, 제 2 인덕터(L2)는 인덕턴스가 제 2 케이블(160)의 인덕턴스보다 더 큰 것을 사용하는 것이 바람직할 수 있다.In addition, in order to further improve energy efficiency, the first inductor L1 uses an inductance larger than the inductance of the first cable 150, and the second inductor L2 has an inductance of the second cable 160. It may be desirable to use larger ones.

한편, 도 21의 경우와 같이 스캔 구동보드(110) 및 서스테인 구동보드(120) 와 데이터 구동보드(130)의 사이에는 스캔 구동보드(110) 및 서스테인 구동보드(120)와 데이터 구동보드(130)의 전기적 연결을 위한 스위칭 소자(S10, 2100)가 더 배치되는 것이 가능하다.Meanwhile, as shown in FIG. 21, between the scan driving board 110, the sustain driving board 120, and the data driving board 130, the scan driving board 110, the sustain driving board 120, and the data driving board 130. It is possible to further arrange the switching elements (S10, 2100) for electrical connection.

이러한 스위칭 소자(S10)는 어드레스 기간에서 스캔 구동보드(110)와 데이터 구동보드(130)를 전기적으로 연결하는 것이 바람직할 수 있다. 그러면 어드레스 기간에서 스캔 전극과 어드레스 전극 사이에서 어드레스 방전을 안정적으로 발생시킬 수 있다.The switching device S10 may be preferably electrically connected to the scan driving board 110 and the data driving board 130 in the address period. This makes it possible to stably generate an address discharge between the scan electrode and the address electrode in the address period.

이러한 스위칭 소자(S10)는 어드레스 기간 뿐 아니라, 리셋 기간 및 서스테인 기간 중 적어도 하나에서 스캔 구동보드(110) 및 서스테인 구동보드(120)를 데이터 구동보드(130)와 전기적으로 연결하는 것도 가능할 수 있다.In addition to the address period, the switching device S10 may also electrically connect the scan driving board 110 and the sustain driving board 120 to the data driving board 130 in at least one of a reset period and a sustain period. .

이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.As such, the technical configuration of the present invention described above can be understood by those skilled in the art that the present invention can be implemented in other specific forms without changing the technical spirit or essential features of the present invention.

그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Therefore, the exemplary embodiments described above are to be understood as illustrative and not restrictive in all respects, and the scope of the present invention is indicated by the appended claims rather than the foregoing detailed description, and the meaning and scope of the claims are as follows. And all changes or modifications derived from the equivalent concept should be interpreted as being included in the scope of the present invention.

도 1은 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면.1 is a diagram for explaining the configuration of a plasma display device;

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면.2 is a diagram for explaining the structure of a plasma display panel;

도 3은 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면.FIG. 3 is a diagram for explaining an image frame for implementing gray levels of an image. FIG.

도 4는 플라즈마 디스플레이 장치의 구동파형을 설명하기 위한 도면.4 is a view for explaining a driving waveform of the plasma display device;

도 5 내지 도 7은 서스테인 기간에서 어드레스 전극을 플로팅시키는 방법에 대해 설명하기 위한 도면.5 to 7 are diagrams for explaining a method of floating an address electrode in a sustain period.

도 8 내지 도 11은 스캔 구동보드 및 서스테인 구동보드를 데이터 구동보드와 전기적으로 분리하기 위한 구성의 일례를 설명하기 위한 도면.8 to 11 are views for explaining an example of the configuration for electrically separating the scan drive board and the sustain drive board from the data drive board.

도 12 내지 도 13은 스캔 구동보드 및 서스테인 구동보드의 구성 및 동작에 대해 설명하기 위한 도면.12 to 13 are views for explaining the configuration and operation of the scan drive board and the sustain drive board.

도 14 내지 도 19는 비교예와 본 발명에 따른 실시예를 비교하기 위한 도면.14 to 19 are views for comparing the comparative example and the embodiment according to the present invention.

도 20 내지 도 21은 본 발명에 따른 플라즈마 디스플레이 장치의 또 다른 구성을 설명하기 위한 도면.20 to 21 are views for explaining another configuration of the plasma display device according to the present invention.

Claims (19)

서로 나란한 스캔 전극과 서스테인 전극 및 상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널;A plasma display panel including scan electrodes and sustain electrodes parallel to each other, and an address electrode intersecting the scan electrodes and the sustain electrodes; 서브필드(Sub-Field)의 어드레스 기간에서 상기 스캔 전극에 스캔 신호를 공급하고, 상기 어드레스 기간 이후의 상기 서스테인 기간에서 상기 서스테인 전극에 전압을 공급하는 스캔 구동보드(Scan Driving Board);A scan driving board supplying a scan signal to the scan electrode in an address period of a sub-field, and supplying a voltage to the sustain electrode in the sustain period after the address period; 상기 어드레스 기간에서 상기 서스테인 전극에 전압을 공급하고, 상기 서스테인 기간에서 상기 스캔 전극에 전압을 공급하는 서스테인 구동보드(Sustain Driving Board); 및A sustain driving board supplying a voltage to the sustain electrode in the address period and supplying a voltage to the scan electrode in the sustain period; And 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board);A data driving board supplying a data signal to the address electrode in the address period; 를 포함하는 플라즈마 디스플레이 장치.Plasma display device comprising a. 제 1 항에 있어서,The method of claim 1, 상기 스캔 구동보드는 상기 스캔 전극의 패드 전극(Pad Electrode)에 인접하게 배치되고, 상기 서스테인 구동보드는 상기 서스테인 전극의 패드 전극에 인접하게 배치되는 플라즈마 디스플레이 장치.The scan driving board is disposed adjacent to the pad electrode of the scan electrode, the sustain driving board is disposed adjacent to the pad electrode of the sustain electrode. 제 1 항에 있어서,The method of claim 1, 상기 서스테인 기간에서 상기 어드레스 전극은 상기 스캔 전극 및 상기 서스테인 전극으로부터 전기적으로 플로팅(Floating)되는 플라즈마 디스플레이 장치.And the address electrode is electrically floated from the scan electrode and the sustain electrode in the sustain period. 제 1 항에 있어서,The method of claim 1, 상기 스캔 보드와 상기 서스테인 보드 사이에 배치되며 상기 서스테인 기간에서 상기 스캔 구동보드로부터 상기 서스테인 전극에 전압을 전송하는 제 1 케이블(First Cable); 및A first cable disposed between the scan board and the sustain board and transmitting a voltage from the scan driving board to the sustain electrode in the sustain period; And 상기 스캔 보드와 상기 서스테인 보드 사이에 배치되며 상기 서스테인 기간에서 상기 서스테인 구동보드로부터 상기 스캔 전극에 전압을 전송하는 제 2 케이블(Second Cable);A second cable disposed between the scan board and the sustain board and transferring a voltage from the sustain drive board to the scan electrode in the sustain period; 을 더 포함하는 플라즈마 디스플레이 장치.Plasma display device further comprising. 제 1 항에 있어서,The method of claim 1, 상기 스캔 보드와 상기 서스테인 보드 사이에는 상기 스캔 구동보드의 접지와 상기 서스테인 구동보드의 접지를 연결하는 접지 케이블(Ground Cable)이 더 배치되는 플라즈마 디스플레이 장치.And a ground cable disposed between the scan board and the sustain board to connect the ground of the scan driving board and the ground of the sustain driving board. 서로 나란한 스캔 전극과 서스테인 전극 및 상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널;A plasma display panel including scan electrodes and sustain electrodes parallel to each other, and an address electrode intersecting the scan electrodes and the sustain electrodes; 서브필드(Sub-Field)의 어드레스 기간에서 상기 스캔 전극에 전압을 공급하 는 스위칭(Switching) 소자와 상기 어드레스 기간 이후의 상기 서스테인 기간에서 상기 서스테인 전극에 전압을 공급하는 스위칭 소자를 포함하는 스캔 구동보드(Scan Driving Board);A scan driving including a switching element for supplying a voltage to the scan electrode in an address period of a sub-field and a switching element for supplying voltage to the sustain electrode in the sustain period after the address period A board (Scan Driving Board); 상기 어드레스 기간에서 상기 서스테인 전극에 전압을 공급하는 스위칭 소자와 상기 서스테인 기간에서 상기 스캔 전극에 전압을 공급하는 스위칭 소자를 포함하는 서스테인 구동보드(Sustain Driving Board); 및A sustain driving board including a switching element for supplying a voltage to the sustain electrode in the address period and a switching element for supplying a voltage to the scan electrode in the sustain period; And 상기 어드레스 기간에서 상기 어드레스 전극에 전압을 공급하는 스위칭 소자를 포함하는 데이터 구동보드(Data Driving Board);A data driving board including a switching element for supplying a voltage to the address electrode in the address period; 를 포함하는 플라즈마 디스플레이 장치.Plasma display device comprising a. 서로 나란한 스캔 전극과 서스테인 전극 및 상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널;A plasma display panel including scan electrodes and sustain electrodes parallel to each other, and an address electrode intersecting the scan electrodes and the sustain electrodes; 서브필드(Sub-Field)의 어드레스 기간에서 상기 스캔 전극에 스캔 신호를 공급하고, 상기 어드레스 기간 이후의 상기 서스테인 기간에서 상기 서스테인 전극의 전압을 회수하는 스캔 구동보드(Scan Driving Board);A scan driving board supplying a scan signal to the scan electrode in an address period of a sub-field and recovering a voltage of the sustain electrode in the sustain period after the address period; 상기 어드레스 기간에서 상기 서스테인 전극에 전압을 공급하고, 상기 서스테인 기간에서 상기 스캔 전극에 전압을 회수하는 서스테인 구동보드(Sustain Driving Board); 및A sustain driving board supplying a voltage to the sustain electrode in the address period, and recovering a voltage to the scan electrode in the sustain period; And 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board);A data driving board supplying a data signal to the address electrode in the address period; 를 포함하는 플라즈마 디스플레이 장치.Plasma display device comprising a. 서로 나란한 스캔 전극과 서스테인 전극 및 상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극을 포함하는 플라즈마 디스플레이 패널;A plasma display panel including scan electrodes and sustain electrodes parallel to each other, and an address electrode intersecting the scan electrodes and the sustain electrodes; 상기 플라즈마 디스플레이 패널의 배면에 배치되는 금속 프레임;A metal frame disposed on a rear surface of the plasma display panel; 상기 금속 프레임에 배치되고, 서브필드(Sub-Field)의 어드레스 기간에서 상기 스캔 전극에 스캔 신호를 공급하며, 상기 어드레스 기간 이후의 상기 서스테인 기간에서 상기 서스테인 전극의 전압을 공급하는 스캔 구동보드(Scan Driving Board);A scan driving board disposed in the metal frame, supplying a scan signal to the scan electrode in an address period of a sub-field, and supplying a voltage of the sustain electrode in the sustain period after the address period Driving board); 상기 금속 프레임에 배치되고, 상기 어드레스 기간에서 상기 서스테인 전극에 전압을 공급하고, 상기 서스테인 기간에서 상기 스캔 전극에 전압을 공급하는 서스테인 구동보드(Sustain Driving Board); 및A sustain driving board disposed in the metal frame to supply a voltage to the sustain electrode in the address period and to supply the voltage to the scan electrode in the sustain period; And 상기 금속 프레임에 배치되고, 상기 어드레스 기간에서 상기 어드레스 전극에 데이터 신호를 공급하는 데이터 구동보드(Data Driving Board);A data driving board disposed in the metal frame and supplying a data signal to the address electrode in the address period; 를 포함하고,Including, 상기 스캔 구동보드는The scan drive board is 제 1 커패시터(C1);A first capacitor C1; 상기 제 1 커패시터와 상기 서스테인 전극 사이에 병렬 배치되는 제 1 스위치(S1)와 제 2 스위치(S2);A first switch S1 and a second switch S2 arranged in parallel between the first capacitor and the sustain electrode; 서스테인 전압(Vs)을 공급하는 서스테인 전압원과 상기 스캔 전극 사이에 배 치되는 제 3 스위치(S3); 및A third switch S3 disposed between a sustain voltage source supplying a sustain voltage Vs and the scan electrode; And 접지와 상기 스캔 전극 사이에 배치되는 제 4 스위치(S4);A fourth switch S4 disposed between ground and the scan electrode; 를 포함하고,Including, 상기 서스테인 구동보드는The sustain drive board is 제 2 커패시터(C2);A second capacitor C2; 상기 제 2 커패시터와 상기 스캔 전극 사이에 병렬 배치되는 제 5 스위치(S5)와 제 6 스위치(S6);A fifth switch S5 and a sixth switch S6 arranged in parallel between the second capacitor and the scan electrode; 상기 서스테인 전압원과 상기 서스테인 전극 사이에 배치되는 제 7 스위치(S7); 및A seventh switch S7 disposed between the sustain voltage source and the sustain electrode; And 상기 접지와 상기 서스테인 전극 사이에 배치되는 제 8 스위치(S8);An eighth switch S8 disposed between the ground and the sustain electrode; 를 포함하는 플라즈마 디스플레이 장치.Plasma display device comprising a. 제 8 항에 있어서,The method of claim 8, 상기 제 1 스위치와 상기 제 2 스위치의 사이 노드(Node)를 제 1 노드(n1)라 하고, 상기 제 7 스위치와 상기 제 8 스위치의 사이 노드를 제 2 노드(n2)라 할 때, 상기 제 1 노드와 상기 제 2 노드의 사이에는 제 1 케이블이 배치되고,When a node between the first switch and the second switch is called a first node n1 and a node between the seventh switch and the eighth switch is called a second node n2, A first cable is disposed between the first node and the second node, 상기 제 5 스위치와 상기 제 6 스위치의 사이 노드를 제 3 노드(n3)라 하고, 상기 제 3 스위치와 상기 제 4 스위치의 사이 노드를 제 4 노드(n4)라 할 때, 상기 제 3 노드와 상기 제 4 노드의 사이에는 제 2 케이블이 배치되는 플라즈마 디스플레이 장치.When a node between the fifth switch and the sixth switch is called a third node n3, and a node between the third switch and the fourth switch is called a fourth node n4, And a second cable disposed between the fourth nodes. 제 9 항에 있어서,The method of claim 9, 상기 제 1 케이블 및 상기 제 2 케이블은 상기 스캔 전극 또는 서스테인 전극으로 전압이 공급되거나 혹은 상기 스캔 전극 또는 서스테인 전극의 전압이 회수될 때 공진을 발생시키는 플라즈마 디스플레이 장치.And the first cable and the second cable generate resonance when a voltage is supplied to the scan electrode or the sustain electrode or when the voltage of the scan electrode or the sustain electrode is recovered. 제 9 항에 있어서,The method of claim 9, 상기 제 1 커패시터의 일단, 상기 제 2 커패시터의 일단, 상기 제 4 스위치의 일단 및 상기 제 8 스위치의 일단과 공통 연결되는 제 3 케이블이 더 배치되는 플라즈마 디스플레이 장치.And a third cable commonly connected to one end of the first capacitor, one end of the second capacitor, one end of the fourth switch, and one end of the eighth switch. 제 11 항에 있어서,The method of claim 11, 상기 제 3 케이블은 상기 스캔 구동보드 및 상기 서스테인 구동보드의 접지로 사용되는 플라즈마 디스플레이 장치.And the third cable is used as the ground of the scan driving board and the sustain driving board. 제 8 항에 있어서,The method of claim 8, 상기 스캔 구동보드 내에서 상기 제 1, 2 스위치는 상기 제 3, 4 스위치와 연결되지 않고,The first and second switches are not connected to the third and fourth switches in the scan drive board, 상기 서스테인 구동보드 내에서 상기 제 5, 6 스위치는 상기 제 7, 8 스위치와 연결되지 않는 플라즈마 디스플레이 장치.And the fifth and sixth switches are not connected to the seventh and eighth switches in the sustain driving board. 제 8 항에 있어서,The method of claim 8, 상기 스캔 구동보드와 상기 금속 프레임의 사이에는 상기 스캔 구동보드와 상기 금속 프레임을 전기적으로 분리하는 제 1 절연층이 배치되고,A first insulating layer is disposed between the scan drive board and the metal frame to electrically separate the scan drive board and the metal frame. 상기 서스테인 구동보드와 상기 금속 프레임의 사이에는 상기 서스테인 구동보드와 상기 금속 프레임을 전기적으로 분리하는 제 2 절연층이 배치되는 플라즈마 디스플레이 장치.And a second insulating layer between the sustain drive board and the metal frame to electrically separate the sustain drive board and the metal frame. 제 8 항에 있어서,The method of claim 8, 상기 데이터 구동보드와 상기 금속 프레임은 전기적으로 연결되는 플라즈마 디스플레이 장치.And the data driving board and the metal frame are electrically connected to each other. 제 8 항에 있어서,The method of claim 8, 상기 스캔 구동보드 및 상기 서스테인 구동보드는 상기 데이터 구동보드와 상기 서스테인 기간에서 전기적으로 분리되는 플라즈마 디스플레이 장치.And the scan driving board and the sustain driving board are electrically separated from the data driving board and the sustain period. 제 16 항에 있어서,The method of claim 16, 상기 어드레스 기간에서 상기 스캔 구동보드와 상기 데이터 구동보드를 전기적으로 연결하는 스위칭 소자를 더 포함하는 플라즈마 디스플레이 장치.And a switching element electrically connecting the scan driving board and the data driving board in the address period. 제 9 항에 있어서,The method of claim 9, 상기 제 1 노드와 상기 제 2 노드의 사이에는 제 1 인덕터(First Inductor)가 더 배치되고, 상기 제 3 노드와 상기 제 4 노드의 사이에는 제 2 인덕터(Second Inductor)가 더 배치되는 플라즈마 디스플레이 장치.A first inductor is further disposed between the first node and the second node, and a second inductor is further disposed between the third node and the fourth node. . 제 8 항에 있어서,The method of claim 8, 상기 제 1 인덕터의 인덕턴스(Inductance)는 상기 제 1 케이블의 인덕턴스보다 크고, 상기 제 2 인덕터의 인덕턴스는 상기 제 2 케이블의 인덕턴스보다 큰 플라즈마 디스플레이 장치.The inductance of the first inductor is greater than the inductance of the first cable, and the inductance of the second inductor is greater than the inductance of the second cable.
KR1020090046525A 2009-05-27 2009-05-27 Plasma display apparatus KR20100128082A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090046525A KR20100128082A (en) 2009-05-27 2009-05-27 Plasma display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090046525A KR20100128082A (en) 2009-05-27 2009-05-27 Plasma display apparatus

Publications (1)

Publication Number Publication Date
KR20100128082A true KR20100128082A (en) 2010-12-07

Family

ID=43505083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090046525A KR20100128082A (en) 2009-05-27 2009-05-27 Plasma display apparatus

Country Status (1)

Country Link
KR (1) KR20100128082A (en)

Similar Documents

Publication Publication Date Title
US20080316147A1 (en) Methods for resetting and driving plasma display panels in which address electrode lines are electrically floated
KR100612234B1 (en) Plasma display device
EP1901272A2 (en) Plasma display apparatus
KR20100128082A (en) Plasma display apparatus
KR100730153B1 (en) Energy recovery circuit of display panel and driving apparatus therewith
US7768478B2 (en) Plasma display apparatus
US20080018564A1 (en) Plasma display apparatus and method of driving the same
US7737920B2 (en) Plasma display apparatus
KR100877820B1 (en) Plasma Display Apparatus
KR100800521B1 (en) Plasma display apparatus and driving method thereof
US8044889B2 (en) Plasma display device
US20080007489A1 (en) Apparatus for driving plasma display panel
US20080297447A1 (en) Display device
KR100364397B1 (en) Plasma Display Panel of uniformity Driving Circuit
KR100511791B1 (en) Apparatus And Method of Driving Plasma Display Panel
US7924241B2 (en) Plasma display apparatus and method of driving the same
US8253658B2 (en) Plasma display apparatus including an address electrode being electrically floated in a sustain period
KR100820659B1 (en) Plasma Display Apparatus
US20100026672A1 (en) Circuit for driving a plasma display panel
KR20040098265A (en) Plasma Display Panel Module
EP1901271A1 (en) Plasma display apparatus
CN1971821A (en) Plasma display panel
KR20100127600A (en) Plasma display apparatus
KR20110042797A (en) Plasma display apparatus
KR20090061512A (en) Plasma display apparatus

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination