KR20100119352A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20100119352A
KR20100119352A KR1020090038432A KR20090038432A KR20100119352A KR 20100119352 A KR20100119352 A KR 20100119352A KR 1020090038432 A KR1020090038432 A KR 1020090038432A KR 20090038432 A KR20090038432 A KR 20090038432A KR 20100119352 A KR20100119352 A KR 20100119352A
Authority
KR
South Korea
Prior art keywords
board assembly
electrode
voltage
voltage waveform
buffer board
Prior art date
Application number
KR1020090038432A
Other languages
English (en)
Inventor
쿠니오 타카야마
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020090038432A priority Critical patent/KR20100119352A/ko
Priority to US12/771,044 priority patent/US20100328296A1/en
Priority to CN2010101703896A priority patent/CN101877205B/zh
Publication of KR20100119352A publication Critical patent/KR20100119352A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명의 일 실시예는 저렴한 코스트로 PDP의 수직방향 휘도의 균일성을 향상시키는 플라즈마 디스플레이 장치에 관한 것이다. 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치는, 방전셀에서 어드레스전극과 교차하면서 서로 나란하게 배치되는 X전극과 Y전극을 가지는 플라즈마 디스플레이 패널(PDP), 상기 PDP의 Y전극을 제어하는 Y보드 어셈블리, 상기 Y보드 어셈블리에 연결되어, 상기 Y전극에 스캔 전압 파형 및 서스테인 전압 파형을 인가하는 스캔IC를 실장하는 Y버퍼보드 어셈블리, 및 상기 Y버퍼보드 어셈블리에 실장되어, 그라운드 전압을 상기 Y보드 어셈블리에 공급하여 상기 서스테인 전압 파형의 오버슈팅을 방지하는 전류공급소자를 포함한다.
분리스위치, 오버슈팅, 전류공급소자, 서스테인 전압 파형, 수직방향, 휘도

Description

플라즈마 디스플레이 장치 {PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이 장치에 관한 것으로서, 보다 상세하게는 패널 휘도의 균일성을 향상시키는 플라즈마 디스플레이 장치에 관한 것이다.
일례를 들어 설명하면, 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(PDP)을 구동하는 X전극, Y전극 및 A전극을 각각 제어하는 X보드 어셈블리, Y보드 어셈블리, 및 어드레스버퍼보드 어셈블리를 포함한다. Y전극을 제어하는 Y보드 어셈블리는 서스테인 회로부와 스캔IC 회로부를 하나의 기판에 배치함으로써 서스테인 전압 파형 인가시 전류의 경로를 짧게 형성한다. 이 경우, 서스테인 전압 파형의 왜곡이 감소되고, 이로 인하여 패널 휘도의 균일성이 향상된다.
그러나 서스테인 회로부는 큰 전류에 작용하는 대형 IGBT(Insulated Gate Bipolar Transistor) 및 대형 FET(Field Effect Transistor)를 사용하고, 스캔IC 회로부는 표면실장소자(SMD; Surface Mount Devices)를 사용하므로, 서로 다른 구조의 소자들을 하나의 기판 상에 배치시키게 되면 인쇄회로보드 어셈블리(PBA)의 제조 공정이 복잡해진다.
Y보드 어셈블리가 PDP의 단변 측에 수직 방향으로 배치되어 연결된다. 따라 서 대형 PDP에서, 서스테인 전압 파형을 인가하는 전류의 경로, 즉 Y보드 어셈블리에서 Y전극에 이르는 전류 경로의 길이는 PDP의 수직방향 위치에 따라 큰 차이를 가진다.
즉, 수직방향에서 PDP의 중앙 부근에서는 전류의 경로가 짧고 양끝으로 갈수록 전류의 경로가 더 길어진다. 따라서 PDP의 수직방향 중앙에서 양끝으로 가면서 Y서스테인 전압 파형의 왜곡이 커지고, 링깅(ringing) 및 오버슈팅(overshooting)이 심해진다.
Y서스테인 전압 파형의 최대폭(peak to peak) 전압(YVs(pk-pk))은 PDP의 수직방향의 위치에 의존하는 것을 확인할 수 있다(도5의 (a) 참조). 또한 이로 인하여, PDP의 수직방향의 휘도(L) 분포가 불균일하게 되는 것을 확인 할 수 있다.
본 발명의 일 실시예는 저렴한 코스트로 PDP의 수직방향 휘도의 균일성을 향상시키는 플라즈마 디스플레이 장치에 관한 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치는, 방전셀에서 어드레스전극과 교차하면서 서로 나란하게 배치되는 X전극과 Y전극을 가지는 플라즈마 디스플레이 패널(PDP), 상기 PDP의 Y전극을 제어하는 Y보드 어셈블리, 상기 Y보드 어셈블리에 연결되어, 상기 Y전극에 스캔 전압 파형 및 서스테인 전압 파형을 인가하는 스캔IC를 실장하는 Y버퍼보드 어셈블리, 및 상기 Y버퍼보드 어셈블리에 실장 되어, 그라운드 전압을 상기 Y보드 어셈블리에 공급하여 상기 서스테인 전압 파형의 오버슈팅을 방지하는 전류공급소자를 포함한다.
상기 Y보드 어셈블리는, 상기 전류공급소자로부터 상기 그라운드전압을 공급받는 분리스위치를 실장할 수 있다.
상기 전류공급소자는, 상기 Y버퍼보드 어셈블리의 그라운드패턴에 애노드단자로 연결되는 다이오드 및 상기 다이오드의 캐소드단자에 드레인단자를 연결하고 소스단자에 OUTL 전압을 연결하는 FET를 포함할 수 있다.
상기 OUTL 전압은, 상기 서스테인 전압 파형 출력시의 기준전위이며, 상기 분리스위치의 소스단자가 접속되는 접점의 전위일 수 있다.
상기 전류공급소자는, 상기 Y버퍼보드 어셈블리의 그라운드패턴에 컬렉터단자로 연결되고 에미터단자에 OUTL 전압을 연결하는 RB-IGBT를 포함할 수 있다.
상기 전류공급소자는, 상기 Y버퍼보드 어셈블리의 그라운드패턴과 서스테인 전압 파형의 전원라인 사이에 개재되는 커패시터를 포함할 수 있다.
상기 전류공급소자는, 상기 커패시터에 캐소드단자를 연결하고 OUTL 전압에 애노드단자를 연결하는 다이오드를 포함할 수 있다.
상기 Y버퍼보드 어셈블리는, 그라운드패턴을 포함하며, 상기 그라운드패턴은, 세트 스크류를 통하여 샤시 베이스에 그라운드 될 수 있다.
이와 같이 본 발명의 일 실시예에 따르면, Y버퍼보드 어셈블리에 전류공급소자를 실장하여 그라운드 전압을 Y보드 어셈블리에 공급하므로 Y전극의 서스테인 전 압 파형의 최대폭(peak to peak) 전압(Vs(pk-pk))을 균일하게 하는 효과가 있다.따라서 Y전극의 서스테인 전압 파형의 오버슈팅이 방지되어 PDP의 수직방향 휘도분포가 균일하게 된다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 장치의 구성도이다. 도1을 참조하면, 제1 실시예에 따른 플라즈마 디스플레이 장치는 화상을 구현하는 PDP(10)와, PDP(10)를 구동할 수 있도록 구성되어 PDP(10)에 전기적으로 연결되는 회로보드 어셈블리들을 포함한다.
예를 들면, PDP(10)는 화상을 구현하기 위하여 방전셀(DC)에서 플라즈마 방전을 일으키도록 배치되는 어드레스전극(14), 어드레스전극(14)과 교차하면서 서로 평행하게 배치되는 X전극(11)과 Y전극(12)을 포함한다. 방전셀(DC)은 공지의 구성이 적용될 수 있으므로 방전셀(DC)의 구체적인 구성에 대한 설명을 생략한다.
회로보드 어셈블리들은 PDP(10)의 구동에 관련하는 기능들을 분담하여 각각 수행하도록 복수 개로 형성된다. 예를 들면, 회로보드 어셈블리들은 X전극(11)을 제어하는 X보드 어셈블리(21), Y전극(12)을 제어하는 Y보드 어셈블리(22)와 Y버퍼보드 어셈블리(23), 및 어드레스전극(14)을 제어하는 어드레스버퍼보드 어셈블리(24)를 포함한다.
X보드 어셈블리(21)는 유연회로(41)로 PDP(10)의 X전극들(11)에 연결되어 서스테인 전압 파형을 인가한다. 어드레스버퍼보드 어셈블리(24)는 TCP(42)로 어드레스전극(14)에 연결되어 어드레스 전압 파형을 인가한다.
Y보드 어셈블리(22)는 유연회로(43)로 PDP(10)의 Y전극들(12)에 연결되어 스캔 전압 파형 및 서스테인 전압 파형을 인가한다. 이때, Y보드 어셈블리(22)는 연결부재(44)를 통하여 Y버퍼보드 어셈블리(23)에 전기적으로 연결되며, 유연회로(43)가 Y버퍼보드 어셈블리(23)와 PDP(10)를 서로 연결한다.
또한 회로보드 어셈블리들은 X보드, Y보드, Y버퍼보드, 어드레스버퍼보드 어셈블리들(21, 22, 23, 24)을 제어 및 전원을 공급하는 것으로서, 도시 생략된 제어보드 어셈블리와 전원보드 어셈블리를 더 포함한다.
PDP(10)의 구동에 대하여 개략적으로 설명하면, 리셋 기간에서 Y전극(12)에 인가되는 리셋 전압 파형에 의하여 리셋 방전이 일어난다. 리셋 기간에 이어지는 스캔 기간에서 Y전극(12)에 인가되는 스캔 전압 파형과 어드레스전극(14)에 인가되는 어드레스 전압 파형에 의하여 어드레스 방전이 일어난다. 그 후, 서스테인 기간에서 X전극(11)과 Y전극(12)에 인가되는 서스테인 전압 파형에 의하여 서스테인 방전이 일어난다.
X전극(11)과 Y전극(12)은 서스테인 방전에 필요한 서스테인 전압 파형을 인 가하는 전극의 역할을 한다. Y전극(12)은 리셋 전압 파형 및 스캔 전압 파형을 인가하는 전극의 역할을 한다. 어드레스전극(14)은 어드레스 전압 파형을 인가하는 전극의 역할을 한다. X전극(11), Y전극(12) 및 어드레스전극(14)은 각각에 인가되는 전압 파형에 따라 그 역할을 다르게 할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
도2는 도1의 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다. 도2를 참조하면, Y버퍼보드 어셈블리(23)는 PDP(10)에 연결되는 유연회로(43)의 일단이 연결되는 커넥터(45)와 Y보드 어셈블리(22) 및 인접한 위치에 장착되는 또 다른 Y버퍼보드 어셈블리(23)에 연결되는 커넥터(미도시)를 구비한다.
또한, Y버퍼보드 어셈블리(23)는 세트 스크류(S)에 의하여 샤시 베이스(미도시)에 장착되는 장착홀(46) 주위에 그라운드 패턴(47)을 형성한다. Y버퍼보드 어셈블리(23)를 샤시 베이스에 장착하는 경우, 그라운드 패턴(47)은 세트 스크류(S) 및 샤시 베이스의 보스(미도시)에 전기적으로 연결되어 그라운드 된다.
Y전극(12)을 제어하는 구성에 있어서, Y보드 어셈블리(22)는 큰 전류에 작용하는 대형 IGBT 및 대형 FET를 사용하는 서스테인 회로부(51)를 구성한다. Y버퍼보드 어셈블리(23)는 스캔IC(53)와 같은 SMD를 사용하는 스캔IC 회로부(52)를 구비한다. 서스테인 회로부(51)와 스캔IC 회로부(52)는 공지의 기술을 적용할 수 있으므로 이에 대한 구체적인 설명을 생략한다.
또한, Y보드 어셈블리(22)는 서스테인 회로부(51)와 스캔IC 회로부(52)를 서로 연결하는 분리스위치(54)를 더 구비한다. Y버퍼보드 어셈블리(23)는 그라운드 패턴(47)에 형성되는 그라운드 전압을 분리스위치(54)에 공급하여 서스테인 전압 파형의 오버슈팅을 방지하는 전류공급소자를 실장한다.
분리스위치(54)는 OUTL 전압이 0볼트 내지 서스테인 전압(Vs) 레벨의 범위 내에 있을 때, 온(on)으로 작동한다. 따라서 전류공급소자는, 전류공급소자의 게이트 신호를 분리스위치(54)의 게이트 신호로 사용할 수 있도록 구성된다.
제1 실시예에서, 전류공급소자는 다이오드(61)와 FET(62)를 포함한다. 다이오드(61)는 Y버퍼보드 어셈블리(23)의 그라운드패턴(47)에 애노드단자로 연결되어 그라운드 전압을 캐소드단자로 전달한다. FET(62)는 다이오드(61)의 캐소드단자에 드레인단자로 연결되고 소스단자를 OUTL 전압에 연결한다. 그리고 FET(62)의 게이트단자는 분리스위치(54)의 게이트 신호를 사용하도록 분리스위치(54)의 게이트단자에 연결(미도시)될 수 있다.
OUTL 전압은 서스테인 전압 파형을 출력할 때의 기준전위이고, 서스테인 전압 파형 출력시, OUTL 전압은 0볼트 레벨에서 서스테인 전압(Vs) 레벨의 범위(0~Vs) 내에 변화한다. 따라서 Y버퍼보드 어셈블리(23) 상의 OUTL 전압이 0~Vs 범위를 넘지 않게 된다. 이로 인하여, Y서스테인 전압 파형의 왜곡이 줄어들며, PDP(10)의 수직방향 휘도의 균일성이 향상될 수 있다.
이하 본 발명의 다양한 실시예들을 설명하며, 제1 실시예와 비교하여 서로 동일한 구성에 대하여 설명을 생략하고 서로 다른 구성에 대하여 설명한다.
도3은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 장치에서 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다. 도3을 참조하면, 제1 실시예에서 전 류공급소자는 다이오드(61)와 FET(62)로 구성되고, 제2 실시예에서 전류공급소자는 RB-IGBT(Reverse Blocking IGBT)(71)로 구성된다.
RB-IGBT(71)는 Y버퍼보드 어셈블리(223)의 그라운드패턴(47)에 컬렉터단자로 연결되고, 에미터단자에 OUTL 전압을 연결한다. 그리고 RB-IGBT(71)의 게이트단자는 분리스위치(54)의 게이트 신호를 사용하도록 분리스위치(54)의 게이트단자에 연결(미도시)될 수 있다.
도4는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 장치에서 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다. 도4를 참조하면, 제1, 제2 실시예의 전원공급소자는 OUTL 전압이 그라운드 전압 이하로 떨어지는 것을 방지하며, 제3 실시예의 전원공급소자는 OUTL 전압이 서스테인 전압(Vs) 이상으로 올라가는 것을 방지한다.
제3 실시예의 전류공급장치는 케패시터(81)와 다이오드(82)를 포함한다. 커패시터(81)는 Y버퍼보드 어셈블리(323)의 그라운드패턴(47)과 서스테인 전압(Vs) 펄스의 전원라인 사이에 개재되어, 전원라인에서 서스테인 전압(Vs)의 변동을 억제한다.
다이오드(82)는 서스테인 전압(Vs)의 전원라인에 연결되는 커패시터(81) 측에 캐소드단자를 연결하고 OUTL 전압에 애노드단자를 연결한다. 이와 같이 커패시터(81)를 삽입한 제3 실시예는 제1, 제2 실시예에 비하여, 전원라인의 서스테인 전압(Vs) 변동을 억제하므로 Y서스테인 전압 파형의 왜곡을 줄이는데 더 효과적일 수 있다.
한편, 제1 내지 제3 실시예의 전류공급장치는 각각 독립된 구성으로 적용될 수 있고, 2가지 또는 3가지를 조합하여 기설명된 바와 같은 작용 효과를 구현할 수 있다.
도5는 본 발명의 실시예들과 종래기술에서 Y서스테인 전압 파형의 최대폭(peak to peak) 전압과 휘도의 관계를 도시한 그래프이다. (a)는 본 발명의 실시예에 기재된 전류공급소자를 구비하는 않은 상태에서 PDP의 수직방향에 대한 최대폭 전압과 휘도를 측정한 결과이고, (b)는 본 발명의 실시예에 기재된 전류공급소자를 구비한 상태에서 PDP의 수직방향에 대한 최대폭 전압과 휘도를 측정한 결과이다.
도5의 (a)를 참조하면, Y서스테인 전압 파형의 최대폭(peak to peak) 전압(YVs(pk-pk))이 PDP의 수직방향의 위치에 크게 의존하고, 이로 인하여, PDP의 수직방향의 휘도(L) 분포가 불균일하게 나타난다.
이에 비하여, 도5의 (b)를 참조하면, Y서스테인 전압 파형의 최대폭(peak to peak) 전압(YVs(pk-pk))이 PDP(10)의 수직방향의 위치에 의존하는 정도가 작아지고, 이로 인하여, PDP(10)의 수직방향의 휘도(L) 분포가 더 균일하게 나타난다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 장치의 구성도이다.
도2는 도1의 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다.
도3은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 장치에서 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다.
도4는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 장치에서 Y보드 어셈블리 및 Y버퍼보드 어셈블리의 구성도이다.
도5는 본 발명의 실시예들과 종래기술에서 Y서스테인 전압 파형의 최대폭(peak to peak) 전압과 휘도의 관계를 도시한 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : PDP 14 : 어드레스전극
11, 12 : X, Y전극 21, 22 : X, Y보드 어셈블리
23, 223, 323 : Y버퍼보드 어셈블리 24 : 어드레스버퍼보드 어셈블리
41, 43 : 유연회로 44 : 연결부재
45 : 커넥터 46 : 장착홀
47 : 그라운드 패턴 51 : 서스테인 회로부
52 : 스캔IC 회로부 53 : 스캔IC
54 : 분리스위치 61, 82 : 다이오드
62 : FET 71 : RB-IGBT
81 : 케패시터 S : 세트 스크류

Claims (8)

  1. 방전셀에서 어드레스전극과 교차하면서 서로 나란하게 배치되는 X전극과 Y전극을 가지는 플라즈마 디스플레이 패널(PDP);
    상기 PDP의 Y전극을 제어하는 Y보드 어셈블리;
    상기 Y보드 어셈블리에 연결되어, 상기 Y전극에 스캔 전압 파형 및 서스테인 전압 파형을 인가하는 스캔IC를 실장하는 Y버퍼보드 어셈블리; 및
    상기 Y버퍼보드 어셈블리에 실장되어, 그라운드 전압을 상기 Y보드 어셈블리에 공급하여 상기 서스테인 전압 파형의 오버슈팅을 방지하는 전류공급소자를 포함하는 플라즈마 디스플레이 장치.
  2. 제1 항에 있어서,
    상기 Y보드 어셈블리는,
    상기 전류공급소자로부터 상기 그라운드전압을 공급받는 분리스위치를 실장하는 플라즈마 디스플레이 장치.
  3. 제2 항에 있어서,
    상기 전류공급소자는,
    상기 Y버퍼보드 어셈블리의 그라운드패턴에 애노드단자로 연결되는 다이오드 및
    상기 다이오드의 캐소드단자에 드레인단자를 연결하고 소스단자에 OUTL 전압을 연결하는 FET를 포함하는 플라즈마 디스플레이 장치.
  4. 제3 항에 있어서,
    상기 OUTL 전압은,
    상기 서스테인 전압 파형 출력시의 기준전위이며, 상기 분리스위치의 소스단자가 접속되는 접점의 전위인 플라즈마 디스플레이 장치.
  5. 제2 항에 있어서,
    상기 전류공급소자는,
    상기 Y버퍼보드 어셈블리의 그라운드패턴에 컬렉터단자로 연결되고 에미터단자에 OUTL 전압을 연결하는 RB-IGBT를 포함하는 플라즈마 디스플레이 장치.
  6. 제2 항에 있어서,
    상기 전류공급소자는,
    상기 Y버퍼보드 어셈블리의 그라운드패턴과 서스테인 전압 파형의 전원라인 사이에 개재되는 커패시터를 포함하는 플라즈마 디스플레이 장치.
  7. 제6 항에 있어서,
    상기 전류공급소자는,
    상기 전원라인에 연결되는 상기 커패시터 측에 캐소드단자를 연결하고 OUTL 전압에 애노드단자를 연결하는 다이오드를 포함하는 플라즈마 디스플레이 장치.
  8. 제2 항에 있어서,
    상기 Y버퍼보드 어셈블리는 그라운드패턴을 포함하며,
    상기 그라운드패턴은 세트 스크류를 통하여 샤시 베이스에 그라운드 되는 플라즈마 디스플레이 장치.
KR1020090038432A 2009-04-30 2009-04-30 플라즈마 디스플레이 장치 KR20100119352A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020090038432A KR20100119352A (ko) 2009-04-30 2009-04-30 플라즈마 디스플레이 장치
US12/771,044 US20100328296A1 (en) 2009-04-30 2010-04-30 Plasma display device
CN2010101703896A CN101877205B (zh) 2009-04-30 2010-04-30 等离子体显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090038432A KR20100119352A (ko) 2009-04-30 2009-04-30 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20100119352A true KR20100119352A (ko) 2010-11-09

Family

ID=43019746

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090038432A KR20100119352A (ko) 2009-04-30 2009-04-30 플라즈마 디스플레이 장치

Country Status (3)

Country Link
US (1) US20100328296A1 (ko)
KR (1) KR20100119352A (ko)
CN (1) CN101877205B (ko)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002032056A (ja) * 2000-07-18 2002-01-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
KR100400007B1 (ko) * 2001-06-22 2003-09-29 삼성전자주식회사 전력 회수율을 개선한 플라즈마 디스플레이 패널 구동장치 및 방법
JP4661028B2 (ja) * 2003-04-28 2011-03-30 パナソニック株式会社 プラズマディスプレイ装置
KR100709197B1 (ko) * 2005-10-18 2007-04-18 삼성에스디아이 주식회사 플라즈마 디스플레이 장치 및 보강 부재
TWI277929B (en) * 2005-10-19 2007-04-01 Chunghwa Picture Tubes Ltd Method and apparatus for driving plasma display panel to improve characteristic thereof using multi-discharge phenomenon
KR100787446B1 (ko) * 2006-03-14 2007-12-26 삼성에스디아이 주식회사 디스플레이 패널의 구동장치 및 그 구동방법
KR100839370B1 (ko) * 2006-11-07 2008-06-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
JP2008197426A (ja) * 2007-02-14 2008-08-28 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置およびプラズマディスプレイ装置用駆動回路

Also Published As

Publication number Publication date
CN101877205B (zh) 2013-01-02
CN101877205A (zh) 2010-11-03
US20100328296A1 (en) 2010-12-30

Similar Documents

Publication Publication Date Title
CN108039148B (zh) 一种显示面板和电子设备
US7372438B2 (en) Electroluminescent display
JP4115982B2 (ja) プラズマディスプレイパネルのスイッチング回路、及びプラズマディスプレイパネルの駆動装置
US9916788B2 (en) Organic electroluminescent display device
KR960038719A (ko) 플라즈마 디스플레이 패널의 구동회로
CN109037279A (zh) 一种显示面板
EP0701239A2 (en) Driving circuit for sequentially discharging and driving a plurality of plasma channels
JP2902019B2 (ja) 気体放電表示パネルの駆動方法および装置
EP1437756A3 (en) Field emission display having gate plate
KR20100119352A (ko) 플라즈마 디스플레이 장치
KR101138423B1 (ko) 전계방출장치 및 그의 구동 방법
KR20060089343A (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100536223B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100445432B1 (ko) 플라즈마 디스플레이 패널의 구동 회로 및 그 방법
KR100648726B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 장치
JP4395918B2 (ja) 電界放出型電子放出装置および電界放出型表示装置
JP2007328179A (ja) プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動回路
KR100733979B1 (ko) 디스플레이장치
KR200235340Y1 (ko) 플라즈마디스플레이패널의에이징검사대
KR100430085B1 (ko) 평판 디스플레이 패널 및 그 구동방법
KR101016672B1 (ko) 서지 제어 회로 및 이를 이용한 전자 방출 표시 장치
KR100670179B1 (ko) 플라즈마 표시 장치
KR101031256B1 (ko) 플라즈마 디스플레이 장치
KR20070073494A (ko) 플라즈마 디스플레이 장치
KR100731725B1 (ko) 전자계방지수단을 포함하는 능동소자표시장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid