KR20100077228A - 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치 - Google Patents

어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치 Download PDF

Info

Publication number
KR20100077228A
KR20100077228A KR1020080135122A KR20080135122A KR20100077228A KR 20100077228 A KR20100077228 A KR 20100077228A KR 1020080135122 A KR1020080135122 A KR 1020080135122A KR 20080135122 A KR20080135122 A KR 20080135122A KR 20100077228 A KR20100077228 A KR 20100077228A
Authority
KR
South Korea
Prior art keywords
voltage
address
driving
address electrode
control signal
Prior art date
Application number
KR1020080135122A
Other languages
English (en)
Inventor
김정호
윤효상
권태호
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080135122A priority Critical patent/KR20100077228A/ko
Priority to US12/634,227 priority patent/US8368682B2/en
Priority to TW098145613A priority patent/TW201033967A/zh
Publication of KR20100077228A publication Critical patent/KR20100077228A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

어드레스 구동 회로는 구동 소자부 및 에너지 회수 회로를 포함한다. 구동 소자부는 어드레스 구간 동안 구동 제어 신호들에 응답하여 어드레스 전극을 어드레스 전압 또는 기준 전압으로 구동시킨다. 에너지 회수 회로는 어드레스 구간 동안 스위칭 제어 신호들에 응답하여 어드레스 전극이 제1 중간 전압 및 제2 중간 전압의 적어도 두개의 중간 전압들을 거쳐서 어드레스 전압 또는 기준 전압으로 천이되도록 어드레스 전극에 충전된 전압을 회수하여 충전한다.

Description

어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치{Address driving circuit and plasma display apparatus having the same}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 플라즈마 표시 장치에 관한 것이다.
플라즈마 표시 장치는 근래에 들어서 각광바고 있는 평판 디스플레이 장치 중의 하나이다. 플라즈마 표시 장치의 디스플레이 패널에는, 복수의 전극이 형성된 두 기판 사이의 공간을 격벽에 의해 분리함으로써 형성되는 다수의 방전 셀이 구비된다. 각각의 방전셀은 플라즈마 디스플레이 패널의 각 픽셀에 대응된다. 복수의 전극을 통해서 각각의 방전셀에 구동 전압을 인가하면 각 방전셀에는 방전에 의한 진공 자외선이 발생된다. 그 진공 자외선은 일정한 패턴으로 형성된 형광체를 여기시켜 가시광선을 발생시키고, 플라즈마 디스플레이 패널은 그 가시 광선을 이용하여 입력 영상 데이터에 상응하는 화면을 표시한다.
하지만 플라즈마 표시 장치는 고전압을 사용하여 전극을 구동시키므로 이에 따른 방열 문제, 에너지 효율 문제 및 전자기파 간섭 등의 문제 등 이 발생한다.
이에 따라, 본 발명의 일 목적은 어드레스 구간에서 전자기 간섭(EMI)을 저감시키고 에너지 효율을 높일 수 있는 어드레스 구동 회로를 제공하는데 있다.
본 발명의 일 목적은 상기 어드레스 구동 회로를 포함하는 플라즈마 디스플레이 표시 장치를 제공하는데 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 어드레스 구동 회로는 구동 소자부 및 에너지 회수 회로를 포함한다. 상기 구동 소자부는 어드레스 구간 동안 구동 제어 신호들에 응답하여 어드레스 전극을 어드레스 전압 또는 기준 전압으로 구동시킨다. 상기 에너지 회수 회로는 상기 어드레스 구간 동안 스위칭 제어 신호들에 응답하여 상기 어드레스 전극이 제1 중간 전압 및 제2 중간 전압의 적어도 두개의 중간 전압들을 거쳐서 상기 어드레스 전압 또는 상기 기준 전압으로 천이되도록 상기 어드레스 전극에 충전된 전압을 회수하여 충전한다.
실시예에 있어서, 상기 에너지 회수 회로는 상기 어드레스 전극이 상기 기준 전압으로부터 상기 어드레스 전압으로 상승 천이되는 경우에는, 제1 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 기준 전압으로부터 상기 제1 중간 전압까지 상승시키고, 제2 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 제1 중간 전압으로부터 상기 제2 중간 전압까지 상승시킬 수 있다.
실시예에 있어서, 상기 에너지 회수 회로는 상기 어드레스 전극이 상기 어드 레스 전압으로부터 상기 기준 전압으로 하강 천이되는 경우에는, 제2 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 어드레스 전압으로부터 상기 제2 중간 전압까지 하강시키고, 제1 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 제2 중간 전압으로부터 상기 제1 중간 전압까지 하강시킬 수 있다.
실시예에 있어서, 상기 에너지 회수 회로는 상기 어드레스 전극에 연결되고, 제1 스위칭 제어 신호를 인가받는 제1 스위칭 소자, 상기 어드레스 전극에 연결되고 상기 제1 스위칭 소자와 병렬로 연결되며, 제2 스위칭 제어 신호를 인가받는 제2 스위칭 소자, 상기 제1 스위칭 소자에 연결되고 상기 어드레스 전극에 충전된 전압을 회수하는 제1 에너지 회수 커패시터 및 상기 제2 스위칭 소자에 연결되고, 상기 어드레스 전극에 충전된 전압을 회수하는 제2 에너지 회수 커패시터를 포함할 수 있다.
상기 어드레스 전극이 상기 기준 전압으로부터 상기 제1 중간 전압으로 상승 천이하는데 걸리는 시간은 상기 제1 스위칭 제어 신호에 응답하는 상기 제1 스위칭 소자가 턴 온 되는 시간에 의하여 결정되고, 상기 어드레스 전극이 상기 제1 중간 전압으로부터 상기 제2 중간 전압으로 상승 천이하는데 걸리는 시간은 상기 제2 스위칭 제어 신호에 응답하는 상기 제2 스위칭 소자가 턴 온 되는 시간에 의하여 결정될 수 있다.
상기 제1 스위칭 소자 및 상기 제2 스위칭 소자는 대칭형 이중 확산 모스 트랜지스터로 구성될 수 있다.
실시예에 있어서, 상기 구동 소자부는 상기 어드레스 전압 레벨을 가지는 제 1 전원 전압에 연결되고, 제1 구동 제어 신호에 응답하여 상기 어드레스 전극을 상기 어드레스 전압으로 풀업 구동시키는 제1 구동 소자 및 상기 기준 전압 레벨을 가지는 제2 전원 전압에 연결되고, 제2 구동 제어 신호에 응답하여 상기 어드레스 전극을 상기 기준 전압으로 풀 다운 구동시키는 제2 구동 소자를 포함할 수 있다.
실시예에 있어서, 상기 어드레스 구동 회로는 상기 구동 제어 신호들 및 상기 스위칭 제어 신호들을 생성하여 제공하는 제어부를 더 포함할 수 있다.
또한 상기 어드레스 구동 회로는 상기 스위칭 제어 신호들의 지연 시간을 조절하여 지연 스위칭 제어 신호들로 제공하는 지연부를 더 포함할 수 있고, 상기 스위칭 제어 신호들이 지연 시간에 의하여 상기 어드레스 전압으로부터 상기 제2 중간 전압으로 하강 천이하는 시간과 상기 제2 중간 전압으로부터 상기 제1 중간 전압으로 하강 천이하는 시간이 결정될 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여 본 발명의 일 실시예에 따른 플라즈마 표시 장치는 어드레스 전극이 구비된 디스플레이 패널 및 어드레스 구동부를 포함한다. 상기 어드레스 구동부는 에너지 회수 회로를 구비하고, 제어 신호들에 응답하여 상기 에너지 회수회로에 저장된 전압을 이용하여 상기 어드레스 전극의 전압을 기준 전압으로부터 제1 및 제2 중간 전압들을 거쳐 어드레스 전압으로 구동시키거나 상기 어드레스 전극의 전압을 상기 에너지 회수부로 회수하여 상기 어드레스 전압으로부터 상기 제1 및 제2 중간 전압들을 거쳐 상기 기준 전압으로 구동시킨다.
본 발명의 실시예들에 따르면, 에너지 회수 회로를 이용하여 어드레스 전극을 적어도 두 개의 중간 전압들을 거쳐서 고전압 또는 저전압으로 구동함으로써 에너지 효율을 높일 수 있고, 또한 EMI를 감소시킬 수 있다.
본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 구성요소에 대해 사용하였다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있 을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하 게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 플라즈마 표시 장치를 나태는 블록도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 플라즈마 표시 장치(10)는 타이밍 컨트롤러(20), 스캔 구동부(30), 서스테인 구동부(40), 어드레스 구동부(100), 플라즈마 디스플레이 패널(50) 및 구동 전압 발생기(60)를 포함한다.
플라즈마 디스플레이 패널(50)은 리셋(reset) 구간, 어드레스(address) 구간, 서스테인(sustain) 구간에서 어드레스 전극들(A1 내지 Am), 스캔 전극들(Y1 내지 Yn) 및 서스테인 전극들(X1 내지 Xn)에 각각 구동 전압들을 공급하여 불휘발성 가스를 포함하는 방전 공간상에서 기체방전을 발생시켜 화상을 표현한다. 어드레스 구동부(또는 데이터 구동부라고도 함,100)는 후면 패널(미도시)에 형성된 어드레스 전극들(A1 내지 Am)에 데이터를 공급한다. 스캔 구동부(30)는 전면 패널(미도시)에 형성된 스캔 전극들(Y1 내지 Yn)에 펄스 전압들을 인가하여 스캔 전극들(Y1 내지 Yn)을 구동한다. 서스테인 구동부(40)는 전면 패널(미도시)에 형성된 서스테인 전극들(X1 내지 Xn)을 구동한다. 타이밍 컨트롤러(20)는 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)에 제어 신호들(CTRA, CTRY, CRRX)을 공급하여 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)를 제어한다. 구동 전압 발생기(60)는 타이밍 컨트롤러(20), 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)에 구동 전압을 공급한다.
이하 본 발명의 일 실시예에 따른 플라즈마 표시 장치(10)의 구성 및 작용을 상세히 설명한다.
플라즈마 디스플레이 패널(50)은 도시하지는 않았으나 전면 패널(미도시)과 후면 패널(미도시)이 불활성 가스를 포함하는 방전 공간을 사이에 두고 일정한 간격으로 합착되고, 전면 패널에는 복수의 전극들 예를 들어 스캔 전극들(Y1 내지 Yn) 및 서스테인 전극들(X1 내지 Xn)이 쌍을 이뤄 형성되고, 후면 패널(미도시)에는 스캔 전극들(Y1 내지 Yn) 및 서스테인 전극들(X1 내지 Xn)과 교차되도록 어드레스 전극들(A1 내지 Am)이 형성된다.
어드레스 구동부(100)는 미리 설정된 서브 필드 패턴에 따라 매핑된 데이터를 공급받는다. 어드레스 구동부(100)는 타이밍 컨트롤러(20)의 제어하에 데이터를 샘플링하고 래치한 다음, 래치된 데이터를 어드레스 전극들(X1 내지 Xm)에 공급한다.
스캔 구동부(30)는 타이밍 컨트롤러(20)의 제어 하에 리셋 구간 동안에는 스캔 전극들(Y1 내지 Yn)에 셋업 펄스 및 셋 다운 펄스를 공급한다. 스캔 구동부(30)는 셋업 펄스 및 셋 다운 펄스를 포함하는 리셋 파형이 스캔 전극들(Y1 내지 Yn)에 공급된 후 어드레스 구간 동안, 스캔 라인을 선택하기 위하여 스캔 전극들(Y1 내지 Yn)에 정극성의 스캔 기준 전압(Vsc)과 스캔 기준 전압(Vsc)으로부터 부극성의 스캔 전압(-Vy)으로 하강하는 스캔 펄스(SCN)를 순차적으로 인가한다. 또한 스캔 구동부(30)는 서스테인 구간 동안에 어드레스 구간에서 선택된 셀에서 서스테인 방전이 일어날 수 있게 하는 서스테인 펄스(SUS)를 스캔 전극들(Y1 내지 Yn)에 공급한 다.
서스테인 구동부(30)는 타이밍 컨트롤러(20)의 제어 하에 리셋 구간 내의 적어도 일부 구간 및 어드레스 구간 동안 서스테인 전압(Vs) 보다 낮은 레벨을 갖는 바이어스 전압을 서스테인 전극들(X1 내지 Xn)에 공급한 후, 서스테인 구간 동안 스캔 구동부(30)와 교대로 동작하여 서스테인 전압(Vs) 레벨의 서스테인 펄스(SUS)를 서스테인 전극들(X1 내지 Xn)에 공급한다.
타이밍 컨트롤러(20)는 수평 동기 신호(Hsync) 및 수직 동기 신호(Vsync)를 입력받고, 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)에 필요한 타이밍 제어 신호들(CTRA, CTRY, CRRX)을 발생하고, 발생된 타이밍 제어 신호들(CTRA, CTRY, CRRX)을 해당 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)에 공급하여 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)를 제어한다. 어드레스 구동부(100)에 인가되는 타이밍 제어 신호(CTRA)에는 데이터를 샘플링하기 위한 샘플링 클럭, 래치 제어 신호 및 어드레스 구동부(100) 내의 구동 회로 및 에너지 회수 회로를 제어하기 위한 제어 신호들이 포함된다. 스캔 구동부(30)에 인가되는 타이밍 제어 신호(CTRY)에는 스캔 구동부(30) 내의 에너지 회수 회로와 구동부를 제어하기 위한 제어 신호들이 포함된다. 서스테인 구동부(40)에 인가되는 타이밍 제어 신호(CTRX)에는 스캔 구동부(40) 내의 에너지 회수 회로와 구동부를 제어하기 위한 제어 신호들이 포함된다.
구동 전압 발생기(60)는 서스테인 전압(Vs), 스캔 기준 전압(Vsc), 어드레스 전압(Va), 기준 전압(Vg) 및 스캔 전압(-Vy) 등을 포함하는 어드레스 구동부(100), 스캔 구동부(30) 및 서스테인 구동부(40)에서 필요로 하는 각종 구동 전압들을 발생한다. 이러한 구동 전압들은 방전가스의 조성이나 방전셀의 구조에 따라 변할 수 있다.
도 2a는 도 1의 플라즈마 표시 장치에서 영상의 계조를 구현하기 위한 프레임을 설명하기 위한 도면이다.
도 2a를 참조하면, 본 발명의 일 실시예에 따른 플라즈마 표시 장치(10)에서 영상의 계조를 구현하기 위한 프레임은 발광횟수가 다른 여러 서브필드들로 나누어진다. 또한 도시하지는 않았지만 각 서브필드는 다시 모든 다시 모든 방전셀을 초기화시키기 위한 리셋 구간(Pr), 방전될 방전셀을 선택하기 위한 어드레스 구간(Pa) 및 방전횟수에 따라 계조를 구현하는 서스테인 구간(Ps)으로 다시 나누어지게 된다. 예를 들어 256 계조로 영상을 표시하고자 하는 경우 1/60 초에 해당하는 프레임기간(16.67ms)은 예컨대 도 2a와 같이 8개의 서브 필드들(SF1~SF8)로 나누어지게 되고, 8개의 서브 필드들(SF1~SF8) 각각은 리셋 구간, 어드레스 구간 및 서스테인 구간으로 다시 나누어지게 된다.
여기서, 각 서브필드의 리셋 구간은 각 서브필드마다 동일하다. 또한 방전될 방전셀을 선택하기 위한 어드레스 방전은 어드레스 전극(A)과 스캔 전극(Y) 사이의 전압차이에 의해 일어난다.
어드레스 구간에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다. 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 구간 내의 서스테인 방전 펄스의 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는 서브필드들의 가중치에따라 가변적으로 결정될 수 있다. 즉, 도 2a에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상으로 분할하여 플라즈마 디스플레이 패널을 구동시킬 수 있다. 또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드 6 에 할당된 계조도를 32에서 34 로 높일 수 있다.
도 2b는 도 2a의 하나의 서브필드 동안 도 1의 플라즈마 표시 장치의 구동 파형을 나타낸다.
각각의 서브 필드(SF)는 리셋 구간(Pr), 어드레스 구간(Pa) 및 서스테인 구간(Ps)으로 구분된다.
리셋 구간(Pr)에서는 스캔 전극(Y)에는 셋업 펄스와 셋다운 펄스가 인가된다. 이러한 셋업 펄스에 의하여 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 스캔 전극(Y)에 셋 다운 펄스가 인가되면 모든 방전셀에서 소 거방전이 발생하고. 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불필요한 전하를 소거시킨다.
어드레스 구간(Pa)에서 스캔 전극(Y)으로 부극성의 스캔 펄스(SCN)가 순차적으로 인가되고, 이와 동시에 상기 어드레스 전극(X)으로 어드레스 신호(DS)가 인가된다. 후술하겠지만 본 발명의 일 실시예에 따른 데이터 신호(DS)는 트랜지션 구간에서 적어도 두 개의 중간 전압들을 거친다. 이러한 스캔 펄스(SCP)와 데이터 신호(DS) 간의 전압 차와 리셋 구간(Pr)에 형성된 벽 전압에 의해 어드레스 방전이 발생되어 방전 셀이 선택된다. 한편 상기 셋 다운 펄스가 인가되는 구간과 어드레스 구간 동안에 서스테인 전극(X)에는 서스테인 전압을 유지하는 신호가 인가된다.
이러한 어드레스 구간(Pa) 이후의 서스테인 구간(Ps)에서 각각 스캔 전극(Y)과 서스테인 전극(X)에 교번적으로 서스테인 펄스(SUS)가 인가되어 스캔 전극(Y)과 서스테인 전극(X) 사이에 면방전 형태로 서스테인 방전, 즉 표시 방전이 발생된다. 도 2b는 도 1의 플라즈마 표시 장치(10)에서 하나의 방전 셀이 선택되는 경우를 나타낸다.
도 2b에 도시된 구동 파형들은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 하나의 실시예로서, 도 2b에 실시된 파형들에 의해 본 발명은 한정되지 아니한다. 도 2b에 도시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극에 인가될 수 있다. 또한 서스테인 펄스가 스캔 전극(Y)과 서스테인 전극(X) 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
전술한 어드레스 구간(Pa)에서 스캔 펄스(SCN)와 대응되게 어드레스 전극(A)에 데이터 신호(DS)를 구동하기 위한 어드레스 구동부(100)를 도 3을 참조하여 상세히 설명한다.
도 3은 본 발명의 일 실시예에 따른 도 1의 어드레스 구동부에 포함되는 어드레스 구동회로의 구성을 나타내는 회로도이다.
도 1의 어드레스 구동부(100)는 도 3의 어드레스 구동회로(101)를 복수개 포함할 수 있다. 도 3을 참조하면, 본 발명의 일 실시예에 따른 어드레스 구동회로(101)는 구동 소자부(110) 및 에너지 회수 회로(120)를 포함한다. 또한 어드레스 구동 회로(101)는 제어부(130)를 더 포함할 수도 있다.
구동 소자부(110)는 제1 및 제2 구동 제어 신호들(DCS1, DCS2)에 응답하여 어드레스 전극(A)을 어드레스 전압(Va) 또는 기준 전압(Vg)으로 구동시킨다. 에너지 회수 회로(120)는 제1 및 제2 스위칭 제어 신호들(SCS1, SCS2)에 응답하여 어드레스 방전시 패널 커패시터(Cp)에 충전된 전압을 회수하거나 또는 충전된 전압을 패널 커패시터(Cp)에 재공급한다. 여기서 패널 커패시터(Cp)는 어드레스 전극(A)과 스캔 전극(Y) 사이의 정전 용량을 등가적으로 나타낸 것이다.
보다 상세하게는 구동 소자부(110)는 어드레스 전압(Va)에 연결된 제1 구동 소자(111)와 기준 전압(Vg)에 연결된 제2 구동 소자(113)를 포함한다. 제1 구동 소자(111)와 제2 구동 소자(113)는 노드(N)에서 서로 연결된다. 제1 구동 소자(111)는 피모스 트랜지스터로 구성될 수 있고, 제2 구동 소자(113)는 엔모스 트랜지스터 로 구성될 수 있다. 제1 구동 소자(111)에는 제1 구동 제어 신호(DCS1)가 인가되고, 제2 구동 소자(113)에는 제2 구동 제어 신호(DCS2)가 인가된다.
에너지 회수 회로(120)는 제1 에너지 회수 커패시터(EC1), 제2 에너지 회수 커패시터(EC2), 제1 스위칭 소자(115), 및 제2 스위칭 소자(117)를 포함한다. 제1 스위칭 소자(115)는 제1 에너지 회수 커패시터(EC1)와 어드레스 전극(A) 사이에 연결된다. 제2 스위칭 소자(117)는 제2 에너지 회수 커패시터(EC2)와 어드레스 전극(A) 사이에 연결된다. 후술하겠지만 제1 및 제2 스위칭 소자들(115, 117)은 대칭형 피채널 이중 확산 모스 트랜지스터로 구성될 수 있다. 제1 스위칭 소자(115)에는 제1 스위칭 제어 신호(SCS1)가 인가되고, 제2 스위칭 소자(117)에는 제2 스위칭 제어 신호(SCS2)가 인가된다.
제어부(130)는 제1 및 제2 구동 제어 신호들(DCS1, DCS2)과 제1 및 제2 스위칭 제어 신호들(SCS1, SCS2)을 생성한다. 제어부(130)는 어드레스 구동부(100) 내부에 구현될 수도 있고, 또한 어드레스 구동부(100) 외부에 구현될 수도 있다. 제어부(130)가 어드레스 구동부(100) 외부에 구현되는 경우 제어부(130)는 도 1의 타이밍 컨트롤러(20) 내에 구현될 수 있다.
도 4는 도 3에 도시된 제어신호들과 어드레스 전극으로 인가되는 데이터 신호의 파형을 나타낸다.
이하 도 4를 참조하여 도 3의 어드레스 구동회로(101)의 동작에 대하여 상세히 설명한다.
P1 구간 이전에 패널 커패시터(Cp)에 충전된 전압은 0V라고 가정한다. 또한 제1 및 제2 에너지 회수 커패시터들(EC1, EC2)에는 각각 일정한 전압이 충전되어 있다고 가정한다.
P1 구간에서 제1 스위칭 제어 신호(SCS1)에 의하여 제1 스위칭 소자(115)가 턴 온 된다. 따라서 제1 에너지 회수 커패시터(EC1)에 저장된 전압이 어드레스 전극(A)을 거처 패널 커패시터(Cp)에 제공된다. 즉 P1 구간에서 어드레스 전극(A)의 전압은 기준 전압(Vg)으로부터 제1 중간 전압(V1)으로 상승 천이한다.
P2 구간에서 제1 스위칭 소자(115)가 턴 오프 되고 제2 스위칭 제어 신호(SCS2)에 의하여 제2 스위칭 소자(117)가 턴 온 된다. 따라서 제2 에너지 회수 커패시터(EC2)에 저장된 전압이 어드레스 전극(A)을 거쳐서 패널 커패시터(Cp)에 제공된다. 즉 P2 구간에서 어드레스 전극(A)의 전압은 제1 중간 전압(V1)으로부터 제2 중간 전압(V2)으로 상승 천이한다.
P3 구간에서 제2 스위칭 소자(117)가 턴 오프되고, 제1 구동 제어 신호(DCS1)에 의하여 제1 구동 소자(111)가 턴 온 된다. 제1 구동 소자(111)는 노드(N)를 어드레스 전압(Va)으로 풀업 구동 시킨다. 따라서 P2 구간에서 어드레스 전극(A)의 전압은 어드레스 전압(Va)으로 상승 천이되고 어드레스 전압(Va)으로 유지된다.
P4 구간에서 제1 구동 소자(111)가 턴 오프되고 제2 스위칭 제어 신호(SCS2)에 의하여 제2 스위칭 소자(117)가 다시 턴 온 된다. 따라서 패널 커패시터(Cp)에 저장된 전압 중 일부가 제2 에너지 회수 커패시터(EC2)로 회수된다. 즉 P4 구간에서 어드레스 전극(A)의 전압은 어드레스 전압(Va)으로부터 제2 중간 전압(V2)으로 하강 천이한다.
P5 구간에서 제2 스위칭 소자(117)가 턴 오프되고, 제1 스위칭 제어 신호(SCS1)에 의하여 제1 스위칭 소자(115)가 턴 온 된다. 따라서 패널 커패시터(Cp)에 저장된 전압 중 일부가 제1 에너지 회수 커패시터(EC1)로 회수된다. 즉 P5 구간에서 어드레스 전극(A)의 전압은 제2 중간 전압(V2)으로부터 제1 중간 전압(V1)으로 하강 천이한다.
P6 구간에서 제1 스위칭 소자(115)가 턴 오프되고, 제2 구동 제어 신호(DCS1)에 의하여 제2 구동 소자(113)가 턴 온 된다. 제2 구동 소자(113)는 노드(N)를 기준 전압(Vg)으로 풀 다운 구동시킨다. 따라서 P6 구간에서 어드레스 전극(A)의 전압은 기준 전압(Vg)으로 하강 천이되고 기준 전압(Vg)로 유지된다.
P6 구간 이후는 다시 P1 구간부터 반복되므로 이에 대한 설명은 생략한다.
도 5a 내지 도 5f는 도 4의 구간들에서 도 3의 어드레스 구동 회로의 동작을 나타낸다.
도 5a를 참조하면, 도 4를 참조하여 설명한 것처럼, P1 구간에서는 제1 스위칭 소자(115)가 턴 온 되어 제1 에너지 저장 커패시터(EC1), 제1 스위칭 소자(115), 노드(N) 및 패널 커패시터(Cp)로 전류 경로(151)가 형성되어 어드레스 전극(A)의 전압은 기준 전압(Vg)으로부터 제1 중간 전압(V1)으로 상승 천이한다.
도 5b를 참조하면, 도 4를 참조하여 설명한 것처럼, P2 구간에서는 제2 스위칭 소자(117)가 턴 온 되어, 제2 에너지 저장 커패시터(EC2), 제2 스위칭 소자(117), 노드(N) 및 패널 커패시터(Cp)로 전류 경로(152)가 형성되어 어드레스 전 극(A)의 전압은 제1 중간 전압(V1)으로부터 제2 중간 전압(V2)으로 상승 천이한다.
도 5c를 참조하면, 도 4를 참조하여 설명한 것처럼, P3 구간에서는 제1 구동 소자(111)가 턴 온 되어, 어드레스 전압(Va), 노드(N) 및 패널 커패시터(Cp)로 전류 경로(153)가 형성되어 어드레스 전극(A)의 전압은 어드레스 전압(Va)으로 상승 천이되고 어드레스 전압(Va)으로 유지된다.
도 5d를 참조하면, 도 4를 참조하여 설명한 것처럼, P4 구간에서는 제2 스위칭 소자(117)가 턴 온 되어, 패널 커패시터(Cp), 노드(N), 제2 스위칭 소자(117) 및 제2 에너지 회수 커패시터(EC2)로 전류 경로(154)가 형성된다. 따라서 패널 커패시터(Cp)에 저장된 전압 중 일부가 제2 에너지 회수 커패시터(EC2)로 회수된다. 그러므로 어드레스 전극(A)의 전압은 어드레스 전압(Va)으로부터 제2 중간 전압(V2)으로 하강 천이한다.
도 5e를 참조하면, 도 4를 참조하여 설명한 것처럼, P5 구간에서는 제1 스위칭 소자(115)가 턴 온 되고, 패널 커패시터(Cp), 노드(N), 제1 스위칭 소자(115) 및 제1 에너지 회수 커패시터(EC1)로 전류 경로(155)가 형성된다. 따라서 패널 커패시터(Cp)에 저장된 전압 중 일부가 제1 에너지 회수 커패시터(EC1)로 회수된다. 그러므로 P5 구간에서 어드레스 전극(A)의 전압은 제2 중간 전압(V2)으로부터 제1 중간 전압(V1)으로 하강 천이한다.
도 5f를 참조하면, 도 4를 참조하여 설명한 것처럼, P6 구간에서는 제2 구동 소자(113)가 턴 온 되고, 패널 커패시터(Cp), 노드(N), 제2 구동 소자(113) 및 기준 전압(Vg)으로 전류 경로(156)가 형성된다. 따라서 어드레스 전극(A)의 전압은 기준 전압(Vg)으로 하강 천이되고 기준 전압(Vg)으로 유지된다.
즉 본 발명의 일 실시예에 따른 어드레스 구동 회로(101)에서는 에너지 회수 회로(120)를 사용하여 어드레스 전극(A)을 어드레스 전압(Vg)이나 기준 전압(Vg)으로 구동시키는 경우 적어도 두 개의 중간 전압(V1, V2)를 거쳐서 어드레스 전극(A)의 전압을 상승시키거나 하강시킨다. 따라서 어드레스 전극(A)의 전압을 기준 전압(Vg)로부터 어드레스 전압(Va)으로 바로 상승시키거나 어드레스 전극(A)의 전압을 어드레스 전압(Va)으로부터 기준 전압(Vg)으로 바로 하강시키는 경우에 비해 전자파 간섭(electro-magnetic interfernce, EMI)을 줄일 수 있다.
도 6은 본 발명의 다른 실시예에 따른 어드레스 구동 회로의 구성을 나타내는 회로도이다.
도 6을 참조하면, 본 발명의 일 실시예에 따른 어드레스 구동 회로(102)는 구동 소자부(160) 및 에너지 회수 회로(170)를 포함한다. 또한 어드레스 구동 회로(102)는 제어부(130)를 더 포함할 수도 있다.
도 6의 어드레스 구동 회로(102)의 구동 소자부(160)는 도 3의 구동 소자부(130)와 유사하게 제1 구동 소자(111) 및 제2 구동 소자(113)를 포함하여 구성된다. 따라서 구동 소자부(160)에 대한 상세한 설명은 생략한다. 도 6의 어드레스 구동 회로(102)의 에너지 회수 회로(170)는 제1 인버터(171), 제2 인버터(173), 제1 스위칭 소자(175), 제2 스위칭 소자(177), 제1 에너지 회수 커패시터(EC1) 및 제2 에너지 회수 커패시터(EC2)를 포함한다. 제1 스위칭 소자(175) 및 제2 스위칭 소자(177)는 도 3의 제1 스위칭 소자(115) 및 제2 스위칭 소자(117)와는 달리 대칭형 엔채널 확산 피모스 트랜지스터로 구성될 수 있다. 제1 스위칭 소자(175) 및 제2 스위칭 소자(177)가 대칭형 이중 확산 엔모스 트랜지스터로 구성되는 경우 제어 유닛(130)에서 제공되는 제1 스위칭 제어 신호(SCS1)와 제2 스위칭 제어 신호(SCS2)가 도 4와 같은 파형을 갖는 경우 제1 및 제2 인버터들(171, 173)을 포함하여 도 4와 같은 파형을 도 6의 어드레스 구동 회로(102)에도 적용할 수 있다. 물론 제1 스위칭 제어 신호(SCS1)와 제2 스위칭 제어 신호(SCS2)가 도 4와 반대의 파형을 갖는 경우는 도 6의 어드레스 구동 회로(102)는 제1 스위칭 소자(175) 및 제2 스위칭 소자(177)를 포함하지 않아도 된다. 도 6의 어드레스 구동 회로(102)의 동작은 도 3의 어드레스 구동 회로(101)의 동작과 유사하므로 이에 대한 상세한 설명은 생략한다.
도 7a 및 도 7b는 도 3 및 도 6의 스위칭 소자들로 채용될 수 있는 대칭형 이중 확산 모스 트랜지스터를 나타낸다.
도 7a는 도 3의 스위칭 소자들(115, 117)로 채용될 수 있는 대칭형 피채널 이중 확산 모스 트랜지스터의 등가 회로도이다.
도 7a를 참조하면, 대칭형 피채널 이중 확산 모스 트랜지스터의 반도체 기판에 전원전압(VDD)이 인가되면, 피채널 모스 트랜지스터와 2 개의 기생하는 바디 다이오드로 등가화될 수 있다. 따라서 드레인 전극(D)에서 소스 전극(S)으로 전류를 흘리는 경우나 소스 전극(S)에서 드레인 전극(D)으로 전류를 흘리는 경우 2 개의 기생하는 바디 다이오드가 턴 온 되지 않으므로 소스 전극(S)과 드레인 전극(D) 양 방향으로 전류를 흘리는 것이 가능하다.
도 7b를 참조하면, 대칭형 엔채널 이중 확산 모스 트랜지스터의 반도체 기판에 접지전압(GND)이 인가되면, 엔채널 모스 트랜지스터와 2 개의 기생하는 바디 다이오드로 등가화될 수 있다. 따라서 드레인 전극(D)에서 소스 전극(S)으로 전류를 흘리는 경우나 소스 전극(S)에서 드레인 전극(D)으로 전류를 흘리는 경우 2 개의 기생하는 바디 다이오드가 턴 온 되지 않으므로 소스 전극(S)과 드레인 전극(D) 양 방향으로 전류를 흘리는 것이 가능하다.
도 3 및 도 6의 스위칭 소자들을 도 7a 및 도 7b의 대칭형 이중 확산 모스 트랜지스터로 사용하여 양방향으로 전류를 흘릴 수 있다. 따라서 에너지 회수 회로(120, 170)로부터 액정 커패시터(Cp)로 전류를 흘려 액정 커패시터(Cp)를 충전할 수 있고, 또한 액정 커패시터(Cp)로부터 에너지 회수 회로(120, 170)로 전류를 흘려 액정 커패시터(Cp)에 충전된 전압을 회수할 수 있다. 도 3 및 도 6의 스위칭 소자들을 도 7a 및 도 7b의 대칭형 이중 확산 모스 트랜지스터로 사용하기 때문에 도 3 및 도 6의 스위칭 소자들은 양방향 스위치라고도 한다.
도 8은 본 발명의 또 다른 실시예에 따른 어드레스 구동 회로의 구성을 나타내는 회로도이다.
도 8을 참조하면, 본 발명의 또 다른 실시예에 따른 어드레스 구동 회로(300)는 제어부(310), 지연부(302), 멀티플렉서(330), 제1 내지 제3 레벨 쉬프터(341, 342, 343) 구동 소자부(350) 및 에너지 회수 회로(360)을 포함한다.
제어부(310)는 도 1의 타이밍 컨트롤러(20)로부터 제공되는 타이밍 제어 신호(CRTA)에 따라서 제1 구동 제어 신호(DCS1), 제2 구동 제어 신호(DCS2), 제1 제 어 신호(CNT1), 제2 제어 신호(CNT2)를 생성한다. 제1 제어 신호(CNT1) 및 제2 제어 신호(CNT2)는 에너지 회수 회로(360)의 스위칭 소자들(361, 363)을 제어하기 위한 신호들이다. 이러한 제어부(310)는 어드레스 구동 회로(300) 외부에 구현될 수도 있다.
지연부(320)는 제1 제어 신호(CNT1) 및 제2 제어 신호(CNT2)를 선택적으로 지연시켜 지연 제어 신호들(DCNT1, DCNT2)로 제공한다. 즉 지연부(320)는 제1 제어 신호(CNT1) 및 제2 제어 신호(CNT2)의 활성화 구간을 조절할 수 있다. 멀티플렉서(330)는 선택 신호(SS)에 따라 지연 제어 신호들(DCNT1, DCNT2)을 선택하여 제공한다. 멀티플렉서(330)는 지연 제어 신호들(DCNT1, DCNT2)의 출력 타이밍을 선택할 수 있다.
제1 레벨 쉬프터(341)는 제1 구동 제어 신호(DCS1)의 전압 레벨을 쉬프팅하여 고전압 구동 제어 신호(LDCS1)로 제공한다. 제2 레벨 쉬프터(342)는 제1 지연 제어 신호(DCNT1)의 전압 레벨을 쉬프팅하여 고전압 레벨을 갖는 제1 스위칭 제어 신호(SCS1)로 제공한다. 제3 레벨 쉬프터(343)는 제2 지연 제어 신호(DCNT2)의 전압 레벨을 쉬프팅하여 고전압 레벨을 갖는 제2 스위칭 제어 신호(SCS2)로 제공한다.
구동 소자부(350)는 어드레스 전압(Va) 레벨을 갖는 제1 전원 전압에 연결되는 제1 구동 소자(351), 기준 전압(Vg) 레벨을 갖는 제2 전원 전압에 연결되는 제2 구동 소자(353)를 포함한다. 제1 구동 소자(351)는 피모스 트랜지스터로 구현될 수 있고, 제2 구동 소자(353)는 엔모스 트랜지스터로 구현될 수 있다. 제1 구동 소 자(351)와 제2 구동 소자(353)는 노드(N)에서 서로 연결되고, 노드(N)는 패널 커패시터(Cp)에 연결된다.
에너지 회수 회로(360)는 제1 스위칭 소자(361), 제2 스위칭 소자(363), 제1 에너지 회수 커패시터(EC1) 및 제2 에너지 회수 커패시터(EC2)를 포함한다. 제1 스위칭 소자(361)는 노드(N)와 제1 에너지 회수 커패시터(EC1) 사이에 연결된다. 제2 스위칭 소자(363)는 노드(N2)와 제2 에너지 회수 커패시터(EC2) 사이에 연결된다. 제1 스위칭 소자(361) 및 제2 스위칭 소자(363)는 양 방향 고전압 스위치로 구현될 수 있다. 즉 도 7a 및 도 7b의 대칭형 이중 확산 모스 트랜지스터들이 제1 스위칭 소자(361) 및 제2 스위칭 소자(363)로 채용될 수 있다.
제1 구동 소자(351)는 고전압 구동 제어 신호(LDCS1)에 응답하여 노드(N1)를 풀업 구동 시킨다. 제 2 구동 소자(353)는 제2 구동 제어 신호(DCS2)에 응답하여 노드(N)를 풀다운 구동 시킨다.
제1 및 제2 스위칭 소자들(361, 362)은 고전압 레벨을 갖는 제1 스위칭 제어 신호(SCS1) 및 고전압 레벨을 갖는 제2 스위칭 제어 신호(SCS2)에 응답하여 온/오프 되어 도 4에서와 같이 어드레스 전극(A)을 제1 및 제2 중간 전압(V1, V2)을 거쳐 상승 천이시키거나 하강 천이 시킨다.
도 8에서 제1 내지 제3 레벨 쉬프터들(341, 342, 343)은 각각 제1 구동 제어 신호(DCS1), 제1 지연 제어 신호(DCNT1) 및 제2 지연 제어 신호(DCNT2)의 전압 레벨을 쉬프팅하여 출력함으로써 제1 구동 소자(351), 제1 스위칭 소자(361) 및 제2 스위칭 소자(363)가 안정적으로 동작할 수 있게 해준다.
도 8의 어드레스 구동 회로(300)의 동작은 도 3의 어드레스 구동 회로(101)의 동작과 유사하므로 이에 대한 상세한 설명은 생략한다.
본 발명에 따르면, 플라즈마 표시 장치에서 어드레스 전극들을 적어도 두 개의 중간 전압들을 거쳐서 고전압 또는 저전압으로 구동함으로써 발열량을 줄여 에너지 효율을 높일 수 있고, 또한 EMI를 감소시킬 수 있다. 따라서 큰 사이즈의 플라즈마 디스플레이 패널을 구비하는 플라즈마 표시 장치에 적용할 수 있다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 플라즈마 표시 장치를 나태는 블록도이다.
도 2a는 도 1의 플라즈마 표시 장치에서 영상의 계조를 구현하기 위한 프레임을 설명하기 위한 도면이다.
도 2b는 도 2a의 하나의 서브필드 동안 도 1의 플라즈마 표시 장치의 구동 파형을 나타낸다.
도 3은 본 발명의 일 실시예에 따른 도 1의 어드레스 구동부에 포함되는 어드레스 구동회로의 구성을 나타내는 회로도이다.
도 4는 도 3에 도시된 제어신호들과 어드레스 전극으로 인가되는 데이터 신호의 파형을 나타낸다.
도 5a 내지 도 5f는 도 4의 구간들에서 도 3의 어드레스 구동 회로의 동작을 나타낸다.
도 6은 본 발명의 다른 실시예에 따른 어드레스 구동 회로의 구성을 나타내는 회로도이다.
도 7a 및 도 7b는 도 3 및 도 6의 스위칭 소자들로 채용될 수 있는 대칭형 이중 확산 모스 트랜지스터를 나타낸다.
도 8은 본 발명의 또 다른 실시예에 따른 어드레스 구동 회로의 구성을 나타내는 회로도이다.
<도면의 주요 부분에 대한 설명>
30: 스캔 구동 회로 40: 서스테인 구동 회로
100: 어드레스 구동부 101: 어드레스 구동 회로
110: 구동 소자부 120: 에너지 회수 회로

Claims (10)

  1. 어드레스 구간 동안 구동 제어 신호들에 응답하여 어드레스 전극을 어드레스 전압 또는 기준 전압으로 구동하는 구동 소자부; 및
    상기 어드레스 구간 동안 스위칭 제어 신호들에 응답하여 상기 어드레스 전극이 제1 중간 전압 및 제2 중간 전압의 적어도 두개의 중간 전압들을 거쳐서 상기 어드레스 전압 또는 상기 기준 전압으로 천이되도록 상기 어드레스 전극에 충전된 전압을 회수하여 충전하는 에너지 회수 회로를 포함하는 어드레스 구동 회로.
  2. 제1항에 있어서, 상기 에너지 회수 회로는
    상기 어드레스 전극이 상기 기준 전압으로부터 상기 어드레스 전압으로 상승 천이되는 경우에는,
    제1 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 기준 전압으로부터 상기 제1 중간 전압까지 상승시키고, 제2 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 제1 중간 전압으로부터 상기 제2 중간 전압까지 상승시키는 것을 특징으로 하는 어드레스 구동 회로.
  3. 제1항에 있어서, 상기 에너지 회수 회로는
    상기 어드레스 전극이 상기 어드레스 전압으로부터 상기 기준 전압으로 하강 천이되는 경우에는,
    제2 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 어드레스 전압으로부터 상기 제2 중간 전압까지 하강시키고, 제1 스위칭 제어 신호에 응답하여 상기 어드레스 전극을 상기 제2 중간 전압으로부터 상기 제1 중간 전압까지 하강시키는 것을 특징으로 하는 어드레스 구동 회로.
  4. 제1항에 있어서, 상기 에너지 회수 회로는,
    상기 어드레스 전극에 연결되고, 제1 스위칭 제어 신호를 인가받는 제1 스위칭 소자;
    상기 어드레스 전극에 연결되고 상기 제1 스위칭 소자와 병렬로 연결되며, 제2 스위칭 제어 신호를 인가받는 제2 스위칭 소자;
    상기 제1 스위칭 소자에 연결되고 상기 어드레스 전극에 충전된 전압을 회수하는 제1 에너지 회수 커패시터; 및
    상기 제2 스위칭 소자에 연결되고, 상기 어드레스 전극에 충전된 전압을 회수하는 제2 에너지 회수 커패시터를 포함하는 것을 특징으로 하는 어드레스 구동 회로.
  5. 제4항에 있어서, 상기 어드레스 전극이 상기 기준 전압으로부터 상기 제1 중간 전압으로 상승 천이하는데 걸리는 시간은 상기 제1 스위칭 제어 신호에 응답하는 상기 제1 스위칭 소자가 턴 온 되는 시간에 의하여 결정되고, 상기 어드레스 전극이 상기 제1 중간 전압으로부터 상기 제2 중간 전압으로 상승 천이하는데 걸리는 시간은 상기 제2 스위칭 제어 신호에 응답하는 상기 제2 스위칭 소자가 턴 온 되는 시간에 의하여 결정되는 것을 특징으로 하는 어드레스 구동 회로.
  6. 제4항에 있어서, 상기 제1 스위칭 소자 및 상기 제2 스위칭 소자는 이중 확산 모스 트랜지스터로 구성되는 것을 특징으로 하는 어드레스 구동 회로.
  7. 제1항에 있어서, 상기 구동 소자부는,
    상기 어드레스 전압 레벨을 가지는 제1 전원 전압에 연결되고, 제1 구동 제어 신호에 응답하여 상기 어드레스 전극을 상기 어드레스 전압으로 풀업 구동시키는 제1 구동 소자; 및
    상기 기준 전압 레벨을 가지는 제2 전원 전압에 연결되고, 제2 구동 제어 신호에 응답하여 상기 어드레스 전극을 상기 기준 전압으로 풀 다운 구동시키는 제2 구동 소자를 포함하는 것을 특징으로 하는 어드레스 구동 회로.
  8. 제1항에 있어서,
    상기 구동 제어 신호들 및 상기 스위칭 제어 신호들을 생성하여 제공하는 제어부를 더 포함하는 것을 특징으로 하는 어드레스 구동 회로.
  9. 상기 제8항에 있어서,
    상기 스위칭 제어 신호들의 지연 시간을 조절하여 지연 스위칭 제어 신호들 로 제공하는 지연부를 더 포함하고,
    상기 스위칭 제어 신호들이 지연 시간에 의하여 상기 어드레스 전압으로부터 상기 제2 중간 전압으로 하강 천이하는 시간과 상기 제2 중간 전압으로부터 상기 제1 중간 전압으로 하강 천이하는 시간이 결정되는 것을 특징으로 하는 어드레스 구동 회로.
  10. 어드레스 전극이 구비된 플라즈마 디스플레이 패널; 및
    에너지 회수 회로를 구비하고, 제어 신호들에 응답하여 상기 에너지 회수회로에 저장된 전압을 이용하여 상기 어드레스 전극의 전압을 기준 전압으로부터 제1 및 제2 중간 전압들을 거쳐 어드레스 전압으로 구동시키거나 상기 어드레스 전극의 전압을 상기 에너지 회수부로 회수하여 상기 어드레스 전압으로부터 상기 제1 및 제2 중간 전압들을 거쳐 상기 기준 전압으로 구동시키는 어드레스 구동부를 포함하는 플라즈마 표시 장치.
KR1020080135122A 2008-12-29 2008-12-29 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치 KR20100077228A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080135122A KR20100077228A (ko) 2008-12-29 2008-12-29 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치
US12/634,227 US8368682B2 (en) 2008-12-29 2009-12-09 Address driving circuit and plasma display device having the same
TW098145613A TW201033967A (en) 2008-12-29 2009-12-29 Address driving circuit and plasma display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080135122A KR20100077228A (ko) 2008-12-29 2008-12-29 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치

Publications (1)

Publication Number Publication Date
KR20100077228A true KR20100077228A (ko) 2010-07-08

Family

ID=42284336

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080135122A KR20100077228A (ko) 2008-12-29 2008-12-29 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치

Country Status (3)

Country Link
US (1) US8368682B2 (ko)
KR (1) KR20100077228A (ko)
TW (1) TW201033967A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4195190A4 (en) * 2021-01-08 2024-04-24 Boe Technology Group Co Ltd ARRAY SUBSTRATE AND CONTROL METHOD THEREFOR AND DISPLAY DEVICE

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100425314B1 (ko) * 2001-12-11 2004-03-30 삼성전자주식회사 전압 스트레스를 개선한 고효율 플라즈마 디스플레이 패널구동 장치 및 방법
KR100497394B1 (ko) * 2003-06-20 2005-06-23 삼성전자주식회사 디스플레이 패널 구동 시스템의 단일 사이드 구동 장치 및그 설계 방법
KR100521489B1 (ko) * 2003-10-06 2005-10-12 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 장치와 구동 방법 및 플라즈마표시 장치
KR100612508B1 (ko) * 2004-09-07 2006-08-14 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치
KR100739640B1 (ko) 2006-01-02 2007-07-13 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치
KR20080039054A (ko) 2006-10-31 2008-05-07 삼성전자주식회사 플라즈마 디스플레이 패널에서 어드레스 전극의 구동 방법및 구동 장치
KR100839373B1 (ko) * 2006-11-20 2008-06-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR20090108878A (ko) * 2008-04-14 2009-10-19 삼성전자주식회사 플라즈마 디스플레이 패널의 구동 회로 및 구동 방법

Also Published As

Publication number Publication date
US20100164932A1 (en) 2010-07-01
TW201033967A (en) 2010-09-16
US8368682B2 (en) 2013-02-05

Similar Documents

Publication Publication Date Title
US7733304B2 (en) Plasma display and plasma display driver and method of driving plasma display
JP2009069512A (ja) 駆動装置、駆動方法およびプラズマディスプレイ装置
JP4655150B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20100077228A (ko) 어드레스 구동 회로 및 이를 구비하는 플라즈마 표시 장치
JP2010107547A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100908723B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
US20080174520A1 (en) Apparatus and driving method of plasma display
US20060044223A1 (en) Plasma display device and driving method thereof
US8044890B2 (en) Plasma display device and driving method thereof
US20080111768A1 (en) Plasma display panel and plasma display device including the same
US20090066612A1 (en) Plasma display device and method of driving the same
JP2007128079A (ja) プラズマディスプレイ装置及びその駆動方法
KR100839425B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100796686B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
US20080174587A1 (en) Plasma display and driving method thereof
KR100732583B1 (ko) 플라즈마 디스플레이 장치
US20080158104A1 (en) Plasma display device
KR20090076544A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100839387B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100726662B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
EP1926077A1 (en) Plasma display apparatus
US7616196B2 (en) Plasma display device and driving method thereof
JP2010117391A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2009265465A (ja) プラズマディスプレイパネル表示装置とその駆動方法
US8314753B2 (en) Plasma display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application