KR20100015250A - Level shifter - Google Patents

Level shifter Download PDF

Info

Publication number
KR20100015250A
KR20100015250A KR1020080076206A KR20080076206A KR20100015250A KR 20100015250 A KR20100015250 A KR 20100015250A KR 1020080076206 A KR1020080076206 A KR 1020080076206A KR 20080076206 A KR20080076206 A KR 20080076206A KR 20100015250 A KR20100015250 A KR 20100015250A
Authority
KR
South Korea
Prior art keywords
level
pull
signal
node
input signal
Prior art date
Application number
KR1020080076206A
Other languages
Korean (ko)
Other versions
KR100999874B1 (en
Inventor
황미현
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020080076206A priority Critical patent/KR100999874B1/en
Publication of KR20100015250A publication Critical patent/KR20100015250A/en
Application granted granted Critical
Publication of KR100999874B1 publication Critical patent/KR100999874B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

PURPOSE: A level shifter is provided to prevent simultaneous turn-on phenomenon between a PMOS and a NMOS transistor driving an output signal by a coupling phenomenon. CONSTITUTION: A level shifter comprises a driving signal generating part(1) and a driving part(2). The driving signal generating part generates a pull-up signal controlling a level in response to the input signal of a first-level. The driving part receives the input signal and the pull-up signal. The driving part drives the output signal of a second level. The pull-up signal is ranged from the level lower than the first-level to the level higher than the second level. The driving signal generating part comprises a pull-up device and a coupling device. The pull-up device drives the output node to the pull-up in response to the input signal. The coupling device maintains an electric potential difference between the output node and the input node.

Description

레벨 시프터{LEVEL SHIFTER}Level shifter {LEVEL SHIFTER}

본 발명은 반도체 장치에 관한 것으로, 더욱 구체적으로는 커플링소자를 이용하여, MOS 트랜지스터의 사이즈를 정밀하게 조절할 필요가 없도록 한 레벨 시프터에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly, to a level shifter using a coupling element so that it is not necessary to precisely adjust the size of a MOS transistor.

일반적으로 레벨 시프터는 서로 다른 전원전압을 사용하는 회로 사이의 인터페이스 역할을 한다. 예를 들어, 반도체 메모리 장치의 워드라인 드라이버(word line driver)는 외부에서 공급되는 외부전압(VDD)보다 높은 레벨의 고전압(VPP)을사용하게 되는데, 워드라인 드라이버를 구동하기 위한 신호는 외부전압(VDD)과 접지전압(VSS) 사이로 스윙(swing)을 하는 반면에 워드라인 드라이버는 고전압(VPP)과 접지전압(VSS)사이로 스윙을 필요로 한다. 그러므로 두 회로 사이에 레벨 시프팅(level shifting) 없이 곧바로 연결할 경우, 고전압(VPP)을 전원전압으로 사용하는 회로에서 누설전류가 흐를 수 있기 때문에 반드시 레벨 쉬프터를 사용하여 두 회로를 연결하게 된다. In general, level shifters serve as an interface between circuits using different supply voltages. For example, a word line driver of a semiconductor memory device uses a high voltage VPP at a level higher than an externally supplied external voltage VDD. The signal for driving the word line driver is an external voltage. The word line driver needs to swing between high voltage (VPP) and ground voltage (VSS) while swinging between (VDD) and ground voltage (VSS). Therefore, if the circuit is directly connected without level shifting between the two circuits, the leakage current may flow in the circuit using the high voltage (VPP) as the power supply voltage, so the level shifter is used to connect the two circuits.

도 1 은 종래의 기술에 따른 레벨 시프터의 회로도이다. 1 is a circuit diagram of a level shifter according to the prior art.

도시된 바와 같이, 종래의 레벨시프터 회로는 상대적으로 낮은 레벨(V1)을 갖는 입력신호(IN)를 입력받아, 상대적으로 높은 레벨(V2)로 레벨 시프팅된 출력신호(OUT)를 출력한다. 이하, 레벨 시프팅 동작을 좀 더 구체적으로 살펴본다.As shown, the conventional level shifter circuit receives an input signal IN having a relatively low level V1 and outputs an output signal OUT level-shifted to a relatively high level V2. Hereinafter, the level shifting operation will be described in more detail.

우선, 입력신호(IN)가 레벨(V1)에서 접지전압(VSS)으로 천이하는 경우를 살펴본다. 입력신호(IN)가 레벨(V1)인 상태에서 NMOS 트랜지스터(N10) 및 PMOS 트랜지스터(P12)가 턴온되므로 출력신호(OUT)는 레벨(V2)가 된다. 이와 같은 상태에서, 입력신호(IN)가 접지전압(VSS)으로 천이하면 NMOS 트랜지스터(N12)가 턴온되는데 이때, PMOS 트랜지스터(P12)의 턴온상태는 PMOS 트랜지스터(P10)가 턴온되어 풀업구동을 할 때까지 유지된다. 즉, 입력신호(IN)가 레벨(V1)에서 접지전압(VSS)으로 천이할 때 NMOS 트랜지스터(N12)와 PMOS 트랜지스터(P12)가 동시에 턴온되는 상태가 일정 구간만큼 발생된다. 따라서, NMOS 트랜지스터(N12)의 사이즈를 크게 조절하여 PMOS 트랜지스터(P10)의 턴오프 속도를 증가시키고 있다.First, the case where the input signal IN transitions from the level V1 to the ground voltage VSS will be described. Since the NMOS transistor N10 and the PMOS transistor P12 are turned on while the input signal IN is at the level V1, the output signal OUT becomes the level V2. In this state, when the input signal IN transitions to the ground voltage VSS, the NMOS transistor N12 is turned on. At this time, the PMOS transistor P12 is turned on so that the PMOS transistor P10 is turned on to perform pull-up driving. Until it is maintained. That is, when the input signal IN transitions from the level V1 to the ground voltage VSS, a state in which the NMOS transistor N12 and the PMOS transistor P12 are simultaneously turned on for a predetermined period is generated. Therefore, the size of the NMOS transistor N12 is largely adjusted to increase the turn-off speed of the PMOS transistor P10.

다음으로, 입력신호(IN)가 접지전압(VSS)에서 레벨(V1)으로 천이하는 경우를 살펴본다. 입력신호(IN)가 접지전압(VSS)인 상태에서 NMOS 트랜지스터(N12) 및 PMOS 트랜지스터(P10)가 턴온되므로 출력신호(OUT)는 접지전압(VSS)과 동일한 레벨이 된다. 이와 같은 상태에서, 입력신호(IN)가 레벨(V1)으로 천이하면 NMOS 트랜지스터(N10)가 턴온되는데 이때, PMOS 트랜지스터(P10)의 턴온상태는 PMOS 트랜지스터(P12)가 턴온되어 풀업 구동을 할 때까지 유지된다. 즉, 입력신호(IN)가 접지전압(VSS)에서 레벨(V1)으로 천이할 때 NMOS 트랜지스터(N10)와 PMOS 트랜지스 터(P10)가 동시에 턴온되는 상태가 일정 구간만큼 발생된다. 따라서, NMOS 트랜지스터(N10)의 사이즈를 크게 조절하여 PMOS 트랜지스터(P12)의 턴오프 속도를 증가시키고 있다.Next, the case where the input signal IN transitions from the ground voltage VSS to the level V1 will be described. Since the NMOS transistor N12 and the PMOS transistor P10 are turned on while the input signal IN is the ground voltage VSS, the output signal OUT is at the same level as the ground voltage VSS. In this state, when the input signal IN transitions to the level V1, the NMOS transistor N10 is turned on. At this time, the PMOS transistor P10 is turned on when the PMOS transistor P12 is turned on to perform pull-up driving. Maintained until. That is, when the input signal IN transitions from the ground voltage VSS to the level V1, a state in which the NMOS transistor N10 and the PMOS transistor P10 are simultaneously turned on for a predetermined period. Therefore, the size of the NMOS transistor N10 is largely adjusted to increase the turn-off speed of the PMOS transistor P12.

이상 설명한 바와 같이, 종래의 레벨시프터는 입력신호(IN)가 천이할 때 NMOS 트랜지스터와 PMOS 트랜지스터가 동시에 턴온되어 레벨(V1)에서 레벨(V2)로 레벨 시프팅된 신호를 생성하는데 많은 시간을 소모한다.As described above, the conventional level shifter consumes a lot of time to generate a signal which is level shifted from the level V1 to the level V2 by turning on the NMOS transistor and the PMOS transistor at the same time when the input signal IN transitions. do.

따라서, 이와 같은 지연시간을 줄이기 위해 종래의 레벨시프터에서는 PMOS 트랜지스터 및 NMOS 트랜지스터의 사이즈를 정밀하게 조절할 필요가 있다.Therefore, in order to reduce such a delay time, it is necessary to precisely adjust the size of the PMOS transistor and the NMOS transistor in the conventional level shifter.

따라서, 본 발명은 커플링소자를 이용하여, MOS 트랜지스터의 사이즈를 정밀하게 조절할 필요가 없도록 한 레벨 시프터를 개시한다.Accordingly, the present invention discloses a level shifter using a coupling element so that it is not necessary to precisely adjust the size of a MOS transistor.

이를 위해 본 발명은 제1 레벨의 입력신호에 응답하여 레벨이 조절되는 풀업신호를 생성하는 구동신호 생성부; 및 상기 입력신호 및 상기 풀업신호를 입력받아 제2 레벨의 출력신호를 구동하는 구동부를 포함하는 레벨 시프터를 제공한다.To this end, the present invention includes a drive signal generator for generating a pull-up signal whose level is adjusted in response to the input signal of the first level; And a driving unit receiving the input signal and the pull-up signal to drive an output signal of a second level.

본 발명에서, 상기 풀업신호는 상기 제1 레벨보다 낮은 레벨부터 상기 제2 레벨보다 높은 레벨까지 갖는 것이 바람직하다.In the present invention, it is preferable that the pull-up signal has a level lower than the first level to a level higher than the second level.

본 발명에서, 상기 구동신호 생성부는 상기 제1 레벨의 전원전압과 상기 풀업신호의 출력노드 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀업구동하는 풀업소자; 및 상기 입력신호의 입력노드와 상기 출력노드 사이에 연 결되어, 입력노드와 상기 출력노드 사이의 전위차를 유지하는 커플링소자를 포함한다.In the present invention, the drive signal generation unit is connected between the power supply voltage of the first level and the output node of the pull-up signal, the pull-up element for driving the output node in response to the input signal; And a coupling element connected between the input node and the output node of the input signal to maintain a potential difference between the input node and the output node.

본 발명에서, 상기 풀업소자는 PMOS 트랜지스터이고, 상기 커플링소자는 커패시터인 것이 바람직하다.In the present invention, it is preferable that the pull-up element is a PMOS transistor, and the coupling element is a capacitor.

본 발명에서, 상기 구동부는 상기 제2 레벨의 전원전압과 출력노드 사이에 연결되어, 상기 풀업신호에 응답하여 상기 출력노드를 풀업구동하는 풀업소자; 및 상기 출력노드와 접지전압 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀다운구동하는 풀다운소자를 포함한다.In the present invention, the driving unit is connected between the power supply voltage of the second level and the output node, the pull-up element for driving the output node in response to the pull-up signal; And a pull-down element connected between the output node and the ground voltage to pull down the output node in response to the input signal.

본 발명에서, 상기 풀업소자는 PMOS 트랜지스터이고, 상기 풀다운소자는 NMOS 트랜지스터인 것이 바람직하다.In the present invention, the pull-up device is a PMOS transistor, the pull-down device is preferably an NMOS transistor.

본 발명의 레벨시프터는 상기 출력노드의 신호를 버퍼링하여 상기 출력신호를 생성하는 버퍼를 더 포함한다.The level shifter of the present invention further includes a buffer for buffering the signal of the output node to generate the output signal.

또한, 본 발명은 제1 레벨의 전원전압과 제1 노드 사이에 연결되어, 입력신호에 응답하여 상기 제1 노드를 풀업구동하는 제1 풀업소자; 상기 입력신호의 입력노드와 상기 제1 노드 사이에 연결되어, 입력노드와 상기 제1 노드 사이의 전위차를 유지하는 커플링소자; 제2 레벨의 전원전압과 제2 노드 사이에 연결되어, 상기 풀업신호에 응답하여 상기 제2 노드를 풀업구동하는 제2 풀업소자; 및 상기 제2 노드와 접지전압 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀다운구동하는 풀다운소자를 포함하는 레벨 시프터를 제공한다.In addition, the present invention includes a first pull-up element connected between the power supply voltage of the first level and the first node, the pull-up element for driving the first node in response to an input signal; A coupling element connected between an input node of the input signal and the first node to maintain a potential difference between the input node and the first node; A second pull-up element connected between a second level power supply voltage and a second node to pull-up the second node in response to the pull-up signal; And a pull-down element connected between the second node and a ground voltage to pull down the output node in response to the input signal.

이하, 실시예를 통하여 본 발명을 더욱 상세히 설명하기로 한다. 이들 실시예는 단지 본 발명을 예시하기 위한 것이며, 본 발명의 권리 보호 범위가 이들 실시예에 의해 제한되는 것은 아니다.Hereinafter, the present invention will be described in more detail with reference to Examples. These examples are only for illustrating the present invention, and the scope of protection of the present invention is not limited by these examples.

도 2는 본 발명의 일 실시예에 의한 레벨 시프터의 블럭도이고, 도 3 은 도 2에 도시된 구동신호 생성부의 회로도이며, 도 4는 도 2에 도시된 구동부의 회로도이다.2 is a block diagram of a level shifter according to an embodiment of the present invention, FIG. 3 is a circuit diagram of a driving signal generation unit shown in FIG. 2, and FIG. 4 is a circuit diagram of the driving unit shown in FIG.

도 2에 도시된 바와 같이, 본 실시예에 따른 레벨 시프터는 구동신호 생성부(1)와 구동부(2)로 구성된다.As shown in FIG. 2, the level shifter according to the present embodiment includes a driving signal generator 1 and a driver 2.

구동신호 생성부(1)는 도 3에 도시된 바와 같이, 제1 레벨(V1)의 전원전압과 노드(nd10) 사이에 연결되어, 입력신호(IN)에 응답하여 풀업신호(PU)가 출력되는 노드(nd10)를 풀업구동하는 PMOS 트랜지스터(P10)와, 입력신호(IN)의 입력노드와 노드(nd10) 사이에 연결되어, 입력노드와 노드(nd10) 사이의 전위차를 유지하는 커플링소자로 동작하는 NMOS 트랜지스터(N10)로 구성된다. 여기서, 입력신호(IN)는 제1 레벨(V1)과 접지전압(VSS) 사이로 스윙하는 신호이다.As shown in FIG. 3, the driving signal generator 1 is connected between the power supply voltage of the first level V1 and the node nd10 so that the pull-up signal PU is output in response to the input signal IN. A coupling element connected between the PMOS transistor P10 for driving up the node nd10 and between the input node of the input signal IN and the node nd10, and maintaining a potential difference between the input node and the node nd10. It consists of an NMOS transistor N10 that operates as. The input signal IN is a signal swinging between the first level V1 and the ground voltage VSS.

구동부(2)는 도 4에 도시된 바와 같이, 제2 레벨(V2)의 전원전압과 노드(nd12) 사이에 연결되어, 풀업신호(PU)에 응답하여 노드(nd12)를 풀업구동하는 PMOS 트랜지스터(P20)와, 노드(nd12)와 접지전압(VSS) 사이에 연결되어, 입력신호(IN)에 응답하여 노드(nd12)를 풀다운구동하는 NMOS 트랜지스터(N12)와, 노드(nd12)의 신호를 반전 버퍼링하여 출력신호(OUT)를 생성하는 인버터(IV20)로 구 성된다. 여기서, 제2 레벨(V2)은 제1 레벨(V1)보다 높은 레벨인 것이 바람직하며, 인버터(IV20)는 제2 레벨(V2)로 구동된다.As shown in FIG. 4, the driver 2 is connected between the power supply voltage of the second level V2 and the node nd12 to pull up the node nd12 in response to the pull-up signal PU. And a signal of the node nd12 and the NMOS transistor N12 connected between the node nd12 and the ground voltage VSS to pull down the node nd12 in response to the input signal IN. Inverter IV20 generates an output signal OUT by inverting buffering. Here, the second level V2 is preferably higher than the first level V1, and the inverter IV20 is driven to the second level V2.

이와 같이 구성된 레벨시프터의 동작을 도 5를 참고하여 살펴보면 다음과 같다.The operation of the level shifter configured as described above will be described with reference to FIG. 5.

우선, 입력신호(IN)가 접지전압(VSS)에서 제1 레벨(V1)로 천이하는 경우를 살펴본다. 입력신호(IN)가 접지전압(VSS)인 상태에서 PMOS 트랜지스터(P10)가 턴온되므로 노드(nd10)는 제1 레벨(V1)로 풀업구동된다. 이와 같은 상태에서, 입력신호(IN)가 레벨(V1)으로 천이하면 커패시터로 동작하는 NMOS 트랜지스터(N10)의 커플링 동작에 의해 노드(nd10)는 'X'에서 도시된 바와 같이 제2 레벨(V2)보다 높은 레벨로 천이된다. 이는 NMOS 트랜지스터(N10)의 커플링 동작에 의해 입력신호(IN)의 레벨 천이 전후에 입력신호(IN)와 노드(nd10)의 레벨 차이가 일정하게 유지되어야 하기 때문이다.First, the case where the input signal IN transitions from the ground voltage VSS to the first level V1 will be described. Since the PMOS transistor P10 is turned on while the input signal IN is the ground voltage VSS, the node nd10 is pulled up to the first level V1. In this state, when the input signal IN transitions to the level V1, the node nd10 is driven by the coupling operation of the NMOS transistor N10 that operates as a capacitor. Transition to a level higher than V2). This is because the level difference between the input signal IN and the node nd10 must be kept constant before and after the level transition of the input signal IN by the coupling operation of the NMOS transistor N10.

입력신호(IN)가 접지전압(VSS)에서 제1 레벨(V1)로 천이하는 경우 노드(nd10)에서 출력되는 풀업신호(PU)의 레벨은 제2 레벨(V2)보다 높아지므로, 접지전압(VSS)과 동일한 레벨을 갖는 입력신호(IN)에 의해 NMOS 트랜지스터(N20)가 턴온될 때, PMOS 트랜지스터(P20)는 확실하게 턴오프된다. 따라서, 출력신호(OUT)는 입력신호(IN)가 제1 레벨(V1)로 천이한 시점에서 바로 제2 레벨(V2)로 천이하게 된다. When the input signal IN transitions from the ground voltage VSS to the first level V1, the level of the pull-up signal PU output from the node nd10 is higher than the second level V2, so that the ground voltage ( When the NMOS transistor N20 is turned on by the input signal IN having the same level as VSS, the PMOS transistor P20 is surely turned off. Therefore, the output signal OUT transitions directly to the second level V2 when the input signal IN transitions to the first level V1.

다음으로, 입력신호(IN)가 제1 레벨(V1)에서 접지전압(VSS)으로 천이하는 경 우를 살펴본다. 입력신호(IN)가 제1 레벨(V1)인 상태에서 PMOS 트랜지스터(P10)가 턴오프되므로 노드(nd10)는 방전된다. 이와 같은 상태에서, 입력신호(IN)가 접지전압(VSS)으로 천이하면 커패시터로 동작하는 NMOS 트랜지스터(N10)의 커플링 동작에 의해 노드(nd10)는 'Y'에서 도시된 바와 같이 제1 레벨(V1)보다 낮은 레벨로 천이된다. 이는 NMOS 트랜지스터(N10)의 커플링 동작에 의해 입력신호(IN)의 레벨 천이 전후에 입력신호(IN)와 노드(nd10)의 레벨 차이가 일정하게 유지되어야 하기 때문이다.Next, the case where the input signal IN transitions from the first level V1 to the ground voltage VSS will be described. Since the PMOS transistor P10 is turned off while the input signal IN is at the first level V1, the node nd10 is discharged. In this state, when the input signal IN transitions to the ground voltage VSS, the node nd10 is driven to the first level by the coupling operation of the NMOS transistor N10 which operates as a capacitor, as shown at 'Y'. Transition to a level lower than V1. This is because the level difference between the input signal IN and the node nd10 must be kept constant before and after the level transition of the input signal IN by the coupling operation of the NMOS transistor N10.

입력신호(IN)가 제1 레벨(V1)에서 접지전압(VSS)로 천이하는 경우 노드(nd10)에서 출력되는 풀업신호(PU)의 레벨은 제1 레벨(V1)보다 낮아지므로, 접지전압(VSS)과 동일한 레벨을 갖는 입력신호(IN)에 의해 NMOS 트랜지스터(N20)가 턴오프될 때, PMOS 트랜지스터(P20)는 확실하게 턴온된다. 따라서, 출력신호(OUT)는 입력신호(IN)가 제1 레벨(V1)로 천이한 시점에서 바로 접지전압(VSS)으로 천이하게 된다. When the input signal IN transitions from the first level V1 to the ground voltage VSS, the level of the pull-up signal PU output from the node nd10 is lower than the first level V1, so that the ground voltage ( When the NMOS transistor N20 is turned off by the input signal IN having the same level as VSS, the PMOS transistor P20 is surely turned on. Therefore, the output signal OUT immediately transitions to the ground voltage VSS when the input signal IN transitions to the first level V1.

이상 살펴본 본 실시예의 레벨시프터는 커플링 현상을 이용하여 출력노드를 풀업구동하는 PMOS 트랜지스터(P20)에 인가되는 풀업신호(PU)의 레벨을 입력신호(IN)가 접지전압(VSS)에서 제1 레벨(V1)로 천이하는 경우에는 제2 레벨(V2)보다 높게 형성되도록 하고, 입력신호(IN)가 제1 레벨(V1)에서 접지전압(VSS)으로 천이하는 경우에는 제1 레벨(V1)보다 낮게 형성되도록 하여, 출력신호를 구동하는 PMOS 트랜지스터와 NMOS 트랜지스터가 동시에 턴온되는 현상을 사전에 방지하고 있다.In the above-described level shifter, the level of the pull-up signal PU applied to the PMOS transistor P20 that pulls up the output node using the coupling phenomenon is set to the first signal at the ground voltage VSS. When the transition to the level V1 is made higher than the second level V2, and when the input signal IN transitions from the first level V1 to the ground voltage VSS, the first level V1. It is made lower so that the phenomenon in which the PMOS transistor and NMOS transistor which drive an output signal are turned on simultaneously is prevented previously.

따라서, PMOS 트랜지스터와 NMOS 트랜지스터가 동시에 턴온되는 현상이 발생 되는 것을 방지하기 위해 MOS 트랜지스터의 사이즈를 정밀하게 조절할 필요가 없어진다.Therefore, it is not necessary to precisely adjust the size of the MOS transistor to prevent the PMOS transistor and the NMOS transistor from turning on at the same time.

도 1 은 종래의 기술에 따른 레벨 시프터의 회로도이다. 1 is a circuit diagram of a level shifter according to the prior art.

도 2 는 본 발명의 일 실시예에 의한 레벨 시프터의 블럭도이다.2 is a block diagram of a level shifter according to an embodiment of the present invention.

도 3 은 도 2에 도시된 구동신호 생성부의 회로도이다.FIG. 3 is a circuit diagram of the driving signal generator shown in FIG. 2.

도 4는 도 2에 도시된 구동부의 회로도이다.4 is a circuit diagram of the driving unit shown in FIG. 2.

도 5는 도 2에 도시된 레벨 시프터의 동작을 설명하기 위한 타이밍도이다.FIG. 5 is a timing diagram for describing an operation of the level shifter illustrated in FIG. 2.

Claims (14)

제1 레벨의 입력신호에 응답하여 레벨이 조절되는 풀업신호를 생성하는 구동신호 생성부; 및A driving signal generator configured to generate a pull-up signal whose level is adjusted in response to an input signal of a first level; And 상기 입력신호 및 상기 풀업신호를 입력받아 제2 레벨의 출력신호를 구동하는 구동부를 포함하는 레벨 시프터.And a driving unit receiving the input signal and the pull-up signal to drive an output signal of a second level. 제 1 항에 있어서, 상기 풀업신호는 상기 제1 레벨보다 낮은 레벨부터 상기 제2 레벨보다 높은 레벨까지 갖는 레벨 시프터.The level shifter of claim 1, wherein the pull-up signal has a level lower than the first level to a level higher than the second level. 제 1 항에 있어서, 상기 구동신호 생성부는The method of claim 1, wherein the driving signal generation unit 상기 제1 레벨의 전원전압과 상기 풀업신호의 출력노드 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀업구동하는 풀업소자; 및A pull-up element connected between the power supply voltage of the first level and an output node of the pull-up signal and configured to pull-up the output node in response to the input signal; And 상기 입력신호의 입력노드와 상기 출력노드 사이에 연결되어, 입력노드와 상기 출력노드 사이의 전위차를 유지하는 커플링소자를 포함하는 레벨 시프터.And a coupling element coupled between the input node and the output node of the input signal to maintain a potential difference between the input node and the output node. 제 3 항에 있어서, 상기 풀업소자는 PMOS 트랜지스터인 레벨 시프터.4. The level shifter of claim 3 wherein the pullup element is a PMOS transistor. 제 3 항에 있어서, 상기 커플링소자는 커패시터인 레벨 시프터.4. The level shifter of claim 3 wherein said coupling element is a capacitor. 제 1 항에 있어서, 상기 구동부는The method of claim 1, wherein the driving unit 상기 제2 레벨의 전원전압과 출력노드 사이에 연결되어, 상기 풀업신호에 응답하여 상기 출력노드를 풀업구동하는 풀업소자; 및A pull-up element connected between the power supply voltage of the second level and an output node to pull-up the output node in response to the pull-up signal; And 상기 출력노드와 접지전압 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀다운구동하는 풀다운소자를 포함하는 레벨 시프터.And a pull-down element connected between the output node and the ground voltage to pull down the output node in response to the input signal. 제 6 항에 있어서, 상기 풀업소자는 PMOS 트랜지스터이고, 상기 풀다운소자는 NMOS 트랜지스터인 레벨 시프터.7. The level shifter of claim 6 wherein the pullup element is a PMOS transistor and the pulldown element is an NMOS transistor. 제 6 항에 있어서, 상기 출력노드의 신호를 버퍼링하여 상기 출력신호를 생성하는 버퍼를 더 포함하는 레벨 시프터.The level shifter of claim 6, further comprising a buffer configured to buffer the signal of the output node to generate the output signal. 제1 레벨의 전원전압과 제1 노드 사이에 연결되어, 입력신호에 응답하여 상기 제1 노드를 풀업구동하는 제1 풀업소자; A first pull-up element connected between a first level power supply voltage and a first node to pull-up the first node in response to an input signal; 상기 입력신호의 입력노드와 상기 제1 노드 사이에 연결되어, 입력노드와 상기 제1 노드 사이의 전위차를 유지하는 커플링소자;A coupling element connected between an input node of the input signal and the first node to maintain a potential difference between the input node and the first node; 제2 레벨의 전원전압과 제2 노드 사이에 연결되어, 상기 풀업신호에 응답하여 상기 제2 노드를 풀업구동하는 제2 풀업소자; 및A second pull-up element connected between a second level power supply voltage and a second node to pull-up the second node in response to the pull-up signal; And 상기 제2 노드와 접지전압 사이에 연결되어, 상기 입력신호에 응답하여 상기 출력노드를 풀다운구동하는 풀다운소자를 포함하는 레벨 시프터.And a pull-down element coupled between the second node and a ground voltage to pull down the output node in response to the input signal. 제 9 항에 있어서, 상기 풀업신호는 상기 제1 레벨보다 낮은 레벨부터 상기 제2 레벨보다 높은 레벨까지 갖는 레벨 시프터.The level shifter of claim 9, wherein the pull-up signal has a level lower than the first level to a level higher than the second level. 제 9 항에 있어서, 상기 제1 및 제2 풀업소자는 PMOS 트랜지스터인 레벨 시프터. 10. The level shifter of claim 9 wherein the first and second pullup elements are PMOS transistors. 제 9 항에 있어서, 상기 커플링소자는 커패시터인 레벨 시프터.10. The level shifter of claim 9 wherein the coupling element is a capacitor. 제 9 항에 있어서, 상기 풀다운소자는 NMOS 트랜지스터인 레벨 시프터.10. The level shifter of claim 9 wherein the pull-down element is an NMOS transistor. 제 9 항에 있어서, 상기 제2 노드의 신호를 버퍼링하여 출력신호를 생성하는 버퍼를 더 포함하는 레벨 시프터.10. The level shifter of claim 9 further comprising a buffer for buffering the signal of the second node to generate an output signal.
KR1020080076206A 2008-08-04 2008-08-04 Level shifter KR100999874B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080076206A KR100999874B1 (en) 2008-08-04 2008-08-04 Level shifter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080076206A KR100999874B1 (en) 2008-08-04 2008-08-04 Level shifter

Publications (2)

Publication Number Publication Date
KR20100015250A true KR20100015250A (en) 2010-02-12
KR100999874B1 KR100999874B1 (en) 2010-12-09

Family

ID=42088405

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080076206A KR100999874B1 (en) 2008-08-04 2008-08-04 Level shifter

Country Status (1)

Country Link
KR (1) KR100999874B1 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100762679B1 (en) * 2006-02-09 2007-10-01 삼성에스디아이 주식회사 level shifter

Also Published As

Publication number Publication date
KR100999874B1 (en) 2010-12-09

Similar Documents

Publication Publication Date Title
KR101020298B1 (en) Level shifter and semiconductor memory device
US7145363B2 (en) Level shifter
US9843325B2 (en) Level shifter and parallel-to-serial converter including the same
JP2006054886A (en) Level shifter with low leakage current
US7795946B2 (en) Level shifter capable of improving current drivability
US8502591B2 (en) High voltage control circuit of semiconductor device
KR20170064842A (en) Transmitter and Semiconductor Apparatus
JP2008187525A (en) Inverter circuit
US6636451B2 (en) Semiconductor memory device internal voltage generator and internal voltage generating method
KR101204670B1 (en) Level shifter
KR100999874B1 (en) Level shifter
KR100642402B1 (en) Initializing Signals Generating Circuit of Semiconductor Device
US20120126874A1 (en) Integrated circuit
KR100780769B1 (en) Dual path level shifter
US11621705B2 (en) Semiconductor integrated circuit device and level shifter circuit
KR100885488B1 (en) Semiconductor memory device
KR100907017B1 (en) Circuit of semiconductor memory apparatus
WO2008028012A1 (en) Junction field effect transistor input buffer level shifting circuit
KR100321155B1 (en) Circuit of address buffer in semiconductor device
KR100955685B1 (en) Signal input circuit
KR100427714B1 (en) Level shifter for semiconductor memory device
KR100604658B1 (en) Voltage level sifter
US8629696B2 (en) Semiconductor device and level shifting circuit for the same
KR100502677B1 (en) Output buffer of semiconductor memory device
KR20110131709A (en) Level shifter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee