KR20090042444A - Plasma display apparatus - Google Patents

Plasma display apparatus Download PDF

Info

Publication number
KR20090042444A
KR20090042444A KR1020070108211A KR20070108211A KR20090042444A KR 20090042444 A KR20090042444 A KR 20090042444A KR 1020070108211 A KR1020070108211 A KR 1020070108211A KR 20070108211 A KR20070108211 A KR 20070108211A KR 20090042444 A KR20090042444 A KR 20090042444A
Authority
KR
South Korea
Prior art keywords
signal
voltage
temperature
scan
plasma display
Prior art date
Application number
KR1020070108211A
Other languages
Korean (ko)
Inventor
박현일
문성학
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020070108211A priority Critical patent/KR20090042444A/en
Publication of KR20090042444A publication Critical patent/KR20090042444A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

A plasma display apparatus is provided to stabilize the operation by preventing the generation of the misdischarge according to the temperature. A plasma display apparatus comprises a plasma display panel and a driving part. The plasma display panel comprises a scan electrode, a sustain electrode, and an address electrode. The driving part supplies the reset signal to the scan electrode during the reset period, and supplies the scan signal to the scan electrode during the address period. If the temperature of the plasma display panel is the first temperature, the peak voltage of the reset signal is the first voltage(V1). If the temperature of the plasma display panel is the second temperature which is higher than the first temperature, the peak voltage of the reset signal is the second voltage(V2).

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}Plasma Display Apparatus {Plasma Display Apparatus}

본 발명은 플라즈마 디스플레이 장치에 관한 것이다.The present invention relates to a plasma display device.

플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층과, 아울러 복수의 전극(Electrode)을 포함한다.The plasma display panel includes a phosphor layer formed in a discharge cell defined by partition walls and a plurality of electrodes.

플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.When the drive signal is supplied to the electrode of the plasma display panel, the discharge is generated by the drive signal supplied in the discharge cell. Here, when discharged by a drive signal in the discharge cell, the discharge gas filled in the discharge cell generates vacuum ultraviolet rays, and the vacuum ultraviolet light emits the phosphor formed in the discharge cell to emit visible light. Generate. The visible light displays an image on the screen of the plasma display panel.

본 발명의 일면은 온도에 따른 오방전의 발생을 방지하는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.One object of the present invention is to provide a plasma display device that prevents the occurrence of mis-discharge according to temperature.

본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 서로 나란한 스캔 전극과 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드(Sub-Field)의 리셋 기간에서 스캔 전극으로 리셋 신호를 공급하고, 리셋 기간 이후의 어드레스 기간에서는 스캔 전극으로 스캔 신호를 공급하는 구동부를 포함하고, 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에 리셋 신호의 최대 전압은 제 1 전압(V1)이고, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도에서는 리셋 신호의 최대 전압이 제 1 전압(V1)과 다른 제 2 전압(V2)이고, 구동부는 제 1 온도에서는 프레임의 복수의 서브필드 중 N(N은 자연수)개의 서브필드에서 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호를 공급하고, 제 2 온도에서는 프레임의 복수의 서브필드 중 N 개 보다 많은 M(M은 N보다 큰 자연수)개의 서브필드에서 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호를 공급할 수 있다.According to an embodiment of the present invention, a plasma display apparatus includes a plasma display panel including scan electrodes and a sustain electrode that are parallel to each other, and a scan electrode in a reset period of at least one sub-field among a plurality of subfields of a frame. And a driving unit for supplying the reset signal to the scan electrode in the address period after the reset period, and when the temperature of the plasma display panel is the first temperature, the maximum voltage of the reset signal is the first voltage (V1). At a second temperature where the temperature of the plasma display panel is higher than the first temperature, the maximum voltage of the reset signal is a second voltage (V2) different from the first voltage (V1), and the driving unit is a plurality of frames of the frame at the first temperature. The first signal is supplied to the scan electrode between the reset signal and the scan signal in N subfields (N is a natural number) among the subfields, At the second temperature, the first signal may be supplied to the scan electrode between the reset signal and the scan signal in more than N subfields (M is a natural number greater than N) among the plurality of subfields of the frame.

본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 온도에 따른 오방전의 발생을 방지함으로써 구동을 안정시키는 효과가 있다.Plasma display device according to an embodiment of the present invention has the effect of stabilizing the drive by preventing the occurrence of mis-discharge according to the temperature.

이하, 첨부된 도면을 참조하여 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 대해 상세히 설명하기로 한다.Hereinafter, a plasma display device according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면이다.1 is a view for explaining the configuration of a plasma display device according to an embodiment of the present invention.

도 1을 살펴보면, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(100)과 구동부(110)를 포함한다.1, a plasma display apparatus according to an embodiment of the present invention includes a plasma display panel 100 and a driver 110.

플라즈마 디스플레이 패널(100)은 서로 나란한 스캔 전극(Y1~Yn)과 서스테인 전극(Z1~Zn)을 포함하고, 아울러 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극(X1~Xm)을 포함할 수 있다.The plasma display panel 100 may include scan electrodes Y1 to Yn and sustain electrodes Z1 to Zn that are parallel to each other, and may include address electrodes X1 to Xm that cross the scan electrode and the sustain electrode.

구동부(110)는 플라즈마 디스플레이 패널(100)의 스캔 전극, 서스테인 전극 또는 어드레스 전극 중 적어도 하나로 구동신호를 공급하여, 플라즈마 디스플레이 패널(100)의 화면에 영상이 구현되도록 할 수 있다.The driver 110 may supply a driving signal to at least one of a scan electrode, a sustain electrode, and an address electrode of the plasma display panel 100 to implement an image on the screen of the plasma display panel 100.

여기, 도 1에서는 구동부(110)가 하나의 보드(Board) 형태로 이루어지는 경우만 도시하고 있지만, 본 발명에서 구동부(110)는 플라즈마 디스플레이 패널(100)에 형성된 전극에 따라 복수개의 보드 형태로 나누어지는 것도 가능하다. 예를 들면, 구동부(110)는 플라즈마 디스플레이 패널(100)의 스캔 전극을 구동시키는 제 1 구동부(미도시)와, 서스테인 전극을 구동시키는 제 2 구동부와, 어드레스 전극을 구동시키는 제 3 구동부(미도시)로 나누어질 수 있는 것이다.Here, in FIG. 1, only the case in which the driving unit 110 is formed in one board form is illustrated, but in the present invention, the driving unit 110 is divided into a plurality of board forms according to electrodes formed on the plasma display panel 100. It is also possible to lose. For example, the driver 110 may include a first driver (not shown) for driving the scan electrode of the plasma display panel 100, a second driver for driving the sustain electrode, and a third driver (not shown) for driving the address electrode. Can be divided into

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면이다.2 is a diagram for explaining the structure of a plasma display panel.

도 2를 살펴보면, 플라즈마 디스플레이 패널(100)은 서로 나란한 스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성되는 전면 기판(201)과, 스캔 전극(202, Y) 및 서스테인 전극(203, Z)과 교차하는 어드레스 전극(213, X)이 형성되는 후면 기판(211)을 포함할 수 있다.Referring to FIG. 2, the plasma display panel 100 includes a front substrate 201 in which scan electrodes 202 and Y and sustain electrodes 203 and Z are parallel to each other, and scan electrodes 202 and Y and a sustain electrode ( The back substrate 211 on which the address electrodes 213 and X intersect with 203 and Z may be formed.

스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)에는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시키는 상부 유전체 층(204)이 배치될 수 있다.On the front substrate 201 where the scan electrodes 202 and Y and the sustain electrodes 203 and Z are formed, the discharge currents of the scan electrodes 202 and Y and the sustain electrodes 203 and Z are limited and the scan electrodes 202 and Y are restricted. ) And an upper dielectric layer 204 may be arranged to insulate between the sustain electrodes 203 and Z.

상부 유전체 층(204)이 형성된 전면 기판(201)에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성될 수 있다. 이러한 보호 층(205)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.A protective layer 205 may be formed on the front substrate 201 where the upper dielectric layer 204 is formed to facilitate discharge conditions. The protective layer 205 may include a material having a high secondary electron emission coefficient, such as magnesium oxide (MgO) material.

후면 기판(211) 상에는 어드레스 전극(213, X)이 형성되고, 이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮으며 어드레스 전극(213, X)을 절연시키는 하부 유전체 층(215)이 형성될 수 있다.The address electrodes 213 and X are formed on the rear substrate 211, and the address electrodes 213 and X are covered on the upper side of the rear substrate 211 on which the address electrodes 213 and X are formed. A lower dielectric layer 215 may be formed that insulates X).

하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(212)이 형성될 수 있다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.On top of the lower dielectric layer 215, a partition space 212, such as a stripe type, a well type, a delta type, a honeycomb type, etc., is formed on the discharge space, that is, to partition the discharge cells. Can be. Accordingly, the first discharge cell emitting red (R) light, the second discharge cell emitting blue (B) light, and the green (Green) light between the front substrate 201 and the rear substrate 211. : G) A third discharge cell or the like that emits light can be formed.

또한, 제 1, 2, 3 방전 셀 이외에 백색(White : W) 또는 황색(Yellow : Y)광을 방출하는 제 4 방전 셀이 더 형성되는 것도 가능하다.In addition, it is also possible to further form a fourth discharge cell emitting white (W) or yellow (Y) light in addition to the first, second and third discharge cells.

한편, 제 1, 2, 3 방전 셀의 폭은 실질적으로 동일할 수도 있지만, 제 1 방전 셀, 제 2 방전 셀 및 제 3 방전 셀 중 적어도 하나의 폭이 다른 방전 셀의 폭과 다르게 할 수도 있다.Meanwhile, the widths of the first, second, and third discharge cells may be substantially the same, but the width of at least one of the first, second, and third discharge cells may be different from that of the other discharge cells. .

예컨대, 적색(R)광을 방출하는 제 1 방전 셀의 폭이 가장 작고, 녹색(G)광을 방출하는 제 3 방전 셀 및 청색(B)광을 방출하는 제 2 방전 셀의 폭을 제 1 방전 셀의 폭보다 크게 할 수 있다. 그러면, 구현되는 영상의 색온도 특성이 향상될 수 있다. 제 2 방전 셀의 폭은 제 3 방전 셀의 폭과 실질적으로 동일하거나 상이할 수 있다.For example, the width of the first discharge cell that emits red (R) light is the smallest, and the width of the third discharge cell that emits green (G) light and the width of the second discharge cell that emits blue (B) light is first. It can be made larger than the width of the discharge cell. Then, color temperature characteristics of the image to be implemented may be improved. The width of the second discharge cell may be substantially the same or different from the width of the third discharge cell.

또한, 도 2에 도시된 격벽(212)의 구조뿐만 아니라, 다양한 형상의 격벽의 구조도 가능할 것이다. 예컨대, 격벽(212)은 제 1 격벽(212b)과 제 2 격벽(212a)을 포함하고, 여기서, 제 1 격벽(212b)의 높이와 제 2 격벽(212a)의 높이가 서로 다른 차등형 격벽 구조, 제 1 격벽(212b) 또는 제 2 격벽(212a) 중 하나 이상에 배기 통로로 사용 가능한 채널(Channel)이 형성된 채널형 격벽 구조, 제 1 격벽(212b) 또는 제 2 격벽(212a) 중 하나 이상에 홈(Hollow)이 형성된 홈형 격벽 구조 등이 가능할 것이다.In addition, not only the structure of the partition 212 illustrated in FIG. 2, but also the structure of the partition having various shapes may be possible. For example, the partition 212 includes a first partition 212b and a second partition 212a, where the height of the first partition 212b and the height of the second partition 212a are different from each other. At least one of the first barrier rib 212b and the second barrier rib 212a, and a channel type barrier rib structure having a channel usable as an exhaust passage, at least one of the first barrier rib 212b and the second barrier rib 212a. Grooved partition wall structure having a groove formed in the groove will be possible.

여기서, 차등형 격벽 구조인 경우에는 제 1 격벽(212b)의 높이가 제 2 격벽(212a)의 높이보다 더 낮을 수 있다. 아울러, 채널형 격벽 구조인 경우에는 제 1 격벽(212b)에 채널이 형성될 수 있다.In the case of the differential partition wall structure, the height of the first partition wall 212b may be lower than the height of the second partition wall 212a. In addition, in the case of the channel-type partition wall structure, a channel may be formed in the first partition wall 212b.

또한, 제 1, 2, 3 방전 셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, 제 1, 2, 3 방전 셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전 셀의 형상도 사각형상뿐만 아니라 오각형, 육각형 등의 다양한 다각 형상도 가능할 것이다.In addition, although each of the first, second, and third discharge cells is shown and described as being arranged on the same line, it may be arranged in other shapes. For example, a delta type arrangement in which the first, second and third discharge cells are arranged in a triangular shape may be possible. In addition, the shape of the discharge cell may also be a variety of polygonal shapes, such as pentagonal, hexagonal, as well as rectangular.

또한, 여기 도 2에서는 후면 기판(211)에 격벽(212)이 형성된 경우만을 도시하고 있지만, 격벽(212)은 전면 기판(201) 또는 후면 기판(211) 중 적어도 어느 하나에 형성될 수 있다.In addition, in FIG. 2, only the case where the barrier rib 212 is formed on the rear substrate 211 is illustrated, but the barrier rib 212 may be formed on at least one of the front substrate 201 and the rear substrate 211.

격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.A predetermined discharge gas may be filled in the discharge cell partitioned by the partition wall 212.

아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.In addition, a phosphor layer 214 that emits visible light for image display may be formed in the discharge cells partitioned by the partition wall 212. For example, a first phosphor layer that generates red light, a second phosphor layer that generates blue light, and a third phosphor layer that generates green light may be formed.

또한, 제 1, 2, 3 형광체 이외에 백색(White : W) 및/또는 황색(Yellow : Y) 광을 발생시키는 제 4 형광체 층이 더 형성되는 것도 가능하다.In addition to the first, second, and third phosphors, it is also possible to further form a fourth phosphor layer for generating white (W) and / or yellow (Y) light.

또한, 제 1, 2, 3 형광체 층의 두께가 다른 형광체 층과 상이할 수 있다. 예를 들면, 제 2 형광체 층 또는 제 3 형광체 층의 두께가 제 1 형광체 층의 두께보다 더 두꺼울 수 있다. 여기서, 제 2 형광체 층의 두께는 제 3 형광체 층의 두께와 실질적으로 동일하거나 상이할 수 있다.In addition, the thicknesses of the first, second, and third phosphor layers may be different from other phosphor layers. For example, the thickness of the second phosphor layer or the third phosphor layer may be thicker than the thickness of the first phosphor layer. Here, the thickness of the second phosphor layer may be substantially the same or different from the thickness of the third phosphor layer.

또한, 이상의 설명에서는 번호 204의 상부 유전체 층 및 번호 215의 하부 유전체 층이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 이러한 상부 유전체 층 및 하부 유전체 층 중 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.In addition, although the above description only shows the case where the upper dielectric layer 204 and the lower dielectric layer 215 are each one layer, at least one of the upper dielectric layer and the lower dielectric layer is not composed of a plurality of layers. It is also possible.

아울러, 번호 212의 격벽으로 인한 외부 광의 반사를 방지하기 위해 격 벽(212)의 상부에 외부 광을 흡수할 수 있는 블랙 층(미도시)을 더 배치하는 것도 가능하다.In addition, a black layer (not shown) may be further disposed on the partition 212 to prevent reflection of the external light due to the partition 212.

또한, 격벽(212)과 대응되는 전면 기판(201) 상의 특정 위치에 또 다른 블랙 층(미도시)이 더 형성되는 것도 가능하다.In addition, another black layer (not shown) may be further formed at a specific position on the front substrate 201 corresponding to the partition 212.

또한, 후면 기판(211) 상에 형성되는 어드레스 전극(213)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.In addition, the address electrode 213 formed on the rear substrate 211 may have substantially the same width or thickness, but the width or thickness inside the discharge cell may be different from the width or thickness outside the discharge cell. . For example, the width or thickness inside the discharge cell may be wider or thicker than that outside the discharge cell.

도 3은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면이다.FIG. 3 is a diagram for describing an image frame for implementing gray levels of an image in a plasma display device according to an embodiment of the present invention.

도 3을 살펴보면 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조(Gray Level)를 구현하기 위한 영상 프레임은 발광횟수가 다른 복수의 서브필드로 나누어질 수 있다.Referring to FIG. 3, an image frame for implementing gray levels of an image in a plasma display device according to an embodiment of the present invention may be divided into a plurality of subfields having different emission counts.

아울러, 도시하지는 않았지만 복수의 서브필드 중 하나 이상의 서브필드는 다시 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어 질 수 있다.Although not shown, one or more subfields among the plurality of subfields may be grayed out according to a reset period for initializing discharge cells, an address period for selecting discharge cells to be discharged, and the number of discharges. It can be divided into the sustain period to implement.

예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 영상 프레임은, 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다 시 나누어질 수 있다.For example, when an image is to be displayed with 256 gray scales, for example, one image frame is divided into eight subfields SF1 to SF8 as shown in FIG. 3, and each of the eight subfields SF1 to SF8, respectively. Can be divided into a reset period, an address period, and a sustain period.

한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써, 다양한 영상의 계조를 구현할 수 있다.The gray scale weight of the corresponding subfield may be set by adjusting the number of the sustain signals supplied in the sustain period. That is, a predetermined gray scale weight can be given to each subfield using the sustain period. For example, the gray scale weight of each subfield is 2 n by setting the gray scale weight of the first subfield to 2 0 and the gray scale weight of the second subfield to 2 1 (where n = 0, 1). , 2, 3, 4, 5, 6, and 7) to increase the gray scale weight of each subfield. As described above, gray levels of various images may be realized by adjusting the number of sustain signals supplied in the sustain period of each subfield according to the gray scale weight in each subfield.

여기, 도 3에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.In FIG. 3, only one image frame is composed of eight subfields. However, the number of subfields constituting one image frame may be variously changed. For example, one video frame may be configured with 12 subfields from the first subfield to the twelfth subfield, or one video frame may be configured with 10 subfields.

또한, 여기 도 3에서는 하나의 영상 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.In addition, in FIG. 3, subfields are arranged in the order of increasing magnitude of gray scale weight in one image frame. Alternatively, subfields may be arranged in order of decreasing gray scale weight in one image frame. Alternatively, subfields may be arranged regardless of the gray scale weight.

도 4는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작의 일례 를 설명하기 위한 도면이다.4 is a view for explaining an example of the operation of the plasma display device according to an embodiment of the present invention.

도 4를 살펴보면, 제 1 서브필드(Sub-Field 1)의 초기화를 위한 리셋 기간에서는 스캔 전극(Y)으로 제 1 리셋 신호(RS1)가 공급될 수 있다. 제 1 리셋 신호는 상승 램프(RU) 신호와 하강 램프(RD) 신호를 포함할 수 있다.Referring to FIG. 4, the first reset signal RS1 may be supplied to the scan electrode Y in the reset period for initializing the first sub-field 1. The first reset signal may include a rising ramp RU signal and a falling ramp RD signal.

스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓일 수 있다.When the rising ramp signal is supplied to the scan electrode, a weak dark discharge, that is, setup discharge, occurs in the discharge cell by the rising ramp signal. By this setup discharge, some wall charges can be accumulated in the discharge cells.

이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.Subsequently, when the falling ramp signal is supplied to the scan electrode, a weak erase discharge, that is, a setdown discharge, occurs in the discharge cell. By this set-down discharge, wall charges such that address discharge can be stably generated can be uniformly retained in the discharge cells.

리셋 기간에서 스캔 전극에 상승 램프 신호가 공급되는 동안 어드레스 전극(X)에는 어드레스 바이어스 신호(X-bias)가 공급될 수 있다. 그러면, 스캔 전극에 상승 램프 신호가 공급되는 동안 스캔 전극과 어드레스 전극 간의 전압 차이가 감소함으로써 셋업 방전이 어드레스 전극방향으로 과도하게 끌리는 것을 방지할 수 있다. 그러면, 형광체 층의 열화를 억제할 수 있고, 잔상의 발생을 억제할 수 있다.The address bias signal X-bias may be supplied to the address electrode X while the rising ramp signal is supplied to the scan electrode in the reset period. Then, the voltage difference between the scan electrode and the address electrode is reduced while the rising ramp signal is supplied to the scan electrode, thereby preventing the setup discharge from being excessively drawn toward the address electrode. As a result, deterioration of the phosphor layer can be suppressed, and generation of afterimages can be suppressed.

리셋 기간 이후의 어드레스 기간에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 바이어스 신호(Vsc)가 스캔 전극에 공급될 수 있다.In the address period after the reset period, the scan bias signal Vsc having a voltage higher than the lowest voltage of the falling ramp signal may be supplied to the scan electrode.

또한, 어드레스 기간에서는 스캔 바이어스 신호로부터 하강하는 스캔 신 호(Scan)가 스캔 전극에 공급될 수 있다.In addition, in the address period, a scan signal (Scan) falling from the scan bias signal may be supplied to the scan electrode.

한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.Meanwhile, the pulse width of the scan signal supplied to the scan electrode in the address period of at least one subfield may be different from the pulse width of the scan signal of another subfield. For example, the width of the scan signal in the subfield located later in time may be smaller than the width of the scan signal in the preceding subfield. In addition, the reduction of the scan signal width according to the arrangement order of the subfields can be made gradually, such as 2.6 Hz (microseconds), 2.3 Hz, 2.1 Hz, 1.9 Hz, or 2.6 Hz, 2.3 Hz, 2.3 Hz, 2.1 Hz. .... 1.9 ㎲, 1.9 ㎲ and so on.

이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Data)가 공급될 수 있다.As such, when the scan signal is supplied to the scan electrode, the data signal Data may be supplied to the address electrode X corresponding to the scan signal.

이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.When the scan signal and the data signal are supplied, an address discharge may be generated in the discharge cell to which the data signal is supplied while the voltage difference between the scan signal and the data signal and the wall voltage generated by the wall charges generated in the reset period are added. .

어드레스 기간에서 서스테인 전극의 간섭에 의해 어드레스 방전이 불안정해지는 것을 방지하기 위해 서스테인 전극(Z)에 서스테인 바이어스 신호(Vzb)가 공급될 수 있다.The sustain bias signal Vzb may be supplied to the sustain electrode Z to prevent address discharge from becoming unstable due to interference of the sustain electrode in the address period.

서스테인 바이어스 신호의 전압의 크기는 어드레스 기간 이후의 서스테인 기간에서 스캔 전극 또는 서스테인 전극 중 적어도 하나로 공급되는 서스테인 신호(SUS)의 전압의 크기(△Vs)보다는 작을 수 있다.The magnitude of the voltage of the sustain bias signal may be smaller than the magnitude (ΔVs) of the voltage of the sustain signal SUS supplied to at least one of the scan electrode and the sustain electrode in the sustain period after the address period.

어드레스 기간 이후의 서스테인 기간에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.In the sustain period after the address period, the sustain signal may be supplied to at least one of the scan electrode and the sustain electrode. For example, a sustain signal may be alternately supplied to the scan electrode and the sustain electrode.

이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.When such a sustain signal is supplied, the discharge cell selected by the address discharge is added with the wall voltage in the discharge cell and the sustain voltage Vs of the sustain signal, and a sustain discharge, i.e., display between the scan electrode and the sustain electrode when the sustain signal is supplied. Discharge may occur.

또한, 적어도 하나의 서브필드에서는 서스테인 기간에서 복수의 서스테인 신호가 공급되고, 복수의 서스테인 신호 중 적어도 하나의 서스테인 신호의 펄스폭은 다른 서스테인 신호의 펄스폭과 다를 수 있다. 예를 들면, 복수의 서스테인 신호 중 가장 먼저 공급되는 서스테인 신호의 펄스폭이 다른 서스테인 신호의 펄스폭보다 클 수 있다. 그러면, 서스테인 방전이 더욱 안정될 수 있다.In the at least one subfield, a plurality of sustain signals are supplied in the sustain period, and the pulse width of at least one sustain signal of the plurality of sustain signals may be different from the pulse widths of other sustain signals. For example, the pulse width of the sustain signal that is supplied first of the plurality of sustain signals may be larger than the pulse width of other sustain signals. Then, the sustain discharge can be more stabilized.

이상에서 설명한 제 1 서브필드의 다음 서브필드인 제 2 서브필드에서는 리셋 기간에서 스캔 전극으로 제 2 리셋 신호(RS2)가 공급될 수 있다.In the second subfield, which is the next subfield of the first subfield described above, the second reset signal RS2 may be supplied to the scan electrode in the reset period.

제 2 리셋 신호는 제 1 서브필드의 제 1 리셋 신호와 비교하여 상승 램프 신호가 생략된 것일 수 있다.The second reset signal may be that the rising ramp signal is omitted in comparison with the first reset signal of the first subfield.

즉, 제 1 서브필드에서는 리셋 기간에서 스캔 전극으로 상승 램프 신호(RU)가 공급되고, 제 2 서브필드에서는 리셋 기간에서 스캔 전극으로 상승 램프 신호가 공급되지 않을 수 있다.That is, the rising ramp signal RU may be supplied to the scan electrode in the reset period in the first subfield, and the rising ramp signal may not be supplied to the scan electrode in the reset period in the second subfield.

또는, 리셋 신호의 전압의 크기의 관점에서 살펴보면 제 2 서브필드에서는 제 1 서브필드의 제 1 리셋 신호에 비해 전압의 크기가 상대적으로 작은 제 2 리셋 신호가 공급되는 것이다.Alternatively, from the viewpoint of the magnitude of the voltage of the reset signal, the second reset signal is supplied in the second subfield with a relatively smaller voltage than the first reset signal of the first subfield.

제 1 서브필드에서는 상대적으로 전압의 크기가 큰 제 1 리셋 신호에 의해 벽 전하의 분포를 안정시켰기 때문에 제 1 서브필드와 연속되는 제 2 서브필드에서는 전압의 크기가 상대적으로 작은 제 2 리셋 신호를 사용하더라도 안정적인 리셋이 가능하다. 또한, 제 2 서브필드에서 상대적으로 전압의 크기가 작은 제 2 리셋 신호를 사용하게 되면, 제 2 서브필드의 리셋 기간에서 발생하는 광량을 감소시킬 수 있어서 콘트라스트(Contrast) 특성을 향상시킬 수 있다.Since the distribution of the wall charges is stabilized by the first reset signal having a relatively large voltage in the first subfield, the second reset signal having a relatively small magnitude of voltage is generated in the second subfield subsequent to the first subfield. A stable reset is possible even if used. In addition, when a second reset signal having a relatively small voltage is used in the second subfield, the amount of light generated in the reset period of the second subfield may be reduced, thereby improving contrast characteristics.

도 5는 패널의 온도에 따른 구동 방법의 일례에 대해 설명하기 위한 도면이다.5 is a view for explaining an example of the driving method according to the temperature of the panel.

도 5를 살펴보면, 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에 상승 램프 신호가 공급되는 서브필드의 개수를 n(n은 자연수)개로 하고, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도에서는 상승 램프 신호가 공급되는 서브필드의 개수는 n개 보다 많은 m(m은 n보다 큰 자연수)개로 할 수 있다.Referring to FIG. 5, when the temperature of the plasma display panel is the first temperature, the number of subfields to which the rising ramp signal is supplied is n (n is a natural number), and the second temperature where the temperature of the plasma display panel is higher than the first temperature is shown. At the temperature, the number of subfields to which the rising ramp signal is supplied may be more than n m (m is a natural number larger than n).

예를 들면, 도 5와 같이 플라즈마 디스플레이 패널의 온도가 상대적으로 낮은 제 1 온도인 경우에는 (a)와 같이 제 1 서브필드와 제 3 서브필드의 리셋 기간에서 스캔 전극으로 공급되는 리셋 신호(RS1, RS3)의 전압의 크기를 제 2, 4, 5 서브필드의 리셋 기간에서 스캔 전극으로 공급되는 리셋 신호(RS2, RS4, RS5)의 전압의 크기보다 크게 할 수 있다.For example, when the plasma display panel has a relatively low first temperature as shown in FIG. 5, the reset signal RS1 supplied to the scan electrode in the reset period of the first subfield and the third subfield as shown in (a). , The magnitude of the voltage of RS3 may be greater than the magnitude of the voltages of the reset signals RS2, RS4, and RS5 supplied to the scan electrodes in the reset periods of the second, fourth, and fifth subfields.

즉, 제 1 서브필드와 제 3 서브필드의 리셋 기간에서는 상승 램프 신호를 스 캔 전극으로 공급할 수 있고, 나머지 서브필드에서는 상승 램프 신호를 공급하지 않을 수 있는 것이다.That is, the rising ramp signal may be supplied to the scan electrode in the reset period of the first subfield and the third subfield, and the rising ramp signal may not be supplied in the remaining subfields.

또한, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도인 경우에는 (b)와 같이 제 1 서브필드, 제 3 서브필드 및 제 5 서브필드의 리셋 기간에서 스캔 전극으로 공급되는 리셋 신호(RS1, RS3, RS5)의 전압의 크기를 제 2, 4 서브필드의 리셋 기간에서 스캔 전극으로 공급되는 리셋 신호(RS2, RS4)의 전압의 크기보다 크게 할 수 있다.In addition, when the temperature of the plasma display panel is a second temperature higher than the first temperature, the reset signal supplied to the scan electrode in the reset period of the first subfield, the third subfield, and the fifth subfield, as shown in (b) ( The magnitudes of the voltages of the RS1, RS3, and RS5 may be larger than the voltages of the reset signals RS2 and RS4 supplied to the scan electrodes in the reset periods of the second and fourth subfields.

즉, 플라즈마 디스플레이 패널의 온도가 제 1 온도에 비해 상대적으로 높은 제 2 온도인 경우에는 상승 램프 신호가 공급되는 서브필드의 개수를 증가시키는 것이다. 이와 같이 설정하는 이유에 대해 살펴보면 다음과 같다.That is, when the temperature of the plasma display panel is a second temperature which is relatively higher than the first temperature, the number of subfields to which the rising ramp signal is supplied is increased. The reason for this configuration is as follows.

플라즈마 디스플레이 패널의 온도가 제 1 온도에서 제 2 온도로 상승하는 경우에는 방전 셀 내에 존재하는 전하들이 열에너지가 증가할 수 있고, 이에 따라 전하들의 열에너지로 인해 상대적으로 낮은 전압에서도 방전이 발생할 수 있으며, 아울러 방전 셀 내의 벽 전하의 양이 증가할 수 있다.When the temperature of the plasma display panel rises from the first temperature to the second temperature, the thermal energy of the charges present in the discharge cell may increase, and thus discharge may occur even at a relatively low voltage due to the thermal energy of the charges. In addition, the amount of wall charge in the discharge cell may increase.

따라서 플라즈마 디스플레이 패널의 온도가 상대적으로 높은 제 2 온도인 경우에는 온도가 상대적으로 낮은 제 1 온도인 경우에 비해 동일 구동 전압에 대한 방전의 세기가 과도하게 강해질 수 있다. 이에 따라 콘트라스트 특성이 악화될 수 있다.Therefore, when the temperature of the plasma display panel is a relatively high second temperature, the intensity of discharge with respect to the same driving voltage may be excessively stronger than when the temperature of the plasma display panel is relatively low. As a result, the contrast characteristics may deteriorate.

심지어는, 플라즈마 디스플레이 패널의 온도가 제 2 온도인 경우에는 방전 전압이 과도하게 낮아짐으로써, 데이터 신호가 공급되지 않아서 어드레스 방전이 발생하지 않은 방전 셀에서 서스테인 방전이 발생하는 경우도 발생할 수 있다.Even when the temperature of the plasma display panel is the second temperature, the discharge voltage is excessively lowered, so that a sustain discharge may occur in a discharge cell in which no data signal is generated because no data signal is supplied.

이와 같이, 방전의 세기가 과도하게 강해지거나 어드레스 방전이 발생하지 않는 방전 셀에서 서스테인 방전이 발생하는 것을 오방전이라 하겠다.As described above, the sustain discharge is generated in the discharge cell in which the intensity of the discharge becomes excessively strong or the address discharge does not occur.

반면에, 플라즈마 디스플레이 패널의 온도가 제 2 온도인 경우에 리셋 기간에서 상승 램프 신호가 공급되는 서브필드의 개수를 증가시키게 되면, 방전 전압이 낮아지더라도 방전 셀 내의 벽 전하를 보다 균일하게 할 수 있기 때문에 오방전의 발생을 방지할 수 있다.On the other hand, if the number of subfields to which the rising ramp signal is supplied in the reset period is increased when the temperature of the plasma display panel is the second temperature, the wall charges in the discharge cells can be made more uniform even when the discharge voltage is lowered. As a result, the occurrence of erroneous discharge can be prevented.

도 6은 패널의 온도에 따른 구동 방법의 다른 예에 대해 설명하기 위한 도면이다.6 is a view for explaining another example of the driving method according to the temperature of the panel.

도 6을 살펴보면, 플라즈마 디스플레이 패널의 온도가 상대적으로 높은 제 2 온도인 경우와 상대적으로 낮은 제 1 온도인 경우에 상승 램프 신호의 최대 전압을 서로 다르게 할 수 있다.Referring to FIG. 6, when the temperature of the plasma display panel is at a relatively high second temperature and at a relatively low first temperature, the maximum voltage of the rising ramp signal may be different from each other.

예를 들면, 도 6과 같이 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에는 상승 램프 신호의 최대 전압을 (a)와 같이 제 1 전압(V1)으로 하고, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도인 경우에는 (b)와 같이 제 1 전압(V1)보다 △V1만큼 높은 제 2 전압(V2)으로 할 수 있다.For example, when the temperature of the plasma display panel is the first temperature as shown in FIG. 6, the maximum voltage of the rising ramp signal is set to the first voltage V1 as shown in (a), and the temperature of the plasma display panel is the first temperature. In the case of a higher second temperature, it can be set as the 2nd voltage V2 higher by (DELTA) V1 than the 1st voltage V1 like (b).

이와 같이, 플라즈마 디스플레이 패널의 온도가 상대적으로 높은 제 2 온도에서 상승 램프 신호의 최대 전압을 더 높게 하면 리셋을 보다 균일하게 할 수 있기 때문에 패널의 온도 상승에 따라 방전 전압이 낮아지거나 방전 셀 내의 벽 전하의 양이 증가하더라도 오방전의 발생을 억제할 수 있다.In this way, if the maximum voltage of the rising ramp signal is made higher at the second temperature where the temperature of the plasma display panel is relatively higher, the reset voltage can be made more uniform. Even if the amount of charge increases, the occurrence of erroneous discharge can be suppressed.

한편, 플라즈마 디스플레이 패널의 온도가 상대적으로 높은 제 2 온도인 경우에 상승 램프 신호의 최대 전압을 제 1 전압(V1)으로 하고, 플라즈마 디스플레이 패널의 온도가 상대적으로 낮은 제 1 온도인 경우에 상승 램프 신호의 최대 전압을 제 1 전압(V1)보다 높은 제 2 전압(V2)으로 하는 것도 가능한 것이다.On the other hand, when the temperature of the plasma display panel is a relatively high second temperature, the maximum voltage of the rising lamp signal is set to the first voltage V1, and when the temperature of the plasma display panel is a relatively low first temperature, the rising lamp It is also possible to set the maximum voltage of the signal to the second voltage V2 higher than the first voltage V1.

도 7은 제 1 신호에 대해 설명하기 위한 도면이다.7 is a diagram for explaining a first signal.

도 7을 살펴보면, 리셋 기간과 어드레스 기간의 사이에서는 리셋 신호와 스캔 신호의 사이에서 스캔 신호와 역극성인 제 1 신호(S1)가 스캔 전극에 공급될 수 있다.Referring to FIG. 7, a first signal S1 having reverse polarity with the scan signal may be supplied to the scan electrode between the reset period and the address period.

이와 같이, 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호가 공급되면, 리셋 기간 이후에 방전 셀 내의 벽 전하를 더욱 균일하게 소거할 수 있고, 이에 따라 오방전의 발생을 방지할 수 있다.In this manner, when the first signal is supplied to the scan electrode between the reset signal and the scan signal, the wall charge in the discharge cell can be more uniformly erased after the reset period, thereby preventing the occurrence of erroneous discharge.

예를 들어, 제 1 방전 셀과 제 2 방전 셀 중에서 제 1 방전 셀에는 스캔 신호와 데이터 신호가 공급되고, 제 2 방전 셀에는 데이터 신호가 공급되지 않는 것으로 가정하여 보자.For example, assume that a scan signal and a data signal are supplied to the first discharge cell among the first discharge cell and the second discharge cell, and no data signal is supplied to the second discharge cell.

만약, 플라즈마 디스플레이 패널의 온도가 상승함에 따라 방전 셀 내에서 벽 전하들의 에너지가 증가함으로써 방전 개시 전압이 낮아진다면, 제 1 방전 셀과 제 2 방전 셀 모두 리셋 기간에서 발생하는 셋업 방전과 셋다운 방전의 세기가 더 강해질 수 있고, 이에 따라 리셋 기간 이후에 과도하게 많은 양의 벽 전하가 남아있을 수 있다.If the discharge start voltage is lowered by increasing the energy of the wall charges in the discharge cells as the temperature of the plasma display panel rises, both the first discharge cell and the second discharge cell may cause the set up discharge and the set down discharge. The intensity may be stronger, so that an excessively large amount of wall charge may remain after the reset period.

그러면, 과도한 양의 벽 전하로 인하여 데이터 신호가 공급되는 제 1 방전 셀과 데이터 신호가 공급되지 않은 제 2 방전 셀에서 모두 어드레스 방전이 발생할 수 있다. 즉, 오방전이 발생할 수 있는 것이다. 이러한 오방전은 영상의 화질을 악화시키는 원인이 될 수 있다.Then, an address discharge may occur in both the first discharge cell to which the data signal is supplied and the second discharge cell to which the data signal is not supplied due to the excessive amount of wall charges. That is, misdischarge may occur. Such mis-discharge may cause a deterioration of image quality.

그러나 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호를 공급한다면, 스캔 신호와 리셋 신호의 사이에서 약한 소거 방전이 발생할 수 있다. 그러면, 스캔 신호가 공급되기 이전에 과도하게 많은 양의 벽 전하를 소거시킬 수 있고 이에 따라 오방전의 발생을 방지할 수 있다.However, if the first signal is supplied to the scan electrode between the reset signal and the scan signal, a weak erase discharge may occur between the scan signal and the reset signal. Then, an excessively large amount of wall charges can be erased before the scan signal is supplied, thereby preventing the occurrence of erroneous discharge.

또한, 스캔 신호와 리셋 신호의 사이에서 제 1 신호가 스캔 전극에 공급되는 경우에, 스캔 전극에 리셋 신호의 하강 램프 신호가 공급되는 동안 서스테인 전극(Z)에는 제 1 서스테인 바이어스 신호(Vzb1)가 공급될 수 있다. 그러면, 셋다운 방전을 안정시킬 수 있다.In addition, when the first signal is supplied to the scan electrode between the scan signal and the reset signal, the first sustain bias signal Vzb1 is applied to the sustain electrode Z while the falling ramp signal of the reset signal is supplied to the scan electrode. Can be supplied. Then, the setdown discharge can be stabilized.

또한, 스캔 전극에 제 1 신호가 공급되는 동안에는 서스테인 전극에는 그라운드 레벨(GND)의 전압이 공급될 수 있고, 어드레스 기간에는 서스테인 전극에 제 2 서스테인 바이어스 신호(Vzb2)가 공급될 수 있다.In addition, while the first signal is supplied to the scan electrode, the sustain electrode may be supplied with a ground level (GND) voltage, and in the address period, the second sustain bias signal Vzb2 may be supplied to the sustain electrode.

여기서, 제 1 서스테인 바이어스 신호(Vzb1)와 제 2 서스테인 바이어스 신호(Vzb2)의 전압의 크기는 실질적으로 동일할 수 있다.Here, the magnitudes of the voltages of the first sustain bias signal Vzb1 and the second sustain bias signal Vzb2 may be substantially the same.

도 8은 제 1 신호 및 제 2 신호에 대해 설명하기 위한 도면이다.8 is a diagram for explaining a first signal and a second signal.

도 8을 살펴보면, 리셋 신호와 스캔 신호의 사이에서 제 1 신호와 역극성인 제 2 신호(S2)가 스캔 전극에 공급될 수 있다. 이러한 제 2 신호는 제 1 신호에 연속될 수 있고, 또한 제 2 신호의 개수는 복수개일 수 있다.Referring to FIG. 8, a second signal S2 having reverse polarity with the first signal may be supplied to the scan electrode between the reset signal and the scan signal. The second signal may be continued to the first signal, and the number of the second signals may be plural.

이와 같이, 제 1 신호와 역극성인 제 2 신호가 스캔 전극에 공급되면, 방전 셀 내에서 벽 전하가 보다 균일하게 소거될 수 있어서 오방전의 발생을 더욱 방지할 수 있다.In this manner, when the second signal having the opposite polarity to the first signal is supplied to the scan electrode, the wall charges can be more uniformly erased in the discharge cell, thereby further preventing the occurrence of the false discharge.

제 2 신호의 최전 전압 레벨(V3)은 스캔 신호의 최저 전압 레벨(Vy)과 실질적으로 동일할 수 있다. 이와 같이, 제 2 신호의 최저 전압과 스캔 신호의 최저 전압을 동일하면 하나의 전압원을 이용하여 제 2 신호와 스캔 신호를 생성할 수 있기 때문에 그 제조단가가 증가하는 것을 방지할 수 있다.The most recent voltage level V3 of the second signal may be substantially the same as the lowest voltage level Vy of the scan signal. As such, when the lowest voltage of the second signal and the lowest voltage of the scan signal are the same, since the second signal and the scan signal can be generated using one voltage source, the manufacturing cost of the second signal can be prevented from increasing.

또한, 제 2 신호의 펄스폭은 제 1 신호의 펄스폭과 실질적으로 동일한 것도 가능하다.In addition, the pulse width of the second signal may be substantially the same as the pulse width of the first signal.

또한, 소거 효율을 향상시키기 위해 제 2 신호는 스캔 신호와 제 1 신호의 사이에서 공급되는 것이 바람직할 수 있다.In addition, it may be desirable to supply the second signal between the scan signal and the first signal to improve the erase efficiency.

도 9는 제 1 신호의 펄스폭에 대해 설명하기 위한 도면이다.9 is a diagram for explaining the pulse width of the first signal.

도 9를 살펴보면, (a)와 같이 제 1 신호의 펄스폭은 W1일 수 있고, 서스테인 신호(SUS)의 펄스폭은 (b)와 같이 W1보다 큰 W2일 수 있다.9, the pulse width of the first signal may be W1 as shown in (a), and the pulse width of the sustain signal SUS may be W2 larger than W1 as shown in (b).

만약, 제 1 신호의 펄스폭(W1)이 서스테인 신호의 펄스폭(W2)보다 크다면 제 1 신호에 의해 발생하는 방전에 의해 소거되는 벽 전하의 양이 과도하게 적어지거나 또는 오히려 방전 이후에 벽 전하의 양이 증가할 수 있다. 따라서, 제 1 신호의 펄스폭(W1)이 서스테인 신호의 펄스폭(W2)보다 작은 것이 바람직할 수 있다.If the pulse width W1 of the first signal is greater than the pulse width W2 of the sustain signal, the amount of wall charges erased by the discharge generated by the first signal is excessively reduced or rather the wall after discharge. The amount of charge may increase. Therefore, it may be preferable that the pulse width W1 of the first signal is smaller than the pulse width W2 of the sustain signal.

아울러, 도시하지는 않았지만, 제 2 신호(S2)의 펄스폭도 서스테인 신호의 펄스폭(W2)보다 작은 것이 바람직할 수 있다.In addition, although not shown, it may be preferable that the pulse width of the second signal S2 is also smaller than the pulse width W2 of the sustain signal.

도 10은 패널의 온도에 따른 구동 방법의 또 다른 예에 대해 설명하기 위한 도면이다.10 is a view for explaining another example of the driving method according to the temperature of the panel.

도 10을 살펴보면, 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에 프레임의 복수의 서브필드 중 N(N은 자연수)개의 서브필드에서 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호(S1)를 공급하고, 제 1 온도와 다른 제 2 온도에서는 프레임의 복수의 서브필드 중 N 개 보다 많은 M(M은 N보다 큰 자연수)개의 서브필드에서 리셋 신호와 스캔 신호의 사이에서 스캔 전극에 제 1 신호를 공급할 수 있다.Referring to FIG. 10, when the temperature of the plasma display panel is the first temperature, the first signal S1 is applied to the scan electrode between the reset signal and the scan signal in N subfields among the plurality of subfields of the frame. ), And at a second temperature different from the first temperature, the scan electrode is provided between the reset signal and the scan signal in more than N subfields (M is a natural number greater than 1 signal can be supplied.

예를 들면, 도 10과 같이 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에는 (a)와 같이 제 2 서브필드와 제 3 서브필드에서 스캔 신호와 리셋 신호 사이에서 제 1 신호가 공급될 수 있고, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도인 경우에는 (b)와 같이 제 2, 3, 5 서브필드에서 리셋 신호와 스캔 신호의 사이에서 제 1 신호가 공급될 수 있다.For example, when the plasma display panel has the first temperature as shown in FIG. 10, the first signal may be supplied between the scan signal and the reset signal in the second and third subfields as shown in (a). When the temperature of the plasma display panel is a second temperature higher than the first temperature, the first signal may be supplied between the reset signal and the scan signal in the second, third and fifth subfields as shown in (b).

즉, 플라즈마 디스플레이 패널의 온도가 제 1 온도보다 높은 제 2 온도인 경우에는 제 1 신호를 사용하는 서브필드의 개수를 증가시키는 것이다.That is, when the temperature of the plasma display panel is a second temperature higher than the first temperature, the number of subfields using the first signal is increased.

이와 같이, 플라즈마 디스플레이 패널의 온도가 상대적으로 높은 제 2 온도에서 제 1 신호를 사용하는 서브필드의 개수를 증가시키면 방전 셀 내의 벽 전하를 보다 균일하게 소거할 수 있기 때문에 패널의 온도 상승에 따라 방전 전압이 낮아지거나 방전 셀 내의 벽 전하의 양이 증가하더라도 오방전의 발생을 억제할 수 있다.As such, when the number of subfields using the first signal is increased at a second temperature where the temperature of the plasma display panel is relatively high, the wall charges in the discharge cells can be erased more uniformly. Even when the voltage is lowered or the amount of wall charges in the discharge cells is increased, the occurrence of erroneous discharge can be suppressed.

도 11은 제 3 신호와 제 4 신호에 대해 설명하기 위한 도면이다.11 is a diagram for explaining a third signal and a fourth signal.

도 11을 살펴보면, 서스테인 전극에 제 1 신호에 대응되며 제 1 신호에 역극성인 제 3 신호(S3)가 공급될 수 있다. 또한, 제 2 신호에 대응되며 제 2 신호에 역극성인 제 4 신호(S4)가 서스테인 전극에 공급될 수 있다.Referring to FIG. 11, a third signal S3 corresponding to the first signal and having reverse polarity may be supplied to the first electrode. In addition, a fourth signal S4 corresponding to the second signal and having a reverse polarity to the second signal may be supplied to the sustain electrode.

이와 같이, 제 1 신호에 대응되는 제 3 신호가 공급되거나, 또는 제 2 신호에 대응되는 제 4 신호가 공급되면 방전 셀 내의 벽 전하를 더욱 균일하게 소거시킬 수 있다. 이에 따라, 오방전의 발생을 더욱 효과적으로 방지할 수 있는 것이다.As such, when the third signal corresponding to the first signal is supplied or the fourth signal corresponding to the second signal is supplied, the wall charge in the discharge cell can be more uniformly erased. Accordingly, it is possible to more effectively prevent the occurrence of the false discharge.

제 3 신호의 전압의 크기는 제 1 신호의 전압의 크기보다 작을 수 있고, 또한 제 4 신호의 전압의 크기는 제 2 신호의 전압의 크기보다 작을 수 있다.The magnitude of the voltage of the third signal may be smaller than the magnitude of the voltage of the first signal, and the magnitude of the voltage of the fourth signal may be smaller than the magnitude of the voltage of the second signal.

또한, 제 3 신호의 전압의 크기 및 제 4 신호의 전압의 크기는 제 1 서스테인 바이어스 신호(Vzb1)의 전압의 크기 또는 제 2 서스테인 바이어스 신호(Vzb2)의 전압의 크기보다 작을 수 있다.In addition, the magnitude of the voltage of the third signal and the magnitude of the voltage of the fourth signal may be smaller than the magnitude of the voltage of the first sustain bias signal Vzb1 or the magnitude of the voltage of the second sustain bias signal Vzb2.

도 12는 서스테인 신호와 제 1 신호를 비교하기 위한 도면이다.12 is a diagram for comparing a sustain signal with a first signal.

도 12를 살펴보면, (a)의 제 1 신호의 전압의 크기(△V2)는 (b)의 서스테인 신호의 전압의 크기(△Vs)와 실질적으로 동일할 수 있다.12, the magnitude ΔV2 of the voltage of the first signal of (a) may be substantially the same as the magnitude ΔVs of the voltage of the sustain signal of (b).

또한, (b)의 서스테인 신호는 전압이 점진적으로 상승하는 전압 상승 기간(d10), 최대 전압을 유지하는 전압 유지 기간(d20), 전압이 점진적으로 하강하는 전압 하강 기간(d30)을 포함할 수 있다.In addition, the sustain signal of (b) may include a voltage rising period d10 in which the voltage gradually rises, a voltage holding period d20 for maintaining the maximum voltage, and a voltage falling period d30 in which the voltage gradually falls. have.

또한, (a)의 제 1 신호도 전압 상승 기간(d1), 전압 유지 기간(d2) 및 전압 하강 기간(d3)을 포함할 수 있다. 여기서, 제 1 신호의 전압 상승 기간(d1)에서의 시간당 전압 변화율, 즉 기울기는 서스테인 신호의 전압 상승 기간(d10)에서의 시간당 전압 변화율과 실질적으로 동일할 수 있고, 제 1 신호의 전압 하강 기간(d3)에서의 시간당 전압 변화율은 서스테인 신호의 전압 하강 기간(d30)에서의 시간당 전압 변화율과 실질적으로 동일할 수 있다.In addition, the first signal of (a) may also include a voltage rising period d1, a voltage sustain period d2, and a voltage falling period d3. Here, the rate of change in voltage per hour in the voltage rise period d1 of the first signal, that is, the slope may be substantially the same as the rate of change in voltage per hour in the voltage rise period d10 of the sustain signal, and the voltage fall period of the first signal The rate of change in voltage per hour in d3 may be substantially the same as the rate of change in voltage per hour in the voltage drop period d30 of the sustain signal.

이와 같이, 제 1 신호의 전압 상승 기간(d1)에서의 전압 변화율과 전압 하강 기간(d3)에서의 전압 변화율을 서스테인 신호의 전압 상승 기간(d10) 및 전압 하강 기간(d30)에서의 전압 변화율과 각각 동일하고 또한 제 1 신호의 전압의 크기와 서스테인 신호의 전압의 크기를 동일하게 하면, 하나의 에너지 회수 회로(Energy Recovery Circuit)를 이용하여 제 1 신호와 서스테인 신호를 발생시킬 수 있어서 그 제조 단가가 상승하는 것을 방지할 수 있다.Thus, the voltage change rate in the voltage rise period d1 of the first signal and the voltage change rate in the voltage fall period d3 are compared with the voltage change rate in the voltage rise period d10 and the voltage fall period d30 of the sustain signal. If the voltages of the first signal and the voltage of the sustain signal are the same, respectively, the first signal and the sustain signal can be generated using one energy recovery circuit, and thus the manufacturing cost Can be prevented from rising.

도 13은 제 1 신호와 제 2 신호의 또 다른 형태의 일례에 대해 설명하기 위한 도면이다.It is a figure for demonstrating the example of another form of a 1st signal and a 2nd signal.

도 13을 살펴보면, 어드레스 기간에서 스캔 전극으로 공급되는 스캔 바이어스 신호(Vsc)의 전압 레벨이 그라운드 레벨(GND)보다 낮을 수 있다.Referring to FIG. 13, the voltage level of the scan bias signal Vsc supplied to the scan electrode in the address period may be lower than the ground level GND.

이러한 경우에도 제 1 신호(S1)의 전압의 크기(△V2)는 서스테인 신호의 전압의 크기(△Vs)와 실질적으로 동일한 것이 가능하고, 또한 제 2 신호(S2)의 최저 전압 레벨(V3)이 스캔 신호(Scan) 신호의 최저 전압 레벨(Vy)과 실질적으로 동일한 것이 가능하다.Even in this case, the magnitude ΔV2 of the voltage of the first signal S1 may be substantially the same as the magnitude ΔVs of the voltage of the sustain signal, and the lowest voltage level V3 of the second signal S2 may be used. It is possible to be substantially equal to the lowest voltage level Vy of this scan signal Scan signal.

도 14와 15는 상승 램프 신호와 하강 램프 신호의 시작 시점의 전압에 대해 설명하기 위한 도면이다.14 and 15 are diagrams for explaining the voltage at the start of the rising ramp signal and the falling ramp signal.

먼저, 도 14를 살펴보면, 하강 램프 신호(RD)의 시작 시점(t2)의 전압(V5)과 상승 램프 신호(RU)의 시작 시점(t1)의 전압(V4)은 서로 다를 수 있다.14, the voltage V5 at the start time t2 of the falling ramp signal RD and the voltage V4 at the start time t1 of the rising ramp signal RU may be different from each other.

예를 들면, 상승 램프 신호의 시작 시점(t1)의 전압(V4)은 하강 램프 신호의 시작 시점(t5)의 전압(V5)보다 △V3만큼 높을 수 있다.For example, the voltage V4 of the start time t1 of the rising ramp signal may be higher by ΔV3 than the voltage V5 of the start time t5 of the falling ramp signal.

도 15를 살펴보면, ⓐ는 상승 램프 신호의 시작 시점의 전압(V4)이 하강 램프 신호의 시작 시점의 전압(V5')보다 △V4만큼 낮은 경우이고, ⓑ는 상승 램프 신호의 시작 시점의 전압(V4)이 하강 램프 신호의 시작 시점의 전압(V5)보다 △V3만큼 높은 경우이다.Referring to FIG. 15, ⓐ is the case where the voltage V4 at the start of the rising ramp signal is lower by ΔV4 than the voltage V5 'at the start of the falling ramp signal, and ⓑ is the voltage at the start of the rising ramp signal ( V4) is higher than the voltage V5 at the start of the falling ramp signal by ΔV3.

ⓐ와 ⓑ를 비교하면, ⓐ와 ⓑ의 경우는 하강 램프 신호의 전압 변화율, 즉 기울기가 실질적으로 동일하다고 가정하면, ⓐ의 경우에 하강 램프 신호를 제 6 전압(V6)까지 하강시키는데 소요되는 시간은 ⓑ의 경우보다 d만큼 시간이 더 소요됨을 알 수 있다. 따라서, ⓑ의 경우가 ⓐ의 경우에 비해 구동 시간을 확보하는 관점에서 더 유리할 수 있는 것이다.Comparing ⓐ and ⓑ, in the case of ⓐ and ⓑ assuming that the rate of change of the voltage of the falling ramp signal, that is, the slope is substantially the same, the time required to lower the falling ramp signal to the sixth voltage V6 in the case of ⓐ. It can be seen that d takes more time than d. Therefore, ⓑ may be more advantageous in terms of securing a driving time than ⓐ.

도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구성에 대해 설명하기 위한 도면.1 is a view for explaining the configuration of a plasma display device according to an embodiment of the present invention.

도 2는 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면.2 is a diagram for explaining the structure of a plasma display panel;

도 3은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면.FIG. 3 is a diagram illustrating an image frame for implementing grayscale of an image in a plasma display device according to an embodiment of the present invention. FIG.

도 4는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작의 일례를 설명하기 위한 도면.4 is a view for explaining an example of the operation of the plasma display device according to an embodiment of the present invention.

도 5는 패널의 온도에 따른 구동 방법의 일례에 대해 설명하기 위한 도면.5 is a diagram for explaining an example of a driving method according to the temperature of a panel.

도 6은 패널의 온도에 따른 구동 방법의 다른 예에 대해 설명하기 위한 도면.6 is a diagram for explaining another example of the driving method according to the temperature of the panel.

도 7은 제 1 신호에 대해 설명하기 위한 도면.7 is a diagram for explaining a first signal.

도 8은 제 1 신호 및 제 2 신호에 대해 설명하기 위한 도면.8 is a diagram for explaining a first signal and a second signal;

도 9는 제 1 신호의 펄스폭에 대해 설명하기 위한 도면.9 is a diagram for explaining the pulse width of the first signal;

도 10은 패널의 온도에 따른 구동 방법의 또 다른 예에 대해 설명하기 위한 도면.10 is a view for explaining another example of a driving method according to the temperature of a panel.

도 11은 제 3 신호와 제 4 신호에 대해 설명하기 위한 도면.11 is a diagram for explaining a third signal and a fourth signal;

도 12는 서스테인 신호와 제 1 신호를 비교하기 위한 도면.12 is a diagram for comparing a sustain signal with a first signal.

도 13은 제 1 신호와 제 2 신호의 또 다른 형태의 일례에 대해 설명하기 위한 도면.It is a figure for demonstrating an example of the other form of a 1st signal and a 2nd signal.

도 14와 15는 상승 램프 신호와 하강 램프 신호의 시작 시점의 전압에 대해 설명하기 위한 도면.14 and 15 are diagrams for explaining the voltage at the start of the rising ramp signal and the falling ramp signal;

Claims (20)

서로 나란한 스캔 전극과 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과,A plasma display panel including scan electrodes and sustain electrodes parallel to each other; 프레임의 복수의 서브필드 중 적어도 하나의 서브필드(Sub-Field)의 리셋 기간에서 상기 스캔 전극으로 리셋 신호를 공급하고, 상기 리셋 기간 이후의 어드레스 기간에서는 상기 스캔 전극으로 스캔 신호를 공급하는 구동부A driver which supplies a reset signal to the scan electrode in a reset period of at least one sub-field of a plurality of subfields of a frame, and supplies a scan signal to the scan electrode in an address period after the reset period. 를 포함하고,Including, 상기 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우에 상기 리셋 신호의 최대 전압은 제 1 전압(V1)이고,When the temperature of the plasma display panel is a first temperature, the maximum voltage of the reset signal is a first voltage V1, 상기 플라즈마 디스플레이 패널의 온도가 상기 제 1 온도보다 높은 제 2 온도에서는 상기 리셋 신호의 최대 전압이 상기 제 1 전압(V1)과 다른 제 2 전압(V2)이고,At a second temperature where the temperature of the plasma display panel is higher than the first temperature, the maximum voltage of the reset signal is a second voltage V2 different from the first voltage V1, 상기 구동부는The driving unit 상기 제 1 온도에서는 상기 프레임의 복수의 서브필드 중 N(N은 자연수)개의 서브필드에서 상기 리셋 신호와 상기 스캔 신호의 사이에서 상기 스캔 전극에 제 1 신호를 공급하고,At the first temperature, a first signal is supplied to the scan electrode between the reset signal and the scan signal in N subfields among a plurality of subfields of the frame. 상기 제 2 온도에서는 상기 프레임의 복수의 서브필드 중 상기 N 개 보다 많은 M(M은 N보다 큰 자연수)개의 서브필드에서 상기 리셋 신호와 상기 스캔 신호의 사이에서 상기 스캔 전극에 상기 제 1 신호를 공급하는 플라즈마 디스플레이 장치.At the second temperature, the first signal is applied to the scan electrode between the reset signal and the scan signal in more than N subfields (M is a natural number greater than N) among the plurality of subfields of the frame. Supply plasma display device. 제 1 항에 있어서,The method of claim 1, 상기 제 2 전압은 상기 제 1 전압보다 높은 플라즈마 디스플레이 장치.And the second voltage is higher than the first voltage. 제 1 항에 있어서,The method of claim 1, 상기 구동부는 상기 리셋 신호와 상기 스캔 신호의 사이에서 상기 스캔 전극에 제 2 신호를 더 공급하는 플라즈마 디스플레이 장치.And the driver further supplies a second signal to the scan electrode between the reset signal and the scan signal. 제 3 항에 있어서,The method of claim 3, wherein 상기 제 2 신호는 상기 제 1 신호와 역극성인 플라즈마 디스플레이 장치.And the second signal is reverse polarity with the first signal. 제 3 항에 있어서,The method of claim 3, wherein 상기 제 2 신호는 상기 스캔 신호와 상기 제 1 신호의 사이에서 공급되는 플라즈마 디스플레이 장치.And the second signal is supplied between the scan signal and the first signal. 제 3 항에 있어서,The method of claim 3, wherein 상기 제 2 신호의 최저 전압은 상기 스캔 신호의 최저 전압과 실질적으로 동일한 플라즈마 디스플레이 장치.And the lowest voltage of the second signal is substantially equal to the lowest voltage of the scan signal. 제 1 항에 있어서,The method of claim 1, 상기 제 1 신호의 전압의 크기는 어드레스 기간 이후의 서스테인 기간에서 상기 스캔 전극 또는 서스테인 전극 중 적어도 하나로 공급되는 서스테인 신호의 전압의 크기와 실질적으로 동일한 플라즈마 디스플레이 장치.And the magnitude of the voltage of the first signal is substantially equal to the magnitude of the voltage of the sustain signal supplied to at least one of the scan electrode and the sustain electrode in the sustain period after the address period. 제 1 항에 있어서,The method of claim 1, 상기 리셋 신호는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up)와 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down)를 포함하는 플라즈마 디스플레이 장치.The reset signal includes a rising ramp signal (Ramp-Up) in which the voltage gradually rises and a falling ramp signal (Ramp-Down) in which the voltage gradually falls. 제 8 항에 있어서,The method of claim 8, 상기 하강 램프 신호의 시작 시점의 전압과 상기 상승 램프 신호의 시작 시점의 전압은 서로 다른 플라즈마 디스플레이 장치.And a voltage at a start point of the falling ramp signal and a voltage at a start point of the rising ramp signal are different from each other. 제 9 항에 있어서,The method of claim 9, 상기 상승 램프 신호의 시작 시점의 전압은 상기 하강 램프 신호의 시작 시점의 전압보다 높은 플라즈마 디스플레이 장치.And a voltage at a start point of the rising ramp signal is higher than a voltage at a start point of the falling ramp signal. 서로 나란한 스캔 전극과 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과,A plasma display panel including scan electrodes and sustain electrodes parallel to each other; 프레임의 복수의 서브필드 중 적어도 하나의 서브필드(Sub-Field)의 리셋 기 간에서 상기 스캔 전극으로 전압이 점진적으로 상승하는 상승 램프(Ramp-Up) 신호를 공급하고, 나머지 서브필드의 리셋 기간에서는 상승 램프 신호를 공급하지 않는 구동부During a reset period of at least one subfield of a plurality of subfields of a frame, a ramp-up signal in which a voltage gradually rises is supplied to the scan electrode, and a reset period of the remaining subfields is provided. Does not supply rising ramp signal 를 포함하고,Including, 상기 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우 상기 상승 램프 신호가 공급되는 서브필드의 개수는 n(n은 자연수)개 이고,When the temperature of the plasma display panel is the first temperature, the number of subfields to which the rising ramp signal is supplied is n (n is a natural number). 상기 플라즈마 디스플레이 패널의 온도가 상기 제 1 온도보다 높은 제 2 온도에서는 상기 상승 램프 신호가 공급되는 서브필드의 개수는 n개 보다 많은 m(m은 n보다 큰 자연수)개인 플라즈마 디스플레이 장치.And the number of subfields to which the rising ramp signal is supplied is greater than n m (m is a natural number greater than n) at a second temperature where the temperature of the plasma display panel is higher than the first temperature. 제 11 항에 있어서,The method of claim 11, 상기 플라즈마 디스플레이 패널의 온도가 제 1 온도인 경우 상기 상승 램프 신호의 최대 전압은 제 1 전압이고,When the temperature of the plasma display panel is a first temperature, the maximum voltage of the rising ramp signal is a first voltage, 상기 플라즈마 디스플레이 패널의 온도가 상기 제 1 온도보다 높은 제 2 온도인 경우에는 상기 상승 램프 신호의 최대 전압은 상기 제 1 전압과 다른 제 2 전압인 플라즈마 디스플레이 장치.And the maximum voltage of the rising ramp signal is a second voltage different from the first voltage when the temperature of the plasma display panel is a second temperature higher than the first temperature. 제 12 항에 있어서,The method of claim 12, 상기 제 2 전압은 상기 제 1 전압보다 높은 플라즈마 디스플레이 장치.And the second voltage is higher than the first voltage. 제 11 항에 있어서,The method of claim 11, 상기 구동부는The driving unit 상기 프레임의 복수의 서브필드 중 적어도 하나의 서브필드의 리셋 기간에서 상기 스캔 전극으로 전압이 점진적으로 하강하는 하강 램프 신호를 공급하고, 상기 리셋 기간 이후의 어드레스 기간에서 상기 스캔 전극으로 스캔 신호를 공급하고,Supply a falling ramp signal of which voltage gradually falls to the scan electrode in a reset period of at least one subfield of the plurality of subfields of the frame, and supply a scan signal to the scan electrode in an address period after the reset period. and, 상기 하강 램프 신호와 상기 스캔 신호의 사이에서 상기 스캔 전극에 제 1 신호를 공급하는 플라즈마 디스플레이 장치.And a first signal supplied to the scan electrode between the falling ramp signal and the scan signal. 제 14 항에 있어서,The method of claim 14, 상기 구동부는The driving unit 상기 구동부는 상기 하강 램프 신호와 상기 스캔 신호의 사이에서 상기 스캔 전극에 제 2 신호를 더 공급하는 플라즈마 디스플레이 장치.And the driver further supplies a second signal to the scan electrode between the falling ramp signal and the scan signal. 제 15 항에 있어서,The method of claim 15, 상기 제 2 신호는 상기 제 1 신호와 역극성인 플라즈마 디스플레이 장치.And the second signal is reverse polarity with the first signal. 제 15 항에 있어서,The method of claim 15, 상기 제 2 신호는 상기 스캔 신호와 상기 제 1 신호의 사이에서 공급되는 플라즈마 디스플레이 장치.And the second signal is supplied between the scan signal and the first signal. 제 15 항에 있어서,The method of claim 15, 상기 제 1 신호의 전압의 크기는 어드레스 기간 이후의 서스테인 기간에서 상기 스캔 전극 또는 서스테인 전극 중 적어도 하나로 공급되는 서스테인 신호의 전압의 크기와 실질적으로 동일한 플라즈마 디스플레이 장치.And the magnitude of the voltage of the first signal is substantially equal to the magnitude of the voltage of the sustain signal supplied to at least one of the scan electrode and the sustain electrode in the sustain period after the address period. 제 14 항에 있어서,The method of claim 14, 상기 하강 램프 신호의 시작 시점의 전압과 상기 상승 램프 신호의 시작 시점의 전압은 서로 다른 플라즈마 디스플레이 장치.And a voltage at a start point of the falling ramp signal and a voltage at a start point of the rising ramp signal are different from each other. 제 19 항에 있어서,The method of claim 19, 상기 상승 램프 신호의 시작 시점의 전압은 상기 하강 램프 신호의 시작 시점의 전압보다 높은 플라즈마 디스플레이 장치.And a voltage at a start point of the rising ramp signal is higher than a voltage at a start point of the falling ramp signal.
KR1020070108211A 2007-10-26 2007-10-26 Plasma display apparatus KR20090042444A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070108211A KR20090042444A (en) 2007-10-26 2007-10-26 Plasma display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070108211A KR20090042444A (en) 2007-10-26 2007-10-26 Plasma display apparatus

Publications (1)

Publication Number Publication Date
KR20090042444A true KR20090042444A (en) 2009-04-30

Family

ID=40765172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070108211A KR20090042444A (en) 2007-10-26 2007-10-26 Plasma display apparatus

Country Status (1)

Country Link
KR (1) KR20090042444A (en)

Similar Documents

Publication Publication Date Title
KR100775383B1 (en) Plasma display apparatus
KR20090035384A (en) Plasma display apparatus
JP2007249207A (en) Method of driving plasma display apparatus
KR20090042444A (en) Plasma display apparatus
KR100705822B1 (en) Plasma Display Apparatus and Driving Method of Plasma Display Panel
KR20070066355A (en) Plasma display apparatus
KR20090036881A (en) Plasma display apparatus
KR100896048B1 (en) Plasma Display Apparatus
KR20090069693A (en) Driving method for plasma display panel and plasma display apparatus
KR20090042445A (en) Plasma display apparatus
KR20090044461A (en) Plasma display apparatus
KR100622697B1 (en) Driving Method for Plasma Display Panel
KR20090043311A (en) Plasma display apparatus
KR20090117418A (en) Method for driving of plasma display panel
KR20100058277A (en) Plasma display apparatus and method for driving thereof
KR20080057761A (en) Plasma display apparatus
KR20090044460A (en) Plasma display apparatus
KR20080061000A (en) Plasma display panel
KR20090044458A (en) Plasma display apparatus
KR20080043674A (en) Plasma display apparatus
KR20080047930A (en) Plasma display apparatus
KR20090070968A (en) Driving method for plasma display panel
KR20100040429A (en) Method for driving of plasma display apparatus
KR20090035383A (en) Plasma display apparatus
KR20080093589A (en) Plasma display apparatus

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid