KR20080078289A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20080078289A
KR20080078289A KR1020070018180A KR20070018180A KR20080078289A KR 20080078289 A KR20080078289 A KR 20080078289A KR 1020070018180 A KR1020070018180 A KR 1020070018180A KR 20070018180 A KR20070018180 A KR 20070018180A KR 20080078289 A KR20080078289 A KR 20080078289A
Authority
KR
South Korea
Prior art keywords
source
display device
pixels
lines
electrically connected
Prior art date
Application number
KR1020070018180A
Other languages
English (en)
Inventor
이민철
나동균
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070018180A priority Critical patent/KR20080078289A/ko
Priority to EP07021169A priority patent/EP1962270A1/en
Priority to US11/932,195 priority patent/US20080204434A1/en
Priority to CNA2007101670693A priority patent/CN101251660A/zh
Priority to TW096148272A priority patent/TW200836157A/zh
Priority to JP2008024111A priority patent/JP2008209920A/ja
Publication of KR20080078289A publication Critical patent/KR20080078289A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

제조 원가를 절감하기 위한 표시 장치가 개시된다. 표시 장치는 표시 패널, 제1 소스 구동칩 및 연결부를 포함한다. 표시 패널은 하나의 소스 배선에 다수의 화소들이 연결된 복수의 소스 배선들을 포함한다. 제1 소스 구동칩은 상기 소스 배선들 중 첫 번째 소스 배선을 포함하는 제1 그룹의 소스 배선들과 전기적으로 연결되고, 첫 번째 소스 배선에 제1 극성의 데이터신호를 출력한다. 상기 연결부는 첫 번째 소스 배선과 소스 배선들 중 마지막 소스 배선을 전기적으로 연결하고, 제1 극성의 데이터신호를 상기 마지막 소스 배선에 전달한다. 이에 따라, mk+1번째 소스 배선을 별도로 구동하기 위한 소스 구동칩이 필요치 않게 되므로 제조 원가의 상승을 막을 수 있다.
제조 원가 절감, 컬럼 반전, 도트 반전, 연결부

Description

표시 장치{DISPLAY DEVICE}
도 1은 본 발명의 제1 실시예에 따른 표시 패널의 구동 개념도이다.
도 2는 본 발명의 제2 실시예에 따른 표시 패널의 구동 개념도이다.
도 3은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 4는 본 발명의 제2 실시예에 따른 표시 장치의 평면도이다.
도 5는 본 발명의 제3 실시예에 따른 표시 장치의 평면도이다.
<도면의 주요부분에 대한 부호의 설명>
100a, 100b, 100c : 표시 패널
310, 320, 330 : 인쇄회로기판
210, 230, 250 : 제1 소스 테이프 캐리어 패키지
211, 231, 251 : 제1 소스 구동칩
220, 240, 260 : 제2 소스 테이프 캐리어 패키지
221, 241, 261 : 제2 소스 구동칩
410, 420 : 연결부
430, 440 : 제1 및 제2 연결 배선
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 제조 원가를 절감하기 위한 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정표시패널과, 상기 액정표시패널을 구동시키는 구동칩이 실장된 인쇄회로기판과, 상기 액정표시패널과 인쇄회로기판을 전기적으로 연결하고 소스 구동칩이 실장된 소스 테이프 캐리어 패키지들 및 게이트 구동칩이 실장된 게이트 테이프 캐리어 패키지들을 포함한다.
상기 액정표시장치는 사이즈를 줄이고 제조 원가를 절감하기 위한 방안으로, 상기 게이트 테이프 캐리어 패키지들을 제거하고, 상기 게이트 구동회로를 상기 액정표시패널에 직접 형성하는 GIL(Gate IC Less) 구조가 개발되어 적용되고 있다.
이와 더불어, 소스 구동칩의 개수를 줄이기 위해 하나의 소스 배선에 서로 다른 컬러의 화소들이 연결된 구조, 즉, 가로 화소 구조를 채용되고 있다. 상기 가로 화소 구조는 레드 컬러 화소, 그린 컬러 화소 및 블루 컬러 화소 각각은 가로 방향으로 장변이 형성되고 세로 방향으로 단변이 형성되어 레드, 그린 및 블루 화소들이 세로 방향으로 배열된 구조이다.
상기 가로 화소 구조를 채용하는 경우, 상기 레드, 그린 및 블루 화소들이 동일한 소스 배선에 연결되어 수평 구간(1H)을 1/3H로 나누어 각각 구동됨에 따라서, 소스 배선의 개수가 1/3 로 감소할 수 있다.
상기 가로 화소 구조에서 줄어든 충전시간을 보상하고 소비 전력을 줄이기 위해서 서로 인접한 소스 배선들에 서로 다른 극성의 데이터 전압을 인가하는 컬럼 반전 구동이 채용하고 있으며, 상기 컬럼 반전 구동을 통해 도트 반전 효과를 얻기 위해서 수직열의 화소들을 인접한 소스 배선들에 교대로 연결하는 구조가 채용되고 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 제조 원가를 절감하기 위한 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예에 따른 표시 장치는 표시 패널, 제1 소스 구동칩 및 연결부를 포함한다. 상기 표시 패널은 하나의 소스 배선에 다수의 화소들이 연결된 복수의 소스 배선들을 포함한다. 상기 제1 소스 구동칩은 상기 소스 배선들 중 첫 번째 소스 배선을 포함하는 제1 그룹의 소스 배선들과 전기적으로 연결되고, 상기 첫 번째 소스 배선에 제1 극성의 데이터신호를 출력한다. 상기 연결부는 상기 첫 번째 소스 배선과 상기 소스 배선들 중 마지막 소스 배선을 전기적으로 연결하고, 상기 제1 극성의 데이터신호를 상기 마지막 소스 배선에 전달한다.
상기 연결부는 상기 첫 번째 소스 배선의 단부와 상기 마지막 소스 배선의 단부를 직접 연결한다.
상기 제1 소스 구동칩이 실장되어 일단부가 상기 표시 패널과 전기적으로 연결된 제1 소스 테이프 캐리어 패키지와, 상기 제1 소스 테이프 캐리어 패키지의 타단부가 전기적으로 연결된 인쇄회로기판과, 상기 소스 배선들 중 제2 그룹의 소스 배선들과 전기적으로 연결된 제2 소스 구동칩 및 상기 제2 소스 구동칩이 실장되어 상기 표시 패널과 상기 인쇄회로기판을 전기적으로 연결하는 제2 소스 테이프 캐리어 패키지를 더 포함한다.
상기 연결부는 상기 제1 소스 테이프 캐리어 패키지에 형성되어 상기 첫 번째 소스 배선과 전기적으로 연결된 제1 더미 패턴과, 상기 제1 더미 패턴과 전기적으로 연결되고 상기 인쇄회로기판에 형성된 제2 더미 패턴 및 제2 소스 테이프 캐리어 패키지에 형성되고, 상기 제2 더미 패턴 및 상기 마지막 소스 배선을 전기적으로 연결하는 제3 더미 패턴을 포함한다.
상기 연결부는 상기 표시 패널에 형성되어 상기 첫 번째 소스 배선의 단부와 상기 마지막 소스 배선의 단부를 연결하는 제1 연결 배선 및 상기 제1 소스 테이프 캐리어 패키지, 상기 인쇄회로기판 및 제2 소스 테이프 캐리어 패키지를 경유하는 제2 연결 배선을 포함한다.
이러한 표시 장치에 의하면, 첫 번째 소스 배선과 마지막 소스 배선을 전기적으로 연결함으로써 상기 마지막 소스 배선의 구동을 위해 별도로 구비되는 소스 구동칩을 제거하여 제조 원가를 절감할 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
<표시 패널의 제1 실시예>
도 1은 본 발명의 제1 실시예에 따른 표시 패널의 구동 개념도이다.
도 1을 참조하면, 표시 패널은 제1 방향으로 연장되어 형성된 복수의 게이트 배선들(GL1,..,GLn)과 상기 제1 방향과 교차하는 제2 방향으로 연장되어 형성된 복수의 소스 배선들(DL1,..,DL2k+1)을 포함한다. 상기 게이트 배선들(GL1,..GLn)과 소스 배선들(DL1,..,DL2k+1)에 의해 매트릭스 형상으로 배열된 단위 화소부(P)들이 정의된다. 상기 n, k는 자연수이다.
각 단위 화소부(P)는 서로 다른 컬러의 화소들을 포함한다. 예컨대, 상기 단위 화소부(P)는 레드 컬러를 갖는 제1 화소(R)와, 그린 컬러를 갖는 제2 화소(G) 및 블루 컬러를 갖는 제3 화소(B)를 포함한다. 상기 제1, 제2 및 제3 화소들(R, G, B)은 하나의 소스 배선(DL1)에 공통으로 연결되고, 세 개의 게이트 배선들(GL1, GL2, GL3)에 각각 연결된 스위칭 소자들을 포함한다.
상기 제1, 제2, 및 제3 화소들(R, G, B) 각각은 상기 제1 방향(예컨대, 가로 방향)으로 장변이 정의되고 상기 제2 방향(예컨대, 세로 방향)으로 단변이 정의된다. 상기 단위 화소부(P)는 상기 제2 방향으로 제1, 제2 및 제3 화소들(R, G, B)이 배열된 구조를 갖는다.
한편, 서로 인접한 소스 배선들 사이에 형성된 세로행(이하, 컬럼이라 함)의 화소들은 상기 서로 인접한 소스 배선들에 교대로 연결되는 구조를 가진다. 컬럼 반전 방식에 따라 상기 서로 인접한 소스 배선들에는 기준전압 대비 반전된 양(+)의 데이터 전압 및 음(-)의 데이터 전압이 인가된다. 이에 따라서, 상기 컬럼의 화소들은 서로 다른 극성(+, -)의 데이터 전압이 인가되는 인접한 소스 배선들에 교대로 연결되어 컬럼 반전 방식으로 도트 반전 효과를 얻을 수 있다.
예를 들면, 양(+)의 데이터 전압인 인가되는 제1 소스 배선(DL1)과 음(-)의 데이터 전압이 인가되는 제2 소스 배선(DL2) 사이에 제1 컬럼(C1)의 화소들이 형성된다. 상기 제1 컬럼(C1)의 화소들은 2회씩 교대로 상기 제1 소스 배선(DL1) 및 상기 제2 소스 배선(DL2)에 연결되어, " -, -, +, +, -, - " 와 같이 반전된 데이터 전압이 인가된다.
한편, 제2 컬럼(C2)의 화소들은 음(-)의 데이터 전압인 인가되는 상기 제2 소스 배선(DL2)과 양(+)의 데이터 전압이 인가되는 제3 소스 배선(DL3) 사이에 형성되어, 상기 제1 컬럼(C1)의 화소들과 반전된 데이터 전압이 인가되도록 상기 제2 및 제3 소스 배선들(DL2, DL3)에 교대로 연결된다. 상기 제2 컬럼(C2)의 화소들은 " +, +, -, -, +, + " 와 같이 반전된 데이터 전압이 인가된다.
결과적으로, 상기 표시 패널은 컬럼 반전 방식을 통해 상기 제1 방향으로는 1도트 반전하고, 상기 제2 방향으로는 2도트 반전하는 1×2 도트 반전 효과를 얻는다.
상기 컬럼 반전 방식으로 도트 반전 효과를 얻는 표시 패널은 마지막 컬럼(C2K)의 화소들에 서로 다른 극성의 데이터 전압(-, +)을 인가하기 위해 두 개의 소스 배선들이 필요하게 된다. 즉, 제2k 소스 배선(DL2k) 이외에 별도의 제2k+1 소스 배선(DL2k+1)이 필요하다.
상기 표시 패널은 상기 소스 배선들 중 첫 번째 소스 배선(DL1)과 마지막 소스 배선(DL2k+1)을 전기적으로 연결하는 연결부(40)를 포함한다. 이하에서는 상기 첫 번째 소스 배선을 "제1 소스 배선"으로, 상기 마지막 소스 배선(DL2k+1)을 "제 2k+1 소스 배선"으로 각각 명칭한다.
상기 연결부(40)에 의해 상기 제1 소스 배선(DL1)과 연결된 상기 제2k+1 소스 배선(DL2k+1)에는 상기 제1 소스 배선(DL1)에 인가되는 양(+)의 데이터 전압이 인가된다.
이에 따라서, 상기 마지막 컬럼인 제2k 컬럼(C2k)의 화소들은 상기 제2k 소스 배선(DL2k)을 통해 음(-)의 데이터 전압이 인가되고, 상기 연결부(40)를 통해 상기 제1 소스 배선(DL1)과 연결된 상기 제2k+1 소스 배선(DL2k+1)을 통해 양(+)의 데이터 전압이 인가되어, 상기 제2 방향으로 2도트 반전 된다.
예컨대, 표시 패널의 해상도가 도시된 바와 같이 2k×n 이고, 이를 구동하기 위해 k개의 출력핀을 갖는 소스 구동칩이 사용되는 경우, 2개의 소스 구동칩과 제2k+1 소스 배선을 구동하는 또 하나의 소스 구동칩이 필요하게 된다. 이로 인한 제조 원가가 상승하는 문제점이 발생한다. 따라서, 상기 제1 소스 배선(DL1)과 상기 제2k+1 소스 배선(DL2k+1)을 연결부(40)를 통해 전기적으로 연결함으로써 상기와 같은 문제점을 해결할 수 있다.
<표시 패널의 제2 실시예>
도 2는 본 발명의 제2 실시예에 따른 표시 패널의 구동 개념도이다. 도 2에 도시된 표시 패널은 도 1에 도시된 1×2 도트 반전 방식과 다른 1×1 도트 반전 방식으로 구동되는 경우이다.
도 2를 참조하면, 양(+)의 데이터 전압인 인가되는 제1 소스 배선(DL1)과 음(-)의 데이터 전압이 인가되는 제2 소스 배선(DL2) 사이에 형성된 제1 컬럼(C1) 의 화소들은 1회씩 교대로 상기 제1 소스 배선(DL1) 및 상기 제2 소스 배선(DL2)에 연결된다. 따라서, 상기 제1 컬럼(C1)의 화소들은 "-, +, -, +, -, +" 와 같이 반전된 데이터 전압이 인가된다.
제2 컬럼(C2)의 화소들은 음(-)의 데이터 전압인 인가되는 상기 제2 소스 배선(DL2)과 양(+)의 데이터 전압이 인가되는 제3 소스 배선(DL3) 사이에 1회씩 교대로 연결되어, 상기 제1 컬럼(C1)의 화소들에 대응하여 "+, -, +, -, +, -" 와 같이 반전된 데이터 전압이 인가된다.
결과적으로, 상기 표시 패널은 컬럼 반전 방식을 통해 상기 제1 방향으로는 1도트 반전하고, 상기 제2 방향으로는 1도트 반전하는 1×1 도트 반전 효과를 얻는다.
상기 표시 패널은 상기 소스 배선들 중 첫 번째 소스 배선(DL1)과 마지막 소스 배선(DL2k+1)을 전기적으로 연결하는 연결부(40)를 포함한다. 상기 연결부(40)에 의해 상기 제1 소스 배선(DL1)과 연결된 상기 제2k+1 소스 배선(DL2k+1)에는 상기 제1 소스 배선(DL1)에 인가되는 양(+)의 데이터 전압이 인가된다.
<표시 장치의 제1 실시예>
도 3은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 1 및 도 3을 참조하면, 표시 장치는 표시 패널(100a), 복수의 소스 테이프 캐리어 패키지들(210, 220), 인쇄회로기판(310) 및 연결부(410)를 포함한다. 이하에서는 테이프 캐리어 패키지를 'TCP'로 명칭한다.
상기 표시 패널(100a)은 서로 대향하는 두 개의 기판들과, 상기 기판들 사이에 개재된 액정층을 포함하고, 표시 영역(DA)과 상기 표시 영역(DA)을 둘러싸는 제1, 제2, 제3 및 제4 주변 영역(PA1, PA2, PA3, PA4)으로 나누어진다.
상기 표시 영역(DA)은 도 1 또는 도 2에 도시된 바와 같이 게이트 및 소스 배선들(GL1,..,GLn, DL1,..,DL2k+1)에 의해 정의된 화소 구조를 가지며, 컬럼 반전 방식으로 도트 반전 효과를 얻는 구동 방식으로 구동된다.
상기 제1 주변 영역(PA1)에는 상기 소스 TCP들(210, 220)이 실장된다.
상기 제2 주변 영역(PA2)과 상기 제2 주변 영역(PA2)과 마주하는 제3 주변 영역(PA3)에는 상기 게이트 배선들(GL1,..,GLn)에 게이트 신호들을 출력하는 제1 및 제2 게이트 구동부(111, 112)가 배치된다. 상기 제1 및 제2 게이트 구동부(111, 112)는 바람직하게 상기 표시 패널(100a) 상에 집적된다. 물론, 상기 제1 및 제2 게이트 구동부(111, 112)는 테이프 캐리어 패키지를 통해 실장될 수 있다.
상기 제1 게이트 구동부(111)는 홀수번째 게이트 배선들(GL1,..,GLn-1)에 게이트 신호를 출력하고, 상기 제2 게이트 구동부(112)는 짝수번째 게이트 배선들(GL2,..,GLn)에 게이트 신호를 출력한다. 물론, 하나의 게이트 구동부를 상기 제2 또는 제3 주변 영역(PA2 or PA3)에 형성하여 전체 게이트 배선들(GL1,..,GLn)에 게이트 신호를 출력하도록 구현할 수 있다.
상기 제4 주변 영역(PA4)에는 상기 연결부(410)가 형성된다. 상기 연결부(410)는 상기 소스 배선들(DL1,..,DL2k+1) 중 첫 번째 형성된 제1 소스 배선(DL1)의 단부와 마지막에 형성된 제2k+1 소스 배선(DL2k+1)의 단부를 직접 연결 한다.
구체적으로, 상기 제1 주변 영역(PA1)에는 제1 소스 TCP(210) 및 제2 소스 TCP(220)가 실장된다. 상기 제1 소스 TCP(210)는 제1 그룹의 k개 소스 배선들(DL1,..,DLk)에 데이터 전압들을 출력하는 제1 소스 구동칩(211)이 실장된다. 상기 제1 소스 TCP(210)의 일단부를 상기 인쇄회로기판(310)과 전기적으로 연결되고, 타단부는 상기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제1 소스 구동칩(211)은 서로 인접한 소스 배선들(DL1, DL2)에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다.
상기 제1 소스 구동칩(211)의 제1 출력단자(211a)는 상기 제1 소스 배선(DL1)과 팬 아웃부의 제1 출력배선(OL1)을 통해 연결되어, 상기 제1 소스 배선(DL1)에 연결된 제1 컬럼의 화소들(C1)에 양(+)의 데이터 전압을 출력한다. 상기 제1 소스 구동칩(211)은 상기 제1 소스 배선(DL1)과 인접한 상기 제2 소스 배선(DL2)에 음(-)의 데이터 전압이 출력하여 상기 제1 컬럼(C1)의 화소들 중 상기 제2 소스 배선(DL2)과 연결된 화소들에 음(-)의 데이터 전압을 출력한다.
상기 제1 소스 구동칩(211)의 제1 출력단자(211a)는 상기 연결부(410)를 통해 상기 제1 소스 배선(DL1)과 연결되어, 상기 제2k+1 소스 배선(DL2k+1)에 연결된 제2k 컬럼(C2k)의 화소들에 상기 양(+)의 데이터 전압을 출력한다.
상기 제2 소스 TCP(220)는 제2 그룹의 k개 소스 배선들(DLk+1,..,DL2k)에 데이터 전압들을 출력하는 제2 소스 구동칩(221)이 실장된다. 상기 제2 소스 TCP(220)의 일단부는 상기 인쇄회로기판(310)과 전기적으로 연결되고, 타단부는 상 기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제2 소스 구동칩(221)은 서로 인접한 소스 배선들(DLk+1, DLk+2)에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다. 상기 제2 소스 구동칩(221)은 상기 제2k+1 소스 배선(DL2k+1)과 인접한 제2k 소스 배선(DL2k)에 음(-)의 데이터 전압을 출력한다. 이에 의해 상기 제2k 컬럼(C2k)의 화소들 중 제2k 소스 배선(DL2k)에 연결된 화소들은 음(-)의 데이터 전압이 인가된다.
결과적으로, 상기 표시 장치는 상기 연결부(410)를 통해 상기 제1 소스 배선(DL1)과 연결된 상기 제2k+1 소스 배선(DL2k+1)은 상기 제1 소스 구동칩(211)에 의해 양(+)의 데이터 전압이 인가된다. 상기 제2k+1 소스 배선(DL2k+1)을 구동하기 위한 별도의 소스 구동칩이 필요치 않게 된다.
<표시 장치의 제2 실시예>
도 4는 본 발명의 제2 실시예에 따른 표시 장치의 평면도이다.
도 4를 참조하면, 상기 표시 장치는 표시 패널(100b), 복수의 소스 TCP들(230, 240), 인쇄회로기판(320) 및 연결부(420)를 포함한다.
상기 표시 영역(DA)은 도 1 또는 도 2에 도시된 바와 같이 게이트 및 소스 배선들(GL1,..,GLn, DL1,..,DL2k+1)에 의해 정의된 화소 구조를 가지며, 컬럼 반전 방식으로 도트 반전 효과를 얻는 구동 방식으로 구동된다.
상기 제1 주변 영역(PA1)에는 상기 소스 TCP들(230, 240)이 실장되고, 상기 제2 및 제3 주변 영역(PA2, PA3)에는 제1 및 제2 게이트 구동부(111, 112)가 형성된다.
구체적으로, 상기 제1 주변 영역(PA1)에는 제1 소스 TCP(230) 및 제2 소스 TCP(240)가 실장된다. 상기 제1 소스 TCP(230)는 제1 그룹의 소스 배선들(DL1,..,DLk)에 데이터 전압들을 출력하는 제1 소스 구동칩(231)이 실장된다. 상기 제1 소스 TCP(230)의 일단부는 상기 인쇄회로기판(320)과 전기적으로 연결되고, 타단부는 상기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제1 소스 구동칩(231)은 서로 인접한 소스 배선들(DL1, DL2)에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다.
상기 제1 소스 구동칩(231)의 제1 출력단자(231a)는 상기 제1 소스 배선(DL1)과 팬 아웃부의 제1 출력배선(OL1)을 통해 연결되어, 상기 제1 소스 배선(DL1)에 연결된 제1 컬럼의 화소들(C1)에 양(+)의 데이터 전압을 출력한다. 상기 제1 소스 구동칩(231)은 상기 제1 소스 배선(DL1)과 인접한 상기 제2 소스 배선(DL2)에 음(-)의 데이터 전압이 출력하여 상기 제1 컬럼(C1)의 화소들 중 상기 제2 소스 배선(DL2)과 연결된 화소들에 음(-)의 데이터 전압을 출력한다.
상기 제2 소스 TCP(240)는 제2 그룹의 소스 배선들(DLk+1,..,DL2k)에 데이터 전압들을 출력하는 제2 소스 구동칩(241)이 실장된다. 상기 제2 소스 TCP(240)의 일단부는 상기 인쇄회로기판(320)과 전기적으로 연결되고, 타단부는 상기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제2 소스 구동칩(241)은 서로 인접한 소스 배선들(DLk+1, DLk+2)에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다.
상기 연결부(420)는 상기 제1 소스 TCP(230)의 제1 더미 패턴(421)과, 상기 인쇄회로기판(320)의 제2 더미 패턴(422) 및 상기 제2 소스 TCP(240)의 제3 더미 패턴(423)을 포함한다.
상기 제1 더미 패턴(421)의 일단부는 상기 제1 소스 배선(DL1)과 연결된 제1 출력 배선(OL1)과 전기적으로 연결되고 타단부는 상기 인쇄회로기판(320)과 전기적으로 연결된다. 상기 제2 더미 패턴(422)의 일단부는 상기 제1 더미 패턴(421)의 타단부와 전기적으로 연결되고 타단부는 상기 제3 더미 패턴(423)의 일단부와 전기적으로 연결된다. 상기 제3 더미 패턴(423)의 일단부는 상기 제2 더미 패턴(422)과 전기적으로 연결되고 타단부는 상기 제2k+1 소스 배선(DL2k+1)과 연결된 제2k+1 출력 배선(OL2k+1)과 전기적으로 연결된다.
즉, 상기 연결부(420)를 통해 상기 제1 소스 배선(DL1)과 제2k+1 소스 배선(DL2k+1)은 전기적으로 연결되어, 상기 제1 소스 구동칩(231)의 제1 출력단자(231a)로부터 출력되는 양(+)의 데이터 전압이 상기 제2k+1 소스 배선(DL2k+1)에 전달된다. 한편, 상기 제2k 컬럼(C2k)의 화소들 중 제2k 소스 배선(DL2k)에 연결된 화소들은 음(-)의 데이터 전압이 인가된다.
한편, 상기 제2 소스 구동칩(241)은 상기 제2k+1 소스 배선(DL2k+1)과 인접한 제2k 소스 배선(DL2k)에 음(-)의 데이터 전압을 출력한다. 이에 의해 상기 제2k 컬럼(C2k)의 화소들 중 제2k 소스 배선(DL2k)에 연결된 화소들은 음(-)의 데이터 전압이 인가된다.
상기 연결부(420)는 도 3에 도시된 제1 실시예에 따라 상기 표시 패널(100a)의 제4 주변 영역(PA4)에 형성된 상기 연결부(410) 보다 배선 저항이 작아 신호 지 연을 줄일 수 있다.
<표시 장치의 제3 실시예>
도 5는 본 발명의 제3 실시예에 따른 표시 장치의 평면도이다.
도 5를 참조하면, 상기 표시 장치는 표시 패널(100c), 복수의 소스 TCP들(250, 260), 인쇄회로기판(330) 및 연결부를 포함한다. 상기 연결부는 제1 연결 배선(430) 및 제2 연결 배선(440)을 포함한다.
상기 표시 영역(DA)은 도 1 또는 도 2에 도시된 바와 같이 게이트 및 소스 배선들(GL1,..,GLn, DL1,..,DL2k+1)에 의해 정의된 화소 구조를 가지며, 컬럼 반전 방식으로 도트 반전 효과를 얻는 구동 방식으로 구동된다.
상기 제1 주변 영역(PA1)에는 상기 소스 TCP들(250, 260)이 실장되고, 상기 제2 및 제3 주변 영역(PA2, PA3)에는 제1 및 제2 게이트 구동부(111, 112)가 형성되며, 상기 제4 주변 영역(PA4)에는 상기 제1 연결 배선(430)이 형성된다.
구체적으로, 상기 제1 소스 TCP(250)는 제1 그룹의 소스 배선들(DL1,..,DLk)에 데이터 전압들을 출력하는 제1 소스 구동칩(251)이 실장된다. 상기 제1 소스 TCP(250)의 일단부를 상기 인쇄회로기판(330)과 전기적으로 연결되고, 타단부는 상기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제1 소스 구동칩(251)은 서로 인접한 소스 배선들에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다.
상기 제2 소스 TCP(260)는 제2 그룹의 소스 배선들(DLk+1,..,DL2k)에 데이터 전압들을 출력하는 제2 소스 구동칩(261)이 실장된다. 상기 제2 소스 TCP(260)의 일단부는 상기 인쇄회로기판(330)과 전기적으로 연결되고, 타단부는 상기 제1 주변 영역(PA1)에 형성된 패드들과 전기적으로 연결된다. 상기 제2 소스 구동칩(261)은 서로 인접한 소스 배선들에 기준전압 대비 극성이 반전된 데이터 전압을 출력한다.
상기 제1 연결 배선(430)은 제1 소스 배선(DL1)의 단부와 제2k+1 소스 배선(DL2k+1)의 단부를 직접 연결한다. 상기 제1 소스 구동칩(251)의 제1 출력단자(251a)로부터 출력되는 양(+)의 데이터 전압은 상기 제1 연결 배선(430)을 통해 상기 제2k+1 소스 배선(DL2k+1)에 1차적으로 전달된다.
상기 제2 연결 배선(440)은 상기 제1 소스 TCP(250), 상기 인쇄회로기판(330) 및 상기 제2 소스 TCP(260)를 경유하여 상기 제1 소스 배선(DL1)과 상기 제2k+1 소스 배선(DL2k+1)을 전기적으로 연결한다.
구체적으로, 상기 제2 연결 배선(440)은 상기 제1 소스 TCP(250)의 제1 더미 패턴(441)과, 상기 인쇄회로기판(330)의 제2 더미 패턴(442) 및 상기 제2 소스 TCP(260)의 제3 더미 패턴(443)을 포함한다.
상기 제1 더미 패턴(441)의 일단부는 상기 제1 소스 배선(DL1)과 연결된 제1 출력 배선(OL1)과 전기적으로 연결되고 타단부는 상기 인쇄회로기판(330)과 전기적으로 연결된다. 상기 제2 더미 패턴(442)의 일단부는 상기 제1 더미 패턴(441)의 타단부와 전기적으로 연결되고 타단부는 상기 제3 더미 패턴(443)의 일단부와 전기적으로 연결된다. 상기 제3 더미 패턴(443)의 일단부는 상기 제2 더미 패턴(442)과 전기적으로 연결되고 타단부는 상기 제2k+1 소스 배선(DL2k+1)과 연결된 제2k+1 출력 배선(OL2k+1)과 전기적으로 연결된다.
즉, 상기 제2 연결 배선(440)을 통해 상기 제1 소스 배선(DL1)과 제2k+1 소스 배선(DL2k+1)은 전기적으로 연결되어, 상기 제1 소스 구동칩(251)의 제1 출력단자(251a)로부터 출력되는 양(+)의 데이터 전압이 2차적으로 상기 제2k+1 소스 배선(DL2k+1)에 전달된다. 따라서, 상기 제2k+1 소스 배선(DL2k+1)에 연결된 제2k 컬럼(C2k)의 화소들에 상기 양(+)의 데이터 전압이 인가된다.
한편, 상기 제2 소스 구동칩(261)은 상기 제2k+1 소스 배선(DL2k+1)과 인접한 제2k 소스 배선(DL2k)에 음(-)의 데이터 전압을 출력한다. 이에 의해 상기 제2k 컬럼(C2k)의 화소들 중 제2k 소스 배선(DL2k)에 연결된 화소들은 음(-)의 데이터 전압이 인가된다.
상기 제1 및 제2 연결 배선(430, 440)을 통해 상기 제2k+1 소스 배선(DL2k+1)에 데이터 전압을 양방향으로 전달함에 따라 도 3 및 도 4에 도시된 실시예들 보다 신호 지연을 현저하게 줄일 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면 표시 패널의 해상도가 mk×n(m, k, n은 자연수)이고, k개의 출력핀을 갖는 소스 구동칩을 사용하는 경우, 첫 번째 소스 배선과 mk+1번째 소스 배선을 전기적으로 연결시킴으로써 상기 첫 번째 소스 배선을 구동하는 소스 구동칩으로 상기 mk+1번째 소스 배선을 구동시킬 수 있다.
따라서, 상기 mk+1번째 소스 배선을 별도로 구동하기 위한 소스 구동칩이 필요치 않게 되므로 제조 원가의 상승을 막을 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (22)

  1. 하나의 소스 배선에 다수의 화소들이 연결된 복수의 소스 배선들을 포함하는 표시 패널;
    상기 소스 배선들 중 첫 번째 소스 배선을 포함하는 제1 그룹의 소스 배선들과 전기적으로 연결되고, 상기 첫 번째 소스 배선에 제1 극성의 데이터신호를 출력하는 제1 소스 구동칩; 및
    상기 첫 번째 소스 배선과 상기 소스 배선들 중 마지막 소스 배선을 전기적으로 연결하고, 상기 제1 극성의 데이터신호를 상기 마지막 소스 배선에 전달하는 연결부를 포함하는 표시 장치.
  2. 제1항에 있어서, 서로 인접한 소스 배선들에는 극성이 반전된 데이터신호가 각각 인가되는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서, 상기 서로 인접한 소스 배선들 사이에 형성된 화소들은 상기 서로 인접한 소스 배선들과 교대로 연결된 것을 특징으로 하는 표시 장치.
  4. 제1항에 있어서, 상기 표시 패널은 상기 소스 배선들과 교차하는 방향으로 연장되고, 상기 화소들과 각각 연결된 게이트 배선들을 더 포함하는 표시 장치.
  5. 제4항에 있어서, 상기 화소들 각각은 상기 소스 배선들이 연장된 방향으로 단변이 정의되고, 상기 게이트 배선들이 연장된 방향으로 장변이 정의되는 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서, 상기 게이트 배선들에 게이트 신호를 출력하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  7. 제5항에 있어서, 상기 게이트 구동부는 상기 게이트 배선들의 양단부에 대응하여 상기 표시 패널 상에 각각 형성된 것을 특징으로 하는 표시 장치.
  8. 제1항에 있어서, 상기 연결부는 상기 첫 번째 소스 배선의 단부와 상기 마지막 소스 배선의 단부를 직접 연결하는 것을 특징으로 하는 표시 장치.
  9. 제8항에 있어서, 상기 연결부는 상기 제1 소스 구동칩과 대향하는 상기 표시 패널의 영역에 형성된 것을 특징으로 하는 표시 장치.
  10. 제1항에 있어서, 상기 제1 소스 구동칩이 실장되고, 일단부가 상기 표시 패널과 전기적으로 연결된 제1 소스 테이프 캐리어 패키지를 더 포함하는 표시 장치.
  11. 제10항에 있어서, 상기 제1 소스 테이프 캐리어 패키지의 타단부가 전기적으 로 연결된 인쇄회로기판;
    상기 소스 배선들 중 제2 그룹의 소스 배선들과 전기적으로 연결된 제2 소스 구동칩; 및
    상기 제2 소스 구동칩이 실장되고, 상기 표시 패널과 상기 인쇄회로기판을 전기적으로 연결하는 제2 소스 테이프 캐리어 패키지를 더 포함하는 표시 장치.
  12. 제11항에 있어서, 상기 연결부는 상기 제1 소스 테이프 캐리어 패키지에 형성되어 상기 첫 번째 소스 배선과 전기적으로 연결된 제1 더미 패턴;
    상기 제1 더미 패턴과 전기적으로 연결되고 상기 인쇄회로기판에 형성된 제2 더미 패턴; 및
    제2 소스 테이프 캐리어 패키지에 형성되고, 상기 제2 더미 패턴 및 상기 마지막 소스 배선을 전기적으로 연결하는 제3 더미 패턴을 포함하는 것을 특징으로 하는 표시 장치.
  13. 제11항에 있어서, 상기 연결부는 상기 표시 패널에 형성되어 상기 첫 번째 소스 배선의 단부와 상기 마지막 소스 배선의 단부를 연결하는 제1 연결 배선; 및
    상기 제1 소스 테이프 캐리어 패키지, 상기 인쇄회로기판 및 제2 소스 테이프 캐리어 패키지를 경유하는 제2 연결 배선을 포함하는 표시 장치.
  14. 제13항에 있어서, 상기 제2 연결배선은 상기 첫 번째 소스 배선과 전기적으 로 연결되고 상기 제1 소스 테이프 캐리어 패키지에 형성된 제1 더미 패턴;
    상기 제1 더미 패턴과 전기적으로 연결되고 상기 인쇄회로기판에 형성된 제2 더미 패턴; 및
    상기 제2 더미 패턴 및 상기 마지막 소스 배선과 전기적으로 연결되고 상기 제2 소스 테이프 캐리어 패키지에 형성된 제3 더미 패턴을 포함하는 것을 특징으로 하는 표시 장치.
  15. 제11항에 있어서, 상기 제1 그룹의 소스 배선들의 개수가 k 인 경우, 상기 마지막 소스 배선은 mk+1 번째 소스 배선인 것을 특징으로 하는 표시 장치(m, k는 자연수임).
  16. 제15항에 있어서, 상기 제2 소스 구동칩은 mk번째 소스 배선에 상기 제1 극성과 반전된 제2 극성의 데이터신호를 출력하는 것을 특징으로 하는 표시 장치.
  17. 제1항에 있어서, 상기 하나의 소스 배선에 연결된 화소들은 서로 다른 컬러의 화소들을 포함하는 것을 특징으로 하는 표시 장치.
  18. 게이트 배선들;
    상기 게이트 배선들과 교차하는 소스 배선들; 및
    상기 소스 배선들 중 첫번째 소스 배선과 마지막 소스 배선을 전기적으로 연 결하는 연결부를 포함하는 표시 장치
  19. 제18항에 있어서, 상기 하나의 소스 배선에 연결된 화소들은 서로 다른 컬러의 화소들을 포함하는 것을 특징으로 하는 표시 장치.
  20. 제19항에 있어서, 상기 화소들 각각은 상기 소스 배선들이 연장된 방향으로 단변이 정의되고, 상기 게이트 배선들이 연장된 방향으로 장변이 정의되는 것을 특징으로 하는 표시 장치.
  21. 제20항에 있어서, 상기 서로 인접한 소스 배선들 사이에 형성된 화소들은 상기 서로 인접한 소스 배선들에 교대로 연결된 것을 특징으로 하는 표시 장치.
  22. 제21항에 있어서, 상기 서로 인접한 소스 배선들에는 극성이 반전된 데이터신호가 각각 인가되며,
    상기 첫번째 소스 배선과 상기 마지막 소스 배선에는 동일한 극성의 데이터신호가 인가되는 것을 특징으로 하는 표시 장치.
KR1020070018180A 2007-02-23 2007-02-23 표시 장치 KR20080078289A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020070018180A KR20080078289A (ko) 2007-02-23 2007-02-23 표시 장치
EP07021169A EP1962270A1 (en) 2007-02-23 2007-10-30 Display device with polarity inversion driving
US11/932,195 US20080204434A1 (en) 2007-02-23 2007-10-31 Display Device
CNA2007101670693A CN101251660A (zh) 2007-02-23 2007-10-31 显示装置
TW096148272A TW200836157A (en) 2007-02-23 2007-12-17 Display device
JP2008024111A JP2008209920A (ja) 2007-02-23 2008-02-04 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070018180A KR20080078289A (ko) 2007-02-23 2007-02-23 표시 장치

Publications (1)

Publication Number Publication Date
KR20080078289A true KR20080078289A (ko) 2008-08-27

Family

ID=39342879

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070018180A KR20080078289A (ko) 2007-02-23 2007-02-23 표시 장치

Country Status (6)

Country Link
US (1) US20080204434A1 (ko)
EP (1) EP1962270A1 (ko)
JP (1) JP2008209920A (ko)
KR (1) KR20080078289A (ko)
CN (1) CN101251660A (ko)
TW (1) TW200836157A (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8284147B2 (en) * 2008-12-29 2012-10-09 Himax Technologies Limited Source driver, display device using the same and driving method of source driver
TWI409781B (zh) * 2009-03-26 2013-09-21 Himax Tech Ltd 源極驅動器、使用其之顯示裝置與源極驅動之驅動方法
KR101307554B1 (ko) * 2009-07-10 2013-09-12 엘지디스플레이 주식회사 액정표시장치
KR20110006770A (ko) * 2009-07-15 2011-01-21 삼성전자주식회사 표시 장치
JP5649858B2 (ja) * 2009-10-23 2015-01-07 京セラディスプレイ株式会社 液晶表示装置、液晶表示パネルの駆動装置および液晶表示パネル
CN101866086B (zh) * 2010-06-08 2011-11-09 友达光电股份有限公司 主动元件阵列基板
CN103137054B (zh) * 2011-11-30 2015-09-23 上海中航光电子有限公司 双栅极横向像素反转驱动方法
CN102707525B (zh) 2012-05-24 2015-01-28 北京京东方光电科技有限公司 一种阵列基板、液晶显示面板和液晶显示装置
CN102879965A (zh) * 2012-10-12 2013-01-16 京东方科技集团股份有限公司 一种液晶显示面板及液晶显示装置
CN103794176B (zh) * 2013-12-26 2016-05-04 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
CN104090438B (zh) * 2014-06-27 2016-08-17 京东方科技集团股份有限公司 阵列基板、显示装置及其驱动方法
KR20170080851A (ko) * 2015-12-30 2017-07-11 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN105633122A (zh) * 2016-01-13 2016-06-01 深圳市华星光电技术有限公司 显示装置
US10608017B2 (en) * 2017-01-31 2020-03-31 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN107272290A (zh) * 2017-07-18 2017-10-20 深圳市华星光电技术有限公司 一种阵列基板以及显示面板
KR102515511B1 (ko) * 2018-01-24 2023-03-31 삼성디스플레이 주식회사 표시 장치
CN108899329A (zh) * 2018-07-03 2018-11-27 京东方科技集团股份有限公司 像素阵列及其制备方法、显示面板、显示装置
CN109599073B (zh) * 2019-01-09 2020-12-25 惠科股份有限公司 一种显示装置、驱动方法和显示器
CN110111755A (zh) * 2019-06-18 2019-08-09 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN112331082A (zh) * 2020-11-17 2021-02-05 武汉华星光电技术有限公司 一种显示面板和显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3349935B2 (ja) * 1997-12-05 2002-11-25 アルプス電気株式会社 アクティブマトリクス型液晶表示装置
EP1300826A3 (en) * 2001-10-03 2009-11-18 Nec Corporation Display device and semiconductor device
GB2383462B (en) * 2001-12-19 2004-08-04 Lg Philips Lcd Co Ltd Liquid crystal display
KR100890022B1 (ko) * 2002-07-19 2009-03-25 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100840330B1 (ko) * 2002-08-07 2008-06-20 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
KR101030694B1 (ko) * 2004-02-19 2011-04-26 삼성전자주식회사 액정표시패널 및 이를 갖는 액정표시장치

Also Published As

Publication number Publication date
TW200836157A (en) 2008-09-01
JP2008209920A (ja) 2008-09-11
CN101251660A (zh) 2008-08-27
US20080204434A1 (en) 2008-08-28
EP1962270A1 (en) 2008-08-27

Similar Documents

Publication Publication Date Title
KR20080078289A (ko) 표시 장치
US8982144B2 (en) Multi-primary color display device
KR101365055B1 (ko) 표시 장치
KR100807524B1 (ko) 펜타일 매트릭스 패널의 데이터배선 구조
JP6301055B2 (ja) 表示装置
KR100951350B1 (ko) 액정 표시 장치
KR101385225B1 (ko) 액정표시장치 및 그 구동방법
US20100110114A1 (en) Liquid crystal display device and method of driving thereof
KR101749161B1 (ko) 표시 패널 및 이를 구비한 표시 장치
US7852437B2 (en) Display device
JP2005346037A (ja) 液晶表示装置及びその駆動方法
CN101251692A (zh) 显示装置
US20080030667A1 (en) Flexible member and liquid crystal display device having the same
KR20100053949A (ko) 액정 표시 장치
US20070182685A1 (en) Display device
KR20010066254A (ko) 액정표시장치
WO2021129590A1 (zh) 显示面板和显示装置
KR20100038568A (ko) 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치
US20020126082A1 (en) Source driver
KR102268255B1 (ko) 표시 장치
KR20080100580A (ko) 표시기판
KR20070120266A (ko) 표시 기판 및 이를 포함하는 표시 장치
KR100537885B1 (ko) 액정 표시 장치 및 그 구동 방법
JP2017198914A (ja) 表示装置
JP3803020B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid