KR20080066288A - 영상표시장치 및 그 영상표시방법 - Google Patents

영상표시장치 및 그 영상표시방법 Download PDF

Info

Publication number
KR20080066288A
KR20080066288A KR1020070003511A KR20070003511A KR20080066288A KR 20080066288 A KR20080066288 A KR 20080066288A KR 1020070003511 A KR1020070003511 A KR 1020070003511A KR 20070003511 A KR20070003511 A KR 20070003511A KR 20080066288 A KR20080066288 A KR 20080066288A
Authority
KR
South Korea
Prior art keywords
pixel value
image
pixel
signal
value
Prior art date
Application number
KR1020070003511A
Other languages
English (en)
Inventor
강상훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070003511A priority Critical patent/KR20080066288A/ko
Priority to US11/942,829 priority patent/US20080170072A1/en
Priority to CNA2007103022021A priority patent/CN101222579A/zh
Priority to EP08150123A priority patent/EP1944747A2/en
Publication of KR20080066288A publication Critical patent/KR20080066288A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2048Display of intermediate tones using dithering with addition of random noise to an image signal or to a gradation threshold

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 영상표시장치 및 그 영상표시방법에 관한 것으로서, 적어도 하나의 기 설정된 픽셀값 범위와 상기 픽셀값 범위에 대응하는 대푯값을 저장하는 메모리부와, 복수의 픽셀로 이루어진 영상신호를 수신하여 영상처리하고, 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 대푯값으로 대체하는 영상처리부와, 영상처리부에 의해 산출된 픽셀값에 기초하여 영상을 표시하는 디스플레이부를 포함하는 것을 특징으로 한다.
이에 의해, 외부신호원으로부터 수신된 아날로그 영상신호를 디지털 영상신호로 변환하는 과정에서 발생한 노이즈를 제거하여 향상된 영상을 제공할 수 있도록 한다.

Description

영상표시장치 및 그 영상표시방법 {IMAGE DISPLAY APPARATUS AND IMAGE DISPLAY METHOD THEREOF}
도 1은 본 발명의 일실시예에 따른 영상표시장치의 블록도이다.
도 2는 본 발명의 이실시예에 따른 영상표시장치의 블록도 이다.
도 3은 본 발명의 일실시예 및 이실시예에 따른 영상표시장치의 영상표시방법에 대한 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : 디스플레이부 20 : 메모리부
30 : 영상처리부 40 : 영상조절부
100 : 영상표시장치 200 : 외부신호원
본 발명은 영상표시장치에 관한 것으로서, 더욱 상세하게는, 영상신호를 6비트 디지털 영상 데이터로 계조하여 표시하는 영상표시장치 및 영상표시방법에 관한 것이다.
영상표시장치의 발달로 CRT(Cathod Ray Tube)와 같은 영상표시장치는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel)과 같은 다양한 영상표시장치들로 발전해 했다. 앞으로도 영상표시장치는 저전력 고효율의 영상표시매체로 발전해 나갈 것이다.
영상표시장치의 발전으로 소비자는 향상된 영상표시매체를 제공받을 수 있지만 그에 따른 고비용을 지불해야 한다. 그에 따른 대안으로 영상표시장치 생산자는 픽셀에 대해 색상별 표시 가능 색상수를 줄임으로써 영상표시장치의 단가를 낮추어 소비자에게 제공하는 추세이다. 이와 같이 영상표시장치가 픽셀당 제공할 수 표시가능한 색상수를 줄임으로써 발열문제, EMI 등의 문제도 개선할 수 있는 장점을 가지고 있다.
위와 같은 장점이 있는 반면, 표시할 수 있는 색상수의 감소는 수신된 아날로그 영상신호를 디지털 영상신호로 변환하여 영상처리하는 과정에서 아날로그 신호에 포함되어 있던 노이즈와, 또는 그 밖에 원인에 의해 생성된 노이즈가 FRC(Frame Rate Control)와 디더링(Dithering) 과정을 거치면서 노이즈가 증폭되어 사용자의 눈에 노출되는 문제가 있다.
컴퓨터 등의 외부신호원으로부터 수신한 영상신호가 아날로그 신호인 경우, 영상표시장치는 아날로그 영상신호를 ADC(Analog Digital Converter)를 통해 디지털 영상신호로 변환한다. 그런데 아날로그 신호를 디지털 신호로 변환하는 과정에서 샘플링과 양자화 과정을 거치게 되는데 이 과정에서 입력신호의 오차가 그대로 ADC를 거쳐 디지털 영상신호에 삽입된다. 또한 아날로그 영상신호의 픽셀의 픽설값을 구성하는 색상들(예 R, G, B)에 대해 각각 8비트로 계조하여 디지털 영상신호를 생성한 영상표시장치는 8비트 디지털 영상신호를 이보다 낮은 6비트로 저감한 디지털 영상신호로 다시 변환한다. 아날로그 영상신호에서 디지털 영상신호로 변환하면서 생성된 노이즈는 8비트에서 6비트로 저감하는 과정에도 계속 영상신호에 삽입돼 있고 6비트 영상신호를 FRC 및 디더링하는 과정에서 노이즈는 증폭되어 사용자의 시야에 노출되게 된다. 이와 같은 노이즈는 8비트 계조한 디지털 영상신호의 계조값이 상위 계조값에 가까울수록 더욱 확연히 나타나는 문제점을 가지고 있다.
따라서, 본 발명은 전술한 문제점을 해결하기 위한 것으로서, 외부신호원으로부터 입력된 영상신호를 영상처리하여 표시하는 과정에서 삽입된 노이즈가 표시되지 않도록 제거하기 위한 것이다.
상기 목적을 달성하기 위해서, 본 발명은 적어도 하나의 기 설정된 픽셀값 범위와 픽셀값 범위에 대응하는 대푯값을 저장하는 메모리부와, 복수의 픽셀로 이루어진 영상신호를 수신하여 영상처리하고, 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 대푯값으로 대체하는 영상처리부와, 영상처리부에 의해 산출된 픽셀값에 기초하여 영상을 표시하는 디스플레이부를 포함하는 것을 특징으로 한다.
여기서 기 설정된 픽셀값 범위의 최소값은 디스플레이부에 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 대푯값은 기 설정된 픽셀값 범위의 최대값과 동일한 것임을 특징으로 한다.
그리고 디스플레이부가 표시하는 영상의 픽셀의 픽셀값은 영상처리부에 의해 산출된 픽셀값을 비트 저감하여 산출한 것임을 특징으로 한다.
영상처리부에 의해 생성된 픽셀값은 8비트에 의해 산출된 픽셀값이며, 디스플레이부가 생성한 픽셀값은 6 비트에 의해 산출된 픽셀값이다.
디스플레이부는 복수의 픽셀을 하나의 단위로 구성하고, 각 단위를 구성하는 픽셀에 대해 FRC(Frame Rate Control)과 디더링(Dithering)을 수행한다.
픽셀은 복수의 색상 중 적어도 하나의 색상을 포함하는 것을 특징으로 한다.
영상처리부는 A/D변환부를 더 포함하고, 영상처리부가 수신한 영상신호가 아날로그 신호인 경우, A/D변환부는 아날로그 신호를 디지털 신호로 변환하고, 디지털 신호로 변환된 영상신호를 영상처리하고, 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 대푯값으로 대체하는 것을 특징으로 한다.
본 발명의 상기 목적은, 영상표시장치에 있어서, 적어도 하나의 기 설정된 픽셀값 범위와 픽셀값 범위에 대응하는 대푯값을 저장하는 메모리부와, 복수의 픽셀로 이루어진 영상신호를 수신하여 영상처리는 영상처리부와, 영상처리부에 의해 영상처리된 영상신호를 표시하는 디스플레이부와, 영상처리부에 의해 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 대푯값으로 대체하는 영상조절부를 포함하는 것을 특징으로 하는 영상표시장치에 의해서도 달성된다.
여기서 기 설정된 픽셀값 범위의 최소값은 디스플레이부에 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 대푯값은 기 설정된 픽셀값 범위의 최대값과 동일한 것임을 특징으로 한다.
그리고 디스플레이부가 표시하는 영상의 픽셀의 픽셀값은 영상처리부에 의해 산출된 픽셀값을 비트 저감하여 산출한 것임을 특징으로 한다.
영상처리부에 의해 생성된 픽셀값은 8비트에 의해 산출된 픽셀값이며, 디스플레이부가 생성한 픽셀값은 6 비트에 의해 산출된 픽셀값이다.
디스플레이부는 복수의 픽셀을 하나의 단위로 구성하고, 각 단위를 구성하는 픽셀에 대해 FRC(Frame Rate Control)과 디더링(Dithering)을 수행한다.
픽셀은 복수의 색상 중 적어도 하나의 색상을 포함하는 것을 특징으로 한다.
영상처리부는 A/D변환부를 더 포함하고, 영상처리부가 수신한 영상신호가 아날로그 신호인 경우, A/D변환부는 아날로그 신호를 디지털 신호로 변환하고, 디지털 신호로 변환된 영상신호를 영상처리하는 것을 특징으로 한다.
본 발명의 상기 목적은, 영상표시장치의 영상표시방법에 있어서, (a) 복수의 픽셀로 구성된 영상신호를 수신하고 영상처리하는 단계와, (b) 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는지 확인하는 단계와, (c) 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀값을 기 설정된 픽셀값 범위에 대응하는 대푯값으로 대체하는 단계와, (d) 대푯값으로 대체된 픽셀값을 비트 저감하여 변환하는 단계와, (e) 비트 저감 변환된 픽셀값에 기초한 영상신호를 FRC 및 디더링하여 표시하는 단계를 포함하는 것을 특징으로 하는 영상표시장치의 영상표시방법에 의해서도 달성된다.
(a)단계에서, 수신된 영상신호를 영상처리하기 전에 수신된 영상신호가 아날로그 신호인 경우, 디지털 신호로 변환하는 단계를 더 포함한다.
(b)단계에서, 영상처리된 영상의 픽셀의 픽셀값은 8비트 계조값이고 (e)단계에서 표시되는 영상의 픽셀값은 6비트 계조값을 FRC 및 디더링 과정을 거친 픽셀값인 것을 특징으로 한다.
여기서 기 설정된 픽셀값 범위의 최소값은 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 대푯값은 기 설정된 픽셀값 범위의 최대값과 동일하다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 관하여 상세하게 설명한다.
도 1은 본 발명의 일실시예에 따른 영상표시장치의 블록도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 영상표시장치(100)는 디스플레이부(10)와, 메모리부(20)와, 영상처리부(30)를 포함한다.
메모리부(20)는 적어도 하나의 기 설정된 픽셀값 범위와 픽셀값 범위에 대응하는 대푯값을 저장한다. 여기서 만일 기 설정된 픽셀값 범위가 복수개 있다면, 메모리부(20)는 복수의 기 설정된 픽셀값 범위와 각 기 설정된 픽셀값 범위에 대응하는 대푯값을 갖는 테이블을 저장한다.
영상처리부(30)는 복수의 픽셀로 이루어진 영상신호를 외부신호원(200)으로부터 수신하고, 수신한 영상신호가 디지털 영상신호이면 디지털 영상신호를 영상처리하여 디스플레이부(10)로 송신한다. 만일 영상처리부(30)가 외부신호원(200)으로 부터 수신한 영상신호가 아날로그 영상신호이면 영상처리부(30)는 아날로그 영상신호를 샘플링과 양자화 과정을 거쳐 디지털 영상신호로 변환한다. 영상처리부(30)는 디지털 영상신호를 영상처리하고 영상처리된 디지털 영상신호의 픽셀의 픽셀값이 메모리부(20)에 저장된 기 설정된 픽셀값 범위에 포함되는지 확인한다. 이때 만일 디지털 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함된다면 영상처리부(30)는 디지털 영상신호의 픽셀의 픽셀값을 기 설정된 픽셀값 범위에 대응하는 대푯값으로 대체하고 디지털 영상신호를 디스플레이부(10)로 송신한다.
영상처리부(30)는 A/D변환부(33)와 버퍼부(35)를 더 포함한다.
A/D변환부(33)는 외부신호원(200)으로부터 수신한 영상신호가 아날로그 신호인 경우 아날로그 영상신호를 디지털 영상신호로 변환한다. 이때 A/D변환부(33)는 아날로그 신호를 샘플링과 양자화 과정을 통해 디지털 신호로 변환한다. A/D변환부(33)는 아날로그 신호를 샘플링하고 양자화하는 과정에서 복수의 비트(예 : 8 비트)를 갖는 디지털 영상신호로 변환한다.
A/D변환부(33)가 아날로그 신호를 8비트의 디지털 신호로 변환하는 경우, 변환된 디지털 신호는 0 ~ 255 사이의 값을 갖는다. 여기서 0 ~ 255 사이의 값은 R, G, B 아날로그 신호를 각각 8비트의 디지털 신호로 계조된 계조값이다.
버퍼부(35)는 A/D변환부(33)에 의해 8비트 디지털 신호로 계조된 영상신호의 픽셀의 픽셀값을 저장한다.
영상처리부(30)는 A/D변환부(33)에 의해 8비트 디지털 신호로 변환된 디지털 영상신호의 픽셀의 픽셀값을 버퍼부(35)로부터 읽어와 메모리부(20)에 저장된 기 설정된 픽셀값 범위에 포함되는지 확인하고, 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우 픽셀의 픽셀값을 기 설정된 픽셀값 범위에 대응하는 대푯값으로 대체하여 디스플레이부(10)로 송신한다. 여기서 영상처리부(30)는 디지털 영상신호의 픽셀의 픽셀값을 기 설정된 픽셀값 범위와 비교하는 것은 디지털 영상신호의 픽셀의 픽셀값을 구성하는 색상들(예 : R, G, B) 각각에 대해 기 설정된 픽셀값 범위에 포함되는지 확인한다. 하나의 픽셀에 대한 픽셀값(R, G, B)은 (0 ~ 255, 0 ~ 255, 0 ~ 255)의 형태를 나타낼 수 있다.
디스플레이부(10)는 영상처리부(30)로부터 수신한 8비트로 계조된 디지털 영상신호의 픽셀의 픽셀값에 기초하여 영상을 표시한다.
디스플레이부(10)에 표시되는 영상의 픽셀의 픽셀값은 영상처리부(30)로부터 수신한 픽셀의 픽셀값보다 작다. 즉 디스플레이부(10)는 영상처리부(30)로부터 수신한 8비트 계조된 디지털 영상신호의 픽셀의 픽셀값을 6비트의 디지털 영상신호의 픽셀의 픽셀값으로 비트 저감하여 변경한 후 6비트 디지털 영상신호의 픽셀의 픽셀값에 기초하여 영상을 표시한다.
디스플레이부(10)는 비트 저감한 디지털 영상신호의 픽셀의 픽셀값을 FRC(Frame Rate Control)와 디더링 과정을 통해 표시한다.
영상처리부(30)로부터 송신되어 디스플레이부(10)에 의해 수신된 8비트 계조된 디지털 영상신호의 픽셀의 픽셀값은 R, G, B 각각에 대해 0 ~ 255의 픽셀값 범위를 갖는다, 따라서 디스플레이부(10)가 영상처리부(30)로부터 수신한 8비트 계조된 디지털 영상신호의 픽셀의 픽셀값에 의해 하나의 픽셀이 표현할 수 있는 색은 약 1670만( = 256 x 256 x 256 )컬러이다. 그러나 디스플레이부(10)는 영상처리부(30)로부터 수신한 8비트 계조된 디지털 영상신호의 픽셀의 픽셀값을 6비트로 비트 저감하고, 비트 저감된 디지털 영상신호를 FRC와 디더링하면 디스플레이부(10)에 표시되는 영상의 픽셀의 픽셀값은 R, G, B 각각에 대해 0 ~ 252의 픽셀값 범위를 갖는다. 따라서, 비트 저감된 디지털 영상신호의 하나의 픽셀이 표현할 수 있는 색상수는 약 1620만( = 253 x 253 x 253 ) 컬러이다.
디스플레이부(10)가 수행하는 FRC 및 디더링은 복수의 픽셀을 하나의 블록으로 구성하고 블록을 구성하는 픽셀들을 교대로 ON/OFF시킴으로서 비트 저감에 의해 표현할 수 있는 색상수의 차이를 보상할 수 있다.
다음은 본 발명의 일실시예에 따른 영상표시장치(100)의 특징을 더욱 상세한 설명한 것이다.
메모리부(20)는 기 설정된 픽셀값 범위와 기 설정된 픽셀값 범위에 대응하는 대푯값을 저장한다. 이때 기 설정된 픽셀값 범위가 복수개 있을 경우, 메모리부(20)는 복수의 기 설정된 픽셀값 범위와 각 기 설정된 픽셀값 범위에 대응하는 대푯값을 테이블 형태로 저장한다. 표 1은 메모리부(20)가 저장하는 복수의 기 설정된 픽셀값 범위와 대푯값에 대한 테이블의 일예이다.
기 설정된 픽셀값 범위 대푯값
252 ~ 255 255
248 ~ 251 251
244 ~ 247 247
표 1
영상처리부(30)는 컴퓨터 장치 등과 같은 외부신호원(200)으로부터 영상신호 를 수신한다. 이때 수신한 영상신호는 아날로그 신호일 수도 있고 디지털 신호일 수도 있다. 수신한 영상신호가 아날로그 신호인 경우, 영상처리부(30)는 샘플링과 양자화 과정을 통해 디지털 신호로 영상신호를 변환한다. 만일 수신한 영상신호가 디지털 신호인 경우 샘플링과 양자화 과정이 생략된다.
영상처리부(30)는 A/D변환부(33)와 버퍼부(35)를 더 포함한다.
외부신호원(200)으로부터 아날로그 신호를 수신한 경우, A/D변환부(33)는 아날로그 신호를 샘플링하고 PCM에 의한 양자화 과정을 통해 디지털 영상신호로 변경한다. 일예로 아날로그 신호를 8비트로 양자화하였다면, 디지털 영상신호는 8비트로 계조된 영상신호이다. 따라서 디지털 영상신호의 픽셀의 픽셀값은 R, G, B 각각에 대해 0 ~ 255의 사이의 값을 가지게 된다. 즉 디지털 영상신호의 픽셀의 픽셀값(R, G, B)은 (0 ~ 255, 0 ~ 255, 0 ~ 255)의 값을 갖는다.
A/D변환부(33)가 아날로그 신호를 디지털 신호로 변경하는 샘플링 및 양자화 과정에 의해 노이즈가 디지털 영상신호에 삽입되게 된다. 이 노이즈는 A/D변환부(33)가 생성하는 디지털 영상신호의 계조값에 영향을 미친다. 즉 아날로그 영상신호의 픽셀의 픽셀값을 구성하는 R, G, B 중 적어도 하나가 풀 컬러(Full Color)인 아날로그 신호를 디지털 신호로 변경하였을 때 풀 컬러인 색에 대해서는 8비트 계조값의 최대값인 255를 가져야 한다. 그러나 노이즈에 의해 실제 계조값은 253, 252 등과 같은 값을 가지게 된다. 이와 같은 계조값의 차이는 아날로그 신호에 삽입되어 있던 노이즈일 수 있고, 그밖에 다른 원인에 의해 삽입된 노이즈일 수 있으며, 이런 노이즈는 FRC와 디더링 처리 과정를 포함하여 디스플레이부(10)에서 영상 이 표시되는 과정에서 증폭되어 영상과 더불어 심한 노이즈가 함께 표시될 수 있다.
A/D변환부(33)는 아날로그 신호를 디지털 신호로 변환된 영상신호를 버퍼부(35)에 저장한다.
영상처리부(30)는 버퍼부(35)에 저장된 디지털 영상신호의 픽셀의 픽셀값을 메모리부(20)에 저장된 테이블(표 1)을 참조하여 픽셀의 픽셀값이 테이블의 기 설정된 픽셀값 범위에 포함되는지 확인하고 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 기 설정된 픽셀값 범위의 대푯값으로 대체한다. 예를 들면 디지털 영상신호의 픽셀의 픽셀값이 (R, G, B)에 대해 각각 (100, 150, 254)라면 영상처리부(30)는 이 픽셀값을 (100, 150, 255)로 변경한다. 색상 B에 대한 8비트 계조값 254를 255로 대체한다. 또 디지털 영상신호의 픽셀의 픽셀값이 (R, G, B)에 대해 각각(254, 252, 249)인 경우 영상처리부(30)는 이 픽셀값을 (255, 255, 251)로 변경한다. 즉 영상처리부(30)는 메모리부(20)의 테이블(표 1)을 참조하여 색상 R, G, G에 대한 8비트 계조값 254, 252, 249를 각각 255, 255, 251로 대체한다.
이와 같은 계조값 대체는 영상처리부(30)에 의해서도 수행될 수 있지만, 영상처리부(30)가 포함하는 A/D변환부(33)에 의해서도 수행될 수 있다.
영상처리부(30)는 아날로그 영상신호를 8비트로 계조하여 디지털 영상신호로 변경하고 디지털 영상신호의 픽셀의 픽셀값을 메모리부(20)에 저장된 대푯값으로 대체할지 여부를 판단하여 디스플레이부(10)로 송신한다.
만일 영상처리부(30)가 외부신호원(200)으로부터 수신한 영상신호가 아날로그 신호가 아닌 디지털 신호라면 A/D변환부(33)에 의해 아날로그 신호를 디지털 신호로 변환하는 과정은 생략되고, 영상처리만 수행된 영상신호를 디스플레이부(10)에 송신한다.
디스플레이부(10)는 영상처리부(30)로부터 8비트 계조된 디지털 영상신호를 6비트의 디지털 영상신호로 변경한다. 즉 디스플레이부(10)가 영상처리부(30)로부터 수신한 8비트 디지털 영상신호의 픽셀의 픽셀값은 (R, G, B)에 대해 (0 ~ 255, 0 ~ 255, 0 ~ 255)의 값을 갖지만, 디스플레이부(10)에서 비트 저감된 디지털 영상신호의 픽셀의 픽셀값은 FRC와 디더링 과정을 통해 (0 ~ 252, 0 ~ 252, 0 ~ 252)의 값을 갖는다. 따라서 디스플레이부(10)가 수신한 디지털 영상신호의 픽셀의 픽셀값이 표현할 수 있는 색상수는 약 1670만( = 256 x 256 x 256)이고 디스플레이부(10)에 표시되는 디지털 영상신호의 픽셀의 픽셀값이 표현할 수 있는 색상수는 약 1620만( = 253 x 253 x 253)이다. 디스플레이부(10)가 영상처리부(30)로부터 수신한 8비트 디지털 영상신호의 계조값은 256이지만 디스플레이부(10)에서 6비트로 변환된 디지털 영상신호의 계조값은 64이다. 6비트 변환된 디지털 영상신호의 계조값 64가 253까지 값을 가질 수 있는 것은 디스플레이부에 의해 수행되는 FRC(Frame Rate Control)과 디더링(Dithering)에 의해서이다.
FRC는 한 픽셀을 복수의 프레임 동안 ON/OFF시킴으로써 프레임 간의 픽셀의 계조차에 중간 계조값을 얻는 방법이다.
디더링은 여개의 픽셀을 하나로 묶어 각 픽셀이 ON/OFF되는 평균값을 이용하 여 중간 계조값을 결정하는 방법이다.
디스플레이부(10)는 디지털 영상신호의 픽셀을 구성하는 R, G, B가 각각 갖는 0 ~ 63 사이의 값에 대해 FRC와 디더링 과정을 통해 0 ~ 252 사이의 값을 가질 수 있도록 하는 것이다.
디스플레이부(10)는 영상처리부(30)로부터 수신한 디지털 영상신호의 픽셀의 픽셀값에 대해 풀 컬러를 갖는 색상(예 : Full Red, Full Green, Full Blue)에 대해서 디스플레이부(10)에서 표현할 수 있는 최대 색상값인 252으로 표현함으로써, 영상이 표시될 때 함께 표시되는 노이즈를 제거할 수 있도록 한다.
도 2는 본 발명의 이실시예에 따른 영상표시장치의 블록도 이다.
도 2에 도시된 바와 같이, 영상표시장치(100)는 영상처리부(30)와 메모리부(20)와 디스플레이부(10)와 영상조절부(40)를 포함한다.
메모리부(20)와 디스플레이부(10)는 도 1에서 설명한 바와 같이 그 기능이 동일하다.
영상처리부(30)가 포함하는 A/D변환부(33)와 버퍼부(35)의 기능도 도 1에서 설명한 바와 같이 동일하다.
영상처리부(30)는 A/D변환부(33)에 의해 변환된 디지털 영상신호에 대한 계조값을 버퍼부(35)에 저장한다.
영상조절부(40)는 버퍼부(35)의 디지털 영상신호의 픽셀의 픽셀값과 메모리부(20)에 저장된 기 설정된 픽셀값 범위를 비교한다. 이때 디지털 영상신호의 픽셀의 픽셀값은 영상조절부(40)가 버퍼부(35)로부터 직접 읽어오거나 영상처리부(30) 에게 자신에게 송신해 줄 것을 요청할 수 도 있다. 만일 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되면, 영상조절부(40)는 버퍼부(35)에 저장된 픽셀의 픽셀값을 기 설정된 픽셀값 범위의 대푯값으로 대체한다. 이때 영상조절부(40)는 대체된 대푯값을 직접 버퍼부(35)에 저장하거나, 영상처리부(30)로 대푯값을 송신하여 영상처리부(30)가 버퍼부(35)에 저장하도록 할 수 있다.
영상처리부(30)는 영상조절부(40)에 의해 대체된 디지털 영상신호를 디스플레이부(10)에 송신하다.
이때 디스플레이부(10)로 전송되는 디지털 영상신호는 영상처리부(30)에 의해 송신될 수 있고, 영상조절부(40)에 의해 송신될 수도 있다.
만일 영상조절부(40)가 버퍼부(35)로부터 디지털 영상신호의 픽셀의 픽셀값을 읽어와 메모리부(20)에 저장된 테이블(표 1)로부터 기 설정된 픽셀값 범위를 찾고 그에 대응하는 대푯값으로 픽셀의 픽셀값을 대체하여 다시 버퍼부(35)에 저장하였다면, 영상처리부(30)는 영상조절부(40)에 의해 대체된 디지털 영상신호의 픽셀의 픽셀값을 디스플레이부(10)에 전송한다.
또한 영상조절부(40)가 버퍼부(35)로부터 디지털 영상신호의 픽셀의 픽셀값을 읽어와 메모리부(20)의 테이블(표 1)로 기 설정된 픽셀값 범위를 찾고 그에 대응하는 대푯값으로 픽셀의 픽셀값을 대체한 다음 바로 디지털 영상신호의 픽셀의 픽셀값을 디스플레이부(10)로 송신할 수 있다.
영상처리부(30)와 영상조절부(40)는 각각 다른 프로세서(Processor)이다. 그러나 프로세서의 고도화, 고집적화되면서 두 프로세서를 하나로 병합한 프로세서가 생산될 수 있으므로 영상처리부(30)와 영상조절부(40)가 수행하는 기능을 하나의 프로세서로 통합하여 수행할 수 있다. 그 일예가 도 1에서 설명한 영상표시장치(100)에서의 영상처리부(30)이다.
도 2에 도시된 바와 같이, 영상처리부(30)와 영상조절부(40)로 두개의 프로세서가 마련된 경우, 영상처리부(30)는 입력된 영상을 영사처리하는 스케일러(Scaler)를 포함하고, 영상조절부(40)는 영상처리부(30)와 메모리부(20)와 디스플레이부(10) 등을 제어하는 MPU(Main Processor Unit)에 해당된다.
도 3은 본 발명의 일실시예 및 이실시예에 따른 영상표시장치(100)의 영상표시방법에 대한 흐름도이다.
도 3에 도시한 바와 같이, 본 발명의 일실시예에 따른 영상표시장치(100)의 영상표시방법은, 복수의 픽셀로 구성된 영상신호를 수신하고 영상처리한다(S10). 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는지 확인한다(S20). 기 설정된 픽셀값 범위에 포함되는 경우, 픽셀의 픽셀값을 기 설정된 픽셀값 범위에 대응하는 대푯값으로 대체한다(S30). 대푯값으로 대체된 픽셀의 픽셀값을 비트 저감한다(S40). 비트 저감된 픽셀의 픽셀값을 FRC 및 디더링 처리하여 표시한다(S50).
S10 단계에서, 수신된 영상신호를 영상처리하기 전에 수신된 영상신호가 아날로그 신호인 경우, 디지털 신호로 변환한다.
S20 단계에서 영상처리된 영상의 픽셀의 픽셀값은 8비트로 계조된 계조값이고, S50 단계에서 표시되는 영상의 픽셀값은 S40 단계에서 비트 저감한 6비트 계조 값을 FRC 및 디더링 처리한 픽셀값인 것을 특징으로 한다.
여기서, 기 설정된 픽셀값 범위의 최소값은 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 대푯값은 기 설정된 픽셀값 범위의 최대값과 동일한 것이다.
비록, 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명에 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
이상 설명한 바와 같이, 본 발명에 따른 영상표시장치 및 그 영상표시방법은 외부신호원으로부터 수신된 영상신호를 영상처리하고 영상처리된 영상을 표시하는 과정에서 노출되는 노이즈를 제거하여 향상된 영상을 제공할 수 있도록 한다.

Claims (18)

  1. 영상표시장치에 있어서,
    적어도 하나의 기 설정된 픽셀값 범위와 상기 픽셀값 범위에 대응하는 대푯값을 저장하는 메모리부와;
    복수의 픽셀로 이루어진 영상신호를 수신하여 영상처리하고, 영상처리된 영상신호의 픽셀의 픽셀값이 상기 기 설정된 픽셀값 범위에 포함되는 경우, 상기 픽셀의 픽셀값을 상기 대푯값으로 대체하는 영상처리부와;
    상기 영상처리부에 의해 산출된 픽셀값에 기초하여 영상을 표시하는 디스플레이부를 포함하는 것을 특징으로 하는 영상표시장치.
  2. 제1항에 있어서,
    상기 기 설정된 픽셀값 범위의 최소값은 상기 디스플레이부에 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 상기 대푯값은 상기 기 설정된 픽셀값 범위의 최대값과 동일한 것임을 특징으로 하는 영상표시장치.
  3. 제1항에 있어서,
    상기 디스플레이부가 표시하는 상기 영상의 픽셀의 픽셀값은 상기 영상처리부에 의해 산출된 픽셀값을 비트 저감하여 산출한 것임을 특징으로 하는 영상표시 장치.
  4. 제2항에 있어서,
    상기 영상처리부에 의해 생성된 픽셀값은 8비트에 의해 산출된 픽셀값이며, 상기 디스플레이부가 생성한 상기 픽셀값은 6 비트에 의해 산출된 픽셀값인 것을 특징으로 하는 영상표시장치.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 디스플레이부는 복수의 픽셀을 하나의 단위로 구성하고, 각 단위를 구성하는 픽셀에 대해 FRC(Frame Rate Control)과 디더링(Dithering)을 수행하는 것을 특징으로 하는 영상표시장치.
  6. 제5항에 있어서,
    상기 픽셀은 복수의 색상 중 적어도 하나의 색상을 포함하는 것을 특징으로 하는 영상표시장치.
  7. 제6항에 있어서,
    상기 영상처리부는 A/D변환부를 더 포함하고,
    상기 영상처리부가 수신한 영상신호가 아날로그 신호인 경우, 상기 A/D변환부는 상기 아날로그 신호를 디지털 신호로 변환하고, 상기 디지털 신호로 변환된 영상신호를 영상처리하고, 영상처리된 영상신호의 픽셀의 픽셀값이 상기 기 설정된 픽셀값 범위에 포함되는 경우, 상기 픽셀의 픽셀값을 상기 대푯값으로 대체하는 것을 특징으로 하는 영상표시장치.
  8. 영상표시장치에 있어서,
    적어도 하나의 기 설정된 픽셀값 범위와 상기 픽셀값 범위에 대응하는 대푯값을 저장하는 메모리부와;
    복수의 픽셀로 이루어진 영상신호를 수신하여 영상처리는 영상처리부와;
    상기 영상처리부에 의해 영상처리된 영상신호을 표시하는 디스플레이부와;
    상기 영상처리부에 의해 영상처리된 영상신호의 픽셀의 픽셀값이 상기 기 설정된 픽셀값 범위에 포함되는 경우, 상기 픽셀의 픽셀값을 상기 대푯값으로 대체하는 영상조절부를 포함하는 것을 특징으로 하는 영상표시장치.
  9. 제8항에 있어서,
    상기 기 설정된 픽셀값 범위의 최소값은 상기 디스플레이부에 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 상기 대푯값은 상기 기 설정된 픽셀값 범위의 최대값과 동일한 것임을 특징으로 하는 영상표시장치.
  10. 제8항에 있어서,
    상기 디스플레이부가 표시하는 상기 영상의 픽셀의 픽셀값은 상기 영상처리부에 의해 산출된 픽셀값을 비트 저감하여 산출한 것임을 특징으로 하는 영상표시장치.
  11. 제9항에 있어서,
    상기 영상처리부에 의해 생성된 픽셀값은 8비트에 의해 산출된 픽셀값이며, 상기 디스플레이부가 생성한 상기 픽셀값은 6 비트에 의해 산출된 픽셀값인 것을 특징으로 하는 영상표시장치.
  12. 제8항 내지 제11항 중 어느 한 항에 있어서,
    상기 디스플레이부는 복수의 픽셀을 하나의 단위로 구성하고, 각 단위를 구성하는 픽셀에 대해 FRC(Frame Rate Control)과 디더링(Dithering)을 수행하는 것을 특징으로 하는 영상표시장치.
  13. 제12항에 있어서,
    상기 픽셀은 복수의 색상 중 적어도 하나의 색상을 포함하는 것을 특징으로 하는 영상표시장치.
  14. 제13항에 있어서,
    상기 영상처리부는 A/D변환부를 더 포함하고,
    상기 영상처리부가 수신한 영상신호가 아날로그 신호인 경우, 상기 A/D변환부는 상기 아날로그 신호를 디지털 신호로 변환하고, 상기 디지털 신호로 변환된 영상신호를 영상처리하는 것을 특징으로 하는 영상표시장치.
  15. 영상표시장치의 영상표시방법에 있어서,
    (a)복수의 픽셀로 구성된 영상신호를 수신하고 영상처리하는 단계와;
    (b)상기 영상처리된 영상신호의 픽셀의 픽셀값이 기 설정된 픽셀값 범위에 포함되는지 확인하는 단계와;
    (c)상기 기 설정된 픽셀값 범위에 포함되는 경우, 상기 픽셀값을 상기 기 설정된 픽셀값 범위에 대응하는 대푯값으로 대체하는 단계와;
    (d)상기 대푯값으로 대체된 픽셀값을 비트 저감하는 단계와;
    (e)상기 비트 저감된 영상신호를 FRC 및 디더링하고 표시하는 단계를 포함하는 것을 특징으로 하는 영상표시장치의 영상표시방법.
  16. 제15항에 있어서,
    (a)단계에서, 수신된 영상신호를 영상처리하기 전에 수신된 영상신호가 아날로그 신호인 경우, 디지털 신호로 변환하는 단계를 더 포함하는 것을 특징으로 하는 영상표시장치의 영상표시방법.
  17. 제16항에 있어서,
    (b)단계에서, 영상처리된 영상의 픽셀의 픽셀값은 8비트로 계조된 계조값이고 (e)단계에서, 표시되는 영상의 픽셀값은 (d)단계에서 비트 저감한 6비트 계조값을 FRC 및 디더링 과정을 거친 픽셀값인 것을 특징으로 하는 영상표시장치의 영상표시방법.
  18. 제15 내지 제17항 중 어느 한 항에 있어서,
    상기 기 설정된 픽셀값 범위의 최소값은 표시되는 영상이 사용자의 시각에 노이즈로 인식되기 시작하는 픽셀의 픽셀값이며, 상기 대푯값은 상기 기 설정된 픽셀값 범위의 최대값과 동일한 것을 특징으로 하는 영상표시장치의 영사표시방법.
KR1020070003511A 2007-01-11 2007-01-11 영상표시장치 및 그 영상표시방법 KR20080066288A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070003511A KR20080066288A (ko) 2007-01-11 2007-01-11 영상표시장치 및 그 영상표시방법
US11/942,829 US20080170072A1 (en) 2007-01-11 2007-11-20 Image display apparatus and image display method thereof
CNA2007103022021A CN101222579A (zh) 2007-01-11 2007-12-17 图像显示装置及其图像显示方法
EP08150123A EP1944747A2 (en) 2007-01-11 2008-01-09 Image display apparatus and image display method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070003511A KR20080066288A (ko) 2007-01-11 2007-01-11 영상표시장치 및 그 영상표시방법

Publications (1)

Publication Number Publication Date
KR20080066288A true KR20080066288A (ko) 2008-07-16

Family

ID=39092833

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070003511A KR20080066288A (ko) 2007-01-11 2007-01-11 영상표시장치 및 그 영상표시방법

Country Status (4)

Country Link
US (1) US20080170072A1 (ko)
EP (1) EP1944747A2 (ko)
KR (1) KR20080066288A (ko)
CN (1) CN101222579A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI546798B (zh) * 2013-04-29 2016-08-21 杜比實驗室特許公司 使用處理器來遞色影像的方法及其電腦可讀取儲存媒體
CN104795047B (zh) * 2015-05-18 2017-08-11 彩优微电子(昆山)有限公司 像素阵列的时间和空间混色方法

Also Published As

Publication number Publication date
EP1944747A2 (en) 2008-07-16
CN101222579A (zh) 2008-07-16
US20080170072A1 (en) 2008-07-17

Similar Documents

Publication Publication Date Title
KR100397915B1 (ko) 화상처리장치 및 그것을 이용한 화상표시장치
KR100825339B1 (ko) 화상처리회로 및 화상처리방법
KR100825337B1 (ko) 화상처리회로
KR101035579B1 (ko) 디더링 방법 및 장치
JP2004007076A (ja) 映像信号処理方法および映像信号処理装置
KR20080066288A (ko) 영상표시장치 및 그 영상표시방법
US20140327695A1 (en) Image processing apparatus and control method therefor
JP3944204B2 (ja) 画像処理装置およびそれを備えた画像表示装置
JP2010220030A (ja) 映像補正回路および映像表示装置
KR100850166B1 (ko) 디스플레이 소자 구동 장치 및 구동 방법
JP4930845B2 (ja) 画像処理装置、画像処理方法、および画像処理用プログラム
KR100508306B1 (ko) 플라즈마 디스플레이에서의 시공간적 소수화소 분산기반의 오차 확산 방법
JP3311175B2 (ja) 画像処理方法及びその装置
KR100623382B1 (ko) 화질 개선 장치 및 방법
JP2001117528A (ja) 画像表示装置
JP4369837B2 (ja) 画像処理装置およびそれを備えた画像表示装置
KR20100019715A (ko) 디스플레이 장치 및 그 방법
JP2008016962A (ja) 映像信号処理回路、映像表示装置、及び映像信号処理方法
US20210043153A1 (en) Gray level adjustment circuit and method
KR100522703B1 (ko) 디스플레이 패널을 구동하는 장치에서 각 프레임의 휘도를효과적으로 조절하는 방법
JP6472995B2 (ja) 画像出力システム
KR100565691B1 (ko) 영상기기의 오차확산 제어장치 및 방법
JP2010262175A (ja) 画像処理装置および画像処理方法
JPH06282249A (ja) 画像処理方法及び装置
JP2020014244A (ja) 装置、方法、及びプログラム

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid