KR20080038506A - Apparatus and method for driving backlight of lcd - Google Patents

Apparatus and method for driving backlight of lcd Download PDF

Info

Publication number
KR20080038506A
KR20080038506A KR1020060105464A KR20060105464A KR20080038506A KR 20080038506 A KR20080038506 A KR 20080038506A KR 1020060105464 A KR1020060105464 A KR 1020060105464A KR 20060105464 A KR20060105464 A KR 20060105464A KR 20080038506 A KR20080038506 A KR 20080038506A
Authority
KR
South Korea
Prior art keywords
master
slave
voltage
control signal
liquid crystal
Prior art date
Application number
KR1020060105464A
Other languages
Korean (ko)
Other versions
KR101374981B1 (en
Inventor
장태은
이강주
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060105464A priority Critical patent/KR101374981B1/en
Publication of KR20080038506A publication Critical patent/KR20080038506A/en
Application granted granted Critical
Publication of KR101374981B1 publication Critical patent/KR101374981B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133604Direct backlight with lamps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

An apparatus and a method for driving the backlight of an LCD device are provided to minimize the number of switches used in driving the backlight of the LCD device, thereby reducing production cost and the occupancy area of the switches, and power consumption by the switches significantly. A lamp drive controlling unit(410), which controls the driving of lamps(500) in an LCD(Liquid Crystal Display) device, compares a first reference voltage with a master AC(Alternating Current) voltage detected from a signal detecting unit(440), and adjusts the duty ration of a master control signal(MCS) based on the compared result. In addition, the lamp drive controlling unit compares a slave AC voltage detected from the signal detecting unit with a second reference voltage, and adjusts a slave control signal(SCS) according to the compared result. A master voltage converting unit(420) supplies a master AC(Alternating Current) voltage to the master side of the lamps by receiving a DC(Direct Current) voltage and generating resonance according to the control of the lamp drive controlling unit. A slave voltage converting unit(430) supplies a slave AC voltage to the slave side of the lamps by receiving the DC voltage and generating resonance according to the control of the lamp drive controlling unit.

Description

액정표시장치의 백라이트 구동 장치 및 방법{Apparatus and method for driving backlight of LCD}Apparatus and method for driving backlight of LCD}

도 1은 일반적인 액정표시장치에 형성되는 픽셀의 등가 회로도.1 is an equivalent circuit diagram of a pixel formed in a general liquid crystal display device.

도 2는 일반적인 액정표시장치의 구성도.2 is a configuration diagram of a general liquid crystal display device.

도 3은 종래의 액정표시장치의 백라이트 구동장치의 회로도.3 is a circuit diagram of a backlight driving device of a conventional liquid crystal display device.

도 4는 도 3에 도시된 마스터 스위칭부와 슬레이브 스위칭부의 회로도.4 is a circuit diagram of a master switching unit and a slave switching unit shown in FIG.

도 5는 도 3에 도시된 마스터 트랜스와 슬레이브 트랜스의 출력 특성도.5 is an output characteristic diagram of a master transformer and a slave transformer shown in FIG. 3;

도 6은 본 발명의 실시예에 따른 액정표시장치의 백라이트 구동장치의 회로도.6 is a circuit diagram of a backlight driving apparatus of a liquid crystal display according to an exemplary embodiment of the present invention.

도 7은 도 6에 도시된 램프구동 제어부로부터 출력되는 마스터제어신호와 슬레이브제어신호의 특성도.7 is a characteristic diagram of a master control signal and a slave control signal output from the lamp driving control unit shown in FIG. 6;

도 8은 도 6에 도시된 마스터 트랜스로부터 출력되는 마스터 교류전압의 특성도.8 is a characteristic diagram of a master AC voltage output from the master transformer shown in FIG. 6;

도 9는 도 6에 도시된 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압의 특성도.9 is a characteristic diagram of a slave AC voltage output from the slave transformer shown in FIG. 6;

도 10은 본 발명에 따른 액정표시장치의 백라이트 구동장치의 신호 특성도.10 is a signal characteristic diagram of a backlight driving device of the liquid crystal display device according to the present invention;

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

100: 액정표시장치 110: 액정표시패널100: liquid crystal display device 110: liquid crystal display panel

120: 데이터 구동부 130: 게이트 구동부120: data driver 130: gate driver

140: 감마기준전압 발생부 150: 공통전압 발생부140: gamma reference voltage generator 150: common voltage generator

160: 게이트구동전압 발생부 170: 타이밍 컨트롤러160: gate driving voltage generator 170: timing controller

200: 백라이트 구동장치 210: 램프구동 제어부200: backlight driving device 210: lamp driving control unit

220: 마스터 스위칭부 230: 슬레이브 스위칭부220: master switching unit 230: slave switching unit

240: 마스터 트랜스 250: 슬레이브 트랜스240: master transformer 250: slave transformer

300, 500: 램프 400: 백라이트 구동장치300, 500: lamp 400: backlight driving device

410: 램프구동 제어부 420: 마스터 트랜스410: lamp driving control unit 420: master transformer

430: 슬레이브 트랜스 440: 신호 검출부430: slave transformer 440: signal detector

본 발명은 액정표시장치에 관한 것으로, 특히 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킬 수 있는 백라이트 구동장치 및 방법에 관한 것이다.The present invention relates to a liquid crystal display device, and more particularly, to a backlight driving device and method capable of minimizing the number of switches used for driving a backlight of a liquid crystal display device.

액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하며, 그리고 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 이러한 액티브 매트릭스 타입의 액정표시장치에 사용되는 스위칭소자로는 도 1과 같이 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.A liquid crystal display device displays an image by adjusting light transmittance of liquid crystal cells according to a video signal, and an active matrix type liquid crystal display device in which a switching element is formed for each liquid crystal cell enables active control of the switching element. This is advantageous for video implementation. As the switching element used in the active matrix liquid crystal display device, a thin film transistor (hereinafter referred to as TFT) is mainly used as shown in FIG. 1.

도 1을 참조하면, 액티브 매트릭스 타입의 액정표시장치는, 디지털 입력 데이터를 감마기준전압을 기준으로 아날로그 데이터 전압으로 변환하여 데이터라인(DL)에 공급함과 동시에 스캔펄스를 게이트라인(GL)에 공급하여 액정셀(Clc)을 충전시킨다.Referring to FIG. 1, an active matrix type liquid crystal display converts digital input data into an analog data voltage based on a gamma reference voltage and supplies it to the data line DL and simultaneously supplies scan pulses to the gate line GL. The liquid crystal cell Clc is charged.

TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL)에 접속되며, 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다.The gate electrode of the TFT is connected to the gate line GL, the source electrode is connected to the data line DL, and the drain electrode of the TFT is connected to the pixel electrode of the liquid crystal cell Clc and one electrode of the storage capacitor Cst. Connected.

액정셀(Clc)의 공통전극에는 공통전압(Vcom)이 공급된다. The common voltage Vcom is supplied to the common electrode of the liquid crystal cell Clc.

스토리지 캐패시터(Cst)는 TFT가 턴-온될 때 데이터라인(DL)으로부터 인가되는 데이터전압을 충전하여 액정셀(Clc)의 전압을 일정하게 유지하는 역할을 한다. The storage capacitor Cst charges a data voltage applied from the data line DL when the TFT is turned on, thereby maintaining a constant voltage of the liquid crystal cell Clc.

스캔펄스가 게이트라인(GL)에 인가되면 TFT는 턴-온(Turn-on)되어 소스전극과 드레인전극 사이의 채널을 형성하여 데이터라인(DL) 상의 전압을 액정셀(Clc)의 화소전극에 공급한다. 이 때 액정셀(Clc)의 액정분자들은 화소전극과 공통전극 사이의 전계에 의하여 배열이 바뀌면서 입사광을 변조하게 된다.When the scan pulse is applied to the gate line GL, the TFT is turned on to form a channel between the source electrode and the drain electrode so that the voltage on the data line DL is applied to the pixel electrode of the liquid crystal cell Clc. Supply. At this time, the liquid crystal molecules of the liquid crystal cell Clc modulate the incident light by changing the arrangement by the electric field between the pixel electrode and the common electrode.

이와 같은 구조를 갖는 픽셀들을 구비하는 일반적인 액정표시장치의 구성에 대하여 살펴보면 도 2에 도시된 바와 같다.A configuration of a general liquid crystal display device having pixels having such a structure will be described with reference to FIG. 2.

도 2는 일반적인 액정표시장치의 구성도이다.2 is a configuration diagram of a general liquid crystal display device.

도 2를 참조하면, 액정표시장치(100)는, 다수의 데이터라인들(DL1 내지 DLm)과 다수의 게이트라인들(GL1 내지 GLn)이 대응되게 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(TFT : Thin Film Transistor)가 형성된 액정표시패널(110)과, 액정표시패널(110)의 데이터라인들(DL1 내지 DLm)에 데이터를 공급하기 위한 데이터 구동부(120)와, 액정표시패널(110)의 게이트라인들(GL1 내지 GLn)에 스캔펄스를 공급하기 위한 게이트 구동부(130)와, 감마기준전압을 발생하여 데이터 구동부(120)에 공급하기 위한 감마기준전압 발생부(140)와, 공통전압(Vcom)을 발생하여 액정표시패널(110)의 액정셀(Clc)의 공통전극에 공급하기 위한 공통전압 발생부(150)와, 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생하여 게이트 구동부(130)에 공급하기 위한 게이트구동전압 발생부(160)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위한 타이밍 컨트롤러(170)를 구비한다.Referring to FIG. 2, in the liquid crystal display device 100, a plurality of data lines DL1 to DLm and a plurality of gate lines GL1 to GLn cross each other and a liquid crystal cell Clc is formed at an intersection thereof. A liquid crystal display panel 110 including a thin film transistor (TFT) for driving, a data driver 120 for supplying data to data lines DL1 to DLm of the liquid crystal display panel 110, A gate driver 130 for supplying scan pulses to the gate lines GL1 to GLn of the liquid crystal display panel 110, and a gamma reference voltage generator for generating a gamma reference voltage and supplying the gamma reference voltage to the data driver 120. 140, the common voltage generator 150 for generating the common voltage Vcom and supplying the common voltage to the common electrode of the liquid crystal cell Clc of the liquid crystal display panel 110, the gate high voltage VGH and the gate low voltage. A gate driving voltage generator for generating (VGL) and supplying it to the gate driver 130 ( 160 and a timing controller 170 for controlling the data driver 120 and the gate driver 130.

액정표시패널(110)은 두 장의 유리기판 사이에 액정이 주입된다. 액정표시패널(110)의 하부 유리기판 상에는 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)이 직교된다. 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)의 교차부에는 TFT가 형성된다. TFT는 스캔펄스에 응답하여 데이터라인들(DL1 내지 DLm) 상의 데이터를 액정셀(Clc)에 공급하게 된다. TFT의 게이트전극은 게이트라인들(GL1 내지 GLn)에 접속되며, TFT의 소스전극은 데이터라인들(DL1 내지 DLm)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)에 접속된다. In the liquid crystal display panel 110, liquid crystal is injected between two glass substrates. The data lines DL1 to DLm and the gate lines GL1 to GLn are orthogonal to the lower glass substrate of the liquid crystal display panel 110. TFTs are formed at intersections of the data lines DL1 to DLm and the gate lines GL1 to GLn. The TFT supplies the data on the data lines DL1 to DLm to the liquid crystal cell Clc in response to the scan pulse. The gate electrode of the TFT is connected to the gate lines GL1 to GLn, and the source electrode of the TFT is connected to the data lines DL1 to DLm. The drain electrode of the TFT is connected to the pixel electrode of the liquid crystal cell Clc and the storage capacitor Cst.

TFT는 게이트라인들(GL1 내지 GLn) 중에서 자신의 게이트단자에 접속된 게이트라인을 경유하여 게이트단자에 공급되는 스캔펄스에 응답하여 턴-온된다. TFT의 턴-온시 데이터라인들(DL1 내지 DLm) 중에서 TFT의 드레인단자에 접속된 데이터라인 상의 비디오 데이터는 액정셀(Clc)의 화소전극에 공급된다. The TFT is turned on in response to a scan pulse supplied to the gate terminal via the gate line connected to its gate terminal among the gate lines GL1 to GLn. The video data on the data line connected to the drain terminal of the TFT among the data lines DL1 to DLm at the turn-on of the TFT is supplied to the pixel electrode of the liquid crystal cell Clc.

데이터 구동부(120)는 타이밍 컨트롤러(170)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL1 내지 DLm)에 공급하며, 그리고 타이밍 컨트롤러(170)로부터 공급되는 디지털 비디오 데이터(RGB)를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 액정표시패널(110)의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL1 내지 DLm)들에 공급한다.The data driver 120 supplies data to the data lines DL1 to DLm in response to the data driving control signal DDC supplied from the timing controller 170, and digital video data supplied from the timing controller 170. After sampling and latching the RGB, the liquid crystal cell Clc of the liquid crystal display panel 110 is converted into an analog data voltage capable of expressing gray scale based on the gamma reference voltage supplied from the gamma reference voltage generator 140. Supply to the data lines DL1 to DLm.

게이트 구동부(130)는 타이밍 컨트롤러(170)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스 즉, 게이트펄스를 순차적으로 발생하여 게이트라인(GL1 내지 GLn)들에 공급한다. 이때, 게이트 구동부(130)는 게이트구동전압 발생부(160)로부터 공급되는 게이트 하이전압(VGH)과 게이트 로우전압(VGL)에 따라 각각 스캔펄스의 하이레벨전압과 로우레벨전압을 결정한다.The gate driver 130 sequentially generates scan pulses, that is, gate pulses, in response to the gate driving control signal GDC and the gate shift clock GSC supplied from the timing controller 170, thereby providing the gate lines GL1 to GLn. To feed. In this case, the gate driver 130 determines the high level voltage and the low level voltage of the scan pulse according to the gate high voltage VGH and the gate low voltage VGL supplied from the gate driving voltage generator 160.

감마기준전압 발생부(140)는 고전위 전원전압(VDD)을 공급받아 정극성 감마기준전압과 부극성 감마기준전압을 발생하여 데이터 구동부(120)로 출력한다.The gamma reference voltage generator 140 receives a high potential power supply voltage VDD to generate a positive gamma reference voltage and a negative gamma reference voltage and output the same to the data driver 120.

공통전압 발생부(150)는 고전위 전원전압(VDD)을 공급받아 공통전압(Vcom)을 발생하여 액정표시패널(110)의 각 픽셀에 구비된 액정셀(Clc)들의 공통전극에 공급한다.The common voltage generator 150 receives the high potential power voltage VDD to generate the common voltage Vcom and supplies the common voltage Vcom to the common electrodes of the liquid crystal cells Clc of each pixel of the liquid crystal display panel 110.

게이트구동전압 발생부(160)는 고전위 전원전압(VDD)을 인가받아 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생시켜 게이트 구동부(130)에 공급한다. 여기서, 게이트구동전압 발생부(160)는 액정표시패널(110)의 각 픽셀에 구비된 TFT의 문턱전압 이상이 되는 게이트 하이전압(VGH)을 발생하고 TFT의 문턱전압 미만이 되는 게이트 로우전압(VGL)을 발생한다. 이렇게 발생된 게이트 하이전압(VGH)과 게이트 로우전압(VGL)은 각각 게이트 구동부(130)에 의해 발생되는 스캔펄스의 하이레베전압과 로우레벨전압을 결정하는데 이용된다.The gate driving voltage generator 160 receives the high potential power voltage VDD to generate the gate high voltage VGH and the gate low voltage VGL to supply the gate driver 130 to the gate driver 130. Here, the gate driving voltage generation unit 160 generates a gate high voltage VGH that is greater than or equal to the threshold voltage of the TFTs provided in each pixel of the liquid crystal display panel 110 and generates a gate low voltage that is less than the threshold voltage of the TFT. VGL). The gate high voltage VGH and the gate low voltage VGL generated in this way are used to determine the high level voltage and the low level voltage of the scan pulse generated by the gate driver 130, respectively.

타이밍 컨트롤러(170)는 시스템으로부터 공급되는 디지털 비디오 데이터(RGB)를 데이터 구동부(120)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여 각각 데이터 구동부(120)와 게이트 구동부(130)에 공급한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트스타트펄스(GSP) 및 게이트출력인에이블(GOE) 등을 포함한다.The timing controller 170 supplies digital video data RGB supplied from the system to the data driver 120, and controls data driving using horizontal / vertical synchronization signals H and V according to the clock signal CLK. The signal DDC and the gate driving control signal GDC are generated and supplied to the data driver 120 and the gate driver 130, respectively. The data driving control signal DDC includes a source shift clock SSC, a source start pulse SSP, a polarity control signal POL, a source output enable signal SOE, and a gate driving control signal GDC. ) Includes a gate start pulse (GSP) and a gate output enable (GOE).

이와 같은 구성 및 기능을 갖는 액정표시장치는 백라이트인 램프들(미도시)로부터 광을 조사받으며, 이러한 백라이트를 구동시키는 종래의 백라이트 구동장치에 대해 도 3을 참조하여 설명한다.A liquid crystal display having such a configuration and function receives light from lamps (not shown) which are backlights, and a conventional backlight driving apparatus for driving such a backlight will be described with reference to FIG. 3.

도 3은 종래의 액정표시장치의 백라이트 구동장치의 회로도이다.3 is a circuit diagram of a backlight driving apparatus of a conventional liquid crystal display device.

도 3을 참조하면, 종래의 백라이트 구동장치(200)는, 버스트디밍신호에 따라 백라이트인 다수의 램프들(300)의 구동을 제어하기 위한 램프구동 제어부(210)와, 램프구동 제어부(210)의 제어에 따라 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 출력하는 마스터 스위칭부(220) 및 슬레이브 스위칭부(230)와, 마스터 스위칭부(220)로부터 출력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 일측단으로 공급하기 위한 마스터 트랜스(240)와, 슬레이브 스위칭부(230)로부터 출력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 타측단으로 공급하는 슬레이브 트랜스(250)를 구비한다.Referring to FIG. 3, the conventional backlight driving apparatus 200 includes a lamp driving controller 210 and a lamp driving controller 210 for controlling driving of a plurality of lamps 300 which are backlights according to a burst dimming signal. According to the control of the DC high voltage (DC 300V) to switch the AC voltage (AC) 300Vrms outputs the master switching unit 220 and slave switching unit 230 and the AC 300Vrms output from the master switching unit 220 step-up To boost the AC 750 Vrms output from the slave transformer 230 and the master transformer 240 for supplying the AC 750 Vrms to one end of the plurality of lamps 300. It is provided with a slave transformer 250 for supplying to the other end.

램프구동 제어부(210)는 입력된 버스트디밍신호에 따라 마스터 스위칭부(220)와 슬레이브 스위칭부(230)의 스위칭 동작을 제어하기 위한 램프구동 제어신호를 발생하여 마스터 스위칭부(220)와 슬레이브 스위칭부(230)에 공급한다. 여기서, 버스트디밍신호는 다수의 램프들(300)의 휘도를 조절하기 위한 신호로서 통상적인 신호이다. 즉, 램프구동 제어부(210)가 버스트디밍신호에 따라 램프구동 제어신호를 발생하는 기술은 통상적인 기술에 해당한다.The lamp driving controller 210 generates a lamp driving control signal for controlling the switching operation of the master switching unit 220 and the slave switching unit 230 according to the input burst dimming signal to switch the master switching unit 220 and the slave. Supply to the unit 230. Here, the burst dimming signal is a signal for adjusting the brightness of the plurality of lamps 300 is a conventional signal. That is, the technology of generating the lamp control signal by the lamp driving controller 210 according to the burst dimming signal corresponds to a conventional technology.

마스터 스위칭부(220)는 램프구동 제어부(210)로부터 공급되는 램프구동 제어신호에 따라 역률 교정부(미도시)로부터 공급되는 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 마스터 트랜스(240)로 출력하는데, 여기서 양극(+)의 AC 300Vrms와 음극(-)의 AC 300Vrms를 각각 두 개의 신호경로를 통해 마스터 트랜스(240)에 공급한다.The master switching unit 220 switches the DC high voltage (DC 300V) supplied from the power factor correction unit (not shown) according to the lamp driving control signal supplied from the lamp driving control unit 210 to convert the AC voltage 300Vrms into a master transformer. Outputs to 240, where AC 300Vrms of the positive (+) and AC 300Vrms of the negative (-) are supplied to the master transformer 240 through two signal paths, respectively.

슬레이브 스위칭부(230)는 램프구동 제어부(210)로부터 공급되는 램프구동 제어신호에 따라 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 슬레이브 트랜스(250)로 출력하며, 여기서 양극(+)의 AC 300Vrms와 음극(-)의 AC 300Vrms를 각각 두 개의 신호경로를 통해 슬레이브 트랜스(250)에 공급한다. 여기서, 마스터 스위칭부(220)와 슬레이브 스위칭부(230)는 동일한 위상을 갖는 AC 300Vrms를 출력한다.The slave switching unit 230 switches the DC high voltage DC 300V supplied from the power factor correcting unit according to the lamp driving control signal supplied from the lamp driving control unit 210 to convert the AC voltage 300Vrms into the slave transformer 250. The AC 300Vrms of the positive (+) and the AC 300Vrms of the negative (-) are supplied to the slave transformer 250 through two signal paths. Here, the master switching unit 220 and the slave switching unit 230 outputs AC 300Vrms having the same phase.

마스터 트랜스(240)는 마스터 스위칭부(220)로부터 두개의 신호경로를 통해 입력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 일측단으로 공급한다.The master transformer 240 boosts AC 300Vrms input from the master switching unit 220 through two signal paths and supplies AC 750Vrms to one end of the plurality of lamps 300.

슬레이브 트랜스(250)는 슬레이브 스위칭부(230)로부터 두개의 신호경로를 통해 입력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 타측단으로 공급한다. 이러한 슬레이브 트랜스(250)는 마스터 트랜스(240)로부터 출력되는 AC 750Vrms와 반대 위상을 갖는 AC 750Vrms를 공급한다.The slave transformer 250 boosts AC 300Vrms input from the slave switching unit 230 through two signal paths and supplies AC 750Vrms to the other ends of the plurality of lamps 300. The slave transformer 250 supplies AC 750 Vrms having a phase opposite to that of AC 750 Vrms output from the master transformer 240.

이렇게 다수의 램프들(300)의 양단에 각각 AC 750Vrms가 공급됨으로 실질적으로 다수의 램프들(300)에는 실질적으로 1500Vrms가 공급되는 것이다.Since AC 750Vrms is supplied to both ends of the plurality of lamps 300, substantially 1500Vrms is supplied to the plurality of lamps 300.

도 4는 도 3에 도시된 마스터 스위칭부와 슬레이브 스위칭부의 회로도이다.FIG. 4 is a circuit diagram of the master switching unit and the slave switching unit shown in FIG. 3.

도 4를 참조하면, 마스터 스위칭부(220)는, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속된 제 1 및 제 2 N모스 펫트(FET : Field Effect Transistor)(FT1, FT2)와, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속되고, 제 1 및 제 2 N모스 펫트(FT1, FT2)와 대칭되게 병렬 접속된 제 3 및 제 4 N모 스 펫트(FT3, FT4)를 구비한다.Referring to FIG. 4, the master switching unit 220 may include first and second N-MOS PFETs FT1 and FT2 connected in series between the output terminal of the power factor corrector and ground. The third and fourth N-Mosts FT3 and FT4 are connected in series between the output terminal of the power factor corrector and the ground and symmetrically connected in parallel with the first and second N-MOS Pets FT1 and FT2.

제 1 N모스 펫트(FT1)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 1 출력노드(N1)와 접속된 소스로 이루어진다.The first NMOS pet FT1 may include a drain to which the DC high voltage DC 300V supplied from the power factor correcting unit is applied, a gate to which the lamp driving control signal from the lamp driving control unit 210 is applied, and a first output node. It consists of a source connected to N1.

제 2 N모스 펫트(FT2)는, 제 1 N모스 펫트(FT1)의 소스와 제 1 출력노드(N1)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.The second N-MOS pet FT2 is a gate connected to a source of the first N-MOS pet FT1 and a first output node N1 and a lamp driving control signal from the lamp driving control unit 210. And a source connected to ground.

제 3 N모스 펫트(FT3)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 2 출력노드(N2)와 접속된 소스로 이루어진다.The third NMOS pet FT3 may include a drain to which the DC high voltage DC 300V supplied from the power factor correcting unit is applied, a gate to which the lamp driving control signal from the lamp driving control unit 210 is applied, and a second output node. It is made up of a source connected to N2.

제 4 N모스 펫트(FT4)는, 제 3 N모스 펫트(FT3)의 소스와 제 2 출력노드(N2)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.The fourth N-MOS pet FT4 is a drain connected to a source of the third N-MOS pet FT3 and the second output node N2, and a gate to which a lamp driving control signal from the lamp driving control unit 210 is applied. And a source connected to ground.

여기서, 제 1 및 제 2 출력노드(N1, N2)는 각각 마스터 트랜스(240)의 입력측에 접속된다.Here, the first and second output nodes N1 and N2 are connected to the input side of the master transformer 240, respectively.

슬레이브 스위칭부(230)는, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속된 제 5 및 제 6 N모스 펫트(FT5, FT6)와, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속되고, 제 5 및 제 6 N모스 펫트(FT5, FT6)와 대칭되게 병렬 접속된 제 7 및 제 8 N모스 펫트(FT7, FT8)를 구비한다.The slave switching unit 230 is connected in series between the output terminal of the power factor correcting unit and the ground, and the fifth and sixth NMOS pets FT5 and FT6 connected in series between the output terminal of the power factor correcting unit and ground, And the seventh and eighth N-MOS pets FT7 and FT8 connected in parallel with the fifth and sixth N-MOS pets FT5 and FT6.

제 5 N모스 펫트(FT5)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 3 출력노드(N3)와 접속된 소스로 이루어진다.The fifth NMOS pet FT5 includes a drain to which the DC high voltage DC 300V supplied from the power factor correcting unit is applied, a gate to which the lamp driving control signal from the lamp driving control unit 210 is applied, and a third output node. It is made up of a source connected to N3.

제 6 N모스 펫트(FT6)는, 제 5 N모스 펫트(FT5)의 소스와 제 3 출력노드(N3)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.The sixth N-MOS pet FT6 is a gate connected to a source of the fifth N-MOS pet FT5 and a third output node N3 and a lamp driving control signal from the lamp driving control unit 210. And a source connected to ground.

제 7 N모스 펫트(FT7)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 4 출력노드(N4)와 접속된 소스로 이루어진다.The seventh NMOS pet FT7 includes a drain to which the DC high voltage DC 300V supplied from the power factor correcting unit is applied, a gate to which the lamp driving control signal from the lamp driving control unit 210 is applied, and a fourth output node. It is made up of a source connected to N4.

제 8 N모스 펫트(FT8)는, 제 7 N모스 펫트(FT7)의 소스와 제 4 출력노드(N4)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.The eighth N-MOS pet FT8 is a gate connected to the source of the seventh N-MOS pet FT7 and the fourth output node N4 and a lamp driving control signal from the lamp driving control unit 210. And a source connected to ground.

여기서, 제 3 및 제 4 출력노드(N3, N4)는 각각 슬레이브 트랜스(250)의 입력측에 접속된다.Here, the third and fourth output nodes N3 and N4 are connected to the input side of the slave transformer 250, respectively.

마스터 트랜스(240)는, 양측단이 마스터 스위칭부(220)의 제 1 및 제 2 출력노드(N1, N2)에 접속된 일차측 코일(L1)과, 일측단이 다수의 램프들(300)의 일측단에 접속되고 타측단이 접지에 접속된 이차측 코일(L2)을 구비한다.The master transformer 240 includes a primary coil L1 having both ends connected to the first and second output nodes N1 and N2 of the master switching unit 220, and a plurality of lamps 300 having one end thereof. It is provided with a secondary coil L2 connected to one end of and a second end connected to ground.

슬레이브 트랜스(250)는, 양측단이 슬레이브 스위칭부(230)의 제 3 및 제 4 출력노드(N3, N4)에 접속된 일차측 코일(L3)과, 일측단이 다수의 램프들(300)의 일측단에 접속되고 타측단이 접지에 접속된 이차측 코일(L4)을 구비한다.The slave transformer 250 may include a primary coil L3 having both ends connected to the third and fourth output nodes N3 and N4 of the slave switching unit 230, and one end of the plurality of lamps 300. It is provided with a secondary coil L4 connected to one end of the side and the other end connected to the ground.

특히, 마스터 트랜스(240)의 코일들(L1, L2)과 슬레이브 트랜스(250)의 코일 들(L3, L4)은 반대방향으로 권선되는 것을 특징으로 한다. 이에 따라, 마스터 트랜스(240)로부터 출력되는 AC 750Vrms와 슬레이브 트랜스(250)로부터 출력되는 AC 750Vrms는 도 5에 도시된 바와 같이 반대 위상을 갖는다.In particular, the coils L1 and L2 of the master transformer 240 and the coils L3 and L4 of the slave transformer 250 are wound in opposite directions. Accordingly, the AC 750 Vrms output from the master transformer 240 and the AC 750 Vrms output from the slave transformer 250 have opposite phases as shown in FIG. 5.

상기한 바와 같이 종래의 백라이트 구동장치는, 8개의 N모스 펫트들을 이용하여 백라이트인 램프들을 구동시키기 때문에, 너무 많은 회로 부품들을 채용하고 있으며, 이로 인해 제조 비용이 상승되고 점유 면적이 커지는 문제점을 갖을 뿐만 아니라, 고전력 스위칭소자인 8개의 N모스 펫트들을 구동하는데 따른 전력소비가 증가되는 문제점을 갖는다.As described above, the conventional backlight driving apparatus employs too many circuit components because of driving the lamps which are backlights by using eight N-MOS pets, and thus, the manufacturing cost increases and the occupied area becomes large. In addition, there is a problem in that power consumption is increased when driving the eight NMOS PET, which is a high power switching device.

본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.The present invention has been made to solve the above problems, and an object of the present invention is to provide a backlight driving apparatus and method that can minimize the number of switches used for driving the backlight of the liquid crystal display device.

본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 제조 비용을 감소시킴과 아울러 점유 면적을 감소시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide a backlight driving apparatus and method which can reduce the manufacturing cost and reduce the occupied area by minimizing the number of switches used for driving the backlight of the liquid crystal display.

본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 스위치에 의한 전력소비를 대폭 감소시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.An object of the present invention is to provide a backlight driving apparatus and method that can significantly reduce the power consumption by the switch by minimizing the number of switches used for driving the backlight of the liquid crystal display.

이와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 백라이트 구동장치는, 액정표시장치의 램프들의 구동을 제어하는 램프구동 제어부; 상기 램프구동 제어부의 제어에 따라, 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 마스터전압 변환부; 및 상기 램프구동 제어부의 제어에 따라, 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 슬레이브전압 변환부를 포함한다.In order to achieve the above object, a backlight driving apparatus of a liquid crystal display device includes: a lamp driving controller controlling driving of lamps of the liquid crystal display device; A master voltage converter configured to supply a master AC voltage to a master side of the lamps by applying a DC power supply voltage to generate a resonance under the control of the lamp driving controller; And a slave voltage converter configured to generate a resonance by receiving the DC power voltage and supply a slave AC voltage to the slaves of the lamps under the control of the lamp driving controller.

상기 램프구동 제어부는 상기 마스터전압 변환부의 공진을 제어하는 마스터제어신호를 공급함과 아울러 상기 슬레이브전압 변환부의 공진을 제어하는 슬레이브제어신호를 공급하는 것을 특징으로 한다.The lamp driving controller may supply a master control signal for controlling resonance of the master voltage converter and a slave control signal for controlling resonance of the slave voltage converter.

상기 마스터전압 변환부는, 상기 마스터 교류전압을 발생하는 마스터 트랜스; 상기 마스터 트랜스와 접지 사이에 접속되어 상기 마스터제어신호에 의해 온/오프되는 마스터 N모스 트랜지스터; 상기 마스터 트랜스와 접지 사이에 접속됨과 아울러 상기 마스터 N모스 트랜지스터와 병렬로 접속된 마스터 커패시터를 포함한다.The master voltage conversion unit, the master transformer for generating the master AC voltage; A master N-MOS transistor connected between the master transformer and ground and turned on / off by the master control signal; And a master capacitor connected between the master transformer and ground and connected in parallel with the master NMOS transistor.

상기 마스터 트랜스는, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 마스터 N모스 트랜지스터와 마스터 커패시터에 공통 접속된 일차 코일; 및 일측이 상기 램프들의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일을 포함한다.The master transformer may include a primary coil to which the DC power supply voltage is applied at one side, and the other side is commonly connected to the master NMOS transistor and a master capacitor; And a secondary coil having one side connected to the master side of the lamps and the other side connected to the ground.

상기 마스터 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 마 스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 한다.The master NMOS transistor has a drain connected to the primary coil, a gate to which the master control signal is applied, and a source connected to ground.

상기 마스터 커패시터는 일측이 상기 일차 코일과 상기 마스터 N모스 트랜지스터의 드레인에 공통접속되고 타측이 접지에 접속되며, 상기 마스터 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 한다.The master capacitor is characterized in that one side is commonly connected to the drain of the primary coil and the master NMOS transistor, the other side is connected to ground, and in parallel with the master NMOS transistor.

상기 슬레이브 트랜스는, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 슬레이브 N모스 트랜지스터 및 상기 슬레이브 커패시터에 공통 접속된 일차 코일; 및 일측이 상기 램프들의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일을 포함한다.The slave transformer may include: a primary coil to which the DC power supply voltage is applied at one side and the other side is commonly connected to the slave NMOS transistor and the slave capacitor; And a secondary coil having one side connected to the slave side of the lamps and the other side connected to the ground.

상기 슬레이브 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 한다.The slave NMOS transistor has a drain connected to the primary coil, a gate to which the slave control signal is applied, and a source connected to ground.

상기 슬레이브 커패시터는 일측이 상기 일차 코일과 상기 슬레이브 N모스 트랜지스터의 드레인에 공통 접속되고 타측이 접지에 접속되며, 상기 슬레이브 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 한다.The slave capacitor is characterized in that one side is commonly connected to the drain of the primary coil and the slave NMOS transistor, the other side is connected to ground, and in parallel with the slave NMOS transistor.

상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 한다. 여기서, 하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 한다.The master control signal and the slave control signal may be a pulse width modulation signal in which a high level and a low level are alternately repeated. The slave control signal at a low level is supplied while the master control signal at a high level is supplied, and the slave control signal at a high level is supplied while the master control signal at a low level is supplied.

상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 한다.The phase of the master AC voltage and the slave AC voltage is characterized in that the reverse.

상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하여 상기 램프구동 제어부로 공급하는 신호 검출부를 더 포함한다.The apparatus may further include a signal detection unit configured to detect a master AC voltage output from the master transformer and a slave AC voltage output from the slave transformer and supply the detected master AC voltage to the lamp driving controller.

상기 램프구동 제어부는 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 것을 특징으로 한다.The lamp driving controller adjusts the duty ratio of the master control signal in proportion to the magnitude of the detected master AC voltage and adjusts the duty ratio of the slave control signal in proportion to the magnitude of the detected slave AC voltage. It features.

본 발명에 따른 액정표시장치의 백라이트 구동장치는, 직류 전원전압이 인가되는 제 1 일차 코일과 램프들의 마스터측에 접속된 제 1 이차 코일로 이루어진 마스터 트랜스; 상기 제 1 일차 코일과 접지 사이에 접속되어 입력된 마스터제어신호에 의해 온/오프되는 마스터 스위치; 상기 제 1 일차 코일과 접지 사이에 접속됨과 아울러 상기 마스터 스위치와 병렬로 접속된 마스터 커패시터; 상기 직류 전원전압이 인가되는 제 2 일차 코일과 상기 램프들의 슬레이브측에 접속된 제 2 이차 코일로 이루어진 슬레이브 트랜스; 상기 제 2 일차 코일과 접지 사이에 접속되어 입력된 슬레이브제어신호에 의해 온/오프되는 슬레이브 스위치; 및 상기 제 2 일차 코일과 접지 사이에 접속됨과 아울러 상기 슬레이브 스위치와 병렬로 접속된 슬레이브 커패시터를 포함한다.A backlight driving apparatus of a liquid crystal display according to the present invention includes a master transformer comprising a first primary coil to which a DC power supply voltage is applied and a first secondary coil connected to a master side of lamps; A master switch connected between the first primary coil and ground and turned on / off by an input master control signal; A master capacitor connected between the first primary coil and ground and in parallel with the master switch; A slave transformer comprising a second primary coil to which the DC power voltage is applied and a second secondary coil connected to a slave side of the lamps; A slave switch connected between the second primary coil and ground and turned on / off by an input slave control signal; And a slave capacitor connected between the second primary coil and ground and in parallel with the slave switch.

상기 마스터 스위치는 상기 제 1 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 한다.The master switch may be an N-MOS transistor having a drain connected to the first primary coil, a gate to which the master control signal is applied, and a source connected to ground.

상기 슬레이브 스위치는 상기 제 2 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 한다.The slave switch may be an N-MOS transistor having a drain connected to the second primary coil, a gate to which the slave control signal is applied, and a source connected to ground.

본 발명에 따른 액정표시장치의 백라이트 구동방법은, 액정표시장치의 램프들의 구동을 제어하는 마스터제어신호와 슬레이브제어신호를 발생하는 단계; 상기 마스터제어신호에 따라 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 단계; 및 상기 슬레이브제어신호에 따라 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 단계를 포함한다.A backlight driving method of a liquid crystal display according to the present invention includes: generating a master control signal and a slave control signal for controlling driving of lamps of the liquid crystal display; Supplying a master AC voltage to the master side of the lamps by generating a resonance by receiving a DC power supply voltage according to the master control signal; And generating a resonance by receiving the DC power voltage according to the slave control signal and supplying a slave AC voltage to a slave side of the lamps.

본 발명에 따른 액정표시장치의 백라이트 구동방법은, 상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하는 단계; 및 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 단계를 더 포함한다.A backlight driving method of a liquid crystal display according to the present invention includes: detecting a master AC voltage output from the master transformer and a slave AC voltage output from the slave transformer; And adjusting the duty ratio of the master control signal in proportion to the magnitude of the detected master AC voltage and adjusting the duty ratio of the slave control signal in proportion to the magnitude of the detected slave AC voltage. .

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the present invention.

도 6은 본 발명의 실시예에 따른 액정표시장치의 백라이트 구동장치의 회로도이다.6 is a circuit diagram of a backlight driving apparatus of a liquid crystal display according to an exemplary embodiment of the present invention.

도 6을 참조하면, 본 발명의 백라이트 구동장치(400)는, 버스트디밍신호에 따라 백라이트인 다수의 램프들(500)의 구동을 제어하기 위한 램프구동 제어부(410)와, 램프들(500)의 마스터측에 공급되는 마스터 교류전압을 발생하는 마스터 트랜스(420)와, 램프들(500)의 슬레이브측에 공급되는 슬레이브 교류전압을 발생하는 슬레이브 트랜스(430)를 구비한다.Referring to FIG. 6, the backlight driving apparatus 400 of the present invention includes a lamp driving controller 410 for controlling driving of a plurality of lamps 500 which are backlights according to a burst dimming signal, and lamps 500. And a master transformer 420 for generating a master AC voltage supplied to the master side, and a slave transformer 430 for generating a slave AC voltage supplied to the slave side of the lamps 500.

본 발명의 백라이트 구동장치(400)는, 마스터 트랜스(420)와 접지 사이에 접속되어 램프구동 제어부(510)에 의해 온/오프(ON/OFF)되는 마스터 N모스 트랜지스터(MTR1)와, 마스터 트랜스(420)와 접지 사이에 접속됨과 아울러 마스터 N모스 트랜지스터(MTR1)와 병렬로 접속된 마스터 커패시터(C1)와, 슬레이브 트랜스(430)와 접지 사이에 접속되어 램프구동 제어부(510)에 의해 온/오프(ON/OFF)되는 슬레이브 N모스 트랜지스터(STR1)와, 슬레이브 트랜스(430)와 접지 사이에 접속됨과 아울러 슬레이브 N모스 트랜지스터(STR1)와 병렬로 접속된 슬레이브 커패시터(C2)를 구비한다.The backlight driving apparatus 400 of the present invention includes a master NMOS transistor MTR1 and a master transformer connected between the master transformer 420 and the ground and turned on / off by the lamp driving controller 510. A master capacitor C1 connected in parallel with the master NMOS transistor MTR1 and connected between the slave transformer 430 and ground, connected between the 420 and the ground and turned on / off by the lamp driving controller 510. A slave NMOS transistor STR1 that is turned off (ON / OFF), and a slave capacitor C2 connected between the slave transformer 430 and ground and connected in parallel with the slave NMOS transistor STR1.

그리고, 본 발명의 백라이트 구동장치(400)는, 마스터 트랜스(420)로부터 출력되는 마스터 교류전압과 슬레이브 트랜스(420)로부터 출력되는 슬레이브 교류전압을 검출하여 램프구동 제어부(410)로 공급하는 신호 검출부(440)를 더 구비한다.In addition, the backlight driving apparatus 400 of the present invention detects a master AC voltage output from the master transformer 420 and a slave AC voltage output from the slave transformer 420 and supplies the signal detection unit to the lamp driving controller 410. 440 is further provided.

램프구동 제어부(410)는 입력된 버스트디밍신호에 응답하여, 도 7에 도시된 바와 같이 마스터 N모스 트랜지스터(MTR1)의 온/오프를 제어하는 마스터제어신호(MCS)를 발생함과 동시에 슬레이브 N모스 트랜지스터(STR1)의 온/오프를 제어하는 슬레이브제어신호(SCS)를 발생한다. 여기서, 마스터제어신호(MCS)와 슬레이브제 어신호(SCS)는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호(PWM)이며, 특히 도 7에 도시된 바와 같이 마스터제어신호(MCS)가 하이레벨로 유지되는 동안 슬레이브제어신호(SCS)는 로우레벨로 유지된다.In response to the input burst dimming signal, the lamp driving controller 410 generates a master control signal MCS for controlling the on / off of the master NMOS transistor MTR1 as shown in FIG. A slave control signal SCS is generated to control on / off of the MOS transistor STR1. Here, the master control signal (MCS) and the slave control signal (SCS) is a pulse width modulation signal (PWM) of the high level and the low level are alternately repeated, in particular, as shown in Figure 7 master control signal (MCS) The slave control signal SCS is kept at a low level while is maintained at a high level.

도 7에 도시된 바와 같이, 마스터제어신호(MCS)의 하이레벨 구간은 슬레이브제어신호(SCS)의 로우레벨 구간보다 좁으며, 이와 반대로 슬레이브제어신호(SCS)의 하이레벨 구간은 마스터제어신호(MCS)의 로우레벨 구간보다 좁은 것을 특징으로 한다.As shown in FIG. 7, the high level section of the master control signal MCS is narrower than the low level section of the slave control signal SCS. On the contrary, the high level section of the slave control signal SCS is the master control signal (SMS). It is characterized in that the narrower than the low level section of the MCS).

보다 구체적으로, 마스터제어신호(MCS)의 하이레벨이 유지되는 MHT 구간에서, 마스터 N모스 트랜지스터(MTR1)는 온되고, 이때 슬레이브제어신호(SCS)는 로우레벨로 유지되기 때문에, 슬레이브 N모스 트랜지스터(STR1)는 오프된다. 그리고, 마스터제어신호(MCS)의 로우레벨이 유지되는 MLT1구간과 MLT2 구간에서, 마스터 N모스 트랜지스터(MTR1)는 오프되고, 이때 슬레이브제어신호(SCS)도 MLT1구간과 MLT2 구간에서 로우레벨로 유지되기 때문에, 슬레이브 N모스 트랜지스터(STR1)도 오프된다.More specifically, in the MHT period in which the high level of the master control signal MCS is maintained, the master NMOS transistor MTR1 is turned on, and at this time, the slave control signal SCS is kept low, so that the slave NMOS transistor is maintained. STR1 is turned off. The master NMOS transistor MTR1 is turned off in the MLT1 section and the MLT2 section in which the low level of the master control signal MCS is maintained, and the slave control signal SCS is also maintained at the low level in the MLT1 section and the MLT2 section. Therefore, the slave N-MOS transistor STR1 is also turned off.

슬레이브제어신호(SCS)의 하이레벨이 유지되는 SHT 구간에서, 슬레이브 N모스 트랜지스터(STR1)는 온되고, 이때 마스터제어신호(MCS)는 로우레벨로 유지되기 때문에, 마스터 N모스 트랜지스터(MTR1)은 오프된다. 그리고, 슬레이브제어신호(SCS)의 로우레벨이 유지되는 MLT2 구간과 MLT3 구간에서, 슬레이브 N모스 트랜지스터(MTR1)는 오프되고, 이때 마스터제어신호(MCS)도 MLT2 구간과 MLT3 구간에서 로우레벨로 유지되기 때문에, 마스터 N모스 트랜지스터(MTR1)도 오프된다.In the SHT period in which the high level of the slave control signal SCS is maintained, the slave NMOS transistor STR1 is turned on, and since the master control signal MCS is maintained at the low level, the master NMOS transistor MTR1 is Is off. Then, in the MLT2 section and the MLT3 section in which the low level of the slave control signal SCS is maintained, the slave NMOS transistor MTR1 is turned off, and the master control signal MCS is also maintained at the low level in the MLT2 section and the MLT3 section. Therefore, the master NMOS transistor MTR1 is also turned off.

램프구동 제어부(410)는 신호 검출부(440)에 의해 검출된 마스터 교류전압과 소정의 제 1 기준전압을 비교하여 비교결과에 따라 마스터제어신호(MCS)의 듀티비(Duty Ratio)를 조절하고, 아울러 신호 검출부(440)에 의해 검출된 슬레이브 교류전압과 소정의 제 2 기준전압을 비교하여 비교결과에 따라 슬레이브제어신호(SCS)의 듀티비를 조절한다.The lamp driving controller 410 compares the master AC voltage detected by the signal detector 440 with a predetermined first reference voltage and adjusts the duty ratio of the master control signal MCS according to the comparison result. In addition, the slave AC voltage detected by the signal detector 440 is compared with the predetermined second reference voltage, and the duty ratio of the slave control signal SCS is adjusted according to the comparison result.

비교결과 검출된 마스터 교류전압이 소정의 제 1 기준전압보다 크면, 램프구동 제어부(410)는 마스터제어신호(MCS)의 듀티비를 감소시켜 마스터 교류전압이 소정의 제 1 기준전압 레벨까지 감소되도록 하고, 반대로 검출된 마스터 교류전압이 소정의 제 1 기준전압보다 작으면, 램프구동 제어부(410)는 마스터제어신호(MCS)의 듀티비를 증가시켜 마스터 교류전압이 소정의 제 1 기준전압 레벨까지 증가되도록 한다.If the detected master AC voltage is greater than the predetermined first reference voltage, the lamp driving controller 410 reduces the duty ratio of the master control signal MCS so that the master AC voltage is reduced to the predetermined first reference voltage level. On the contrary, if the detected master AC voltage is smaller than the predetermined first reference voltage, the lamp driving controller 410 increases the duty ratio of the master control signal MCS so that the master AC voltage reaches the predetermined first reference voltage level. To increase.

비교결과 검출된 슬레이브 교류전압이 소정의 제 2 기준전압보다 크면, 램프구동 제어부(410)는 슬레이브제어신호(SCS)의 듀티비를 감소시켜 슬레이브 교류전압이 소정의 제 2 기준전압 레벨까지 감소되도록 하고, 반대로 검출된 슬레이브 교류전압이 소정의 제 2 기준전압보다 작으면, 램프구동 제어부(410)는 슬레이브제어신호(SCS)의 듀티비를 증가시켜 슬레이브 교류전압이 소정의 제 2 기준전압 레벨까지 증가되도록 한다.If the detected slave AC voltage is greater than the predetermined second reference voltage, the lamp driving controller 410 reduces the duty ratio of the slave control signal SCS so that the slave AC voltage is reduced to the predetermined second reference voltage level. On the contrary, if the detected slave AC voltage is smaller than the predetermined second reference voltage, the lamp driving controller 410 increases the duty ratio of the slave control signal SCS so that the slave AC voltage reaches the predetermined second reference voltage level. To increase.

마스터 트랜스(420)는, 일측에 전원전압 24V가 인가되고 타측이 마스터 N모스 트랜지스터(MTR1) 및 마스터 커패시터(C1)에 공통 접속된 일차 코일(L11)과, 일측이 램프들(500)의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일(L12)로 구성된다.The master transformer 420 includes a primary coil L11 connected to a master NMOS transistor MTR1 and a master capacitor C1 with a supply voltage of 24V on one side thereof, and a master coil of the lamps 500 on one side thereof. The secondary coil L12 is connected to the side and the other side is connected to the ground.

마스터 N모스 트랜지스터(MTR1)는 마스터 트랜스(420)의 일차 코일(L11)에 접속된 드레인, 램프구동 제어부(410)로부터 마스터제어신호(MCS)가 인가되는 게이트 및 접지에 접속된 소스를 갖는다.The master NMOS transistor MTR1 has a drain connected to the primary coil L11 of the master transformer 420, a gate to which the master control signal MCS is applied from the lamp driving controller 410, and a source connected to ground.

마스터 커패시터(C1)는 일측이 마스터 트랜스(420)의 일차 코일(L11)과 마스터 N모스 트랜지스터(MTR1)의 드레인에 공통접속되고 타측이 접지에 접속되며, 특히 마스터 N모스 트랜지스터(MTR1)와 병렬로 접속된다.One side of the master capacitor C1 is commonly connected to the drain of the primary coil L11 and the master NMOS transistor MTR1 of the master transformer 420, and the other side is connected to ground, in particular, in parallel with the master NMOS transistor MTR1. Is connected to.

이러한 접속 구조를 이루기 때문에 마스터 N모스 트랜지스터(MTR1)는 다음과 같이 직류 전원전압 24V를 인가받아 마스터 교류전압을 발생한다.Because of this connection structure, the master NMOS transistor MTR1 generates a master AC voltage by receiving a DC power supply voltage of 24V as follows.

램프구동 제어부(410)로부터 공급되는 마스터제어신호(MCS)의 하이레벨과 로우레벨이 교번되므로, 마스터 N모스 트랜지스터(MTR1)는 온/오프가 반복되고, 이로 인해 마스터 트랜스(420)와 마스터 커패시터(C1)는 LC 공진을 일으킨다.Since the high level and the low level of the master control signal MCS supplied from the lamp driving control unit 410 are alternated, the master NMOS transistor MTR1 is repeatedly turned on and off, thereby causing the master transformer 420 and the master capacitor. (C1) causes LC resonance.

이러한 LC 공진에 의해 인가된 직류 전원전압 24V는 마스터 교류전압으로 변환되며, 이 마스터 교류전압은 마스터 트랜스(420)의 이차 코일(L12)을 통해 램프들(500)의 마스터측으로 공급된다. 이때, 마스터 트랜스(420)는 LC 공진에 의해 변환된 마스터 교류전압을 승압시켜 램프들(500)로 공급한다.The DC power supply voltage 24V applied by the LC resonance is converted into a master AC voltage, and the master AC voltage is supplied to the master side of the lamps 500 through the secondary coil L12 of the master transformer 420. At this time, the master transformer 420 boosts the master AC voltage converted by the LC resonance and supplies it to the lamps 500.

여기서, 램프구동 제어부(410)가 하이레벨의 마스터제어신호(MCS)를 공급하면, 마스터 N모스 트랜지스터(MTR1)가 온되어 마스터 N모스 트랜지스터(MTR1)를 통한 전류패스가 형성된다. 이 경우, 도 8(A)에 도시된 바와 같이 정(+)위상을 갖는 마스터 교류전압이 발생된다.Here, when the lamp driving control unit 410 supplies the master control signal MCS at the high level, the master NMOS transistor MTR1 is turned on to form a current path through the master NMOS transistor MTR1. In this case, as shown in Fig. 8A, a master AC voltage having a positive phase is generated.

반대로, 램프구동 제어부(410)가 로우레벨의 마스터제어신호(MCS)를 공급하면, 마스터 N모스 트랜지스터(MTR1)가 오프되어 마스터 커패시터(C1)를 통한 전류패스가 형성된다. 이 경우, 도 8(B)에 도시된 바와 같이 부(-)위상을 갖는 마스터 교류전압이 발생된다.On the contrary, when the lamp driving controller 410 supplies the low level master control signal MCS, the master NMOS transistor MTR1 is turned off to form a current path through the master capacitor C1. In this case, as shown in Fig. 8B, a master AC voltage having a negative phase is generated.

슬레이브 트랜스(430)는, 일측에 전원전압 24V가 인가되고 타측이 슬레이브 N모스 트랜지스터(STR1) 및 슬레이브 커패시터(C2)에 공통 접속된 일차 코일(L21)과, 일측이 램프들(500)의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일(L22)로 구성된다.The slave transformer 430 has a primary coil L21 connected to a slave NMOS transistor STR1 and a slave capacitor C2 with a supply voltage 24V applied to one side and a slave side of the lamps 500. The secondary coil L22 is connected to the side and the other side is connected to the ground.

슬레이브 N모스 트랜지스터(STR1)는 슬레이브 트랜스(430)의 일차 코일(L21)에 접속된 드레인, 램프구동 제어부(410)로부터 슬레이브제어신호(SCS)가 인가되는 게이트 및 접지에 접속된 소스를 갖는다.The slave N-MOS transistor STR1 has a drain connected to the primary coil L21 of the slave transformer 430, a gate to which the slave control signal SCS is applied from the lamp driving controller 410, and a source connected to ground.

슬레이브 커패시터(C2)는 일측이 슬레이브 트랜스(430)의 일차 코일(L21)과 슬레이브 N모스 트랜지스터(STR1)의 드레인에 공통접속되고 타측이 접지에 접속되며, 특히 슬레이브 N모스 트랜지스터(STR1)와 병렬로 접속된다.The slave capacitor C2 has one side connected in common to the drain of the primary coil L21 and the slave NMOS transistor STR1 of the slave transformer 430 and the other side connected to ground, in particular, in parallel with the slave NMOS transistor STR1. Is connected to.

이러한 접속 구조를 이루기 때문에 슬레이브 N모스 트랜지스터(STR1)는 다음과 같이 직류 전원전압 24V를 인가받아 슬레이브 교류전압을 발생한다.Because of this connection structure, the slave N-MOS transistor STR1 generates a slave AC voltage by receiving a DC power supply voltage of 24V as follows.

램프구동 제어부(410)로부터 공급되는 슬레이브제어신호(SCS)의 하이레벨과 로우레벨이 교번되므로, 슬레이브 N모스 트랜지스터(STR1)는 온/오프가 반복되고, 이로 인해 슬레이브 트랜스(430)와 슬레이브 커패시터(C2)는 LC 공진을 일으킨다.Since the high level and the low level of the slave control signal SCS supplied from the lamp driving controller 410 are alternated, the slave N-MOS transistor STR1 is repeatedly turned on and off, which causes the slave transformer 430 and the slave capacitor. (C2) causes LC resonance.

이러한 LC 공진에 의해 인가된 직류 전원전압 24V는 슬레이브 교류전압으로 변환되며, 이 슬레이브 교류전압은 슬레이브 트랜스(430)의 이차 코일(L22)을 통해 램프들(500)의 슬레이브측으로 공급된다. 이때, 슬레이브 트랜스(430)는 LC 공진에 의해 변환된 슬레이브 교류전압을 승압시켜 램프들(500)로 공급한다.The DC power supply voltage 24V applied by the LC resonance is converted into a slave AC voltage, and the slave AC voltage is supplied to the slave side of the lamps 500 through the secondary coil L22 of the slave transformer 430. At this time, the slave transformer 430 boosts the slave AC voltage converted by the LC resonance and supplies it to the lamps 500.

여기서, 램프구동 제어부(410)가 로우레벨의 슬레이브제어신호(SCS)를 공급하면, 슬레이브 N모스 트랜지스터(STR1)가 오프되어 슬레이브 커패시터(C2)를 통한 전류패스가 형성된다. 이 경우, 도 9(A)에 도시된 바와 같이 부(-)위상을 갖는 슬레이브 교류전압이 발생된다.Here, when the lamp driving controller 410 supplies the slave control signal SCS at the low level, the slave N-MOS transistor STR1 is turned off to form a current path through the slave capacitor C2. In this case, as shown in Fig. 9A, a slave AC voltage having a negative phase is generated.

반대로, 램프구동 제어부(410)가 하이레벨의 슬레이브제어신호(SCS)를 공급하면, 슬레이브 N모스 트랜지스터(STR1)가 온되어 슬레이브 N모스 트랜지스터(STR1)를 통한 전류패스가 형성된다. 이 경우, 도 9(B)에 도시된 바와 같이 정(+)위상을 갖는 슬레이브 교류전압이 발생된다.On the contrary, when the lamp driving controller 410 supplies the slave control signal SCS at the high level, the slave NMOS transistor STR1 is turned on to form a current path through the slave NMOS transistor STR1. In this case, as shown in Fig. 9B, a slave AC voltage having a positive phase is generated.

이와 같이, 하이레벨의 마스터제어신호(MCS)가 공급되는 동안 로우레벨의 슬레이브제어신호(SCS)가 공급되고, 로우레벨의 마스터제어신호(MCS)가 공급되는 동안 하이레벨의 슬레이브제어신호(SCS)가 공급되므로, 도 5에 도시된 바와 같이 마스터 교류전압과 슬레이브 교류전압의 위상은 반대로 공급된다. 즉, 도 5(A)에 도시된 신호의 위상은 마스터 트랜스(420)로부터 출력되는 마스터 교류전압의 위상과 일치되고, 도 5(B)에 도시된 신호의 위상은 슬레이브 트랜스(430)로부터 출력되는 슬레이브 교류전압의 위상과 일치된다.As such, the low level slave control signal SCS is supplied while the high level master control signal MCS is supplied, and the high level slave control signal SCS while the low level master control signal MCS is supplied. ) Is supplied, the phases of the master AC voltage and the slave AC voltage are reversed as shown in FIG. 5. That is, the phase of the signal shown in FIG. 5A matches the phase of the master AC voltage output from the master transformer 420, and the phase of the signal shown in FIG. 5B outputs from the slave transformer 430. Match the phase of the slave AC voltage.

도 10은 본 발명에 따른 액정표시장치의 백라이트 구동장치의 신호 특성도이다.10 is a signal characteristic diagram of a backlight driving apparatus of the liquid crystal display according to the present invention.

도 10(A)는 마스터 트랜스(420)로부터 발생되는 마스터 교류전류나 슬레이브 트랜스(430)로부터 발생되는 슬레이브 교류전류의 특성을 나타낸 것이다.FIG. 10A illustrates the characteristics of the master AC current generated from the master transformer 420 or the slave AC current generated from the slave transformer 430.

도 10(B)는 마스터 트랜스(420)로부터 발생되는 마스터 교류전압이나 슬레이브 트랜스(430)로부터 발생되는 슬레이브 교류전압의 특성을 나타낸 것이다.10B illustrates characteristics of the master AC voltage generated from the master transformer 420 or the slave AC voltage generated from the slave transformer 430.

도 10(C)는 램프구동 제어부(410)로부터 공급되는 마스터제어신호(MCS)와 슬레이브제어신호(SCS)의 특성을 나타낸 것이다.10C illustrates characteristics of the master control signal MCS and the slave control signal SCS supplied from the lamp driving controller 410.

이상에서 설명한 바와 같이 본 발명은, 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 제조 비용을 감소시킴과 아울러 점유 면적을 감소시키고, 또한 스위치에 의한 전력소비를 대폭 감소시킬 수 있다.As described above, according to the present invention, the number of switches used for driving the backlight of the liquid crystal display device can be minimized, thereby reducing the manufacturing cost, reducing the occupied area, and significantly reducing the power consumption of the switch. .

본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.Although the technical spirit of the present invention has been described in detail according to the above-described preferred embodiment, it should be noted that the above-described embodiment is for the purpose of description and not of limitation. In addition, those skilled in the art will understand that various embodiments are possible within the scope of the technical idea of the present invention.

Claims (22)

액정표시장치의 램프들의 구동을 제어하는 램프구동 제어부;A lamp driving controller controlling driving of lamps of the liquid crystal display; 상기 램프구동 제어부의 제어에 따라, 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 마스터전압 변환부; 및A master voltage converter configured to supply a master AC voltage to a master side of the lamps by applying a DC power supply voltage to generate a resonance under the control of the lamp driving controller; And 상기 램프구동 제어부의 제어에 따라, 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 슬레이브전압 변환부Under the control of the lamp driving control unit, the slave voltage converter for supplying the slave AC voltage to the slave side of the lamp by generating a resonance by receiving the DC power voltage. 를 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device comprising a. 제 1 항에 있어서,The method of claim 1, 상기 램프구동 제어부는 상기 마스터전압 변환부의 공진을 제어하는 마스터제어신호를 공급함과 아울러 상기 슬레이브전압 변환부의 공진을 제어하는 슬레이브제어신호를 공급하는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.The lamp driving controller supplies a master control signal for controlling resonance of the master voltage converter and a slave control signal for controlling resonance of the slave voltage converter. 제 2 항에 있어서,The method of claim 2, 상기 마스터전압 변환부는,The master voltage converter, 상기 마스터 교류전압을 발생하는 마스터 트랜스;A master transformer for generating the master AC voltage; 상기 마스터 트랜스와 접지 사이에 접속되어 상기 마스터제어신호에 의해 온 /오프되는 마스터 N모스 트랜지스터;A master N-MOS transistor connected between the master transformer and ground and turned on / off by the master control signal; 상기 마스터 트랜스와 접지 사이에 접속됨과 아울러 상기 마스터 N모스 트랜지스터와 병렬로 접속된 마스터 커패시터A master capacitor connected between the master transformer and ground and connected in parallel with the master NMOS transistor 를 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device comprising a. 제 3 항에 있어서,The method of claim 3, wherein 상기 마스터 트랜스는, The master trance, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 마스터 N모스 트랜지스터와 마스터 커패시터에 공통 접속된 일차 코일; 및A primary coil to which the DC power supply voltage is applied at one side and the other side is commonly connected to the master NMOS transistor and a master capacitor; And 일측이 상기 램프들의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일A secondary coil having one side connected to the master side of the lamps and the other side connected to ground 을 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device comprising a. 제 4 항에 있어서,The method of claim 4, wherein 상기 마스터 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And the master NMOS transistor has a drain connected to the primary coil, a gate to which the master control signal is applied, and a source connected to ground. 제 5 항에 있어서,The method of claim 5, wherein 상기 마스터 커패시터는 일측이 상기 일차 코일과 상기 마스터 N모스 트랜지스터의 드레인에 공통접속되고 타측이 접지에 접속되며, 상기 마스터 N모스 트랜지 스터와 병렬로 접속되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.One side of the master capacitor is commonly connected to the drain of the primary coil and the master NMOS transistor, the other side is connected to ground, and the backlight driving of the liquid crystal display device, characterized in that connected to the master NMOS transistor in parallel. Device. 제 3 항에 있어서,The method of claim 3, wherein 상기 슬레이브 트랜스는,The slave transformer is, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 슬레이브 N모스 트랜지스터 및 상기 슬레이브 커패시터에 공통 접속된 일차 코일; 및A primary coil to which the DC power supply voltage is applied at one side and the other side is commonly connected to the slave NMOS transistor and the slave capacitor; And 일측이 상기 램프들의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일A secondary coil having one side connected to the slave side of the lamps and the other side connected to ground 을 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device comprising a. 제 7 항에 있어서,The method of claim 7, wherein 상기 슬레이브 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.The slave NMOS transistor has a drain connected to the primary coil, a gate to which the slave control signal is applied, and a source connected to ground. 제 8 항에 있어서,The method of claim 8, 상기 슬레이브 커패시터는 일측이 상기 일차 코일과 상기 슬레이브 N모스 트랜지스터의 드레인에 공통 접속되고 타측이 접지에 접속되며, 상기 슬레이브 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And one side of the slave capacitor is commonly connected to the drain of the primary coil and the slave NMOS transistor, and the other side is connected to ground, and connected in parallel with the slave NMOS transistor. 제 2 항에 있어서,The method of claim 2, 상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And the master control signal and the slave control signal are pulse width modulation signals in which the high level and the low level are alternately repeated. 제 10 항에 있어서,The method of claim 10, 하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.The slave control signal at a low level is supplied while the master control signal at a high level is supplied, and the slave control signal at a high level is supplied while the master control signal at a low level is supplied. Backlight drive. 제 11 항에 있어서,The method of claim 11, 상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And the phase of the master AC voltage and the slave AC voltage is reversed. 제 2 항에 있어서,The method of claim 2, 상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하여 상기 램프구동 제어부로 공급하는 신호 검출부A signal detector for detecting a master AC voltage output from the master transformer and a slave AC voltage output from the slave transformer and supplying the slave AC voltage to the lamp driving controller 를 더 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device further comprising. 제 13 항에 있어서,The method of claim 13, 상기 램프구동 제어부는 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.The lamp driving controller adjusts the duty ratio of the master control signal in proportion to the magnitude of the detected master AC voltage and adjusts the duty ratio of the slave control signal in proportion to the magnitude of the detected slave AC voltage. A backlight drive device for a liquid crystal display device. 직류 전원전압이 인가되는 제 1 일차 코일과 램프들의 마스터측에 접속된 제 1 이차 코일로 이루어진 마스터 트랜스;A master transformer comprising a first primary coil to which a DC power supply voltage is applied and a first secondary coil connected to a master side of lamps; 상기 제 1 일차 코일과 접지 사이에 접속되어 입력된 마스터제어신호에 의해 온/오프되는 마스터 스위치;A master switch connected between the first primary coil and ground and turned on / off by an input master control signal; 상기 제 1 일차 코일과 접지 사이에 접속됨과 아울러 상기 마스터 스위치와 병렬로 접속된 마스터 커패시터;A master capacitor connected between the first primary coil and ground and in parallel with the master switch; 상기 직류 전원전압이 인가되는 제 2 일차 코일과 상기 램프들의 슬레이브측에 접속된 제 2 이차 코일로 이루어진 슬레이브 트랜스;A slave transformer comprising a second primary coil to which the DC power voltage is applied and a second secondary coil connected to a slave side of the lamps; 상기 제 2 일차 코일과 접지 사이에 접속되어 입력된 슬레이브제어신호에 의해 온/오프되는 슬레이브 스위치; 및A slave switch connected between the second primary coil and ground and turned on / off by an input slave control signal; And 상기 제 2 일차 코일과 접지 사이에 접속됨과 아울러 상기 슬레이브 스위치와 병렬로 접속된 슬레이브 커패시터A slave capacitor connected between the second primary coil and ground and connected in parallel with the slave switch. 를 포함하는 액정표시장치의 백라이트 구동장치.Backlight driving device of the liquid crystal display device comprising a. 제 15 항에 있어서,The method of claim 15, 상기 마스터 스위치는 상기 제 1 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And the master switch is an N-MOS transistor having a drain connected to the first primary coil, a gate to which the master control signal is applied, and a source connected to ground. 상기 슬레이브 스위치는 상기 제 2 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.And the slave switch is an NMOS transistor having a drain connected to the second primary coil, a gate to which the slave control signal is applied, and a source connected to ground. 액정표시장치의 램프들의 구동을 제어하는 마스터제어신호와 슬레이브제어신호를 발생하는 단계;Generating a master control signal and a slave control signal for controlling driving of lamps of the liquid crystal display; 상기 마스터제어신호에 따라 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 단계; 및Supplying a master AC voltage to the master side of the lamps by generating a resonance by receiving a DC power supply voltage according to the master control signal; And 상기 슬레이브제어신호에 따라 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 단계Supplying a slave AC voltage to a slave side of the lamps by generating a resonance by receiving the DC power voltage according to the slave control signal; 를 포함하는 액정표시장치의 백라이트 구동방법.Backlight driving method of the liquid crystal display device comprising a. 제 18 항에 있어서,The method of claim 18, 상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.And the master control signal and the slave control signal are pulse width modulation signals in which high and low levels are alternately repeated. 제 19 항에 있어서,The method of claim 19, 하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.The slave control signal at a low level is supplied while the master control signal at a high level is supplied, and the slave control signal at a high level is supplied while the master control signal at a low level is supplied. Backlight driving method. 제 18 항에 있어서,The method of claim 18, 상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.And the phases of the master AC voltage and the slave AC voltage are reversed. 제 18 항에 있어서,The method of claim 18, 상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하는 단계; 및Detecting a master AC voltage output from the master transformer and a slave AC voltage output from the slave transformer; And 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 단계를 더 포함하는 액정표시장치의 백라이 트 구동방법.And adjusting the duty ratio of the master control signal in proportion to the magnitude of the detected master AC voltage and adjusting the duty ratio of the slave control signal in proportion to the magnitude of the detected slave AC voltage. Backlight driving method of display device.
KR1020060105464A 2006-10-30 2006-10-30 Apparatus and method for driving backlight of LCD KR101374981B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060105464A KR101374981B1 (en) 2006-10-30 2006-10-30 Apparatus and method for driving backlight of LCD

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060105464A KR101374981B1 (en) 2006-10-30 2006-10-30 Apparatus and method for driving backlight of LCD

Publications (2)

Publication Number Publication Date
KR20080038506A true KR20080038506A (en) 2008-05-07
KR101374981B1 KR101374981B1 (en) 2014-03-14

Family

ID=39646957

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060105464A KR101374981B1 (en) 2006-10-30 2006-10-30 Apparatus and method for driving backlight of LCD

Country Status (1)

Country Link
KR (1) KR101374981B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018169241A1 (en) * 2017-03-13 2018-09-20 삼성전자 주식회사 Power supply device, display device having same, and power supply method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2787473B2 (en) * 1989-07-10 1998-08-20 株式会社キジマ Inverter
GB2325099A (en) 1997-05-07 1998-11-11 David John Aarons Gas discharge lamp drive circuit; dimming
KR20050111008A (en) * 2004-05-20 2005-11-24 엘지.필립스 엘시디 주식회사 Driving apparatus for lamp of liquid crystal display device
JP3881997B2 (en) * 2005-01-31 2007-02-14 Tdk株式会社 Discharge lamp driving device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018169241A1 (en) * 2017-03-13 2018-09-20 삼성전자 주식회사 Power supply device, display device having same, and power supply method
US10991297B2 (en) 2017-03-13 2021-04-27 Samsung Electronics Co., Ltd. Power supply device that outputs a signal corresponding to whether AC power is input, display device having same, and power supply method

Also Published As

Publication number Publication date
KR101374981B1 (en) 2014-03-14

Similar Documents

Publication Publication Date Title
KR101243402B1 (en) Apparatus for driving hybrid backlight of LCD
US8044919B2 (en) Backlight driving apparatus of LCD and driving method thereof
US8605123B2 (en) Method of driving backlight assembly and display apparatus having the same
KR101157960B1 (en) Liquid Crystal Display
JP2007178987A (en) Apparatus and method for driving liquid crystal display element
JP4982349B2 (en) Liquid crystal display device and driving method thereof
KR101252088B1 (en) Liquid Crystal Display
KR101296637B1 (en) Lcd
KR20080084150A (en) Driving circuit for liquid crystal display device and method for driving the same
US20070146286A1 (en) Apparatus and method for driving LCD
KR101374981B1 (en) Apparatus and method for driving backlight of LCD
KR101820839B1 (en) LCD and method of driving the same
KR101264704B1 (en) LCD and drive method thereof
US7652435B2 (en) Lamp driving circuit and display apparatus having the same
KR20160035142A (en) Liquid Crystal Display Device and Driving Method the same
KR100914778B1 (en) Apparatus and Method for Driving Liquid Crystal Display of 2 Dot Inversion Type
KR101159352B1 (en) LCD and drive method thereof
KR101341000B1 (en) Backlight unit of LCD and drive method thereof
KR20090066546A (en) Backlight unit
KR100886234B1 (en) Liquid crystal display
KR20100006850A (en) Photo detection circuit and image display device using the same
KR20080047072A (en) Lcd and drive method thereof
KR20070064458A (en) Apparatus for driving lcd
KR101255267B1 (en) Method and apparatus of driving lamp
KR20080073441A (en) Backlight unit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 5