KR20080000844A - 액정표시장치 및 그 구동 방법 - Google Patents

액정표시장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20080000844A
KR20080000844A KR1020060058669A KR20060058669A KR20080000844A KR 20080000844 A KR20080000844 A KR 20080000844A KR 1020060058669 A KR1020060058669 A KR 1020060058669A KR 20060058669 A KR20060058669 A KR 20060058669A KR 20080000844 A KR20080000844 A KR 20080000844A
Authority
KR
South Korea
Prior art keywords
video data
liquid crystal
thin film
supplied
lines
Prior art date
Application number
KR1020060058669A
Other languages
English (en)
Other versions
KR101197770B1 (ko
Inventor
이주영
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020060058669A priority Critical patent/KR101197770B1/ko
Publication of KR20080000844A publication Critical patent/KR20080000844A/ko
Application granted granted Critical
Publication of KR101197770B1 publication Critical patent/KR101197770B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 응답 속도를 향상시킬 수 있는 액정표시장치 및 그 구동 방법에 관한 것이다.
본 발명의 액정표시장치는 데이터 라인들과; 상기 데이터 라인들과 교차하는 기수 및 우수 게이트 라인들과; 상기 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 제1 및 제2 박막 트랜지스터와; 상기 제1 및 제2 박막 트랜지스터 사이에 접속된 제1 액정 커패시터와; 상기 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 제3 및 제4 박막 트랜지스터와; 상기 제3 및 제4 박막 트랜지스터 사이에 접속된 제2 액정 커패시터를 구비한다.

Description

액정표시장치 및 그 구동 방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
도 1은 종래의 액정표시장치를 개략적으로 나타내는 블럭도.
도 2는 종래의 액정표시장치의 구동 파형도.
도 3은 종래의 액정표시장치에 공급되는 비디오 데이터 전압의 크기를 설명하기 위한 도면.
도 4는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 나타내는 블럭도.
도 5는 본 발명의 실시 예에 따른 액정표시장치의 구동 파형도.
도 6a는 기수 게이트 라인에 스캔 펄스가 입력되고 기수 비디오 데이터 전압이 데이터 라인에 입력될 때의 액정표시장치에 공급되는 비디오 데이터 전압의 크기를 설명하기 위한 도면.
도 6b는 우수 게이트 라인에 스캔 펄스가 입력되고 우수 비디오 데이터 전압이 데이터 라인에 입력될 때의 액정표시장치에 공급되는 비디오 데이터 전압의 크기를 설명하기 위한 도면.
도 7은 본 발명의 기수 비디오 데이터 및 우수 비디오 데이터의 공급을 위한 타이밍 콘트롤러를 나타내는 도면.
도 8a 및 도 8b는 본 발명의 액정표시장치의 한 라인을 화상이 구현되는 원리를 설명하기 위한 도면들.
< 도면의 주요 부분에 대한 부호의 간단한 설명 >
10 : 타이밍 콘트롤러 20 : 라인 데이터 메모리
본 발명은 액정표시장치 및 그 구동 방법에 관한 것으로 특히, 응답 속도를 향상시킬 수 있는 액정표시장치 및 그 구동 방법에 관한 것이다.
일반적인 액정표시장치는 도 1에 도시된 바와 같이 서로 교차하는 게이트 라인(G1 내지 Gn) 및 데이터 라인(D1 내지 Dm)과, 액정 구동을 위한 기준 전압이 공급되는 공통 라인(Vcom)과, 게이트 라인(G1 내지 Gn)과 데이터 라인(D1 내지 Dm)의 교차부에 형성된 박막 트랜지스터(T)와, 박막 트랜지스터(T)에 접속된 액정 커패시터(C)를 구비한다.
게이트 라인(G1 내지 Gn)에는 도 2와 같이 스캔 펄스가 순차로 공급되며, 데이터 라인(D1 내지 Dm)에는 게이트 라인(G1 내지 Gn)에 공급되는 스캔 펄스와 동기하여 비디오 데이터 전압(RGB)이 공급된다.
박막 트랜지스터(T)는 게이트 라인(G1 내지 Gn)에 공급된 스캔 펄스에 의해 턴-온(Turn-On)되어 데이터 라인(D1 내지 Dm)에 공급된 비디오 데이터 전압(RGB)을 액정 커패시터(C)에 충전한다.
액정표시장치는 액정 커패시터(C)에 충전된 비디오 데이터 전압(RGB)과 공통 라인(Vcom)으로 공급된 기준 전압과의 차 전압에 의해 액정의 광투과율을 조절함으로써 화상을 표시한다.
비디오 데이터 전압(RGB)은 액정의 열화 방지 및 액정표시장치의 표시 품질 향상을 위하여 극성이 일정 단위로 인버전(Inversion)되어 데이터 라인(D1 내지 Dm)에 공급된다. 예를 들어, 도트(Dot) 인버전 방식의 액정표시장치는 도 3과 같이 비디오 데이터 전압(RGB)이 기준 전압(Vc)을 중심으로 액정 셀 단위로 인버전되어 데이터 라인(D1 내지 Dm)에 공급된다. 즉, 비디오 데이터 전압(RGB)은 각 게이트 라인(G1 내지 Gn)에 스캔 펄스가 인가될 때마다 데이터 라인(D1 내지 Dm) 단위로 인버전되어 데이터 라인(D1 내지 Dm)에 공급되며, 프레임(Frame) 단위로 재 인버전되어 데이터 라인(D1 내지 Dm)에 공급된다.
따라서, 종래의 액정표시장치의 데이터 라인(D1 내지 Dm)에 공급되는 최대 전압(Vp)은 기준 전압(Vcom)을 중심으로 인버전되는 비디오 데이터 전압(RGB)에 의하여 데이터 구동 회로로부터 공급되는 최대 전압의 1/2 크기의 전압으로 한정된다. 상세히 하면, 도 3에 도시된 바와 같이 첫 번째 데이터 라인(D1)에 하이 레벨(high level)의 비디오 데이터 전압(R)이 공급되면, 도트 인버전에 의하여 두 번째 데이터 라인(D2)에는 첫 번째 데이터 라인(D1)에 공급된 하이 레벨의 비디오 데 이터 전압(R)에 대하여 기준 전압(Vc)을 중심으로 인버전된 로우 레벨(low level)의 비디오 데이터 전압(G)이 공급된다. 좀 더 상세히 설명하면, 종래 데이터 구동 회로로부터 액정표시장치의 데이터 라인(D1 내지 Dm)에 공급되는 최대 전압이 15V라 하고, 기준 전압(Vc)가 8V라고 하면, 하이 레벨의 비디오 데이터 전압(R)으로 공급될 수 있는 전압의 범위는 8 ~ 15V이며, 로우 레벨의 비디오 데이터 전압(R)으로 공급될 수 있는 전압의 범위는 1 ~ 8V이다.
따라서, 종래의 액정표시장치의 데이터 라인(D1 내지 Dm)에 공급되는 최대 비디오 데이터 전압(Vp)은 데이터 구동 회로로부터 공급되는 최대 전압의 1/2 크기의 전압으로 한정된다. 현재 상용되고 있는 데이터 구동 회로는 18V 이상의 전압을 공급하지 못한다. 이에 따라, 액정 구동을 위한 비디오 데이터 전압(RGB)은 9V 이상을 넘지 못한다.
이와 같이, 종래의 액정표시장치는 현재의 데이터 구동 회로로는 고속 응답이 가능한 고전압으로 액정표시장치를 구현하는데 한계가 있다.
따라서, 본 발명의 목적은 응답 속도를 향상시킬 수 있는 액정표시장치 및 그 구동 방법을 제공하는 것이다.
상기의 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 액정표시장치는 데이터 라인들과; 상기 데이터 라인들과 교차하는 기수 및 우수 게이트 라인들과; 상기 데이터 라인들과 상기 기수 게이트 라인들의 교차부 접속되며, 상기 데이터 라인들 사이에 위치하는 제1 및 제2 박막 트랜지스터와; 상기 제1 및 제2 박막 트랜지스터 사이에 접속된 제1 액정 커패시터와; 상기 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 제3 및 제4 박막 트랜지스터와; 상기 제3 및 제4 박막 트랜지스터 사이에 접속된 제2 액정 커패시터를 구비한다.
상기 액정표시장치는 상기 데이터 라인들에 독립적으로 비디오 데이터 전압을 공급하는 데이터 구동 회로를 더 포함한다.
상기 비디오 데이터 전압은 상기 데이터 구동 회로로부터 공급되는 비디오 데이터 전압의 최대 전압과 최소 전압의 중앙값에 대하여 서로 대칭되는 제1 비디오 데이터 전압과 제2 비디오 데이터 전압을 포함한다.
상기 제1 박막 트랜지스터는 상기 데이터 라인들 중 기수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성되며, 상기 제2 박막 트랜지스터는 상기 데이터 라인들 중 우수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성된다.
상기 제1 박막 트랜지스터는 상기 데이터 라인들 중 마지막 기수 데이터 라인을 제외한 기수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성된다.
상기 제3 박막 트랜지스터는 상기 데이터 라인들 중 우수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성되며, 상기 제4 박막 트랜지스터는 상기 데이터 라인들 중 기수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성 된다.
상기 제4 박막 트랜지스터는 상기 데이터 라인들 중 첫 번째 기수 데이터 라인을 제외한 기수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성된다.
상기 제1 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제1 비디오 데이터 전압이 공급되며, 상기 제2 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제2 비디오 데이터 전압이 공급된다.
상기 제3 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제2 비디오 데이터 전압이 공급되며, 상기 제4 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제1 비디오 데이터 전압이 공급된다.
상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 기수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급된다.
상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 우수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급된다.
상기 액정표시장치는 상기 비디오 데이터 전압을 생성하기 위한 데이터를 상기 데이터 구동 회로로 공급하는 타이밍 콘트롤러를 더 구비하며, 상기 타이밍 콘트롤러는 상기 기수 게이트 라인들에 스캔 펄스가 인가될 때 상기 데이터 라인들에 공급될 비디오 데이터와 상기 우수 게이트 라인들에 스캔 펄스가 인가될 때 상기 데이터 라인들에 공급될 비디오 데이터를 정렬하는 라인 데이터 메모리를 포함한다.
본 발명의 실시 예에 따른 액정표시장치의 구동 방법은 기수 게이트 라인에 스캔 펄스를 공급하는 단계와; 데이터 라인들에 비디오 데이터 전압을 공급하는 단계와; 상기 스캔 펄스에 의하여 제1 및 제2 박막 트랜지스터를 턴-온시키는 단계와; 제1 및 제2 박막 트랜지스터의 턴-온에 의하여 상기 비디오 데이터 전압을 상기 제1 및 제2 박막 트랜지스터 사이에 접속된 제1 액정 커패시터에 공급하는 단계와; 우수 게이트 라인에 스캔 펄스를 공급하는 단계와; 데이터 라인들에 비디오 데이터 전압을 공급하는 단계와; 상기 스캔 펄스에 의하여 제3 및 제4 박막 트랜지스터를 턴-온시키는 단계와; 제3 및 제4 박막 트랜지스터의 턴-온에 의하여 상기 비디오 데이터 전압을 상기 제3 및 제4 박막 트랜지스터 사이에 접속된 제2 액정 커패시터에 공급하는 단계를 포함한다.
상기의 목적 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 4 내지 도 8b를 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 나타내는 블럭도이다.
도 4를 참조하면, 본 발명의 실시 예에 따른 액정표시장치는 데이터 라인(D1 내지 Dm)과, 데이터 라인(D1 내지 Dm)과 교차하는 기수 게이트 라인(G1_Odd 내지 Gn_Odd) 및 우수 게이트 라인(G1_Even 내지 Gn_Even)을 구비한다. 그리고, 본 발명의 액정표시장치는 기수 데이터 라인(D1, D3, ... D2k+1 : 이하, k는 1 이상의 정수 & 2k+1=m)들 중 마지막 기수 데이터 라인(D2k+1)을 제외한 기수 데이터 라 인(D1, D3, ... D2k-1)과 기수 게이트 라인(G1_Odd 내지 Gn_Odd)의 교차부에 형성된 제1 박막 트랜지스터(T1)와, 우수 데이터 라인(D2, D4, ... D2k)과 기수 게이트 라인(G1_Odd 내지 Gn_Odd)의 교차부에 형성된 제2 박막 트랜지스터(T2)와, 제1 및 제2 박막 트랜지스터(T1, T2) 사이에 접속된 제1 액정 커패시터(C1)를 구비한다. 또한, 본 발명의 액정표시장치는 우수 데이터 라인(D2, D4, ... D2k)들과 우수 게이트 라인(G1_Even 내지 Gn_Even)의 교차부에 형성된 제3 박막 트랜지스터(T3)와, 기수 데이터 라인(D1, D3, ... D2k+1)들 중 첫 번째 기수 데이터 라인(D1)을 제외한 기수 데이터 라인(D3, D5, ... D2k+1)과 우수 게이트 라인(G1_Even 내지 Gn_Even)의 교차부에 형성된 제4 박막 트랜지스터(T4)와, 제3 및 제4 박막 트랜지스터(T3, T4) 사이에 접속된 제2 액정 커패시터(C2)를 구비한다.
기수 게이트 라인(G1_Odd 내지 Gn_Odd) 및 우수 게이트 라인(G_Even 내지 Gn_Even)에는 도 5와 같이 스캔 펄스가 순차로 공급되며, 데이터 라인(D1 내지 Dm)에는 기수 게이트 라인(G1_Odd 내지 Gn_Odd) 및 우수 게이트 라인(G1_Even 내지 Gn_Even)에 공급되는 스캔 펄스와 동기하여 비디오 데이터 전압(RGB)이 공급된다. 비디오 데이터 전압(RGB)은 하이 레벨(high level)로 데이터 라인(D1 내지 Dm) 에 공급되는 하이 레벨 비디오 데이터 전압(R+G+B+)과, 로우 레벨(low level)로 데이터 라인(D1 내지 Dm)에 공급되는 로우 레벨 비디오 데이터 전압(R-G-B-)으로 구성된다. 하이 레벨 비디오 데이터 전압(R+G+B+)은 데이터 구동 회로로부터 공급되는 최대 전압과 최소 전압의 중앙값을 기준 전압이라 할 때 그 기준 전압에 대한 하이 레벨 전압이며, 로우 레벨 비디오 데이터 전압(R-G-B-)은 그 기준 전압에 대한 로 우 레벨 전압이다.
제1 박막 트랜지스터(T1)는 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 공급된 스캔 펄스에 의해 턴-온(Turn-On)되어 하이 레벨 비디오 데이터 전압(R+G+B+)을 제1 액정 커패시터(C1)에 충전한다.
제2 박막 트랜지스터(T2)는 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 공급된 스캔 펄스에 의해 턴-온(Turn-On)되어 로우 레벨 비디오 데이터 전압(R-G-B-)을 제1 액정 커패시터(C1)에 충전한다.
제1 박막 트랜지스터(T1)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)과 제2 박막 트랜지스터(T2)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)은 도 6a에 도시된 바와 같이 서로 대칭되는 전압으로 공급된다. 그리고, 제1 박막 트랜지스터(T1)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)과 제2 박막 트랜지스터(T2)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)은 데이터 구동 회로로부터 서로 독립적으로 공급된다.
상세히 하면, 데이터 구동 회로로부터 제1 박막 트랜지스터(T1)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)의 범위가 1 ~ 15V라 하면, 데이터 구동 회로로부터 제2 박막 트랜지스터(T2)의 턴-온에 의하여 제1 액정 커패시터(C1)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)의 범위 또한 1 ~ 15V가 된다. 따라서, 데이터 구동 회로는 제1 박막 트랜지 스터(T1)가 턴-온되었을 때, R 화상의 구현을 위한 최대 R 하이 레벨 비디오 데이터 전압(R+)인 15V를 공급하고, 제2 박막 트랜지스터(T2)가 턴-온되었을 때, R 화상의 구현을 위한 최소 R 로우 레벨 비디오 데이터 전압(R-)인 1V를 공급할 수 있다. 그러면, 제1 액정 커패시터(C1)에는 제1 박막 트랜지스터(T1)의 턴-온을 통하여 공급된 하이 레벨 비디오 데이터 전압(R+)과 제2 박막 트랜지스터(T2)의 턴-온을 통하여 공급된 로우 레벨 비디오 데이터 전압(R-)의 차 전압인 14V가 충전된다.
그리고, 제3 박막 트랜지스터(T3)는 우수 게이트 라인(G1_Even 내지 Gn_Even)에 공급된 스캔 펄스에 의해 턴-온(Turn-On)되어 로우 레벨 비디오 데이터 전압(R-G-B-)을 제2 액정 커패시터(C2)에 충전한다.
제4 박막 트랜지스터(T4)는 기수 게이트 라인(G1_Even 내지 Gn_Even)에 공급된 스캔 펄스에 의해 턴-온(Turn-On)되어 하이 레벨 비디오 데이터 전압(R+G+B+)을 제2 액정 커패시터(C2)에 충전한다.
제3 박막 트랜지스터(T3)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)과 제4 박막 트랜지스터(T4)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)은 도 6b에 도시된 바와 같이 서로 대칭되는 전압으로 공급된다. 그리고, 제3 박막 트랜지스터(T3)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)과 제4 박막 트랜지스터(T4)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)은 데이터 구동 회로로부터 서로 독립적으로 공급된다.
상세히 하면, 데이터 구동 회로로부터 제3 박막 트랜지스터(T3)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 로우 레벨 비디오 데이터 전압(R-G-B-)의 범위가 1 ~ 15V라 하면, 데이터 구동 회로로부터 제4 박막 트랜지스터(T4)의 턴-온에 의하여 제2 액정 커패시터(C2)에 충전되는 하이 레벨 비디오 데이터 전압(R+G+B+)의 범위 또한 1 ~ 15V가 된다. 따라서, 데이터 구동 회로는 제3 박막 트랜지스터(T3)가 턴-온되었을 때, G 화상의 구현을 위한 최소 G 로우 레벨 비디오 데이터 전압(G-)인 1V를 공급하고, 제4 박막 트랜지스터(T4)가 턴-온되었을 때, G 화상의 구현을 위한 최대 G 하이 레벨 비디오 데이터 전압(G+)인 15V를 공급할 수 있다. 그러면, 제2 액정 커패시터(C2)에는 제3 박막 트랜지스터(T3)의 턴-온을 통하여 공급된 로우 레벨 비디오 데이터 전압(G-)과 제4 박막 트랜지스터(T4)의 턴-온을 통하여 공급된 하이 레벨 비디오 데이터 전압(G+)의 차 전압인 14V가 충전된다.
이와 같이, 본 발명의 실시 예에 따른 액정표시장치 및 그 구동 방법은 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 스캔 펄스가 공급되었을 때, 제1 액정 커패시터(C1)에는 제1 및 제2 박막 트랜지스터(T1, T2)의 턴-온에 의하여 데이터 구동 회로로부터 독립적으로 공급되는 하이 레벨 비디오 데이터 전압(R+G+B+)과 로우 레벨 비디오 데이터 전압(R-G-B-)이 충전된다. 그리고, 우수 게이트 라인(G1_Even 내지 Gn_Even)에 스캔 펄스가 공급되었을 때, 제2 액정 커패시터(C2)에는 제3 및 제4 박막 트랜지스터(T3, T4)의 턴-온에 의하여 데이터 구동 회로로부터 독립적으로 공급되는 하이 레벨 비디오 데이터 전압(R+G+B+)과 로우 레벨 비디오 데이터 전압(R-G- B-)이 충전된다. 따라서, 제1 및 제2 액정 커패시터(C1, C2)에는 데이터 구동 회로로부터 공급될 수 있는 최대 전압과 최소 전압의 차 전압을 충전할 수 있으며 이에 따라, 본 발명의 액정표시장치는 그 구동 전압을 증가시킬 수 있다. 이 결과, 본 발명의 액정표시장치 및 그 구동 방법은 고속 응답이 가능한 고전압으로 액정표시장치를 구동함으로써 액정표시장치의 응답 속도를 향상시킬 수 있다.
또한, 본 발명의 액정표시장치 및 그 구동 방법은 고전압 구동이 가능함에 따라 액정 구동을 위한 전극 간의 간격을 넓게 형성할 수 있다. 따라서, 본 발명의 액정표시장치 및 그 구동 방법은 액정표시장치의 개구율을 향상시킬 수 있다.
뿐만 아니라, 본 발명의 액정표시장치 및 그 구동 방법은 기준 전압이 없이 서로 독립적으로 데이터 구동 회로로부터 하이 레벨의 비디오 데이터 전압(R+G+B+)과 로우 레벨의 비디오 데이터 전압(R-G-B-)이 공급되어 그 차 전압이 액정 커패시터(C)에 충전됨에 따라 피드 쓰로우 전압(Feed Through Voltage)에 의한 플리커(Flicker) 및 잔상을 제거할 수 있다.
본 발명의 실시 예에 따른 액정표시장치 및 그 구동 방법은 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 스캔 펄스가 공급되었을 때 마지막 데이터 라인(Dm)을 제외한 데이터 라인(D1 내지 Dm-1)에 공급되는 비디오 데이터 전압(RGB)과, 우수 게이트 라인(G1_Even 내지 Gn_Even)에 스캔 펄스가 공급되었을 때 첫 번째 데이터 라인(D1)을 제외한 데이터 라인(D2 내지 Dm)에 서로 다른 비디오 데이터 전압(RGB)이 공급된다. 상세히 하면, 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 스캔 펄스가 공급되었을 때는 제1 액정 커패시터(C1)에 충전되는 비디오 데이터 전압(RGB)이 마 지막 데이터 라인(Dm)을 제외한 데이터 라인(D1 내지 Dm-1)에 공급되며, 우수 게이트 라인(G1_Even 내지 Gn_Even)에 스캔 펄스가 공급되었을 때는 제2 액정 커패시터(C2)에 충전되는 비디오 데이터 전압(RGB)이 첫 번째 데이터 라인(D1)을 제외한 데이터 라인(D2 내지 Dm)에 공급된다. 따라서, 본 발명의 액정표시장치는 도 7과 같이 데이터 구동 회로에 비디오 데이터를 공급하는 타이밍 콘트롤러(10)의 내부에 라인 데이터 메모리(20)를 구비한다. 라인 데이터 메모리(20)는 기수 게이트 라인(G1_Odd 내지 Gn_Odd)에 스캔 펄스가 공급되었을 때 제1 액정 커패시터(C1)에 충전될 기수 비디오 데이터(Odd Data)를 공급하며, 우수 게이트 라인(G1_Even 내지 Gn_Even)에 스캔 펄스가 공급되었을 때 제2 액정 커패시터(C2)에 충전될 우수 비디오 데이터(Even Data)를 정렬하여 데이터 구동 회로에 공급한다.
그리고, 본 발명의 실시 예에 따른 액정표시장치 및 그 구동 방법은 첫 번째 기수 게이트 라인(G1_Odd)에 스캔 펄스가 공급되었을 때, 제1 액정 커패시터(C1)에 비디오 데이터 전압(RGB)이 공급되어 도 8a와 같이 화상이 표시되고, 첫 번째 우수 게이트 라인(G1_Even)에 스캔 펄스가 공급되었을 때, 제2 액정 커패시터(C2)에 비디오 데이터 전압(RGB)이 공급되어 도 8b와 같이 화상이 표시됨으로써 한 라인의 화상을 구현한다.
본 발명의 비디오 데이터 전압(RGB)은 액정표시장치를 도트 인버전 방식으로 구동하기 위하여 액정 셀 단위로 인버전되어 데이터 라인(D1 내지 Dm-1)에 공급된다. 즉, 비디오 데이터 전압(RGB)은 각 게이트 라인(G1 내지 Gn)에 스캔 펄스가 인가될 때마다 데이터 라인(D1 내지 Dm-1) 단위로 인버전되어 데이터 라인(D1 내지 Dm)에 공급되며, 프레임(Frame) 단위로 재 인버전되어 데이터 라인(D1 내지 Dm)에 공급된다.
상술한 본 발명의 실시 예에 따른 액정표시장치의 구동 방법은 액정표시장치를 도트 인버전 방식뿐만 아니라, 게이트 라인(G1 내지 Gn) 단위로 비디오 데이터 전압(RGB)을 인버전시키는 라인(line) 인버전 방식, 데이터 라인(D1 내지 Dm) 단위로 비디오 데이터 전압(RGB)을 인버전시키는 컬럼(column) 인버전 방식, 및 프레임(frame) 단위로 비디오 데이터 전압(RGB)을 인버전시키는 프레임 인버전 방식 등을 포함하는 모든 액정표시장치에 적용될 수 있다.
그리고, 본 발명의 실시 예에 따른 액정표시장치는 도 4를 참조하면, 기수 게이트 라인(G1_Odd 내지 Gn_Odd) 및 우수 게이트 라인(G1_Even 내지 Gn_Even)과 교차하는 홀수 개의 데이터 라인(D1 내지 Dm)을 구비한다. 이는, 액정표시장치의 하나의 화소가 R, G, B의 3개의 서브 화소들로 이루어지며, R, G, B의 서브 화소들을 포함하는 두 개의 화소가 7개의 데이터 라인(D1 내지 D7, 도 4 참조)으로 이루어지기 때문이다. 일반적으로 액정표시장치는 짝수 개의 화소를 가진다. 따라서, 본 발명의 액정표시장치는 짝수 개의 화소를 가지기 위하여 홀수 개의 데이터 라인(D1 내지 Dm)을 구비한다. 홀수 개의 화소를 구비하는 액정표시장치는 짝수 개의 데이터 라인을 구비한다.
상술한 바와 같이, 본 발명의 실시 예에 따른 액정표시장치 및 그 구동 방법 은 기수 게이트 라인과 우수 게이트 라인과, 기수 게이트 라인에 인가되는 스캔 펄스에 의하여 턴-온되어 제1 액정 커패시터에 비디오 데이터 전압을 충전하는 제1 및 제2 박막 트랜지스터와, 우수 게이트 라인에 인가되는 스캔 펄스에 의하여 턴-온되어 제2 액정 커패시터에 비디오 데이터 전압을 충전하는 제3 및 제4 박막 트랜지스터를 구비한다. 제1 내지 제4 박막 트랜지스터를 통해 액정 커패시터에 공급되는 비디오 데이터 전압은 데이터 구동 회로로부터 서로 독립적으로 공급되며, 데이터 구동 회로로부터 공급되는 비디오 데이터 전압의 최대 전압과 최소 전압의 중앙값에 대하여 서로 대칭되는 전압으로 제1 및 제2 액정 커패시터에 공급된다.
따라서, 본 발명의 실시 예에 따른 액정표시장치 및 그 구동 방법은 제1 및 제2 액정 커패시터에 데이터 구동 회로로부터 공급될 수 있는 최대 전압과 최소 전압의 차 전압을 충전할 수 있으며 이에 따라, 액정표시장치는 그 구동 전압을 증가시킬 수 있다. 이 결과, 본 발명의 액정표시장치 및 그 구동 방법은 고속 응답이 가능한 고전압으로 액정표시장치를 구동함으로써 액정표시장치의 응답 속도를 향상시킬 수 있다.

Claims (19)

  1. 데이터 라인들과;
    상기 데이터 라인들과 교차하는 기수 및 우수 게이트 라인들과;
    상기 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 접속되고, 상기 데이터 라인들 사이에 위치하는 제1 및 제2 박막 트랜지스터와;
    상기 제1 및 제2 박막 트랜지스터 사이에 접속된 제1 액정 커패시터와;
    상기 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 접속된 제3 및 제4 박막 트랜지스터와;
    상기 제3 및 제4 박막 트랜지스터 사이에 접속된 제2 액정 커패시터를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 데이터 라인들에 독립적으로 비디오 데이터 전압을 공급하는 데이터 구동 회로를 더 포함하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 비디오 데이터 전압은 상기 데이터 구동 회로로부터 공급되는 비디오 데이터 전압의 최대 전압과 최소 전압의 중앙값에 대하여 서로 대칭되는 제1 비디오 데이터 전압과 제2 비디오 데이터 전압을 포함하는 것을 특징으로 하는 액정표 시장치.
  4. 제 3 항에 있어서,
    상기 제1 박막 트랜지스터는 상기 데이터 라인들 중 기수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성되며,
    상기 제2 박막 트랜지스터는 상기 데이터 라인들 중 우수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성되는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 제1 박막 트랜지스터는 상기 데이터 라인들 중 마지막 기수 데이터 라인을 제외한 기수 데이터 라인들과 상기 기수 게이트 라인들의 교차부에 형성되는 것을 특징으로 하는 액정표시장치.
  6. 제 3 항에 있어서,
    상기 제3 박막 트랜지스터는 상기 데이터 라인들 중 우수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성되며,
    상기 제4 박막 트랜지스터는 상기 데이터 라인들 중 기수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성되는 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 제4 박막 트랜지스터는 상기 데이터 라인들 중 첫 번째 기수 데이터 라인을 제외한 기수 데이터 라인들과 상기 우수 게이트 라인들의 교차부에 형성되는 것을 특징으로 하는 액정표시장치.
  8. 제 3 항에 있어서,
    상기 제1 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제1 비디오 데이터 전압이 공급되며, 상기 제2 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제2 비디오 데이터 전압이 공급되는 것을 특징으로 하는 액정표시장치.
  9. 제 3 항에 있어서,
    상기 제3 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제2 비디오 데이터 전압이 공급되며, 상기 제4 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제1 비디오 데이터 전압이 공급되는 것을 특징으로 하는 액정표시장치.
  10. 제 8 항에 있어서,
    상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 기수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급되는 것을 특징으로 하는 액정표시장치.
  11. 제 9 항에 있어서,
    상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 우수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급되는 것을 특징으로 하는 액정표시장치.
  12. 제 2 항에 있어서,
    상기 비디오 데이터 전압을 생성하기 위한 데이터를 상기 데이터 구동 회로로 공급하는 타이밍 콘트롤러를 더 구비하며,
    상기 타이밍 콘트롤러는 상기 기수 게이트 라인들에 스캔 펄스가 인가될 때 상기 데이터 라인들에 공급될 비디오 데이터와 상기 우수 게이트 라인들에 스캔 펄스가 인가될 때 상기 데이터 라인들에 공급될 비디오 데이터를 정렬하는 라인 데이터 메모리를 포함하는 것을 특징으로 하는 액정표시장치.
  13. 기수 게이트 라인에 스캔 펄스를 공급하는 단계와;
    데이터 라인들에 비디오 데이터 전압을 공급하는 단계와;
    상기 스캔 펄스에 의하여 제1 및 제2 박막 트랜지스터를 턴-온시키는 단계와;
    제1 및 제2 박막 트랜지스터의 턴-온에 의하여 상기 비디오 데이터 전압을 상기 제1 및 제2 박막 트랜지스터 사이에 접속된 제1 액정 커패시터에 공급하는 단 계와;
    우수 게이트 라인에 스캔 펄스를 공급하는 단계와;
    데이터 라인들에 비디오 데이터 전압을 공급하는 단계와;
    상기 스캔 펄스에 의하여 제3 및 제4 박막 트랜지스터를 턴-온시키는 단계와;
    제3 및 제4 박막 트랜지스터의 턴-온에 의하여 상기 비디오 데이터 전압을 상기 제3 및 제4 박막 트랜지스터 사이에 접속된 제2 액정 커패시터에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동 방법.
  14. 제 13 항에 있어서,
    상기 비디오 데이터 전압은 상기 데이터 라인들에 공급되는 비디오 데이터 전압의 최대 전압과 최소 전압의 중앙값에 대하여 서로 대칭되는 제1 비디오 데이터 전압과 제2 비디오 데이터 전압을 포함하는 것을 특징으로 하는 액정표시장치의 구동 방법.
  15. 제 14 항에 있어서,
    상기 제1 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제1 비디오 데이터 전압이 공급되며, 상기 제2 박막 트랜지스터의 턴-온에 의하여 상기 제1 액정 커패시터에는 제2 비디오 데이터 전압이 공급되는 것을 특징으로 하는 액정표시장치의 구동 방법.
  16. 제 13 항에 있어서,
    상기 제3 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제2 비디오 데이터 전압이 공급되며, 상기 제4 박막 트랜지스터의 턴-온에 의하여 상기 제2 액정 커패시터에는 제1 비디오 데이터 전압이 공급되는 것을 특징으로 하는 액정표시장치의 구동 방법.
  17. 제 14 항에 있어서,
    상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 기수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급하는 것을 특징으로 하는 액정표시장치의 구동 방법.
  18. 제 14 항에 있어서,
    상기 제1 비디오 데이터 전압과 상기 제2 비디오 데이터 전압은 상기 우수 게이트 라인들에 스캔 펄스가 인가될 때 동시에 공급되는 것을 특징으로 하는 액정표시장치의 구동 방법.
  19. 제 13 항에 있어서,
    상기 기수 게이트 라인에 스캔 펄스가 공급될 때 상기 데이터 라인들에 공급되는 비디오 데이터 전압과 상기 우수 게이트 라인에 스캔 펄스가 공급될 때 상기 데이터 라인들에 공급되는 비디오 데이터 전압을 정렬하는 단계를 더 포함하는 것을 특징으로 하는 액정표시장치의 구동 방법.
KR1020060058669A 2006-06-28 2006-06-28 액정표시장치 및 그 구동 방법 KR101197770B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060058669A KR101197770B1 (ko) 2006-06-28 2006-06-28 액정표시장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060058669A KR101197770B1 (ko) 2006-06-28 2006-06-28 액정표시장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080000844A true KR20080000844A (ko) 2008-01-03
KR101197770B1 KR101197770B1 (ko) 2012-11-06

Family

ID=39212956

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060058669A KR101197770B1 (ko) 2006-06-28 2006-06-28 액정표시장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR101197770B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110039633A (ko) * 2009-10-12 2011-04-20 삼성전자주식회사 표시기판, 이의 제조 방법 및 이를 갖는 표시장치
KR101493526B1 (ko) * 2008-09-09 2015-02-16 엘지디스플레이 주식회사 액정표시장치
KR101507162B1 (ko) * 2008-10-28 2015-03-31 엘지디스플레이 주식회사 수평 전계형 액정표시장치
WO2019095764A1 (zh) * 2017-11-17 2019-05-23 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101493526B1 (ko) * 2008-09-09 2015-02-16 엘지디스플레이 주식회사 액정표시장치
KR101507162B1 (ko) * 2008-10-28 2015-03-31 엘지디스플레이 주식회사 수평 전계형 액정표시장치
KR20110039633A (ko) * 2009-10-12 2011-04-20 삼성전자주식회사 표시기판, 이의 제조 방법 및 이를 갖는 표시장치
WO2019095764A1 (zh) * 2017-11-17 2019-05-23 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
US11327378B2 (en) 2017-11-17 2022-05-10 Boe Technology Group Co., Ltd. Array substrate, display panel and display device

Also Published As

Publication number Publication date
KR101197770B1 (ko) 2012-11-06

Similar Documents

Publication Publication Date Title
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
KR100361465B1 (ko) 액정 패널 구동 방법 및 그 장치
US8581823B2 (en) Liquid crystal display device and driving method thereof
US20070069214A1 (en) Liquid crystal display and method of driving the same
KR101222988B1 (ko) 액정표시장치와 그 구동방법
KR101274054B1 (ko) 액정 표시장치 및 그의 구동방법
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
US8654054B2 (en) Liquid crystal display device and driving method thereof
KR101589752B1 (ko) 액정표시장치
KR101197770B1 (ko) 액정표시장치 및 그 구동 방법
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20040016029A (ko) 액정표시장치의 구동방법 및 구동장치
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
JP2005250034A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
KR101117991B1 (ko) 액정 표시장치의 구동장치
KR20130028595A (ko) 액정표시장치 및 이의 도트 인버전 구동방법
KR100477598B1 (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
KR100914778B1 (ko) 2도트 인버젼 액정 표시 장치의 구동 방법 및 장치
KR101258262B1 (ko) 액정표시장치 및 그 구동 방법
KR101097643B1 (ko) 액정표시장치 및 그 구동방법
JP2007178952A (ja) アクティブマトリクス型液晶表示装置およびその制御方法
KR100389023B1 (ko) 액정표시장치의 감마전압 보정 방법 및 장치
CN115188341B (zh) 阵列基板及其控制方法、显示面板
KR100831284B1 (ko) 액정표시장치의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 7