KR20070033621A - Flat fluorescent lamp assembly and display device having same - Google Patents

Flat fluorescent lamp assembly and display device having same Download PDF

Info

Publication number
KR20070033621A
KR20070033621A KR1020050087995A KR20050087995A KR20070033621A KR 20070033621 A KR20070033621 A KR 20070033621A KR 1020050087995 A KR1020050087995 A KR 1020050087995A KR 20050087995 A KR20050087995 A KR 20050087995A KR 20070033621 A KR20070033621 A KR 20070033621A
Authority
KR
South Korea
Prior art keywords
power supply
signal
upper substrate
supply unit
fluorescent lamp
Prior art date
Application number
KR1020050087995A
Other languages
Korean (ko)
Inventor
강우석
신진욱
Original Assignee
삼성코닝 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성코닝 주식회사 filed Critical 삼성코닝 주식회사
Priority to KR1020050087995A priority Critical patent/KR20070033621A/en
Publication of KR20070033621A publication Critical patent/KR20070033621A/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133604Direct backlight with lamps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J61/00Gas-discharge or vapour-discharge lamps
    • H01J61/02Details
    • H01J61/30Vessels; Containers
    • H01J61/305Flat vessels or containers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133612Electrical details

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Materials Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)

Abstract

평판형광램프에서 핀홀 발생을 억제하기 위한 평판형광램프 어셈블리와, 이를 갖는 표시장치가 개시된다. 평판형광램프 어셈블리는 전원 공급부, 광원 몸체, 전극부 및 발라스트 캐패시터를 포함한다. 전원 공급부는 전원전압을 공급한다. 광원 몸체는 하부 기판, 상부 기판, 하부 기판과 상부 기판간에 형성되어 주입되는 방전 가스를 포획하는 복수의 방전 공간들을 갖는다. 전극부는 광원 몸체의 외면에 제공되어, 전원 공급부에서 공급되는 전원전압을 방전 가스에 인가하여 플라즈마를 발생시킨다. 발라스트 캐패시터는 하부 기판과 상부 기판간의 전류밀도 편차를 줄여 하부 기판 또는 상부 기판에서 발생되는 핀홀을 억제한다. 이에 따라, 발라스트 캐패시터의 채용을 통해 상하 기판간의 저항차를 최소화하므로써, 상기 상하 기판의 전류 밀도차를 줄여 핀홀이 발생되는 것을 억제할 수 있다.Disclosed are a flat panel fluorescent lamp assembly for suppressing pinhole generation in a flat panel fluorescent lamp, and a display device having the same. The flat fluorescent lamp assembly includes a power supply, a light source body, an electrode part and a ballast capacitor. The power supply supplies a power supply voltage. The light source body has a plurality of discharge spaces that trap the discharge gas that is formed and injected between the lower substrate, the upper substrate, and the lower substrate. The electrode unit is provided on an outer surface of the light source body to generate a plasma by applying a power supply voltage supplied from the power supply unit to the discharge gas. The ballast capacitor reduces the current density deviation between the lower substrate and the upper substrate to suppress pinholes generated in the lower substrate or the upper substrate. Accordingly, by minimizing the resistance difference between the upper and lower substrates through the adoption of the ballast capacitor, it is possible to reduce the current density difference of the upper and lower substrates to suppress the occurrence of pinholes.

평판형광램프, 발라스트 캐패시터, 핀홀 억제, 전류 밀도 Flat Fluorescent Lamps, Ballast Capacitors, Pinhole Suppression, Current Density

Description

평판형광램프 어셈블리와, 이를 갖는 표시장치{FLAT PANEL FLUORESCENCE LAMP ASSEMBLY, AND DISPLAY DEVICE HAVING THE SAME}Flat fluorescent lamp assembly and display device having same {FLAT PANEL FLUORESCENCE LAMP ASSEMBLY, AND DISPLAY DEVICE HAVING THE SAME}

도 1은 본 발명의 일실시예에 따른 평판형광램프 어셈블리를 설명하는 블록도이다.1 is a block diagram illustrating a flat plate fluorescent lamp assembly according to an embodiment of the present invention.

도 2는 도 1에 도시된 평판형광램프의 xy 평면상의 등가회로도이다.FIG. 2 is an equivalent circuit diagram on the xy plane of the flat fluorescent lamp shown in FIG. 1.

도 3은 도 1에 도시된 평판형광램프의 xz 평면상의 등가회로도이다.FIG. 3 is an equivalent circuit diagram on the xz plane of the flat fluorescent lamp shown in FIG. 1.

도 4는 도 1에 도시된 평판형광램프의 사시도이다.FIG. 4 is a perspective view of the flat fluorescent lamp shown in FIG. 1.

도 5는 도 4에 도시된 평판형광램프의 단면도이다.FIG. 5 is a cross-sectional view of the flat fluorescent lamp shown in FIG. 4.

도 6은 도 1에 도시된 평판형광램프의 구동 방식을 설명하는 도면이다. FIG. 6 is a view illustrating a driving method of the flat fluorescent lamp shown in FIG. 1.

도 7은 본 발명의 다른 실시예에 따른 평판형광램프 어셈블리를 설명하는 블록도이다.7 is a block diagram illustrating a flat plate fluorescent lamp assembly according to another embodiment of the present invention.

도 8은 도 7에 도시된 평판형광램프의 구동 방식을 설명하는 도면이다.FIG. 8 is a view for explaining a driving method of the flat fluorescent lamp shown in FIG. 7.

도 9는 본 발명의 또 다른 실시예에 따른 표시장치를 설명하는 분해 사시도이다.9 is an exploded perspective view illustrating a display device according to still another embodiment of the present invention.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

110, 210 : 전원 공급부 111, 211 : DC-DC 변환/발진부110, 210: power supply 111, 211: DC-DC converter / oscillator

112, 212 : 제어부 113, 114, 213 : 구동부112, 212 control part 113, 114, 213 drive part

115, 116, 214 : 트랜스포머 117, 215 : 피드백부115, 116, 214: transformers 117, 215: feedback unit

120, 220 : 광원 몸체 130 : 전극부120, 220: light source body 130: electrode

132, 134 : 전극 140, 240 : 발라스트 캐패시터부132, 134: electrode 140, 240: ballast capacitor part

본 발명은 평판형광램프 어셈블리와, 이를 갖는 표시장치에 관한 것으로, 보다 상세하게는 평판형광램프에서 핀홀 발생을 억제하기 위한 평판형광램프 어셈블리와, 이를 갖는 표시장치에 관한 것이다.The present invention relates to a flat panel fluorescent lamp assembly and a display device having the same, and more particularly, to a flat panel fluorescent lamp assembly for suppressing pinhole generation in the flat panel fluorescent lamp, and a display device having the same.

일반적으로, 음극선관(Cathode Ray Tube)과 같이 자체 발광능력을 갖는 디스플레이 장치와는 달리 LCD(Liquid Crystal Display)와 같은 액정표시장치는 자체 발광능력을 갖고있지 않다. 따라서 액정표시장치는 통상, 액정 소자의 뒷면에 면 형상을 갖는 조명 장치, 예컨대 백라이트 어셈블리(back light assembly)가 설치되어 있다. In general, unlike a display device having a self-luminous ability such as a cathode ray tube, a liquid crystal display such as a liquid crystal display (LCD) does not have a self-luminous ability. Therefore, a liquid crystal display device is usually provided with a lighting device having a surface shape, for example a back light assembly, on the back side of the liquid crystal element.

상기 백라이트 어셈블리는 백색광을 출사하는 램프를 포함한다. 상기 백색광은 컬러 필터를 갖는 액정소자의 선택적 구동에 의해 컬러화되어 디스플레이된다. 따라서, 상기 백라이트 어셈블리는 액정소자의 배면에서 광을 투사하거나, 면 형상의 광원을 형성하는 방법이 주로 사용되어 왔다.The backlight assembly includes a lamp that emits white light. The white light is colored and displayed by selective driving of a liquid crystal element having a color filter. Therefore, the backlight assembly has been mainly used to project light from the back of the liquid crystal device or to form a planar light source.

한편, 인버터는 램프의 방전을 제어하는 장치이다. 상기 램프의 방전을 위해서는 먼저, 고전압이 램프에 인가되어야 한다. 그 결과, 상기 램프가 점등된다. 점 등 이후에는, 상기 램프에 일정한 전압이 인가되어야 한다. 이러한 기능을 상기 인버터가 수행하여 적절하게 램프를 동작시켜야 한다.On the other hand, the inverter is a device for controlling the discharge of the lamp. In order to discharge the lamp, a high voltage must first be applied to the lamp. As a result, the lamp is turned on. After lighting, a constant voltage must be applied to the lamp. This function must be performed by the inverter to properly operate the lamp.

상기 백라이트 어셈블리에 사용되는 평판형광램프(FLAT PANEL FLUORESCENCE LAMP, FFL), 외부전극형광램프(EXTERNAL ELECTRODE FLUORESCENCE LAMP, EEFL) 등과 같이 외부전극을 적용한 수은형 램프는 과전류(전압)가 인가될 경우 해당 램프에 미세한 구멍, 즉 핀홀(pinhole)을 발생하며 방전의 유지가 불가하게 되는 특성이 있다. 특히, 이는 고전류의 인가가 불가피한 휘도 향상 목적의 구동에 치명적인 현상이다.Mercury lamps with external electrodes such as FLAT PANEL FLUORESCENCE LAMP (FFL), EXTERNAL ELECTRODE FLUORESCENCE LAMP (EEFL), etc. There is a characteristic that generates a small hole, that is, a pinhole in the discharge can not be maintained. In particular, this is a fatal phenomenon for driving for the purpose of brightness enhancement, in which application of high current is inevitable.

상기 핀홀 발생의 원인으로는 형광램프 내면에 형성된 전기장이 유리의 일정영역에 집중되어 저유전율 및 얇은 두께의 유전체 발생한 절연 파괴 현상, 방전영역 수은의 유리로의 침투(migration)로 의한 유리 조성 변경, 이온 거동에 의한 전기전도도 증가, 및 고전류 구동시 발생되는 급격한 전극부 온도상승 등으로 추정된다. The pinhole may be generated by the electric field formed on the inner surface of the fluorescent lamp, concentrated in a certain region of the glass, resulting in dielectric breakdown caused by a low dielectric constant and a thin thickness dielectric, a change in the glass composition due to migration of the discharge region mercury into the glass, It is presumed that the electrical conductivity is increased due to the ionic behavior, and the temperature of the electrode portion suddenly increased during high current driving.

이렇게 추정되는 핀홀 발생의 원인들에 대해 절연 파괴 현상의 해결책으로 다양한 방법이 논의되고 있다. 즉, 상기한 절연 파괴 현상의 해결책은 고유전율의 층을 코팅하거나 두꺼운 재질의 유전체를 사용하는 방법이다. 상기한 유리조성 변경의 해결책은 수은 침투 방지를 위해 Al2O3, Y2O3 등을 코팅하는 방법이다. 상기한 전기전도도 증가의 해결책은 유리표면의 이온교환 방법(예를들어, Na→Cs 또는 K로 교환하는 방법)이다. 상기한 전극부 온도 상승의 해결책은 방열 구조를 채택하는 방법이다.Various methods have been discussed as a solution of the dielectric breakdown phenomenon for the causes of the estimated pinholes. That is, the solution of the above dielectric breakdown phenomenon is a method of coating a high dielectric constant layer or using a thick dielectric material. The solution of the above-described glass composition change is a method of coating Al 2 O 3, Y 2 O 3, or the like to prevent mercury penetration. The solution to the increase in electrical conductivity mentioned above is the ion exchange method of the glass surface (for example, Na → Cs or K). The solution of the temperature rise of the electrode portion is a method of adopting a heat dissipation structure.

또한, 형광램프가 상부 유리 기판과 하부 유리 기판으로 분리된 평판형광램프의 경우, 상부 유리 기판과 사우 유리 기판간의 전류밀도의 편차를 줄여주는 것이 핀홀에 대한 한계 전류를 향상시키는 효과를 줄 수 있다.In addition, in the case of a flat fluorescent lamp in which the fluorescent lamp is separated into the upper glass substrate and the lower glass substrate, reducing the variation of the current density between the upper glass substrate and the south glass substrate may improve the limit current for the pinhole. .

이에 본 발명의 기술적 과제는 이러한 점에 착안한 것으로, 본 발명의 목적은 평판형광램프에서 전류 밀도차를 균일하게 유지시켜 핀홀 발생을 억제하기 위한 평판형광램프 어셈블리를 제공하는 것이다.Therefore, the technical problem of the present invention has been made in view of this point, an object of the present invention is to provide a flat plate fluorescent lamp assembly for suppressing the generation of pin holes by maintaining a uniform current density difference in the flat plate fluorescent lamp.

본 발명의 다른 목적은 상기한 평판형광램프 어셈블리를 갖는 표시장치를 제공하는 것이다.Another object of the present invention is to provide a display device having the flat fluorescent lamp assembly described above.

상기한 본 발명의 목적을 실현하기 위하여 일실시예에 따른 평판형광램프 어셈블리는 전원 공급부, 광원 몸체, 전극부 및 발라스트 캐패시터를 포함한다. 상기 전원 공급부는 전원전압을 공급한다. 상기 광원 몸체는 하부 기판, 상부 기판, 상기 하부 기판과 상부 기판간에 형성되어 주입되는 방전 가스를 포획하는 복수의 방전 공간들을 갖는다. 상기 전극부는 상기 광원 몸체의 외면에 제공되어, 상기 전원 공급부에서 공급되는 전원전압을 상기 방전 가스에 인가하여 플라즈마를 발생시킨다. 상기 발라스트 캐패시터는 상기 하부 기판과 상부 기판간의 전류밀도 편차를 줄여 상기 하부 기판 또는 상부 기판에서 발생되는 핀홀을 억제한다.In order to achieve the above object of the present invention, a flat plate fluorescent lamp assembly includes a power supply unit, a light source body, an electrode unit, and a ballast capacitor. The power supply unit supplies a power voltage. The light source body has a lower substrate, an upper substrate, and a plurality of discharge spaces formed between the lower substrate and the upper substrate to capture discharge gas injected therein. The electrode unit is provided on an outer surface of the light source body to generate a plasma by applying a power supply voltage supplied from the power supply unit to the discharge gas. The ballast capacitor suppresses pinholes generated in the lower substrate or the upper substrate by reducing the current density deviation between the lower substrate and the upper substrate.

상기한 본 발명의 다른 목적을 실현하기 위하여 일실시예에 따른 표시장치는 디스플레이 어셈블리 및 백라이트 어셈블리를 포함한다. 상기 디스플레이 어셈블리 는 광을 이용하여 영상을 디스플레이한다. 상기 백라이트 어셈블리는 외부로부터 입력되는 DC 전원을 교류로 변환하여 출력하는 전원 공급부와, 하부 기판, 상부 기판, 상기 하부 기판과 상부 기판간에 형성되어 주입되는 방전 가스를 포획하는 복수의 방전 공간들을 갖는 광원 몸체와, 상기 광원 몸체의 외면에 제공되어, 상기 전원 공급부에서 공급되는 전원전압을 상기 방전 가스에 인가하여 플라즈마를 발생시키는 전극부와, 상기 하부 기판과 상부 기판간의 전류밀도 편차를 줄여 상기 하부 기판 또는 상부 기판에서 발생되는 핀홀을 억제하는 발라스트 캐패시터를 구비하고, 발생되는 광을 상기 디스플레이 어셈블리에 제공한다.In accordance with another aspect of the present invention, a display device includes a display assembly and a backlight assembly. The display assembly displays an image using light. The backlight assembly includes a power supply unit configured to convert DC power input from the outside into an alternating current and output the alternating current, and a light source having a lower substrate, an upper substrate, and a plurality of discharge spaces formed between the lower substrate and the upper substrate to capture discharge gas. A lower portion of the lower substrate by reducing a current density deviation between the lower substrate and the upper substrate, the electrode portion provided on an outer surface of the body and the light source body to generate a plasma by applying a power supply voltage supplied from the power supply to the discharge gas. Or a ballast capacitor for suppressing pinholes generated in the upper substrate, and providing the generated light to the display assembly.

이러한 평판형광램프 어셈블리와, 이를 갖는 표시장치에 의하면, 발라스트 캐패시터의 채용을 통해 상하 기판간의 저항차를 최소화하므로써, 상기 상하 기판의 전류 밀도차를 줄여 핀홀이 발생되는 것을 억제할 수 있다.According to the flat panel fluorescent lamp assembly and the display device having the same, by minimizing the resistance difference between the upper and lower substrates by employing the ballast capacitor, it is possible to reduce the current density difference of the upper and lower substrates to suppress the occurrence of pinholes.

이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.Hereinafter, with reference to the accompanying drawings, it will be described in detail the present invention.

평판형광램프 어셈블리의 실시예 1Embodiment 1 of the flat fluorescent lamp assembly

도 1은 본 발명의 일실시예에 따른 평판형광램프 어셈블리를 설명하는 블록도이다. 도 1에 도시된 블록도는 본 발명의 기술사상을 효과적으로 설명하기 위해 간략화된 것이다.1 is a block diagram illustrating a flat plate fluorescent lamp assembly according to an embodiment of the present invention. The block diagram shown in FIG. 1 is simplified to effectively explain the technical idea of the present invention.

도 1을 참조하면, 본 발명의 일실시예에 따른 평판형광램프 어셈블리(100)는 전원 공급부(110), 광원 몸체(120), 전극부(130) 및 발라스트 캐패시터부(140)를 포함한다. 상기 광원 몸체(120)와 전극부(130)는 평판형광램프를 정의한다.Referring to FIG. 1, the planar fluorescent lamp assembly 100 according to an embodiment of the present invention includes a power supply unit 110, a light source body 120, an electrode unit 130, and a ballast capacitor unit 140. The light source body 120 and the electrode unit 130 define a flat fluorescent lamp.

상기 전원 공급부(110)는 DC-DC 변환/발진부(111), 제어부(112), 제1 구동부(113), 제2 구동부(114), 제1 트랜스포머(115), 제2 트랜스포머(116) 및 피드백부(117)를 포함한다.The power supply unit 110 includes a DC-DC converter / oscillator 111, a controller 112, a first driver 113, a second driver 114, a first transformer 115, a second transformer 116, and the like. The feedback unit 117 is included.

상기 DC-DC 변환/발진부(111)는 입력되는 DC 전원을 원하는 레벨의 DC 신호로 만들고, 상기 DC 신호를 이용한 발진동작을 통해 교류 신호이면서 구형파인 발진신호(PULSE)를 생성하고, 생성된 발진신호(PULSE)를 상기 제어부(112)에 제공한다.The DC-DC converter / oscillator 111 generates an input DC power source as a DC signal having a desired level, generates an AC signal and a square wave oscillation signal PULSE through the oscillation operation using the DC signal, and generates the generated oscillation. The signal PULSE is provided to the controller 112.

상기 제어부(112)는 상기 DC-DC변환/발진부(111)로부터 출력되는 발진신호(PULSE), 화면의 밝기를 조절하기 위해 외부에서 입력되는 PWM 디밍신호(DIMM) 및 피드백부(115)로부터 출력되는 피드백신호(FED)를 입력받아, 발진신호(PULSE)의 펄스 폭 변조(Pulse Width Modulation)를 수행하여 제어된 펄스폭을 가지는 제1 및 제2 펄스폭 변조신호(PWM1, PWM2)를 상기 제1 및 제2 구동부(113, 114)에 발생시킨다.The control unit 112 outputs the oscillation signal PULSE output from the DC-DC conversion / oscillation unit 111, the PWM dimming signal DIMM and the feedback unit 115 that are externally inputted to adjust the brightness of the screen. The first and second pulse width modulation signals PWM1 and PWM2 having a controlled pulse width are received by performing a pulse width modulation of the oscillation signal PULSE. The first and second driving units 113 and 114.

상기 제1 및 제2 구동부(113, 114)는 각각 제1 펄스폭 변조신호(PWM1) 및 제2 펄스폭 변조신호(PWM2)를 증폭하고, 이를 이용하여 스위칭 동작을 수행하여 제1 및 제2 교류신호를 출력한다. 상기 제1 및 제2 구동부(113, 114)의 출력 신호인 제1 및 제2 교류신호는 서로 180도 위상차를 가져 전원 공급부가 하프 그라운드 방식으로 동작하도록 하는 것이 바람직하다. 도시하지는 않았지만, 상기 제1 및 제2 구동부(113, 114)는 증폭부 및 스위칭부를 각각 포함한다. The first and second drivers 113 and 114 amplify the first pulse width modulated signal PWM1 and the second pulse width modulated signal PWM2, respectively, and perform a switching operation using the first and second drivers 113 and 114, respectively. Output AC signal. The first and second AC signals, which are output signals of the first and second drivers 113 and 114, have a phase difference of 180 degrees to allow the power supply unit to operate in a half ground manner. Although not shown, the first and second drivers 113 and 114 include an amplifier and a switching unit, respectively.

상기 각각의 증폭부는 입력되는 제1 펄스폭 변조신호 및 제2 펄스폭 변조신호 각각을 증폭한다. 상기 스위칭부 각각은 상기 증폭부 각각에서 출력되는 출력신호를 이용하여 스위칭 동작을 수행하여 제1 및 제2 교류신호를 각각 발생시킨다. 상기 스위칭부 각각은 풀 브리지 회로를 포함하는 것이 바람직하다. 상기 풀 브리지 회로는 당해 기술 분야에서 통상의 지식을 가진 자라면 용이하게 구현할 수 있다.Each of the amplifiers amplifies each of the input first pulse width modulation signal and the second pulse width modulation signal. Each of the switching units generates a first AC signal and a second AC signal by performing a switching operation using an output signal output from each of the amplifiers. Each of the switching units preferably includes a full bridge circuit. The full bridge circuit can be easily implemented by those skilled in the art.

상기 제1 트랜스포머(115)는 상기 제1 교류신호를 변환하여 고주파의 제1 변환신호를 생성한다. 상기 제1 변환신호는 수백V 이상의 고전압이 될 수 있다. 마찬가지로 제2 트랜스포머(116)는 상기 제2 교류신호를 변환하여 고주파의 제2 변환신호를 생성한다. 상기 제2 변환신호는 수백V 이상의 고전압이 될 수 있다. 상기 제1 변환신호 및 제2 변환신호는 서로 180도의 위상차를 가지는 것이 바람직하다.The first transformer 115 converts the first AC signal to generate a high frequency first converted signal. The first converted signal may be a high voltage of several hundred volts or more. Similarly, the second transformer 116 converts the second AC signal to generate a high frequency second converted signal. The second converted signal may be a high voltage of several hundred volts or more. Preferably, the first and second converted signals have a phase difference of 180 degrees with each other.

상기 제1 트랜스포머(115)의 일측 출력단자는 상기 발라스트 캐패시터부(140)에 연결되어 상기 발라스트 캐패시터부(140)를 경유하여 상기 평판형광램프를 구동시키고, 타측 출력단자는 피드백부(117)에 연결된다. 상기 제2 트랜스포머(116)의 일측 출력단자는 상기 발라스트 캐패시터부(140)에 연결되어 상기 발라스트 캐패시터부(140)를 경유하여 상기 평판형광램프를 구동시키고, 타측 출력단자는 피드백부(117)에 연결된다. One output terminal of the first transformer 115 is connected to the ballast capacitor unit 140 to drive the plate fluorescent lamp via the ballast capacitor unit 140, and the other output terminal is connected to the feedback unit 117. . One output terminal of the second transformer 116 is connected to the ballast capacitor unit 140 to drive the plate fluorescent lamp via the ballast capacitor unit 140, and the other output terminal is connected to the feedback unit 117. .

상기 피드백부(117)는 상기 제1 및 제2 트랜스포머(115, 116)를 2차측에서 전류를 감지하여 피드백신호(FED)를 생성한다. 상기 피드백부(117)는 공통의 플로팅 접지단을 갖는 플로팅 접지방식인 것이 바람직하다. 상기 피드백신호(FED)는 다 시 상기 제어부(112)로 입력되어 상기 제어부(112)가 이를 이용하여 펄스 폭 제어를 할 수 있도록 한다. The feedback unit 117 generates a feedback signal FED by sensing a current at the secondary side of the first and second transformers 115 and 116. The feedback unit 117 is preferably a floating grounding method having a common floating ground terminal. The feedback signal FED is again input to the controller 112 so that the controller 112 can control the pulse width using the feedback signal.

상기 전극부(130)는 제1 전극(132)과 제2 전극(134)을 포함한다. 상기 제1 전극(132)은 상기 광원 몸체(120)의 일측에 형성되고, 상기 제2 전극(134)은 상기 광원 몸체(120)의 타측에 형성된다. The electrode unit 130 includes a first electrode 132 and a second electrode 134. The first electrode 132 is formed on one side of the light source body 120, the second electrode 134 is formed on the other side of the light source body 120.

상기 발라스트 캐패시터부(140)는 제1 발라스트 캐패시터(142)와 제2 발라스트 캐패시터(144)를 포함한다. 도 1에서는 본 발명에 따른 발라스트 캐패시터부의 추가를 용이하게 설명하기 위해 트랜스포머와 전극부간에 개재시킨 것을 도시하였다. The ballast capacitor unit 140 includes a first ballast capacitor 142 and a second ballast capacitor 144. 1 illustrates an intervening between a transformer and an electrode in order to easily explain the addition of a ballast capacitor unit according to the present invention.

구체적으로, 상기 제1 발라스트 캐패시터(142)의 일단은 제1 트랜스포머(115)에 연결되고, 타단은 제1 전극(132)에 연결된다. 통상적으로 광원 몸체는 하부 기판과 상부 기판으로 이루어지고, 상부 기판을 통해 광을 발산하여야하므로 상부 기판의 두께는 하부 기판에 비해 상대적으로 그 두께가 얇다. 두 개의 기판의 두께가 서로 다름에 따라 각 기판에 대응하는 전류밀도 편차를 발생한다. 하지만, 상기 제1 발라스트 캐패시터(142)는 상부 기판의 일측에 연결되어 상부 기판에 인가되는 전류와 하부 기판에 인가되는 전류를 동일하도록 보상한다. 이에 따라, 상부 기판과 하부 기판의 전류밀도 편차는 최소화된다. Specifically, one end of the first ballast capacitor 142 is connected to the first transformer 115, the other end is connected to the first electrode 132. Typically, the light source body is composed of a lower substrate and an upper substrate, and since the light must be emitted through the upper substrate, the thickness of the upper substrate is relatively thinner than that of the lower substrate. As the thicknesses of the two substrates differ from each other, current density deviations corresponding to the respective substrates are generated. However, the first ballast capacitor 142 is connected to one side of the upper substrate to compensate for the same current applied to the upper substrate and the current applied to the lower substrate. Accordingly, the current density variation of the upper substrate and the lower substrate is minimized.

마찬가지로, 상기 제2 발라스트 캐패시터(144)의 일단은 제2 트랜스포머(116)에 연결되고, 타단은 제2 전극부(134)에 연결되므로 상부 기판과 하부 기판간의 전류밀도 편차는 최소화된다.Similarly, since one end of the second ballast capacitor 144 is connected to the second transformer 116 and the other end is connected to the second electrode unit 134, the current density deviation between the upper substrate and the lower substrate is minimized.

도 2는 도 1에 도시된 평판형광램프를 xy 평면에서 관찰할 때 등가회로도이다. 도 3은 도 1에 도시된 평판형광램프를 xz 평면에서 관찰할 때 등가회로도이다.FIG. 2 is an equivalent circuit diagram when the flat fluorescent lamp shown in FIG. 1 is observed in the xy plane. 3 is an equivalent circuit diagram when the flat fluorescent lamp shown in FIG. 1 is observed in the xz plane.

도 2 및 도 3을 참조하면, 평판형광램프에는 서로 마주보는 제1 및 제2 전극(132, 134)간에 형성된 임피던스(Z)와, 상기 제1 전극(132)과 임피던스(Z)간에 형성된 좌측 캐패시터(Cleft)와, 상기 임피던스(C)와 제2 전극(134)간에 형성된 우측 캐패시터(Cright)가 존재한다. 이때, 상기 좌측 캐패시터(Cleft)는 하부 기판에 대응하는 다운 캐패시터(Cdown)와, 상부 기판에 대응하는 업 캐패시터(Cup)와, 상기 업 캐패시터(Cup)에 직렬 연결된 제1 발라스트 캐패시터(142)를 포함한다.2 and 3, the flat fluorescent lamp includes an impedance Z formed between the first and second electrodes 132 and 134 facing each other, and a left side formed between the first electrode 132 and the impedance Z. There is a capacitor Cleft and a right capacitor formed between the impedance C and the second electrode 134. In this case, the left capacitor Cleft includes a down capacitor Cdown corresponding to the lower substrate, an up capacitor Cup corresponding to the upper substrate, and a first ballast capacitor 142 connected in series with the up capacitor Cup. Include.

상기 제1 발라스트 캐패시터(142)는 업 캐패시터와 직렬 연결되어 평판형광램프의 상측부의 캐패시턴스를 저감시키는 역할을 수행한다. 이는 결국 평판형광램프의 상측부의 전체 임피던스를 상승시켜 상기 상측부에 흐르는 전류를 억제하는 효과를 야기한다. 이는 곧, 하부 기판에 비해 상대적으로 두께가 얇은 상부 기판으로 과전류가 흐르는 것을 억제하여 핀홀이 발생되는 현상을 억제할 수 있다.The first ballast capacitor 142 is connected in series with the up capacitor to reduce capacitance of the upper portion of the flat fluorescent lamp. This in turn raises the overall impedance of the upper portion of the flat fluorescent lamp, thereby causing an effect of suppressing the current flowing in the upper portion. In other words, it is possible to suppress the occurrence of pinholes by suppressing the flow of overcurrent to the upper substrate having a relatively thin thickness than the lower substrate.

도 4는 도 1에 도시된 평판형광램프의 사시도이고, 도 5는 도 4에 도시된 평판형광램프의 단면도이다.4 is a perspective view of the flat fluorescent lamp shown in FIG. 1, and FIG. 5 is a cross-sectional view of the flat fluorescent lamp shown in FIG.

도 4 및 도 5를 참조하면, 평판형광램프는 광원 몸체(120), 제1 및 제2 외부 전극(132, 134)을 포함한다. 광원 몸체(120)는 제1 기판(122)과, 제1 기판(122) 상에 배치된 제2 기판(124)을 포함한다. 4 and 5, the planar fluorescent lamp includes a light source body 120 and first and second external electrodes 132 and 134. The light source body 120 includes a first substrate 122 and a second substrate 124 disposed on the first substrate 122.

제2 기판(124)은 복수개의 격벽부(126)를 일체로 갖는다. 격벽부(126)들이 제1 기판(122)에 맞대어져서, 방전 가스가 주입되는 복수개의 방전 공간(127)들이 형성된다. 특히, 격벽부(126)를 통해서 방전 공간(127)들 사이에서 전류가 편류하는 현상이 발생하는 것을 억제하기 위해, 격벽부(126)는 전류 편류 현상을 억제할 수 있는 3 내지 5㎜ 정도의 폭을 갖는다. 방전 공간(127)들을 연통시키기 위한 연통로(128)가 격벽부(126) 상에 형성된다. 방전 가스로 전압을 인가하기 위한 제1 및 제2 외부 전극(132, 134)은 제1 및 제2 기판(122, 124)의 외주면을 둘러싼다. The second substrate 124 has a plurality of partitions 126 integrally. The partition walls 126 are abutted against the first substrate 122 to form a plurality of discharge spaces 127 into which the discharge gas is injected. In particular, in order to suppress occurrence of current drift between the discharge spaces 127 through the partition wall portion 126, the partition wall portion 126 has a thickness of about 3 to 5 mm that can suppress the current flow drift phenomenon. Has a width. A communication path 128 for communicating the discharge spaces 127 is formed on the partition wall portion 126. The first and second external electrodes 132 and 134 for applying a voltage to the discharge gas surround the outer circumferential surfaces of the first and second substrates 122 and 124.

도 6은 도 1에 도시된 평판형광램프의 구동 방식을 설명하는 도면이다. 특히, 플로팅 방식을 이용한 평판형광램프의 구동을 설명한다.FIG. 6 is a view illustrating a driving method of the flat fluorescent lamp shown in FIG. 1. In particular, the driving of the flat fluorescent lamp using the floating method will be described.

도 6에 도시된 플로팅 방식의 경우, 평판형광램프의 제1 전극(132)에는 제1 위상의 교류전압이 인가되고, 제2 전극(134)에는 상기 제1 위상과는 180의 위상차를 갖는 제2 위상의 교류전압이 인가된다. 이에 따라, 평판형광램프 양단에 걸리는 전압은 동일하나 180도의 위상차가 존재하므로 평판형광램프 양단에 걸리는 전압의 2배에 달하는 정도의 포텐셜 에너지가 존재한다.In the floating method illustrated in FIG. 6, an AC voltage having a first phase is applied to the first electrode 132 of the flat fluorescent lamp, and a phase difference of 180 degrees from the first phase is applied to the second electrode 134. AC voltage of two phases is applied. Accordingly, since the voltage across the flat fluorescent lamp is the same but there is a phase difference of 180 degrees, there is a potential energy amounting to twice the voltage across the flat fluorescent lamp.

이상에서 설명된 바와 같이, 발라스트 캐패시터를 전원 공급부의 종단인 트랜스포머와 평판형광램프의 종단인 전극부에 배치시켜, 급격한 전류가 평판형광램프에 공급되는 것을 억제하여 한계전류 이하로 평판형광램프를 구동한다. As described above, the ballast capacitor is arranged in the transformer which is the end of the power supply and the electrode which is the end of the flat fluorescent lamp to suppress the sudden supply of current to the flat fluorescent lamp to drive the flat fluorescent lamp below the limit current. do.

또한, 발라스트 캐패시터를 이용하여 유리의 유전율(두께)을 변화시키는 기능을 통해 전극간 전류밀도편차를 최소화하여 핀홀이 발생되는 한계전류를 상향시킬 수 있다.In addition, through the function of changing the dielectric constant (thickness) of the glass by using a ballast capacitor, it is possible to minimize the current density deviation between electrodes to increase the limit current at which pinholes are generated.

평판형광램프의 상하 전극의 캐패시턴스가 상이할 경우, 전류는 캐패시턴스가 큰 전극으로 많이 흐르는 특성이 있다. 이러한 원리를 이용하여 전류밀도가 상 대적으로 높은 상부전극 쪽에 캐패시터를 부착하여 캐패시턴스를 감소시키면 전류는 하부전극 쪽으로 흐르게 되어 상하 전극의 전류밀도편차를 최소화할 수 있다. When the capacitances of the upper and lower electrodes of the flat fluorescent lamp are different, the current flows a lot to the electrodes having a large capacitance. Using this principle, if the capacitor is reduced by attaching a capacitor to the upper electrode with a relatively high current density, the current flows to the lower electrode, thereby minimizing the current density deviation of the upper and lower electrodes.

그러면, 본 발명의 실시예에 따른 발라스트 캐패시터의 적용 전후에 대응하는 평판형광램프의 특성을 측정하여 정리하면 하기하는 표 1과 같다. 여기서, 발라스트 캐패시터는 1nF의 특성을 갖는다.Then, the characteristics of the flat plate fluorescent lamp corresponding to before and after the application of the ballast capacitor according to an embodiment of the present invention is shown in Table 1 below. Here, the ballast capacitor has a characteristic of 1 nF.

구분division 발라스트 캐패시터 적용전Before applying ballast capacitor 발라스트 캐패시터 적용후After applying ballast capacitor 비고Remarks 상하단 전류비(I1/I2)Top and bottom current ratio (I1 / I2) 1.51.5 1.11.1 감소decrease 소비전력(120mA)Power Consumption (120mA) 113[W]113 [W] 108~109[W]108-109 [W] 동등equal 휘도(Bare lamp)Luminance (Bare lamp) 5025[nits]5025 [nits] 5000[nits]5000 [nits] 동등equal

상기한 표 1에서, 상부 기판 및 하부 기판간의 전류비 측면에서, 발라스트 캐패시터 적용전이 1.5이고, 발라스트 캐패시터 적용후가 1.1로 측정되었다. 이로부터 본 발명에 따른 발라스트 캐패시터를 적용하면 상부 기판 및 하부 기판간의 전류비가 감소하는 것을 확인할 수 있다.In Table 1 above, in terms of the current ratio between the upper substrate and the lower substrate, it was measured before applying the ballast capacitor and 1.5 after applying the ballast capacitor. From this, it can be seen that applying the ballast capacitor according to the present invention reduces the current ratio between the upper substrate and the lower substrate.

소비 전력 측면에서, 소비 전류로서 120mA를 사용할 때 발라스트 캐패시터 적용전이 113W이고, 발라스트 캐패시터 적용후가 108~109W가 측정되었다. 이로부터 본 발명에 따른 발라스트 캐패시터를 적용하더라도 소비 전력은 거의 동등함을 확인할 수 있다.In terms of power consumption, when using 120mA as the current consumption, 113W before ballast capacitor application and 108 ~ 109W after ballast capacitor application were measured. From this, it can be seen that power consumption is almost equal even when the ballast capacitor according to the present invention is applied.

휘도 측면에서, 발라스트 캐패시터 적용전이 5025[nits]이고, 발라스트 캐패시터 적용후가 5000[nits]가 측정되었다. 이로부터 본 발명에 따른 발라스트 캐패시터를 적용하더라도 휘도는 거의 동일함을 확인할 수 있다.In terms of luminance, 5025 [nits] before the ballast capacitor application and 5000 [nits] were measured after the ballast capacitor application. From this, it can be seen that the luminance is almost the same even when the ballast capacitor according to the present invention is applied.

평판형광램프 어셈블리의 실시예 2Embodiment 2 of the flat fluorescent lamp assembly

도 7은 본 발명의 다른 실시예에 따른 평판형광램프 어셈블리를 설명하는 블록도이다.7 is a block diagram illustrating a flat plate fluorescent lamp assembly according to another embodiment of the present invention.

도 7을 참조하면, 본 발명의 일실시예에 따른 평판형광램프 어셈블리(200)는 전원 공급부(210), 광원 몸체(220), 전극부(230) 및 발라스트 캐패시터부(240)를 포함한다. 상기 광원 몸체(220)와 전극부(230)는 평판형광램프를 정의한다.Referring to FIG. 7, the planar fluorescent lamp assembly 200 according to an embodiment of the present invention includes a power supply unit 210, a light source body 220, an electrode unit 230, and a ballast capacitor unit 240. The light source body 220 and the electrode unit 230 define a flat fluorescent lamp.

상기 전원 공급부(210)는 DC-DC변환/발진부(211), 제어부(212), 구동부(213), 트랜스포머(214) 및 피드백부(215)를 포함한다.The power supply unit 210 includes a DC-DC converter / oscillator 211, a controller 212, a driver 213, a transformer 214, and a feedback unit 215.

상기 DC-DC변환/발진부(211)는 입력되는 DC전원을 원하는 레벨의 DC신호로 만들고, 상기 DC신호를 이용한 발진동작을 통해 교류 신호이면서 구형파인 발진신호(PULSE)를 생성하고, 생성된 발진신호(PULSE)를 상기 제어부(212)에 제공한다.The DC-DC conversion / oscillator 211 generates an input DC power source as a DC signal having a desired level, generates an AC signal and a square wave oscillation signal PULSE through the oscillation operation using the DC signal, and generates the generated oscillation. The signal PULSE is provided to the controller 212.

상기 제어부(212)는 상기 DC-DC변환/발진부(211)로부터 출력되는 발진신호(PULSE), 화면의 밝기를 조절하기 위해 외부에서 입력되는 PWM 디밍신호(DIMM) 및 피드백부(215)로부터 출력되는 피드백신호(FED)를 입력받아, 발진신호(PULSE)의 펄스 폭 변조(Pulse Width Modulation)를 수행하여 제어된 펄스폭을 가지는 펄스폭 변조신호(PWM)를 상기 구동부(213)에 발생시킨다.The control unit 212 is output from the oscillation signal (PULSE) output from the DC-DC converter / oscillator 211, the PWM dimming signal (DIMM) and the feedback unit 215 externally input to adjust the brightness of the screen The feedback signal FED is inputted to perform a pulse width modulation of the oscillation signal PULSE to generate a pulse width modulation signal PWM having a controlled pulse width to the driver 213.

상기 구동부(213)는 펄스폭 변조신호(PWM)를 증폭하고, 이를 이용하여 스위칭 동작을 수행하여 교류신호를 출력한다. 상기 구동부(213)의 출력 신호인 교류신호는 서로 180도 위상차를 가져 전원 공급부가 플로팅 방식으로 동작하도록 하는 것이 바람직하다. The driver 213 amplifies the pulse width modulated signal PWM and performs a switching operation using the same to output an AC signal. AC signals, which are output signals of the driving unit 213, have a phase difference of 180 degrees to allow the power supply unit to operate in a floating manner.

도시하지는 않았지만, 상기 제1 및 제2 구동부(213, 114)는 증폭부 및 스위칭부를 각각 포함한다. 상기 증폭부는 입력되는 펄스폭 변조신호를 증폭한다. 상기 스위칭부는 상기 증폭부에서 출력되는 출력신호를 이용하여 스위칭 동작을 수행하여 교류신호를 발생시킨다. 상기 스위칭부는 풀 브리지 회로를 포함하는 것이 바람직하다. 상기 풀 브리지 회로는 당해 기술 분야에서 통상의 지식을 가진 자라면 용이하게 구현할 수 있다.Although not shown, the first and second drivers 213 and 114 include an amplifier and a switch, respectively. The amplifier amplifies the input pulse width modulated signal. The switching unit generates an AC signal by performing a switching operation using the output signal output from the amplifier. The switching unit preferably includes a full bridge circuit. The full bridge circuit can be easily implemented by those skilled in the art.

상기 트랜스포머(214)는 상기 교류신호를 변환하여 고주파의 변환신호를 생성한다. 상기 변환신호는 수백V 이상의 고전압이 될 수 있다. The transformer 214 converts the AC signal to generate a high frequency converted signal. The converted signal may be a high voltage of several hundred volts or more.

상기 트랜스포머(214)의 일측 출력단자는 상기 발라스트 캐패시터부(240)에 연결되어 상기 발라스트 캐패시터부(240)를 경유하여 상기 평판형광램프를 구동시키고, 타측 출력단자는 피드백부(215)에 연결된다. 상기 트랜스포머(214)의 일측 출력단자는 상기 발라스트 캐패시터부(240)에 연결되어 상기 발라스트 캐패시터부(240)를 경유하여 상기 평판형광램프를 구동시키고, 타측 출력단자는 피드백부(215)에 연결된다. One output terminal of the transformer 214 is connected to the ballast capacitor part 240 to drive the plate fluorescent lamp via the ballast capacitor part 240, and the other output terminal is connected to the feedback part 215. One output terminal of the transformer 214 is connected to the ballast capacitor part 240 to drive the plate fluorescent lamp via the ballast capacitor part 240, and the other output terminal is connected to the feedback part 215.

상기 피드백부(215)는 상기 트랜스포머(214)를 2차측에서 전류를 감지하여 피드백신호(FED)를 생성한다. 상기 피드백부(215)는 공통의 플로팅 접지단을 갖는 플로팅 접지방식인 것이 바람직하다. 상기 피드백신호(FED)는 다시 상기 제어부(212)로 입력되어 상기 제어부(212)가 이를 이용하여 펄스 폭 제어를 할 수 있도록 한다.The feedback unit 215 senses a current in the transformer 214 on the secondary side and generates a feedback signal FED. The feedback unit 215 is preferably a floating grounding method having a common floating ground terminal. The feedback signal FED is again input to the controller 212 so that the controller 212 can control the pulse width using the feedback signal FED.

상기 전극부(230)는 제1 전극부(232)와 제2 전극부(234)를 포함한다. 상기 제1 전극부(232)는 상기 광원 몸체(220)의 일측에 형성되고, 상기 제2 전극부(234)는 상기 광원 몸체(220)의 타측에 형성된다.The electrode part 230 includes a first electrode part 232 and a second electrode part 234. The first electrode part 232 is formed at one side of the light source body 220, and the second electrode part 234 is formed at the other side of the light source body 220.

상기 발라스트 캐패시터(240)의 일단은 트랜스포머(214)에 연결되고, 타단은 제1 전극부(232)에 연결된다. 통상적으로 광원 몸체는 하부 기판과 상부 기판으로 이루어지고, 상부 기판을 통해 광을 발산하여야하므로 상부 기판의 두께는 하부 기판에 비해 상대적으로 그 두께가 얇다. 두 개의 기판의 두께가 서로 다름에 따라 각 기판에 대응하는 전류밀도 편차를 발생한다. 하지만, 상기 발라스트 캐패시터(240)는 상부 기판의 일측에 연결되어 상부 기판에 인가되는 전류와 하부 기판에 인가되는 전류를 동일하도록 보상한다. 이에 따라, 상부 기판과 하부 기판의 전류밀도 편차는 최소화된다. One end of the ballast capacitor 240 is connected to the transformer 214, the other end is connected to the first electrode portion 232. Typically, the light source body is composed of a lower substrate and an upper substrate, and since the light must be emitted through the upper substrate, the thickness of the upper substrate is relatively thinner than that of the lower substrate. As the thicknesses of the two substrates differ from each other, current density deviations corresponding to the respective substrates are generated. However, the ballast capacitor 240 is connected to one side of the upper substrate to compensate for the same current applied to the upper substrate and the current applied to the lower substrate. Accordingly, the current density variation of the upper substrate and the lower substrate is minimized.

이상 살펴본 전원 공급부 및 평판형광램프(280)가 백라이트 어셈블리를 구성한다. 도 7에 도시된 전원 공급부는 하프 그라운드 방식의 플로팅 접지방식으로 동작하고, 2차측에서 전류를 감지하여, 평판형광램프(280)를 구동하는데 필요한 고전압 및 상대적으로 큰 전류를 안정적으로 제공한다.The power supply unit and the planar fluorescent lamp 280 described above constitute a backlight assembly. The power supply unit illustrated in FIG. 7 operates in a half ground floating grounding manner, and senses a current on the secondary side, thereby stably providing a high voltage and a relatively large current required to drive the flat fluorescent lamp 280.

도 8은 도 7에 도시된 평판형광램프의 구동 방식을 설명하는 도면이다, 특히, 하프 그라운드 방식을 이용한 평판형광램프의 구동을 설명한다.FIG. 8 is a view for explaining the driving method of the flat fluorescent lamp shown in FIG. 7. In particular, the driving of the flat fluorescent lamp using the half ground method will be described.

도 8에 도시된 하프 그라운드 방식의 경우, 평판형광램프의 제1 전극부(232)에는 교류전압이 인가되고, 제2 전극(134)은 접지된다. 평판형광램프의 콜드 전극측인 제2 전극부(234)는 그라운드이므로 포텐셜이 0V이다. In the half ground method shown in FIG. 8, an AC voltage is applied to the first electrode portion 232 of the flat fluorescent lamp, and the second electrode 134 is grounded. Since the second electrode portion 234 on the cold electrode side of the flat fluorescent lamp is ground, the potential is 0V.

한편, 핫 전극층인 제1 전극부(232)에는 플로팅 방식을 채용하는 평판형광램프의 제1 전극부 또는 제2 전극부에 인가되는 전압에 비해 2배 정도 높은 전압이 인가되어야 한다. 이때, 상기 하프 그라운드 방식의 제1 전극부(232)에는 상기 플로팅 방식의 제1 전극부에 걸리는 포텐셜 에너지에 비해 2배의 포텐셜 에너지가 존재한다. 여기서, 램프 튜브 내부의 플라즈마 포텐셜 에너지는 무시한다.Meanwhile, a voltage about twice as high as a voltage applied to the first electrode portion or the second electrode portion of the flat fluorescent lamp employing the floating method should be applied to the first electrode portion 232 which is the hot electrode layer. In this case, the potential energy of the half ground type first electrode portion 232 is twice that of the potential energy applied to the floating type first electrode portion. Here, the plasma potential energy inside the lamp tube is ignored.

표시장치의 실시예Embodiment of the display device

도 9는 본 발명의 또 다른 실시예에 따른 표시장치를 설명하는 분해 사시도로서, 특히 직하형 백라이트 어셈블리를 채용하는 액정표시장치를 나타낸다.FIG. 9 is an exploded perspective view illustrating a display device according to still another embodiment of the present invention, and particularly illustrates a liquid crystal display device employing a direct type backlight assembly.

도 9를 참조하면, 액정표시장치(300)는 화면을 나타내는 액정패널 어셈블리(310) 및 액정패널 어셈블리(310)에 광을 제공하는 직하형 백라이트 어셈블리(320)를 포함한다.Referring to FIG. 9, the liquid crystal display 300 includes a liquid crystal panel assembly 310 representing a screen and a direct backlight assembly 320 that provides light to the liquid crystal panel assembly 310.

상기 액정패널 어셈블리(310)는 박막 트랜지스터(Thin Film Transistor; 이하, TFT) 기판(또는 어레이 기판)(311a)과 컬러 필터 기판(311b) 및 상기 어레이 기판(311a)과 컬러 필터 기판(311b)과의 사이에 주입된 액정층(미도시)으로 이루어진 액정패널(311)을 갖는다. 또한, 데이터 인쇄회로기판(315), 게이트 인쇄회로기판(314), 데이터측 테이프 캐리어 패키지(Tape Carrier Package; 이하, TCP)(313) 및 게이트측 TCP(312)로 이루어진다.The liquid crystal panel assembly 310 may include a thin film transistor (hereinafter, referred to as TFT) substrate (or array substrate) 311a, a color filter substrate 311b, and an array substrate 311a and a color filter substrate 311b. It has a liquid crystal panel 311 made of a liquid crystal layer (not shown) interposed therebetween. The data printed circuit board 315, the gate printed circuit board 314, the data side tape carrier package (hereinafter referred to as TCP) 313 and the gate side TCP 312 are provided.

한편, 상기 직하형 백라이트 어셈블리(320)는 제1 광을 발생하는 램프 유닛(321), 상기 램프 유닛(321)으로부터 발생된 제1 광을 반사시키기 위한 반사판(323), 상기 제1 광을 확산시켜 균일한 회도 분포를 갖는 제2 광을 출사시키기 위한 광조절부(322) 및 상기 램프 유닛(321)과 반사판(323)을 수납하기 위한 바텀 샤시(325)를 포함한다. 여기서, 상기 광조절부(322)는 확산판(322a), 확산판(322a)의 상부에 순차적으로 배치되는 확산시트(322b), 로우 프리즘 시트(322c), 어퍼 프리즘 시트(322d) 및 보호시트(322e)를 포함한다.Meanwhile, the direct backlight assembly 320 diffuses the lamp unit 321 for generating the first light, the reflector 323 for reflecting the first light generated from the lamp unit 321, and the first light. And a light control unit 322 for emitting the second light having a uniform distribution of light, and a bottom chassis 325 for accommodating the lamp unit 321 and the reflector 323. Here, the light control unit 322 is a diffusion plate 322a, a diffusion sheet 322b, a low prism sheet 322c, an upper prism sheet 322d and a protective sheet sequentially disposed on the diffusion plate 322a. 322e.

상기 바텀 샤시(325)는 상부면이 개구된 직육면체의 박스 형태로 형성된다. 상기 바텀 샤시(325)의 내부에는 소정 깊이의 수납 공간이 형성되며, 수납 공간의 내부면을 따라 반사판(323)이 배치되고, 상기 반사판(323) 위로는 램프 유닛(321)이 설치된다. 또한 상기 바텀 샤시(325)에는 상기 램프 유닛(321)과 소정의 간격으로 이격하여 광조절부(322)가 안착된다.The bottom chassis 325 is formed in a box shape of a rectangular parallelepiped having an upper surface opened. A storage space having a predetermined depth is formed in the bottom chassis 325, and a reflecting plate 323 is disposed along an inner surface of the storing space, and a lamp unit 321 is installed above the reflecting plate 323. In addition, the bottom chassis 325 is mounted to the light control unit 322 spaced apart from the lamp unit 321 at a predetermined interval.

여기서 상기 램프 유닛(321)은 평판형광램프(321a), 상기 평판형광램프(321a)의 양단에 연결되어 전원전압을 공급하는 제1 및 제2 램프 클립(321b, 321c), 상기 제1 및 제2 램프 클립(321b, 321c) 각각에 전원전압을 공급하는 제1 및 제2 전원공급라인(321d, 321e)으로 이루어진다. 이때, 상기 제1 및 제2 전원공급라인(321d, 321e)은 제1 및 제2 전원전압을 발생하는 평판형광램프용 인버터(327)에 각각 연결된다.Here, the lamp unit 321 is connected to both ends of the flat fluorescent lamp 321a, the flat fluorescent lamp 321a, and supplies first and second lamp clips 321b and 321c to supply a power voltage. The first and second power supply lines 321d and 321e supply power voltages to the two lamp clips 321b and 321c, respectively. In this case, the first and second power supply lines 321d and 321e are respectively connected to the inverter 327 for flat panel lamps generating the first and second power supply voltages.

상기 평판형광램프용 인버터(327)는 도 1 또는 도 7에서 설명된 바 있는 전원 공급부로서, 대형 면광원인 평판형광램프에 제1 및 제2 전원전압을 제공한다. 상기 평판형광램프용 인버터(327)는 하프 그라운드, 플로팅 접지 방식으로 동작하여 고전압을 효과적으로 제공하고, 2차측에서 전류를 감지하여 전류제어가 용이하게 한다.The inverter 327 for the planar fluorescent lamp is a power supply unit as described in FIG. 1 or 7 and provides first and second power supply voltages to the planar fluorescent lamp which is a large surface light source. The inverter 327 for the flat fluorescent lamp operates in a half ground and floating ground manner to effectively provide a high voltage, and sense current in the secondary side to facilitate current control.

한편, 상기 광조절부(322)의 상부에는 미들 샤시(330)가 배치되고, 상기 미들 샤시(330)의 단턱부재에는 상기 액정패널(311)이 안착된다. 이후, 상기 액정패널(311) 위로 상기 바텀 샤시(325)와 대향하여 결합하는 탑 샤시(340)가 제공된다. 이로써, 직하형 액정 표시장치가 완성된다.The middle chassis 330 is disposed on the light control unit 322, and the liquid crystal panel 311 is seated on the stepped member of the middle chassis 330. Thereafter, a top chassis 340 is provided on the liquid crystal panel 311 to be coupled to face the bottom chassis 325. Thereby, a direct type liquid crystal display device is completed.

이상에서 설명한 바와 같이, 본 발명에 따르면 상하 기판과 같이 두 개의 기판에 의해 정의되는 평판형광램프에 발라스트 캐패시터를 채용하여 상기 상하 기판간의 저항차를 최소화하므로써, 상기 상하 기판의 전류 밀도차를 줄여 핀홀이 발생되는 것을 억제할 수 있다. As described above, according to the present invention, by adopting a ballast capacitor to a flat plate fluorescent lamp defined by two substrates, such as an upper and lower substrate, the resistance difference between the upper and lower substrates is minimized, thereby reducing the current density difference between the upper and lower substrates. This can be suppressed from occurring.

즉, 발라스트 캐패시터는 상부 기판에 대응하는 업 캐패시터와 직렬 연결되어 상기 상부 기판의 캐패시턴스를 저감시키는 역할을 수행한다. 이는 결국 상기 상부 기판의 전체 임피던스를 상승시켜 상기 상부 기판에 흐르는 전류를 억제하는 효과를 야기하고, 이에 따라, 하부 기판에 비해 상대적으로 두께가 얇은 상부 기판으로 과전류가 흐르는 것을 억제하여 핀홀이 발생되는 현상을 억제할 수 있다.That is, the ballast capacitor is connected in series with the up capacitor corresponding to the upper substrate to reduce the capacitance of the upper substrate. This causes the effect of suppressing the current flowing through the upper substrate by raising the overall impedance of the upper substrate. Accordingly, the pinhole is generated by suppressing the flow of overcurrent to the upper substrate, which is relatively thinner than the lower substrate. The phenomenon can be suppressed.

이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to the embodiments, those skilled in the art can be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below. I can understand.

Claims (9)

전원전압을 공급하는 전원 공급부;A power supply unit supplying a power voltage; 하부 기판과 상부 기판간에 형성되고, 주입되는 방전 가스를 포획하는 복수의 방전 공간들을 갖는 광원 몸체;A light source body formed between the lower substrate and the upper substrate, the light source body having a plurality of discharge spaces that trap the injected discharge gas; 상기 광원 몸체의 외면에 제공되어, 상기 전원 공급부에서 공급되는 전원전압을 상기 방전 가스에 인가하여 플라즈마를 발생시키는 전극부; 및 An electrode unit provided on an outer surface of the light source body to generate a plasma by applying a power voltage supplied from the power supply unit to the discharge gas; And 상기 하부 기판과 상부 기판간의 전류밀도 편차를 줄여 상기 하부 기판 또는 상부 기판에서 발생되는 핀홀을 억제하는 발라스트 캐패시터를 포함하는 것을 특징으로 하는 평판형광램프 어셈블리.And a ballast capacitor to reduce the current density deviation between the lower substrate and the upper substrate to suppress pinholes generated in the lower substrate or the upper substrate. 제1항에 있어서, 상기 발라스트 캐패시터의 일단은 상기 전원 공급부의 출력단과 상기 상부 기판을 전기적으로 연결하는 전원 라인에 전기적으로 연결되고, 타단은 접지되어,According to claim 1, One end of the ballast capacitor is electrically connected to a power line for electrically connecting the output terminal of the power supply and the upper substrate, the other end is grounded, 상기 전원 공급부에서 제공되는 전원전압이 상기 하부 기판 및 상부 기판에 균일하게 공급되도록 제어하는 것을 특징으로 하는 평판형광램프 어셈블리.And a power supply voltage provided from the power supply unit to uniformly supply the lower substrate and the upper substrate. 제1항에 있어서, 상기 발라스트 캐패시터의 일단은 상기 전원 공급부의 출력단에 전기적으로 연결되고, 타단은 상기 상부 기판에 전기적으로 연결되어, 상기 전원 공급부에서 제공되는 전원전압이 상기 하부 기판 및 상부 기판에 균일하게 공 급되도록 제어하는 것을 특징으로 하는 평판형광램프 어셈블리.The power supply unit of claim 1, wherein one end of the ballast capacitor is electrically connected to an output end of the power supply unit, and the other end is electrically connected to the upper substrate, so that a power voltage provided from the power supply unit is applied to the lower substrate and the upper substrate. Flat fluorescent lamp assembly characterized in that the control to be uniformly supplied. 제1항에 있어서, 상기 발라스트 캐패시터가 상기 상부 기판에 부착되어, 상기 전원 공급부에서 제공되는 전원전압이 상기 하부 기판 및 상부 기판에 균일하게 공급되도록 제어하는 것을 특징으로 하는 평판형광램프 어셈블리.The flat fluorescent lamp assembly of claim 1, wherein the ballast capacitor is attached to the upper substrate so that the power voltage supplied from the power supply unit is uniformly supplied to the lower substrate and the upper substrate. 광을 이용하여 영상을 디스플레이하는 디스플레이 어셈블리; 및 A display assembly that displays an image using light; And 외부로부터 입력되는 DC 전원을 교류로 변환하여 출력하는 전원 공급부와, 하부 기판, 상부 기판, 상기 하부 기판과 상부 기판간에 형성되어 주입되는 방전 가스를 포획하는 복수의 방전 공간들을 갖는 광원 몸체와, 상기 광원 몸체의 외면에 제공되어, 상기 전원 공급부에서 공급되는 전원전압을 상기 방전 가스에 인가하여 플라즈마를 발생시키는 전극부와, 상기 하부 기판과 상부 기판간의 전류밀도 편차를 줄여 상기 하부 기판 또는 상부 기판에서 발생되는 핀홀을 억제하는 발라스트 캐패시터를 구비하고, 발생되는 광을 상기 디스플레이 어셈블리에 제공하는 백라이트 어셈블리를 포함하는 것을 특징으로 하는 표시장치.A light source body having a power supply unit for converting and outputting DC power input from the outside into alternating current, a lower substrate, an upper substrate, and a plurality of discharge spaces formed between the lower substrate and the upper substrate to capture discharge gas injected therein; An electrode unit provided on an outer surface of the light source body to generate a plasma by applying a power voltage supplied from the power supply unit to the discharge gas, and reducing a current density deviation between the lower substrate and the upper substrate in the lower substrate or the upper substrate; And a backlight assembly having a ballast capacitor for suppressing generated pinholes and providing generated light to the display assembly. 제5항에 있어서, 상기 전원 공급부가 상기 전극부에 플로팅 방식으로 전원전압을 공급하는 것을 특징으로 하는 표시장치.The display device of claim 5, wherein the power supply unit supplies a power voltage to the electrode unit in a floating manner. 제6항에 있어서, 상기 전원 공급부가The method of claim 6, wherein the power supply unit 상기 DC 전원을 입력받아 원하는 레벨의 DC신호로 변환하고, 상기 DC 신호를 발진시켜 발진신호를 출력하는 DC-DC변환/발진부;A DC-DC converter / oscillator for receiving the DC power and converting the signal into a DC signal having a desired level, and oscillating the DC signal to output an oscillation signal; 피드백 신호와 상기 발진신호를 이용하여 펄스폭 제어를 수행하여 제1 및 제2 펄스폭 변조신호를 발생시키는 제어부;A controller configured to perform pulse width control using a feedback signal and the oscillation signal to generate first and second pulse width modulated signals; 각각 상기 제1 및 제2 펄스폭 변조신호를 변환하여 제1 및 제2 변환신호를 출력하는 제1 및 제2 트랜스포머; 및First and second transformers for converting the first and second pulse width modulation signals to output first and second converted signals, respectively; And 상기 제1 트랜스포머 및 제2 트랜스포머의 2차측에서 전류를 감지하여 상기 피드백 신호를 생성하는 피드백부를 포함하는 것을 특징으로 하는 표시장치.And a feedback unit configured to generate a feedback signal by sensing a current at a secondary side of the first transformer and the second transformer. 제5항에 있어서, 상기 전원 공급부가 상기 전극부에 그라운드 방식으로 전원전압을 공급하는 것을 특징으로 하는 표시장치.The display device of claim 5, wherein the power supply unit supplies a power voltage to the electrode unit in a ground manner. 제8항에 있어서, 상기 전원 공급부가The method of claim 8, wherein the power supply unit 상기 DC 전원을 입력받아 원하는 레벨의 DC신호로 변환하고, 상기 DC 신호를 발진시켜 발진신호를 출력하는 DC-DC변환/발진부;A DC-DC converter / oscillator for receiving the DC power and converting the signal into a DC signal having a desired level, and oscillating the DC signal to output an oscillation signal; 피드백 신호와 상기 발진신호를 이용하여 펄스폭 제어를 수행하여 펄스폭 변조신호를 발생시키는 제어부;A controller configured to generate a pulse width modulated signal by performing pulse width control using a feedback signal and the oscillation signal; 상기 펄스폭 변조신호를 변환하여 변환신호를 출력하는 트랜스포머; 및A transformer for converting the pulse width modulated signal to output a converted signal; And 상기 트랜스포머의 2차측에서 전류를 감지하여 상기 피드백 신호를 생성하는 피드백부를 포함하는 것을 특징으로 하는 표시장치.And a feedback unit configured to sense a current at the secondary side of the transformer and generate the feedback signal.
KR1020050087995A 2005-09-22 2005-09-22 Flat fluorescent lamp assembly and display device having same KR20070033621A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050087995A KR20070033621A (en) 2005-09-22 2005-09-22 Flat fluorescent lamp assembly and display device having same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050087995A KR20070033621A (en) 2005-09-22 2005-09-22 Flat fluorescent lamp assembly and display device having same

Publications (1)

Publication Number Publication Date
KR20070033621A true KR20070033621A (en) 2007-03-27

Family

ID=49290641

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050087995A KR20070033621A (en) 2005-09-22 2005-09-22 Flat fluorescent lamp assembly and display device having same

Country Status (1)

Country Link
KR (1) KR20070033621A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100860434B1 (en) 2007-06-29 2008-09-25 삼성코닝정밀유리 주식회사 Driving unit and driving mehtod for fluorescent lamp

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100860434B1 (en) 2007-06-29 2008-09-25 삼성코닝정밀유리 주식회사 Driving unit and driving mehtod for fluorescent lamp

Similar Documents

Publication Publication Date Title
KR100965594B1 (en) Apparatus driving lamp of liquid crystal display device
US7090376B2 (en) Power supply module for lamp tube assembly
KR20070056660A (en) Inverter circuit, backlight device, and liquid crystal display device using the same
KR20050015804A (en) Backlight assembly, and liquid crystal display having the same
KR20070033621A (en) Flat fluorescent lamp assembly and display device having same
KR101192058B1 (en) Lamp Driving Device and Driving Method thereof
KR101043669B1 (en) Apparatus driving lamp of liquid crystal display device
KR20060108226A (en) Apparatus and method for driving backlight
KR100507728B1 (en) Lighting apparatus for flat display panel
KR100994228B1 (en) Apparatus driving lamp of liquid crystal display device
KR101318223B1 (en) Liquid crystal display module
JP2005268215A (en) Surface light source apparatus and backlight unit having the same
KR100971947B1 (en) LCD module including Backlight unit
KR20050111008A (en) Driving apparatus for lamp of liquid crystal display device
KR101331808B1 (en) Liquid crystal display device and back-light unit thereof
US8441598B2 (en) Liquid crystal display device
KR101009681B1 (en) backlight unit and liquid crystal display device module using the same
KR101338112B1 (en) Inverter for liquid crystal display
KR20050067681A (en) Backlight and the display device
KR101308204B1 (en) Backlight inverter and driving method of the same, liquid crystal display having thereof
KR101318746B1 (en) Backlight assembly and liquid crystal display using the same
KR101295870B1 (en) Backlight unit for liquid crystal display
KR100860434B1 (en) Driving unit and driving mehtod for fluorescent lamp
KR101007692B1 (en) Apparatus and method for lamp driving of liquid crystal display device
KR20060000453A (en) A paratus for lamp driving of liquid crystal display device

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination