KR20070002188A - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR20070002188A
KR20070002188A KR1020050057578A KR20050057578A KR20070002188A KR 20070002188 A KR20070002188 A KR 20070002188A KR 1020050057578 A KR1020050057578 A KR 1020050057578A KR 20050057578 A KR20050057578 A KR 20050057578A KR 20070002188 A KR20070002188 A KR 20070002188A
Authority
KR
South Korea
Prior art keywords
gate
display period
data
black
lines
Prior art date
Application number
KR1020050057578A
Other languages
English (en)
Inventor
장수혁
김창곤
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050057578A priority Critical patent/KR20070002188A/ko
Publication of KR20070002188A publication Critical patent/KR20070002188A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 블러링을 방지할 수 있는 액정표시장치에 관한 것으로, 한 프레임을 3개 이상의 서브 프레임으로 구분하고, 각 서브 프레임별로 액정패널의 각 영역에 블랙화면을 표시함으로써, 블러링현상을 방지할 수 있는 액정표시장치 및 이의 구동방법을 제공하는데 그 특징이 있다.
액정표시장치, 블러링, 게이트 제어신호, GSP, GOE, GSC, 임펄시브

Description

액정표시장치 및 이의 구동방법{A liquid crystal display device and a method for driving the same}
도 1은 일반적인 CRT에서 시간에 따른 광의 밀도(Light intensity)를 설명하기 위한 도면
도 2는 일반적인 액정표시장치에서 시간에 따른 광의 밀도를 설명하기 위한 도면
도 3은 일반적인 액정표시장치용 패널구성에 대한 개략도
도 4는 일반적인 액정표시장치에서, 게이트 펄스의 인가방식을 프레임별 타이밍 챠트로 나타낸 도면
도 5는 기존의 홀드타입(hold type) 액정표시장치의 프레임별 화소 단위 화상정보 구성방식을 나타낸 도면
도 6은 도 5의 액정표시장치의 화면구성 방식을 나타낸 도면
도 7은 일반적인 CRT 표시장치의 광 발산 프로파일을 나타낸 도면
도 8은 일반적인 액정표시장치의 광 작동 곡선을 나타낸 도면
도 9는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면
도 10은 각 게이트 드라이브 IC에 공급되는 게이트 제어신호들 및, 각 게이트 드라이브 IC로부터 출력되는 스캔펄스의 타이밍도를 나타낸 도면
도 11은 서브 프레임별로 타이밍 콘트롤러로부터 출력되는 게이트 제어신호들의 공급순서를 설명하기 위한 도면
도 12는 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면
도 13은 도 12에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면이다.
도 14는 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면
도 15는 도 14에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면
도 16은 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면
도 17은 도 16에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면
*도면의 주요부에 대한 부호 설명
900 : 액정패널 901 : 게이트 드라이버
902 : 데이터 드라이버 903 : 타이밍 콘트롤러
901a : 제 1 게이트 드라이브 IC 901b : 제 2 게이트 드라이브 IC
901c : 제 3 게이트 드라이브 IC A : 제 1 영역
B : 제 2 영역 C : 제 3 영역
PXL : 화소
본 발명은 액정표시장치에 관한 것으로, 특히
일반적으로, 액정 표시 장치(Liquid Crystal Display Device : 이하 LCD)는 후면이 광원에서 발생한 빛을 전면에 있는 LCD 패널의 각 화소가 일종의 광 스위치 역할을 하여 선택적으로 투과시킴으로서 화상을 표시하는 장치이다. 즉, 종래의 음극선관(CRT)은 주사되는 전자선의 세기를 조절하여 휘도를 제어하는데 반하여, LCD 는 광원에서 발생하는 빛의 세기를 제어하여 화면의 휘도를 제어한다.
기술의 발달에 따라 정지 화상을 표시하는 기술뿐만 아니라 동영상을 표시하는 기술이 각광을 받고 있는 실정이다.
그러나 각종 디스플레이 매체로 이용되는 액정 표시 장치에서 동화상을 구현하기에는 어려운데, 그 이유는 하나의 프레임 주기보다 액정의 응답 속도가 늦기 때문에 액정에 충전된 전압, 예를 들어 화상 신호 또는 데이터 전압을 한 프레임동안 유지한 후 다음 프레임에서 새로운 전압을 인가하면, 화면상에 끌림 현상이 발생한다.
도 1은 일반적인 CRT에서 시간에 따른 광의 밀도(Light intensity)를 설명하기 위한 도면이고, 도 2는 일반적인 액정표시장치에서 시간에 따른 광의 밀도를 설 명하기 위한 도면이다.
도 1에 도시한 바와 같이, CRT는 임펄스(Impulse) 방식으로 구동되는 반면, 도 2에 도시한 일반적인 액정 표시 장치는 홀드(Hold) 방식으로 구동되어 동영상 구현시 화면의 끌림 현상이 발생한다.
액정 표시 장치에서 화면의 끌림 현상을 제거하기 위하여, CRT와 같이 한 프레임의 일정 부분에는 데이터를 입력하고, 나머지 부분에는 블랙 또는 화이트 데이터를 입력하는 임펄스(Impulse) 구동 방식이 제안된 바 있다.
이하, 종래의 액정표시장치의 개략적인 구조 및 그 구동방식에 대하여 보다 구체적으로 설명한다.
도 3은 일반적인 액정표시장치용 패널구성에 대한 개략도이다.
도 3에에 도시된 바와 같이, 공통전극(미도시)을 가지는 상부 기판(4)과, 화소 전극(미도시)을 가지는 하부 기판(6) 및 이 상부 및 하부 기판(4, 6) 사이에 액정층(8)이 개재된 액정표시장치용 패널(2 ; 이하, 액정패널로 약칭함)과, 이 액정패널(2)의 좌측 및 상부에 위치하며, 이 액정패널(2)에 게이트 및 데이터 신호를 인가하는 게이트 드라이브 IC(10) 및 데이터 드라이브 IC(12)가 각각 연결되어 있다.
상기 하부 기판(6)에는 스캔펄스를 인가받는 다수 개의 게이트 라인(gi ; i는 양의 정수로서, 1≤i≤n)과, 이 게이트 라인(gi)과 교차하여 다수 개의 화소영역을 정의하며, 데이터 신호를 인가받는 다수 개의 데이터 라인(dj ; j는 양의 정수로서, 1≤i≤m)이 형성되어 있고, 상기 게이트 라인(gi) 및 데이터 라인(dj)의 교차하는 영역에는 다수 개의 박막트랜지스터(T)가 형성되어 있다. 상기 게이트 라인들은 상기 게이트 드라이브 IC들로부터의 스캔펄스를 공급받아 구동되며, 상기 데이터 라인들은 상기 데이터 드라이브 IC들로부터의 데이터 신호를 공급받아 구동된다.
상기 액정패널(2)의 하나의 화소단위 등가회로는 상기 박막트랜지스터(T)에 액정 충전용량인 액정용량 캐패시턴스(CLC)와 화소 충전용량인 보조용량 캐패시턴스(CST)가 병렬로 연결되어 구성된다.
다음은, 상기 액정표시장치의 구동방식에 대해서 간략히 설명한다.
일반적으로, 게이트 라인에 스캔펄스가 온상태로 걸리는 시간적 개념인 선택기간 중에는, 게이트 라인에 연결된 박막트랜지스터의 게이트전극에 데이터 라인보다 높은 전압이 걸려 상기 박막트랜지스터의 드레인전극 및 소스전극 사이 채널의 저항이 작아져서, 데이터 라인에 걸린 전압이 화소전극을 통해 액정층에 걸린다. 그리고, 비선택기간 중에는 게이트 라인에 연결된 박막트랜지스터의 게이트전극에 데이터 라인보다 낮은 전압이 걸려 상기 박막트랜지스터의 드레인전극 및 소스전극은 전기적으로 단절되어 선택기간 동안 액정층에 충전된 전하가 유지된다. 즉, 첫 번째 게이트 라인부터 마지막 게이트 라인까지 모두 한 번씩 선택기간과 비선택기간을 거쳐, 화면을 구현하는 최소 단위 인 1 프레임을 이룬다.
도 4는 일반적인 액정표시장치에서, 게이트 펄스의 인가방식을 프레임별 타이밍 챠트로 나타낸 도면이다.
동 도면에 도시된 바와 같이, 일반적인 액정표시장치에서는, 한 프레임 동안 에는 제 1 게이트 라인(g1)에서 제 n 게이트 라인(gn)까지 순차적으로 게이트 펄스를 인가하여, 전체 게이트 라인을 모두 선택하게 된다. 예를 들어, 연속으로 이어지는 제 1 및 2 프레임에 대해서, 제 1 프레임의 제 1 게이트 펄스(14a)와 제 2 프레임의 제 2 게이트 펄스(14b)는 각각의 프레임에서 오직 한번씩 해당 게이트 라인에 접속된 화소들에 인가된다.
즉, 이와 같은 방식에서는 제 1 게이트 라인(g1)은 게이트 펄스(14)의 온/오프를 거친 후, 제 i 게이트 라인(gi)에 게이트 펄스(14)가 인가될 때까지, 액정층(도 1의 8)의 배열을 한 프레임 동안 일정하게 유지시켜야 하는데, 이러한 구동방식을 홀드타입(hold type) 구동방식이라고 한다.
도 5는 기존의 홀드타입(hold type) 액정표시장치의 프레임별 화소 단위 화상정보 구성방식을 나타낸 도면으로서, 동 도면에 도시된 바와 같이, 홀드타입 구동방식에서는 한 프레임 동안 일정한 화상정보를 유지해야 하는데, 이것은 액정의 응답속도가 상기 화상정보처리 속도 수준을 유지할 때 가능하다.
그러나, 일반적인 액정표시장치에서는 TN(Twisted Nematic) 액정모드가 주로 이용되는데, 이 TN 액정모드는 약 20msec의 응답속도를 가지고, 동화상용에 적합한 액정의 응답속도는 적어도 5msec 이하가 요구되므로, 현재 동화상용 홀드타입 액정 표시장치에서는 화상정보 처리속도를 액정의 응답속도가 따라가지 못하여, 전 화면의 화상정보가 다음 프레임에서 어느 정도 남게 되어 상흐림(motion blur)과 같은 화질저하가 발생하게 된다.
도 5에서, 프레임별로 화상정보 영역간에 높이 차는 각 화상 정보의 그레이 레벨(gray level) 차에 따른 것이다.
도 6은 도 5의 액정표시장치의 화면구성 방식을 나타낸 도면으로서, 동 도면에 도시된 바와 같이, 임의의 시간에 화면을 보면, 선택된 게이트 라인(17) 상의 데이터에 의한 화상정보만 리프레쉬(refresh)된다.
상기 선택된 게이트 라인(17)에서는 새로운 프레임에 대한 화상정보를 받게 되는데, 이때 액정의 응답속도가 화상정보 처리속도를 따라가지 못하게 되면, 상기 선택된 게이트 라인(17)의 해당 화소들에서 전 프레임의 화상이 남게 되어 상흐림 현상이 발생되는 것이다.
이외에도, 데이터 드라이브 IC를 통해 인가되는 데이터 신호전압은, 화소에 도달하는 과정에서 배선간의 저항이나, 박막트랜지스터부에서의 기생용량 등의 원인으로 화소에 실질적으로 인가되는 픽셀 전압량과 오차를 가지게 된다.
이것은 설계치의 화상정보와 실질적인 화상정보의 차를 가져오게 되는데, 이러한 오차는 시각인지적인 면에서 상흐림 현상을 가져온다.
도 7은 일반적인 CRT 표시장치의 광 발산 프로파일(light emission profiles)을 나타낸 도면이고, 도 8은 일반적인 액정표시장치의 광 작동 곡선(lighting operation curve)을 나타낸 도면으로서, 하나의 화소를 기준으로 프레임별로 나타내었다.
도 7의 CRT 표시장치에서는, 한 프레임 내에서 광 강도를 제로로 하는 블랙화상 구간(I)을 두어, 각 프레임별로 광 발산 프로파일이 개별적으로 구현되는 반면, 도 8의 액정표시장치는 각 프레임마다 고정된 이미지를 유지하는 홀드타입 구 동방식이기 때문에, 지속적인 광 작동 곡선이 형성되는데, 이때, 광 작동 곡선과 데이터 전압간의 오차영역(II)은 프레임이 거듭될수록 시각인지적으로 상흐림 현상을 가져오게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 한 프레임을 3개 이상의 서브 프레임으로 구분하고, 각 서브 프레임별로 액정패널의 각 영역에 블랙화면을 표시함으로써, 블러링현상을 방지할 수 있는 액정표시장치 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 서로 교차하는 다수개의 게이트 라인들 및 데이터 라인들을 구비하며, 표시부가 적어도 제 1 내지 제 3 영역으로 구분된 액정패널; 하나의 프레임을 적어도 제 1 내지 제 3 서브 프레임으로 나누고, 제 1 서브 프레임의 화상표시 기간에 제 1 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 1 서브 프레임의 블랙표시 기간에 제 2 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하며, 제 2 서브 프레임의 화상표시 기간에 상기 제 2 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 순차적으로 공급하고, 제 2 서브 프레임의 블랙표시 기간에 상기 제 3 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하며, 제 3 서브 프레임의 화상표시 기간에 상기 제 3 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 3 서브 프레임의 블랙표시 기간에 상기 제 1 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 게이트 드라이버; 및, 상기 화상표시 기간에 화상 데이터를 상기 데이터 라인에 공급하며, 상기 블랙표시 기간에 블랙 데이터를 상기 데이터 라인에 공급하는 데이터 드라이버를 포함하여 구성됨을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, 서로 교차하는 다수개의 게이트 라인들 및 데이터 라인들을 구비하며, 표시부가 적어도 제 1 내지 제 3 영역으로 구분된 액정패널을 포함하는 액정표시장치의 구동방법에 있어서, 하나의 프레임을 적어도 제 1 내지 제 3 서브 프레임으로 나누고, 제 1 서브 프레임의 화상표시 기간에 제 1 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 1 서브 프레임의 블랙표시 기간에 제 2 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계; 제 2 서브 프레임의 화상표시 기간에 상기 제 2 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 순차적으로 공급하고, 제 2 서브 프레임의 블랙표시 기간에 상기 제 3 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계; 제 3 서브 프레임의 화상표시 기간에 상기 제 3 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 3 서브 프레임의 블랙표시 기간에 상기 제 1 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계; 및, 상기 화상표시 기간에 화상 데이터를 상기 데이터 라인에 공급하고, 상기 블랙표시 기간에 블랙 데이터를 상기 데이터 라인에 공급하는 단계를 포함하여 이루어짐을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
도 9는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 10은 각 게이트 드라이브 IC에 공급되는 게이트 제어신호들 및, 각 게이트 드라이브 IC로부터 출력되는 스캔펄스의 타이밍도를 나타낸 도면이다.
본 발명의 액정표시장치는, 도 9에 도시된 바와 같이, 일방향으로 배열된 게이트 라인들(GL1 내지 GLn) 및 상기 게이트 라인들(GL1 내지 GLn)에 수직교차하도록 배열된 데이터 라인들(DL1 내지 DLm)과, 상기 게이트 라인들(GL1 내지 GLn)과 상기 데이터 라인들(DL1 내지 DLm)에 의해 정의된 다수개의 화소(PXL)를 갖는 액정패널(900)과, 상기 액정패널(900)의 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(901)와, 상기 액정패널(900)의 데이터 라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(902)와, 상기 게이트 드라이버(901) 및 데이터 드라이버(902)를 제어하는 타이밍 콘트롤러(903)를 포함한다.
상기 액정패널(900)의 표시부는 제 1 내지 제 3 영역(A, B, C)으로 구분되어 있으며, 제 1 내지 제 3 영역(A, B, C)에는 게이트 라인들(GL1 내지 GLn)이 균등하게 분포되어 있다.
상기 각 화소(PXL)는 박막트랜지스터를 포함한다. 이 박막트랜지스터는 게이트 라인에 공급되는 스캔펄스에 응답하여 데이터 라인으로부터의 데이터를 각 화소(PXL)의 화소(PXL)전극에 공급함으로써, 각 화소(PXL)가 화상을 표시할 수 있도록 한다. 이를 위해 각 화소(PXL)에 구비된 박막트랜지스터의 게이트단자는 상기 게이 트 라인에 접속되며, 소스단자는 상기 데이터 라인에 접속되며, 드레인단자는 상기 화소(PXL)전극에 접속된다.
상기 게이트 드라이버(901)는 다수개의 게이트 드라이브 IC를 포함하며, 또한 각 게이트 드라이브 IC(901a, 901b, 901c)는 스캔펄스를 출력하는 쉬프트 레지스터를 구비한다. 또한, 이 쉬프트 레지스터는, 상기 스캔펄스를 출력하는 다수개의 스테이지(도면에 도시되지 않음)를 포함한다.
이 게이트 드라이버(901)의 동작을 상세히 설명하면 다음과 같다.
이 게이트 드라이버(901)는 하나의 프레임을 제 1 내지 제 3 서브 프레임으로 나누고, 각 서브 프레임별로 액정패널(900)의 각 영역의 게이트 라인들(GL1 내지 GLn)을 다음과 같이 구동한다. 여기서, 상기 각 서브 프레임은 화상표시 기간(Tr) 및 블랙표시 기간(Tb)으로 구분된다.
먼저, 상기 게이트 드라이버(901)는, 제 1 서브 프레임의 화상표시 기간(Tr)에 제 1 영역(A)의 게이트 라인들(GL1 내지 GLn)에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 1 서브 프레임의 블랙표시 기간(Tb)에 제 2 영역(B)의 게이트 라인들(GL1 내지 GLn)에 동시에 온 상태의 스캔펄스를 공급한다.
그리고, 상기 게이트 드라이버(901)는, 제 2 서브 프레임의 화상표시 기간(Tr)에 상기 제 2 영역(B)의 게이트 라인들(GL1 내지 GLn)에 순차적으로 온 상태의 스캔펄스를 순차적으로 공급하고, 제 2 서브 프레임의 블랙표시 기간(Tb)에 상기 제 3 영역(C)의 게이트 라인들(GL1 내지 GLn)에 동시에 온 상태의 스캔펄스를 공급한다.
그리고, 상기 게이트 드라이버(901)는, 제 3 서브 프레임의 화상표시 기간(Tr)에 상기 제 3 영역(C)의 게이트 라인들(GL1 내지 GLn)에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 3 서브 프레임의 블랙표시 기간(Tb)에 상기 제 1 영역(A)의 게이트 라인들(GL1 내지 GLn)에 동시에 온 상태의 스캔펄스를 공급한다.
상기 데이터 드라이버(902)는, 상기 화상표시 기간(Tr)에 화상 데이터를 상기 데이터 라인에 공급하며, 상기 블랙표시 기간(Tb)에 블랙 데이터를 상기 데이터 라인에 공급한다. 따라서, 상기 매 서브 프레임의 화상표시 기간(Tr)에는 세 개의 영역들 중 어느 하나의 영역에 구비된 게이트 라인들(GL1 내지 GLn)이 순차적으로 구동되고, 이때 상기 데이터 라인들(DL1 내지 DLm)에는 화상 데이터가 공급되어 이 영역에 구비된 화소(PXL)들은 상기 화상 데이터에 대한 화상을 표시한다. 이 화상 데이터는 화면에 실제 나타내고자 하는 실 데이터를 의미한다.
또한, 상기 매 프레임의 블랙표시 기간(Tb)에는 상기 세 개의 영역들 중 어느 하나의 영역에 구비된 게이트 라인들(GL1 내지 GLn)이 동시에 구동되고, 이때 상기 데이터 라인에는 블랙 데이터가 공급되어 이 영역에 구비된 화소(PXL)들은 상기 블랙 데이터에 대한 화상을 표시한다. 이 블랙 데이터는 화면에 블랙을 표시하고자 하는 더미 데이터를 의미한다.
한편, 이와 같은 게이트 드라이버(901)의 동작을 위해 상기 타이밍 콘트롤러(903)는 매 프레임의 각 서브 프레임 기간에 상기 제 1 내지 제 3 게이트 스타트 펄스(GSP_data, GSP_black, GSP_hold), 제 1 내지 제 3 게이트 출력신호(GOE_data, GOE_black, GOE_hold), 및 게이트 쉬프트 클럭(GSC)을 포함하는 게이트 제어신호를 각 게이트 드라이브 IC(901a, 901b, 901c)에 공급한다.
이 게이트 제어신호들은, 제 1 내지 제 3 게이트 스타트 펄스(GSP_data, GSP_black, GSP_hold), 제 1 내지 제 3 게이트 출력신호(GOE_data, GOE_black, GOE_hold), 및 하나의 게이트 쉬프트 클럭(GSC)을 포함한다.
상기 게이트 쉬프트 클럭(GSC)은 박막트랜지스터의 온/오프되는 시간을 알려주는 신호로서 게이트 드라이브 IC에 구비된 스테이지의 클럭으로 이용되며, 게이트 출력신호는 게이트 드라이브 IC의 출력을 제어하는 역할을 하며, 상기 게이트 스타트 펄스는 하나의 수직동기신호 중에서 스캔펄스의 시작과 종료 시점을 제어하는 신호이다.
이들의 동작을 살펴보면, 상기 각 게이트 드라이브 IC(901a, 901b, 901c)는 상기 게이트 쉬프트 클럭(GSC)을 사용하여 게이트 스타트 펄스를 쉬프트 시켜 출력하는데, 이때 상기 출력은 게이트 출력신호에 의해 제어된다.
여기서, 상기 게이트 제어신호에 대하여 좀 더 구체적으로 설명하면 다음과 같다.
상기 제 1 및 제 2 게이트 스타트 펄스(GSP_data, GSP_black)는 서로 동일한 시점에 출력되나, 상기 제 2 게이트 스타트 펄스(GSP_black)는 상기 제 1 게이트 스타트 펄스(GSP_data)보다 더 큰 펄스폭을 갖는다.
그리고, 상기 게이트 쉬프트 클럭(GSC)은 상기 매 서브 프레임의 화상표시 기간(Tr)에 출력되어, 상기 제 1 및 제 2 게이트 스타트 펄스(GSP_data, GSP_black)를 쉬프트시킨다.
그리고, 상기 제 1 게이트 출력신호(GOE_data)는, 상기 매 서브 프레임의 화상표시 기간(Tr)만에 오프상태를 유지하여, 상기 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)들이 상기 화상표시 기간(Tr)동안에만 순차적으로 스캔펄스로서 출력되도록 제어한다.
그리고, 상기 제 2 게이트 출력신호(GOE_black)는, 상기 매 서브 프레임의 블랙 표시기간에 오프상태를 유지하여, 상기 쉬프트된 제 2 게이트 스타트 펄스(GSP_black)들이 상기 블랙표시 기간(Tb)동안에만 동시에 스캔펄스로서 출력되도록 제어한다.
그리고, 제 3 게이트 스타트 펄스(GSP_hold)는 상기 매 서브 프레임동안 오프상태를 유지한다.
그리고, 상기 제 3 게이트 출력신호(GOE_hold)는, 상기 매 서브 프레임동안 온상태를 유지하여 상기 제 3 게이트 스타트 펄스(GSP_hold)의 출력을 차단한다.
이러한 게이트 제어신호가, 각 서브 프레임별로 각 게이트 드라이브 IC(901a, 901b, 901c)에 어떠한 순서로 공급되는지를 구체적으로 설명하면 다음과 같다.
도 11은 서브 프레임별로 타이밍 콘트롤러로부터 출력되는 게이트 제어신호들의 공급순서를 설명하기 위한 도면이다.
먼저, 제 1 서브 프레임동안 상기 타이밍 콘트롤러(903)는, 도 10의 (a)에 도시된 바와 같이, 상기 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)를 제 1 게이트 드라이브 IC(901a)에 공급하며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)를 제 2 게이트 드라이브 IC(901b)에 공급하며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)를 제 3 게이트 드라이브 IC(901c)에 공급한다.
그리고, 제 2 서브 프레임동안 상기 타이밍 콘트롤러(903)는, 도 10의 (b)에 도시된 바와 같이, 상기 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)를 제 2 게이트 드라이브 IC(901b)에 공급하며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)를 제 3 게이트 드라이브 IC(901c)에 공급하며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)를 제 1 게이트 드라이브 IC(901a)에 공급한다.
그리고, 제 3 서브 프레임동안 상기 타이밍 콘트롤러(903)는, 도 10의 (c)에 도시된 바와 같이, 상기 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)를 제 3 게이트 드라이브 IC(901c)에 공급하며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)를 제 1 게이트 드라이브 IC(901a)에 공급하며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)를 제 2 게이트 드라이브 IC(901b)에 공급한다.
한편, 매 프레임의 각 기간에 상관없이, 상기 타이밍 콘트롤러(903)는 각 게이트 드라이브 IC(901a, 901b, 901c)에 한 종류의 게이트 쉬프트 클럭(GSC)을 공통으로 공급한다.
여기서, 상기 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)는 화상 데이터가 공급되는 타이밍에, 즉 상기 화상표시 기간(Tr)에 해 당 게이트 라인을 구동시키기 위한 신호이다. 그리고, 상기 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)는 실 데이터 사이에 위치하는 블랙 데이터가 공급되는 타이밍에, 즉 상기 블랙표시 기간(Tb)에 해당 게이트 라인을 구동시키기 위한 신호이다. 그리고, 상기 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)는 각 화소(PXL)에 공급된 화상 데이터를 다음 프레임까지 유지시키기 위한 신호이다. 실제, 상기 제 3 게이트 출력신호(GOE_hold)는 항상 온상태이므로, 상기 제 3 게이트 스타트 펄스(GSP_hold)는 출력되지 못한다. 따라서, 제 1 서브 프레임에 제 3 영역(C)의 게이트 라인에는 어떠한 신호도 인가되지 않으며, 제 2 서브 프레임에 제 1 영역(A)의 게이트 라인에는 어떠한 신호도 인가되지 않으며, 제 3 서브 프레임에 제 2 영역(B)의 게이트 라인에는 어떠한 신호도 인가되지 않는다.
이와 같이 구성된 본 발명의 실시예에 따른 액정표시장치의 동작을 상세히 설명하면 다음과 같다.
도 12는 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면이고, 도 13은 도 12에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면이다.
여기서, 액정패널(900)에 구비된 전체 게이트 라인의 수가 24개라고 가정하고, 이 24개의 게이트 라인들(GL1 내지 GLn)이 3개의 게이트 드라이브 IC에 의해 나누어 구동된다고 가정하자. 즉, 제 1 게이트 드라이브 IC(901a)는 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)을 구동하고, 제 2 게이트 드라이브 IC(901b)는 제 9 내지 제 16 게이트 라인(GL9 내지 GL16)을 구동하고, 제 3 게이트 드라이브 IC(901c)는 제 17 내지 제 24 게이트 라인(GL17 내지 GL24)을 구동한다고 가정하자.
먼저 n 프레임의 제 1 서브 프레임동안에는, 구체적으로 제 1 서브 프레임의 화상 표시기간동안에는, 도 12에 도시된 바와 같이, 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)가 제 1 게이트 드라이브 IC(901a)에 공급되며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)가 제 2 게이트 드라이브 IC(901b)에 공급되며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)가 제 3 게이트 드라이브 IC(901c)에 공급된다. 그리고, 쉬프트 클럭펄스는 상기 제 1 내지 제 3 게이트 드라이브 IC(901a, 901b, 901c)에 공통으로 공급된다.
제 1 게이트 드라이브 IC(901a)는, 상기 쉬프트 클럭펄스에 따라 상기 제 1 게이트 스타트 펄스(GSP_data)를 쉬프트시키고, 이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)를 게이트 출력신호에 따라 출력한다. 이 제 1 게이트 출력신호(GOE_data)에 의해 제어되어 출력된 신호가 스캔펄스이다. 즉, 상기 제 1 게이트 드라이브 IC(901a)에 구비된 각 스테이지는 매 클럭펄스의 상승에지마다 상기 제 1 게이트 스타트 펄스(GSP_data)를 쉬프트시키고, 이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)를 각 게이트 라인(GL1 내지 GL8)에 스캔펄스로서 공급한다.
예를 들어, 제 1 게이트 드라이브 IC(901a)에 구비된 제 1 스테이지는 상기 제 1 게이트 스타트 펄스(GSP_data)를 가장 처음으로 공급받고, 이를 첫 번째 게이 트 쉬프트 클럭(GSC)의 상승에지에 상기 제 1 게이트 스타트 펄스(GSP_data)를 쉬프트시킨다. 그리고, 이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)(이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)는 상기 제 1 스테이지에 공급된 제 1 게이트 스타트 펄스(GSP_data)보다 위상지연되어 출력된다.)를 제 1 게이트 라인에 공급함과 아울러, 제 2 스테이지에 스타트 펄스로서 공급한다. 여기서, 상기 제 1 스테이지는 상기 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)를 제 1 게이트 출력신호(GOE_data)의 첫 번째 오프구간(인에이블구간)에 해당하는 기간(인에이블구간)에서 출력시킨다.
그러면, 제 2 스테이지는, 상기 제 1 스테이지로부터 출력된 제 1 게이트 스타트 펄스(GSP_data)를 공급받고, 이를 두 번째 게이트 쉬프트 클럭(GSC)의 상승에지에서 쉬프트시킨다. 그리고, 이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)(이 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)는 상기 제 2 스테이지에 공급된 제 1 게이트 스타트 펄스(GSP_data)보다 위상지연되어 출력된다.)를 제 2 게이트 라인에 공급함과 아울러, 제 3 스테이지에 스타트 펄스로서 공급한다. 이러한 방식으로 나머지 스테이지들이 스캔펄스를 출력한다. 여기서, 상기 제 2 스테이지는 상기 쉬프트된 제 1 게이트 스타트 펄스(GSP_data)를 제 1 게이트 출력신호(GOE_data)의 두 번째 오프구간(인에이블구간)에 해당하는 기간(인에이블구간)에서 출력시킨다. 이와 같은 방식으로 나머지 스테이지들이 스캔펄스를 출력한다.
한편, 네 번째 게이트 쉬프트 클럭(GSC)이 출력된 후, 몇 기간동안은 더 이상 게이트 쉬프트 클럭(GSC)이 출력되지 않는 블랙표시 기간(Tb)이 존재한다. 따라 서, 상기 블랙표시 기간(Tb)이 시작될 때까지, 제 1 게이트 드라이브 IC(901a)에 구비된 제 1 내지 제 4 스테이지가 제 1 내지 제 4 스캔펄스를 출력한다. 즉, 상기 블랙표시 기간(Tb)이 시작될 때까지 제 1 내지 제 4 게이트 라인(GL1 내지 GL4)이 순차적으로 구동된다. 이에 따라, 제 1 게이트 라인에 접속된 화소(PXL)들, 제 2 게이트 라인에 접속된 화소(PXL)들, 제 3 게이트 라인에 접속된 화소(PXL)들, 및 제 4 게이트 라인에 접속된 화소(PXL)들이, 순차적으로 화상 데이터를 공급받는다.
한편, 상기 제 1 게이트 스타트 펄스(GSP_data), 제 1 게이트 출력신호(GOE_data), 및 게이트 쉬프트 클럭(GSC)이 상기 제 1 게이트 드라이브 IC(901a)에 공급될 때, 제 2 게이트 드라이브 IC(901b)에는 제 2 게이트 스타트 펄스(GSP_black), 제 2 게이트 출력신호(GOE_black), 및 게이트 쉬프트 클럭(GSC)이 공급된다. 이 제 2 게이트 스타트 펄스(GSP_black)는 제 2 게이트 드라이브 IC(901b)에 구비된 제 1 스테이지에 공급된다. 그러면, 상기 제 2 게이트 드라이브 IC(901b)에 구비된 각 스테이지가 상기 제 2 게이트 스타트 펄스(GSP_black)를 상기 게이트 쉬프트 클럭(GSC)에 따라 쉬프트시키고, 이 쉬프트된 제 2 게이트 스타트 펄스(GSP_black)를 제 2 게이트 출력신호(GOE_black)에 따라 출력한다. 이 제 2 게이트 드라이브 IC(901b)에 구비된 각 스테이지도, 상술한 제 1 게이트 드라이브 IC(901a)의 그것과 동일하게 동작한다.
단, 상기 제 1 게이트 드라이브 IC(901a)에 구비된 제 1 스테이지에 공급되는 제 2 게이트 스타트 펄스(GSP_black)는, 도 10에 도시된 바와 같이, 상기 제 1 게이트 스타트 펄스(GSP_data)의 펄스폭보다 약 4배정도 크다. 즉, 상기 제 1 게이 트 스타트 펄스(GSP_data)는, 상기 게이트 쉬프트 클럭(GSC)이 네 번째까지 출력되는 동안, 계속해서 온상태를 유지하고 있다. 따라서, 도 10에 도시된 바와 같이, 상기 제 2 게이트 스타트 펄스(GSP_black)가 상기 게이트 쉬프트 클럭(GSC)에 의해 쉬프트될 때, 상기 각 쉬프트된 제 2 게이트 스타트 펄스들(GSP_black1, GSP_black2, GSP_black3, GSP_black4)은 공통적으로 중첩하는 구간(110)을 갖는다. 도 10에 도시된 각 쉬프트된 제 2 게이트 스타트 펄스들(GSP_black1, GSP_black2, GSP_black3, GSP_black4)은, 제 2 게이트 드라이브 IC(901b)에 구비된 제 1 내지 제 4 스테이지로부터 출력될 스캔펄스에 해당한다.
여기서, 상기 제 2 게이트 드라이브 IC(901b)에 구비된 제 1 내지 제 4 스테이지는 상기 각 쉬프트된 제 2 게이트 스타트 펄스(GSP_black)를 제 9 내지 제 12 스캔펄스(Vg9 내지 Vg12)로서 출력해야 하는데, 이때 상기 제 2 게이트 출력신호(GOE_black)가 화상표시 기간(Tr)동안 온상태를 유지하고 상기 블랙표시 기간(Tb)에만 오프상태를 유지하기 때문에(구체적으로 상기 블랙표시 기간(Tb)중 상기 중첩되는 구간(110)에 해당하는 기간(To)에만 오프상태를 유지하기 때문에), 상기 제 2 게이트 드라이브 IC(901b)에 구비된 제 1 내지 제 4 스테이지로부터의 제 2 게이트 스타트 펄스(GSP_black)는 상기 블랙표시 기간(Tb)에만 출력된다. 따라서, 상기 제 1 내지 제 4 스테이지의 각 제 2 게이트 스타트 펄스(GSP_black)는, 상기 블랙표시 기간(Tb)에 제 9 내지 제 12 스캔펄스(Vg9_black 내지 Vg12_black)로서 출력된다. 이때, 상기 제 9 내지 제 12 스캔펄스(Vg9_black 내지 Vg12_black)는 상기 제 2 게이트 출력신호(GOE_black)의 오프기간(인에이블기간), 즉 블랙표시 기간(Tb)에 동 시에 출력되므로, 상기 제 9 내지 제 12 스캔펄스(Vg9_black 내지 Vg12_black)는 제 9 내지 제 12 게이트 라인(GL9 내지 GL12)에 동시에 공급된다. 따라서, 상기 제 9 게이트 라인(GL9)에 접속된 화소(PXL)들, 제 10 게이트 라인(GL10)에 접속된 화소(PXL)들, 제 11 게이트 라인(GL11)에 접속된 화소(PXL)들, 및 제 12 게이트 라인(GL12)에 접속된 화소(PXL)들은 모두 동시에 블랙 데이터를 공급받는다. 그리고, 이 화소(PXL)들은 블랙 화면을 표시한다.
한편, 상기 제 1 및 제 2 게이트 드라이브 IC(901a, 901b)가 상술한 바와 같이 동작할 때, 제 3 게이트 드라이브 IC(901c)는 제 3 게이트 스타트 펄스(GSP_hold), 제 3 게이트 출력신호(GOE_hold), 및 게이트 쉬프트 클럭(GSC)을 공급받는다.
도 10에 도시된 바와 같이, 상기 제 3 게이트 스타트 펄스(GSP_hold)는 오프상태를 유지하고, 제 3 게이트 출력신호(GOE_hold)는 온상태이므로, 상기 제 3 게이트 드라이브 IC(901c)로부터는 어떠한 출력도 없다. 따라서, 상기 제 3 게이트 드라이브 IC(901c)에 접속된 제 17 내지 제 24 게이트 라인(GL17 내지 GL24)은 모두 구동되지 않는다. 결국, 상기 제 17 게이트 라인에 접속된 화소(PXL)들 내지 상기 제 24 게이트 라인(GL24)에 접속된 화소(PXL)들은 모두 제 n-1 프레임의 화상을 그대로 유지한다.
이후, 상기 블랙표시 기간(Tb)이 완료되면, 상기 게이트 쉬프트 클럭(GSC)이 다시 출력되면서. 다시 화상표시 기간(Tr)이 반복된다. 이 화상표시 기간(Tr), 즉 두 번째 화상표시 기간(Tr)에는 상기 제 1 게이트 드라이브 IC(901a)에 구비된 제 5 내지 제 8 스테이지가 제 5 내지 제 8 스캔펄스를 순차적으로 출력하여 제 5 내지 제 8 게이트 라인(GL5 내지 GL8)에 순차적으로 공급한다. 따라서, 상기 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)에 접속된 화소(PXL)들이 모두 화상 데이터에 대응하는 화상을 표시한다.
그리고, 상기 두 번째 화상표시 기간(Tr) 이후의 두 번째 블랙표시 기간(Tb)에는 상기 제 2 게이트 드라이브 IC(901b)에 구비된 제 13 내지 제 16 스테이지가 제 13 내지 제 16 스캔펄스를 동시에 출력하여 상기 제 13 내지 제 16 게이트 라인(GL13 내지 GL16)을 동시에 구동한다. 따라서, 상기 제 13 내지 제 16 게이트 라인(GL13 내지 GL16)에 접속된 화소(PXL)들이 동시에 블랙 데이터를 공급받아 블랙 화면을 표시한다.
그리고, 상기 두 번째 화상표시 기간(Tr) 및 두 번째 블랙표시 기간(Tb)동안에도, 상기 제 3 게이트 스타트 펄스(GSP_hold)는 오프상태를 유지하고, 상기 제 3 게이트 출력신호(GOE_hold)는 온상태를 유지하므로, 상기 두 번째 화상표시 기간(Tr) 및 두 번째 블랙표시 기간(Tb)동안에도 상기 제 3 게이트 드라이브 IC(901c)에 구비된 제 17 내지 제 24 스테이지는 어떠한 출력도 발생시키지 않는다. 따라서, 제 17 내지 제 24 게이트 라인(GL17 내지 GL24)에 접속된 화소(PXL)들은 모두 제 n-1 프레임의 화상 데이터에 대한 화상을 유지한다.
결국, 도 13에 도시된 바와 같이, 상기 제 1 서브 프레임동안 상기 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)이 순차적으로 구동되므로, 이 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)에 접속된 화소(PXL)들은 제 n 프레임의 제 1 서브 프레 임에 공급되는 화상 데이터에 대한 화상을 표시한다. 그리고, 상기 제 1 서브 프레임동안, 제 9 내지 제 12 게이트 라인(GL9 내지 GL12)이 동시에 구동되고 이후 제 13 내지 제 16 게이트 라인(GL13 내지 GL16)이 동시에 구동되므로 이 제 9 내지 제 12 게이트 라인(GL9 내지 GL12)에 접속된 화소(PXL)들은 제 n-1 프레임에 유지하고 있던 화상을 지우고, 제 n 프레임에 공급되는 블랙 데이터를 공급받아 블랙 화면을 표시한다.
이와 같은 동작으로, 제 n 프레임의 1/3 기간에 해당하는 제 1 서브 프레임의 동작이 완료된다.
이후, 제 2 서브 프레임의 동작을 설명하면 다음과 같다.
도 14는 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면이고, 도 15는 도 14에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면이다.
제 n 프레임의 제 2 서브 프레임동안에는, 도 14에 도시된 바와 같이, 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)가 제 2 게이트 드라이브 IC(901b)에 공급되며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)가 제 3 게이트 드라이브 IC(901c)에 공급되며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 3 게이트 출력신호(GOE_hold)가 제 1 게이트 드라이브 IC(901a)에 공급된다. 그리고, 게이트 쉬프트 클럭펄스(GSC)는 상기 제 1 내지 제 3 게이트 드라이브 IC(901a, 901b, 901c)에 공통으로 공급된다.
따라서, 상기 제 2 서브 프레임동안, 상기 제 1 게이트 드라이브 IC(901a)가 제 1 서브 프레임동안의 제 3 게이트 드라이브 IC(901c)와 동일하게 동작한다. 또한, 상기 제 2 서브 프레임동안 상기 제 2 게이트 드라이브 IC(901b)가 상기 제 1 서브 프레임동안의 제 1 게이트 드라이브 IC(901a)와 동일하게 동작한다. 또한, 상기 제 2 서브 프레임동안 상기 제 3 게이트 드라이브 IC(901c)가 상기 제 1 서브 프레임동안의 제 2 게이트 드라이브 IC(901b)와 동일하게 동작한다.
이에 따라, 도 15에 도시된 바와 같이, 상기 제 2 서브 프레임동안, 상기 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)에 접속된 화소(PXL)들은 제 n 프레임의 상기 제 1 서브 프레임에 인가되었던 화상 데이터에 대한 화상을 유지한다. 그리고, 상기 제 9 내지 제 16 게이트 라인(GL9 내지 GL16)에 접속된 화소(PXL)들은 제 n 프레임의 제 2 서브 프레임에 공급되는 화상 데이터에 대한 화상을 표시한다. 그리고, 상기 제 17 내지 제 24 게이트 라인(GL17 내지 GL24)에 접속된 화소(PXL)들은 제 n-1 프레임에 공급되었던 화상을 지우고, 상기 제 n 프레임의 제 2 서브 프레임에 공급되는 블랙 데이터에 대한 블랙 화상을 표시하게 된다.
이와 같은 동작으로, 제 n 프레임의 2/3 기간에 해당하는 제 2 서브 프레임의 동작이 완료된다.
이후, 제 3 서브 프레임의 동작을 설명하면 다음과 같다.
도 16은 제 1 서브 프레임의 각 게이트 드라이브 IC의 동작을 설명하기 위한 도면이고, 도 17은 도 16에 도시된 각 게이트 드라이브 IC의 동작에 따라 액정패널에 나타나는 화면을 설명하기 위한 도면이다.
제 n 프레임의 제 3 서브 프레임동안에는, 도 16에 도시된 바와 같이, 제 1 게이트 스타트 펄스(GSP_data) 및 제 1 게이트 출력신호(GOE_data)가 제 3 게이트 드라이브 IC(901c)에 공급되며, 제 2 게이트 스타트 펄스(GSP_black) 및 제 2 게이트 출력신호(GOE_black)가 제 1 게이트 드라이브 IC(901a)에 공급되며, 제 3 게이트 스타트 펄스(GSP_hold) 및 제 2 게이트 출력신호(GOE_black)가 제 1 게이트 드라이브 IC(901a)에 공급된다. 그리고, 쉬프트 클럭펄스는 상기 제 1 내지 제 3 게이트 드라이브 IC(901a, 901b, 901c)에 공통으로 공급된다.
따라서, 상기 제 3 서브 프레임동안, 상기 제 1 게이트 드라이브 IC(901a)가 제 1 서브 프레임동안의 제 2 게이트 드라이브 IC(901b)와 동일하게 동작한다. 또한, 상기 제 3 서브 프레임동안 상기 제 2 게이트 드라이브 IC(901b)가 상기 제 1 서브 프레임동안의 제 3 게이트 드라이브 IC(901c)와 동일하게 동작한다. 또한, 상기 제 3 서브 프레임동안 상기 제 3 게이트 드라이브 IC(901c)가 상기 제 1 서브 프레임동안의 제 1 게이트 드라이브 IC(901a)와 동일하게 동작한다.
이에 따라, 도 17에 도시된 바와 같이, 상기 제 3 서브 프레임동안, 상기 제 1 내지 제 8 게이트 라인(GL1 내지 GL8)에 접속된 화소(PXL)들은 제 n 프레임의 상기 제 2 서브 프레임동안 유지하고 있던 화상 데이터에 대한 화상을 지우고, 제 n 프레임의 제 3 서브 프레임동안에 인가되는 블랙 데이터에 대한 블랙 화상을 표시한다.
그리고, 상기 제 9 내지 제 16 게이트 라인(GL9 내지 GL16)에 접속된 화소(PXL)들은 제 n 프레임의 제 2 서브 프레임에 공급되었던 화상 데이터에 대한 화상을 유지한다. 그리고, 상기 제 17 내지 제 24 게이트 라인(GL17 내지 GL24)에 접속 된 화소(PXL)들은 제 n 프레임의 제 3 서브 프레임에 공급되는 화상 데이터에 대한 화상을 표시한다.
이와 같은 동작으로, 제 n 프레임의 3/3 기간에 해당하는 제 3 서브 프레임의 동작이 완료된다.
이와 같이 하여 제 n 프레임이 완료되면, 제 n+1 프레임이 시작된다. 이 제 n+1 프레임 역시 상술한 제 n 프레임의 동작과 동일하다.
이와 같이 본 발명의 액정표시장치는, 매 프레임의 1/3 기간마다 블랙 데이터를 공급함으로써 액정표시장치의 블러링현상을 제거한다.
한편, 본 발명의 액정표시장치에서, 상기 게이트 드라이브 IC들을 3개를 사용하여 설명하였지만, 이와 같은 구동방법은 2개 이상의 게이트 드라이브 IC를 구비한 액정표시장치에도 적용할 수 있다.
또한, 본 발명의 액정표시장치에서, 상기 화상 데이터를 공급하는 기간동안 4개의 게이트 라인들(GL1 내지 GLn)을 순차적으로 구동하고, 블랙 데이터가 공급되는 기간동안 4개의 게이트 라인들(GL1 내지 GLn)을 동시에 구동하는 것을 예로 들어 설명하였지만, 5개 이상의 게이트 라인들(GL1 내지 GLn)을 순차 구동함과 아울러 동시에 구동하여도 무방하다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시장치에는 다음과 같은 효과가 있다.
본 발명에 따른 액정표시장치는, 한 프레임을 3개 이상의 서브 프레임으로 구분하고, 매 서브 프레임마다 액정패널의 각 영역에 순차적으로 블랙화면을 표시함으로써, 블러링현상을 제거할 수 있다.

Claims (6)

  1. 서로 교차하는 다수개의 게이트 라인들 및 데이터 라인들을 구비하며, 표시부가 적어도 제 1 내지 제 3 영역으로 구분된 액정패널;
    하나의 프레임을 적어도 제 1 내지 제 3 서브 프레임으로 나누고, 제 1 서브 프레임의 화상표시 기간에 제 1 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 1 서브 프레임의 블랙표시 기간에 제 2 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하며,
    제 2 서브 프레임의 화상표시 기간에 상기 제 2 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 순차적으로 공급하고, 제 2 서브 프레임의 블랙표시 기간에 상기 제 3 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하며,
    제 3 서브 프레임의 화상표시 기간에 상기 제 3 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 3 서브 프레임의 블랙표시 기간에 상기 제 1 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 게이트 드라이버; 및,
    상기 화상표시 기간에 화상 데이터를 상기 데이터 라인에 공급하며, 상기 블랙표시 기간에 블랙 데이터를 상기 데이터 라인에 공급하는 데이터 드라이버를 포함하여 구성됨을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 게이트 드라이버는,
    상기 게이트 라인들에 스캔펄스를 공급하는, 적어도 제 1 내지 제 3 게이트 드라이브 IC를 포함하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 제 1 게이트 드라이브 IC는 상기 제 1 영역의 게이트 라인들을 구동하며, 상기 제 2 게이트 드라이브 IC는 상기 제 2 영역의 게이트 라인들을 구동하며, 상기 제 3 게이트 드라이브 IC는 상기 제 3 영역의 게이트 라인들을 구동하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 게이트 드라이버 및 데이터 드라이버를 제어하기 위한 타이밍 콘트롤러를 더 포함하며,
    상기 타이밍 콘트롤러는,
    서로 다른 펄스폭을 갖는 제 1 및 제 2 게이트 스타트 펄스;
    상기 매 서브 프레임의 화상표시 기간에 출력되어, 상기 제 1 및 제 2 게이트 스타트 펄스를 쉬프트시키기 위한 게이트 쉬프트 클럭;
    상기 매 서브 프레임의 화상표시 기간만에 오프상태를 유지하여, 상기 쉬프트된 제 1 게이트 스타트 펄스들이 상기 화상표시 기간동안에만 순차적으로 스캔펄 스로서 출력되도록 제어하는 제 1 게이트 출력신호;
    상기 매 서브 프레임의 블랙 표시기간에 오프상태를 유지하여, 상기 쉬프트된 제 2 게이트 스타트 펄스들이 상기 블랙표시 기간동안에만 동시에 스캔펄스로서 출력되도록 제어하는 제 2 게이트 출력신호;
    상기 매 서브 프레임동안 오프상태를 유지하는 제 3 게이트 스타트 펄스; 및,
    상기 매 서브 프레임동안 온상태를 유지하여 상기 제 3 게이트 스타트 펄스의 출력을 차단하는 상기 제 3 게이트 출력신호를 포함하는 게이트 제어신호를 생성하여 상기 제 1 내지 제 3 게이트 드라이브 IC에 공급하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 타이밍 콘트롤러는,
    상기 제 1 서브 프레임동안, 상기 제 1 게이트 스타트 펄스, 상기 제 1 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 제 1 게이트 드라이브 IC에 공급하며, 또한 상기 제 2 게이트 스타트 펄스, 상기 제 2 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 2 게이트 드라이브 IC에 공급하며, 또한 상기 제 3 게이트 스타트 펄스, 상기 제 3 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 3 게이트 드라이브 IC에 공급하며,
    상기 제 2 서브 프레임동안, 상기 제 1 게이트 스타트 펄스, 상기 제 1 게이 트 출력신호, 및 상기 게이트 쉬프트 클럭을 제 2 게이트 드라이브 IC에 공급하며, 또한 상기 제 2 게이트 스타트 펄스, 상기 제 2 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 3 게이트 드라이브 IC에 공급하며, 또한 상기 제 3 게이트 스타트 펄스, 상기 제 3 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 1 게이트 드라이브 IC에 공급하며,
    상기 제 3 서브 프레임동안, 상기 제 1 게이트 스타트 펄스, 상기 제 1 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 제 3 게이트 드라이브 IC에 공급하며, 또한 상기 제 2 게이트 스타트 펄스, 상기 제 2 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 1 게이트 드라이브 IC에 공급하며, 또한 상기 제 3 게이트 스타트 펄스, 상기 제 3 게이트 출력신호, 및 상기 게이트 쉬프트 클럭을 상기 제 2 게이트 드라이브 IC에 공급하는 것을 특징으로 하는 액정표시장치.
  6. 서로 교차하는 다수개의 게이트 라인들 및 데이터 라인들을 구비하며, 표시부가 적어도 제 1 내지 제 3 영역으로 구분된 액정패널을 포함하는 액정표시장치의 구동방법에 있어서,
    하나의 프레임을 적어도 제 1 내지 제 3 서브 프레임으로 나누고, 제 1 서브 프레임의 화상표시 기간에 제 1 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 1 서브 프레임의 블랙표시 기간에 제 2 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계;
    제 2 서브 프레임의 화상표시 기간에 상기 제 2 영역의 게이트 라인들에 순 차적으로 온 상태의 스캔펄스를 순차적으로 공급하고, 제 2 서브 프레임의 블랙표시 기간에 상기 제 3 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계;
    제 3 서브 프레임의 화상표시 기간에 상기 제 3 영역의 게이트 라인들에 순차적으로 온 상태의 스캔펄스를 공급하고, 제 3 서브 프레임의 블랙표시 기간에 상기 제 1 영역의 게이트 라인들에 동시에 온 상태의 스캔펄스를 공급하는 단계; 및,
    상기 화상표시 기간에 화상 데이터를 상기 데이터 라인에 공급하고, 상기 블랙표시 기간에 블랙 데이터를 상기 데이터 라인에 공급하는 단계를 포함하여 이루어짐을 특징으로 하는 액정표시장치의 구동방법.
KR1020050057578A 2005-06-30 2005-06-30 액정표시장치 및 이의 구동방법 KR20070002188A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050057578A KR20070002188A (ko) 2005-06-30 2005-06-30 액정표시장치 및 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050057578A KR20070002188A (ko) 2005-06-30 2005-06-30 액정표시장치 및 이의 구동방법

Publications (1)

Publication Number Publication Date
KR20070002188A true KR20070002188A (ko) 2007-01-05

Family

ID=37869221

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050057578A KR20070002188A (ko) 2005-06-30 2005-06-30 액정표시장치 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR20070002188A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101419225B1 (ko) * 2007-10-22 2014-07-15 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20160069053A (ko) * 2014-12-05 2016-06-16 삼성디스플레이 주식회사 디스플레이 장치
CN106448605A (zh) * 2016-11-22 2017-02-22 深圳市华星光电技术有限公司 Goa电路、显示屏及其切割方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101419225B1 (ko) * 2007-10-22 2014-07-15 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20160069053A (ko) * 2014-12-05 2016-06-16 삼성디스플레이 주식회사 디스플레이 장치
CN106448605A (zh) * 2016-11-22 2017-02-22 深圳市华星光电技术有限公司 Goa电路、显示屏及其切割方法
CN106448605B (zh) * 2016-11-22 2019-07-12 深圳市华星光电技术有限公司 Goa电路、显示屏及其切割方法

Similar Documents

Publication Publication Date Title
JP6004344B2 (ja) ホールド型画像表示システム
KR101237208B1 (ko) 데이터 공급 방법, 액정표시장치 및 그 구동 방법
US7486265B2 (en) Electro-optical device, method of driving electro-optical device, and electronic apparatus
JP2008268887A (ja) 画像表示装置
US8907883B2 (en) Active matrix type liquid crystal display device and drive method thereof
US7173595B2 (en) Display device and driving method thereof
US8605024B2 (en) Liquid crystal display device
KR100814256B1 (ko) 액정패널 구동방법
KR101301394B1 (ko) 액정표시장치와 그 구동방법
KR20040103997A (ko) 액정표시패널과 그 구동방법 및 장치
JP2003108104A (ja) 液晶表示装置及びその駆動方法
JPH11109921A (ja) 液晶表示装置における画像表示方法及び液晶表示装置
KR100778845B1 (ko) 액정표시장치의 구동방법
KR101314212B1 (ko) 스캐닝 백라이트 방식 액정표시장치 및 이의 구동방법
JP5209839B2 (ja) 表示装置
JP2001296838A (ja) 液晶表示装置
KR20070002188A (ko) 액정표시장치 및 이의 구동방법
JP2007328120A (ja) 液晶表示装置の駆動方法およびその装置
JP2006048074A (ja) 液晶表示装置
US20100309108A1 (en) Liquid crystal display device
KR100937847B1 (ko) 액정 표시 장치의 구동 방법
KR102323772B1 (ko) 액정표시장치
KR100993976B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR101066497B1 (ko) 액정표시장치
KR20170105682A (ko) 저속 구동이 가능한 표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination