KR20060132092A - 위상천이기 - Google Patents

위상천이기 Download PDF

Info

Publication number
KR20060132092A
KR20060132092A KR1020050052214A KR20050052214A KR20060132092A KR 20060132092 A KR20060132092 A KR 20060132092A KR 1020050052214 A KR1020050052214 A KR 1020050052214A KR 20050052214 A KR20050052214 A KR 20050052214A KR 20060132092 A KR20060132092 A KR 20060132092A
Authority
KR
South Korea
Prior art keywords
phase shifter
adjusted
inductor
inductance
length
Prior art date
Application number
KR1020050052214A
Other languages
English (en)
Inventor
조정훈
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020050052214A priority Critical patent/KR20060132092A/ko
Publication of KR20060132092A publication Critical patent/KR20060132092A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/18Phase-shifters
    • H01P1/184Strip line phase-shifters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/08Networks for phase shifting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/18Networks for phase shifting
    • H03H7/20Two-port phase shifters providing an adjustable phase shift
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/66Phase shifters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion

Landscapes

  • Waveguide Switches, Polarizers, And Phase Shifters (AREA)

Abstract

본 발명은 듀플렉서 격리회로상에 구현되는 위상천이기의 소형화에 관한 것으로, 본 발명에 의한 위상천이기는 사이즈가 조정되어 소정의 임피던스 수치를 가지는 분포소자; 및 상기 분포소자와 회로를 구성하고, 상기 분포소자의 사이즈에 대응하여 유도용량이 차별화됨으로써 전체 임피던스 수치를 유지시키는 집중소자를 포함하는 것을 특징으로 한다. 또한, 상기 분포소자는 마이크로스트립라인으로서 길이가 조정되고, 상기 집중소자는 인덕터로서 유도용량이 조정되며, 상기 마이크로스트립라인의 길이는 "(λ/2π)×COS-1(2π×주파수대역×인덕터 용량×전체 어드미턴스)"의 등가식에 의하여 상기 인덕터의 유도용량에 반비례적으로 조정되는 것을 특징으로 한다.
본 발명에 의하면, 다층 구조의 PCB상에서 이루어지는 부품 배치의 한계를 극복할 수 있고, 마이크로스트립라인의 길이는 감소되면서 선폭은 증가되어 특성 임피던스를 50옴 이하의 낮은 값으로 설계할 수 있으므로 부품간 임피던스 매칭 관리 및 프론트앤드모듈의 제작이 용이해지는 효과가 있다.

Description

위상천이기{Phase shifter}
도 1은 종래의 프론트앤드모듈의 내부 구성을 개략적으로 도시한 회로도.
도 2는 본 발명의 실시예에 의한 위상천이기가 적용된 프론트앤드모듈을 도시한 회로도.
도 3a는 종래의 위상천이기의 내부 구성을 간략히 도시한 회로도.
도 3b는 본 발명에 의한 위상천이기의 내부 구성을 간략히 도시한 회로도.
도 3c는 일반적인 마이크로스트립라인에서 길이, 선폭, 두께가 의미하는 변을 각각 도시한 도면.
〈도면의 주요 부분에 대한 부호의 설명〉
200: 프론트앤드모듈 210: Rx/Tx 대역통과 여파기
220: 매칭회로부 230: 듀플렉서
240: 위상천이기 242: 마이크로스트립라인
244, 246: 인덕터
본 발명은 듀플렉서 격리회로 상의 위상천이기에 관한 것이다.
이동통신기기에 대표적으로 사용되는 듀플렉서(Duplexer)는 안테나 초단에 위치하는 핵심 수동 부품으로서, 공중파 신호를 송/수신의 양대역으로 동시에 선택적으로 전달하는 주파수 필터링 소자를 의미한다.
즉, 듀플렉서는 하나의 안테나를 공유하여 송/수신 전파의 상호 간섭에 영향받지 않고 효율적으로 전파를 방사시킬수 있으므로 듀플렉서에 연결된 송신장치가 송신중이라도 수신장치도 함께 수신이 가능하도록 한다.
이러한 듀플렉서의 구성을 살펴보면 다음과 같다.
도 1은 종래의 프론트앤드모듈(100)의 내부 구성을 개략적으로 도시한 회로도이다.
도 1에 의하면, 상기 프론트앤드모듈(100)은 Tx(송신측)/Rx(수신측) 대역통과 여파기(110), 매칭회로부(120) 및 듀플렉서(130)로 구성된다.
상기 Tx/Rx 대역통과 여파기(110)는 입력된 여러 주파수 대역의 신호 성분중 원하는 주파수만 통과시키고 나머지 주파수 대역의 신호는 감쇄시키는데, 가령 PCS(Personal Communications Service; 개인휴대통신)에 이용되는 경우 상기 Tx/Rx 대역통과 여파기(110)는 1.73 GHz 내지 1.78 GHz 대역의 수신용 주파수와 1.82 GHz 내지 1.87 GHz 대역의 송신용 주파수를 처리하게 된다.
상기 매칭회로부(120)는 상기 듀플렉서(130) 및 상기 Tx/Rx 대역통과 여파기(110) 간에 전달되는 송/수신 신호의 주파수들이 가지는 임피던스 수치를 매칭시키는 기능을 수행한다.
그리고, 상기 듀플렉서(130)에 포함된 위상천이기(Phase shifter)(140)는 상 기 송/수신 주파수에 전기적 혹은 물리적으로 위상(Phase) 차이를 발생시켜 신호를 분리시키는데, 예를 들면 인덕터, 커패시터와 같은 집중소자(Lumped element)를 이용하여 전기적으로 위상차이를 발생시키거나 선로의 물리적 길이를 바꿈으로써(분포소자(Distributed element)를 이용함으로써) 위상 차이를 발생시킬 수 있다.
보통, 상기 위상천이기(140)는 마이크로스트립라인(142)을 이용하여 구현되고, DCN 대역에 이용되는 경우 50Ω의 임피던스를 유지하기 위하여 상기 마이크로스트립라인(142)은 "λ/4"를 구현하는 경우 약 43mm의 길이를 가진다. 이는 또한 약 90°의 위상차를 가진다고 해석될 수 있다.
이러한 경우, 다층 PCB(Printed Circuit Board)에 구성되는 상기 마이크로스트립라인(142)은 그 길이로 인하여 여러 번 꼬아서 배치되는 등 내층 배치에 어려움을 가지게 된다. 또한, 상기 마이크로스트립라인(142)으로 인하여 상기 듀플렉서(130)의 각 구성부와 비아홀(다층 PCB의 층간 연결 통로에 해당됨)의 배치도 어렵게 되므로 듀플렉서(130)의 크기를 소형화하기에 제약이 따른다.
따라서, 전술한 구조를 가지는 듀플렉서(130)가 CDMA(Code Division Multiple Access)용 FEM(Front End Module; 다이플렉서(Diplexer), 듀플렉서 등의 RF 핵심부품을 하나의 모듈에 구성하여 그 크기를 최소화한 복합부품)에 적용되는 경우 상기 FEM의 사이즈를 최소화하는데 큰 장애로 작용되게 된다.
또한, 전술한 바와 같이 커패시터 및 인덕터와 같은 집중소자를 이용하여 위상천이기를 구현하면 사이즈의 소형화가 가능해지는 반면, 듀플렉서 제품을 생산함에 있어 생산 공정이 추가되고 전자 부품이 많이 소요되므로 생산 비용이 증가하는 문제점이 따른다.
이에, 구성 부품을 제한적으로 사용하면서도 그 사이즈를 최소화할 수 있는 듀플렉서상의 위상천이기를 개발할 필요성이 제기되고 있다.
본 발명은 소정의 전체 임피던스 수치를 유지함에 있어서 제한된 개수의 집중소자 및 그 길이를 최소화한 분포소자를 조합적으로 이용함으로써, 부품 배치의 한계를 극복하고 소형화를 구현할 수 있는 위상천이기를 제공하는 것을 그 목적으로 한다.
또한, 본 발명은 소정의 전체 임피던스 수치를 유지함에 있어서 마이크로스트립라인 및 인덕터를 이용하고 이들의 등가식에 의하여 상기 인덕터의 유도용량 및 마이크로스트립라인의 길이가 반비례적으로 조정됨으로써 상기 마이크로스트립라인의 길이를 감소시키면서 선폭은 증가시키는 위상천이기를 제공하는 것을 다른 목적으로 한다.
상기의 목적을 달성하기 위하여, 본 발명에 의한 위상천이기는, 듀플렉서 격리회로에 있어서, 사이즈가 조정되어 소정의 임피던스 수치를 가지는 분포소자; 및 상기 분포소자와 회로를 구성하고, 상기 분포소자의 사이즈에 대응하여 유도용량이 차별화됨으로써 전체 임피던스 수치를 유지시키는 집중소자를 포함하는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 분포소자는 마이크로스트립라인으 로서 길이가 조정되는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 집중소자는 인덕터로서 유도용량이 조정되는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 마이크로스트립라인의 길이는 "(λ/2π)×COS-1(2π×주파수대역×인덕터 용량×전체 어드미턴스)"의 등가식에 의하여 상기 인덕터의 유도용량에 반비례적으로 조정되는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 마이크로스트립라인의 특성 임피던스는 "
Figure 112005032088943-PAT00001
(여기서, "Za"는 상기 조정된 마이크로스트립라인의 임피던스, "Z0"는 전체 특성 임피던스, "L"은 상기 인덕터의 유도용량"임)"의 등가식에 의하여 상기 인덕터의 유도용량에 비례적으로 조정되는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 인덕터는 다수개로 구비되어 상기 마이크로스트립라인의 양단에 직렬회로로 구성됨으로써 상기 등가식에 적용되는 것을 특징으로 한다.
또한, 본 발명에 의한 위상천이기의 상기 인덕터는 상기 등가식에 적용됨에 있어서, 유도용량 및 개수가 조합되어 상기 직렬회로로 구성되는 것을 특징으로 한다.
이하에서 첨부된 도면을 참조하여 본 발명의 실시예에 따른 위상천이기에 대하여 상세히 설명한다.
도 2는 본 발명의 실시예에 의한 위상천이기(240)가 적용된 프론트앤드모듈 (200)을 도시한 회로도이다.
도 2에 의하면, 본 발명의 실시예에 의한 위상천이기(240)가 적용된 프론트앤드모듈(200)은 Tx/Rx 대역통과 여파기(210), 매칭회로부(220) 및 송수신신호를 분리시켜주는 듀플렉서(230)로 구성되는데, 본 발명의 실시예에 의한 위상천이기(240)를 포함하는 상기 듀플렉서(230)는 DCN 대역의 주파수를 처리하고, 유전율이 4.3이며, 6 mils의 유전체 두께를 가지는 FR4 기판상에서 구현되는 것으로 한다.
상기 FR4 기판은 열경화성재료인 FR4로 제작되는 인쇄회로기판(PCB)으로서 다층구조를 가지고, 그 내층 및 표면에 다수개의 구성 부품을 실장시키고 있다.
이러한 구조를 가지는 상기 듀플렉서(230)는 상기 유전체에 따라 내부 전자기파의 반응을 가지므로 SAW(Surface Acoutic Wave; 표면탄성파) 듀플렉서라고 불리기도 한다.
본 발명에 의한 위상천이기(240)는 사이즈가 조정되어 소정의 임피던스 수치("특성 임피던스"라 한다)를 가지는 분포소자 및 상기 분포소자와 회로를 구성하고, 상기 분포소자의 사이즈에 대응하여 유도용량이 차별화됨으로써 전체 특성 임피던스 수치를 유지시키는 집중소자로 구성되는데, 여기서, 전체 특성 임피던스란 가령, DCN 대역의 주파수를 일정한 위상(90°)으로 천이시키기 위하여 일정하게 유지되는 임피던스 수치를 의미한다.
본 발명의 실시예에 따른 위상천이기(240)에서 상기 분포소자로는 마이크로스트립라인(242)이 사용되고, 상기 집중소자로는 인덕터(244, 246)가 사용되는 것으로 한다.
즉, 본 발명의 실시예에 따른 위상천이기(240)는 도 1을 참조하여 언급한 종래의 위상천이기(140)에 비하여 길이가 짧아진 마이크로스트립라인(242)과 두 개의 인덕터(244, 246)를 더 구비하고 있다.
이하에서 첨부된 도면을 참조하여 본 발명에 의한 위상천이기(240)에 대하여 상세히 설명하기로 한다.
도 3a는 종래의 위상천이기(140)의 내부 구성을 간략히 도시한 회로도이고, 도 3b는 본 발명에 의한 위상천이기(240)의 내부 구성을 간략히 도시한 회로도이다. 또한, 도 3c는 일반적인 마이크로스트립라인에서 길이, 선폭, 두께가 의미하는 변을 각각 도시한 도면이다.
도 3a에 도시된 종래의 위상천이기(140)는 "50Ω"의 임피던스(Z0)를 형성하기 위하여 "λ/4"의 길이(L0)를 가지는 마이크로스트립라인(142)으로 구현된다.
여기서, 상기 위상천이기(140)가 836 MHz의 주파수 신호를 처리한다고 가정하면, 상기 "λ"는 약 172mm의 수치를 가지게 되고 따라서 상기 마이크로스트립라인(142)은 약 43 mm의 길이(a; 도 3c 참조)와 60μm의 선폭(b; 도 3c 참조)으로 구현된다(참고로, 보통 마이크로스트립라인에서 두께 수치는 고려되지 않는다).
이는 상기 마이크로스트립라인(142)에 의하여 송/수신 주파수간에 약 90°의 위상차(θ0)가 생김을 의미한다.
이에 반하여, 도 3b에 의하면 본 발명에 의한 위상천이기(240)는 전술한 바와 같이 직렬회로를 구성하는 두 개의 인덕터(244, 246) 및 길이가 짧게 조정된 마 이크로스트립라인(242)이 구비되는데, 이들의 조합을 통하여 종래의 위상천이기(140)에 비하여 상기 마이크로스트립라인(242)은 그 길이가 약 1/2로 줄어든다.
상기 인덕터(244, 246)는 경우에 따라 다양한 유도용량 수치와 개수로 구비될 수 있다.
따라서, 최소 개수의 인덕터(244, 246) 및 내층 배치가 용이하고 소형화에 가장 부합되는 길이의 마이크로스트립라인으로 구성되는 위상천이기(240)를 구현할 수 있게 된다.
도 3a에서 언급된 동일한 조건아래, 동일한 전체 임피던스(어드미턴스) 수치를 가지는 인덕터(244, 246)와 마이크로스트립라인(242)의 등가 회로를 구성하기 위하여 회로를 수치해석하면 다음과 같다.
cos (β×l) = ω×L×Ya×sin(β×l)
여기서, β= 2π/λ, l = 본 발명에 의한 마이크로스트립라인(242)의 길이,
ω= 2π×f(:처리되는 신호의 주파수 대역)
L = 상기 인덕터(244, 246)의 유도 용량, Ya = 도 3b에 도시된 마이크로스트립라인(242)의 어드미턴스를 의미한다.
Ya×sin(β×l) = Y0 = 1/50Ω
여기서, Y0 = 도 3a에 도시된 마이크로스트립라인(142)이 가지는 어드미턴스 수치를 의미한다.
상기 수식 2를 상기 수식 1에 대입하면, 다음의 수식 3이 도출된다.
cos (β×l) = ω×L×Y0
최종적으로, 수식 3은 "l = (1/ β)×cos-1(ω×L×Y0)의 등가식으로 정리된다.
여기서, 상기 인덕터(244, 246)의 용량은 6nH(헨리)이고, 상기 위상천이기는 DCN 주파수 대역의 836 MHz 주파수를 처리하는 것으로 한다.
또한, 상기 위상천이기는 유전율이 4.3이고, 전체 임피던스가 50Ω을 형성한다고 가정하면, 상기 수식 3에 의하여 상기 마이크로스트립라인의 길이(l)는 "21.6 mm"로 약 절반으로 감소되었고, 길이가 줄어든 마이크로스트립라인에서의 위상각 θ는 45°로 형성됨을 확인할 수 있다.
따라서, 본 발명에 의한 위상천이기에 이용되는 상기 마이크로스트립라인의 길이는 절반 수준으로 감소되고 전체 임피던스(참고로, 임피던스와 어드미턴스는 "임피던스×어드미턴스=1"의 관계를 형성함)는 인덕터(244, 246)에 의하여 유지됨으로써 전체 부품 사이즈가 감소되므로 비아 홀 및 구성 부품의 내층 배치가 용이해진다.
또한, 본 발명에 의한 위상천이기는 마이크로스트립라인(242)의 길이(a)가 감소되는 반면(이때의 특성 임피던스는 38.8 옴으로 계산된다), 선폭(b)은 증가되 는데, 이는 마이크로스트립라인의 면적이 증가됨을 의미하며, 면적이 증가됨으로써 기판 사이에 형성되는 유전율이 커짐에 따라 특성 임피던스가 감소되게 된다.
상기 선폭의 임피던스 계산은 다음의 수식에 의하여 계산된다.
Figure 112005032088943-PAT00002
여기서, "Za"는 상기 조정된 마이크로스트립라인(242)의 임피던스를 의미하고, "Z0"는 마이크로스트립라인(142)의 특성 임피던스를 의미하며, "L"은 상기 인덕터(244, 246)의 유도용량을 의미한다.
상기 수식 4를 계산하면, 상기 조정된 마이크로스트립라인(242)의 선폭(b)은 100μm로 계산되고, 이는 도 3a에 의한 마이크로스트립라인(142)이 가지는 60μm의 선폭보다 약 40μm가 증가되었음을 알 수 있다.
즉, 상기 마이크로스트립라인(242)의 선폭(b)은 인덕터(244, 246)의 유도용량에 비례적으로 조정되는 것이다.
이상에서 예시된 바와 같이, 본 발명에 의한 위상천이기는 LTCC(Low Temperature Co-fired Ceramic; 800∼1000℃ 정도의 저온에서 세라믹과 금속의 동시 소성 방식으로 형성되는 기판) SAW 듀플렉서, HTCC(High Temperature Co-fired Ceramic)-PKG(package), CSP(Chip Size Package; 고집적화가 가능한 반도체 실장용 패키지 기판) 등에 적용됨에 있어 그 사이즈를 획기적으로 줄일 수 있게 된다.
이상에서 본 발명에 대하여 그 바람직한 실시예를 중심으로 설명하였으나 이 는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 발명의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 본 발명의 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 살펴본 바와 같이, 본 발명에 의한 위상천이기에 의하면, 그 기능을 유지하면서 구성 부품의 개수 및 사이즈를 최소화함으로써 다층 구조의 PCB상에서 이루어지는 부품 배치의 한계를 극복할 수 있는 효과가 있다.
또한, 본 발명에 의하면, 위상천이기가 적용되는 RF장치들의 최소화 및 집적화를 이룰 수 있고, 제품 사이즈의 최소화에 따른 생산 공정의 증가를 억제할 수 있으며, 구성 부품이 조합적으로 사용됨으로써 생산 비용을 절감할 수 있는 효과가 있다.
또한, 본 발명에 의하면, 마이크로스트립라인의 길이는 감소되고 선폭은 증가되어 특성 임피던스를 50옴 이하의 낮은 값으로 설계할 수 있으므로 부품간 임피던스 매칭 관리 및 프론트앤드모듈의 제작이 용이해지는 효과가 있다.

Claims (7)

  1. 듀플렉서 격리회로에 있어서,
    사이즈가 조정되어 소정의 임피던스 수치를 가지는 분포소자; 및
    상기 분포소자와 회로를 구성하고, 상기 분포소자의 사이즈에 대응하여 유도용량이 차별화됨으로써 전체 임피던스 수치를 유지시키는 집중소자를 포함하는 것을 특징으로 하는 위상천이기.
  2. 제1항에 있어서, 상기 분포소자는
    마이크로스트립라인으로서 길이가 조정되는 것을 특징으로 하는 위상천이기.
  3. 제2항에 있어서, 상기 집중소자는
    인덕터로서 유도용량이 조정되는 것을 특징으로 하는 위상천이기.
  4. 제3항에 있어서, 상기 마이크로스트립라인의 길이는
    "(λ/2π)×COS-1(2π×주파수대역×인덕터 용량×전체 어드미턴스)"
    의 등가식에 의하여 상기 인덕터의 유도용량에 반비례적으로 조정되는 것을 특징으로 하는 위상천이기.
  5. 제4항에 있어서, 상기 마이크로스트립라인의 특성 임피던스는
    "
    Figure 112005032088943-PAT00003
    (여기서, "Za"는 상기 조정된 마이크로스트립라인의 임피던스, "Z0"는 전체 특성 임피던스, "L"은 상기 인덕터의 유도용량"임)"의 등가식에 의하여 상기 인덕터의 유도용량에 비례적으로 조정되는 것을 특징으로 하는 위상천이기.
  6. 제4항에 있어서, 상기 인덕터는
    다수개로 구비되어 상기 마이크로스트립라인의 양단에 직렬회로로 구성됨으로써 상기 등가식에 적용되는 것을 특징으로 하는 위상천이기.
  7. 제6항에 있어서, 상기 인덕터는
    상기 등가식에 적용됨에 있어서, 유도용량 및 개수가 조합되어 상기 직렬회로로 구성되는 것을 특징으로 하는 위상천이기.
KR1020050052214A 2005-06-17 2005-06-17 위상천이기 KR20060132092A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050052214A KR20060132092A (ko) 2005-06-17 2005-06-17 위상천이기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050052214A KR20060132092A (ko) 2005-06-17 2005-06-17 위상천이기

Publications (1)

Publication Number Publication Date
KR20060132092A true KR20060132092A (ko) 2006-12-21

Family

ID=37811710

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050052214A KR20060132092A (ko) 2005-06-17 2005-06-17 위상천이기

Country Status (1)

Country Link
KR (1) KR20060132092A (ko)

Similar Documents

Publication Publication Date Title
US7463196B2 (en) Antenna
US6838956B2 (en) Packaging methodology for duplexers using FBARs
US7565116B2 (en) High frequency module
CN103187603B (zh) 一种基于磁电耦合抵消技术的宽阻带ltcc带通滤波器
CN210137012U (zh) 无线通信设备
US20010030588A1 (en) Radio filter of combline structure with capacitor compensation circuit
JPH0758506A (ja) Lc型誘電体フィルタ、およびこれを用いた空中線共用器
US9407014B2 (en) Antenna device
KR20040077915A (ko) 신호 처리 방법, 송신기 및 수신기 모듈, 기판 및 가전 제품
US5864265A (en) Bandstop filter module with shunt zero
US6856213B2 (en) High frequency composite switch module
US7262677B2 (en) Frequency filtering circuit for wireless communication devices
US20210135695A1 (en) Radio frequency module and communication device
JP2004201263A (ja) 高周波複合部品
KR100737073B1 (ko) Rf통신모듈의 기판 구조
US20150080050A1 (en) Composite module
KR101103971B1 (ko) 위상천이기
KR20060132092A (ko) 위상천이기
KR100700967B1 (ko) 이동 통신 단말기의 프런트 엔드 모듈
US10382086B2 (en) High-frequency switch module
US7389090B1 (en) Diplexer circuit for wireless communication devices
US9392704B2 (en) Method of producing resonant patterns adapted to the implementation of RF passive functions
KR100714598B1 (ko) 방향성 커플러 및 이를 구비한 복합소자
KR100431939B1 (ko) 일체형 이중밴드 듀플렉서
KR100574533B1 (ko) Fem 칩 제조방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination