KR20060079723A - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
KR20060079723A
KR20060079723A KR1020050000185A KR20050000185A KR20060079723A KR 20060079723 A KR20060079723 A KR 20060079723A KR 1020050000185 A KR1020050000185 A KR 1020050000185A KR 20050000185 A KR20050000185 A KR 20050000185A KR 20060079723 A KR20060079723 A KR 20060079723A
Authority
KR
South Korea
Prior art keywords
liquid crystal
lines
repair
data
static electricity
Prior art date
Application number
KR1020050000185A
Other languages
Korean (ko)
Inventor
안순일
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050000185A priority Critical patent/KR20060079723A/en
Publication of KR20060079723A publication Critical patent/KR20060079723A/en

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D29/00Independent underground or underwater structures; Retaining walls
    • E02D29/02Retaining or protecting walls
    • E02D29/025Retaining or protecting walls made up of similar modular elements stacked without mortar
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02BHYDRAULIC ENGINEERING
    • E02B3/00Engineering works in connection with control or use of streams, rivers, coasts, or other marine sites; Sealings or joints for engineering works in general
    • E02B3/04Structures or apparatus for, or methods of, protecting banks, coasts, or harbours
    • E02B3/12Revetment of banks, dams, watercourses, or the like, e.g. the sea-floor
    • E02B3/14Preformed blocks or slabs for forming essentially continuous surfaces; Arrangements thereof
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D29/00Independent underground or underwater structures; Retaining walls
    • E02D29/02Retaining or protecting walls
    • E02D29/0258Retaining or protecting walls characterised by constructional features
    • E02D29/0266Retaining or protecting walls characterised by constructional features made up of preformed elements
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D2600/00Miscellaneous
    • E02D2600/20Miscellaneous comprising details of connection between elements

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Environmental & Geological Engineering (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • General Life Sciences & Earth Sciences (AREA)
  • Mining & Mineral Resources (AREA)
  • Paleontology (AREA)
  • Ocean & Marine Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device.

행렬 형태로 배치되어 있는 복수의 화소와 이에 연결되어 있는 게이트선 및 데이터선의 대부분이 형성되어 있는 표시 영역과 그 바깥의 주변 영역을 포함하는 액정 표시판 조립체, 상기 표시 영역을 따라 고리 모양으로 상기 주변 영역에 형성되어 있는 제1 및 제2 수리선, 상기 액정 표시판 조립체의 하단부에 위치하는 상기 제1 및 제2 수리선의 위쪽과 아래쪽에 각각 배치되어 있는 제1 및 제2 배선, 상기 제1 및 제2 수리선과 상기 제1 및 제2 배선과 교차하는 제3 배선, 그리고 상기 제2 배선과 교차하는 금속편을 포함하고, 상기 제1 배선과 제3 배선은 단락되어 있다.A liquid crystal panel assembly comprising a display area in which a plurality of pixels arranged in a matrix, a gate line and a data line connected thereto are formed, and a peripheral area outside thereof, and the peripheral area in a ring shape along the display area. First and second repair lines formed on the first and second repair lines disposed above and below the first and second repair lines positioned at a lower end of the liquid crystal panel assembly, and the first and second lines. And a repair wire, a third wiring crossing the first and second wirings, and a metal piece crossing the second wiring, wherein the first wiring and the third wiring are shorted.

이러한 방식으로, 정전기가 유입되는 경로에서 정전기를 확산 또는 약화시켜 표시 영역 내로 정전기가 침투하지 못하게 하여 게이트선과 데이터선과 같은 표시 신호선과 화소의 스위칭 소자를 정전기로부터 보호할 수 있다.In this manner, the static electricity can be diffused or weakened in the path through which static electricity flows to prevent static electricity from penetrating into the display area, thereby protecting the display element lines such as the gate lines and the data lines and the switching elements of the pixels from static electricity.

액정표시장치, 수리선, 정전기, 단락점, 쇼팅바, LCD, repair line, static electricity, short circuit, shorting bar,

Description

액정 표시 장치 {LIQUID CRYSTAL DISPLAY}Liquid crystal display {LIQUID CRYSTAL DISPLAY}

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.2 is an equivalent circuit diagram of one pixel of a liquid crystal display according to an exemplary embodiment of the present invention.

도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 개략도이다.3 is a schematic diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 4는 도 3에 도시한 액정 표시 장치의 일부를 확대하여 나타낸 도면이다.FIG. 4 is an enlarged view of a portion of the liquid crystal display shown in FIG. 3.

본 발명은 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device.

일반적인 액정 표시 장치(liquid crystal display, LCD)는 화소 전극 및 공통 전극이 구비된 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 화소 전극은 행렬의 형태로 배열되어 있고 박막 트랜지스터(TFT) 등 스위칭 소자에 연결되어 한 행씩 차례로 데이터 전압을 인가 받는다. 공통 전극은 표시판의 전면에 걸쳐 형성되어 있으며 공통 전압을 인가 받는다. 화소 전극과 공통 전극 및 그 사이의 액정층은 회로적으로 볼 때 액정 축전기를 이루며, 액정 축전기는 이에 연결된 스위칭 소자와 함께 화소를 이루 는 기본 단위가 된다.A typical liquid crystal display (LCD) includes two display panels provided with pixel electrodes and a common electrode, and a liquid crystal layer having dielectric anisotropy interposed therebetween. The pixel electrodes are arranged in a matrix and connected to switching elements such as thin film transistors (TFTs) to receive data voltages one by one in sequence. The common electrode is formed over the entire surface of the display panel and receives a common voltage. The pixel electrode, the common electrode, and the liquid crystal layer therebetween form a liquid crystal capacitor, and the liquid crystal capacitor becomes a basic unit forming a pixel together with a switching element connected thereto.

이러한 액정 표시 장치에서는 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. 이때, 액정층에 한 방향의 전계가 오랫동안 인가됨으로써 발생하는 열화 현상을 방지하기 위하여 프레임별로, 행별로, 또는 화소별로 공통 전압에 대한 데이터 전압의 극성을 반전시킨다.In such a liquid crystal display, a voltage is applied to two electrodes to generate an electric field in the liquid crystal layer, and the intensity of the electric field is adjusted to adjust the transmittance of light passing through the liquid crystal layer to obtain a desired image. In this case, in order to prevent degradation caused by an electric field applied to the liquid crystal layer for a long time, the polarity of the data voltage with respect to the common voltage is inverted frame by frame, row by pixel, or pixel by pixel.

한편, 이러한 액정 표시 장치는 화소에 연결되어 있는 데이터선 및 게이트선을 포함한다. 이때, 데이터선 및 게이트선은 끝 부분이 넓어진 패드를 포함하는데, 이 패드를 통하여 외부 장치와 연결되거나 신호를 인가받는다.Meanwhile, the liquid crystal display includes a data line and a gate line connected to the pixel. In this case, the data line and the gate line may include pads having wider ends, which are connected to an external device or receive a signal through the pads.

한편, 액정 표시 장치는 특히 데이터선의 단선 등의 경우에 대비하여 이를 수리할 수 있는 수리선을 구비하고 있는데, 이 수리선은 표시판부의 가장자리를 따라 고리 모양으로 형성되어 있다. On the other hand, the liquid crystal display has a repair line for repairing it, especially in case of disconnection of the data line, which is formed in a ring shape along the edge of the display panel.

그런데, 수리선과 데이터선이 교차하면서 그 사이의 절연막을 사이에 두고 축전기를 이룬다. 이때, 수리선을 통하여 정전기가 유입되면 유입된 정전기만큼 데이터선의 전위가 상승하여 화소 등이 구비되어 있는 표시 영역 내로 정전기가 유입된다. 이에 따라 데이터선이 단선되거나 스위칭 소자가 파괴되는 현상이 발생하는 문제가 있다.By the way, when a repair line and a data line cross | intersect, a capacitor | condenser is formed with the insulating film between them. At this time, when static electricity flows through the repair line, the potential of the data line rises as much as the static electricity flows, and static electricity flows into the display area in which the pixel and the like are provided. Accordingly, there is a problem in that the data line is disconnected or the switching element is destroyed.

따라서, 본 발명이 이루고자 하는 기술적 과제는 이러한 종래 기술의 문제점을 해결할 수 있는 액정 표시 장치를 제공하는 것이다.Therefore, the technical problem to be achieved by the present invention is to provide a liquid crystal display device that can solve the problems of the prior art.

이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따른 액정 표시 장치는, 행렬 형태로 배치되어 있는 복수의 화소와 이에 연결되어 있는 게이트선 및 데이터선의 대부분이 형성되어 있는 표시 영역과 그 바깥의 주변 영역을 포함하는 액정 표시판 조립체, 상기 표시 영역을 따라 고리 모양으로 상기 주변 영역에 형성되어 있는 제1 및 제2 수리선, 상기 액정 표시판 조립체의 하단부에 위치하는 상기 제1 및 제2 수리선의 위쪽과 아래쪽에 각각 배치되어 있는 제1 및 제2 배선, 상기 제1 및 제2 수리선과 상기 제1 및 제2 배선과 교차하는 제3 배선, 그리고 상기 제2 배선과 교차하는 금속편을 포함하고, 상기 제1 배선과 제3 배선은 단락되어 있는 것이 바람직하다.According to an exemplary embodiment of the present invention, a liquid crystal display device includes a display area in which a plurality of pixels arranged in a matrix form, most of the gate lines and data lines connected thereto are formed, and an outer periphery thereof. A liquid crystal panel assembly including a region, first and second repair lines formed in the peripheral region in a ring shape along the display region, and an upper portion of the first and second repair lines positioned at a lower end of the liquid crystal panel assembly; First and second wirings arranged below, third wirings intersecting the first and second repair lines and the first and second wirings, and metal pieces intersecting the second wirings; It is preferable that the 1st wiring and 3rd wiring are short-circuited.

한편, 상기 액정 표시판 조립체는 상기 주변 영역에 형성되어 있으며 상기 게이트선이 교대로 연결되어 있는 제1 쇼팅 바를 더 포함하는 것이 바람직하다.The liquid crystal panel assembly may further include a first shorting bar which is formed in the peripheral region and the gate lines are alternately connected.

이때, 상기 제1 및 제2 수리선은 상기 제1 쇼팅 바에 연결되어 있는 것이 바람직하다.In this case, the first and the second repair ship is preferably connected to the first shorting bar.

또한, 상기 액정 표시판 조립체는 상기 주변 영역에 형성되어 있으며 상기 데이터선이 교대로 연결되어 있는 제2 쇼팅 바를 더 포함하는 것이 바람직하다.In addition, the liquid crystal panel assembly may further include a second shorting bar formed in the peripheral area and alternately connected to the data lines.

첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. DETAILED DESCRIPTION Embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나 타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a portion of a layer, film, region, plate, etc. is said to be "on top" of another part, this includes not only when the other part is "right on" but also another part in the middle. On the contrary, when a part is "just above" another part, there is no other part in the middle.

이제 본 발명의 실시예에 따른 액정 표시 장치 및 에 대하여 도면을 참고로 하여 상세하게 설명한다.A liquid crystal display and an LCD according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 2 is an equivalent circuit diagram of one pixel of the liquid crystal display according to an exemplary embodiment of the present invention.

도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300)와 이에 연결된 게이트 구동부(400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800) 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.As shown in FIG. 1, a liquid crystal display according to an exemplary embodiment of the present invention includes a liquid crystal panel assembly 300, a gate driver 400, a data driver 500, and a data driver 500 connected thereto. The gray voltage generator 800 connected to the signal generator 500 and a signal controller 600 for controlling the gray voltage generator 800 are included.

액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)를 포함한다.The liquid crystal panel assembly 300 includes a plurality of display signal lines G 1 -G n , D 1 -D m and a plurality of pixels connected to the plurality of display signal lines G 1 -G n , D 1 -D m , and arranged in a substantially matrix form. .

표시 신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 데이터선(D1-Dm )을 포함한다. 게 이트선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D 1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.The display signal lines G 1 -G n and D 1 -D m are a plurality of gate lines G 1 -G n for transmitting a gate signal (also called a “scan signal”) and a data line D for transmitting a data signal. 1 -D m ). The gate lines G 1 -G n extend substantially in the row direction and are substantially parallel to each other, and the data lines D 1 -D m extend substantially in the column direction and are substantially parallel to each other.

각 화소는 표시 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.Each pixel includes a switching element Q connected to a display signal line G 1 -G n , D 1 -D m , and a liquid crystal capacitor C LC and a storage capacitor C ST connected thereto. It includes. The holding capacitor C ST can be omitted as necessary.

박막 트랜지스터 등 스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-Gn) 및 데이터선(D1-Dm)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(C ST)에 연결되어 있다.The switching element Q, such as a thin film transistor, is provided in the lower panel 100, and the control terminal and the input terminal are three-terminal elements, respectively, with gate lines G 1 -G n and data lines D 1 -D m . The output terminal is connected to a liquid crystal capacitor (C LC ) and a holding capacitor (C ST ).

액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.The liquid crystal capacitor C LC has two terminals, the pixel electrode 190 of the lower panel 100 and the common electrode 270 of the upper panel 200, and the liquid crystal layer 3 between the two electrodes 190 and 270. It functions as a dielectric. The pixel electrode 190 is connected to the switching element Q, and the common electrode 270 is formed on the front surface of the upper panel 200 and receives a common voltage V com . Unlike in FIG. 2, the common electrode 270 may be provided in the lower panel 100. In this case, at least one of the two electrodes 190 and 270 may be linear or rod-shaped.

액정 축전기(CLC)의 보조적인 역할을 하는 유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 절연체를 사이 에 두고 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.The storage capacitor C ST , which serves as an auxiliary part of the liquid crystal capacitor C LC , is formed by overlapping a separate signal line (not shown) and the pixel electrode 190 provided on the lower panel 100 with an insulator interposed therebetween. A predetermined voltage such as the common voltage V com is applied to this separate signal line. However, the storage capacitor C ST may be formed such that the pixel electrode 190 overlaps the front end gate line directly above the insulator.

한편, 색 표시를 구현하기 위해서는 각 화소가 삼원색 중 하나를 고유하게 표시하거나(공간 분할) 각 화소가 시간에 따라 번갈아 삼원색을 표시하게(시간 분할) 하여 이들 삼원색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 도 2는 공간 분할의 한 예로서 각 화소가 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(230)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(230)는 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.On the other hand, to implement color display, each pixel uniquely displays one of the three primary colors (spatial division) or each pixel alternately displays the three primary colors over time (time division) so that the desired color can be selected by the spatial and temporal sum of these three primary colors. To be recognized. 2 shows that each pixel includes a red, green, or blue color filter 230 in a region corresponding to the pixel electrode 190 as an example of spatial division. Unlike FIG. 2, the color filter 230 may be formed above or below the pixel electrode 190 of the lower panel 100.

액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다.A polarizer (not shown) for polarizing light is attached to an outer surface of at least one of the two display panels 100 and 200 of the liquid crystal panel assembly 300.

계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.The gray voltage generator 800 generates two sets of gray voltages related to the transmittance of the pixel. One of the two sets has a positive value for the common voltage (V com ) and the other set has a negative value.

게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가하며 통상 복수의 집적 회로로 이루어진다. The gate driver 400 is connected to the gate lines G 1 -G n of the liquid crystal panel assembly 300 to receive a gate signal formed by a combination of a gate on voltage V on and a gate off voltage V off from the outside. It is applied to the gate lines G 1 -G n and usually consists of a plurality of integrated circuits.

데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가하며 통상 복수의 집적 회로로 이루어진다.The data driver 500 is connected to the data lines D 1 -D m of the liquid crystal panel assembly 300 to select the gray voltage from the gray voltage generator 800 and apply the gray voltage to the pixel as a data signal. It consists of a circuit.

복수의 게이트 구동 집적 회로 또는 데이터 구동 집적 회로는 칩의 형태로 TCP(tape carrier package)(도시하지 않음)에 실장하여 TCP를 액정 표시판 조립체(300)에 부착할 수도 있고, TCP를 사용하지 않고 유리 기판 위에 이들 집적 회로 칩을 직접 부착할 수도 있으며(chip on glass, COG 실장 방식), 이들 집적 회로 칩과 같은 기능을 수행하는 회로를 액정 표시판 조립체(300)에 직접 형성할 수도 있다.The plurality of gate driving integrated circuits or data driving integrated circuits may be mounted in a tape carrier package (TCP) (not shown) in the form of a chip to attach the TCP to the liquid crystal panel assembly 300, and may be advantageous without using TCP. These integrated circuit chips may be directly attached onto a substrate (chip on glass, COG mounting method), and circuits performing the same functions as those integrated circuit chips may be directly formed on the liquid crystal panel assembly 300.

신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어한다.The signal controller 600 controls operations of the gate driver 400 and the data driver 500.

그러면 이러한 액정 표시 장치의 표시 동작에 대하여 상세하게 설명한다.The display operation of such a liquid crystal display device will now be described in detail.

신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호 (CONT2)와 처리한 영상 신호(DAT)는 데이터 구동부(500)로 내보낸다.The signal controller 600 may control the input image signals R, G, and B and their display from an external graphic controller (not shown), for example, a vertical sync signal V sync and a horizontal sync signal. (H sync ), a main clock (MCLK), a data enable signal (DE) is provided. The signal controller 600 properly processes the image signals R, G, and B according to the operating conditions of the liquid crystal panel assembly 300 based on the input image signals R, G, and B and the input control signal, and controls the gate control signal. After generating the CONT1 and the data control signal CONT2, the gate control signal CONT1 is sent to the gate driver 400, and the data control signal CONT2 and the processed image signal DAT are processed by the data driver 500. Export to

게이트 제어 신호(CONT1)는 게이트 온 전압(Von)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 전압(Von)의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.The gate control signal (CONT1) includes a gate-on voltage vertical synchronization start signal (STV) for instructing the start of output of the (V on), the gate-on voltage gated clock signal that controls the output timing of the (V on) (CPV) and the gate-on An output enable signal OE or the like that defines the duration of the voltage V on .

데이터 제어 신호(CONT2)는 영상 데이터(DAT)의 입력 시작을 알리는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.The data control signal CONT2 includes a horizontal synchronization start signal STH indicating the start of input of the image data DAT, a load signal LOAD for applying a corresponding data voltage to the data lines D 1 -D m , and a common voltage ( V inverted signal (RVS), data clock signal (HCLK), etc. to invert the polarity of the data voltage for the com (hereinafter referred to as "polarity of the data voltage by reducing the polarity of the data voltage for the common voltage"), etc. do.

데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대한 영상 데이터(DAT)를 차례로 입력받아 시프트시키고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(DAT)에 대응하는 계조 전압을 선택함으로써 영상 데이터(DAT)를 해당 데이터 전압으로 변환한 후, 이를 해당 데이터선(D1-Dm)에 인가한다.The data driver 500 sequentially receives and shifts the image data DAT for one row of pixels according to the data control signal CONT2 from the signal controller 600, and the gray voltage from the gray voltage generator 800. The grayscale voltage corresponding to each image data DAT is selected to convert the image data DAT into a corresponding data voltage, and then apply the grayscale voltage to the corresponding data lines D 1 -D m .

게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시키며, 이에 따라 데이터선(D1-Dm)에 인가된 데이터 전압 이 턴온된 스위칭 소자(Q)를 통하여 해당 화소에 인가된다. The gate driver 400 applies the gate-on voltage V on to the gate lines G 1 -G n in response to the gate control signal CONT1 from the signal controller 600, thereby applying the gate lines G 1 -G n. ) Turns on the switching element Q connected thereto, and accordingly, a data voltage applied to the data lines D 1 -D m is applied to the corresponding pixel through the turned-on switching element Q.

화소에 인가된 데이터 전압과 공통 전압(Vcom)의 차이는 액정 축전기(CLC)의 충전 전압, 즉 화소 전압으로서 나타난다. 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리하며, 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.The difference between the data voltage applied to the pixel and the common voltage V com is shown as the charging voltage of the liquid crystal capacitor C LC , that is, the pixel voltage. The arrangement of the liquid crystal molecules varies according to the magnitude of the pixel voltage, thereby changing the polarization of light passing through the liquid crystal layer 3. The change in polarization is represented by a change in transmittance of light by a polarizer (not shown) attached to the display panels 100 and 200.

1 수평 주기(또는 "1H")[수평 동기 신호(Hsync), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기]가 지나면 데이터 구동부(500)와 게이트 구동부(400)는 다음 행의 화소에 대하여 동일한 동작을 반복한다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나(보기: "행 반전", "점 반전"), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다(보기: "열 반전", "점 반전").After one horizontal period (or “1H”) (one period of the horizontal sync signal H sync , the data enable signal DE, and the gate clock CPV), the data driver 500 and the gate driver 400 are next. The same operation is repeated for the pixels in the row. In this manner, the gate-on voltages V on are sequentially applied to all the gate lines G 1 -G n during one frame to apply data voltages to all the pixels. At the end of one frame, the next frame starts and the state of the inversion signal RVS applied to the data driver 500 is controlled so that the polarity of the data voltage applied to each pixel is opposite to that of the previous frame ("frame inversion). "). At this time, the polarity of the data voltage flowing through one data line is changed according to the characteristics of the inversion signal RVS even in one frame (eg, "row inversion", "point inversion"), or the voltage of the data voltage applied to one pixel row. The polarities can also be different (eg "heat inversion", "point inversion").

그러면 본 발명의 한 실시예에 따른 액정 표시 장치의 정전기 방지 구조에 대하여 도 3 및 도 4를 참고로 하여 상세히 설명한다. Next, an antistatic structure of the liquid crystal display according to the exemplary embodiment of the present invention will be described in detail with reference to FIGS. 3 and 4.                     

도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 개략도이고, 도 4는 도 3에 도시한 부분(A)을 확대하여 나타낸 도면이다.3 is a schematic view of a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 4 is an enlarged view of a portion A shown in FIG. 3.

도 3 및 도 4에 도시한 것처럼, 본 발명의 한 실시예에 따른 액정 표시 장치의 액정 표시판 조립체(300)는 가장자리에 배치되어 있는 데이터선 및 게이트선용 쇼팅 바(310, 320, 340, 350), 이에 번갈아 연결되어 있는 신호선(311, 321)과 신호선(341, 351), 각각 접촉부(C1 C2)를 통하여 신호선(311, 321)과 신호선(341, 351)에 연결되어 있는 데이터선(171) 및 게이트선(121), 표시 영역(D) 바깥 면 전체를 에워싸며 고리 모양으로 형성되어 있는 복수의 수리선(331, 332), 그리고 이 수리선(331, 332)과 교차하거나 교차하지 않는 복수의 보조 수리선(335, 336)을 포함한다.As shown in FIGS. 3 and 4, the liquid crystal panel assembly 300 of the liquid crystal display according to the exemplary embodiment may include shorting bars 310, 320, 340, and 350 for data lines and gate lines disposed at edges thereof. The signal lines 311 and 321 and the signal lines 341 and 351 which are alternately connected thereto are connected to the signal lines 311 and 321 and the signal lines 341 and 351 through the contact portions C1 and C2, respectively. And a plurality of repair lines 331 and 332 formed in an annular shape and enclosing the entire outer surface of the gate line 121, the display area D, and a plurality of lines not crossing or intersecting the repair lines 331 and 332. Secondary repair lines 335 and 336.

데이터선용 쇼팅 바(310, 320)에는 신호선(311, 321)이 번갈아 연결되어 있고, 쇼팅 바(310, 320)의 끝에는 검사 신호를 인가하기 위한 패드(도시하지 않음)가 형성되어 있다. Signal lines 311 and 321 are alternately connected to the shorting bars 310 and 320 for data lines, and pads (not shown) for applying a test signal are formed at ends of the shorting bars 310 and 320.

게이트선용 쇼팅 바(340, 350)에도 신호선(341, 351)이 번갈아 연결되어 있고 그 끝에는 검사 신호를 인가하기 위한 패드(도시하지 않음)가 형성되어 있으며, 수리선(331, 332)이 단락점(SP1, SP2)을 통하여 연결되어 있다. 이렇게 하면 수리선(331, 332)을 통하여 유입되는 정전기를 쇼팅 바(340, 350)로 분산시킴으로써 표시 영역(D)으로 유입되는 정전기를 어느 정도 차단할 수 있다.Signal lines 341 and 351 are alternately connected to the shorting bars 340 and 350 for the gate lines, and pads (not shown) for applying a test signal are formed at ends thereof, and repair lines 331 and 332 are short-circuited points. It is connected via (SP1, SP2). In this case, the static electricity flowing through the repair lines 331 and 332 may be distributed to the shorting bars 340 and 350 to block the static electricity flowing into the display area D to some extent.

쇼팅 바(310, 320, 340, 350)는 절단선(L)을 따라 나중에 잘려나간다.The shorting bars 310, 320, 340, 350 are later cut along the cutting line L. FIG.

액정 표시판 조립체(300)의 아래 부분에 위치한 수리선(331, 332)의 위쪽과 아래쪽에는 복수의 보조 수리선(333, 335)과 보조 배선(334) 및 금속편(336)이 형성되어 있다.A plurality of auxiliary repair lines 333 and 335, an auxiliary line 334, and a metal piece 336 are formed above and below the repair lines 331 and 332 disposed under the liquid crystal panel assembly 300.

보조 수리선(333)은 가로 방향으로 뻗어 있으며 서로 분리되어 있는 선들을 포함하고 데이터선(171)을 몇 개의 그룹으로 묶고 해당하는 그룹의 데이터선(171)이 단선된 경우에 데이터 신호를 전달한다. 또한, 보조 수리선(335)은 보조 수리선(333)과 레이저 조사를 통한 단락점(SP3, SP4)으로 연결되어 있다.The auxiliary repair line 333 extends in the horizontal direction and includes lines separated from each other, bundles the data line 171 into several groups, and transmits a data signal when the data line 171 of the corresponding group is disconnected. . In addition, the auxiliary repair line 335 is connected to the auxiliary repair line 333 by short-circuit points SP3 and SP4 through laser irradiation.

보조 배선(334)은 보조 수리선(335) 및 금속편(336)과 교차하며 보조 수리선(333)과 동일하게 서로 분리되어 있는 선들을 포함한다. The auxiliary line 334 includes lines that cross the auxiliary repair line 335 and the metal piece 336 and are separated from each other like the auxiliary repair line 333.

이때, 도 4에 도시한 것처럼 정전기가 수리선(331, 332)을 통하여 유입되는 경우, 중첩되어 있는 보조 수리선(335)과 수리선(331, 332) 사이에는 상당한 전위차가 생기게 되어 단락점(SP3)으로 정전기가 이동한다. 이때, 두 보조 수리선(33, 335)은 단락점(SP3)에서 단락되어 둘 사이에는 전위차가 거의 없다. 정전기는 전하가 대량으로 방전되는 현상이므로 전위차가 클수록 이동이 자유로우며 전위차가 없거나 약간만 있는 경우에는 이동이 현저히 저하된다. 따라서, 정전기는 단락점(SP3)에서 상당히 약화되고 일부만 단락점(SP3)의 좌우로 분산된다. 이때, 분산된 정전기(SP4)가 단락점에 다다르면 다시 보조 수리선(335)을 통하여 일부가 유입되고 유입된 정전기가 다시 보조 배선(334)으로 유입되어 금속편(336)에 이른다. 금속편(336)은 일종의 피뢰침과 같이 전하를 집속하는 역할을 하여 더 이상이 정전기가 이동하지 못하도록 한다.In this case, as shown in FIG. 4, when static electricity flows in through the repair lines 331 and 332, a substantial potential difference is generated between the overlapping auxiliary repair line 335 and the repair lines 331 and 332, and thus, a short circuit point ( Static electricity is transferred to SP3). At this time, the two auxiliary repair lines 33 and 335 are short-circuited at the shorting point SP3 so that there is almost no potential difference between them. Static electricity is a phenomenon in which a large amount of electric charge is discharged, so that the greater the potential difference, the more the movement is free. When there is no potential difference or only a little, the movement is significantly reduced. Therefore, the static electricity is significantly weakened at the short point SP3 and only a part of it is distributed to the left and right of the short point SP3. At this time, when the distributed static electricity SP4 reaches the short-circuit point, a part is introduced again through the auxiliary repair line 335, and the introduced static electricity flows back into the auxiliary wiring 334 to reach the metal piece 336. The metal piece 336 focuses charge like a kind of lightning rod to prevent static electricity from moving anymore.

이러한 방식으로, 정전기를 분산시키거나 약화시켜 표시 영역(D) 내로 정전기가 유입되지 못하도록 경로를 형성하여 표시 영역(D) 내의 배선이나 스위칭 소자의 파괴를 막을 수 있다. In this manner, a path may be formed to disperse or weaken the static electricity to prevent the static electricity from entering the display area D, thereby preventing the destruction of the wiring or the switching element in the display area D. FIG.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

Claims (5)

행렬 형태로 배치되어 있는 복수의 화소와 이에 연결되어 있는 게이트선 및 데이터선의 대부분이 형성되어 있는 표시 영역과 그 바깥의 주변 영역을 포함하는 액정 표시판 조립체, A liquid crystal panel assembly comprising a display area in which a plurality of pixels arranged in a matrix, a gate line and a data line connected thereto are formed, and a peripheral area outside thereof; 상기 표시 영역을 따라 고리 모양으로 상기 주변 영역에 형성되어 있는 제1 및 제2 수리선, First and second repair lines formed in the peripheral area in a ring shape along the display area; 상기 액정 표시판 조립체의 하단부에 위치하는 상기 제1 및 제2 수리선의 위쪽과 아래쪽에 각각 배치되어 있는 제1 및 제2 배선, First and second wirings disposed above and below the first and second repair lines positioned at a lower end of the liquid crystal panel assembly, 상기 제1 및 제2 수리선과 상기 제1 및 제2 배선과 교차하는 제3 배선, 그리고Third wires intersecting the first and second repair wires and the first and second wires, and 상기 제2 배선과 교차하는 금속편Metal piece intersecting with the second wiring 을 포함하는 액정 표시 장치.Liquid crystal display comprising a. 제1항에서,In claim 1, 상기 제1 배선과 제3 배선은 단락되어 있는 액정 표시 장치.The first wiring and the third wiring are short-circuited. 제2항에서,In claim 2, 상기 액정 표시판 조립체는 상기 주변 영역에 형성되어 있으며 상기 게이트선이 교대로 연결되어 있는 제1 쇼팅 바를 더 포함하는 액정 표시 장치.The liquid crystal panel assembly further includes a first shorting bar formed in the peripheral area and the gate lines are alternately connected to each other. 제3항에서,In claim 3, 상기 제1 및 제2 수리선은 상기 제1 쇼팅 바에 연결되어 있는 액정 표시 장치.And the first and second repair lines are connected to the first shorting bar. 제4항에서,In claim 4, 상기 액정 표시판 조립체는 상기 주변 영역에 형성되어 있으며 상기 데이터선이 교대로 연결되어 있는 제2 쇼팅 바를 더 포함하는 액정 표시 장치.The liquid crystal panel assembly further includes a second shorting bar formed in the peripheral region and alternately connected to the data lines.
KR1020050000185A 2005-01-03 2005-01-03 Liquid crystal display KR20060079723A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050000185A KR20060079723A (en) 2005-01-03 2005-01-03 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050000185A KR20060079723A (en) 2005-01-03 2005-01-03 Liquid crystal display

Publications (1)

Publication Number Publication Date
KR20060079723A true KR20060079723A (en) 2006-07-06

Family

ID=37171312

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050000185A KR20060079723A (en) 2005-01-03 2005-01-03 Liquid crystal display

Country Status (1)

Country Link
KR (1) KR20060079723A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100105935A (en) * 2009-03-23 2010-10-01 삼성전자주식회사 Display panel
CN104898338A (en) * 2015-07-01 2015-09-09 京东方科技集团股份有限公司 Array substrate and display device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100105935A (en) * 2009-03-23 2010-10-01 삼성전자주식회사 Display panel
CN104898338A (en) * 2015-07-01 2015-09-09 京东方科技集团股份有限公司 Array substrate and display device
CN104898338B (en) * 2015-07-01 2017-11-14 京东方科技集团股份有限公司 A kind of array base palte and display device

Similar Documents

Publication Publication Date Title
KR100895311B1 (en) Liquid crystal display and testing method thereof
EP2199850B1 (en) Liquid crystal display with pixel pairs using a common gate line
KR101196860B1 (en) Liquid crystal display
KR101018755B1 (en) Liquid crystal display
TWI396023B (en) Liquid crystal display
KR101133762B1 (en) Panel assembly for display device and display device including the same
EP1882977B1 (en) Liquid crystal display
KR20030031207A (en) Data wire structure of pentile matrix panel
KR20060088975A (en) Driving apparatus for liquid crystal display and liquid crystal display including the same
KR20060086178A (en) Liquid crystal display
KR100898791B1 (en) Method and Apparatus for Driving Liquid Crystal Display
KR20040055336A (en) Driving Method and Apparatus for Liquid Crystal Display
KR20100102934A (en) Liquid crystal dispaly
KR20060079723A (en) Liquid crystal display
KR20030080324A (en) Liquid crystal dispaly apparatus of line on glass type
KR100895307B1 (en) Liquid crystal display having a pixel including a plurality of subpixels
KR100920346B1 (en) Thin film transistor array panel and liquid crystal display including the panel
KR20050106689A (en) Flexible printed circuit film and liquid crystal display including the same
KR20060079698A (en) Liquid crystal display
KR20060079722A (en) Liquid crystal panel assembly and liquid crystal display including the same
KR101006441B1 (en) Liquid crystal panel assembly and liquid crystal display
KR20060042304A (en) Display panel for display device
KR101702108B1 (en) Thin film transistor display panel and method of manufacturing the same
KR20060018396A (en) Liquid crystal display
KR20040055338A (en) Liquid Crystal Display and Driving Method thereof

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination