KR20060061148A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20060061148A
KR20060061148A KR1020040100049A KR20040100049A KR20060061148A KR 20060061148 A KR20060061148 A KR 20060061148A KR 1020040100049 A KR1020040100049 A KR 1020040100049A KR 20040100049 A KR20040100049 A KR 20040100049A KR 20060061148 A KR20060061148 A KR 20060061148A
Authority
KR
South Korea
Prior art keywords
data
board
cable
electrode lines
control board
Prior art date
Application number
KR1020040100049A
Other languages
English (en)
Inventor
권유진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040100049A priority Critical patent/KR20060061148A/ko
Publication of KR20060061148A publication Critical patent/KR20060061148A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/62Circuit arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 모듈의 비용을 감소시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 스캔전극 라인들과 서스테인전극 라인들 및 데이터전극 라인들을 포함하는 플라즈마 디스플레이 패널과, 상기 스캔전극 라인들을 구동시키기 위한 Y 구동보드와, 상기 서스테인전극 라인들을 구동시키기 위한 Z 구동보드와, 상기 데이터전극 라인들에 구동시키기 위한 N(단, N은 양의 정수)개의 데이터 구동부와, 상기 Y 구동보드와 상기 Z 구동보드 및 상기 N개의 데이터 구동부를 제어함과 아울러 상기 N개의 데이터 구동부에 데이터를 공급하기 위한 컨트롤 보드와, 상기 N개의 데이터 구동부를 제어하기 위한 상기 컨트롤 보드로부터의 X 타이밍 제어신호와 상기 데이터를 상기 N개의 데이터 구동부에 전달하기 위한 적어도 하나의 케이블을 구비하는 것을 특징으로 한다.
이러한 구성에 의하여 본 발명은 플라즈마 디스플레이 패널의 비용을 절감할 수 있다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 3전극 교류 방식 플라즈마 디스플레이 패널의 방전셀을 도시한 사시도.
도 2는 일반적인 플라즈마 디스플레이 패널의 전체적인 전극 배치도.
도 3은 도 2에 도시된 플라즈마 디스플레이 패널의 구동 파형도.
도 4는 종래 플라즈마 디스플레이 패널의 배면 구조를 도시한 도면.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 배면 구조를 도시한 도면.
<도면의 주요부분에 대한 부호의 간단한 설명>
10 : 상부 기판 18 : 하부 기판
12A : 스캔전극 12B : 서스테인전극
14 : 상부 유전체층 16 : 보호막
20 : 데이터전극 22 : 하부 유전체층
24 : 격벽 26 : 형광체
30 : 방전셀 40, 140 : PDP
42, 142 : 컨트롤 보드 44, 144 : 스캔 드라이버 보드
45, 145 : Y 구동보드 46, 146 : Y 서스테이너 보드
48, 148 : Z 서스테이너 보드 50a, 50b, 50c : X 보드
54, 154 : COF 150a, 150b, 150c : FPC
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 모듈의 비용을 감소시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형 패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, "PDP"라 한다)이 주목받고 있다. PDP는 통상 디지털 비디오 데이터에 따라 화소들 각각의 가스 방전 기간을 조절함으로써 화상을 표시한다. 이러한 PDP로는 도 1과 같이 3전극을 구비하고 교류 전압에 의해 구동되는 교류형 PDP가 대표적이다.
도 1은 종래의 교류형 PDP를 구성하는 하나의 방전셀을 확대 도시한 것이다.
도 1에 도시된 방전셀(30)은 상부 기판(10) 상에 순차적으로 형성된 서스테인전극쌍(12A, 12B), 상부 유전체층(14) 및 보호막(16)을 갖는 상판과, 하부 기판(18) 상에 순차적으로 형성된 데이터전극(20), 하부 유전체층(22), 격벽(24) 및 형광체층(26)을 갖는 하판을 구비한다.
서스테인전극쌍(12A, 12B) 각각은 투명 전극과, 그 투명 전극의 높은 저항을 보상하기 위한 금속 전극으로 구성된다. 이러한 서스테인전극쌍(12A, 12B)은 스캔전극(12A)과 서스테인전극(12B)으로 분리된다. 스캔전극(12A)은 어드레스 방전을 위한 스캔 신호와 서스테인 방전을 위한 서스테인 신호를, 서스테인전극(12B)은 서스테인 신호를 주로 공급한다. 데이터전극(20)은 상기 서스테인전극쌍(12A, 12B)과 교차하게 형성된다. 이 데이터전극(20)은 어드레스 방전을 위한 데이터 신호를 공급한다.
상부 유전체층(14)과 하부 유전체층(22)에는 방전으로 생성된 전하들이 축적된다. 보호막(16)은 방전시 스퍼터링으로 인한 상부 유전체층(14)의 손상을 방지하고 2차 전자의 방출 효율을 증가시킨다. 이러한 유전체층(14, 22)과 보호막(16)은 외부에서 인가되는 방전전압을 낮출 수 있게 한다.
격벽(24)은 상하부 기판(10, 18)과 함께 방전 공간을 마련한다. 그리고, 격벽(24)은 데이터전극(20)과 나란하게 형성되어 가스 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 형광체층(26)은 하부 유전체층(22) 및 격벽(24)의 표면에 도포되어 적색, 녹색 또는 청색 가시광을 발생한다. 방전 공간에는 가스방전을 위한 He, Ne, Ar, Xe, Kr 등의 불활성 가스, 이들이 조합된 방전 가스, 또는 방전에 의해 자외선을 발생시킬 수 있는 엑시머(Excimer) 가스가 충진된다.
이러한 구조의 방전셀(30)은 데이터전극(20)과 스캔전극(12A)에 의한 대향 방전으로 선택된 후 서스테인전극쌍(12A, 12B)에 의한 면방전으로 방전을 유지한다. 이에 따라, 방전셀(30)에서는 서스테인 방전시 발생되는 자외선에 의해 형광 체(26)가 발광함으로써 가시광이 방출된다. 이 경우, 방전셀(30)은 비디오 데이터에 따라 서스테인 방전 기간, 즉 서스테인 방전 횟수를 조절하여 영상 표시에 필요한 계조(Gray Scale)를 구현하게 된다. 그리고, 적색, 녹색, 청색 형광체(26)가 각각 도포된 3개의 방전셀들의 조합으로 한 화소의 칼러를 구현한다.
도 2는 도 1에 도시된 방전셀(30)을 포함하는 PDP의 전체적인 전극 배치 구조를 도시한 것이다. 도 2에서 방전셀(30)은 스캔전극 라인들(Y1 내지 Ym), 서스테인전극 라인들(Z1 내지 Zm) 및 데이터전극 라인들(X1 내지 Xn)의 교차 지점마다 구성됨을 알 수 있다.
스캔전극 라인들(Y1 내지 Ym)은 스캔 펄스와 서스테인 펄스를 공급하여 방전셀들(30)이 라인 단위로 스캔되게 함과 아울러 방전셀들(30)에서 방전이 유지되게 한다. 서스테인전극 라인들(Z1 내지 Zm)은 공통적으로 서스테인 펄스를 공급하여 상기 스캔전극 라인들(Y1 내지 Ym)과 함께 방전셀들(30)에서 방전이 유지되게 한다. 데이터전극 라인들(X1 내지 Xn)은 상기 스캔 펄스와 동기되는 데이터 펄스를 라인 단위로 공급하여 데이터 펄스의 논리값에 따라 방전이 유지될 방전셀들(30)이 선택되게 한다.
이러한 PDP 구동 방법으로는 어드레스 기간과 디스플레이 기간, 즉 서스테인 기간으로 분리되어 구동되게 하는 ADS(Address and Display Separation) 구동 방법이 대표적이다. ADS 구동 방법에서는 한 프레임을 비디오 데이터의 각 비트에 해당하는 다수의 서브필드들로 분할하고, 그 서브필드들 각각을 다시 리셋 기간 및 어드레스 기간과 서스테인 기간으로 분할한다. 이러한 서브필드들 각각은 리셋 기 간(RPD) 및 어드레스 기간(APD)은 동일하게 부여하고 서스테인 기간(SPD)에 서로 다른 가중치를 부여한다. 이에 따라, PDP는 비디오 데이터에 따라 방전을 유지하는 서스테인 기간들의 조합으로 그 비디오 데이터에 해당하는 계조를 표현한다.
도 3은 다수의 서브필드들 중 한 서브필드(SF1)에서 도 2에 도시된 PDP에 공급되는 일반적인 구동 파형을 도시한 것이다.
도 3과 같이 PDP는 리셋 기간(RPD)에서 리셋 펄스(RP)을 이용하여 전면 라이팅 방전이 발생되게 한 후 벽전하를 소거하여 모든 방전셀들(30)을 벽전하가 잔류하는 오프 상태로 초기화시킨다. 이를 위하여, 스캔전극 라인들(Y)에는 리셋 펄스(RP)로서, 스텝 전압(Vs)을 기준으로 피크 전압(Vr)으로 서서히 증가하는 상승 램프 펄스와 기저 전압(0V)으로 서서히 감소하는 하강 램프 펄스가 공급된다. 상승 램프 펄스에 의해 모든 방전셀들(30)에서는 1차 다크(Dark) 방전이 발생한다. 그 다음, 하강 램프 펄스와 서스테인전극 라인들(Z)에 공급되는 바이어스 펄스(BP)에 의해 모든 방전셀들(30)에서는 2차 다크 방전이 발생한다. 이어서, 하강 램프 펄스에 따라 스캔전극 라인들(Y) 및 서스테인전극 라인들(Z)에 형성된 벽전하가 감소함으로써 모든 방전셀들(30)은 벽전하가 잔류하는 오프 상태로 초기화된다. 이러한 리셋 기간(RPD)에서 데이터전극 라인들(X)의 전압은 기저 전압(0V)으로 고정된다.
어드레스 기간(APD)에서 스캔전극 라인들(Y)에는 라인 단위로 스캔 펄스(SP)가 공급됨과 아울러 그 스캔 펄스(SP)에 동기하여 데이터전극 라인들(X) 각각에 데이터 펄스(DP)가 선택적으로 공급된다. 이에 따라, 스캔 펄스(SP)와 함께 데이터 펄스(DP)가 공급된 방전셀들에서는 어드레스 방전이 발생됨으로써 다음의 서스테인 방전을 위한 벽전하가 충분히 형성된 온 상태가 된다. 반면에, 스캔 펄스(SP)와 함께 데이터 펄스(DP)가 공급되지 않은 방전셀들에서는 어드레스 방전이 발생되지 않음으로써 오프 상태를 유지한다.
서스테인 기간(SPD)에서 스캔전극 라인들(Y)과 서스테인전극 라인들(Z)에 교번적으로 Y 및 Z 서스테인 펄스(SUSPy, SUSPz)를 공급하여 상기 어드레스 기간(APD)에서 결정된 방전셀의 상태를 유지한다. 구체적으로, 어드레스 기간(APD)에서 벽전하가 충분히 형성된 온 상태의 방전셀들은 Y 및 Z 서스테인 펄스(SUSPy, SUSPz)에 의한 방전으로 온 상태를 유지하고, 오프 상태의 방전셀들은 방전없이 오프 상태를 유지한다.
이러한 서스테인 기간(SPD)에 이은 소거 기간(EPD)에서 서스테인전극 라인들(Z)에 소거 펄스(EP)를 공급하여 소거 방전을 일으킴으로써 모든 방전셀들(30)에 존재하는 벽전하가 소거되게 한다.
이러한 구동 파형들을 도 2에 도시된 PDP에 공급하기 위하여 구동 장치는 도 4에 도시된 바와 같이 PDP(40)의 배면 측에 위치하는 방열판(64)의 배면에 설치된다.
도 4를 도 2와 결부하면, 일반적인 PDP 모듈은 PDP(40)의 스캔전극 라인들(Y1 내지 Ym)을 구동하기 위한 Y 구동보드(45)와, 서스테인전극 라인들(Z1 내지 Zm)을 구동하기 위한 Z 서스테이너 보드(48)와, PDP(40)의 데이터전극 라인들(X1 내지 Xn)을 구동하기 위한 N(단, N은 양의 정수)개의 데이터 COF(Chip On Film)(54)와, N개의 데이터 COF(54)와 Y 구동보드(45) 및 Z 서스테이너 보드(48)를 제어하기 위한 컨트롤 보드(42)와, 컨트롤 보드(42)로부터의 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(54)로 전달하기 위한 제 1 내지 제 3 X 보드(50a, 50b, 50c)를 구비한다.
또한, PDP 모듈은 상기 보드들(42, 45, 48, 50a, 50b, 50c) 각각에 전원을 공급하는 도시하지 않은 전원 보드를 더 구비한다.
컨트롤 보드(42)는 X, Y, Z 타이밍 제어 신호들 각각을 발생한다. 그리고, 컨트롤 보드(42)는 제 1 케이블(56)을 경유하여 Y 타이밍 제어 신호를 Y 구동보드(45)에 공급하고, 제 2 케이블(58)을 경유하여 Z 타이밍 제어 신호를 Z 서스테이너 보드(48)에 공급한다. 또한, 컨트롤 보드(42)는 외부로부터의 비디오 데이터와 X 타이밍 제어신호를 제 1 내지 제 3 X 케이블(55a, 55b, 55c) 각각을 경유하여 제 1 내지 제 3 X 보드(50a, 50b, 50c)에 공급한다.
Y 구동보드(45)는 PDP(40)의 도 3에 도시된 리셋 펄스(RP) 및 스캔 펄스(SP)를 발생하는 스캔 드라이버 보드(44)와, Y 서스테인 펄스(SUSPy)를 발생하는 Y 서스테이너 보드(46)를 구비한다. 스캔 드라이버 보드(44)는 Y 케이블(51)을 경유하여 스캔 펄스(SP)를 PDP(40)의 스캔전극 라인들(Y1 내지 Ym)에 공급한다. Y 서스테이너 보드(46)는 스캔 드라이버 보드(44) 및 Y 케이블(51)을 경유하여 Y 서스테인 펄스(SUSPy)를 스캔전극 라인들(Y1 내지 Ym)에 공급한다. Z 서스테이너 보드(48)는 도 3에 도시된 바이어스 펄스(BP) 및 Z 서스테인 펄스(SUSz)를 발생하고 Z 케이블(52)을 경유하여 PDP(40)의 서스테인전극 라인들(Z1 내지 Zm)에 공급한다.
제 1 내지 제 3 X 보드(50a, 50b, 50c) 각각은 컨트롤 보드(42)로부터 공급되는 비디오 데이터 및 X 타이밍 제어신호 등과 같이 데이터전극 라인들(X1 내지 Xn)을 구동하기 위한 신호들을 수신하여 각 데이터 COF(54)로 전달하는 역할을 한다.
구체적으로, 제 1 X 보드(50a)는 제 1 X 케이블(55a)을 통해 컨트롤 보드(42)로부터 공급되는 X 타이밍 제어신호에 따라 비디오 데이터를 제 2 및 제 3 X 보드(50b, 50c)의 클럭들과 동기시켜 데이터 COF(54)에 공급한다. 이러한, 제 1 X 보드(50a)는 N개의 데이터 COF(54) 중 제 1 내지 제 i(단, i는 N보다 작은 양의 정수) 데이터 COF(54)에 비디오 데이터 및 X 타이밍 제어신호를 공급한다.
제 2 X 보드(50b)는 제 2 X 케이블(55b)을 통해 컨트롤 보드(42)로부터 공급되는 X 타이밍 제어신호에 따라 비디오 데이터를 제 1 및 제 3 X 보드(50a, 50c)의 클럭들과 동기시켜 데이터 COF(54)에 공급한다. 이러한, 제 2 X 보드(50b)는 N개의 데이터 COF(54) 중 제 i+1 내지 제 j(단, j는 i보다 크고 N 보다 작은 양의 정수) 데이터 COF(54)에 비디오 데이터 및 X 타이밍 제어신호를 공급한다.
제 3 X 보드(50c)는 제 3 X 케이블(55c)을 통해 컨트롤 보드(42)로부터 공급되는 X 타이밍 제어신호에 따라 비디오 데이터를 제 1 및 제 2 X 보드(50a, 50b)의 클럭들과 동기시켜 데이터 COF(54)에 공급한다. 이러한, 제 3 X 보드(50c)는 N개의 데이터 COF(54) 중 제 j+1 내지 제 N 데이터 COF(54)에 비디오 데이터 및 X 타이밍 제어신호를 공급한다.
N개의 데이터 COF(54) 중 제 1 내지 제 i 데이터 COF(54) 각각은 제 1 X 보 드(50a)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(40)의 데이터전극 라인들(X1 내지 Xn)에 공급한다. 또한, N개의 데이터 COF(54) 중 제 i+1 내지 제 j 데이터 COF(54) 각각은 제 2 X 보드(50b)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(140)의 데이터전극 라인들(X1 내지 Xn)에 공급한다. 그리고, N개의 데이터 COF(54) 중 제 j+1 내지 제 N 데이터 COF(54) 각각은 제 3 X 보드(50c)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(40)의 데이터전극 라인들(X1 내지 Xn)에 공급한다.
이와 같은, 종래의 PDP 모듈은 컨트롤 보드(42)로부터 N개의 데이터 COF(54)에 비디오 데이터를 전달하기 위하여 3개의 X 보드(50a, 50b, 50c)를 구비한다. 따라서, 종래의 PDP 모듈은 3개의 X 보드(50a, 50b, 50c)로 인하여 전체적인 모듈의 비용이 증가하는 문제점이 있다.
따라서, 본 발명의 목적은 모듈의 비용을 감소시킬 수 있도록 한 플라즈마 디스플레이 패널을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널다수의 전극이 형성된 플라즈마 디스플레이 패널과; 상기 전극들을 구동하 기 위한 다수의 데이터 구동부와; 상기 데이터 구동부들에 제어신호와 데이터를 공급하기 위한 컨트롤 보드와; 상기 데이터 구동부와 상기 컨트롤 보드를 접속시키며, 상기 제어신호와 상기 데이터를 상기 데이터 구동부에 전달하기 위한 적어도 하나 이상의 케이블을 구비한다.
상기 케이블은 플렉서블 플랫트 케이블(Flexible Flat Cable) 및 플렉서블 프린티드 케이블(Flexible Printed Cable) 중 어느 하나이다.
상기 케이블은, 상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 1 내지 제 i(단, i는 N보다 작은 양의 정수) 데이터 구동부 각각에 접속되는 제 1 케이블과, 상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 i+1 내지 j(단, j는 i보다 크고 N보다 작은 양의 정수) 데이터 구동부 각각에 접속되는 제 2 케이블과, 상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 j+1 내지 제 N 데이터 구동부 각각에 접속되는 제 3 케이블을 구비한다.
상기 제 1 내지 제 3 케이블 각각에 공급되는 상기 제어신호와 상기 데이터는 상기 컨트롤 보드에서 동기된다.
상기 데이터 구동부 각각은 필름 상에 집적회로가 실장된 필름형 연결부재이다.
상기 데이터 구동부는 칩 온 필름(Chip On Film)이다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 5를 참조하여 상세히 설명하기로 한 다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 배면 구조를 도시한 도면이다.
도 5를 도 2와 결부하면, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, "PDP"라 한다)(140)과, PDP(140)의 배면에 설치되는 방열판(164)과, PDP(140)의 스캔전극 라인들(Y1 내지 Ym)을 구동하기 위한 Y 구동보드(145)와, 서스테인전극 라인들(Z1 내지 Zm)을 구동하기 위한 Z 서스테이너 보드(148)와, PDP(140)의 데이터전극 라인들(X1 내지 Xn)을 구동하기 위한 N(단, N은 양의 정수)개의 데이터 COF(Chip On Film)(154)와, N개의 데이터 COF(154)와 Y 구동보드(145) 및 Z 서스테이너 보드(148)를 제어하기 위한 컨트롤 보드(142)와, 컨트롤 보드(142)로부터의 비디오 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(154) 각각에 전달하기 위한 제 1 내지 제 3 FPC(Flexible Printed Cable)(150a, 150b, 150c)를 구비한다.
또한, 본 발명의 실시 예에 따른 PDP 모듈은 상기 보드들(142, 145, 148) 각각에 전원을 공급하는 도시하지 않은 전원 보드를 더 구비한다. 한편, 상기 보드들(142, 145, 148) 및 제 1 내지 제 3 FPC(150a, 150b, 150c)는 방열판(164)의 배면에 설치된다.
컨트롤 보드(142)는 X, Y, Z 타이밍 제어 신호들 각각을 발생한다. 그리고, 컨트롤 보드(142)는 제 1 케이블(156)을 경유하여 Y 타이밍 제어 신호를 Y 구동보드(145)에 공급하고, 제 2 케이블(158)을 경유하여 Z 타이밍 제어 신호를 Z 서스테 이너 보드(148)에 공급한다. 또한, 컨트롤 보드(142)는 제 1 내지 제 3 FPC(150a, 150b, 150c)를 경유하여 외부로부터의 비디오 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(154)에 공급한다.
Y 구동보드(145)는 PDP(140)의 스캔전극 라인들(Y1 내지 Ym)에 공급되는 리셋 펄스 및 스캔 펄스를 발생하는 스캔 드라이버 보드(144)와, Y 서스테인 펄스를 발생하는 Y 서스테이너 보드(146)를 구비한다. 스캔 드라이버 보드(144)는 Y 케이블(151)을 경유하여 스캔 펄스를 PDP(140)의 스캔전극 라인들(Y)에 공급한다. Y 서스테이너 보드(146)는 스캔 드라이버 보드(144) 및 Y 케이블(151)을 경유하여 Y 서스테인 펄스를 스캔전극 라인들(Y1 내지 Ym)에 공급한다. Z 서스테이너 보드(148)는 바이어스 펄스 및 Z 서스테인 펄스를 발생하고 Z 케이블(52)을 경유하여 PDP(140)의 서스테인전극 라인들(Z1 내지 Zm)에 공급한다.
제 1 내지 제 3 FPC(150a, 150b, 150c) 각각은 컨트롤 보드(142)로부터 공급되는 비디오 데이터와 X 타이밍 제어신호 등과 같이 데이터전극 라인들(X1 내지 Xn)을 구동하기 위한 신호들을 N개의 데이터 COF(154)로 전달하는 역할을 한다. 이러한, 제 1 내지 제 3 FPC(150a, 150b, 150c) 각각에 공급되는 비디오 데이터와 X 타이밍 제어신호는 컨트롤 보드(142)에서 서로 동기된다.
구체적으로, 제 1 FPC(150a)는 컨트롤 보드(142)로부터의 비디오 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(154) 중 제 1 내지 제 i(단, i는 N 보다 작은 양의 정수) 데이터 COF(154) 각각에 공급한다. 또한, 제 2 FPC(150b)는 컨트롤 보드(142)로부터의 비디오 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(154) 중 제 i+1 내지 j(단, j는 i보다 크고 N 보다 작은 양의 정수) 데이터 COF(154) 각각에 공급한다. 그리고, 제 3 FPC(150c)는 컨트롤 보드(142)로부터의 비디오 데이터와 X 타이밍 제어신호를 N개의 데이터 COF(154) 중 제 j+1 내지 제 N 데이터 COF(154)에 공급한다.
N개의 데이터 COF(154) 중 제 1 내지 제 i 데이터 COF(154) 각각은 제 1 FPC(150a)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(140)의 데이터전극 라인들(X1 내지 Xn)에 공급한다. 또한, N개의 데이터 COF(154) 중 제 i+1 내지 제 j 데이터 COF(154) 각각은 제 2 FPC(150b)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(140)의 데이터전극 라인들(X1 내지 Xn)에 공급한다. 그리고, N개의 데이터 COF(154) 중 제 j+1 내지 제 N 데이터 COF(154) 각각은 제 3 FPC(150c)로부터 전달되는 비디오 데이터를 X 타이밍 제어신호에 따라 데이터 펄스를 발생하여 PDP(140)의 데이터전극 라인들(X1 내지 Xn)에 공급한다. 이러한, 각 데이터 COF(154)는 도시하지 않은 커넥터를 통해 제 1 내지 제 3 FPC(150a, 150b, 150c)에 전기적으로 접속된다.
이와 같은, 본 발명의 실시 예에 따른 PDP 모듈은 FPC(150a, 150b, 150c)를 이용하여 컨트롤 보드(142)로부터의 비디오 데이터와 X 타이밍 제어신호를 데이터 COF(154) 각각에 전달함으로써 전체적인 모듈의 비용을 감소시킬 수 있다. 즉, 본 발명은 종래에서와 같이 3개의 X 보드를 삭제시킬 수 있으므로 모듈의 비용을 감소시킬 수 있게 된다.
한편, 본 발명의 실시 예에 따른 PDP 모듈은 FPC(150a, 150b, 150c) 대신에 FFC(Flexible Flat Cable) 또는 일반적인 케이블을 사용할 수 있다. 그리고, 상기 데이터 COF(154) 각각은 필름 상에 데이터 집적회로가 실장된 다른 필름형 연결부재로 대신할 수 있다.
상술한 바와 같이, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 케이블을 이용하여 컨트롤 보드로부터의 비디오 데이터 및 제어신호를 복수의 데이터 칩온필름에 전송하게 된다. 이에 따라, 본 발명은 플라즈마 디스플레이 패널의 비용을 절감할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (6)

  1. 다수의 전극이 형성된 플라즈마 디스플레이 패널과;
    상기 전극들을 구동하기 위한 다수의 데이터 구동부와;
    상기 데이터 구동부들에 제어신호와 데이터를 공급하기 위한 컨트롤 보드와;
    상기 데이터 구동부와 상기 컨트롤 보드를 접속시키며, 상기 제어신호와 상기 데이터를 상기 데이터 구동부에 전달하기 위한 적어도 하나 이상의 케이블을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 케이블은 플렉서블 플랫트 케이블(Flexible Flat Cable) 및 플렉서블 프린티드 케이블(Flexible Printed Cable) 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 케이블은,
    상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 1 내지 제 i(단, i는 N보다 작은 양의 정수) 데이터 구동부 각각에 접속되는 제 1 케이블과,
    상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 i+1 내지 j(단, j는 i보다 크고 N보다 작은 양의 정수) 데이터 구동부 각각에 접속되는 제 2 케이블과,
    상기 컨트롤 보드와 상기 N개의 데이터 구동부 중 제 j+1 내지 제 N 데이터 구동부 각각에 접속되는 제 3 케이블을 구비하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 제 1 내지 제 3 케이블 각각에 공급되는 상기 제어신호와 상기 데이터는 상기 컨트롤 보드에서 동기되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 데이터 구동부 각각은 필름 상에 집적회로가 실장된 필름형 연결부재인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 데이터 구동부는 칩 온 필름(Chip On Film)인 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040100049A 2004-12-01 2004-12-01 플라즈마 디스플레이 패널 KR20060061148A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040100049A KR20060061148A (ko) 2004-12-01 2004-12-01 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040100049A KR20060061148A (ko) 2004-12-01 2004-12-01 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20060061148A true KR20060061148A (ko) 2006-06-07

Family

ID=37157729

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040100049A KR20060061148A (ko) 2004-12-01 2004-12-01 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20060061148A (ko)

Similar Documents

Publication Publication Date Title
KR100943900B1 (ko) 플라즈마 디스플레이 패널 모듈
EP1657702B1 (en) Plasma display apparatus and method of driving the same
US7868849B2 (en) Plasma display apparatus and method of driving the same
US20060050024A1 (en) Plasma display apparatus and driving method thereof
KR100589243B1 (ko) 플라즈마 디스플레이 패널 및 그의 모듈
US7733301B2 (en) Plasma display apparatus and driving method thereof
KR100746059B1 (ko) Pdp 데이터 드라이버, pdp 구동 방법, 플라즈마디스플레이 장치 및 그 제어 방법
US20080122746A1 (en) Plasma display panel and driving method thereof
KR101098814B1 (ko) 통합 구동 보드를 갖는 플라즈마 디스플레이 패널 모듈 및그 구동 방법
KR100607512B1 (ko) 플라즈마 디스플레이 패널 및 그의 모듈
KR100681035B1 (ko) 플라즈마 표시장치
KR100487359B1 (ko) 플라즈마 디스플레이 패널 및 그의 모듈
KR20040088939A (ko) 플라즈마 디스플레이 패널 모듈
JP4576475B2 (ja) プラズマディスプレイ装置及びその制御方法
KR20060061157A (ko) 플라즈마 디스플레이 패널
KR20060061148A (ko) 플라즈마 디스플레이 패널
KR100504573B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100692821B1 (ko) 플라즈마 디스플레이 패널 구동장치
KR100680708B1 (ko) 플라즈마 표시장치 및 그 구동방법
KR100511791B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100533725B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100524304B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 장치
KR100533731B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
JP5026682B2 (ja) Pdpデータドライバ及びこれを用いたプラズマ表示装置
KR20050054343A (ko) 플라즈마 디스플레이 패널의 구동장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination