KR20060060095A - Plasma display panel and driving method thereof - Google Patents

Plasma display panel and driving method thereof Download PDF

Info

Publication number
KR20060060095A
KR20060060095A KR1020040098969A KR20040098969A KR20060060095A KR 20060060095 A KR20060060095 A KR 20060060095A KR 1020040098969 A KR1020040098969 A KR 1020040098969A KR 20040098969 A KR20040098969 A KR 20040098969A KR 20060060095 A KR20060060095 A KR 20060060095A
Authority
KR
South Korea
Prior art keywords
electrode
voltage
sustain
period
discharge
Prior art date
Application number
KR1020040098969A
Other languages
Korean (ko)
Inventor
김현
태흥식
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040098969A priority Critical patent/KR20060060095A/en
Publication of KR20060060095A publication Critical patent/KR20060060095A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2942Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge with special waveforms to increase luminous efficiency
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다. The present invention relates to a plasma display device and a driving method thereof.

본 발명에 따르면 주사 전극과 유지 전극간의 거리가 주사 전극(또는 유지 전극)과 어드레스 전극간의 거리보다 더 길며, 상기 주사 전극 또는 유지 전극에 유지방전 펄스 전압이 인가되는 구간에서 유지방전 펄스 전압이 인가되는 전극에 대응하는 전극에 음의 보조 펄스 전압을 인가하고, 어드레스 전극에는 양의 보조 전압을 인가한다. 즉, 롱 방전 갭에서 주사 전극(또는 유지 전극)에 유지방전 전압이 인가되는 동안에 유지 전극(또는 주사 전극)에 음의 보조 전압을 인가하고 그에 따라 어드레스 전극에 낮은 전위의 보조 전압을 인가함으로써, 낮은 유지방전 전압으로 방전 효율을 향상시킬 수 있다.According to the present invention, the distance between the scan electrode and the sustain electrode is longer than the distance between the scan electrode (or the sustain electrode) and the address electrode, and the sustain discharge pulse voltage is applied in a section in which the sustain discharge pulse voltage is applied to the scan electrode or the sustain electrode. A negative auxiliary pulse voltage is applied to the electrode corresponding to the electrode, and a positive auxiliary voltage is applied to the address electrode. That is, by applying a negative auxiliary voltage to the sustain electrode (or the scan electrode) while applying the sustain discharge voltage to the scan electrode (or the sustain electrode) in the long discharge gap, thereby applying an auxiliary voltage of a low potential to the address electrode, Low sustain discharge voltage can improve discharge efficiency.

또한, TCP의 발열에 따른 파손의 위험성을 줄일 수 있다. In addition, it is possible to reduce the risk of damage due to heat generation of TCP.

PDP, TCP, 어드레스 전극, 유지 기간PDP, TCP, address electrode, holding period

Description

플라즈마 표시 장치 및 그 구동 방법{PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}Plasma display device and driving method thereof {PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}

도 1은 종래의 플라즈마 표시 장치의 구동 파형도이다. 1 is a driving waveform diagram of a conventional plasma display device.

도 2는 본 발명의 실시예에 따른 플라즈마 표시 장치의 분해 사시도이다. 2 is an exploded perspective view of a plasma display device according to an exemplary embodiment of the present invention.

도 3은 본 발명의 실시예에 따른 플라즈마 표시 패널의 부분 분해 사시도이다. 3 is a partially exploded perspective view of a plasma display panel according to an exemplary embodiment of the present invention.

도 4는 도 3의 조립 상태를 나타내는 부분 단면도이다. 4 is a partial cross-sectional view showing the assembled state of FIG.

도 5는 본 발명의 실시예에 따른 플라즈마 표시 패널에서 전극 배열도이다. 5 is a diagram illustrating an arrangement of electrodes in a plasma display panel according to an exemplary embodiment of the present invention.

도 6은 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다. 6 is a schematic plan view of a chassis base according to an embodiment of the present invention.

도 7은 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동파형을 나타내는 도면이다. 7 illustrates a driving waveform of the plasma display device according to the first embodiment of the present invention.

도 8은 도 7의 구동 파형이 인가될 때 발생되는 방전 메카니즘을 나타내는 도면이다.FIG. 8 is a diagram illustrating a discharge mechanism generated when the driving waveform of FIG. 7 is applied.

도 9는 본 발명의 제2 실시예에 따른 저전압 구동 방법에 의해 400㎛의 방전 갭을 가지는 플라즈마 표시 패널을 구동하였을 경우의 어드레스 펄스 폭(T)에 따른 방전 개시 전압의 변화를 나타내는 도면이다.FIG. 9 is a view showing a change in discharge start voltage according to an address pulse width T when a plasma display panel having a discharge gap of 400 μm is driven by the low voltage driving method according to the second embodiment of the present invention.

도 10은 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형을 나 타낸 도면이다.FIG. 10 illustrates driving waveforms of a plasma display device according to a second exemplary embodiment of the present invention.

본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다. The present invention relates to a plasma display device and a driving method thereof.

최근 액정 표시 장치(liquid crystal display, LCD), 전계 방출 표시 장치(field emission display, FED), 플라즈마 표시 장치 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 플라즈마 표시 장치는 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, 플라즈마 디스플레이 패널이 40인치 이상의 대형 표시 장치에서 종래의 음극선관(cathode ray tube, CRT)을 대체할 표시 장치로서 각광받고 있다.Recently, flat display devices such as a liquid crystal display (LCD), a field emission display (FED), and a plasma display have been actively developed. Among these flat panel display devices, the plasma display device has advantages of higher luminance and luminous efficiency and a wider viewing angle than other flat panel display devices. Therefore, the plasma display panel is in the spotlight as a display device to replace a conventional cathode ray tube (CRT) in a large display device of 40 inches or more.

직류형 플라즈마 표시 장치는 전극이 방전 공간이 절연되지 않은 채 노출되어 있어서 전압이 인가되는 동안 전류가 방전 공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 표시 장치에서는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다. In the DC plasma display device, the electrode is exposed without the discharge space insulated, so that the current flows in the discharge space while the voltage is applied, and there is a disadvantage in that a resistance for limiting the current must be made. On the other hand, in the AC plasma display device, since the electrode covers the dielectric layer, the current is limited by the formation of a natural capacitance component, and the electrode is protected from the impact of ions during discharge.

일반적으로 이러한 교류형 플라즈마 표시 장치는 한 프레임을 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동되며, 각 서브필드는 시간적인 동작 변화로 표현하면 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. In general, such an AC plasma display device is driven by dividing a frame into a plurality of subfields having respective weights, and each subfield includes a reset period, an address period, and a sustain period.

리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하기 위하여 켜지는 셀(어드레싱된 셀)에 어드레스 전압을 인가하여 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 유지방전 펄스를 인가하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이다.The reset period is a period for initializing the state of each cell in order to smoothly perform an addressing operation on the cell. The address period is an address voltage for a cell (addressed cell) that is turned on to select a cell that is turned on and a cell that is not turned on. It is a period of time to perform the operation of accumulating wall charge by applying a. The sustain period is a period in which a discharge for actually displaying an image in the addressed cells by applying a sustain discharge pulse is performed.

도 1은 종래의 플라즈마 표시 장치의 구동 파형도이다.1 is a driving waveform diagram of a conventional plasma display device.

도 1에 도시한 것처럼 유지 기간에서는 어드레스 전극(A)은 기준전압(도 1에서 0V)으로 바이어스한 상태에서 주사 전극(Y)과 유지 전극(X)에 교대로 유지방전을 위한 Vs 전압의 유지방전 펄스를 인가한다. As shown in FIG. 1, in the sustain period, the address electrode A is alternately held between the scan electrode Y and the sustain electrode X while the address electrode A is biased to the reference voltage (0 V in FIG. 1). Apply a discharge pulse.

이 경우, 유지기간에서 먼저 주사 전극(Y)에 Vs 전압이 인가되어 주사 전극(Y)과 유지 전극(X)사이에 유지방전이 일어나고, 유지방전에 의해 주사 전극(Y) 및 유지 전극(X)에 각각 (-) 벽전하 및 (+) 벽전하가 형성된다. 그러나 유지방전 발생시에 (+)벽전하가 유지 전극(X) 뿐만 아니라 어드레스 전극(A)에도 분산되어 형성되므로 상대적으로 유지 전극(X)에는 벽전하가 충분하게 형성되지 않으므로 유지방전에 의해 발생하는 발광 효율이 저하되는 문제점이 발생한다. In this case, in the sustain period, the voltage Vs is first applied to the scan electrode Y to cause a sustain discharge between the scan electrode Y and the sustain electrode X. The sustain discharge causes the scan electrode Y and the sustain electrode X to sustain. (-) Wall charges and (+) wall charges are formed respectively. However, since the positive wall charges are dispersed and formed not only in the sustain electrode X but also in the address electrode A when the sustain discharge is generated, since the wall charges are not sufficiently formed in the sustain electrode X, the light emitted by the sustain discharge is generated. There is a problem that the efficiency is lowered.

한편, 최근에는 발광 효율을 더욱 개선시키기 위한 많은 연구가 진행되고 있다. 일반적으로 한 방전셀 내에 위치하는 주사 전극과 유지 전극은 그 사이에 대략 60∼120㎛의 작은 방전 갭(이하 '쇼트 방전 갭'이라 한다)을 형성한다. 그러나 이러한 쇼트 방전 갭을 가지는 종래의 방전셀 구조에서는 발광 효율 향상을 위한 연구가 한계에 다다르고 있다. 이를 해결하기 위한 방법으로서 새로운 방전셀 구 조와 그에 따른 새로운 연구가 활발히 진행되고 있으며, 그 중 하나로 양광주 방전 특성을 이용한 기술을 들 수 있다. 상기 기술은 한 방전셀 내에 위치하는 주사 전극과 유지 전극 사이에 대략 400㎛ 이상의 큰 방전 갭(이하 '롱 방전 갭')을 형성하고, 롱 방전 갭에서 양광주를 발생시키는 방법이다. 그러나, 롱 방전 갭에서 양광주를 발생시켜 발광 효율을 향상시키기 위해서는 방전 개시 전압 및 유지방전 전압(Vs)이 높아지는 문제가 발생한다. On the other hand, in recent years, many studies for further improving the luminous efficiency have been conducted. In general, the scan electrode and the sustain electrode located in one discharge cell form a small discharge gap (hereinafter referred to as a "short discharge gap") of approximately 60 to 120 mu m therebetween. However, in the conventional discharge cell structure having such a short discharge gap, the study for improving the luminous efficiency is reaching the limit. As a method to solve this problem, a new discharge cell structure and new researches are being actively conducted, and one of them is a technique using the discharge characteristics of Yanggwangju. The above technique is a method of forming a large discharge gap (hereinafter referred to as a 'long discharge gap') of approximately 400 μm or more between a scan electrode and a sustain electrode located in one discharge cell, and generating a positive light column in the long discharge gap. However, in order to improve the light emission efficiency by generating a positive column in the long discharge gap, a problem arises in that the discharge start voltage and the sustain discharge voltage Vs are increased.

본 발명이 이루고자 하는 기술적 과제는 상기한 종래 기술의 문제점을 해결하기 위한 것으로 낮은 전압의 구동으로 발광 효율을 향상시키는 플라즈마 표시 장치 및 그 구동 방법을 제공하기 위한 것이다.SUMMARY OF THE INVENTION The present invention has been made in an effort to solve the above-described problems of the related art, and to provide a plasma display device and a driving method thereof for improving luminous efficiency by driving a low voltage.

상기한 목적을 달성하기 위한 본 발명의 하나의 특징에 따른 복수의 제1 전극 및 제2 전극, 상기 제1 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법은, Plasma display device comprising a plurality of first electrodes and second electrodes according to an aspect of the present invention for achieving the above object, and a plurality of third electrodes formed in a direction crossing the first and second electrodes How to drive it,

한 프레임을 각각 리셋 기간, 어드레스 기간 및 유지 기간을 포함하는 복수의 서브필드로 나누어 구동하며, One frame is divided into a plurality of subfields each of which includes a reset period, an address period, and a sustain period, and is driven.

상기 유지 기간에서,In the retention period,

상기 제1 전극 및 상기 제2 전극에 각각 유지방전을 위한 제1 전압 및 제2 전압을 교대로 인가하는 단계; 및 상기 제1 전극 및 상기 제2 전극에 각각 상기 제1 전압 및 제2 전압이 인가되는 일부의 기간에서, 상기 제3 전극에 상기 제1 전압 과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하며, 상기 제2 전압은 상기 제1 전압과 반대 방향을 가지는 전압인 것을 특징으로 한다.Alternately applying a first voltage and a second voltage for sustain discharge to the first electrode and the second electrode, respectively; And applying a third voltage having the same direction as the first voltage to the third electrode in a period of time during which the first voltage and the second voltage are applied to the first electrode and the second electrode, respectively. And the second voltage is a voltage having a direction opposite to the first voltage.

본 발명의 다른 특징에 따른 복수의 제1 전극 및 제2 전극 상기 제1 및 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법에 있어서,In the method of driving a plasma display device comprising a plurality of first electrodes and a plurality of third electrodes formed in a direction crossing the first and second electrodes in accordance with another aspect of the present invention,

유지 기간은 각각 유지방전을 발생하는 복수의 서브기간으로 나누어지며,The sustain period is divided into a plurality of sub periods, each of which generates a sustain discharge.

제1 서브기간에서,In the first sub-period,

상기 제1 전극에 유지방전을 위한 제1 전압을 인가하는 단계; 상기 제1 전극에 상기 제1 전압이 인가되는 기간 중 적어도 일부의 기간 동안 상기 제2 전극에 상기 제1 전압과 반대 방향을 가지는 제2 전압을 인가하는 단계; 및 상기 제1 전압이 인가되는 기간 중 일부의 기간 동안 상기 제3 전극에 상기 제1 전압과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하는 것을 특징으로 한다.Applying a first voltage for sustain discharge to the first electrode; Applying a second voltage having a direction opposite to the first voltage to the second electrode for at least part of a period during which the first voltage is applied to the first electrode; And applying a third voltage having the same direction as the first voltage to the third electrode during a part of the period during which the first voltage is applied.

한편, 상기 제1 서브기간과 연속하는 제2 서브기간에서,On the other hand, in the second sub period continuous with the first sub period,

상기 제2 전극에 유지방전을 위한 상기 제1 전압을 인가하는 단계; 상기 제2 전극에 상기 제1 전압이 인가되는 기간 중 적어도 일부의 기간 동안 상기 제1 전극에 상기 제1 전압과 반대 방향인 상기 제2 전압을 인가하는 단계; 및 상기 제2 전극에 상기 제1 전압이 인가되는 기간중 일부의 기간 동안 상기 제3 전극에 상기 제1 전압과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하는 것을 특징으로 한다.Applying the first voltage to the second electrode for sustain discharge; Applying the second voltage in a direction opposite to the first voltage to the first electrode for at least a part of the period during which the first voltage is applied to the second electrode; And applying a third voltage having the same direction as the first voltage to the third electrode during a part of the period during which the first voltage is applied to the second electrode.

본 발명의 또 다른 특징에 따른 플라즈마 표시 장치는 제1 기판, 상기 제1 기판 상에 형성되어 있는 복수의 어드레스 전극, 상기 제1 기판과 대향하고 있는 제2 기판, 그리고 상기 제2 기판 상에 서로 쌍을 이루며 평행하게 형성되어 있는 복수의 주사 및 유지 전극을 포함하는 플라즈마 표시 패널; 및According to still another aspect of the present invention, a plasma display device includes a first substrate, a plurality of address electrodes formed on the first substrate, a second substrate facing the first substrate, and a second substrate on the second substrate. A plasma display panel including a plurality of scan and sustain electrodes formed in pairs and in parallel; And

상기 어드레스 전극, 주사 전극 및 유지 전극에 각각 구동 신호를 전달하는 구동보드를 포함하며, 상기 플라즈마 표시 패널과 대향하고 있는 샤시 베이스를 포함하며,A driving board which transmits a driving signal to the address electrode, the scan electrode, and the sustain electrode, respectively, and includes a chassis base facing the plasma display panel;

상기 구동보드는 유지 기간에서, 상기 주사 전극에 제1 전압을 인가하고, 상기 제1 전압이 인가되는 기간 중 일부의 기간 동안 유지 전극 및 어드레스 전극에 각각 상기 제1 전압과 반대 방향의 제2 전압 및 상기 제1 전압과 동일한 방향의 제3 전압을 인가하는 것을 특징으로 한다.The driving board applies a first voltage to the scan electrode in a sustain period, and a second voltage in a direction opposite to the first voltage to the sustain electrode and the address electrode for a part of a period during which the first voltage is applied. And applying a third voltage in the same direction as the first voltage.

아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention.

도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.In the drawings, parts irrelevant to the description are omitted in order to clearly describe the present invention. Like parts are designated by like reference numerals throughout the specification.

그리고 본 발명에서 언급되는 벽 전하란 셀의 벽(예를 들어, 유전체층) 상에서 각 전극에 가깝게 형성되는 전하를 말한다. 그리고 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명한다. 또한 벽 전압은 벽 전하에 의해서 셀의 벽에 형성되는 전위차를 말한다.In addition, the wall charge referred to in the present invention refers to a charge formed close to each electrode on the wall of the cell (eg, the dielectric layer). And the wall charge is not actually in contact with the electrode itself, but is described here as "formed", "accumulated" or "stacked" on the electrode. In addition, the wall voltage refers to the potential difference formed in the wall of the cell by the wall charge.

이제 본 발명의 실시예에 따른 플라즈마 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다. A plasma display device and a driving method thereof according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

먼저, 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 구조에 대해서 도 2 내지 도 6을 참조하여 상세하게 설명한다. First, a schematic structure of a plasma display device according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 2 to 6.

도 2는 본 발명의 실시예에 따른 플라즈마 표시 장치의 분해 사시도이고, 도 3은 본 발명의 실시예에 따른 플라즈마 표시 패널의 부분 분해 사시도이며, 도 4는 도 3의 조립 상태를 나타내는 부분 단면도이다. 도 5는 본 발명의 실시예에 따른 플라즈마 표시 패널에서 전극 배열도를 나타내는 도면이고, 도 6은 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다. 2 is an exploded perspective view of a plasma display device according to an exemplary embodiment of the present invention, FIG. 3 is a partially exploded perspective view of a plasma display panel according to an exemplary embodiment of the present invention, and FIG. 4 is a partial cross-sectional view illustrating an assembled state of FIG. 3. . 5 is a diagram illustrating an arrangement of electrodes in a plasma display panel according to an exemplary embodiment of the present invention, and FIG. 6 is a schematic plan view of a chassis base according to an exemplary embodiment of the present invention.

도 2에 나타낸 바와 같이, 플라즈마 표시 장치는 플라즈마 표시 패널(30), 샤시 베이스(40), 전면 케이스(50) 및 후면 케이스(60)를 포함한다. 샤시 베이스(40)는 플라즈마 표시 패널(30)에서 영상이 표시되는 면의 반대측에 배치되어 플라즈마 표시 패널(30)과 결합된다. 전면 및 후면 케이스(50, 60)는 플라즈마 표시 패널(30)의 전면 및 샤시 베이스(40)의 후면에 각각 배치되어, 플라즈마 표시 패널(30) 및 샤시 베이스(40)와 결합되어 플라즈마 표시 장치를 형성한다.As shown in FIG. 2, the plasma display device includes a plasma display panel 30, a chassis base 40, a front case 50, and a rear case 60. The chassis base 40 is disposed on the opposite side of the surface on which the image is displayed on the plasma display panel 30 and coupled to the plasma display panel 30. The front and rear cases 50 and 60 are disposed on the front of the plasma display panel 30 and the rear of the chassis base 40, respectively, and are combined with the plasma display panel 30 and the chassis base 40 to form a plasma display device. Form.

도 3 및 도 4를 참조하면, 플라즈마 표시 패널(30)은 제1 기판(2)과 제2 기판(4)이 임의의 간격을 두고 서로 대향 배치되고, 양 기판(2, 4) 사이 공간에는 방전셀들(6R, 6G, 6B)이 마련되어 각 방전셀(6R, 6G, 6B)의 독립적인 방전 매커니즘에 의한 가시광 방출로 임의의 칼라 영상을 구현한다. 3 and 4, in the plasma display panel 30, the first substrate 2 and the second substrate 4 are disposed to face each other at random intervals, and the space between the substrates 2 and 4 is not included. Discharge cells 6R, 6G and 6B are provided to implement an arbitrary color image with visible light emission by an independent discharge mechanism of each discharge cell 6R, 6G and 6B.

먼저 제1 기판(2) 위에는 제1 기판(2)의 일방향(도면의 y축 방향)을 따라 어드레스 전극들(8)이 형성되고, 어드레스 전극들(8)을 덮으면서 제1 기판(2)의 전체에 제1 유전층(10)이 형성된다. 어드레스 전극(8)은 일례로 스트라이프 패턴으로 이루어져 이웃한 어드레스 전극(8)과 소정의 간격을 두고 나란하게 위치한다. First, address electrodes 8 are formed along one direction (y-axis direction of the drawing) of the first substrate 2 on the first substrate 2, and the first substrate 2 covers the address electrodes 8. The first dielectric layer 10 is formed in its entirety. The address electrodes 8 are formed in a stripe pattern, for example, and are arranged side by side with a predetermined distance from the neighboring address electrodes 8.

제1 유전체(10) 위에는 어드레스 전극(8)의 길이 방향 및 어드레스 전극(8)과 직교하는 방향(도면의 x축 방향)을 따라 격자형 격벽(12)이 형성되어 방전셀들(6R, 6G, 6B)을 구획하며, 격벽(12)의 네 측면과 제1 유전층(10) 상면에 걸쳐 적색, 녹색 또는 청색의 형광층(14R, 14G, 14B)이 위치한다. 격벽(12)의 형상은 격자형에 한정되지 않고, 스트라이프형 또는 격자 모양 이외의 다른 폐쇄형 구조로 이루어질 수 있다. On the first dielectric 10, a lattice-shaped partition wall 12 is formed along the longitudinal direction of the address electrode 8 and in a direction orthogonal to the address electrode 8 (x-axis direction in the drawing) to discharge cells 6R and 6G. , 6B), and red, green, or blue fluorescent layers 14R, 14G, and 14B are positioned across the four sides of the partition wall 12 and the top surface of the first dielectric layer 10. The shape of the partition wall 12 is not limited to a lattice shape, but may be formed of a closed structure other than a stripe shape or a lattice shape.

그리고 제1 기판(2)에 대향하는 제2 기판(4)의 내면에는 어드레스 전극(8)과 직교하는 방향(도면의 x축 방향)을 따라 주사 전극(16)과 유지 전극(18)으로 이루어지는 표시 전극들(20)이 형성되고, 표시 전극들(20)을 덮으면서 제2 기판(4) 내면 전체에 투명한 제2 유전층(22)과 MgO 보호막(24)이 위치한다. In addition, the inner surface of the second substrate 4 opposite to the first substrate 2 includes a scan electrode 16 and a sustain electrode 18 along a direction orthogonal to the address electrode 8 (x-axis direction in the drawing). The display electrodes 20 are formed, and the second dielectric layer 22 and the MgO passivation layer 24 that are transparent are disposed on the entire inner surface of the second substrate 4 while covering the display electrodes 20.

본 발명의 실시예에서 주사 전극(16)과 유지 전극(18)의 방전 갭(G)이 어드레스 전극과 표시 전극(20)간 거리(D, 도2 참조)보다 큰 이른바 롱 방전 갭을 형성한다. 이를 위해 주사 전극(16)과 유지 전극(18)은 롱 방전 갭을 사이에 두고 각 방전셀(6R, 6G, 6B)의 외곽부에 대응되게 배치된다. In the embodiment of the present invention, the discharge gap G between the scan electrode 16 and the sustain electrode 18 forms a so-called long discharge gap larger than the distance D between the address electrode and the display electrode 20 (see FIG. 2). . To this end, the scan electrode 16 and the sustain electrode 18 are disposed to correspond to the periphery of each discharge cell 6R, 6G, 6B with a long discharge gap therebetween.

한편, 주사 전극(16)과 유지 전극(18)은 도전성이 우수한 은(Ag) 또는 크롬(Cr)/구리(Cu)/크롬(Cr) 등의 불투명 금속 전극층으로 이루어질 수 있다. The scan electrode 16 and the sustain electrode 18 may be made of an opaque metal electrode layer such as silver (Ag) or chromium (Cr) / copper (Cu) / chromium (Cr) having excellent conductivity.

그리고, 도 5를 참조하면, 도 3 및 도 4에서의 전극은 m×n의 매트릭스 형태로 배열되며, 구체적으로 열 방향으로는 어드레스 전극(A1∼Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1∼Yn) 및 유지 전극(X1∼Xn)이 서로 쌍을 이루며 배열되어 있다. Referring to FIG. 5, the electrodes in FIGS. 3 and 4 are arranged in a matrix of m × n. Specifically, the address electrodes A1 to Am are arranged in the column direction and n rows in the row direction. Scan electrodes Y1 to Yn and sustain electrodes X1 to Xn are arranged in pairs with each other.

도 6에 나타낸 바와 같이, 샤시 베이스(40)에는 플라즈마 표시 패널(30)의 구동에 필요한 보드(100-500)가 형성되어 있다. As shown in FIG. 6, boards 100-500 necessary for driving the plasma display panel 30 are formed in the chassis base 40.

어드레스 버퍼 보드(100)는 샤시 베이스(50)의 상부 및 하부에 각각 형성되어 있으며, 단일 보드로 이루어질 수도 있으며 복수의 보드로 이루어질 수도 있다. 도 6에서는 듀얼 구동을 하는 플라즈마 표시 장치를 예를 들어 설명하고 있지만, 싱글 구동의 경우에 어드레스 버퍼 보드(100)는 샤시 베이스(40)의 상부 및 하부 중 어느 한 곳에 배치된다. 이러한 어드레스 버퍼 보드(100)는 영상 처리 및 제어 보드(400)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 전압을 각 어드레스 전극(A1-Am)에 인가한다. The address buffer board 100 is formed on the upper and lower portions of the chassis base 50, respectively, and may be formed of a single board or a plurality of boards. In FIG. 6, a plasma display apparatus for dual driving is described as an example. However, in the case of a single driving, the address buffer board 100 is disposed at one of the upper and lower portions of the chassis base 40. The address buffer board 100 receives an address driving control signal from the image processing and control board 400 and applies a voltage to each address electrode A1-Am to select a discharge cell to be displayed.

한편, 어드레스 버퍼 보드(100)의 상부에는 TCP(tape carrier package, 이하 'TCP'라함)(600)가 다수 개 형성되어 어드레스 버퍼 보드(100)에서 전송되는 신호를 어드레스 전극(A1∼Am)에 전달한다. 또한, TCP(600)는 어드레스 기간에서 어드레스 전극(A1∼Am)을 선택하기 위한 어드레스 전압을 스위칭하는 어드레스 구동IC를 포함하고 있다. 그리고, 도 6에서는 TCP(600)가 샤시 베이스(40)의 후면에만 설치되어 있는 것으로 나타내었지만 TCP(600)는 구부릴 수 있는 테이블 형태로 되어 있으므로 어드레스 전극(A1∼Am)에 연결된다. 한편, 도 6에서는 어드레스 버퍼 보드(100)의 신호를 어드레스 전극(A1∼Am)에 전달하며 스위칭하는 기능을 TCP(600)로 구현한 것을 나타내었지만, 구부릴 수 있으며 IC를 내장할 수 있는 다른 소자로 대체할 수 있음은 당연하다. Meanwhile, a plurality of tape carrier packages (TCPs) 600 are formed on the address buffer board 100 to transmit signals transmitted from the address buffer board 100 to the address electrodes A1 to Am. To pass. In addition, the TCP 600 includes an address driving IC for switching the address voltage for selecting the address electrodes A1 to Am in the address period. In FIG. 6, the TCP 600 is shown to be provided only on the rear surface of the chassis base 40. However, since the TCP 600 is in the form of a bendable table, the TCP 600 is connected to the address electrodes A1 to Am. Meanwhile, although FIG. 6 illustrates that the function of transmitting and transmitting the signal of the address buffer board 100 to the address electrodes A1 to Am is implemented by the TCP 600, another device that can be bent and has an IC therein is shown. It can be replaced by

주사 구동 보드(200)는 샤시 베이스(40)의 좌측에 배치되어 있으며, 주사 구동 보드(200)는 주사 버퍼 보드(300)를 거쳐 주사 전극(Y1-Yn)에 전기적으로 연결되어 있다. 주사 버퍼 보드(300)는 어드레스 기간에서 주사 전극(Y1-Yn)을 순차적으로 선택하기 위한 전압을 주사 전극(Y1-Yn)에 인가한다. 주사 구동 보드(200)는 영상 처리 및 제어 보드(400)로부터 구동 신호를 수신하여 주사 전극(Y1-Yn)에 구동 전압을 인가한다. The scan driving board 200 is disposed on the left side of the chassis base 40, and the scan driving board 200 is electrically connected to the scan electrodes Y1-Yn via the scan buffer board 300. The scan buffer board 300 applies a voltage to the scan electrodes Y1-Yn to sequentially select the scan electrodes Y1-Yn in the address period. The scan driving board 200 receives a driving signal from the image processing and control board 400 and applies a driving voltage to the scan electrodes Y1-Yn.

유지 구동 보드(700)는 샤시 베이스(40)의 우측에 배치되어, 유지 전극(X1-Xn)에 전기적으로 연결되어 있다. 유지 구동 보드(700)는 영상 처리 및 제어보드(400)로부터 구동 신호를 수신하여 유지 전극(X1-Xn)에 구동 전압을 인가한다. The sustain driving board 700 is disposed on the right side of the chassis base 40 and electrically connected to the sustain electrodes X1-Xn. The sustain driving board 700 receives a driving signal from the image processing and control board 400 and applies a driving voltage to the sustain electrodes X1 to Xn.

그리고 도 6에서는 주사 구동 보드(200)와 주사 버퍼 보드(300)가 샤시 베이스(20)의 좌측에 배치되는 것으로 도시하였지만, 샤시 베이스(20)의 우측에 배치될 수도 있다. 또한 주사 버퍼 보드(300)는 주사 구동 보드(200)와 일체형으로 형성될 수도 있다.In FIG. 6, the scan driving board 200 and the scan buffer board 300 are disposed on the left side of the chassis base 20, but may be disposed on the right side of the chassis base 20. In addition, the scan buffer board 300 may be integrally formed with the scan driving board 200.

영상 처리 및 제어 보드(400)는 외부로부터 영상 신호를 수신하여 어드레스 전극(A1∼Am) 구동에 필요한 제어 신호와 주사 및 유지 전극(Y1∼Yn, X1∼Xn) 구동에 필요한 제어 신호를 생성하여 각각 어드레스 구동 보드(100)와 주사 구동 보드(200)에 인가한다. 전원 보드(500)는 플라즈마 표시 장치의 구동에 필요한 전원을 공급한다. 영상 처리 및 제어 보드(400)와 전원 보드(500)는 샤시 베이스(20)의 중앙에 배치될 수 있다. The image processing and control board 400 receives an image signal from the outside to generate a control signal for driving the address electrodes A1 to Am and a control signal for driving the scan and sustain electrodes Y1 to Yn and X1 to Xn. Each is applied to the address driving board 100 and the scan driving board 200. The power board 500 supplies power for driving the plasma display device. The image processing and control board 400 and the power board 500 may be disposed in the center of the chassis base 20.

상기의 본 발명의 실시예에 따른 플라즈마 표시 패널과 같이 주사 전극(16)과 유지 전극(18) 사이에 롱 방전 갭을 형성하고, 유지 기간에서 양 전극(16, 18)간에 유지방전을 발생시키는 경우 양광주(positive column) 방전을 발생되므로 발광 효율이 향상된다. 그러나, 이와 같은 플라즈마 표시 패널에서 양광주 방전인 유지방전을 발생시키기 위해서는 높은 방전 개시 전압 및 유지방전 전압이 요구된다. As in the plasma display panel according to the embodiment of the present invention, a long discharge gap is formed between the scan electrode 16 and the sustain electrode 18, and sustain discharge is generated between the electrodes 16 and 18 in the sustain period. In this case, since positive column discharge is generated, the light emission efficiency is improved. However, high discharge start voltage and sustain discharge voltage are required in order to generate sustain discharge which is a positive pole discharge in such a plasma display panel.

이하에서는 이를 해결하는 구동방법에 대해서 도 6 내지 도 8을 참조하여 알아본다. 편의상, 각 서브필드의 유지 기간에서 어드레스 전극(A1∼Am, 이하'A'라 함), 유지 전극(X1∼Xn, 이하'X'라 함) 및 주사 전극(Y1∼Yn, 이하'Y'라 함)에 인가되는 구동 파형에 대해서 설명한다. Hereinafter, a driving method for solving this problem will be described with reference to FIGS. 6 to 8. For convenience, the address electrodes A1 to Am, hereinafter referred to as 'A', the sustain electrodes X1 to Xn, hereinafter referred to as 'X', and the scan electrodes Y1 to Yn, hereinafter referred to as 'Y' in the sustain period of each subfield. Will be described.

도 7은 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동파형을 나타내는 도면이며, 도 8은 도 7의 구동 파형이 인가될 때 발생되는 방전 메카니즘을 나타내는 도면이다.FIG. 7 is a diagram illustrating a driving waveform of the plasma display device according to the first exemplary embodiment of the present invention, and FIG. 8 is a diagram illustrating a discharge mechanism generated when the driving waveform of FIG. 7 is applied.

도 7을 참조하면, 먼저 시간 T1에서 유지 전극(X)을 기준 전압(도 7에서는 접지 전압(0V)로 나타내었음, 이하 동일함)을 바이어스한 상태에서 주사 전극(Y)에 유지방전 펄스 전압(Vs)을 인가한다. 주사 전극(Y)에 유지 방전 펄스 전압인 Vs 전압을 인가하는 동시에 어드레스 전극(A)에 Va 전압을 인가한다. 여기서, 어드레스 전극(A)에 인가하는 Va 전압의 인가시간은 주사 전극(Y)에 인가하는 Vs 전압의 인가시간보다 더 짧다. Referring to FIG. 7, the sustain discharge pulse voltage is applied to the scan electrode Y while the sustain electrode X is biased at the time T1 with the reference voltage (represented by the ground voltage (0V) in FIG. 7, hereinafter the same). (Vs) is applied. A Vs voltage, which is a sustain discharge pulse voltage, is applied to the scan electrode Y, and a Va voltage is applied to the address electrode A. Here, the application time of the Va voltage applied to the address electrode A is shorter than the application time of the Vs voltage applied to the scan electrode Y.

이와 같이 주사 전극(Y) 및 유지 전극(X)에 각각 Vs 전압 및 접지 전압(0V)이 인가되고 어드레스 전극(A)에 Va 전압이 인가되는 경우, 먼저 유지 전극(X)과 어드레스 전극(A)사이에 먼저 도 8에서와 같이 유도 방전인 트리거 방전(i)이 발생한다. 이는 본 발명의 실시예에서 주사 전극(Y)과 유지 전극(X)간의 거리(G)가 유지 전극(Y)과 어드레스 전극(X)간의 거리(D)보다 더 길기 때문에, 상대적으로 주사 전극(Y)과 유지 전극(X)간의 방전 개시 전압이 높아지고 유지 전극(X)과 어드레스 전극(X)사이의 방전 개시 전압이 낮아져, 어드레스 전극(A)에서 유지 전극(X)으로의 전계(①)에 의해 먼저 트리거 방전(ⅰ)이 발생한다. 이러한 트리거 방전에 의해, 어드레스 전극(A) 위에 형성되어 있는 형광층과 유전층에 전자가 축적하며 어드레스 전극(A)을 따라 방전이 확장된다(ii). 이렇게 방전이 확장되어 주사 전극(Y)까지 도달하여 주방전(iii)이 주사 전극(Y)과 유지 전극(X)간에서 발생한다. 여기서, 주사 전극(Y)과 어드레스 전극(A)간의 전계(②)와 주사 전극(Y)과 유지전극(X)간의 전계(③)는 어드레스 전극(A)을 따라 확산되던 방전을 주사 전극(Y)쪽으로 유인하여 주방전(iii)이 형성되도록 도와준다. 그리고, 이온이 유지 전극(X) 하부의 유전층을 덮고 있는 MgO 층으로 끌려오도록 유지 전극(X)이 음극 역할을 하며 이온에 의한 이차 전차 방출 계수가 크기 때문에, 보다 낮은 유지방전 전압(Vs)에서 주사 전극(Y)과 유지 전극(X) 사이에 주방전이 생성될 수 있다. As described above, when the Vs voltage and the ground voltage (0V) are applied to the scan electrode (Y) and the sustain electrode (X), and the Va voltage is applied to the address electrode (A), first, the sustain electrode (X) and the address electrode (A) are applied. First, a trigger discharge i, which is an induced discharge, is generated as shown in FIG. 8. This is because the distance G between the scan electrode Y and the sustain electrode X is longer than the distance D between the sustain electrode Y and the address electrode X in the embodiment of the present invention. The discharge start voltage between Y) and sustain electrode X increases and the discharge start voltage between sustain electrode X and address electrode X decreases, so that the electric field ① from address electrode A to sustain electrode X is reduced. The trigger discharge first occurs. By this trigger discharge, electrons accumulate in the fluorescent layer and the dielectric layer formed on the address electrode A, and the discharge extends along the address electrode A (ii). In this way, the discharge is extended to reach the scan electrode Y, and a discharging iii occurs between the scan electrode Y and the sustain electrode X. FIG. Here, the electric field ② between the scan electrode Y and the address electrode A and the electric field ③ between the scan electrode Y and the sustain electrode X are discharged along the address electrode A to discharge the discharge. Y) to help with the formation of a kitchen war (iii). In addition, since the sustain electrode X serves as a cathode so that the ions are attracted to the MgO layer covering the dielectric layer under the sustain electrode X and the secondary electric emission coefficient by the ions is large, at a lower sustain discharge voltage (Vs). Discharge may be generated between the scan electrode (Y) and the sustain electrode (X).

이때, 어드레스 전극(A)에 Va 전압을 인가하고 유지 전극(X)에 기준 전압을 인가하며 주사 전극(Y)에 Vs 전압을 인가하여, 어드레스 전극(A)과 유지 전극(X) 사이에 먼저 트리거 방전을 일으킨 후 주사 전극(Y)과 유지 전극(X) 사이에 주방전을 발생시키기 위해서는 상기 Va 전압 및 Vs 전압을 방전셀의 내부 조건에 따라 적절하게 설정되어야 하며, 이는 실험에 의해 적절하게 선택될 수 있다. At this time, the Va voltage is applied to the address electrode A, the reference voltage is applied to the sustain electrode X, and the Vs voltage is applied to the scan electrode Y, so that the address electrode A and the sustain electrode X are first applied. In order to generate a discharging between the scan electrode (Y) and the sustain electrode (X) after the trigger discharge, the Va voltage and the Vs voltage should be appropriately set according to the internal conditions of the discharge cell. Can be selected.

다음으로, 시간 T2에서는 주사 전극(Y)을 기준전압으로 바이어스한 상태에서 유지 전극(X)에 Vs 전압을 인가한다. 이때, 유지 전극(X)에 Vs 전압을 인가하는 동시에 어드레스 전극(A)에 Va 전압을 인가한다. 이와 같은 시간 T2 에서의 전압의 인가에 의해 발생되는 유도방전, 방전 확산 및 주방전은 상기 T1에서의 유지 전극(X)과 주사 전극(Y)이 서로 바뀐 것을 제외하고 동일한바 이하 구체적 설명은 생략한다. Next, at time T2, the voltage Vs is applied to the sustain electrode X while the scan electrode Y is biased to the reference voltage. At this time, Vs voltage is applied to sustain electrode X and Va voltage is applied to address electrode A. FIG. Induction discharge, discharge diffusion and discharging caused by the application of the voltage at the time T2 are the same except that the sustain electrode X and the scan electrode Y are interchanged with each other at T1. do.

상기와 같은 시간 T1 및 T2 의 동작을 반복을 통해 유지 기간의 유지방전을 수행한다.The sustain discharge of the sustain period is performed by repeating the operation of the time T1 and T2 as described above.

한편, 도 9는 롱갭 저전압 구동 방법에 의해 400㎛의 방전 갭을 가지는 플라즈마 표시 패널을 구동하였을 경우 어드레스 펄스 폭(T)에 따른 유지방전 전압의 변화를 그래프로 나타낸 도면이다.FIG. 9 is a graph showing the change of the sustain discharge voltage according to the address pulse width T when the plasma display panel having the discharge gap of 400 μm is driven by the long gap low voltage driving method.

도 9를 참조하면, 세로축은 X-Y 사이의 유지방전 전압(Vs)을 나타내고 있으며 가로축은 유지기간 동안에 어드레스 전극(A)에 인가되는 전압(Va)을 나타내고 있다. 여기서, 어드레스 펄스 폭(T)에 관계없이 어드레스 전압(Va)이 높을수록 유지방전 전압(Vs)은 낮아지고 있는 것을 볼 수 있다.Referring to FIG. 9, the vertical axis represents the sustain discharge voltage Vs between X and Y, and the horizontal axis represents the voltage Va applied to the address electrode A during the sustain period. Here, it can be seen that the sustain discharge voltage Vs is lowered as the address voltage Va is higher regardless of the address pulse width T.

상기에서 설명한 바와 같이 본 발명의 제1 실시예에 따른 구동파형에 따르면 롱방전 갭 조건에서도 유지방전펄스 전압(Vs)을 낮출 수 있으나, 어드레스 전극(A) 에 Va 전압의 인가로 인해 어드레스 전극(A)으로 신호를 전달하는 TCP(600)에 심한 발열이 발생한다. 특히, 도 9에서 설명한 바와 같이 유지방전 전압(Vs)을 낮추기 위해 어드레스 전극(A)에 높은 어드레스 전압(Va)을 인가하는 경우에는 TCP(600)가 파손될 위험성이 대단히 크다. 이하에서는 이를 해결하기 위한 구동 방법에 대해서 알아본다.As described above, according to the driving waveform according to the first embodiment of the present invention, the sustain discharge pulse voltage Vs can be lowered even in the long discharge gap condition, but the address electrode A is applied due to the application of Va voltage to the address electrode A. Severe fever occurs in the TCP 600 that signals to A). In particular, when the high address voltage Va is applied to the address electrode A in order to lower the sustain discharge voltage Vs as described with reference to FIG. 9, there is a great risk of damage to the TCP 600. Hereinafter, a driving method for solving this problem will be described.

도 10은 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형도이다.10 is a driving waveform diagram of a plasma display device according to a second embodiment of the present invention.

도 10에 나타낸 바와 같이, 유지 기간에서 주사 전극(Y) 및 유지 전극(X)에 소정의 전압을 인가한 상태에서 어드레스 전극(A)에 보조 전압(Va')을 인가한다. 상기 도 10에 나타낸 구동 파형은 유지 전극(또는 주사 전극)에 음의 보조 펄스 전압(Vc)과 어드레스 전극(A)에 본 발명의 제1 실시예에서 어드레스 전극(A)에 인가되는 보조 전압(Va) 보다 낮은 보조 전압(Va')을 인가하는 점을 제외하고 세 전극간의 전위차에 의한 방전 메카니즘은 제1 실시예와 동일하다.As shown in Fig. 10, the auxiliary voltage Va 'is applied to the address electrode A while a predetermined voltage is applied to the scan electrode Y and the sustain electrode X in the sustain period. The driving waveform shown in FIG. 10 is a negative auxiliary pulse voltage Vc applied to the sustain electrode (or scan electrode) and an auxiliary voltage applied to the address electrode A in the first embodiment of the present invention. The discharge mechanism due to the potential difference between the three electrodes is the same as that of the first embodiment except that an auxiliary voltage Va 'lower than Va) is applied.

먼저 T1'에서는 주사 전극(Y)에 유지방전 펄스 전압(Vs)을 인가하는 동시에 유지 전극(X)에 음의 보조 펄스 전압(Vc)을 인가하고, 어드레스 전극(A)에 Va' 전압을 인가한다. 이때, 주사 전극(Y)과 유지 전극(X)의 전압차는 Vs-Vc 전압이 되며, 어드레스 전극(A)과 유지 전극(X)의 전압차는 Va'-Vc 전압이 된다. 여기서, 롱방전 갭 조건에서 저전압 방전을 형성하였을 경우 어드레스 전극(A)에 인가되는 전압을 최소화하기 위해 유지 전극(X)의 전압(Vc)의 크기는 적절하게 선택될 수 있다. 또한, 전압(Vc)의 인가 시간은 전압(Vs)이 인가되는 시간 전체 동안이거나 그 보다 적은 시간동안으로 적절하게 조절할 수 있다(도면에서 점선으로 표시함).First, at T1 ', a sustain discharge pulse voltage Vs is applied to the scan electrode Y, a negative auxiliary pulse voltage Vc is applied to the sustain electrode X, and a Va' voltage is applied to the address electrode A. do. At this time, the voltage difference between the scan electrode Y and the sustain electrode X becomes the Vs-Vc voltage, and the voltage difference between the address electrode A and the sustain electrode X becomes the Va'-Vc voltage. Here, when the low voltage discharge is formed under the long discharge gap condition, the size of the voltage Vc of the sustain electrode X may be appropriately selected to minimize the voltage applied to the address electrode A. FIG. In addition, the application time of the voltage Vc can be appropriately adjusted for the entire time or less time the voltage Vs is applied (indicated by the dotted line in the figure).

여기서, 주사 전극(Y)과 유지 전극(X)간의 거리(G)가 유지 전극(Y)과 어드레스 전극(X)간의 거리(D)보다 더 길며 어드레스 전극(A)과 유지 전극(X)의 전압차가 Va'-Vc 전압이 되므로, 어드레스 전극(A)과 유지 전극(X) 사이에서 도 8에서와 같이 트리거 방전(ⅰ)이 먼저 발생한다.Here, the distance G between the scan electrode Y and the sustain electrode X is longer than the distance D between the sustain electrode Y and the address electrode X, and the address electrode A and the sustain electrode X are separated from each other. Since the voltage difference becomes the Va'-Vc voltage, the trigger discharge occurs first as shown in FIG. 8 between the address electrode A and the sustain electrode X. FIG.

그리고, 이러한 트리거 방전(ⅰ)에 의해 어드레스 전극(A) 위에 형성되어 있는 형광층과 유전층에 전자가 축적하여, 어드레스 전극(A)을 따라 방전이 확장된다(ⅱ).The trigger discharge causes electrons to accumulate in the fluorescent layer and the dielectric layer formed on the address electrode A, and the discharge extends along the address electrode A (ii).

다음으로 상기 방전 확장(ⅱ)에 의해, 주사 전극(Y)과 유지 전극(X)간에 주방전(ⅲ)이 발생하게 된다.Next, due to the discharge extension (ii), discharging occurs between the scan electrode (Y) and the sustain electrode (X).

이때, 상기와 같이 주사 전극(Y)에 유지방전 전압(Vs)을 인가하는 동시에 유지 전극(X)에 음의 보조 펄스 전압(Vc)을 인가하는 것은 주사 전극(Y)과 유지 전극(X)사이의 전계를 강화시켜주는 역할을 하고, 그에 따라 어드레스 전극(A)에 인가되는 보조 전압(Va')은 낮아질 수 있음은 도 9를 참조하면 알 수 있다.At this time, as described above, applying the sustain discharge voltage Vs to the scan electrode Y and applying the negative auxiliary pulse voltage Vc to the sustain electrode X is the scan electrode Y and the sustain electrode X. 9, the auxiliary voltage Va ′ applied to the address electrode A may be lowered, thereby enhancing the electric field therebetween.

다음으로, 시간 T2'에서는 주사 전극(Y)과 유지 전극(X)에 인가되는 전압은 상기 T1'에서의 주사 전극(Y)과 유지 전극(X)에 인가된 전압이 바뀌어서 인가되는 것을 제외하고 방전 메카니즘은 동일하다. 즉, 먼저 주사 전극(Y)과 어드레스 전극(A) 사이에서 먼저 트리거 방전이 발생한 후 방전이 어드레스 전극(A)으로 확장되고, 유지 전극(X)과 주사 전극(Y)간에 주방전이 발생하게 된다.Next, at the time T2 ', the voltage applied to the scan electrode Y and the sustain electrode X is applied except that the voltage applied to the scan electrode Y and the sustain electrode X at T1' is changed. The discharge mechanism is the same. That is, the trigger discharge occurs first between the scan electrode Y and the address electrode A, and then the discharge extends to the address electrode A, and a discharging occurs between the sustain electrode X and the scan electrode Y. .

이와같이 본 발명의 제2 실시예에서는 본 발명의 제1 실시예와 달리 유지 전 극(X)에 음의 보조 펄스 전압(Vc)을 인가하고, 어드레스 전극(A)에 본 발명의 제1 실시예의 경우 보다 낮은 보조 전압(Va')을 인가함으로써 TCP의 발열에 따른 파손의 위험성을 크게 줄일 수 있다.As described above, in the second embodiment of the present invention, unlike the first embodiment of the present invention, a negative auxiliary pulse voltage Vc is applied to the sustaining electrode X, and the address electrode A is applied to the first embodiment of the present invention. In this case, by applying a lower auxiliary voltage Va ′, the risk of damage due to the heat generation of the TCP can be greatly reduced.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리 범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리 범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the invention defined in the following claims are also provided. It belongs to the scope of rights.

이상에서 살펴본 바와 같이, 본 발명에 따르면 롱 방전 갭에서 주사 전극 또는 유지 전극에 유지방전 전압이 인가되는 동안에 대응하는 유지 전극 또는 주사 전극에는 음의 보조 전압을 인가함으로써 어드레스 전극에 인가되는 보조 전압의 크기를 최소화할 수 있다. 따라서, TCP 발열에 따른 파손의 위험성을 크게 낮출 수 있다.As described above, according to the present invention, while the sustain discharge voltage is applied to the scan electrode or the sustain electrode in the long discharge gap, a negative auxiliary voltage is applied to the sustain electrode or the scan electrode corresponding to the auxiliary voltage applied to the address electrode. The size can be minimized. Therefore, the risk of damage due to TCP heat generation can be greatly reduced.

Claims (15)

복수의 제1 전극 및 제2 전극, 상기 제1 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법에 있어서, A method of driving a plasma display device comprising a plurality of first electrodes and a second electrode, and a plurality of third electrodes formed in a direction crossing the first and second electrodes. 한 프레임을 각각 리셋 기간, 어드레스 기간 및 유지 기간을 포함하는 복수의 서브필드로 나누어 구동하며, One frame is divided into a plurality of subfields each of which includes a reset period, an address period, and a sustain period, and is driven. 상기 유지 기간에서,In the retention period, (a) 상기 제1 전극 및 상기 제2 전극에 각각 유지방전을 위한 제1 전압 및 제2 전압을 교대로 인가하는 단계; 및 (a) alternately applying a first voltage and a second voltage for sustain discharge to the first electrode and the second electrode, respectively; And (b) 상기 제1 전극 및 상기 제2 전극에 각각 상기 제1 전압 및 제2 전압이 인가되는 일부의 기간에서, 상기 제3 전극에 상기 제1 전압과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하며,(b) applying a third voltage having the same direction as the first voltage to the third electrode in a period of time during which the first voltage and the second voltage are applied to the first electrode and the second electrode, respectively; Steps, 상기 제2 전압은 상기 제1 전압과 반대 방향을 가지는 전압인 플라즈마 표시 장치의 구동 방법.And the second voltage is a voltage having a direction opposite to the first voltage. 제1항에 있어서, The method of claim 1, 상기 제1 전극과 상기 제2 전극간의 거리가 상기 제3 전극과 상기 제1 전극간의 거리보다 더 긴 플라즈마 표시 장치의 구동 방법.And a distance between the first electrode and the second electrode is longer than a distance between the third electrode and the first electrode. 제1항에 있어서, The method of claim 1, 상기 유지 기간에서 인가되는 전압에 의해 발생되는 복수의 유지방전은, 각각 상기 제1 및 제2 전극 중 상기 유지방전을 위한 제1 전압이 인가되지 않는 전극과 상기 제3 전극 사이에서 먼저 방전이 발생한 후 상기 제1 전극과 상기 제2 전극 사이에서 방전이 발생하는 플라즈마 표시 장치의 구동 방법. The plurality of sustain discharges generated by the voltage applied in the sustain period are discharged first between the first electrode and the third electrode to which the first voltage for the sustain discharge is not applied. And a discharge is generated between the first electrode and the second electrode afterwards. 제1항 내지 제3항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 3, 상기 제1 전압 및 제3 전압은 양의 전압이고, 상기 제2 전압은 음의 전압인 플라즈마 표시 장치의 구동 방법. And the first voltage and the third voltage are positive voltages, and the second voltage is negative voltages. 제1항에 있어서, The method of claim 1, 상기 단계(b)에서의 상기 일부의 기간은 상기 유지방전을 위한 제1 전압이 인가되는 초기 기간인 플라즈마 표시 장치의 구동 방법.And said partial period in said step (b) is an initial period during which a first voltage for sustain discharge is applied. 제1항에 있어서,The method of claim 1, 상기 단계(a)에서 상기 제2 전압이 인가되는 기간은 상기 제1 전압이 인가되는 기간 중 일부의 기간인 플라즈마 표시 장치의 구동 방법. And the period during which the second voltage is applied in the step (a) is a part of the period during which the first voltage is applied. 복수의 제1 전극 및 제2 전극 상기 제1 및 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법에 있어 서,In the method of driving a plasma display device comprising a plurality of first electrodes and a plurality of third electrodes formed in a direction crossing the first and second electrodes, 유지 기간은 각각 유지방전을 발생하는 복수의 서브기간으로 나누어지며,The sustain period is divided into a plurality of sub periods, each of which generates a sustain discharge. 제1 서브기간에서,In the first sub-period, (a) 상기 제1 전극에 유지방전을 위한 제1 전압을 인가하는 단계;(a) applying a first voltage for sustain discharge to the first electrode; (b) 상기 제1 전극에 상기 제1 전압이 인가되는 기간 중 적어도 일부의 기간 동안 상기 제2 전극에 상기 제1 전압과 반대 방향을 가지는 제2 전압을 인가하는 단계; 및(b) applying a second voltage having a direction opposite to the first voltage to the second electrode for at least part of a period during which the first voltage is applied to the first electrode; And (c) 상기 제1 전압이 인가되는 기간 중 일부의 기간 동안 상기 제3 전극에 상기 제1 전압과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하는 플라즈마 표시 장치의 구동 방법.and (c) applying a third voltage having the same direction as the first voltage to the third electrode during a portion of the period during which the first voltage is applied. 제7항에 있어서,The method of claim 7, wherein 상기 제1 전극과 상기 제2 전극간의 거리가 상기 제3 전극과 상기 제1 전극간의 거리보다 더 긴 플라즈마 표시 장치의 구동 방법.And a distance between the first electrode and the second electrode is longer than a distance between the third electrode and the first electrode. 제7항에 있어서,The method of claim 7, wherein 상기 제1 전압 및 제3 전압은 양의 전압이고, 상기 제2 전압은 음의 전압인 플라즈마 표시 장치의 구동 방법.And the first voltage and the third voltage are positive voltages, and the second voltage is negative voltages. 제7항에 있어서,The method of claim 7, wherein 상기 제1 기간에서 발생되는 방전은, 상기 제3 전극과 상기 제2 전극간에 먼저 발생된 후 상기 제1 전극과 상기 제2 전극 사이에서 발생되는 플라즈마 표시 장치의 구동 방법.The discharge generated in the first period is first generated between the third electrode and the second electrode and then generated between the first electrode and the second electrode. 제7항에 있어서,The method of claim 7, wherein 상기 제1 서브기간과 연속하는 제2 서브기간에서,In a second sub period continuous with the first sub period, 상기 제2 전극에 유지방전을 위한 상기 제1 전압을 인가하는 단계;Applying the first voltage to the second electrode for sustain discharge; 상기 제2 전극에 상기 제1 전압이 인가되는 기간 중 적어도 일부의 기간 동안 상기 제1 전극에 상기 제1 전압과 반대 방향인 상기 제2 전압을 인가하는 단계; 및Applying the second voltage in a direction opposite to the first voltage to the first electrode for at least a part of the period during which the first voltage is applied to the second electrode; And 상기 제2 전극에 상기 제1 전압이 인가되는 기간중 일부의 기간 동안 상기 제3 전극에 상기 제1 전압과 동일한 방향을 가지는 제3 전압을 인가하는 단계를 포함하는 플라즈마 표시 장치의 구동 방법.And applying a third voltage having the same direction as the first voltage to the third electrode during a part of the period during which the first voltage is applied to the second electrode. 제1 기판, 상기 제1 기판 상에 형성되어 있는 복수의 어드레스 전극, 상기 제1 기판과 대향하고 있는 제2 기판, 그리고 상기 제2 기판 상에 서로 쌍을 이루며 평행하게 형성되어 있는 복수의 주사 및 유지 전극을 포함하는 플라즈마 표시 패널; 및A plurality of scanning electrodes formed in pairs and in parallel on a first substrate, a plurality of address electrodes formed on the first substrate, a second substrate facing the first substrate, and the second substrate, and A plasma display panel including a sustain electrode; And 상기 어드레스 전극, 주사 전극 및 유지 전극에 각각 구동 신호를 전달하는 구동보드를 포함하며, 상기 플라즈마 표시 패널과 대향하고 있는 샤시 베이스를 포 함하며,A driving board configured to transfer driving signals to the address electrode, the scan electrode, and the sustain electrode, respectively, and include a chassis base facing the plasma display panel; 상기 구동보드는 유지 기간에서, 상기 주사 전극에 제1 전압을 인가하고, 상기 제1 전압이 인가되는 기간 중 일부의 기간 동안 유지 전극 및 어드레스 전극에 각각 상기 제1 전압과 반대 방향의 제2 전압 및 상기 제1 전압과 동일한 방향의 제3 전압을 인가하는 플라즈마 표시 장치.The driving board applies a first voltage to the scan electrode in a sustain period, and a second voltage in a direction opposite to the first voltage to the sustain electrode and the address electrode for a part of a period during which the first voltage is applied. And applying a third voltage in the same direction as the first voltage. 제12항에 있어서,The method of claim 12, 상기 주사 전극과 상기 유지 전극간의 거리가 상기 주사 및 유지 전극으로부터 상기 어드레스 전극으로의 거리보다 더 긴 플라즈마 표시 장치.And a distance between the scan electrode and the sustain electrode is longer than a distance from the scan and sustain electrode to the address electrode. 제12항에 있어서,The method of claim 12, 상기 제1 전압 및 제3 전압은 양의 전압이고, 상기 제2 전압은 음의 전압인 플라즈마 표시 장치.Wherein the first voltage and the third voltage are positive voltages, and the second voltage is negative voltages. 제12항에 있어서,The method of claim 12, 상기 유지 기간에서 상기 주사 전극과 상기 유지 전극 사이에서의 방전보다 상기 유지 전극과 상기 어드레스 전극 사이에서 먼저 방전이 발생되는 플라즈마 표시 장치.And a discharge is generated between the sustain electrode and the address electrode before the discharge between the scan electrode and the sustain electrode in the sustain period.
KR1020040098969A 2004-11-30 2004-11-30 Plasma display panel and driving method thereof KR20060060095A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040098969A KR20060060095A (en) 2004-11-30 2004-11-30 Plasma display panel and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040098969A KR20060060095A (en) 2004-11-30 2004-11-30 Plasma display panel and driving method thereof

Publications (1)

Publication Number Publication Date
KR20060060095A true KR20060060095A (en) 2006-06-05

Family

ID=37157000

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040098969A KR20060060095A (en) 2004-11-30 2004-11-30 Plasma display panel and driving method thereof

Country Status (1)

Country Link
KR (1) KR20060060095A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100800499B1 (en) * 2006-07-18 2008-02-04 엘지전자 주식회사 Plasma Display Apparatus
KR100805125B1 (en) * 2007-05-08 2008-02-20 삼성에스디아이 주식회사 Plasma display device and driving method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100800499B1 (en) * 2006-07-18 2008-02-04 엘지전자 주식회사 Plasma Display Apparatus
KR100805125B1 (en) * 2007-05-08 2008-02-20 삼성에스디아이 주식회사 Plasma display device and driving method thereof

Similar Documents

Publication Publication Date Title
KR100627411B1 (en) Plasma display panel and driving method thereof
KR100612234B1 (en) Plasma display device
JP4837726B2 (en) Display device
KR20060060095A (en) Plasma display panel and driving method thereof
KR100648701B1 (en) Plasma display device and driving method thereof
KR100759449B1 (en) Plasma display panel
KR20050038279A (en) Plasma display panel and driving method thereof
KR20060053458A (en) Plasma display panel
KR100612383B1 (en) Plasma display panel and driving method thereof
KR20060055847A (en) Plasma display device and driving method thereof
US7499005B2 (en) Plasma display panel and driving method thereof
KR100638211B1 (en) Plasma Display Panel
JPWO2007108119A1 (en) 3-electrode surface discharge display
KR100805125B1 (en) Plasma display device and driving method thereof
KR100599603B1 (en) Plasma display panel
KR100719588B1 (en) Plasma display panel
JP3764897B2 (en) Driving method of plasma display panel
KR100553207B1 (en) Plasma display panel and Method for driving the same
KR20100119644A (en) Plasma display panel device
KR100570751B1 (en) Plasma display panel
KR20100019756A (en) Plasma display panel
JP2003068208A (en) Plasma display panel and its driving method
KR20060053521A (en) Plasma display device and driving method thereof
KR20080111088A (en) Three-electrode surface discharge display
JPH0950766A (en) Gas discharge display panel and image display device using same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application