KR20060001163A - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
KR20060001163A
KR20060001163A KR1020040050212A KR20040050212A KR20060001163A KR 20060001163 A KR20060001163 A KR 20060001163A KR 1020040050212 A KR1020040050212 A KR 1020040050212A KR 20040050212 A KR20040050212 A KR 20040050212A KR 20060001163 A KR20060001163 A KR 20060001163A
Authority
KR
South Korea
Prior art keywords
liquid crystal
line
crystal display
gate
signal transmission
Prior art date
Application number
KR1020040050212A
Other languages
Korean (ko)
Inventor
이주영
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020040050212A priority Critical patent/KR20060001163A/en
Publication of KR20060001163A publication Critical patent/KR20060001163A/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Abstract

본 발명은 공통전압 차에 의한 휘도편차를 방지할 수 있는 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device capable of preventing the luminance deviation caused by the common voltage difference.

본 발명에 따른 액정표시장치는 다수의 신호라인 및 액정셀을 가지는 액정표시패널과; 상기 다수의 신호라인을 구동하기 위한 적어도 하나의 집적회로가 실장되는 도전성 필름과; 상기 액정셀 구동시 필요로 하는 구동신호를 상기 액정표시패널에 공급하기 위해 상기 집적회로의 실장영역을 가로지르도록 상기 도전성 필름 상에 형성되는 적어도 하나의 신호전송라인을 구비하는 것을 특징으로 한다.
A liquid crystal display device according to the present invention comprises: a liquid crystal display panel having a plurality of signal lines and liquid crystal cells; A conductive film mounted with at least one integrated circuit for driving the plurality of signal lines; And at least one signal transmission line formed on the conductive film to cross the mounting area of the integrated circuit to supply driving signals required for driving the liquid crystal cell to the liquid crystal display panel.

Description

액정표시장치{Liquid Crystal Display} Liquid Crystal Display             

도 1은 종래 액정표시장치를 나타내는 평면도이다.1 is a plan view illustrating a conventional liquid crystal display device.

도 2는 도 1에 도시된 액정표시패널을 상세히 나타내는 회로도이다.FIG. 2 is a circuit diagram illustrating in detail the liquid crystal display panel illustrated in FIG. 1.

도 3은 본 발명의 제1 실시 예에 따른 액정표시장치를 나타내는 평면도이다.3 is a plan view illustrating a liquid crystal display according to a first embodiment of the present invention.

도 4는 도 3에 도시된 게이트 테이프 캐리어 패키지를 상세히 나타내는 평면도이다.4 is a plan view illustrating the gate tape carrier package shown in FIG. 3 in detail.

도 5는 도 3에 도시된 액정표시패널을 상세히 나타내는 회로도이다.FIG. 5 is a circuit diagram illustrating in detail the liquid crystal display panel illustrated in FIG. 3.

도 6은 본 발명의 제2 실시 예에 따른 액정표시장치를 나타내는 평면도이다.6 is a plan view illustrating a liquid crystal display according to a second exemplary embodiment of the present invention.

도 7은 도 6에 도시된 게이트 테이프 캐리어 패키지를 상세히 나타내는 평면도이다.
FIG. 7 is a plan view illustrating the gate tape carrier package shown in FIG. 6 in detail.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

32, 132 : 박막트랜지스터 어레이 기판 32, 132: thin film transistor array substrate

34,134 : 칼라필터 어레이 기판34,134 color filter array substrate

36,136 : 액정 표시 패널 38,138 : 게이트 TCP36,136: liquid crystal display panel 38,138: gate TCP

40,140 : 게이트 드라이브 IC 42,142 : 데이터 TCP 40140: Gate Drive IC 42142: Data TCP                 

44,144 : 데이터 드라이브 IC 46,146 : 데이터 PCB44,144: Data Drive IC 46,146: Data PCB

48,148 : 게이트 PCB 158 : 게이트신호전송라인48,148: gate PCB 158: gate signal transmission line

160 : 입력라인 162 : 출력라인160: input line 162: output line

170,172,174,176 : 패드
170,172,174,176: pads

본 발명은 액정표시장치에 관한 것으로, 특히 공통전압 차에 의한 휘도편차를 방지할 수 있는 액정표시장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device capable of preventing luminance deviation due to a common voltage difference.

액정 표시 장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이러한 액정 표시 장치는 액정을 구동시키는 전계의 방향에 따라 수직 전계형과 수평 전계형으로 대별된다.The liquid crystal display device displays an image by adjusting the light transmittance of the liquid crystal using an electric field. Such liquid crystal display devices are classified into vertical electric field types and horizontal electric field types according to the direction of the electric field for driving the liquid crystal.

수직 전계형 액정 표시 장치는 상부기판 상에 형성된 공통전극과 하부기판 상에 형성된 화소전극이 서로 대향되게 배치되어 이들 사이에 형성되는 수직 전계에 의해 TN(Twisted Nemastic) 모드의 액정을 구동하게 된다. 이러한 수직 전계형 액정 표시 장치는 개구율이 큰 장점을 가지는 반면 시야각이 90도 정도로 좁은 단점을 가진다.In the vertical field type liquid crystal display, the common electrode formed on the upper substrate and the pixel electrode formed on the lower substrate are disposed to face each other to drive the liquid crystal of TN (Twisted Nemastic) mode by a vertical electric field formed therebetween. Such a vertical field type liquid crystal display device has a large aperture ratio, but has a narrow viewing angle of about 90 degrees.

수평 전계형 액정 표시 장치는 하부 기판에 나란하게 배치된 화소 전극과 공통 전극 간의 수평 전계에 의해 인 플레인 스위칭(In Plane Switching ; IPS) 모드 의 액정을 구동하게 된다. 이러한 수평 전계형 액정 표시 장치는 시야각이 160도 정도로 넓은 장점을 가진다. 이하, 수평 전계형 액정 표시 장치에 대하여 상세히 살펴보기로 한다. In the horizontal field type liquid crystal display, an in-plane switching (IPS) mode liquid crystal is driven by a horizontal electric field between a pixel electrode and a common electrode arranged side by side on a lower substrate. The horizontal field type liquid crystal display device has an advantage that a viewing angle is about 160 degrees. Hereinafter, the horizontal field type liquid crystal display device will be described in detail.

도 1은 종래 수평 전계형 액정표시장치를 나타내는 평면도이다.1 is a plan view illustrating a conventional horizontal field type liquid crystal display device.

도 1에 도시된 종래 수평 전계 인가형 액정표시장치는 액정셀 매트릭스를 갖는 액정 표시 패널(36)과, 액정 표시 패널(36)의 게이트라인들(GL)을 구동하기 위한 게이트 드라이브 집적회로(Integrated Circuit ; IC)(40)와, 액정 표시 패널(36)의 데이터라인들(DL)을 구동하기 위한 데이터 드라이브 IC(44)를 구비한다.The conventional horizontal field application type liquid crystal display device shown in FIG. 1 has a liquid crystal display panel 36 having a liquid crystal cell matrix, and a gate drive integrated circuit for driving gate lines GL of the liquid crystal display panel 36. And a data drive IC 44 for driving the data lines DL of the liquid crystal display panel 36.

데이터 드라이브 IC들(44)은 데이터 테이프 캐리어 패키지(Tape Carrier Package ; TCP)(42) 및 액정 표시 패널(36)의 데이터 패드부를 경유하여 데이터 라인들(DL)과 접속된다. 특히, 첫번째 데이터 드라이브 IC(42)와 마지막 데이터 드라이브 IC(44)가 실장된 데이터 TCP(42)에는 데이터라인들(DL)과 접속된 출력패드와, 공통전압 공급라인(SL)과 접속된 더미 출력패드(52)가 형성된다. The data drive ICs 44 are connected to the data lines DL via a data tape carrier package (TCP) 42 and a data pad portion of the liquid crystal display panel 36. In particular, the data TCP 42 on which the first data drive IC 42 and the last data drive IC 44 are mounted includes an output pad connected to the data lines DL, and a dummy connected to the common voltage supply line SL. The output pad 52 is formed.

이러한 데이터 드라이브 IC들(44)은 화소 데이터를 아날로그 화소 신호로 변환하여 데이터 라인들(DL)에 공급한다. 이를 위하여, 데이터 드라이브 IC들(44)은 가요성 인쇄 회로(Flexible Printed Circuit; FPC)(도시하지 않음) 및 데이터 인쇄회로기판(Printed Circuit Board ; PCB)(46)를 통해 메인 PCB(도시하지 않음) 상의 타이밍 제어부로부터 데이터 제어 신호 및 화소 데이터, 그리고 전원부로부터 전원 신호들을 공급받게 된다. The data drive ICs 44 convert pixel data into analog pixel signals and supply them to the data lines DL. To this end, the data drive ICs 44 may be connected to a main PCB (not shown) via a flexible printed circuit (FPC) (not shown) and a data printed circuit board (PCB) 46. The data control signal, the pixel data, and the power signals from the power supply unit are supplied from the timing controller.

게이트 드라이브 IC들(40)은 게이트 TCP(38) 및 액정 표시 패널(36)의 게이 트 패드부를 경유하여 게이트 라인들(GL)과 접속된다. 이러한 게이트 드라이브 IC들(40)은 게이트 하이 전압(VGH)의 스캔 신호를 게이트 라인들(GL)에 순차적으로 공급한다. 또한 게이트 드라이브 IC들(40)은 게이트 하이 전압(VGH)이 공급되는 기간을 제외한 나머지 기간에는 게이트 로우 전압(VGL)을 게이트 라인들(GL)에 공급한다. The gate drive ICs 40 are connected to the gate lines GL via the gate TCP 38 and the gate pad portion of the liquid crystal display panel 36. The gate drive ICs 40 sequentially supply scan signals of the gate high voltage VGH to the gate lines GL. In addition, the gate drive ICs 40 supply the gate low voltage VGL to the gate lines GL in a period other than the period in which the gate high voltage VGH is supplied.

이를 위하여, 게이트 드라이브 IC들(40)은 FPC(도시하지 않음) 및 게이트 PCB(48)를 통해 메인 PCB(도시하지 않음) 상의 타이밍 제어부로부터 게이트 제어 신호 및 전원부로부터 전원 신호들을 공급받게 된다. To this end, the gate drive ICs 40 receive power signals from the gate control signal and the power supply from a timing controller on the main PCB (not shown) via the FPC (not shown) and the gate PCB 48.

액정 표시 패널(36)은 박막 트랜지스터 어레이 기판(32)과, 칼러 필터 어레이 기판(34)이 액정을 사이에 두고 접합되어 형성된다. 이러한 액정 표시 패널(36)은 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 형성된 박막 트랜지스터에 의해 화소신호가 공급되는 화소전극과, 공통라인을 통해 공통전압이 공급되는 공통전극과, 이들의 수평 전계에 의해 구동되는 액정셀들을 이용하여 화상을 표시한다. 이를 위해, 액정 표시 패널(136)은 도 2에 도시된 바와 같이 n개의 게이트라인들(GL1 내지 GLn)과, n개의 게이트라인과 교차하는 m개의 데이터라인들(DL1 내지 DLm)과, 게이트라인(GL) 및 데이터라인(DL)의 교차부에 각각 형성된 박막 트랜지스터(TFT)와, 박막 트랜지스터(TFT)에 접속되고 매트릭스 형태로 배열되어진 액정셀들(Clc)과, 게이트라인(GL)과 나란한 n개의 공통라인(CL1 내지 CLn)을 구비한다.The liquid crystal display panel 36 is formed by bonding the thin film transistor array substrate 32 and the color filter array substrate 34 to each other with a liquid crystal interposed therebetween. The liquid crystal display panel 36 includes a pixel electrode supplied with a pixel signal by a thin film transistor formed in each region defined by the intersection of the gate lines GL and the data lines DL, and a common voltage supplied through the common line. An image is displayed using a common electrode and liquid crystal cells driven by their horizontal electric fields. To this end, the liquid crystal display panel 136 includes n gate lines GL1 to GLn, m data lines DL1 to DLm crossing the n gate lines, and a gate line as shown in FIG. 2. The thin film transistor TFT formed at the intersection of the GL and the data line DL, the liquid crystal cells Clc connected to the thin film transistor TFT and arranged in a matrix form, and are parallel to the gate line GL. n common lines CL1 to CLn are provided.

종래 공통라인(CL)에 공통전압을 공급하기 위해서 도 2에 도시된 바와 같이 데이터라인(DL)과 나란하게 기판의 좌측 및/또는 우측에 공통전압 공급라인(SL)이 형성된다. 이 경우, 공통전압이 공급되는 지점은 기판의 좌측 및 우측 상단과 기판의 좌측 하단이다. In order to supply the common voltage to the conventional common line CL, the common voltage supply line SL is formed on the left side and / or the right side of the substrate in parallel with the data line DL as shown in FIG. 2. In this case, the points where the common voltage is supplied are the upper left and right sides of the substrate and the lower left side of the substrate.

공통전압이 공급되는 지점에는 각각 동일 레벨의 공통전압이 인가되지만, 공급지점과 인접한 액정셀에 공급되는 공통전압과 공급지점과 상대적으로 먼 위치에 위치하는 액정셀에 공급되는 공통전압은 다르다. The common voltage of the same level is applied to the point where the common voltage is supplied, but the common voltage supplied to the liquid crystal cell adjacent to the supply point and the common voltage supplied to the liquid crystal cell positioned relatively far from the supply point are different.

이를 해결하기 위해, 게이트 TCP 사이마다 게이트 TCP별로 구분된 영역마다 공통전압을 공급한다. 이 경우, 각 게이트 TCP와 접속되는 k개의 게이트라인 중 제1 및 제k 번째 게이트라인과 인접한 공통라인(공통전압 공급지점과 인접)에 인가되는 공통전압과 제k/2 번째 게이트라인과 인접한 공통라인에 인가되는 공통전압 레벨은 서로 다르다. 이는 제k/2 번째 공통라인은 데이터라인에 공급되는 데이터신호에 의해 리플이 발생되어 제k/2 번째 공통라인에 공급되는 공통전압이 불안정해지기 때문이다.To solve this problem, a common voltage is supplied to each area divided by gate TCP between gates TCP. In this case, the common voltage applied to the common line adjacent to the first and kth gate lines (adjacent to the common voltage supply point) among the k gate lines connected to each gate TCP and the common adjacent to the k / 2th gate line. The common voltage levels applied to the lines are different. This is because the k / 2th common line is rippled by the data signal supplied to the data line, and the common voltage supplied to the k / 2th common line becomes unstable.

이에 따라, 각 게이트 TCP와 접속되는 k개의 게이트라인 중 제k/2 번째 게이트라인과 접속된 액정셀과 다른 액정셀 간에 휘도차가 발생되는 문제점이 있다.
Accordingly, there is a problem that a luminance difference occurs between the liquid crystal cell connected to the k / 2th gate line and the other liquid crystal cell among the k gate lines connected to each gate TCP.

따라서, 본 발명의 목적은 공통전압 차에 의한 휘도편차를 방지할 수 있는 액정표시장치를 제공하는 것이다.
Accordingly, an object of the present invention is to provide a liquid crystal display device capable of preventing the luminance deviation caused by the common voltage difference.

상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 다수의 신호라인 및 액정셀을 가지는 액정표시패널과; 상기 다수의 신호라인을 구동하기 위한 적어도 하나의 집적회로가 실장되는 도전성 필름과; 상기 액정셀 구동시 필요로 하는 구동신호를 상기 액정표시패널에 공급하기 위해 상기 집적회로의 실장영역을 가로지르도록 상기 도전성 필름 상에 형성되는 적어도 하나의 신호전송라인을 구비하는 것을 특징으로 한다.In order to achieve the above object, a liquid crystal display device according to the present invention comprises a liquid crystal display panel having a plurality of signal lines and liquid crystal cells; A conductive film mounted with at least one integrated circuit for driving the plurality of signal lines; And at least one signal transmission line formed on the conductive film to cross the mounting area of the integrated circuit so as to supply driving signals required for driving the liquid crystal cell to the liquid crystal display panel.

상기 적어도 하나의 신호전송라인은 상기 집적회로의 입력라인과 출력라인이 형성된 영역을 제외한 나머지 영역의 상기 도전성 필름 상에 형성되는 것을 특징으로 한다.The at least one signal transmission line is formed on the conductive film in the remaining region except for the region where the input line and the output line of the integrated circuit are formed.

상기 적어도 하나의 신호전송라인의 출력단은 상기 신호전송라인의 입력단의 개수 이상으로 형성되는 것을 특징으로 한다.The output terminal of the at least one signal transmission line is characterized by being formed more than the number of input terminals of the signal transmission line.

상기 적어도 하나의 신호전송라인은 상기 실장영역에서 분기되는 것을 특징으로 한다.The at least one signal transmission line may be branched from the mounting area.

상기 신호전송라인은 상기 적어도 하나의 출력라인들 마다 형성되는 것을 특징으로 한다.The signal transmission line is formed for each of the at least one output line.

상기 적어도 하나의 신호전송라인은 상기 액정셀 구동시 기준이 되는 공통전압을 상기 액정 표시 패널의 공통라인에 전송하는 것을 특징으로 한다.The at least one signal transmission line transmits a common voltage which is a reference when driving the liquid crystal cell to a common line of the liquid crystal display panel.

상기 액정표시장치는 상기 적어도 하나의 신호전송라인에 상기 공통전압을 공급하기 위한 제2 신호전송라인이 형성된 인쇄회로기판을 추가로 구비하는 것을 특징으로 한다.The liquid crystal display may further include a printed circuit board having a second signal transmission line for supplying the common voltage to the at least one signal transmission line.

상기 액정표시장치는 상기 적어도 하나의 신호전송라인에 상기 공통전압을 공급하기 위해 상기 기판 상에 형성된 라인 온 글래스형 신호라인을 추가로 구비하는 것을 특징으로 한다.The liquid crystal display may further include a line on glass signal line formed on the substrate to supply the common voltage to the at least one signal transmission line.

상기 집적회로는 상기 액정 표시 패널의 게이트라인을 구동하기 위한 신호를 생성하는 것을 특징으로 한다.The integrated circuit may generate a signal for driving a gate line of the liquid crystal display panel.

상기 액정표시장치는 상기 게이트라인과 교차하는 데이터라인과 나란한 방향으로 상기 기판의 양측에 형성되며 상기 공통라인과 접속된 제3 신호전송라인을 추가로 구비하는 것을 특징으로 한다.The liquid crystal display may further include a third signal transmission line formed on both sides of the substrate in a direction parallel to the data line crossing the gate line and connected to the common line.

상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and advantages of the present invention in addition to the above object will be apparent from the description of the preferred embodiment of the present invention with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시 예들을 도 3 내지 도 7를 참조하여 상세하게 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to FIGS. 3 to 7.

도 3은 본 발명에 따른 수평 전계 인가형 액정표시패널을 나타내는 회로도이다.3 is a circuit diagram illustrating a horizontal field application liquid crystal display panel according to the present invention.

도 3을 참조하면, 본 발명의 제1 실시 예에 따른 수평 전계 인가형 액정표시장치는 액정셀 매트릭스를 갖는 액정 표시 패널(136)과, 액정 표시 패널(136)의 게이트라인들(GL)을 구동하기 위한 게이트 드라이브 IC(140)와, 액정 표시 패널(136)의 데이터라인들(DL)을 구동하기 위한 데이터 드라이브 IC(144)를 구비한다.Referring to FIG. 3, the horizontal field application type liquid crystal display according to the first exemplary embodiment of the present invention may include a liquid crystal display panel 136 having a liquid crystal cell matrix and gate lines GL of the liquid crystal display panel 136. A gate drive IC 140 for driving and a data drive IC 144 for driving the data lines DL of the liquid crystal display panel 136.

데이터 드라이브 IC들(144)은 데이터 TCP(142) 및 액정 표시 패널(136)의 데 이터 패드부를 경유하여 데이터 라인들(DL)과 접속된다. 특히, 첫번째 데이터 드라이브 IC(144)와 마지막 데이터 드라이브 IC(144)가 실장된 데이터 TCP(142)에는 데이터라인들(DL)과 접속된 출력패드와, 제1 공통전압 공급라인(SL1)과 접속된 더미 출력패드(152)가 형성된다. The data drive ICs 144 are connected to the data lines DL via the data TCP 142 and the data pad portion of the liquid crystal display panel 136. In particular, the data TCP 142 in which the first data drive IC 144 and the last data drive IC 144 are mounted is connected to an output pad connected to the data lines DL, and to a first common voltage supply line SL1. A dummy output pad 152 is formed.

이러한 데이터 드라이브 IC들(144)은 화소 데이터를 아날로그 화소 신호로 변환하여 데이터 라인들(DL)에 공급한다. 이를 위하여, 데이터 드라이브 IC들(144)은 FPC(도시하지 않음) 및 데이터 PCB(146)를 통해 메인 PCB(도시하지 않음) 상의 타이밍 제어부로부터 데이터 제어 신호 및 화소 데이터, 그리고 전원부로부터 전원 신호들을 공급받게 된다. The data drive ICs 144 convert the pixel data into analog pixel signals and supply them to the data lines DL. To this end, the data drive ICs 144 supply data control signals and pixel data from the timing controller on the main PCB (not shown) and power signals from the power supply via the FPC (not shown) and the data PCB 146. Will receive.

게이트 드라이브 IC들(140)은 게이트 TCP(138) 및 액정 표시 패널(136)의 게이트 패드부를 경유하여 게이트 라인들(GL)과 접속된다. 이러한 게이트 드라이브 IC들(140)은 게이트 하이 전압(VGH)의 스캔 신호를 게이트 라인들(GL)에 순차적으로 공급한다. 또한 게이트 드라이브 IC들(140)은 게이트 하이 전압(VGH)이 공급되는 기간을 제외한 나머지 기간에는 게이트 로우 전압(VGL)을 게이트 라인들(GL)에 공급한다. The gate drive ICs 140 are connected to the gate lines GL via the gate TCP 138 and the gate pad portion of the liquid crystal display panel 136. The gate drive ICs 140 sequentially supply a scan signal of the gate high voltage VGH to the gate lines GL. In addition, the gate drive ICs 140 supply the gate low voltage VGL to the gate lines GL in a period other than the period in which the gate high voltage VGH is supplied.

이를 위하여, 게이트 드라이브 IC들(140)은 FPC(도시하지 않음) 및 게이트 PCB(148)를 통해 메인 PCB(도시하지 않음) 상의 타이밍 제어부로부터 게이트 제어 신호 및 전원부로부터 전원 신호들을 공급받게 된다. To this end, the gate drive ICs 140 receive power signals from a gate control signal and a power supply from a timing controller on a main PCB (not shown) through the FPC (not shown) and the gate PCB 148.

액정 표시 패널(136)은 박막 트랜지스터 어레이 기판(132)과, 칼러 필터 어레이 기판(134)이 액정을 사이에 두고 접합되어 형성된다. 즉, 액정 표시 패널 (136)은 도 5에 도시된 바와 같이 n개의 게이트라인들(GL1 내지 GLn)과, n개의 게이트라인과 교차하는 m개의 데이터라인들(DL1 내지 DLm)과, 게이트라인(GL) 및 데이터라인(DL)의 교차부에 각각 형성된 박막 트랜지스터(TFT)와, 박막 트랜지스터(TFT)에 접속되고 매트릭스 형태로 배열되어진 액정셀들(Clc)과, 게이트라인(GL)과 나란한 n개의 공통라인(CL1 내지 CLn)을 구비한다. The liquid crystal display panel 136 is formed by bonding the thin film transistor array substrate 132 and the color filter array substrate 134 with the liquid crystal interposed therebetween. That is, the liquid crystal display panel 136 may have n gate lines GL1 through GLn, m data lines DL1 through DLm intersecting the n gate lines, and a gate line as shown in FIG. 5. The thin film transistor TFT formed at the intersection of the GL and the data line DL, the liquid crystal cells Clc connected to the thin film transistor TFT and arranged in a matrix form, and are parallel to the gate line GL. Four common lines CL1 to CLn.

공통라인(CL)은 제1 및 제2 공통 전압 공급라인(SL1,SL2)을 통해 전원부에서 생성된 공통전압이 공급된다.The common line CL is supplied with the common voltage generated by the power supply unit through the first and second common voltage supply lines SL1 and SL2.

제1 공통 전압 공급 라인(SL1)은 데이터라인(DL)과 나란한 방향으로 액정 표시 패널(136)의 박막트랜지스터 어레이 기판(132) 상에 좌/우측에 위치하게 된다. 이러한 제1 공통 전압 공급 라인(SL1)은 첫번째 데이터 TCP(142)와 마지막 데이터 TCP(142) 상에 형성된 더미출력패드(152)와 접속된다.The first common voltage supply line SL1 is positioned on the left and right sides of the thin film transistor array substrate 132 of the liquid crystal display panel 136 in a direction parallel to the data line DL. The first common voltage supply line SL1 is connected to the dummy output pad 152 formed on the first data TCP 142 and the last data TCP 142.

제2 공통 전압 공급 라인(SL2)은 게이트 PCB(148) 상에 형성된 게이트신호전송라인(150)과 병렬 접속되도록 게이트 TCP(138) 상에 형성된다. 이러한 제2 공통 전압 공급 라인(SL2)은 게이트신호전송라인(150)으로부터의 공통전압을 공통라인(CL)에 공급한다. 제2 공통전압 공급라인(142)의 입력단은 도 4에 도시된 바와 같이 각 게이트 드라이브 IC의 입력라인(160) 사이에 적어도 3개 형성되고, 제2 공통 전압 공급라인(142)의 출력단은 게이트 드라이브 IC의 출력라인(162) 사이에 3개 이상 형성된다. 예를 들어, 제2 공통전압 공급 라인(SL2)은 게이트 TCP(138)의 최외곽의 양측에 위치하는 2개의 입력단과, 게이트 드라이브 IC가 실장되는 실장영역(154)을 가로지르는 1개의 입력단을 포함한다. 이 중 실장영역(154)에 위치하는 입력단을 가지는 제2 공통 전압 공급 라인(SL2)은 분기점(P)을 기준으로 다수개로 분기되므로 적어도 하나의 출력단을 가지게 된다. 이에 따라, 제2 공통전압 공급라인(SL2)은 i(i는 자연수)개의 출력라인(162)들마다 하나씩 형성된다. 이러한 게이트 드라이브 IC의 출력라인(162)은 도 5에 도시된 바와 같이 게이트 패드(170)를 통해 게이트라인(GL)에 게이트 드라이브 IC에서 생성된 구동신호들을 공급한다. 제2 공통전압공급라인(SL2)은 제2 공통패드(172)를 통해 공통라인(CL)에 전원부에서 생성된 공통전압을 공급한다. 제2 공통전압공급라인(SL2)과 접속된 제1 공통전압공급라인(SL1)은 제1 공통패드(174)를 통해 전원부에서 생성된 공통전압을 공통라인(CL)에 공급한다. 게이트 라인(GL)과 교차하는 데이터라인(DL)에는 데이터 드라이브 IC에서 생성된 구동신호들이 데이터패드(176)를 통해 공급된다.The second common voltage supply line SL2 is formed on the gate TCP 138 to be connected in parallel with the gate signal transmission line 150 formed on the gate PCB 148. The second common voltage supply line SL2 supplies the common voltage from the gate signal transmission line 150 to the common line CL. As shown in FIG. 4, at least three input terminals of the second common voltage supply line 142 are formed between the input lines 160 of the respective gate drive ICs, and an output terminal of the second common voltage supply line 142 is gated. Three or more are formed between the output lines 162 of the drive IC. For example, the second common voltage supply line SL2 includes two input terminals positioned at both outermost sides of the gate TCP 138 and one input terminal across the mounting area 154 in which the gate drive IC is mounted. Include. Among the second common voltage supply lines SL2 having the input terminal positioned in the mounting region 154, the second common voltage supply line SL2 is divided into a plurality of branches based on the branch point P, and thus has at least one output terminal. Accordingly, one second common voltage supply line SL2 is formed for each of the i (i is a natural number) output lines 162. The output line 162 of the gate drive IC supplies driving signals generated by the gate drive IC to the gate line GL through the gate pad 170 as shown in FIG. 5. The second common voltage supply line SL2 supplies the common voltage generated by the power supply unit to the common line CL through the second common pad 172. The first common voltage supply line SL1 connected to the second common voltage supply line SL2 supplies the common voltage generated by the power supply unit to the common line CL through the first common pad 174. The driving signals generated by the data drive IC are supplied to the data line DL crossing the gate line GL through the data pad 176.

이와 같이, 본 발명의 제1 실시 예에 따른 액정표시장치는 게이트 TCP 사이뿐만 아니라 게이트 TCP의 중앙부를 가로지르는 공통전압공급라인을 통해 공통라인에 공통전압이 공급된다. 이에 따라, 종래보다 공통전압의 입력이 많아져 안정되게 공통전압을 공통라인에 공급할 수 있다. 또한, 본 발명의 제1 실시 예에 따른 액정표시장치는 공통전압의 편차를 줄일 수 있어 가로선과 같은 화질저하를 방지할 수 있다.As described above, in the liquid crystal display according to the first exemplary embodiment of the present invention, the common voltage is supplied to the common line through the common voltage supply line crossing the center of the gate TCP as well as between the gate TCPs. Accordingly, the input of the common voltage is increased compared to the conventional art, and the common voltage can be supplied to the common line in a stable manner. In addition, the liquid crystal display according to the first embodiment of the present invention can reduce the variation of the common voltage, thereby preventing the degradation of the image quality such as the horizontal line.

도 6은 본 발명의 제2 실시 예에 따른 액정표시장치를 나타내는 평면도이다.6 is a plan view illustrating a liquid crystal display according to a second exemplary embodiment of the present invention.

도 6을 참조하면, 본 발명의 제2 실시 예에 따른 액정표시장치는 액정셀 매트릭스를 갖는 액정 표시 패널(136)과, 액정 표시 패널(136)의 게이트라인들(GL)을 구동하기 위한 게이트 드라이브 IC(140)와, 액정 표시 패널(136)의 데이터라인들 (DL)을 구동하기 위한 데이터 드라이브 IC(144)를 구비한다.Referring to FIG. 6, a liquid crystal display according to a second exemplary embodiment of the present invention includes a liquid crystal display panel 136 having a liquid crystal cell matrix and a gate for driving gate lines GL of the liquid crystal display panel 136. A drive IC 140 and a data drive IC 144 for driving the data lines DL of the liquid crystal display panel 136 are provided.

데이터 드라이브 IC들(144)은 데이터 TCP(142) 및 액정 표시 패널(136)의 데이터 패드부를 경유하여 데이터 라인들(DL)과 접속된다. 특히, 마지막 데이터 드라이브 IC(144)가 실장된 데이터 TCP(142)에는 데이터라인들(DL)과 접속된 출력패드와, 제1 공통전압 공급라인(SL1)과 접속된 더미 출력 패드(152)가 형성된다. 또한, 첫번째 데이터 드라이브 IC(144)가 실장된 데이터 TCP(142)에는 데이터라인(DL)과 접속된 출력패드와, 라인 온 글래스(Line On Glass ; LOG) 신호라인(126)과 접속된 LOG 출력패드(170)가 형성된다.The data drive ICs 144 are connected to the data lines DL via the data TCP 142 and the data pad portion of the liquid crystal display panel 136. In particular, an output pad connected to the data lines DL and a dummy output pad 152 connected to the first common voltage supply line SL1 are provided in the data TCP 142 on which the last data drive IC 144 is mounted. Is formed. In addition, the data TCP 142 on which the first data drive IC 144 is mounted includes an output pad connected to a data line DL, and a LOG output connected to a line on glass (LOG) signal line 126. Pad 170 is formed.

이러한 데이터 드라이브 IC들(144)은 화소 데이터를 아날로그 화소 신호로 변환하여 데이터 라인들(DL)에 공급한다. 이를 위하여, 데이터 드라이브 IC들(144)은 데이터 PCB(146)를 통해 메인 PCB 상의 타이밍 제어부 및 전원부로부터 데이터 제어 신호, 화소 데이터, 그리고 전원 신호들을 공급받게 된다. The data drive ICs 144 convert the pixel data into analog pixel signals and supply them to the data lines DL. To this end, the data drive ICs 144 receive data control signals, pixel data, and power signals from a timing controller and a power supply unit on the main PCB through the data PCB 146.

게이트 드라이브 IC들(140)은 게이트 TCP(138) 및 액정패널(136)의 게이트 패드부를 경유하여 게이트 라인들(GL)과 접속된다. 이러한 게이트 드라이브 IC들(140)은 게이트 하이 전압(VGH)의 스캔 신호를 게이트 라인들(GL)에 순차적으로 공급한다. 또한 게이트 드라이브 IC들(140)은 게이트 하이 전압(VGH)이 공급되는 기간을 제외한 나머지 기간에는 게이트 로우 전압(VGL)을 게이트 라인들(GL)에 공급한다. The gate drive ICs 140 are connected to the gate lines GL via the gate TCP 138 and the gate pad portion of the liquid crystal panel 136. The gate drive ICs 140 sequentially supply a scan signal of the gate high voltage VGH to the gate lines GL. In addition, the gate drive ICs 140 supply the gate low voltage VGL to the gate lines GL in a period other than the period in which the gate high voltage VGH is supplied.

이를 위하여, 타이밍 제어부 및 전원부로부터의 게이트 제어 신호들과 전원 신호들은 데이터 PCB(146)를 경유하여 데이터 TCP(142)에 공급된다. 데이터 TCP(142)를 통해 공급되는 게이트 제어 신호들과 전원 신호들은 박막 트랜지스터 어레이 기판(132)의 가장자리 영역에 형성된 LOG 신호 라인군(126)를 경유하여 게이트 TCP(138)에 공급된다. 게이트 TCP(138)에 공급된 게이트 제어 신호들 및 전원 신호들은 게이트 드라이브 IC(140)의 입력 단자와 접속된 게이트신호전송라인(158)들을 통해 게이트 드라이브 IC(140) 내로 입력되어 이용된다. 그리고, 게이트 제어 신호들 및 전원 신호들은 게이트 드라이브 IC(140)의 출력 단자들을 통해 출력되어 게이트 TCP(138)와 LOG 신호 라인군(126)을 경유하여 다음 게이트 TCP(138)에 실장된 게이트 드라이브 IC(140)로 공급된다.To this end, gate control signals and power signals from the timing controller and power supply are supplied to the data TCP 142 via the data PCB 146. Gate control signals and power signals supplied through the data TCP 142 are supplied to the gate TCP 138 via the LOG signal line group 126 formed in the edge region of the thin film transistor array substrate 132. Gate control signals and power signals supplied to the gate TCP 138 are input into the gate drive IC 140 through the gate signal transmission lines 158 connected to the input terminal of the gate drive IC 140 and used. The gate control signals and the power signals are output through the output terminals of the gate drive IC 140 to be mounted on the next gate TCP 138 via the gate TCP 138 and the LOG signal line group 126. It is supplied to IC 140.

액정 표시 패널(136)은 박막 트랜지스터 어레이 기판(132)과, 칼러 필터 어레이 기판(134)이 액정을 사이에 두고 접합되어 형성된다. 이러한 액정패널(136)은 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 형성된 박막 트랜지스터에 의해 독립적으로 구동되는 액정셀들을 이용하여 화상을 표시한다. 이 액정셀들은 공통라인에 공급된 공통전압을 기준으로 화소전압과의 전압차에 의해 구동된다. 공통라인(CL)은 제1 및 제2 공통 전압 공급라인(SL1,SL2)을 통해 전원부에서 생성된 공통전압이 공급된다.The liquid crystal display panel 136 is formed by bonding the thin film transistor array substrate 132 and the color filter array substrate 134 with the liquid crystal interposed therebetween. The liquid crystal panel 136 displays an image using liquid crystal cells independently driven by thin film transistors formed at respective regions defined by intersections of the gate lines GL and the data lines DL. These liquid crystal cells are driven by the voltage difference from the pixel voltage based on the common voltage supplied to the common line. The common line CL is supplied with the common voltage generated by the power supply unit through the first and second common voltage supply lines SL1 and SL2.

제1 공통 전압 공급 라인(SL1)은 데이터라인(DL)과 나란한 방향으로 액정 표시 패널(136)의 박막트랜지스터 어레이 기판(132) 상에 좌/우측에 위치하게 된다. 이러한 제1 공통 전압 공급 라인(SL1)은 첫번째 데이터 TCP(142)와 마지막 데이터 TCP(142) 상에 형성된 더미패드(152)와 접속된다.The first common voltage supply line SL1 is positioned on the left and right sides of the thin film transistor array substrate 132 of the liquid crystal display panel 136 in a direction parallel to the data line DL. The first common voltage supply line SL1 is connected to the dummy pad 152 formed on the first data TCP 142 and the last data TCP 142.

제2 공통 전압 공급 라인(SL2)은 게이트신호전송라인(158)으로부터의 공통전 압을 공통라인(CL)에 공급한다. 이를 위해 제2 공통전압 공급라인(SL2)은 게이트신호전송라인(158)과 병렬 접속되도록 게이트 TCP(138) 상에 형성된다. 그리고, 제2 공통전압 공급라인(SL2)은 게이트 드라이브 IC 실장영역(154)에서 다수개로 분기되어 적어도 하나의 출력단을 가지게 된다. 이에 따라, 제2 공통전압공급라인(SL2)은 i(i는 자연수)개의 출력라인(162)들마다 하나씩 형성된다The second common voltage supply line SL2 supplies the common voltage from the gate signal transmission line 158 to the common line CL. For this purpose, the second common voltage supply line SL2 is formed on the gate TCP 138 to be connected in parallel with the gate signal transmission line 158. The second common voltage supply line SL2 is branched into a plurality of gate drive IC mounting regions 154 to have at least one output terminal. Accordingly, one second common voltage supply line SL2 is formed for each output line 162 of i (i is a natural number).

이와 같이, 본 발명의 제2 실시 예에 따른 액정표시장치는 게이트 TCP 사이뿐만 아니라 게이트 TCP를 가로지르는 공통전압공급라인을 통해 공통라인에 공통전압이 공급된다. 이에 따라, 공통전압의 전압레벨 차에 의해 각 게이트 드라이브 IC 별로 나타나는 가로선 불량을 방지할 수 있다.
As described above, in the liquid crystal display according to the second exemplary embodiment, the common voltage is supplied to the common line through the common voltage supply line crossing the gate TCP as well as between the gate TCPs. Accordingly, it is possible to prevent the horizontal line defects appearing for each gate drive IC due to the difference in the voltage levels of the common voltages.

상술한 바와 같이, 본 발명에 따른 액정표시장치는 게이트 TCP 사이뿐만 아니라 게이트 TCP를 가로지르는 공통전압공급라인을 통해 공통라인에 공통전압이 공급된다. 이에 따라, 종래보다 공통전압의 입력이 많아져 안정되게 공통전압을 공통라인에 공급할 수 있다. 또한, 본 발명에 따른 액정표시장치는 공통전압의 편차를 줄일 수 있어 가로선과 같은 화질저하를 방지할 수 있다.As described above, the liquid crystal display according to the present invention is supplied with the common voltage through the common voltage supply line across the gate TCP as well as between the gate TCP. Accordingly, the input of the common voltage is increased compared to the conventional art, and the common voltage can be supplied to the common line in a stable manner. In addition, the liquid crystal display device according to the present invention can reduce the variation of the common voltage can prevent the deterioration of the image quality such as the horizontal line.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (10)

다수의 신호라인 및 액정셀을 가지는 액정표시패널과;A liquid crystal display panel having a plurality of signal lines and liquid crystal cells; 상기 다수의 신호라인을 구동하기 위한 적어도 하나의 집적회로가 실장되는 도전성 필름과;A conductive film mounted with at least one integrated circuit for driving the plurality of signal lines; 상기 액정셀 구동시 필요로 하는 구동신호를 상기 액정표시패널에 공급하기 위해 상기 집적회로의 실장영역을 가로지르도록 상기 도전성 필름 상에 형성되는 적어도 하나의 신호전송라인을 구비하는 것을 특징으로 하는 액정표시장치.And at least one signal transmission line formed on the conductive film to cross the mounting area of the integrated circuit to supply driving signals required for driving the liquid crystal cell to the liquid crystal display panel. Display. 제 1 항에 있어서,The method of claim 1, 상기 적어도 하나의 신호전송라인은 상기 집적회로의 입력라인과 출력라인이 형성된 영역을 제외한 나머지 영역의 상기 도전성 필름 상에 형성되는 것을 특징으로 하는 액정표시장치.And the at least one signal transmission line is formed on the conductive film in the remaining region except for the region where the input line and the output line of the integrated circuit are formed. 제 1 항에 있어서,The method of claim 1, 상기 적어도 하나의 신호전송라인의 출력단은 상기 신호전송라인의 입력단의 갯수 이상으로 형성되는 것을 특징으로 하는 액정표시장치.And at least one output terminal of the at least one signal transmission line is formed. 제 3 항에 있어서,The method of claim 3, wherein 상기 적어도 하나의 신호전송라인은 상기 실장영역에서 분기되는 것을 특징 으로 하는 액정표시장치.And the at least one signal transmission line is branched from the mounting area. 제 2 항에 있어서,The method of claim 2, 상기 신호전송라인은 상기 적어도 하나의 출력라인들 마다 형성되는 것을 특징으로 하는 액정표시장치. And the signal transmission line is formed for each of the at least one output line. 제 1 항에 있어서,The method of claim 1, 상기 적어도 하나의 신호전송라인은 상기 액정셀 구동시 기준이 되는 공통전압을 상기 액정 표시 패널의 공통라인에 전송하는 것을 특징으로 하는 액정표시장치.The at least one signal transmission line transmits a common voltage which is a reference when driving the liquid crystal cell to a common line of the liquid crystal display panel. 제 6 항에 있어서,The method of claim 6, 상기 적어도 하나의 신호전송라인에 상기 공통전압을 공급하기 위한 제2 신호전송라인이 형성된 인쇄회로기판을 추가로 구비하는 것을 특징으로 하는 액정표시장치.And a printed circuit board having a second signal transmission line for supplying the common voltage to the at least one signal transmission line. 제 6 항에 있어서,The method of claim 6, 상기 적어도 하나의 신호전송라인에 상기 공통전압을 공급하기 위해 상기 기판 상에 형성된 라인 온 글래스형 신호라인을 추가로 구비하는 것을 특징으로 하는 액정표시장치.And a line on glass type signal line formed on the substrate to supply the common voltage to the at least one signal transmission line. 제 1 항에 있어서,The method of claim 1, 상기 집적회로는 상기 액정 표시 패널의 게이트라인을 구동하기 위한 신호를 생성하는 것을 특징으로 하는 액정표시장치.And the integrated circuit generates a signal for driving a gate line of the liquid crystal display panel. 제 9 항에 있어서,The method of claim 9, 상기 게이트라인과 교차하는 데이터라인과 나란한 방향으로 상기 기판의 양측에 형성되며 상기 공통라인과 접속된 제3 신호전송라인을 추가로 구비하는 것을 특징으로 하는 액정표시장치.And a third signal transmission line formed on both sides of the substrate in a direction parallel to the data line crossing the gate line and connected to the common line.
KR1020040050212A 2004-06-30 2004-06-30 Liquid crystal display KR20060001163A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040050212A KR20060001163A (en) 2004-06-30 2004-06-30 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040050212A KR20060001163A (en) 2004-06-30 2004-06-30 Liquid crystal display

Publications (1)

Publication Number Publication Date
KR20060001163A true KR20060001163A (en) 2006-01-06

Family

ID=37104346

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040050212A KR20060001163A (en) 2004-06-30 2004-06-30 Liquid crystal display

Country Status (1)

Country Link
KR (1) KR20060001163A (en)

Similar Documents

Publication Publication Date Title
KR101204365B1 (en) Liquid crystal display panel and method of manufacturing the same
KR100392575B1 (en) Liquid crystal display device and manufacturing method thereof
US7710139B2 (en) Electro-optical device and electronic apparatus
KR101549260B1 (en) liquid crystal display
KR20010066254A (en) liquid crystal display device
KR20160030598A (en) Liquid crystal display
US7463324B2 (en) Liquid crystal display panel of line on glass type
US7362291B2 (en) Liquid crystal display device
KR20050002431A (en) Liquid crystal display device of line on glass type and fabricating method thereof
US8188951B2 (en) Chip on glass type display device
KR100847817B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR20080002336A (en) A liquid crystal display device
KR101992852B1 (en) Display device
KR20070002613A (en) Liquid crystal dispaly apparatus of line on glass type
KR20060001163A (en) Liquid crystal display
KR20150115045A (en) Liquid crystal display
KR102219773B1 (en) Horizontal electric field type liquid crystal display device
KR102013378B1 (en) Liquid crystal display
KR100994224B1 (en) Liquid crystal display and driving apparatus thereof
KR102675921B1 (en) Display Device and method for detecting the data link line defect of the display device
KR100613768B1 (en) Liquid crystal display device
US6842203B2 (en) Liquid crystal display of line-on-glass type
KR101679068B1 (en) Liquid crystal display
KR20070058826A (en) Liquid crystal display
KR20020057225A (en) Liquid crystal display device and method for driving the same

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination