KR20050062754A - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR20050062754A
KR20050062754A KR1020030094427A KR20030094427A KR20050062754A KR 20050062754 A KR20050062754 A KR 20050062754A KR 1020030094427 A KR1020030094427 A KR 1020030094427A KR 20030094427 A KR20030094427 A KR 20030094427A KR 20050062754 A KR20050062754 A KR 20050062754A
Authority
KR
South Korea
Prior art keywords
electrodes
dielectric layer
substrate
discharge
sustain
Prior art date
Application number
KR1020030094427A
Other languages
Korean (ko)
Other versions
KR100592260B1 (en
Inventor
김우태
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030094427A priority Critical patent/KR100592260B1/en
Publication of KR20050062754A publication Critical patent/KR20050062754A/en
Application granted granted Critical
Publication of KR100592260B1 publication Critical patent/KR100592260B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 방전 안정성이 향상되고 방전전압이 감소된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 하며, 이 목적을 달성하기 위하여, 본 발명은 전면기판, 상기 전면기판의 배면에 형성되어 있는 다수개의 유지전극쌍들, 상기 유지전극쌍들 배면에 형성되어 있는 버스전극들, 상기 유지전극쌍들 및 상기 버스전극들이 매립되도록 상기 전면기판의 배면에 형성되어 있는 전면 유전체층, 상기 전면기판과 소정의 간격만큼 이격되어 대향하도록 결합되어 방전 공간을 형성하는 배면기판, 상기 유지전극쌍과 교차하도록 상기 배면기판의 전면에 형성되어 상기 유지전극쌍과 함께 방전셀을 형성하는 복수개의 어드레스전극들, 상기 어드레스전극들이 매립되도록 상기 배면기판의 전면에 형성되어 있는 배면 유전체층, 상기 배면 유전체층 전면에 형성되어 있으며 상기 방전셀을 구획하는 격벽, 및 상기 방전셀 내에 도포되어 있는 형광체를 구비하고, 상기 방전셀마다 상기 쌍을 이루는 유지전극들의 대향하는 면들의 가운데 부분에 돌출부가 형성되어 있고, 상기 쌍을 이루는 유지전극들과 상기 돌출부들에 의하여 둘러싸인 상기 전면 유전체에 그루브가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.An object of the present invention is to provide a plasma display panel with improved discharge stability and reduced discharge voltage. To achieve the above object, the present invention provides a front substrate and a plurality of sustain electrodes formed on a rear surface of the front substrate. Pairs, the bus electrodes formed on the rear surface of the sustain electrode pairs, the front dielectric layer formed on the rear surface of the front substrate so that the sustain electrode pairs and the bus electrodes are embedded, and spaced apart from the front substrate by a predetermined distance. A plurality of address electrodes formed on the front surface of the back substrate so as to intersect with each other to form a discharge space, and to form a discharge cell together with the pair of sustain electrodes; A back dielectric layer formed on the front surface of the back substrate so that the front surface of the back dielectric layer And a partition wall partitioning the discharge cells, and a phosphor coated in the discharge cells, wherein each of the discharge cells has a protrusion formed at a center portion of the opposing surfaces of the pair of sustain electrodes. The present invention provides a plasma display panel, wherein grooves are formed in the front dielectric surrounded by the sustain electrodes and the protrusions.

Description

플라즈마 디스플레이 패널{Plasma display panel}Plasma display panel {Plasma display panel}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 방전 안정성이 향상된 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel, and more particularly, to a plasma display panel with improved discharge stability.

일반적인 교류형 플라즈마 디스플레이 패널(10)은, 도 1에 도시된 바와 같이 사용자에게 화상을 보여주는 상판(50)과 이와 평행하게 결합되는 하판(60)을 구비한다. 상판(50)의 전면기판(11)에는 X전극(X)과 Y전극(Y)이 쌍을 이루는 유지전극쌍(12)이 배치되어 있고, 전면기판(11)의 유지전극쌍(12)이 배치된 면에 대향하는 하판(60)의 배면기판(21)에는 어드레스전극(22)이 전면기판(11)의 전극들(X)(Y)과 교차하도록 배치되어 있다. 전면기판(11)의 X, Y전극(X)(Y)으로 이루어진 유지전극쌍(12)의 배면에는 버스전극(14)이 배치되어 있다. 이렇게 배치된 한 쌍의 X, Y전극(X)(Y)과, 이와 교차하는 어드레스전극(22)에 의하여 이루어지는 공간이 단위 방전셀(cell)로서 하나의 방전부를 형성하게 된다.The general AC plasma display panel 10 includes an upper plate 50 showing an image to a user and a lower plate 60 coupled in parallel with each other, as shown in FIG. 1. On the front substrate 11 of the upper plate 50, a sustain electrode pair 12 is formed in which the X electrode X and the Y electrode Y are paired, and the sustain electrode pair 12 of the front substrate 11 is disposed. On the rear substrate 21 of the lower substrate 60 opposite to the disposed surface, the address electrodes 22 are disposed so as to intersect the electrodes X and Y of the front substrate 11. The bus electrode 14 is disposed on the rear surface of the sustain electrode pair 12 formed of the X and Y electrodes X and Y of the front substrate 11. The space formed by the pair of X and Y electrodes X and Y arranged in this way and the address electrodes 22 intersecting with each other forms one discharge unit as a unit discharge cell.

이렇게 X, Y전극(X)(Y)이 구비된 전면기판(11)과, 어드레스전극(22)이 구비된 배면기판(21)의 각 면에는 각 전극들을 매립하도록 각각 전면 유전체층(15) 및 배면 유전체층(25)이 형성되어 있다. 전면 유전체층(15) 배면에는 통상 MgO로 된 보호막(16)이 형성되며, 배면 유전체층(25)의 전면에는 방전거리를 유지하고 방전셀 사이의 전기적 광학적 크로스토크(cross-talk)를 방지하는 격벽(30)이 형성되어 있다. 이 격벽(30)의 양 측면과 격벽(30)이 형성되지 않은 배면 유전체층(25)의 전면에는 레드(red), 그린(green), 블루(blue)의 형광체(26)가 도포되어 있다.The front dielectric layer 15 and the front substrate 11 having the X and Y electrodes X and Y are embedded in each surface of the back substrate 21 having the address electrode 22. The back dielectric layer 25 is formed. A protective film 16 made of MgO is generally formed on the rear surface of the front dielectric layer 15, and a barrier rib is formed on the front surface of the rear dielectric layer 25 to maintain a discharge distance and prevent electro-optic crosstalk between discharge cells. 30) is formed. Red, green, and blue phosphors 26 are coated on both sides of the partition wall 30 and on the front surface of the back dielectric layer 25 in which the partition wall 30 is not formed.

이와 같은 구성의 플라즈마 디스플레이 패널에 있어서, 전극의 구동 방법은 크게 어드레스방전을 위한 구동과 유지방전을 위한 구동으로 나뉜다. 어드레스방전은 상기 어드레스 전극(22)과 하나의 유지전극(12) 사이의 전위차에 의해서 일어나며, 이 때 벽전하가 형성된다. 유지방전은 벽전하가 형성된 방전공간에 위치되는 X, Y전극(X)(Y)들의 사이의 전위차에 의해서 일어난다. 이 유지방전이 실제 영상을 표시하기 위한 방전으로 주방전이 된다.In the plasma display panel having such a configuration, the electrode driving method is largely divided into driving for address discharge and driving for sustain discharge. The address discharge is caused by a potential difference between the address electrode 22 and one sustain electrode 12, and wall charges are formed at this time. The sustain discharge is caused by the potential difference between the X and Y electrodes X (Y) located in the discharge space where the wall charges are formed. This sustain discharge is a discharge for displaying an actual image.

이와 같이 X, Y전극(X)(Y) 사이에 인가되는 전위차에 의해서 방전이 일어나게 되는 유지방전은, 시간이 지날수록 방전이 소멸된다. 이는 기존의 면방전형 교류형 플라즈마 표시 패널의 전극 구조에서 전면기판(11)의 X, Y전극(X)(Y) 사이의 간격이 80~100㎛ 정도가 되고 있으므로, 유지방전 구동시의 방전개시 전압도 일반적으로 160V 이상이 되어야 하기 때문이다. 이와 같이 방전 개시 전압이 커지게 되면 전력의 소모가 많아지는 동시에 그 구동 회로의 정격이 커지게 된다. 또한 인접 전극에 유도 전압을 일으켜 크로스토크의 발생의 원인이 된다.As described above, in the sustain discharge in which the discharge occurs due to the potential difference applied between the X and Y electrodes X and Y, the discharge disappears as time passes. Since the distance between the X and Y electrodes (X) (Y) of the front substrate 11 is about 80 to 100 µm in the electrode structure of the conventional surface discharge type AC plasma display panel, the discharge starts during the sustain discharge driving. This is because the voltage should generally be over 160V. In this way, when the discharge start voltage increases, the power consumption increases, and the rating of the driving circuit increases. In addition, an induced voltage is generated at an adjacent electrode, which causes crosstalk.

상기와 같은 문제점을 해결하기 위한 기술이 대한민국 특허 공개 번호 제2002-0021883호에 개시되어 있다. 제2002-0021883호는 X, Y전극(X)(Y) 부분의 전면 유전체층에 그루부를 형성함으로써 방전 개시전압을 낮추는 기술이다. 그러나, 전면 유전체층에 그루브를 형성하여 낮출 수 있는 방전개시 전압에는 한계가 있다.Techniques for solving the above problems are disclosed in Korean Patent Publication No. 2002-0021883. No. 2002-0021883 describes a technique for lowering the discharge start voltage by forming a groove in the front dielectric layer of the X and Y electrodes (X) (Y). However, there is a limit to the discharge start voltage that can be lowered by forming a groove in the front dielectric layer.

본 발명은 상기와 같은 문제점을 해결하기 위하여, 방전 안정성이 향상되고 방전전압이 감소된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.In order to solve the above problems, an object of the present invention is to provide a plasma display panel with improved discharge stability and reduced discharge voltage.

상기와 같은 목적 및 그 밖의 목적을 달성하기 위하여, 본 발명은 전면기판, 상기 전면기판의 배면에 형성되어 있는 다수개의 유지전극쌍들, 상기 유지전극쌍들 배면에 형성되어 있는 버스전극들, 상기 유지전극쌍들 및 상기 버스전극들이 매립되도록 상기 전면기판의 배면에 형성되어 있는 전면 유전체층, 상기 전면기판과 소정의 간격만큼 이격되어 대향하도록 결합되어 방전 공간을 형성하는 배면기판, 상기 유지전극쌍과 교차하도록 상기 배면기판의 전면에 형성되어 상기 유지전극쌍과 함께 방전셀을 형성하는 복수개의 어드레스전극들, 상기 어드레스전극들이 매립되도록 상기 배면기판의 전면에 형성되어 있는 배면 유전체층, 상기 배면 유전체층 전면에 형성되어 있으며 상기 방전셀을 구획하는 격벽, 및 상기 방전셀 내에 도포되어 있는 형광체를 구비하고, 상기 방전셀마다 상기 쌍을 이루는 유지전극들의 대향하는 면들의 가운데 부분에 돌출부가 형성되어 있고, 상기 쌍을 이루는 유지전극들과 상기 돌출부들에 의하여 둘러싸인 상기 전면 유전체에 그루브가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.In order to achieve the above object and other objects, the present invention provides a front substrate, a plurality of sustain electrode pairs formed on the rear surface of the front substrate, bus electrodes formed on the rear surface of the sustain electrode pairs, A pair of front dielectric layers formed on a rear surface of the front substrate so that the sustain electrode pairs and the bus electrodes are embedded, a back substrate coupled to the front substrate and spaced apart from each other by a predetermined distance to form a discharge space, and the sustain electrode pair; A plurality of address electrodes formed on the front surface of the back substrate so as to intersect to form a discharge cell together with the sustain electrode pair, and a back dielectric layer formed on the front surface of the back substrate so that the address electrodes are embedded; A partition wall formed to partition the discharge cell, and fluorescent light applied to the discharge cell; And a protrusion is formed at a center portion of the opposite surfaces of the pair of sustain electrodes for each of the discharge cells, and a groove is formed in the front dielectric surrounded by the pair of sustain electrodes and the protrusions. The present invention provides a plasma display panel.

본 발명에 있어서 바람직하게는 상기 플라즈마 디스플레이 패널에서, 상기 그루브가 전면기판의 배면과 접하도록 형성될 수 있다.In the present invention, in the plasma display panel, the groove may be formed to contact the rear surface of the front substrate.

이 때 바람직하게는 상기 쌍을 이루는 유지전극들 사이에 형성되어 있는 상기 전면 유전체층의 두께가 상기 유지전극들 배면에 형성되어 있는 상기 전면 유전체층의 두께보다 얇을 수 있다.In this case, preferably, the thickness of the front dielectric layer formed between the pair of sustain electrodes may be thinner than the thickness of the front dielectric layer formed on the back of the sustain electrodes.

또한 본 발명에 있어서 바람직하게는 상기 플라즈마 디스플레이 패널에서, 상기 유지전극이 배치되어 있는 방향으로 인접한 방전셀들이 상기 그루브에 의하여 연통될 수 있다.In the present invention, preferably, in the plasma display panel, discharge cells adjacent to each other in the direction in which the sustain electrode is disposed may communicate with the groove.

또한, 본 발명의 또 다른 측면에 의하면, 본 발명은 전면기판, 상기 전면기판의 배면에 형성되어 있는 다수개의 유지전극쌍들, 상기 유지전극쌍들 배면에 형성되어 있는 버스전극들, 상기 유지전극쌍들 및 상기 버스전극들이 매립되도록 상기 전면기판의 배면에 형성되어 있는 전면 유전체층, 상기 전면기판과 소정의 간격만큼 이격되어 대향하도록 결합되어 방전 공간을 형성하는 배면기판, 상기 유지전극쌍과 교차하도록 상기 배면기판의 전면에 형성되어 상기 유지전극쌍과 함께 방전셀을 형성하는 복수개의 어드레스전극들, 상기 어드레스전극들이 매립되도록 상기 배면기판의 전면에 형성되어 있는 배면 유전체층, 상기 배면 유전체층 전면에 형성되어 있으며 상기 방전셀을 구획하는 격벽, 및 상기 방전셀 내에 도포되어 있는 형광체를 구비하고, 상기 방전셀마다 상기 쌍을 이루는 유지전극들의 대향하는 면들의 가운데 부분에 오목부가 형성되어 있고, 상기 방전셀마다 상기 오목부들에 의하여 둘러싸인 상기 전면 유전체에 그루브가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.Further, according to another aspect of the present invention, the present invention provides a front substrate, a plurality of sustain electrode pairs formed on the back surface of the front substrate, bus electrodes formed on the back of the sustain electrode pairs, the sustain electrode A front dielectric layer formed on the rear surface of the front substrate so that the pairs and the bus electrodes are embedded, a rear substrate coupled to the front substrate so as to face each other at a predetermined interval to intersect with the sustain electrode pair; A plurality of address electrodes formed on the front surface of the back substrate to form a discharge cell together with the sustain electrode pair, a back dielectric layer formed on the front surface of the back substrate so that the address electrodes are embedded, and formed on a front surface of the back dielectric layer; A partition wall dividing the discharge cells, and a phosphor coated in the discharge cells; A concave portion is formed in a center portion of opposing surfaces of the paired sustain electrodes for each of the discharge cells, and a groove is formed in the front dielectric surrounded by the concave portions for each discharge cell. To provide.

본 발명에 있어서 바람직하게는 상기 플라즈마 디스플레이 패널에서, 상기 그루브는 전면기판의 배면과 접하도록 형성될 수 있다.In the present invention, preferably, in the plasma display panel, the groove may be formed to contact the rear surface of the front substrate.

이때 바람직하게는 상기 쌍을 이루는 유지전극들 사이에 형성되어 있는 상기 전면 유전체층의 두께가 상기 유지전극들 배면에 형성되어 있는 상기 전면 유전체층의 두께보다 얇을 수 있다.In this case, preferably, the thickness of the front dielectric layer formed between the pair of sustain electrodes may be thinner than the thickness of the front dielectric layer formed on the back of the sustain electrodes.

이어서, 첨부된 도면들을 참조하여 본 발명의 실시예를 상세히 설명한다.Next, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2 내지 도 7을 참조하면, 본 발명의 바람직한 제 1 실시예에 따른 플라즈마 디스플레이 패널(100)이 도시되어 있다.2 to 7, a plasma display panel 100 according to a first preferred embodiment of the present invention is shown.

도시된 바와 같이, 플라즈마 디스플레이 패널(100)은 상판(150)과 이와 평행하게 결합되는 하판(160)을 구비한다. 도 2는 설명의 편의를 위하여 하판(160)이 90도 회전한 상태를 나타낸다. 상판(150)의 전면기판(111)에는 X전극(131)과 Y전극(132)이 쌍을 이루는 유지전극쌍(112)이 배치되어 있다. 전면기판(111)의 X, Y전극(131)(132)으로 이루어진 유지전극쌍(112)은 보통 ITO(Indium Tin Oxide)로 된 투명한 전극으로 형성되기 때문에 통상적으로 투명전극이라도 한다.As shown, the plasma display panel 100 includes an upper plate 150 and a lower plate 160 coupled in parallel thereto. 2 shows a state in which the lower plate 160 is rotated 90 degrees for convenience of description. On the front substrate 111 of the upper plate 150, a pair of sustain electrodes 112 in which the X electrode 131 and the Y electrode 132 are paired is disposed. Since the sustain electrode pair 112 including the X and Y electrodes 131 and 132 of the front substrate 111 is usually formed of a transparent electrode made of indium tin oxide (ITO), the transparent electrode may be a transparent electrode.

이들 투명전극의 배면에는 라인 저항을 줄이기 위하여 금속재질로 이루어지고 좁은 폭으로 형성된 버스전극(114)이 배치되어 있다. 전면기판(111)의 유지전극쌍들(112)이 배치된 면에 대향하는 하판(160)의 배면기판(121)에는 어드레스전극(122)이 전면기판(111)의 전극들(131)(132)과 교차하도록 배치되어 있다. 이렇게 배치된 한 쌍의 X, Y전극(131)(132)과, 이와 교차하는 어드레스전극(122)에 의하여 이루어지는 공간이 단위 방전셀(190)로서 하나의 방전부를 형성하게 된다.In order to reduce the line resistance, a bus electrode 114 formed of a metal material and formed in a narrow width is disposed on the rear surface of the transparent electrode. The address electrode 122 has electrodes 131 and 132 of the front substrate 111 on the back substrate 121 of the lower substrate 160 facing the surface on which the sustain electrode pairs 112 of the front substrate 111 are disposed. ) To intersect. The space formed by the pair of X and Y electrodes 131 and 132 and the address electrodes 122 intersecting with each other forms one discharge unit as the unit discharge cell 190.

도 3은 도 2의 A방향에서 취한 부분 상세도로서, 전면기판(111)에 X, Y전극(131)(132) 및 버스전극(114)이 형성되어 있는 것을 도시하고 있다. 점선으로 나타낸 것은 어드레스 전극(122)이 위치되는 곳을 나타낸다. 도시된 바와 같이, 쌍을 이루는 유지전극들(112)의 대향면의 가운데에 돌출부(180)가 형성되어 있다. 따라서, 돌출부(180)가 형성된 X, Y전극(131)(132) 사이의 간격(c)은 다른 부분들에서의 간격(d) 보다 작다.FIG. 3 is a partial detailed view taken from the direction A of FIG. 2, showing that the X and Y electrodes 131 and 132 and the bus electrode 114 are formed on the front substrate 111. Dotted lines indicate where the address electrode 122 is located. As shown, the protrusion 180 is formed at the center of the opposing surface of the pair of sustain electrodes 112. Therefore, the spacing c between the X and Y electrodes 131 and 132 on which the protrusion 180 is formed is smaller than the spacing d in other portions.

돌출부(180)는 유지전극쌍(112)과 어드레스전극(122)에 의하여 형성된 방전셀(190)을 단위로 하여 방전셀(190)마다 X, Y전극(131)(132)의 대향면에 형성되어 있다. 돌출부(180)는 유지전극들(112)이 배치된 방향으로 일정 간격마다 형성되는 것이 바람직하다. 돌출부(180)가 형성되어 있지 않은 X, Y전극(131)(132) 사이의 간격(d)은 바람직하게는 60㎛ 내지 140㎛이고, 돌출부(180)의 폭(g)은 바람직하게는 5㎛ 내지 40㎛ 이다. 도 4에는 전면기판(111)에 돌출부(180)가 형성되어 있는 유지전극쌍(112)의 사시도가 도시되어 있으며, 이점쇄선으로 나타낸 부분은 어드레스 전극(122)이 위치되는 곳을 나타낸다.The protrusions 180 are formed on opposite surfaces of the X and Y electrodes 131 and 132 for each of the discharge cells 190 in units of the discharge cells 190 formed by the sustain electrode pair 112 and the address electrode 122. It is. The protrusion 180 may be formed at regular intervals in the direction in which the sustain electrodes 112 are disposed. The interval d between the X and Y electrodes 131 and 132 where the protrusion 180 is not formed is preferably 60 μm to 140 μm, and the width g of the protrusion 180 is preferably 5. Μm to 40 μm. 4 illustrates a perspective view of the sustain electrode pair 112 having the protrusion 180 formed on the front substrate 111, and the portion indicated by the dashed line indicates where the address electrode 122 is located.

전면기판(111)의 배면에는 유지전극쌍들(112) 및 버스전극들(114)을 매립하도록 전면 유전체층(115)이 형성되어 있다. 또한, 배면기판(121)의 전면에는 어드레스전극(122)을 매립하도록 배면 유전체층(125)이 형성되어 있다. 전면 및 배면 유전체층(115)(125)은 전극들을 보호할 뿐만 아니라, 전기적으로는 콘덴서의 기능을 한다.The front dielectric layer 115 is formed on the rear surface of the front substrate 111 to fill the sustain electrode pairs 112 and the bus electrodes 114. In addition, a back dielectric layer 125 is formed on the front surface of the back substrate 121 to fill the address electrode 122. The front and back dielectric layers 115 and 125 not only protect the electrodes, but also electrically function as capacitors.

도 5를 참조하면, 전면 유전체층(115)에는 그루브들(145)이 형성되어 있다. 그루브(145)들은 유지전극들(112)의 돌출부들(180)에 둘러싸인 부분마다 불연속적으로 형성되어 있다. 만일 그루브들(145)이 인접하는 방전셀들(190)을 가로질러 형성되면, 그루브들(145)이 방전셀들(190) 사이에서 연통로(미도시)의 기능을 수행한다. 이 경우 그루브(145)가 배기 통로로 이용될 수 있다.Referring to FIG. 5, grooves 145 are formed in the front dielectric layer 115. The grooves 145 are discontinuously formed at portions surrounded by the protrusions 180 of the sustain electrodes 112. If the grooves 145 are formed across the adjacent discharge cells 190, the grooves 145 perform a function of a communication path (not shown) between the discharge cells 190. In this case, the groove 145 may be used as the exhaust passage.

그루브(145)는 전면 유전체층(115)에 소정의 깊이까지 형성될 수 있다. 그루브(145)에 의하여 방전경로를 충분히 확보하기 위해서는 전면 유전체층(115)의 약 50% 이상의 깊이를 갖도록 그루브(145)를 형성하는 것이 바람직하다. 하지만, 도 6에 도시된 바와 같이, 그루브(145)가 전면기판(111)의 배면과 접하도록 형성될 수 있다. 이 경우 X, Y전극(131)(132) 사이의 형성되어 있는 전면 유전체층(115)이 최소화되어 방전경로가 증가된다.The groove 145 may be formed in the front dielectric layer 115 to a predetermined depth. In order to sufficiently secure the discharge path by the groove 145, the groove 145 may be formed to have a depth of about 50% or more of the front dielectric layer 115. However, as shown in FIG. 6, the groove 145 may be formed to contact the rear surface of the front substrate 111. In this case, the front dielectric layer 115 formed between the X and Y electrodes 131 and 132 is minimized to increase the discharge path.

전면 유전체층(115)의 두께는 그루브들(145)이 형성된 부분을 제외하고는 일정한 두께가 되도록 형성될 수 있다. 하지만, 도 7에 도시된 바와 같이, X, Y전극(131)(132) 사이에 형성되어 있는 전면 유전체층(115)의 두께가 X, Y전극(131)(132)의 배면에 형성된 전면 유전체층(115)보다 얇을 수 있다. 즉, X, Y전극(131)(132) 사이의 전면 유전체층에 단차(195)가 형성되고, 단차(195)가 형성된 부분에 다시 그루브(145)가 형성될 수 있다. 도시된 바와 같이, 그루브(145)는 전면 기판(111)의 배면에 접하도록 형성될 수 있을 뿐만 아니라, 단차(195)가 형성된 부분 아래로 소정의 깊이까지 그루브(145)가 형성될 수 있다.The thickness of the front dielectric layer 115 may be formed to have a constant thickness except for a portion where the grooves 145 are formed. However, as shown in FIG. 7, the front dielectric layer 115 formed between the X and Y electrodes 131 and 132 has a thickness of the front dielectric layer formed on the rear surface of the X and Y electrodes 131 and 132. Thinner than 115). That is, the step 195 may be formed in the front dielectric layer between the X and Y electrodes 131 and 132, and the groove 145 may be formed again in the portion where the step 195 is formed. As illustrated, the groove 145 may be formed to contact the rear surface of the front substrate 111, and the groove 145 may be formed to a predetermined depth below the portion where the step 195 is formed.

전면 유전체층(115) 및 그루브(145)의 내면에는 이온으로부터 전면 유전체층(115)을 보호하기 위하여, 통상 MgO로 된 보호막(116)이 형성되어 있다. 또한, 배면 유전체층(125) 전면에는 방전거리를 유지하고 방전셀 사이의 전기적 광학적 크로스토크를 방지하는 격벽(130)이 형성되어 있다. 이 격벽(130)의 양 측면과 격벽(130)이 형성되지 않은 배면 유전체층(125)의 전면에는 레드, 그린, 블루의 형광체층(126)이 도포되어 있다.On the inner surfaces of the front dielectric layer 115 and the groove 145, a protective film 116, usually made of MgO, is formed to protect the front dielectric layer 115 from ions. In addition, a barrier rib 130 is formed on the front surface of the back dielectric layer 125 to maintain a discharge distance and prevent electro-optical crosstalk between discharge cells. Red, green, and blue phosphor layers 126 are coated on both sides of the barrier rib 130 and the front surface of the back dielectric layer 125 on which the barrier rib 130 is not formed.

상술한 바와 같이 구성된 본 발명의 제 1 실시예에 따른 플라즈마 패널(100)의 작동을 설명하면 다음과 같다. Referring to the operation of the plasma panel 100 according to the first embodiment of the present invention configured as described above are as follows.

먼저 어드레스 전극(125)과 유지전극(112)을 이루는 X, Y전극(131)(132) 중의 한 전극에 소정의 펄스 전압이 인가되면 이들 사이에 어드레스 방전이 일어나 방전공간의 내면에 벽전하가 형성된다. 이 상태에서 유지전극(112)을 이루는 X, Y전극(131)(132)에 전압이 인가되면 이들 사이에서 유지방전이 일어난다.First, when a predetermined pulse voltage is applied to one of the X and Y electrodes 131 and 132 constituting the address electrode 125 and the sustain electrode 112, an address discharge occurs between them, so that wall charges are formed on the inner surface of the discharge space. Is formed. In this state, when a voltage is applied to the X and Y electrodes 131 and 132 forming the sustain electrode 112, a sustain discharge occurs between them.

본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널(100)에서는, 돌출부(180)가 형성된 부분에서 X, Y전극(131)(132) 사이의 간격이 감소된다. 또한 돌출부(180)가 형성되어 있지 않은 X, Y전극(131)(132) 사이에 그루브가 형성되어 있다. 따라서, 전체적인 X, Y전극(131)(132) 사이의 간격이 감소되고, 그 사이의 전면 유전체층(115)이 감소되므로 방전경로가 증가되어, 방전전압이 감소된다. 특히, 도 6 또는 도 7에 도시된 바와 같이, 그루브가 전면기판의 배면에 접하도록 형성되거나, X, Y전극(131)(132) 사이의 전면 유전체층에 단차가 형성되면, 방전경로가 짧아질 뿐만 아니라 더욱 증가되기 때문에 방전이 원활하기 수행된다.In the plasma display panel 100 according to the first embodiment of the present invention, the distance between the X and Y electrodes 131 and 132 is reduced in the portion where the protrusion 180 is formed. In addition, grooves are formed between the X and Y electrodes 131 and 132 on which the protrusions 180 are not formed. Accordingly, the distance between the overall X and Y electrodes 131 and 132 is reduced, and the front dielectric layer 115 is reduced therebetween, so that the discharge path is increased and the discharge voltage is reduced. In particular, as shown in FIG. 6 or 7, when the groove is formed to contact the rear surface of the front substrate or when a step is formed in the front dielectric layer between the X and Y electrodes 131 and 132, the discharge path may be shortened. As well as further increase, the discharge is performed smoothly.

도 8 내지 도 10을 참조하면, 본 발명의 바람직한 제 2 실시예에 따른 플라즈마 디스플레이 패널(200)이 도시되어 있다.8 to 10, there is shown a plasma display panel 200 according to a second preferred embodiment of the present invention.

배면기판(211), 어드레스전극(222), 배면 유전체층(225), 격벽(230), 형광체층(226)을 포함하는 플라즈마 디스플레이 패널 하판(260)에 대한 구조는 제 1 실시예에 따른 플라즈마 디스플레이 패널 하판(160)과 동일하므로 이를 참조하면 된다.The structure of the lower panel 260 of the plasma display panel including the back substrate 211, the address electrode 222, the back dielectric layer 225, the partition wall 230, and the phosphor layer 226 is a plasma display according to the first embodiment. Since it is the same as the panel lower panel 160, this may be referred to.

도 8에 도시된 바와 같이, 플라즈마 디스플레이 패널(200)은 상판(250)과 이와 평행하게 결합되는 하판(260)을 구비한다. 도 8은 설명의 편의를 위하여 하판(260)이 90도 회전한 상태를 나타낸다. 상판(250)의 전면기판(211)에는 X전극(231)과 Y전극(232)이 쌍을 이루는 유지전극쌍(212)이 배치되어 있다. 유지전극쌍(212)의 배면에는 버스전극(214)이 배치되어 있다. 이렇게 배치된 한 쌍의 X, Y전극(231)(232)과, 이와 교차하는 어드레스전극(222)에 의하여 이루어지는 공간이 단위 방전셀(290)로서 하나의 방전부를 형성하게 된다.As shown in FIG. 8, the plasma display panel 200 includes an upper plate 250 and a lower plate 260 coupled in parallel thereto. 8 illustrates a state in which the lower plate 260 is rotated 90 degrees for convenience of description. On the front substrate 211 of the upper plate 250, a pair of sustain electrodes 212 in which the X electrode 231 and the Y electrode 232 are paired is disposed. The bus electrode 214 is disposed on the rear surface of the sustain electrode pair 212. The space formed by the pair of X and Y electrodes 231 and 232 and the address electrode 222 intersecting the same forms a discharge unit as the unit discharge cell 290.

도 9는 도 2의 B방향에서 취한 부분 상세도로서, 전면기판(211)에 X, Y전극(231)(232) 및 버스전극(214)이 형성되어 있는 것을 도시하고 있다. 이점쇄선으로 나타낸 것은 어드레스 전극(222)이 위치되는 곳을 나타낸다. 도시된 바와 같이, X, Y전극(231)(232)의 대향면의 가운데에 오목부들(280)이 형성되어 있다. 오목부들(280)은 유지전극쌍(212)과 어드레스전극(222)에 의하여 형성된 방전셀(290)을 단위로 하여 방전셀(290)마다 X, Y전극(231)(232)의 대향면들에 형성되어 있다. 바람직하게는 오목부들(280)은 유지전극들(212)이 배치된 방향으로 일정 간격마다 형성된다. 이때, 대향하는 오목부들(280)이 형성되어 있는 X, Y전극(231)(232) 사이의 간격(f)을 일반적인 플라즈마 디스플레이 패널에서와 동일하게 할 경우, 오목부들(280)이 형성되어 있지 않은 부분의 간격(e)은 감소된다. 따라서, 전체적으로 X, Y전극(231)(232) 사이의 간격이 감소된다. 대향하는 오목부들(280)이 형성되어 있지 않은 X, Y전극(231)(232) 사이의 간격(e)은 바람직하게는 60㎛ 내지 140㎛이다. 또한, 오목부(280)의 깊이(h)는 바람직하게는 5㎛ 내지 40㎛이다.FIG. 9 is a partial detailed view taken in the direction B of FIG. 2, showing that the X and Y electrodes 231 and 232 and the bus electrode 214 are formed on the front substrate 211. The dashed line indicates where the address electrode 222 is located. As shown, recesses 280 are formed in the middle of the opposing surfaces of the X and Y electrodes 231 and 232. The concave portions 280 are opposed surfaces of the X and Y electrodes 231 and 232 for each discharge cell 290 based on the discharge cell 290 formed by the sustain electrode pair 212 and the address electrode 222. It is formed in. Preferably, the recesses 280 are formed at regular intervals in the direction in which the sustain electrodes 212 are disposed. At this time, when the gap f between the X and Y electrodes 231 and 232 on which the opposing concave portions 280 are formed is the same as in a general plasma display panel, the concave portions 280 are not formed. The spacing e of the non-part is reduced. Accordingly, the distance between the X and Y electrodes 231 and 232 is reduced as a whole. The interval e between the X and Y electrodes 231 and 232 where the opposing recesses 280 are not formed is preferably 60 µm to 140 µm. In addition, the depth h of the recess 280 is preferably 5 µm to 40 µm.

이렇게 X, Y전극(231)(132)이 구비된 전면기판(211)의 배면에는 유지전극쌍들(212) 및 버스전극들(214)을 매립하도록 전면 유전체층(215)이 형성되어 있다. 도 10을 참조하면, 전면 유전체층(215)에는 그루브(245)가 형성되어 있다. 그루브는 X, Y전극(231)(132)의 오목부들(280) 사이마다 형성되어 있으므로, 전체적으로 볼 때 방전셀(290)마다 그루브(245)가 형성된다.The front dielectric layer 215 is formed on the rear surface of the front substrate 211 provided with the X and Y electrodes 231 and 132 to fill the sustain electrode pairs 212 and the bus electrodes 214. Referring to FIG. 10, a groove 245 is formed in the front dielectric layer 215. Since the groove is formed between the recesses 280 of the X and Y electrodes 231 and 132, the groove 245 is formed in each discharge cell 290 as a whole.

그루브(245)는 전면 유전체층(215)에 소정의 깊이까지 형성될 수 있다. 그루브(245)에 의하여 방전경로를 충분히 확보하기 위해서는 전면 유전체층(215)의 약 50% 이상의 깊이를 갖도록 그루브(245)를 형성하는 것이 바람직하다.The groove 245 may be formed in the front dielectric layer 215 to a predetermined depth. In order to sufficiently secure the discharge path by the groove 245, the groove 245 may be formed to have a depth of about 50% or more of the front dielectric layer 215.

전면 유전체층(215)의 두께는 그루브(245)가 형성된 부분을 제외하고는 일정한 두께가 되도록 형성될 수 있다. 하지만, 도 10에 도시된 바와 같이, X, Y전극(231)(232) 사이에 형성되어 있는 전면 유전체층(215)의 두께가 유지전극쌍 (212) 배면에 형성된 전면 유전체층(215)보다 얇을 수 있다. 즉, X, Y전극(231)(232) 사이의 전면 유전체층에 단차(295)가 형성되고, 단차(295)가 형성된 부분에 다시 그루브(245)가 형성된다. 도시된 바와 같이, 그루브(245)가 전면기판(221)과 접하도록 형성될 수 있을 뿐만 아니라, 단차(295)가 형성된 부분 아래로 소정의 깊이까지 그루브(245)가 형성될 수 있다.The thickness of the front dielectric layer 215 may be formed to be a constant thickness except for a portion where the groove 245 is formed. However, as shown in FIG. 10, the thickness of the front dielectric layer 215 formed between the X and Y electrodes 231 and 232 may be thinner than the front dielectric layer 215 formed on the rear surface of the sustain electrode pair 212. have. That is, the step 295 is formed in the front dielectric layer between the X and Y electrodes 231 and 232, and the groove 245 is formed again in the portion where the step 295 is formed. As shown, the groove 245 may be formed to contact the front substrate 221, and the groove 245 may be formed to a predetermined depth below the portion where the step 295 is formed.

상술한 바와 같이 구성된 본 발명의 제 2 실시예에 따른 플라즈마 패널(200)의 작동은 제 1 실시예에 따른 플라즈마 패널(100)과 유사하다. The operation of the plasma panel 200 according to the second embodiment of the present invention configured as described above is similar to the plasma panel 100 according to the first embodiment.

즉, 어드레스 방전 및 유지방전의 기본적인 작동원리는 동일하다. 다만, 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널(200)에서는, 오목부들(280)이 형성되어 있지 않은 X, Y전극(231)(232) 사이의 간격이 일반적인 플라즈마 디스플레이 패널에 비하여 상대적으로 좁고, 오목부들(280)에 의하여 둘러싸인 부분에 그루브(245)가 형성되어 있다. 따라서, 전체적인 X, Y전극(231)(232) 사이의 간격이 감소되고, 그 사이의 전면 유전체층(215)이 감소되므로 방전경로가 증가되고, 방전전압이 감소된다. 특히, 도 10에 도시된 바와 같이, 그루브(245)가 전면기판(211)의 배면에 접하도록 형성되거나, X, Y전극(231)(232) 사이의 전면 유전체층(215)에 단차(295)가 형성되면, 방전경로가 짧아질 뿐만 아니라 방전경로가 더욱 증가되기 때문에 방전이 원활하기 수행된다.That is, the basic operation principle of address discharge and sustain discharge is the same. However, in the plasma display panel 200 according to the second embodiment of the present invention, the distance between the X and Y electrodes 231 and 232 where the concave portions 280 are not formed is relatively higher than that of the general plasma display panel. The groove 245 is formed in a portion narrow and surrounded by the recesses 280. Accordingly, the distance between the overall X and Y electrodes 231 and 232 is reduced, and the front dielectric layer 215 is reduced therebetween, so that the discharge path is increased and the discharge voltage is reduced. In particular, as shown in FIG. 10, the groove 245 is formed to contact the rear surface of the front substrate 211, or the step 295 is formed on the front dielectric layer 215 between the X and Y electrodes 231 and 232. When is formed, not only the discharge path is shortened, but also the discharge path is further increased, so that the discharge is performed smoothly.

앞서 도시된 도면에서와 동일한 참조부호는 동일한 부재를 가리킨다.Like reference numerals in the drawings shown above indicate the same members.

본 발명에 의한 플라즈마 디스플레이 패널은 다음과 같은 효과를 가진다.The plasma display panel according to the present invention has the following effects.

첫째, 유지전극에 형성된 돌출부에 의하여 쌍을 이루는 유지전극들 사이의 간격이 감소하고, 방전면적이 증가한다. 또한, 그 사이의 전면 유전체층에 그루브가 형성되면 방전경로가 더욱 증가된다. 따라서, 방전전압이 낮아지고, 방전 안정성이 향상된다.First, the spacing between the pair of sustain electrodes is reduced by the protrusions formed in the sustain electrode, and the discharge area is increased. In addition, when grooves are formed in the front dielectric layer therebetween, the discharge path is further increased. Therefore, the discharge voltage is lowered and the discharge stability is improved.

둘째, 그루브들이 인접하는 방전셀들을 가로질러 형성되면, 그루브들이 방전셀들 사이에서 연통로의 기능을 수행한다. 이 경우 그루브가 배기 통로로 이용될 수 있다.Second, if grooves are formed across adjacent discharge cells, the grooves function as communication paths between the discharge cells. In this case a groove can be used as the exhaust passage.

셋째, 쌍을 이루는 유지전극들 사이의 간격을 감소시켜 배치하고, 방전셀마다 유지전극의 대향면에 오목부를 형성할 경우, 전체적인 유지전극들 사이의 간격이 감소하고 방전면적이 증가되다. 또한, 오목부에 의하여 둘러싸인 전면 유전체층에 그루브가 형성되면, 방전경로가 더욱 증가된다. 따라서, 방전전압이 낮아지고, 방전 안정성이 향상된다.Third, when the spacing between the pair of sustain electrodes is reduced, and the recesses are formed on opposite surfaces of the sustain electrodes for each discharge cell, the spacing between the sustain electrodes is reduced and the discharge area is increased. Further, when grooves are formed in the front dielectric layer surrounded by the recesses, the discharge path is further increased. Therefore, the discharge voltage is lowered and the discharge stability is improved.

넷째, 쌍을 이루는 유지전극들 사이에 형성된 전면 유전체층에 단차를 형성함으로 인하여 전체적인 방전면적이 증가되어, 방전전압이 낮아진다.Fourth, by forming a step in the front dielectric layer formed between the pair of sustain electrodes, the overall discharge area is increased, and the discharge voltage is lowered.

다섯째, 상기의 효과들에 의하여 플라즈마 디스플레이 패널의 전자 소자의 정격이 낮게 되어 전자소자의 구매비용이 감소된다.Fifth, the above-mentioned effects lower the rating of the electronic device of the plasma display panel, thereby reducing the purchase cost of the electronic device.

본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.Although the present invention has been described with reference to the embodiments shown in the drawings, this is merely exemplary, and it will be understood by those skilled in the art that various modifications and equivalent other embodiments are possible. Therefore, the true technical protection scope of the present invention will be defined by the technical spirit of the appended claims.

도 1은 일반적인 플라즈마 디스플레이 패널의 분리 사시도이고,1 is an exploded perspective view of a typical plasma display panel;

도 2는 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널의 단면도이고,2 is a cross-sectional view of a plasma display panel according to a first embodiment of the present invention;

도 3은 도 2의 A방향에서 취한 부분 상세도이고,3 is a partial detailed view taken in the direction A of FIG. 2,

도 4는 제 1 실시예에 따른 플라즈마 디스플레이 패널에서, 전면기판에 유지전극쌍 및 버스전극이 형성되어 있는 것을 나타내는 사시도이고,4 is a perspective view illustrating a sustain electrode pair and a bus electrode formed on a front substrate in the plasma display panel according to the first embodiment;

도 5는 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널 상판의 사시도이고,5 is a perspective view of an upper panel of a plasma display panel according to a first embodiment of the present invention;

도 6은 전면 유전체층이 전면기판의 배면에 접하는 것을 나타내는 플라즈마 디스플레이 패널 상판의 단면도이고,6 is a cross-sectional view of the upper surface of the plasma display panel showing that the front dielectric layer is in contact with the rear surface of the front substrate;

도 7은 단차가 형성되어 있는 전면 유전체층을 도시한 플라즈마 디스플레이 패널 상판의 단면도이고,7 is a cross-sectional view of the upper panel of the plasma display panel showing the front dielectric layer in which the steps are formed;

도 8은 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널의 단면도이고,8 is a cross-sectional view of a plasma display panel according to a second embodiment of the present invention;

도 9는 도 2의 B방향에서 취한 부분 상세도이고,9 is a partial detailed view taken in the direction B of FIG. 2;

도 10은 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널 상판의 사시도이다.10 is a perspective view of an upper panel of a plasma display panel according to a second embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on main parts of drawing

100 : 플라즈마 디스플레이 패널 111 : 전면기판100: plasma display panel 111: front substrate

112 : 유지전극쌍 114 : 버스전극112: sustain electrode pair 114: bus electrode

115 : 전면 유전체층 116 : 보호막115: front dielectric layer 116: protective film

121 : 배면기판 122 : 어드레스 전극121: back substrate 122: address electrode

125 : 배면 유전체층 126 : 형광체층125 back dielectric layer 126 phosphor layer

130 : 격벽 145 : 그루브130: bulkhead 145: groove

150 : 상판 160 : 하판150: upper plate 160: lower plate

180 : 돌출부 190 : 방전셀180: protrusion 190: discharge cell

195 : 단차195 step

Claims (7)

전면기판;Front substrate; 상기 전면기판의 배면에 형성되어 있는 다수개의 유지전극쌍들;A plurality of sustain electrode pairs formed on the rear surface of the front substrate; 상기 유지전극쌍들 배면에 형성되어 있는 버스전극들;Bus electrodes formed on rear surfaces of the sustain electrode pairs; 상기 유지전극쌍들 및 상기 버스전극들이 매립되도록 상기 전면기판의 배면에 형성되어 있는 전면 유전체층;A front dielectric layer formed on a rear surface of the front substrate so that the sustain electrode pairs and the bus electrodes are embedded; 상기 전면기판과 소정의 간격만큼 이격되어 대향하도록 결합되어 방전 공간을 형성하는 배면기판;A rear substrate which is spaced apart from the front substrate by a predetermined interval and coupled to face the front substrate to form a discharge space; 상기 유지전극쌍과 교차하도록 상기 배면기판의 전면에 형성되어 상기 유지전극쌍과 함께 방전셀을 형성하는 복수개의 어드레스전극들;A plurality of address electrodes formed on the front surface of the rear substrate so as to cross the sustain electrode pairs to form discharge cells together with the sustain electrode pairs; 상기 어드레스전극들이 매립되도록 상기 배면기판의 전면에 형성되어 있는 배면 유전체층;A back dielectric layer formed on the front surface of the back substrate to embed the address electrodes; 상기 배면 유전체층 전면에 형성되어 있으며 상기 방전셀을 구획하는 격벽; 및Barrier ribs formed on an entire surface of the rear dielectric layer to partition the discharge cells; And 상기 방전셀 내에 도포되어 있는 형광체;를 구비하고,And a phosphor coated in the discharge cell. 상기 방전셀마다 상기 쌍을 이루는 유지전극들의 대향하는 면들의 가운데 부분에 돌출부가 형성되어 있고,Each of the discharge cells has a protrusion formed at the center of the opposing surfaces of the pair of sustain electrodes, 상기 쌍을 이루는 유지전극들과 상기 돌출부들에 의하여 둘러싸인 상기 전면 유전체에 그루브가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a groove is formed in the front dielectric surrounded by the pair of sustain electrodes and the protrusions. 제1항에 있어서, 상기 그루브는 전면기판의 배면과 접하도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 1, wherein the groove is formed to contact the rear surface of the front substrate. 제2항에 있어서, 상기 쌍을 이루는 유지전극들 사이에 형성되어 있는 상기 전면 유전체층의 두께가 상기 유지전극들 배면에 형성되어 있는 상기 전면 유전체층의 두께보다 얇은 것을 특징으로 하는 플라즈마 디스플레이 패널.3. The plasma display panel of claim 2, wherein a thickness of the front dielectric layer formed between the pair of sustain electrodes is smaller than a thickness of the front dielectric layer formed on the back of the sustain electrodes. 제1항에 있어서, 상기 유지전극들이 배치되어 있는 방향으로 인접한 방전셀들이, 상기 그루브에 의하여 연통되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 1, wherein discharge cells adjacent to each other in the direction in which the sustain electrodes are disposed are communicated by the groove. 전면기판;Front substrate; 상기 전면기판의 배면에 형성되어 있는 다수개의 유지전극쌍들;A plurality of sustain electrode pairs formed on the rear surface of the front substrate; 상기 유지전극쌍들 배면에 형성되어 있는 버스전극들;Bus electrodes formed on rear surfaces of the sustain electrode pairs; 상기 유지전극쌍들 및 상기 버스전극들이 매립되도록 상기 전면기판의 배면에 형성되어 있는 전면 유전체층;A front dielectric layer formed on a rear surface of the front substrate so that the sustain electrode pairs and the bus electrodes are embedded; 상기 전면기판과 소정의 간격만큼 이격되어 대향하도록 결합되어 방전 공간을 형성하는 배면기판;A rear substrate which is spaced apart from the front substrate by a predetermined interval and coupled to face the front substrate to form a discharge space; 상기 유지전극쌍과 교차하도록 상기 배면기판의 전면에 형성되어 상기 유지전극쌍과 함께 방전셀을 형성하는 복수개의 어드레스전극들;A plurality of address electrodes formed on the front surface of the rear substrate so as to cross the sustain electrode pairs to form discharge cells together with the sustain electrode pairs; 상기 어드레스전극들이 매립되도록 상기 배면기판의 전면에 형성되어 있는 배면 유전체층;A back dielectric layer formed on the front surface of the back substrate to embed the address electrodes; 상기 배면 유전체층 전면에 형성되어 있으며 상기 방전셀을 구획하는 격벽; 및Barrier ribs formed on an entire surface of the rear dielectric layer to partition the discharge cells; And 상기 방전셀 내에 도포되어 있는 형광체;를 구비하고,And a phosphor coated in the discharge cell. 상기 방전셀마다 상기 쌍을 이루는 유지전극들의 대향하는 면들의 가운데 부분에 오목부가 형성되어 있고,Each of the discharge cells has a concave portion formed in the middle of the opposing surfaces of the pair of sustain electrodes, 상기 방전셀마다 상기 오목부들에 의하여 둘러싸인 상기 전면 유전체에 그루브가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a groove is formed in the front side dielectric surrounded by the recesses for each of the discharge cells. 제5항에 있어서, 상기 그루브는 전면기판의 배면과 접하도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 5, wherein the groove is formed to contact the rear surface of the front substrate. 제6항에 있어서, 상기 쌍을 이루는 유지전극들 사이에 형성되어 있는 상기 전면 유전체층의 두께가 상기 유지전극들 배면에 형성되어 있는 상기 전면 유전체층의 두께보다 얇은 것을 특징으로 하는 플라즈마 디스플레이 패널.7. The plasma display panel of claim 6, wherein a thickness of the front dielectric layer formed between the pair of sustain electrodes is smaller than a thickness of the front dielectric layer formed on the back of the sustain electrodes.
KR1020030094427A 2003-12-22 2003-12-22 Plasma display panel KR100592260B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030094427A KR100592260B1 (en) 2003-12-22 2003-12-22 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030094427A KR100592260B1 (en) 2003-12-22 2003-12-22 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20050062754A true KR20050062754A (en) 2005-06-27
KR100592260B1 KR100592260B1 (en) 2006-06-23

Family

ID=37254696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030094427A KR100592260B1 (en) 2003-12-22 2003-12-22 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100592260B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100659100B1 (en) * 2005-10-12 2006-12-21 삼성에스디아이 주식회사 Display device and a method for preparing the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3655947B2 (en) * 1995-07-19 2005-06-02 パイオニア株式会社 Surface discharge type plasma display panel
KR100253704B1 (en) 1997-06-25 2000-04-15 김영환 Plasma display panel
JP3688114B2 (en) 1998-04-14 2005-08-24 パイオニア株式会社 Plasma display panel
JP4205247B2 (en) 1999-03-30 2009-01-07 株式会社日立製作所 Plasma display device
KR100421477B1 (en) * 2001-07-07 2004-03-09 엘지전자 주식회사 Plasma Display Panel and Driving Method Thereof
JP2003092063A (en) 2001-09-18 2003-03-28 Matsushita Electric Ind Co Ltd Plasma display panel
EP1387386B1 (en) 2002-03-06 2010-10-06 Panasonic Corporation Plasma display device
KR100653667B1 (en) 2002-03-06 2006-12-04 마쯔시다덴기산교 가부시키가이샤 Plasma display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100659100B1 (en) * 2005-10-12 2006-12-21 삼성에스디아이 주식회사 Display device and a method for preparing the same

Also Published As

Publication number Publication date
KR100592260B1 (en) 2006-06-23

Similar Documents

Publication Publication Date Title
KR100322071B1 (en) Plasma display devie and method of manufacture the same
EP0932181B1 (en) Plasma display panel
JP2003234069A (en) Plasma display panel
KR20030060764A (en) Plasma display panel
KR100578972B1 (en) Plasma display panel
JP2001216901A (en) Plasma display panel
KR100592260B1 (en) Plasma display panel
JP3960813B2 (en) Plasma display panel
KR100615197B1 (en) Plasma display panel
KR100658740B1 (en) Plasma display panel
KR100615196B1 (en) Plasma display panel comprising floating electrode
KR20050051039A (en) Plasma display panel
KR100918415B1 (en) Plasma display panel
KR100550990B1 (en) Plasma display panel
KR20050106552A (en) Plasma display panel
KR100592253B1 (en) Transfer film for plasma display panel and plasma display panel manufactured therewith
KR100264730B1 (en) Plasma display panel
KR20050097251A (en) Plasma display panel
KR19990056759A (en) Plasma display panel
KR100442280B1 (en) Plasma Display Panel
KR20050104219A (en) Plasma display panel
KR20050062753A (en) Plasma display panel
KR100854331B1 (en) Manufacturing method and device for plasma display panel
KR100647640B1 (en) Plasma display panel
KR20050118865A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee