KR20050045095A - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
KR20050045095A
KR20050045095A KR1020030079038A KR20030079038A KR20050045095A KR 20050045095 A KR20050045095 A KR 20050045095A KR 1020030079038 A KR1020030079038 A KR 1020030079038A KR 20030079038 A KR20030079038 A KR 20030079038A KR 20050045095 A KR20050045095 A KR 20050045095A
Authority
KR
South Korea
Prior art keywords
liquid crystal
driving
lines
gate
driving signal
Prior art date
Application number
KR1020030079038A
Other languages
Korean (ko)
Inventor
김옥진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030079038A priority Critical patent/KR20050045095A/en
Publication of KR20050045095A publication Critical patent/KR20050045095A/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 액정 표시 장치는 복수의 구동 신호를 복수의 게이트선 또는 복수의 데이터선에 전달하기 위한 복수의 구동 신호선(523)이 형성되어 있는 액정 표시판 조립체(300)와 외부로부터 복수의 구동 신호를 전달받아 복수의 구동 신호선(523)에 전달하고, 액정 표시판 조립체(300)에 물리적, 전기적으로 연결된 가요성 인쇄 회로 기판(511)을 구비하고 있다. 가요성 인쇄 회로 기판(511)에 형성된 복수의 구동 신호선(523)은 게이트 구동 IC(440)의 동작에 필요한 구동 전압(VDD, GND)과 게이트 온/오프 전압(Von, Voff) 및 공통 전압(Vcom)을 전달하는 전압 공급선, 복수의 제어 신호(STV, CPV, OE)를 전달하는 제어 신호선 및 수리선 등을 포함하고 있고, 구동 신호선(523)의 패드 사이에는 고립된 패드들이 형성되어 있다. 액정 표시판 조립체(300)에 형성된 구동 신호선(323)의 패드의 구조 및 배치 역시 구동 신호선(523)과 같아 일대일 대응이 이루어진다. 따라서 가요성 인쇄 회로 기판(511)과 액정 표시판 조립체(300)에 형성된 구동 신호선의 접촉 특성이 향상되고, 구동 신호선(323, 523) 사이에 형성된 패드의 의해 이웃한 신호선 간의 전압 차이를 감소시켜 신호선의 부식 현상을 감소시킨다.The present invention relates to a liquid crystal display device, wherein the liquid crystal display device includes a liquid crystal panel assembly 300 having a plurality of driving signal lines 523 formed thereon for transferring a plurality of driving signals to a plurality of gate lines or a plurality of data lines. A flexible printed circuit board 511 is provided to receive a plurality of driving signals from the outside and to transmit the plurality of driving signals to the plurality of driving signal lines 523, and to be physically and electrically connected to the liquid crystal panel assembly 300. The plurality of driving signal lines 523 formed on the flexible printed circuit board 511 may include driving voltages VDD and GND, gate on / off voltages V on , and V off necessary for the operation of the gate driving IC 440. And a voltage supply line for transmitting the voltage V com , a control signal line for transmitting a plurality of control signals STV, CPV, and OE, a repair line, and the like, and isolated pads are formed between the pads of the driving signal line 523. It is. The structure and arrangement of the pads of the driving signal line 323 formed in the liquid crystal panel assembly 300 are also the same as those of the driving signal line 523, thereby providing a one-to-one correspondence. Accordingly, the contact characteristics of the driving signal lines formed on the flexible printed circuit board 511 and the liquid crystal panel assembly 300 are improved, and the voltage difference between neighboring signal lines is reduced by pads formed between the driving signal lines 323 and 523, thereby reducing the signal lines. Reduces corrosion phenomena.

Description

액정 표시 장치 {LIQUID CRYSTAL DISPLAY}Liquid crystal display {LIQUID CRYSTAL DISPLAY}

본 발명은 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device.

일반적인 액정 표시 장치(liquid crystal display, LCD)는 화소 전극 및 공통 전극이 구비된 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 화소 전극은 행렬의 형태로 배열되어 있고 박막 트랜지스터(TFT) 등 스위칭 소자에 연결되어 한 행씩 차례로 데이터 전압을 인가 받는다. 공통 전극은 표시판의 전면에 걸쳐 형성되어 있으며 공통 전압을 인가 받는다. 화소 전극과 공통 전극 및 그 사이의 액정층은 회로적으로 볼 때 액정 축전기를 이루며, 액정 축전기는 이에 연결된 스위칭 소자와 함께 화소를 이루는 기본 단위가 된다.A typical liquid crystal display (LCD) includes two display panels provided with pixel electrodes and a common electrode, and a liquid crystal layer having dielectric anisotropy interposed therebetween. The pixel electrodes are arranged in a matrix and connected to switching elements such as thin film transistors (TFTs) to receive data voltages one by one in sequence. The common electrode is formed over the entire surface of the display panel and receives a common voltage. The pixel electrode, the common electrode, and the liquid crystal layer therebetween form a liquid crystal capacitor, and the liquid crystal capacitor becomes a basic unit that forms a pixel together with a switching element connected thereto.

이러한 액정 표시 장치에서는 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. 이때, 액정층에 한 방향의 전계가 오랫동안 인가됨으로써 발생하는 열화 현상을 방지하기 위하여 프레임별로, 행별로, 또는 화소별로 공통 전압에 대한 데이터 전압의 극성을 반전시킨다.In such a liquid crystal display, a voltage is applied to two electrodes to generate an electric field in the liquid crystal layer, and the intensity of the electric field is adjusted to adjust the transmittance of light passing through the liquid crystal layer to obtain a desired image. In this case, in order to prevent degradation caused by an electric field applied to the liquid crystal layer for a long time, the polarity of the data voltage with respect to the common voltage is inverted frame by frame, row by pixel, or pixel by pixel.

화소 전극에 인가되는 데이터 전압은 신호 제어부로부터의 영상 신호를 복수의 데이터 구동 IC가 아날로그 전압으로 변환함으로써 얻어진다. 신호 제어부 등은 통상 액정 표시판 바깥에 위치한 인쇄 회로 기판(printed circuit board, PCB)에 구비되어 있고 구동 IC는 PCB와 표시판의 사이에 위치한 가요성 인쇄 회로(flexible printed circuit, FPC) 기판 위에 장착되어 있다.The data voltage applied to the pixel electrode is obtained by converting the video signal from the signal controller into an analog voltage by the plurality of data driving ICs. The signal control unit is usually provided on a printed circuit board (PCB) located outside the liquid crystal panel, and the driving IC is mounted on a flexible printed circuit (FPC) board located between the PCB and the display panel. .

PCB는 통상 두 개를 두며 이 경우 표시판 위쪽과 왼쪽에 하나씩 배치하며, 왼쪽의 것을 게이트 PCB, 위쪽의 것을 데이터 PCB라 한다. 게이트 PCB와 표시판 사이에는 게이트 구동 IC가, 데이터 PCB와 표시판 사이에는 데이터 구동 IC가 위치하여, 각각 대응하는 PCB로부터 신호를 받는다.Two PCBs are usually placed in this case, one above and one left of the display panel. The left one is called a gate PCB and the top one is called a data PCB. A gate driver IC is positioned between the gate PCB and the display panel, and a data driver IC is positioned between the data PCB and the display panel, and receives signals from the corresponding PCB.

그러나 게이트 PCB는 사용하지 않고 데이터 PCB만을 사용할 수도 있으며, 이 경우에도 게이트쪽 FPC 기판과 그 위의 게이트 구동 IC의 위치는 그대로일 수 있다. 이때에는 데이터 PCB에 위치한 신호 제어부 등으로부터의 신호를 모든 게이트 구동 IC로 전달하기 위해서는 데이터쪽 FPC 기판과 표시판에 신호선을 따로 만들고, 게이트쪽 FPC 기판에도 신호선을 만들어 다음 게이트 구동 IC로 신호가 전달될 수 있도록 한다. 또한 게이트쪽 FPC 기판도 사용하지 않고, 액정 표시판 조립체 위에 바로 게이트 구동 IC를 장착할 수도 있고, 데이터 구동 IC 또한 액정 표시판 조립체 위에 바로 장착할 수 있다[COG(chip on glass) 방식]. 게이트 구동 IC를 액정 표시판 조립체 위에 바로 장착할 경우, 신호를 모든 게이트 구동 IC로 전달하기 위해서는 데이터쪽 FPC 기판과 표시판에만 신호선을 만들면 된다. 또한 데이터 구동 IC를 액정 표시판 조립체 위에 바로 장착할 경우에도 데이터쪽 FPC 기판을 통해 데이터 구동 IC는 모든 신호를 공급받는다.However, instead of using a gate PCB, only a data PCB can be used. In this case, the gate-side FPC substrate and the gate driver IC thereon may be left as it is. In this case, in order to transfer the signal from the signal controller located on the data PCB to all the gate driver ICs, separate signal lines on the data side FPC board and the display panel, and also make the signal lines on the gate side FPC board to transfer the signal to the next gate driver IC. To help. In addition, the gate driver IC may be directly mounted on the liquid crystal panel assembly without using the gate side FPC substrate, and the data driver IC may also be directly mounted on the liquid crystal panel assembly (chip on glass). When the gate driver IC is mounted directly on the liquid crystal panel assembly, signal lines need only be made on the data side FPC substrate and the display panel to transfer signals to all the gate driver ICs. In addition, even when the data driver IC is mounted directly on the liquid crystal panel assembly, the data driver IC receives all signals through the data side FPC board.

이와 같이 게이트 구동 IC나 데이터 구동 IC에 각종 제어 신호나 전원 등을 공급하기 위하여 액정 표시판 조립체나 FPC 기판에는 많은 신호선이 형성되어 있다. 따라서 이 신호선들이 수분에 노출될 경우 침투한 수분으로 인하여 전기 분해가 발생하고 그로 인해 신호선이 부식되는 등 신호선에 손상을 입히게 된다. 또한 FPC 기판의 신호선 배치와 액정 표시판 조립체 상의 신호선 배치가 달라 PFC 기판 쪽의 신호선과 액정 표시판 조립체 쪽의 신호선의 접촉 동작이 용이하지 않다. As described above, many signal lines are formed in the liquid crystal panel assembly and the FPC board in order to supply various control signals, power supplies, etc. to the gate driving IC and the data driving IC. Therefore, when these signal lines are exposed to moisture, the water penetrates, causing electrolysis, thereby causing damage to the signal lines, such as corrosion of the signal lines. In addition, the signal line arrangement of the FPC substrate and the signal line arrangement on the liquid crystal panel assembly are different, so that the contact operation between the signal line on the PFC substrate side and the signal line on the liquid crystal panel assembly side is not easy.

따라서 본 발명이 이루고자 하는 기술적 과제는 액정 표시 장치에 형성된 신호선의 손상을 줄이는 것이다. Accordingly, an object of the present invention is to reduce the damage of signal lines formed on the liquid crystal display.

본 발명이 이루고자 하는 다른 기술적 과제는 신호선들간의 접촉 특성을 향상시키는 것이다. Another technical problem to be solved by the present invention is to improve contact characteristics between signal lines.

본 발명의 한 특징에 따른 액정 표시 장치는,According to one aspect of the present invention,

복수의 게이트선, 상기 게이트선에 교차하는 복수의 데이터선, 상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 복수의 스위칭 소자, 및 상기 게이트선, 상기 데이터선, 상기 스위칭 소자와 이격되어 있고, 상기 게이트선 또는 상기 데이터선의 구동에 필요한 신호를 전달하는 제1 복수의 구동 신호 전달선을 구비한 액정 표시판 조립체, 그리고A plurality of gate lines, a plurality of data lines intersecting the gate lines, a plurality of switching elements connected to one of the gate lines and one of the data lines, and the gate lines, the data lines, and the switching elements; A liquid crystal panel assembly spaced apart from each other and having a first plurality of driving signal transmission lines for transmitting a signal for driving the gate line or the data line;

외부로부터 복수의 구동 신호를 전달받아 상기 제1 복수의 구동 신호 전달선에 전달하는 제2 복수의 구동 신호 전달선을 구비하고, 상기 액정 표시판 조립체에 전기적, 물리적으로 연결된 기판A substrate having a second plurality of driving signal transmission lines receiving a plurality of driving signals from an external device and transmitting the plurality of driving signals to the first plurality of driving signal transmission lines, wherein the substrate is electrically and physically connected to the liquid crystal panel assembly;

을 포함하고,Including,

상기 제1 복수의 구동 신호 전달선과 상기 제2 복수의 구동 신호 전달선의 패드 배치가 동일하다.The pad arrangement of the first plurality of driving signal transmission lines and the second plurality of driving signal transmission lines is the same.

상기 제1 복수의 구동 신호 전달선은 상기 액정 표시판의 한쪽 모퉁이에 배치되어 있을 수 있다. The first plurality of driving signal transmission lines may be disposed at one corner of the liquid crystal panel.

상기 액정 표시 장치는 상기 제1 복수의 구동 신호 전달선에 각각 전기적으로 연결되어 있는 복수의 구동부를 더 포함하고, 상기 각 구동부는 칩의 형태를 가질 수 있다. 이때, 상기 각 구동부는 상기 액정 표시판 위에 장착될 수 있다. The liquid crystal display may further include a plurality of driving units electrically connected to the first plurality of driving signal transmission lines, and each of the driving units may have a chip shape. In this case, each driving unit may be mounted on the liquid crystal panel.

상기 각 구동부는 상기 제1 복수의 구동 신호 전달선에 직접 연결되어 있고, 상기 각 구동부는 상기 기판 위에 장착될 수 있다.The driving units may be directly connected to the first plurality of driving signal transmission lines, and the driving units may be mounted on the substrate.

상기 제1 복수의 구동 신호 전달선에는 상기 복수의 구동 신호가 각각 전달되는 제1 복수의 패드가 연결되어 있고, 상기 제1 복수의 패드 사이에는 제1 독립 패드가 형성되는 것이 좋다. The first plurality of pads through which the plurality of driving signals are transmitted are respectively connected to the first plurality of driving signal transmission lines, and a first independent pad may be formed between the first plurality of pads.

또한 상기 제2 복수의 구동 신호 전달선에는 상기 제1 복수의 패드에 상기 복수의 구동 신호를 전달하는 제2 복수의 패드가 각각 연결되어 있고, 상기 제2 복수의 패드 사이에는 제2 독립 패드가 형성되어 있는 것이 좋다.In addition, a plurality of second pads for transmitting the plurality of drive signals to the first plurality of pads are respectively connected to the second plurality of driving signal transmission lines, and a second independent pad is provided between the second plurality of pads. It is good to be formed.

본 발명에서, 상기 제1 독립 패드 또는 제2 독립 패드는 인접한 제1 또는 제2 구동 신호 전달선 간의 전압 차가 소정값 이상인 제1 또는 제2 구동 신호 전달선 사이에 형성되는 것이 바람직하다.In the present invention, it is preferable that the first independent pad or the second independent pad is formed between the first or second driving signal transmission lines having a voltage difference greater than or equal to a predetermined value between adjacent first or second driving signal transmission lines.

또한, 상기 기판은 가요성 인쇄 회로 기판일 수 있다.In addition, the substrate may be a flexible printed circuit board.

첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. DETAILED DESCRIPTION Embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a part of a layer, film, region, plate, etc. is said to be "on" another part, this includes not only the other part being "right over" but also another part in the middle. On the contrary, when a part is "just above" another part, there is no other part in the middle.

이제 본 발명의 실시예에 따른 액정 표시 장치에 대하여 도면을 참고로 하여 상세하게 설명한다.A liquid crystal display according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 2 is an equivalent circuit diagram of one pixel of the liquid crystal display according to an exemplary embodiment of the present invention.

도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(400), 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800) 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.As shown in FIG. 1, a liquid crystal display according to an exemplary embodiment of the present invention includes a liquid crystal panel assembly 300, a gate driver 400, a data driver 500, and a data driver The gray voltage generator 800 connected to the signal generator 500 and a signal controller 600 for controlling the gray voltage generator 800 are included.

액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)를 포함한다.The liquid crystal panel assembly 300 includes a plurality of display signal lines G 1 -G n , D 1 -D m and a plurality of pixels connected to the plurality of display signal lines G 1 -G n , D 1 -D m , and arranged in a substantially matrix form. .

표시 신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.The display signal lines G 1 -G n and D 1 -D m are a plurality of gate lines G 1 -G n for transmitting a gate signal (also called a “scan signal”) and a data signal line or data for transmitting a data signal. Line D 1 -D m . The gate lines G 1 -G n extend substantially in the row direction and are substantially parallel to each other, and the data lines D 1 -D m extend substantially in the column direction and are substantially parallel to each other.

각 화소는 표시 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.Each pixel includes a switching element Q connected to a display signal line G 1 -G n , D 1 -D m , and a liquid crystal capacitor C LC and a storage capacitor C ST connected thereto. It includes. The holding capacitor C ST can be omitted as necessary.

스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-Gn) 및 데이터선(D1-D m)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있다.The switching element Q is provided on the lower panel 100, and the control terminal and the input terminal are connected to the gate line G 1 -G n and the data line D 1 -D m, respectively. The output terminal is connected to the liquid crystal capacitor C LC and the storage capacitor C ST .

액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.The liquid crystal capacitor C LC has two terminals, the pixel electrode 190 of the lower panel 100 and the common electrode 270 of the upper panel 200, and the liquid crystal layer 3 between the two electrodes 190 and 270. It functions as a dielectric. The pixel electrode 190 is connected to the switching element Q, and the common electrode 270 is formed on the front surface of the upper panel 200 and receives a common voltage V com . Unlike in FIG. 2, the common electrode 270 may be provided in the lower panel 100. In this case, both electrodes 190 and 270 may be linear or rod-shaped.

액정 축전기(CLC)의 보조적인 역할을 하는 유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 절연체를 사이에 두고 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.The storage capacitor C ST , which serves as an auxiliary part of the liquid crystal capacitor C LC , is formed by overlapping a separate signal line (not shown) and the pixel electrode 190 provided on the lower panel 100 with an insulator interposed therebetween. A predetermined voltage such as the common voltage V com is applied to this separate signal line. However, the storage capacitor C ST may be formed such that the pixel electrode 190 overlaps the front end gate line directly above the insulator.

한편, 색 표시를 구현하기 위해서는 각 화소가 삼원색 중 하나를 고유하게 표시하거나(공간 분할) 각 화소가 시간에 따라 번갈아 삼원색을 표시하게(시간 분할) 하여 이들 삼원색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 도 2는 공간 분할의 한 예로서 각 화소가 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(230)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(230)는 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.On the other hand, to implement color display, each pixel uniquely displays one of the three primary colors (spatial division) or each pixel alternately displays the three primary colors over time (time division) so that the desired color can be selected by the spatial and temporal sum of these three primary colors. To be recognized. 2 shows that each pixel includes a red, green, or blue color filter 230 in a region corresponding to the pixel electrode 190 as an example of spatial division. Unlike FIG. 2, the color filter 230 may be formed above or below the pixel electrode 190 of the lower panel 100.

액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다.A polarizer (not shown) for polarizing light is attached to an outer surface of at least one of the two display panels 100 and 200 of the liquid crystal panel assembly 300.

계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.The gray voltage generator 800 generates two sets of gray voltages related to the transmittance of the pixel. One of the two sets has a positive value for the common voltage (V com ) and the other set has a negative value.

게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가하며 통상 복수의 집적 회로로 이루어진다.The gate driver 400 is connected to the gate lines G 1 -G n of the liquid crystal panel assembly 300 to receive a gate signal formed by a combination of a gate on voltage V on and a gate off voltage V off from the outside. It is applied to the gate lines G 1 -G n and usually consists of a plurality of integrated circuits.

데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가하며 통상 복수의 집적 회로로 이루어진다.The data driver 500 is connected to the data lines D 1 -D m of the liquid crystal panel assembly 300 to select the gray voltage from the gray voltage generator 800 and apply the gray voltage to the pixel as a data signal. It consists of a circuit.

신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400) 및 데이터 구동부(500)에 제공한다.The signal controller 600 generates control signals for controlling operations of the gate driver 400 and the data driver 500, and provides the corresponding control signals to the gate driver 400 and the data driver 500.

그러면, 도 3과 도 4를 참고로 하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구조에 대하여 상세하게 설명한다.Next, the structure of the liquid crystal display according to the exemplary embodiment of the present invention will be described in detail with reference to FIGS. 3 and 4.

도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다. 또한 도 4a는 도 3에서 FPC 기판쪽의 A 부분을 확대하여 나타낸 신호선 배치도이고, 도 4b는 도 3에서 액정 표시판 조립체쪽의 A 부분을 확대하여 나타낸 배치도이다.3 is a layout view schematically illustrating a liquid crystal display according to an exemplary embodiment of the present invention. FIG. 4A is an enlarged view showing a portion of the signal line on the FPC substrate in FIG. 3, and FIG. 4B is an enlarged view of a portion A on the liquid crystal panel assembly in FIG. 3.

도 3에 도시한 바와 같이, 게이트선(G1-Gn)과 데이터선(D1-Dm )이 구비된 액정 표시판 조립체(300)의 위쪽에는 액정 표시 장치를 구동하기 위한 신호 제어부(600) 및 계조 전압 생성부(800) 따위의 회로 요소가 구비되어 있는 인쇄 회로 기판(printed circuit board, PCB)(550)이 위치하고 있다. 액정 표시판 조립체(300)와 PCB(550)은 가요성 회로(flexible printed circuit, FPC) 기판(511, 512)을 통하여 서로 전기적 물리적으로 연결되어 있다.As shown in FIG. 3, a signal controller 600 for driving a liquid crystal display device is disposed above the liquid crystal panel assembly 300 including the gate lines G 1 -G n and the data lines D 1 -D m . ) And a printed circuit board (PCB) 550 in which circuit elements such as the gray voltage generator 800 are provided. The liquid crystal panel assembly 300 and the PCB 550 are electrically and physically connected to each other through the flexible printed circuit (FPC) substrates 511 and 512.

가장 왼쪽에 위치한 FPC 기판(511)에는 복수의 데이터 전달선(521)과 복수의 구동 신호선(522, 523)이 형성되어 있다. 데이터 전달선(521)은 조립체(300)에 형성된 리드선(321)을 통하여 데이터 구동 IC(540)의 입력 단자와 연결되어, 영상 신호를 전달한다. 구동 신호선(522, 523)은 각 구동 IC(540, 440)의 동작에 필요한 전원 전압과 제어 신호 등을 조립체(300)에 형성된 리드선(322) 및 구동 신호선(323)을 통하여 각 구동 IC(540, 440)에 전달한다. 구동 신호선(522, 523)과 리드선(322, 323)은 접촉부(C1)에 의해 연결된다.The leftmost FPC board 511 A plurality of data transfer lines 521 and a plurality of drive signal lines 522 and 523 are formed. The data transmission line 521 is connected to an input terminal of the data driving IC 540 through a lead wire 321 formed in the assembly 300 to transmit an image signal. The driving signal lines 522 and 523 respectively supply power voltages and control signals necessary for the operation of the driving ICs 540 and 440 through the lead wires 322 and the driving signal lines 323 formed in the assembly 300. , 440). The driving signal lines 522 and 523 and the lead lines 322 and 323 are connected by the contact portion C1.

기타의 FPC 기판(512)에는 이에 연결된 데이터 구동 IC(540)에 구동 및 제어 신호를 전달하기 위한 복수의 구동 신호선(522)이 형성되어 있다.The other FPC board 512 is provided with a plurality of driving signal lines 522 for transmitting driving and control signals to the data driving IC 540 connected thereto.

이들 신호선(521-523)들은 PCB(550)의 회로 요소와 연결되어 이로부터 신호를 받는다.These signal lines 521-523 are connected to and receive signals from circuit elements of the PCB 550.

한편 구동 신호선(523)은 별도의 FPC 기판에 형성될 수 있다.The driving signal line 523 may be formed on a separate FPC substrate.

도 3에서와 같이 액정 표시판 조립체(300)에 구비된 가로 방향의 게이트선(G1-Gn)과 세로 방향의 데이터선(D1-Dm)의 교차에 의해 한정되는 복수의 화소 영역이 모여 화상을 표시하는 표시 영역(D)을 이룬다. 표시 영역(D)의 바깥쪽(빗금친 부분)에는 블랙 매트릭스(220)가 구비되어 있어 표시 영역(D) 밖으로 누설되는 빛을 차단하고 있다. 게이트선(G1-Gn)과 데이터선(D1-Dm )은 표시 영역(D) 내에서 각각 실질적으로 평행한 상태를 유지하지만, 표시 영역(D)을 벗어나면 부채살처럼 그룹별로 한 곳으로 모여 서로 간의 간격이 좁아지고 다시 실질적인 평행 상태가 되는데 이 영역을 팬 아웃(fan out) 영역이라 한다.As shown in FIG. 3, a plurality of pixel regions defined by the intersection of the horizontal gate lines G 1 -G n and the vertical data lines D 1 -D m provided in the liquid crystal panel assembly 300 are formed. The display area D which collects and displays an image is comprised. A black matrix 220 is provided outside the display area D to block light leaking out of the display area D. FIG. The gate lines G 1 -G n and the data lines D 1 -D m remain substantially parallel in the display area D, respectively. Gathered together, the gap between them becomes narrower and becomes substantially parallel again. This area is called the fan out area.

액정 표시판 조립체(300)의 표시 영역(D) 밖의 위쪽 가장 자리에는 복수 개의 데이터 구동 IC(540)가 가로 방향으로 차례로 장착되어 있다. 데이터 구동 IC(540) 사이에는 IC간 연결선(541)이 형성되어 있어, FPC 기판(511)을 통하여 가장 좌측에 위치한 데이터 구동 IC(540)에 공급되는 영상 신호를 다음 데이터 구동 IC(540)에 차례대로 전달한다.A plurality of data driver ICs 540 are sequentially mounted in the horizontal direction at an upper edge of the liquid crystal panel assembly 300 outside the display area D. FIG. Inter-IC connection lines 541 are formed between the data driver ICs 540, so that an image signal supplied to the leftmost data driver IC 540 through the FPC board 511 is transferred to the next data driver IC 540. Pass in turn.

또한 액정 표시판 조립체(300)의 왼쪽 가장 자리에는 네 개의 게이트 구동 IC(440)가 세로 방향으로 나란히 장착되어 있다. 게이트 구동 IC(440) 부근에는 앞서 언급한 복수의 구동 신호선(323)이 형성되어 있다. 이들 구동 신호선(323)은 FPC 기판(511)의 구동 신호선(523)과 게이트 구동 IC(440) 또는 상부 표시판(200)과 기준 전극(270)을 전기적으로 연결하거나, 게이트 구동 IC(440) 사이를 전기적으로 연결한다.In addition, four gate driving ICs 440 are mounted side by side in the vertical direction at the left edge of the liquid crystal panel assembly 300. The plurality of driving signal lines 323 described above are formed near the gate driving IC 440. These driving signal lines 323 electrically connect the driving signal lines 523 of the FPC board 511 and the gate driving IC 440 or the upper panel 200 and the reference electrode 270, or between the gate driving IC 440. Is electrically connected.

도 4a에 도시한 바와 같이, 구동 신호선(523)은 게이트 구동 IC(440)의 동작에 필요한 구동 전압(VDD, GND)과 게이트 온/오프 전압(Von, Voff) 및 공통 전압(Vcom)을 전달하는 전압 공급선, 복수의 제어 신호(STV, CPV, OE)를 전달하는 제어 신호선 및 수리선 등을 포함하고 있다. 즉, 도 4a에서 오른쪽으로부터 순차적으로 공통 전압(Vcom)을 전달하는 신호선(SLcom1, SLcom2), 수리선(SL REP1, SLREP2), 출력 인에이블 신호(OE)를 전달하는 신호선(SLOE), 게이트 클록 신호(CPV)를 전달하는 신호선(SLCPV), 접지 전압을 전달하는 신호선(SLGND), 전원 전압을 전달하는 신호선(SLVDD), 수직 동기 시작 신호(STV)를 전달하는 신호선(SLSTV), 게이트 오프 전압(Voff)을 전달하는 신호선(SLoff), 게이트 온 전압(Von)을 전달하는 신호선(SLon), 공통 전압(Vcom)을 전달하는 신호선(SLcom3)을 포함한다.As shown in FIG. 4A, the driving signal line 523 may include driving voltages VDD and GND, gate on / off voltages V on and V off and a common voltage V com required for the operation of the gate driving IC 440. And a voltage supply line for transmitting the signal), a control signal line for transmitting the plurality of control signals STV, CPV, and OE, a repair line, and the like. That is, in FIG. 4A, the signal lines SL com1 and SL com2 which sequentially transmit the common voltage V com , the repair lines SL REP1 and SL REP2 , which transmit the common voltage V com sequentially from the right side, and the signal line SL which transmit the output enable signal OE. OE ), a signal line SL CPV transmitting a gate clock signal CPV, a signal line SL GND delivering a ground voltage, a signal line SLVDD delivering a power supply voltage, and a signal line delivering a vertical synchronization start signal STV. (SL STV), a gate signal line for transmitting a turn-off voltage (V off) (SL off) , the gate-on signal lines for transmitting the voltage (V on) (SL on) , a common voltage signal line for transmitting (V com) (SL com3 ).

또한 도 4a에 도시한 것처럼 구동 신호선(523)의 패드 사이에는 고립된 패드(128)들이 형성되어 있다. 이들 고립된 패드(128)는 주로 인접한 두 신호선 사이의 전압차가 소정 값 이상인 신호선(523) 사이에 형성되어 있다. 예를 들면, 전원 전압(VDD)과 접지 전압(GND)을 전달하는 신호선(SLVDD, SLGND) 사이, 게이트 클록 신호(CPV)와 전원 전압(VDD)을 전달하는 신호선(SLCPV, SLVDD) 사이, 게이트 오프 전압(Voff)과 게이트 클록 신호(CPV)를 전달하는 신호선(SLoff, SLCPV) 사이, 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 전달하는 신호선(SLon, SL off) 사이, 공통 전압(Vcom)과 게이트 온 전압(Von)을 전달하는 신호선(SLcom3, SL on) 사이에 형성되어 있다. 도 4a에서 도면 부호 611은 솔더 레지스터(solder register) 부분을 도시한다.In addition, as shown in FIG. 4A, isolated pads 128 are formed between the pads of the driving signal line 523. These isolated pads 128 are mainly formed between the signal lines 523 having a voltage difference greater than or equal to a predetermined value between two adjacent signal lines. For example, between the power lines VDD and the signal lines SL VDD and SL GND transmitting the ground voltage GND, the signal lines SL CPV and SL VDD transferring the gate clock signal CPV and the power supply voltage VDD. Between the gate off voltage V off and the signal lines SL off and SL CPV transmitting the gate clock signal CPV, and the signal lines transferring the gate on voltage V on and the gate off voltage V off . It is formed between SL on and SL off , and between signal lines SL com3 and SL on that transmit the common voltage V com and the gate on voltage V on . In FIG. 4A, reference numeral 611 shows a solder register portion.

도 4b에 도시한 바와 같이, FPC 기판(511)의 구동 신호선(523)에 연결되는 액정 표시판 조립체(300)의 구동 신호선(323)의 배치 순서 또한 도 4a와 같고, 고립된 패드(228) 역시 형성되어 있다.As shown in FIG. 4B, the arrangement order of the driving signal lines 323 of the liquid crystal panel assembly 300 connected to the driving signal lines 523 of the FPC substrate 511 is also the same as that of FIG. 4A, and the isolated pad 228 is also used. Formed.

따라서, FPC 기판(511)의 구동 신호선(523)과 액정 표시판 조립체(300) 상의 구동 신호선(323)이 서로 일대일 대응되는 패드 구조를 가지고 있어, 접촉 특성이 좋아진다. 또한 패드(228)와 대응되어 접촉되는 독립적인 패드(128)가 FPC 기판(511)의 구동 신호선(523) 사이에도 형성되어 있으므로 패드(228)의 노출로 인한 신호선의 손상도 방지한다. Accordingly, the drive signal line 523 of the FPC board 511 and the drive signal line 323 on the liquid crystal panel assembly 300 have a pad structure in which one-to-one correspond to each other, and thus the contact characteristics are improved. In addition, since an independent pad 128 that is in contact with the pad 228 is also formed between the driving signal lines 523 of the FPC board 511, damage to the signal line due to the exposure of the pad 228 is also prevented.

한편, FPC 기판(511)의 구동 신호선(522)과 연결된 리드선(322)은 데이터 구동 IC(540)의 동작에 필요한 전압 및 제어 신호 등을 전달하는데, 그 배치 또한 구동 신호선(523, 323)의 배치와 동일하게 할 수 있다.Meanwhile, the lead wire 322 connected to the driving signal line 522 of the FPC board 511 transfers a voltage and a control signal necessary for the operation of the data driving IC 540. The same can be done with the arrangement.

그러면 이러한 액정 표시 장치의 표시 동작에 대하여 상세하게 설명한다.The display operation of such a liquid crystal display device will now be described in detail.

PCB(550)에 구비되어 있는 신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 RGB 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.The signal controller 600 included in the PCB 550 is an input control signal for controlling the RGB image signals R, G, and B and their display from an external graphic controller (not shown), for example, a vertical synchronization signal. (V sync ), a horizontal sync signal (H sync ), a main clock (MCLK), and a data enable signal (DE). The signal controller 600 properly processes the image signals R, G, and B according to the operating conditions of the liquid crystal panel assembly 300 based on the input image signals R, G, and B and the input control signal, and controls the gate control signal. After generating the CONT1 and the data control signal CONT2 and the like, the gate control signal CONT1 is sent to the gate driver 400 and the data control signal CONT2 and the processed image signals R ', G', and B 'are processed. ) Is sent to the data driver 500.

게이트 제어 신호(CONT1)는 게이트 온 전압(Von)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 전압(Von)의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.The gate control signal (CONT1) includes a gate-on voltage vertical synchronization start signal (STV) for instructing the start of output of the (V on), the gate-on voltage gated clock signal that controls the output timing of the (V on) (CPV) and the gate-on An output enable signal OE or the like that defines the duration of the voltage V on .

이때, 도 4a 및 도 4b에 도시한 바와 같이, 게이트 제어 신호(CONT1) 중에서 게이트 오프 전압(Voff) 및 게이트 온 전압(Von)은 각각 공급선(SLoff, SLon)을 통해 각 게이트 구동 IC(440)에 공급된다. 또한 게이트 제어 신호(CONT1) 중 게이트 온 인에이블 신호(OE), 게이트 클록 신호(CPV) 및 수직 동기 시작 신호(STV) 따위는 각 해당 신호선(SLOE, SLCPV, SLSTV)을 통하여 게이트 구동 IC(440)에 병렬로 공급된다.4A and 4B, the gate off voltage V off and the gate on voltage V on of the gate control signal CONT1 are driven through the supply lines SL off and SL on , respectively. Supplied to IC 440. In addition, the gate-on enable signal OE, the gate clock signal CPV, and the vertical synchronization start signal STV of the gate control signal CONT1 are driven through the corresponding signal lines SL OE , SL CPV , and SL STV . It is supplied in parallel to the IC 440.

데이터 제어 신호(CONT2)는 영상 데이터(R', G', B')의 입력 시작을 알리는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.The data control signal CONT2 is a horizontal synchronization start signal STH for starting input of the image data R ', G', and B 'and a load signal for applying a corresponding data voltage to the data lines D 1 -D m . (LOAD), the inversion signal (RVS) and the data clock to invert the polarity of the data voltage with respect to the common voltage (V com ) (hereinafter referred to as "polarity of the data voltage" by reducing the "polarity of the data voltage with respect to the common voltage"). Signal HCLK and the like.

데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대응하는 영상 데이터(R', G', B')를 차례로 입력받아 시프트시키고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(R', G', B')에 대응하는 계조 전압을 선택함으로써, 영상 데이터(R', G', B')를 해당 데이터 전압으로 변환하고, 이를 해당 데이터선(D1-Dm)에 인가한다.The data driver 500 sequentially receives and shifts image data R ', G', and B 'corresponding to one row of pixels according to the data control signal CONT2 from the signal controller 600, and generates a gray voltage. The image data R ', G', B 'is converted into the corresponding data voltage by selecting the gray voltage corresponding to each of the image data R', G ', and B' among the gray voltages from the unit 800. Then, it is applied to the corresponding data line D 1 -D m .

게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시키면 데이터선(D1-Dm)에 인가된 데이터 전압이 턴온된 스위칭 소자(Q)를 통하여 해당 화소에 인가된다.The gate driver 400 applies the gate-on voltage V on to the gate lines G 1 -G n in response to the gate control signal CONT1 from the signal controller 600, thereby applying the gate lines G 1 -G n. When the switching element Q connected to the () is turned on, the data voltage applied to the data lines D 1 -D m is applied to the corresponding pixel through the turned on switching element Q.

화소에 인가된 데이터 전압과 공통 전압(Vcom)의 차이는 액정 축전기(CLC)의 충전 전압, 즉 화소 전압으로서 나타난다. 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리한다. 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.The difference between the data voltage applied to the pixel and the common voltage V com is shown as the charging voltage of the liquid crystal capacitor C LC , that is, the pixel voltage. The liquid crystal molecules vary in arrangement depending on the magnitude of the pixel voltage. As a result, the polarization of light passing through the liquid crystal layer 3 changes. The change in polarization is represented by a change in transmittance of light by a polarizer (not shown) attached to the display panels 100 and 200.

1 수평 주기(또는 "1H")[수평 동기 신호(Hsync), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기]가 지나면 데이터 구동부(500)와 게이트 구동부(400)는 다음 행의 화소에 대하여 동일한 동작을 반복한다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von )을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나("라인 반전"), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다("도트 반전").After one horizontal period (or “1H”) (one period of the horizontal sync signal H sync , the data enable signal DE, and the gate clock CPV), the data driver 500 and the gate driver 400 are next. The same operation is repeated for the pixels in the row. In this manner, the gate-on voltages V on are sequentially applied to all the gate lines G 1 -G n during one frame to apply data voltages to all the pixels. At the end of one frame, the next frame starts and the state of the inversion signal RVS applied to the data driver 500 is controlled so that the polarity of the data voltage applied to each pixel is opposite to that of the previous frame ("frame inversion). "). In this case, the polarity of the data voltage flowing through one data line may be changed (“line inversion”) within one frame or the polarity of the data voltage applied to one pixel row may be different according to the characteristics of the inversion signal RVS ( "Dot reversal").

이 과정을 좀더 상세하게 설명한다.This process is explained in more detail.

수직 동기 시작 신호(STV)를 받은 첫 번째 게이트 구동 IC(440)는 외부로부터의 두 전압(Von, Voff) 중 게이트 온 전압(Von)을 선택하여 첫 번째 게이트선(G 1)으로 출력한다. 이때 다른 게이트선(G2-Gn)에는 게이트 오프 전압(Voff)이 인가되고 있다. 첫 번째 게이트선(G1)에 연결된 스위칭 소자(Q)는 게이트 온 전압(Von)에 의하여 도통되고, 첫 번째 행의 데이터 신호가 도통된 스위칭 소자(Q)를 통하여 첫째 행의 화소의 액정 축전기(CLC) 및 유지 축전기(CST)에 인가된다. 일정 시간이 지나 첫째 행의 화소의 축전기(CLC, CST)의 충전이 완료되면, 첫 번째 게이트 구동 IC(440)는 첫째 게이트선(G1)에 게이트 오프 전압(Voff)을 인가하여 연결된 스위칭 소자(Q)를 오프시키고, 둘째 게이트선(G2)에 게이트 온 전압(Von)을 인가한다.The first gate driving IC (440) receiving the vertical synchronization start signal (STV) by selecting the gate-on voltage (V on) of the two voltages (V on, V off) from the outside to the first gate line (G 1) Output At this time, the gate-off voltage V off is applied to the other gate lines G 2 -G n . The switching element Q connected to the first gate line G 1 is turned on by the gate-on voltage V on , and the liquid crystal of the pixels in the first row through the switching element Q through which the data signal of the first row is conducted. Applied to capacitor C LC and retention capacitor C ST . After a certain period of time, when the charging of the capacitors C LC and C ST of the pixels in the first row is completed, the first gate driving IC 440 applies the gate off voltage V off to the first gate line G 1 . The connected switching element Q is turned off and the gate-on voltage V on is applied to the second gate line G 2 .

이러한 방식으로 연결된 모든 게이트선에 게이트 온 전압(Von)을 적어도 한번씩 인가한 첫째 게이트 구동 IC(440)는 주사가 완료되었음을 알리는 캐리(carry) 신호를 구동 신호선(323)을 통하여 두 번째 게이트 구동 IC(440)에 제공한다.The first gate driving IC 440 applying the gate-on voltage V on at least once to all the gate lines connected in this manner drives the second gate through the driving signal line 323 to carry a carry signal indicating that scanning is completed. To the IC 440.

캐리 신호를 받은 둘째 게이트 구동 IC(440)는 마찬가지 방식으로 자신과 연결된 모든 게이트선에 대한 주사를 행하고 이를 마치면 캐리 신호를 구동 신호선(323)을 통하여 다음 게이트 구동 IC(440)에 공급한다. 이러한 방식으로 마지막 게이트 구동 IC(440)의 주사 동작이 완료되면 한 프레임이 완료된다.In the same manner, the second gate driver IC 440 receiving the carry signal scans all the gate lines connected thereto and supplies the carry signal to the next gate driver IC 440 through the driving signal line 323. In this manner, one frame is completed when the scan operation of the last gate driver IC 440 is completed.

이와 같이, 본 발명의 실시예에 따르면, FPC 기판(511)의 구동 신호선의 패드 배치와 액정 표시판 조립체(300) 상의 구동 신호선의 패드 배치를 같게 하므로, 구동 신호선의 접촉 특성을 향상시킨다. As described above, according to the exemplary embodiment of the present invention, since the pad arrangement of the driving signal lines of the FPC board 511 and the pad arrangement of the driving signal lines on the liquid crystal panel assembly 300 are the same, the contact characteristics of the driving signal lines are improved.

또한 본 발명의 실시예에 따르면 전달하는 전압의 크기 차이가 큰 두 신호선의 패드 사이에 독립적인 패드를 둔다. 이렇게 할 경우, 독립적인 패드로 인하여 서로 인접한 구동 신호선 간의 간섭이나 전압 차이가 줄어들어 수분 등과 같은 음전하 매질이 신호선에 침투할 경우, 신호선 간의 전압차가 줄어듦으로써 전기 분해에 의해 발생하는 배선의 부식 현상이 감소한다.Further, according to an embodiment of the present invention, an independent pad is placed between the pads of two signal lines having a large difference in magnitude of the voltage to be transmitted. In this case, the independent pads reduce interference or voltage difference between adjacent driving signal lines, and when negative charge media such as moisture penetrates the signal lines, the voltage difference between the signal lines is reduced, thereby reducing the corrosion of wiring caused by electrolysis. do.

앞서 설명한 실시예에서는 게이트 구동 IC(440)와 데이터 구동 IC(540)가 액정 표시판 조립체(300) 위에 칩의 형태로 직접 장착되는 경우에 대해서 설명하였으나, 데이터 구동 IC(540)를 FPC 기판 위에 장착하거나 복수의 FPC 기판을 조립체(300) 좌측에 부착하고 그 위에 게이트 구동 IC(440)를 장착한 경우에도 적용될 수 있다. 또한, 게이트 구동부 및/또는 데이터 구동부가 박막 트랜지스터나 게이트선, 데이터선 등과 동일한 공정으로 액정 표시판 조립체(300) 위에 직접 형성되는 경우에도 적용될 수 있다.In the above-described embodiment, the gate driver IC 440 and the data driver IC 540 are directly mounted on the liquid crystal panel assembly 300 in the form of a chip. However, the data driver IC 540 is mounted on the FPC substrate. Alternatively, the present invention may be applied to a case in which a plurality of FPC substrates are attached to the left side of the assembly 300 and the gate driving IC 440 is mounted thereon. In addition, the gate driver and / or the data driver may be applied directly to the liquid crystal panel assembly 300 in the same process as the thin film transistor, the gate line, and the data line.

이러한 본 발명의 개념은 액정 표시 장치뿐만 아니라 다른 모든 전자 장치에도 적용될 수 있음은 자명하다.It is apparent that the concept of the present invention can be applied not only to a liquid crystal display but also to all other electronic devices.

이와 같이, 본 발명에서는 액정 표시판 조립체 상의 신호선의 패드 배치와 FPC 기판 상의 신호선의 패드 배치를 같게 하여, 양쪽 신호선 간의 접촉 특성이 향상되고, 신호 전달 효율이 높아진다. As described above, in the present invention, the pad arrangement of the signal lines on the liquid crystal panel assembly is made the same as the pad arrangement of the signal lines on the FPC substrate, so that the contact characteristics between both signal lines are improved and the signal transmission efficiency is increased.

또한 전압 차이가 큰 신호선의 패드 사이에 독립적인 패드를 설치하여, 두 신호선 간의 접압 차이를 감소시키므로, 전기 분해로 인한 신호선의 부식 현상을 현저히 감소시킨다. In addition, by providing independent pads between the pads of the signal line having a large voltage difference, the contact difference between the two signal lines is reduced, thereby significantly reducing the corrosion of the signal line due to electrolysis.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.2 is an equivalent circuit diagram of one pixel of a liquid crystal display according to an exemplary embodiment of the present invention.

도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.3 is a layout view schematically illustrating a liquid crystal display according to an exemplary embodiment of the present invention.

도 4a는 도 3에서 FPC 기판 쪽의 A 부분을 확대하여 나타낸 구동 신호선의 패드 배치도이다.FIG. 4A is a pad layout view of a driving signal line showing an enlarged portion A of the FPC board side in FIG. 3.

도 4b는 도 3에서 액정 표시판 조립체 쪽의 A 부분을 확대하여 나타낸 구동 신호선의 패드 배치도이다.FIG. 4B is a pad layout view of a driving signal line in an enlarged portion A of the liquid crystal panel assembly side in FIG. 3.

Claims (11)

복수의 게이트선, 상기 게이트선에 교차하는 복수의 데이터선, 상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 복수의 스위칭 소자, 및 상기 게이트선, 상기 데이터선, 상기 스위칭 소자와 이격되어 있고, 상기 게이트선 또는 상기 데이터선의 구동에 필요한 신호를 전달하는 제1 복수의 구동 신호 전달선을 구비한 액정 표시판 조립체, 그리고A plurality of gate lines, a plurality of data lines intersecting the gate lines, a plurality of switching elements connected to one of the gate lines and one of the data lines, and the gate lines, the data lines, and the switching elements; A liquid crystal panel assembly spaced apart from each other and having a first plurality of driving signal transmission lines for transmitting a signal for driving the gate line or the data line; 외부로부터 복수의 구동 신호를 전달받아 상기 제1 복수의 구동 신호 전달선에 전달하는 제2 복수의 구동 신호 전달선을 구비하고, 상기 액정 표시판 조립체에 전기적, 물리적으로 연결된 기판A substrate having a second plurality of driving signal transmission lines receiving a plurality of driving signals from an external device and transmitting the plurality of driving signals to the first plurality of driving signal transmission lines, wherein the substrate is electrically and physically connected to the liquid crystal panel assembly; 을 포함하고,Including, 상기 제1 복수의 구동 신호 전달선과 상기 제2 복수의 구동 신호 전달선의 패드 배치가 동일한The pad arrangement of the first plurality of driving signal transmission lines and the second plurality of driving signal transmission lines is the same. 액정 표시 장치.Liquid crystal display. 제1항에서,In claim 1, 상기 제1 복수의 구동 신호 전달선은 상기 액정 표시판의 한쪽 모퉁이에 배치되어 있는 액정 표시 장치.And the first plurality of driving signal transmission lines are disposed at one corner of the liquid crystal panel. 제1항에서, In claim 1, 상기 제1 복수의 구동 신호 전달선에 각각 전기적으로 연결되어 있는 복수의 구동부를 더 포함하는 액정 표시 장치.And a plurality of driving parts electrically connected to the first plurality of driving signal transmission lines, respectively. 제3항에서,In claim 3, 상기 각 구동부는 칩의 형태를 가지고 있는 액정 표시 장치.And each of the driving units has a chip shape. 제4항에서,In claim 4, 상기 각 구동부는 상기 액정 표시판 위에 장착되어 있는 액정 표시 장치.And each driver is mounted on the liquid crystal panel. 제5항에서,In claim 5, 상기 각 구동부는 상기 제1 복수의 구동 신호 전달선에 직접 연결되어 있는 액정 표시 장치.And each of the driving units is directly connected to the first plurality of driving signal transmission lines. 제4항에서,In claim 4, 상기 각 구동부는 상기 기판 위에 장착되어 있는 액정 표시 장치.And each driver is mounted on the substrate. 제1항에서,In claim 1, 상기 제1 복수의 구동 신호 전달선에는 상기 복수의 구동 신호가 각각 전달되는 제1 복수의 패드가 연결되어 있고,The first plurality of pads through which the plurality of driving signals are transmitted are connected to the first plurality of driving signal transmission lines, 상기 제1 복수의 패드 사이에는 제1 독립 패드가 형성되어 있는 A first independent pad is formed between the first plurality of pads. 액정 표시 장치.Liquid crystal display. 제8항에서,In claim 8, 상기 제2 복수의 구동 신호 전달선에는 상기 제1 복수의 패드에 상기 복수의 구동 신호를 전달하는 제2 복수의 패드가 각각 연결되어 있고,A second plurality of pads for transmitting the plurality of drive signals to the first plurality of pads are connected to the second plurality of driving signal transmission lines, respectively. 상기 제2 복수의 패드 사이에는 제2 독립 패드가 형성되어 있는 A second independent pad is formed between the second plurality of pads. 액정 표시 장치.Liquid crystal display. 제8항 또는 제9항에서,The method of claim 8 or 9, 상기 제1 독립 패드 또는 제2 독립 패드는 인접한 제1 또는 제2 구동 신호 전달선 간의 전압 차가 소정값 이상인 제1 또는 제2 구동 신호 전달선 사이에 형성되는 액정 표시 장치.And the first independent pad or the second independent pad is formed between the first or second driving signal transmission lines having a voltage difference greater than or equal to a predetermined value between adjacent first or second driving signal transmission lines. 제1항에서,In claim 1, 상기 기판은 가요성 인쇄 회로 기판인 액정 표시 장치.And the substrate is a flexible printed circuit board.
KR1020030079038A 2003-11-10 2003-11-10 Liquid crystal display KR20050045095A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030079038A KR20050045095A (en) 2003-11-10 2003-11-10 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030079038A KR20050045095A (en) 2003-11-10 2003-11-10 Liquid crystal display

Publications (1)

Publication Number Publication Date
KR20050045095A true KR20050045095A (en) 2005-05-17

Family

ID=37244835

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030079038A KR20050045095A (en) 2003-11-10 2003-11-10 Liquid crystal display

Country Status (1)

Country Link
KR (1) KR20050045095A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101326246B1 (en) * 2006-12-12 2013-11-11 삼성디스플레이 주식회사 Display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101326246B1 (en) * 2006-12-12 2013-11-11 삼성디스플레이 주식회사 Display apparatus

Similar Documents

Publication Publication Date Title
KR101196860B1 (en) Liquid crystal display
KR100864501B1 (en) Liquid crystal display
KR20060104088A (en) Circuit board for display device and display device including the same
KR101100883B1 (en) Thin film transistor array panel
JP2006011441A (en) Display device
US6924794B2 (en) Liquid crystal display
KR20060070346A (en) Display device
KR20080057442A (en) Liquid crystal display
KR20050045095A (en) Liquid crystal display
KR100920350B1 (en) Device of driving liquid crystal display and driving method thereof
KR101006441B1 (en) Liquid crystal panel assembly and liquid crystal display
KR100925466B1 (en) Liquid crystal display
KR20080046980A (en) Liquid crystal display
KR20050106689A (en) Flexible printed circuit film and liquid crystal display including the same
KR101006447B1 (en) Liquid crystal display and driving method thereof
KR20060079698A (en) Liquid crystal display
KR20060076591A (en) Liquid crystal display
KR100859510B1 (en) A liquid crystal display and an apparatus for driving the same
KR20060060869A (en) Display device
KR20060020174A (en) Flexible printed circuit film, tape carrier package and display device including the same
KR20050008879A (en) Liquid crystal display
CN115188342A (en) Display panel and display device
KR20060022086A (en) Flexible printed circuit film, tape carrier package and display device including the same
KR20060063252A (en) Liquid crystal display
KR20080014182A (en) Liquid crystal display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application