KR20050031145A - Liquid crystal display, apparatus and method for driving thereof - Google Patents

Liquid crystal display, apparatus and method for driving thereof Download PDF

Info

Publication number
KR20050031145A
KR20050031145A KR1020030067298A KR20030067298A KR20050031145A KR 20050031145 A KR20050031145 A KR 20050031145A KR 1020030067298 A KR1020030067298 A KR 1020030067298A KR 20030067298 A KR20030067298 A KR 20030067298A KR 20050031145 A KR20050031145 A KR 20050031145A
Authority
KR
South Korea
Prior art keywords
gray level
data
level signal
gradation
liquid crystal
Prior art date
Application number
KR1020030067298A
Other languages
Korean (ko)
Other versions
KR100964566B1 (en
Inventor
송장근
박동원
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030067298A priority Critical patent/KR100964566B1/en
Priority to US10/817,885 priority patent/US7362296B2/en
Priority to EP10192697.0A priority patent/EP2372687B1/en
Priority to EP04252042A priority patent/EP1467346B1/en
Priority to JP2004113685A priority patent/JP4679066B2/en
Priority to TW093109637A priority patent/TWI415081B/en
Priority to CNB2004100640841A priority patent/CN100550109C/en
Priority to CN2008101094354A priority patent/CN101295488B/en
Publication of KR20050031145A publication Critical patent/KR20050031145A/en
Priority to US12/054,921 priority patent/US9589544B2/en
Application granted granted Critical
Publication of KR100964566B1 publication Critical patent/KR100964566B1/en
Priority to JP2010294430A priority patent/JP5419860B2/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

An LCD(Liquid Crystal Display), an apparatus and a method for driving the LCD are provided to be adapted for implementing moving picture by improving response speed of liquid crystal. A timing control part(400) downs a peak of full-contrast that corresponds to an inputted original contrast signal and outputs a correction contrast signal in view of a downed current contrast signal and a previous contrast signal. A gate driver(200) outputs gate signals successively. A data driver(300) outputs a data voltage corresponding to the correction contrast signal. A liquid crystal panel(100) includes a gate line for transmitting the gate signals, a data line for transmitting a data signal and a switching element formed between the gate line and the data line.

Description

액정 표시 장치와 이의 구동 장치 및 방법{LIQUID CRYSTAL DISPLAY, APPARATUS AND METHOD FOR DRIVING THEREOF}Liquid crystal display, driving device and method thereof {LIQUID CRYSTAL DISPLAY, APPARATUS AND METHOD FOR DRIVING THEREOF}

본 발명은 액정 표시 장치와 이의 구동 장치 및 방법에 관한 것으로, 보다 상세하게는 액정의 고속 응답을 위한 액정 표시 장치와 이의 구동 장치 및 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device and a driving device and method thereof, and more particularly, to a liquid crystal display device and a driving device and method thereof for high-speed response of liquid crystals.

일반적으로 액정 표시 장치(LCD)는 두 기판 사이에 주입되어 있는 이방성 유전율을 갖는 액정 물질에 전계(electric field)를 인가하고, 상기 전계의 세기를 조절하여 기판에 투과되는 빛의 양을 조절함으로써 원하는 화상 신호를 얻는 표시장치이다. 이러한 액정 표시 장치는 휴대가 간편한 플랫 패널형 디스플레이 중에서 대표적인 것으로서, 이중에서도 박막 트랜지스터(Thin Film Transistor: TFT)를 스위칭 소자로 이용한 액정 표시 장치가 주로 이용되고 있다. In general, a liquid crystal display (LCD) applies an electric field to a liquid crystal material having an anisotropic dielectric constant injected between two substrates, and adjusts the intensity of the electric field to control the amount of light transmitted through the substrate. A display device for obtaining an image signal. Such a liquid crystal display is representative of a portable flat panel display, and among them, a liquid crystal display using a thin film transistor (TFT) as a switching element is mainly used.

최근에는 액정 표시 장치가 컴퓨터용 모니터뿐만 아니라 텔레비전까지 그 영역을 확대하여 사용됨에 따라 동화상을 구현할 필요가 증가하게 되었다. 그러나, 액정 표시 장치는 응답속도가 느리기 때문에 동화상을 구현하기 어렵다는 단점이 있다. 이러한 응답속도 문제를 개선하기 위해 OCB(Optically Compensated Band) 모드를 사용하거나, 강유전성 액정(FLC; Ferro-Electric Liquid Crystal) 물질을 사용하는 액정 표시 장치를 사용하였다. In recent years, as liquid crystal displays are used not only for computer monitors but also for televisions, the need for realizing moving images increases. However, the liquid crystal display has a disadvantage in that it is difficult to implement a moving image because of a slow response speed. To improve the response speed problem, an OCB (Optically Compensated Band) mode or a liquid crystal display using a ferro-electric liquid crystal (FLC) material is used.

그러나, 상기한 OCB 모드나 FLC를 사용하기 위해서는 액정 표시 장치에 채용되는 액정물질을 바꾸거나 액정 패널 구조를 바꾸어야 하는 문제점이 있다.However, in order to use the OCB mode or the FLC, there is a problem in that the liquid crystal material used in the liquid crystal display device or the liquid crystal panel structure must be changed.

이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 액정의 응답속도를 고속화하여 동영상 구현에 적합한 액정 표시 장치를 제공하는 것이다.Therefore, the technical problem of the present invention is to solve such a conventional problem, and an object of the present invention is to provide a liquid crystal display device suitable for implementing a video by speeding up the response speed of the liquid crystal.

또한, 본 발명의 다른 목적은 상기한 액정 표시 장치의 구동 장치를 제공하는 것이다.Another object of the present invention is to provide a driving device of the liquid crystal display device described above.

또한, 본 발명의 또 다른 목적은 상기한 액정 표시 장치의 구동 방법을 제공하는 것이다.Further, another object of the present invention is to provide a driving method of the liquid crystal display device described above.

상기한 본 발명의 목적을 실현하기 위한 액정 표시 장치는, 원시 계조 신호가 입력됨에 따라, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 고려하여 보정 계조 신호를 출력하는 타이밍 제어부; 게이트 신호를 순차적으로 출력하는 게이트 드라이버; 상기 보정 계조 신호에 대응하는 데이터 전압을 출력하는 데이터 드라이버; 및 상기 게이트 신호를 전달하는 게이트 라인과, 상기 데이터 신호를 전달하는 데이터 라인과, 상기 게이트 라인과 데이터 라인간에 형성된 스위칭 소자를 구비한 액정 패널을 포함한다.According to the liquid crystal display for realizing the object of the present invention, as the raw gray level signal is input, the peak value of the full gray level corresponding to the raw gray level signal is lowered, and the down current and previous gray level signals are reduced. A timing controller configured to output a corrected gradation signal in consideration; A gate driver sequentially outputting a gate signal; A data driver outputting a data voltage corresponding to the correction gray level signal; And a liquid crystal panel having a gate line transferring the gate signal, a data line transferring the data signal, and a switching element formed between the gate line and the data line.

또한, 상기한 본 발명의 다른 목적을 실현하기 위한 액정 표시 장치의 구동 장치는, 다수의 게이트 라인과, 상기 게이트 라인과 절연되어 교차하는 다수의 데이터 라인과, 상기 게이트 라인 및 데이터 라인에 의해 둘러싸인 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결된 스위칭 소자와, 상기 스위칭 소자에 연결된 액정 캐패시터를 포함하는 액정 표시 장치의 구동 장치에 있어서, 원시 계조 신호가 입력됨에 따라, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 고려하여 보정 계조 신호를 출력하는 타이밍 제어부; 게이트 신호를 상기 게이트 라인에 순차적으로 출력하는 게이트 드라이버; 및 상기 보정 계조 신호에 대응하는 데이터 전압을 상기 데이터 라인에 출력하는 데이터 드라이버를 포함한다.In addition, a driving device of a liquid crystal display device for realizing the above-mentioned other object of the present invention includes a plurality of gate lines, a plurality of data lines insulated from and intersecting the gate lines, and surrounded by the gate lines and data lines. A driving device of a liquid crystal display device including a switching element formed in an area and connected to the gate line and the data line, respectively, and a liquid crystal capacitor connected to the switching element, wherein the raw gray level signal is input to correspond to the raw gray level signal. A timing controller for lowering a peak value of the full gray level and outputting a corrected gray level signal in consideration of the current gray level signal and the previous gray level signal; A gate driver sequentially outputting a gate signal to the gate line; And a data driver outputting a data voltage corresponding to the corrected gray level signal to the data line.

또한, 상기한 본 발명의 또 다른 목적을 실현하기 위한 액정 표시 장치의 구동 방법은, 다수의 게이트 라인과, 상기 게이트 라인과 절연되어 교차하는 다수의 데이터 라인과, 상기 게이트 라인 및 데이터 라인에 의해 둘러싸인 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결된 스위칭 소자와, 상기 스위칭 소자에 연결된 액정 캐패시터를 포함하는 액정 표시 장치의 구동 방법에 있어서, (a) 상기 게이트 라인에 주사신호를 순차적으로 공급하는 단계; (b) 원시 계조 신호를 수신하고, 이전 원시 계조 신호와 현재 원시 계조 신호와 다음 원시 계조 신호를 고려하여 현재 보정 계조 신호를 생성하되, 상기 원시 계조 신호의 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 근거로 현재 보정 계조 신호를 생성하는 단계; 및 (c) 생성된 보정 계조 신호에 대응하는 데이터 전압을 상기 데이터 라인에 공급하는 단계를 포함한다.In addition, a driving method of a liquid crystal display device for realizing another object of the present invention described above includes a plurality of gate lines, a plurality of data lines insulated from and intersecting the gate lines, and a plurality of gate lines and data lines. A driving method of a liquid crystal display device comprising: a switching element formed in an enclosed area and connected to the gate line and the data line, respectively, and a liquid crystal capacitor connected to the switching element, the method comprising: (a) sequentially supplying scan signals to the gate line; Making; (b) receiving a raw gray level signal and generating a current corrected gray level signal in consideration of the previous raw gray level signal, the current raw gray level signal, and the next raw gray level signal, wherein the peak value of the full gray level of the raw gray level signal is decreased; Generating a current corrected gray level signal based on the downed current gray level signal and the previous gray level signal; And (c) supplying a data voltage corresponding to the generated corrected gray level signal to the data line.

이러한 액정 표시 장치 및 이의 구동 방법에 의하면, 원시 계조 신호의 전체 계조 수보다 작은 계조 수로 계조 신호를 보정하고, 나머지 계조수를 오버슈트 전압으로 사용하므로써, 액정의 응답속도를 고속화할 수 있다.According to the liquid crystal display and the driving method thereof, the response speed of the liquid crystal can be increased by correcting the gray level signal with a smaller number of gray levels than the total gray level of the raw gray level signal and using the remaining number as the overshoot voltage.

이하, 첨부한 도면을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.Hereinafter, with reference to the accompanying drawings, it will be described in detail the present invention.

액정의 응답속도를 고속화하기 위해서는 현재 목표 화소 전압과 이전 화소 전압을 고려하여 보정 데이터 전압을 해당 화소에 인가하므로써, 화소 전압이 바로 목표 전압에 도달하도록 한다.In order to increase the response speed of the liquid crystal, the correction voltage is applied to the pixel in consideration of the current target pixel voltage and the previous pixel voltage, so that the pixel voltage immediately reaches the target voltage.

구체적으로, 현재 프레임의 목표 전압과 이전 프레임의 화소 전압이 다른 경우에는 현재 프레임의 목표 전압보다 더 높은 전압을 보정된 데이터 전압으로서 인가한다. 이에 따라, 첫 번째 프레임에서 바로 목표 전압 레벨에 도달하도록 한 후 이후의 프레임에서는 목표 전압을 데이터 전압으로 인가하는 방식을 통해 액정의 응답속도를 개선할 수 있다. 이때, 보정 데이터 전압(즉, 전하량)은 이전 프레임의 화소 전압에 의해 결정되는 액정 캐패시턴스를 고려하여 결정한다. 즉, 이전 프레임의 화소 전압 레벨을 고려하여 전하량을 공급하므로써, 첫 번째 프레임에서 바로 목표 화소 전압 레벨에 도달하도록 한다.Specifically, when the target voltage of the current frame and the pixel voltage of the previous frame are different, a voltage higher than the target voltage of the current frame is applied as the corrected data voltage. Accordingly, the response speed of the liquid crystal may be improved by applying the target voltage as a data voltage in a subsequent frame after reaching the target voltage level in the first frame. In this case, the correction data voltage (that is, the amount of charge) is determined in consideration of the liquid crystal capacitance determined by the pixel voltage of the previous frame. That is, by supplying the amount of charge in consideration of the pixel voltage level of the previous frame, to reach the target pixel voltage level immediately in the first frame.

본 발명에 따른 액정의 고속 응답을 위한 구동 방법은 하기하는 도 1과 같이 블랙 계조에서 화이트 계조로 변할 때, 변화하기 전의 한 프레임 전에 미리 일정 레벨의 전압, 예를들어, 2 내지 3.5 볼트 내외의 전압을 인가하여 액정을 프리틸트(pretilt)시킨 후 다음 프레임에서 화이트 계조로 변하면 블랙 계조에서 화이트 계조로 가는 응답속도는 빨라지게 된다.The driving method for the high-speed response of the liquid crystal according to the present invention is a voltage of a predetermined level before, for example, 2 to 3.5 volts before the frame when changing from black to white gradation as shown in Figure 1 below When the liquid crystal is pretilted and then changed to white gray in the next frame, the response speed from black gray to white gray becomes faster.

도 1은 본 발명에 따른 데이터 전압의 인가 방법을 나타내는 도면이다.1 is a view showing a method of applying a data voltage according to the present invention.

도 1에 도시한 바와 같이, 본 발명에서는 현재 프레임의 목표 화소 전압(또는 데이터 전압)과 이전 프레임의 화소 전압 및 다음 프레임의 화소 전압을 고려하여 보정 데이터 전압(Vn')을 인가하여, 현재 프레임의 화소 전압(Vp)이 바로 목표 전압에 도달하도록 한다. As shown in FIG. 1, in the present invention, a correction data voltage Vn 'is applied in consideration of a target pixel voltage (or data voltage) of a current frame, a pixel voltage of a previous frame, and a pixel voltage of a next frame. The pixel voltage Vp immediately reaches the target voltage.

즉, 블랙 계조에서 화이트 계조로 변할 때, 상기 화이트 계조로 변환하기 1 프레임 전에 상기 블랙 계조보다는 높은 전압을 인가하여 미리 액정을 프리틸트(pretilt)시킨다. That is, when changing from black gradation to white gradation, the liquid crystal is pretilted in advance by applying a voltage higher than the black gradation one frame before converting to black gradation.

일반적으로 블랙 계조를 위한 전압이 0.5 내지 1.5V인 점을 감안하면, 상기 프리틸트시키기 위한 높은 전압은 대략 2 내지 3.5V인 것이 바람직하다. 또한, 풀-계조가 256-계조라면 0 내지 50-계조에 해당되는 계조는 상기 블랙 계조로 정의될 수 있고, 200 내지 255-계조에 해당되는 계조는 상기 화이트 계조로 정의될 수 있다. 물론 설계자에 의해 상기 블랙 계조나 화이트 계조의 범위는 임의로 설정이 가능하다. 또한, 상기 프리틸트시키는 전압 역시, 계조와는 무관하게 설정된 블랙 계조에 일괄적으로 대응되도록 설정될 수도 있고, 각각의 계조에 대응하도록 서로 다른 값을 갖도록 설정될 수도 있다.In general, considering that the voltage for black gradation is 0.5 to 1.5V, it is preferable that the high voltage for pretilting is approximately 2 to 3.5V. Also, if the full gray level is 256-gradation, a gray level corresponding to 0 to 50-gradation may be defined as the black gray level, and a gray level corresponding to 200 to 255-gradation may be defined as the white gray level. Of course, the range of the black gradation and the white gradation can be arbitrarily set by the designer. In addition, the pretilt voltage may be set to correspond to the black gradation set independently of the gradation, or may be set to have different values to correspond to the respective gradations.

그 다음 프레임에서 화이트 계조로 변하면 블랙 계조에서 화이트 계조로 변환하는 응답속도를 고속화시킬 수 있다.If the next frame is changed to white gray, the response speed of converting from black gray to white gray can be increased.

구체적으로, 현재 프레임이 블랙 계조일 때, 다음 프레임이 어떤 계조의 신호가 올지를 미리 알아야 한다. 이때 다음 프레임이 화이트 계조 혹은 밝은 계조이면 현재 프레임에는 블랙 계조가 아닌 상기 블랙 계조보다 높은 계조의 신호를 인가한다. Specifically, when the current frame is black gradation, the next frame should know in advance which gradation signal will come. At this time, if the next frame is white or light gray, a signal having a higher gray level than the black gray level is applied to the current frame.

이처럼, 원시 계조 신호가 블랙 계조에서 화이트 계조로 변화할 때 프리틸트(pretilt) 발생을 위한 보정 계조 신호와 오버슈트(overshoot) 발생을 위한 보정 계조 신호를 출력하므로써 액정의 응답속도를 고속화시킬 수 있다. As such, when the raw gradation signal changes from black gradation to white gradation, the response speed of the liquid crystal can be increased by outputting a correction gradation signal for pretilt generation and a correction gradation signal for overshoot generation. .

한편, 액정 표시 장치는 R, G, B 각각의 계조별 색감이 다르게 나타나는 시인성의 문제와, 색온도가 변하는 문제를 해결하기 위해 자동 색보상 방식(Automatically Color Correction, 이하, ACC)을 채용하고 있다.On the other hand, the liquid crystal display adopts an automatic color compensation method (ACC) in order to solve the problem of visibility in which the gradation colors of the R, G, and B colors are different, and the problem of changing the color temperature.

이에 따라, 외부로부터 인가되는 원시 화상 데이터를 R, G, B 각각에 대해 별도로 조절하여 서로 다른 R, G, B 각각의 감마 곡선을 하나의 곡선에 나타내므로써, 계조별로 색감이 다르게 나타나는 시인성의 문제점 및 색온도가 변화하는 문제점을 해결할 수 있다.Accordingly, the gamma curves of different R, G, and B are displayed on one curve by separately controlling the raw image data applied from the outside for each of R, G, and B, so that the color may be different for each gray level. And it can solve the problem that the color temperature changes.

하기하는 표 1은 일반적인 자동 색보상 방식(ACC)에 따라 입력되는 데이터에 대응하여 변환된 데이터를 설명한다.Table 1 below describes the converted data corresponding to the input data according to a general automatic color compensation method (ACC).

INPUT(8비트)INPUT (8 bit) 10 비트변환10 bit conversion ACC 변환 데이터(10비트)ACC conversion data (10 bits) ACC 변환 데이터(8비트)ACC conversion data (8 bits) RR GG BB RR GG BB 00 00 00 00 00 00 00 00 1One 44 44 44 44 1One 1One 1One 22 88 88 88 77 22 22 1.751.75 33 1212 1313 1212 1111 3.253.25 33 2.752.75 44 1616 1717 1616 1515 4.254.25 44 3.753.75 55 2020 2121 2020 1818 5.255.25 55 4.54.5 ........ ........ ........ ........ ........ ........ ........ ........ 250250 10001000 10041004 10001000 992992 251251 250250 248248 251251 10041004 10071007 10041004 998998 251.75251.75 251251 249.5249.5 252252 10081008 10101010 10081008 10031003 252.5252.5 252252 250.75250.75 253253 10121012 10141014 10121012 10091009 253.5253.5 253253 252.25252.25 254254 10161016 10171017 10161016 10141014 254.25254.25 254254 253.5253.5 255255 10201020 10201020 10201020 10201020 255255 255255 255255

하지만, 상기한 표 1에 나타낸 바와 같이, 일반적인 자동 색보정 방식에서는 255-계조 데이터를 10 비트로 변환하여 1020-계조 데이터로 생성하고, 이를 다시 자동 색보상(ACC) 변환하여 디더링 방법을 통해 8비트로 표현한다. 이때 최고 계조라 할 수 있는 255-계조에 대응하는 데이터는 1020-계조인 풀-화이트로 변환되기 때문에 자동 색보상(ACC) 변환을 거친 후에도 변하지 않게 된다.However, as shown in Table 1 above, in the general automatic color correction method, 255-gradation data is converted into 10 bits to generate 1020-gradation data, which is then converted to 8-bit through automatic color compensation (ACC) conversion. Express. At this time, the data corresponding to 255-gradation, which is the highest gradation, are converted to full-white, which is 1020-gradation, so that it does not change even after the automatic color compensation (ACC) conversion.

이에 따라, 255-계조 데이터와 같은 풀-화이트에 대응하는 계조 데이터가 입력되면 오버슈트 전압을 인가할 수 없어서 액정의 응답 속도를 고속화하는데 한계가 있다. 본 발명은 풀-계조에 대응하는 계조 데이터가 입력되더라도 액정의 응답 속도를 고속화할 수 있는 액정 표시 장치와, 이의 구동 장치 및 방법을 제안한다.Accordingly, when grayscale data corresponding to full-white, such as 255-gradation data, is input, the overshoot voltage cannot be applied, thereby limiting the speed of response of the liquid crystal. The present invention proposes a liquid crystal display device, a driving device and a method thereof, which can speed up the response speed of a liquid crystal even when grayscale data corresponding to a full gray level is input.

도 2는 본 발명에 따른 액정 표시 장치를 설명하기 위한 도면이다.2 is a view for explaining a liquid crystal display device according to the present invention.

도 2를 참조하면, 본 발명에 따른 액정 표시 장치는 액정 패널(100), 게이트 드라이버(200), 데이터 드라이버(300) 및 타이밍 제어부(400)를 포함한다. 여기서, 게이트 드라이버(200), 데이터 드라이버(300) 및 타이밍 제어부(400)는 그래픽 콘트롤러와 같은 외부의 호스트로부터 제공되는 화상 신호를 액정 패널(100)에 적응하도록 변환하여 출력하는 액정 표시 장치의 구동 장치로서 동작을 수행한다.2, a liquid crystal display according to the present invention includes a liquid crystal panel 100, a gate driver 200, a data driver 300, and a timing controller 400. Here, the gate driver 200, the data driver 300, and the timing controller 400 drive the liquid crystal display device which converts and outputs an image signal provided from an external host such as a graphic controller to adapt to the liquid crystal panel 100. Perform the operation as a device.

액정 패널(100)에는 게이트 온 신호를 전달하기 위한 다수의 게이트 라인(주사 라인 또는 게이트 라인)이 형성되어 있으며, 보정된 데이터 전압을 전달하기 위한 데이터 라인(또는 소오스 라인)이 형성되어 있다. 상기 게이트 라인과 상기 데이터 라인에 의해 둘러싸인 영역은 각각 화소를 이루며, 각 화소는 상기 게이트 라인과 상기 데이터 라인에 각각 게이트 전극 및 소스 전극이 연결되는 박막 트랜지스터(110)와, 상기 박막 트랜지스터(110)의 드레인 전극에 연결되는 액정 캐패시터(Cl)와, 스토리지 캐패시터(Cst)를 포함한다. The liquid crystal panel 100 has a plurality of gate lines (scan lines or gate lines) for transmitting the gate-on signal, and data lines (or source lines) for transferring the corrected data voltage. Each of the regions surrounded by the gate line and the data line constitutes a pixel, and each pixel includes a thin film transistor 110 having a gate electrode and a source electrode connected to the gate line and the data line, respectively, and the thin film transistor 110. It includes a liquid crystal capacitor (Cl) connected to the drain electrode of the, and the storage capacitor (Cst).

게이트 드라이버(200)는 상기 게이트 라인에 순차적으로 게이트 온 전압(S1, S2, S3, ..., Sn)을 인가하여, 상기 게이트 온 전압이 인가된 게이트 라인에 게이트 전극이 연결되는 박막 트랜지스터(110)를 턴-온시킨다.The gate driver 200 sequentially applies gate-on voltages S1, S2, S3,..., And Sn to the gate line, so that the gate electrode 200 is connected to the gate line to which the gate-on voltage is applied. Turn on 110).

데이터 드라이버(300)는 타이밍 제어부(400)로부터 수신된 보정 계조 신호(Gn')를 해당 계조 전압(데이터 전압)으로 변경한 데이터 신호(D1, D2, ..., Dm)를 각각 데이터 라인에 인가한다.The data driver 300 respectively stores the data signals D1, D2, ..., Dm obtained by changing the correction grayscale signal Gn 'received from the timing controller 400 to the corresponding grayscale voltage (data voltage). Is authorized.

타이밍 제어부(400)는 외부로부터 제1 타이밍 신호(Vsync, Hsync, DE, MCLK)가 인가됨에 따라, 제2 타이밍 신호(Gate Clk, STV)를 게이트 드라이버(200)에 출력하고, 제3 타이밍 신호(LOAD, STH)를 데이터 드라이버(300)에 출력한다.The timing controller 400 outputs the second timing signals Gate Clk and STV to the gate driver 200 as the first timing signals Vsync, Hsync, DE, and MCLK are applied from the outside, and the third timing signal. Outputs (LOAD, STH) to the data driver 300.

또한, 타이밍 제어부(400)는 자동 색보정부(410) 및 계조 신호 보정부(420)를 포함하여, 그래픽 콘트롤러(미도시)와 같은 계조 신호 소스로부터 원시 계조 신호(Gn)를 수신한 후, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 고려하여 보정 계조 신호(Gn')를 데이터 드라이버(300)에 출력한다.In addition, the timing controller 400 includes an automatic color compensator 410 and a gradation signal corrector 420 to receive the raw gradation signal Gn from a gradation signal source such as a graphic controller (not shown). The peak value of the full gray level corresponding to the original gray level signal is lowered, and the corrected gray level signal Gn 'is output to the data driver 300 in consideration of the downed current gray level signal and the previous gray level signal.

구체적으로, 자동 색보정부(410)는 k 비트(상기 k는 양의 정수)의 2k 풀-계조 데이터를 비트 확장을 통해 (k+p) 비트의 2k+p-r 풀-계조 데이터(상기 p는 양의 정수, 상기 r은 k-보다 작은 양의 정수)로 변환하고, 상기 (k+p) 비트의 2k+p-r 풀-계조 데이터를 k 비트의 2k+p-r 풀-계조 데이터로 변환한다.Specifically, the automatic color compensator 410 converts 2 k full-gradation data of k bits (where k is a positive integer) through bit extension to (k + p) 2 k + p -r full-gradation data ( P is a positive integer, r is a positive integer less than k-), and 2 k + p -r full-gradation data of (k + p) bits is converted into k bits of 2 k + p -r Convert to full-gradation data.

즉, 자동 색보정부(410)는 현재 원시 계조 신호(Gn)가 입력됨에 따라, 현재 색보정 계조 신호(CGn)를 계조 신호 보정부(420)에 출력한다. 상기 색보정 계조 신호(CGn)는 R,G,B 각각의 룩업 테이블(412, 414, 416)을 근거로 출력된다. R 룩업 테이블(412)은 상기 원시 계조 신호중 다수의 R-계조 데이터들 각각에 대응하여 다운된 다수의 R-계조 데이터들을 저장하고, G 룩업 테이블(412)은 상기 원시 계조 신호중 다수의 G-계조 데이터들 각각에 대응하여 다운된 다수의 G-계조 데이터들을 저장하며, B 룩업 테이블(416)은 상기 원시 계조 신호중 다수의 B-계조 데이터들 각각에 대응하여 다운된 다수의 B-계조 데이터들을 저장한다.That is, the automatic color correction unit 410 outputs the current color correction gray level signal CGn to the gray level signal correcting unit 420 as the current raw gray level signal Gn is input. The color correction grayscale signal CGn is output based on the lookup tables 412, 414, and 416 of R, G, and B, respectively. An R lookup table 412 stores down a plurality of R-gradation data corresponding to each of the plurality of R-gradation data in the raw gradation signal, and a G lookup table 412 stores a plurality of G-gradations in the raw gradation signal. A plurality of G-gradation data down corresponding to each of the data is stored, and the B lookup table 416 stores the plurality of B-gradation data down corresponding to each of the plurality of B-gradation data among the raw gradation signals. do.

하기하는 표 2는 본 발명에 따른 자동 색보상(ACC)을 적용하기 위한 R,G,B 각각의 룩업 테이블의 일례를 나타낸다.Table 2 below shows an example of a lookup table of each of R, G, and B for applying automatic color compensation (ACC) according to the present invention.

INPUT(8비트)INPUT (8 bit) 10 비트변환10 bit conversion ACC 변환 데이터(10비트)ACC conversion data (10 bits) ACC 변환 데이터(8비트)ACC conversion data (8 bits) RR GG BB RR GG BB 00 00 00 00 00 0000 0000 0000 1One 44 44 44 44 1.001.00 1.001.00 1.001.00 22 88 88 88 77 2.002.00 2.002.00 1.751.75 33 1212 1313 1212 1111 3.253.25 3.003.00 2.752.75 44 1616 1717 1616 1515 4.254.25 4.004.00 3.753.75 55 2020 2121 2020 1818 5.255.25 5.005.00 4.54.5 .......... .......... .......... .......... .......... .......... .......... .......... 250250 10001000 992992 988988 980980 248.00248.00 247.00247.00 245.00245.00 251251 10041004 995995 992992 986986 248.75248.75 248.00248.00 246.50246.50 252252 10081008 998998 996996 991991 249.50249.50 249.00249.00 246.75246.75 253253 10121012 10021002 10001000 997997 250.50250.50 250.00250.00 249.25249.25 254254 10161016 10051005 10041004 10021002 251.25251.25 250.00250.00 250.50250.50 255255 10201020 10081008 10081008 10081008 252.00252.00 252.00252.00 252.00252.00

예를들어, 250-계조에 대응하여 R,G,B 각각 8비트인 현재 원시 계조 신호가 입력되면, 상기 R,G,B 각각의 현재 원시 계조 신호를 10비트로 확장시킨다. 즉, R 현재 원시 계조 신호는 992, G 현재 원시 계조 신호는 988, B 현재 원시 계조 신호는 980에 대응하는 값으로 변환된다. For example, when a current raw gradation signal of 8 bits each of R, G, and B is input corresponding to 250-gradation, the current raw gradation signal of each of the R, G, and B signals is extended to 10 bits. That is, the R current raw gray level signal is converted to a value corresponding to 992, the G current raw gray level signal is 988, and the B current raw gray level signal is 980.

이어, 변환된 각각의 값들은 8비트로 축소되어 R 현재 색보정 계조 신호(CGn)에 대응해서는 248.00이고, G 현재 색보정 계조 신호에 대응해서는 247.00이며, B 현재 색보정 계조 신호에 대응해서는 245.00인 값을 계조 신호 보정부(420)에 출력한다. 상기한 예에서는 소수점에 대응하는 값이 없기 때문에 문제가 없으나, 소수점에 대응하는 값이 존재하는 경우에는 디더링(dithering) 또는 FRC 변환을 통해 동일 비트수로 맞출 수 있다.Subsequently, each converted value is reduced to 8 bits so that 248.00 corresponds to the R current color correction gradation signal CGn, 247.00 corresponds to the G current color correction gradation signal, and 245.00 corresponding to the B current color correction gradation signal. The value is output to the gradation signal correction unit 420. In the above example, there is no problem because there is no value corresponding to the decimal point. However, if a value corresponding to the decimal point exists, the same number of bits may be set through dithering or FRC conversion.

즉, 상기한 자동 색보상(ACC) 변환은 통상 입력 신호보다 비트 수를 추가하여 변환시킨 후, 다시 입력 신호와 동일 비트 수로 낮춘 후에는 이를 표시하기 위하여 디더링 방법을 사용한다. 이러한 방법으로 손실이 발생한 계조 부분을 디더링을 통하여 보상할 수 있다.That is, the above-described automatic color compensation (ACC) conversion usually uses a dithering method to display a bit after adding the bit more than the input signal, and then lowering it back to the same bit number as the input signal. In this way, the gray level portion in which the loss occurs can be compensated through dithering.

도 3은 본 발명에 따른 자동 색보정부에 의해 변환되는 감마 곡선을 설명하기 위한 도면이다.3 is a diagram illustrating a gamma curve converted by the automatic color compensator according to the present invention.

도 3에 도시한 바와 같이, 본 발명에 따른 자동 색보정부에 의한 감마 곡선은 일반적인 자동 색 보정부에 의한 감마 곡선보다 최고치 레벨이 다운된 것을 확인할 수 있다. 즉, 최저치 레벨인 0 내지 32-계조에서는 본 발명에 따른 자동 색보정부에 의한 감마 곡선이나 일반적인 자동 색보정부에 의한 감마 곡선이 거의 동일하나, 최고치 레벨인 255-계조에서는 본 발명에 따른 자동 색보정부에 의한 감마 곡선이 일반적인 자동 색보정부에 의한 감마 곡선에 비해 레벨 다운된 것을 확인할 수 있다.As shown in FIG. 3, the gamma curve of the automatic color compensator according to the present invention can be confirmed that the maximum level is lower than the gamma curve of the general automatic color compensator. That is, the gamma curve by the automatic color compensator according to the present invention and the gamma curve by the general automatic color compensator according to the present invention are almost the same at the lowest level, 0 to 32-gradation, but the automatic color compensator according to the present invention is the highest level at 255-gradation. It can be seen that the gamma curve by is lowered compared to the gamma curve by the general automatic color correction.

이상에서 설명한 바와 같이, 본 발명에 따른 자동 색보상(ACC) 변환을 위한 룩업-테이블에 의하면, 255-계조 데이터가 입력되더라도 이보다 낮은 252-계조 데이터가 출력된다. 따라서, 255-계조 데이터가 입력되었을 때 자동 색보상(ACC) 변환을 거쳐 출력되는 색보정 계조 데이터는 상기 255-계조 데이터보다 낮은 252-계조 데이터가 된다. As described above, according to the look-up table for automatic color compensation (ACC) conversion according to the present invention, even though 255-gradation data is input, the lower 252-gradation data is output. Therefore, when the 255-gradation data is input, the color correction grayscale data output through the automatic color compensation (ACC) conversion becomes 252-gradation data lower than the 255-gradation data.

따라서, 풀-화이트 계조보다 더 높은 계조가 존재하기 때문에 이를 후속하는 계조 신호 보정부(420)에서는 253 내지 255-계조에 대해서 일정 마진을 갖고 있으므로 액정의 응답 속도를 고속화하는 오버슈트용으로 사용할 수 있다. 즉, 풀-계조에 대응하는 계조 데이터가 입력되더라도 액정의 응답 속도를 고속화할 수 있다.Therefore, since there is a higher gradation than the full-white gradation, the subsequent gradation signal correction unit 420 has a certain margin for 253 to 255 gradations, so that it can be used for overshoot to speed up the response speed of the liquid crystal. have. That is, even when grayscale data corresponding to the full grayscale is input, the response speed of the liquid crystal can be increased.

한편, 계조 신호 보정부(420)는 2k+p-r 계조 데이터(상기 k는 양의 정수, 상기 p는 양의 정수, 상기 r은 k-보다 작은 양의 정수)에 대해서는 액정의 응답 속도를 고속화하기 위해 룩업 테이블을 이용하여 보정 계조 데이터(G'n)를 생성하고, 나머지 r 계조 데이터에 대해서는 오버슈트 전압에 대응하는 보정 계조 데이터(G'n)를 생성하여 출력한다.On the other hand, the gradation signal correction unit 420 responds to the response speed of the liquid crystal for 2 k + p −r gradation data (where k is a positive integer, p is a positive integer, and r is a positive integer less than k−). In order to speed up, the correction grayscale data G'n is generated using the lookup table, and the corrected grayscale data G'n corresponding to the overshoot voltage is generated and output for the remaining r grayscale data.

구체적으로, 계조 신호 보정부(420)는 도 4에 도시한 바와 같이, 프레임 메모리(422) 및 데이터 보정부(424)를 포함하여, 자동 색보정부(410)로부터 색보정 계조 신호(CGn)가 입력됨에 따라, 앞서 설명한 바와 같이 이전 색보정 계조 신호(CGn-1)와 현재 색보정 계조 신호(CGn)를 고려하여 보정 계조 신호(Gn')을 데이터 드라이버(300)에 출력한다.Specifically, as illustrated in FIG. 4, the gray level signal corrector 420 includes a frame memory 422 and a data corrector 424 so that the color corrected gray level signal CGn from the automatic color corrector 410 may be generated. As described above, as described above, the corrected gray level signal Gn 'is output to the data driver 300 in consideration of the previous color corrected gray level signal CGn-1 and the current color corrected gray level signal CGn.

즉, 이전 색보정 계조 신호(CGn-1)와 현재 색보정 계조 신호(CGn)가 동일한 경우에는 보정하지 않으나, 이전 색보정 계조 신호(CGn-1)가 블랙 계조에 대응하고, 현재 색보정 계조 신호(CGn)가 밝은 계조 또는 화이트 계조에 대응하는 계조라면 현재 프레임에서는 상기 블랙 계조보다는 높은 계조가 형성될 수 있도록 보정 계조 신호를 출력한다. That is, if the previous color correction gradation signal CGn-1 and the current color correction gradation signal CGn are the same, the correction is not performed, but the previous color correction gradation signal CGn-1 corresponds to the black gradation, and the current color correction gradation gradation If the signal CGn is a gray level corresponding to a bright gray level or a white gray level, a corrected gray level signal is output in the current frame so that a higher gray level may be formed than the black gray level.

구체적으로, 프레임 메모리(422)는 입력되는 한 프레임만큼의 색보정 계조 신호(CGn)를 저장한다. 프레임 메모리(422)는 일례로 상기 현재 프레임의 색보정 계조 신호(CGn)가 입력됨에 따라, 기저장된 이전 프레임의 색보정 계조 신호(CGn-1)를 출력하고, 상기 현재 프레임의 색보정 계조 신호(CGn)를 저장하는 SDRAM이다.In detail, the frame memory 422 stores the color correction gray level signal CGn by one frame. The frame memory 422 outputs, as an example, the color correction gray level signal CGn-1 of the previously stored previous frame as the color correction gray level signal CGn of the current frame is input, and the color correction gray level signal of the current frame. SDRAM that stores (CGn).

데이터 보정부(424)는 일종의 룩업 테이블(LUT) 형태로 정의되어, 이전 프레임에 비해 현재 프레임의 계조가 변화할 때 목표 화소 전압보다는 높거나 낮은 데이터 전압이 출력되도록 제어하는 다수의 보정 계조 데이터(G'n)들을 저장한다. 여기서, 상기 보정 계조 데이터(G'n)들은 액정의 라이징 타임이나 폴링 타임을 최적화할 수 있는 데이터이다. The data corrector 424 is defined as a type of lookup table (LUT), and includes a plurality of correction grayscale data for controlling a data voltage higher or lower than a target pixel voltage when the grayscale of the current frame is changed compared to the previous frame. G'n). The correction grayscale data G'n is data capable of optimizing a rising time or a falling time of the liquid crystal.

구체적으로, 데이터 보정부(422)는 이전 프레임의 색보정 계조 신호(CGn-1)와 현재 프레임의 색보정 계조 신호(CGn)가 동일한 경우에는 보정하지 않으나, 이전 프레임의 색보정 계조 신호(CGn-1)가 블랙 계조에 대응하고, 현재 프레임의 색보정 계조 신호(CGn)가 밝은 계조 또는 화이트 계조에 대응하는 계조라면 상기 블랙 계조보다는 높은 계조가 형성될 수 있도록 보정 계조 데이터(G'n)를 출력한다. In detail, the data correction unit 422 does not correct the color correction gray level signal CGn-1 of the previous frame and the color correction gray level signal CGn of the current frame, but does not correct the color correction gray level signal CGn of the previous frame. If -1) corresponds to the black gradation and the color correction gradation signal CGn of the current frame is a gradation corresponding to the bright gradation or the white gradation, the correction gradation data G'n is formed so that a higher gradation than the black gradation can be formed. Outputs

즉, 현재 프레임의 색보정 계조 신호(CGn)와 이전 프레임의 색보정 계조 신호(CGn-1)와의 비교를 통해 오버슈트(over shoot) 파형 형성을 위한 보정 계조 데이터(G'n)를 출력한다. 또한, 이전 프레임의 색보정 계조 신호(CGn-1)가 화이트 계조에 대응하고, 현재 프레임의 색보정 계조 신호(CGn)가 어두운 계조 또는 블랙 계조에 대응하는 계조라면 상기 화이트 계조보다는 낮은 계조가 형성될 수 있도록 언더슈트(under shoot) 파형 형성을 위한 보정 계조 데이터(G'n)를 출력한다.That is, the correction grayscale data G'n for forming an overshoot waveform is output by comparing the color correction grayscale signal CGn of the current frame and the color correction grayscale signal CGn-1 of the previous frame. . Also, if the color correction gray level signal CGn-1 of the previous frame corresponds to the white gray level and the color correction gray level signal CGn of the current frame is the gray level corresponding to the dark gray level or the black gray level, a gray level lower than the white gray level is formed. The correction grayscale data G'n for forming an under shoot waveform is outputted so as to be possible.

이상에서 설명한 바와 같이, 본 발명에 따르면 색보정 계조 데이터를 보정하여 화소에 인가함으로써 화소 전압이 바로 목표 전압 레벨에 도달할 수 있도록 한다. 따라서, 액정 패널의 구조를 변경하거나, 액정의 물성을 변경하지 않더라도 액정의 응답 속도를 개선시킬 수 있어 동화상 등을 유용하게 디스플레이할 수 있다.As described above, according to the present invention, the pixel voltage immediately reaches the target voltage level by correcting and applying the color correction gray scale data to the pixel. Therefore, even if the structure of the liquid crystal panel is changed or the physical properties of the liquid crystal are not changed, the response speed of the liquid crystal can be improved, so that a moving picture or the like can be usefully displayed.

다시 말해, 기존에는 계조 표시를 위해 255개 계조수 모두를 사용하였으나, 본 발명에서는 계조 표시를 위해 252개 계조수를 사용하고, 나머지 3개의 계조수는 오버슈트 발생을 위하여 사용한다. 물론, 계조 표현하는데 소요되는 계조수는 상기한 252보다 클 수도 있고, 작을 수도 있다.In other words, in the past, all of 255 gray scale numbers were used for gray scale display, but in the present invention, 252 gray scale numbers are used for gray scale display, and the remaining three gray scale numbers are used for overshoot generation. Of course, the number of gray levels required to express the gray scales may be larger or smaller than 252 described above.

누락된 수만큼의 계조수는 자동 색보상(ACC)의 디더링 기능을 통해 극복할 수 있다. 이때 휘도가 저하되는 등의 문제를 회피하기 위해서는 구동 전압을 상승시켜 기존의 풀-화이트 전압에 해당되는 전압이 변환된 화이트-계조에서 나올 수 있도록 한다. The missing number of gray levels can be overcome by the dithering function of automatic color compensation (ACC). In this case, in order to avoid a problem such as deterioration of luminance, the driving voltage is increased to allow the voltage corresponding to the existing full-white voltage to come out of the converted white-gradation.

즉, 기존 구조에서는 계조전압 발생을 위한 전원전압(AVDD)이 10.5V로 설정되어 255-계조가 입력되고, 공통 전압 대비 5.25V가 입력되는 반면, 본 발명에서는 상기 계조전압 발생을 위한 전원전압(AVDD)을 11.5V로 사용하였을 때, 245-계조가 공통 전압 대비 5.25V가 된다면 245-계조를 화이트로 사용하고, 나머지는 오버슈트용으로 사용한다. That is, in the conventional structure, the power supply voltage AVDD for generating the gray scale voltage is set to 10.5V, so that 255-gradation is input and 5.25V is input compared to the common voltage. When AVDD) is used at 11.5V, if 245-gradation becomes 5.25V compared to common voltage, 245-gradation is used as white, and the rest is used for overshoot.

이때 단점은 자동 색보상(ACC) 변환을 통하여 계조수를 감소시키기 때문에 이는 화질에 영향을 줄 수 있다. 이를 보상하기 위해서는 디더링 변환(또는 FRC 변환)을 통해 극복할 수 있다. In this case, the disadvantage is that the number of gray levels is reduced through the automatic color compensation (ACC) conversion, which may affect the image quality. To compensate for this, it can be overcome by dithering transform (or FRC transform).

또한, 화질이 저하되는 것을 감소시키기 위해서는 자동 색보상(ACC) 변환후의 풀-계조가 자동 색보상(ACC) 변환전의 풀-계조에 근접할수록 좋다. 즉, 자동 색보상(ACC) 변환전의 계조가 255-계조였다면, 손실되는 계조수가 최소가 될 수 있도록 자동 색보상(ACC) 변환후의 계조는 상기 255-계조에 근접할 수록 좋다.Further, in order to reduce the deterioration in image quality, the full-gradation after the automatic color compensation (ACC) conversion is closer to the full-gradation before the automatic color compensation (ACC) conversion. That is, if the gray level before the automatic color compensation (ACC) conversion is 255-gradation, the gray level after the automatic color compensation (ACC) conversion is preferably closer to the 255-gradation so that the number of gray levels lost can be minimized.

이를 위해서는 데이터 드라이버의 구조를 하기하는 도 5 및 도 6과 같이 변경한다.To this end, the structure of the data driver is changed as shown in FIGS. 5 and 6.

도 5는 상기한 도 2의 데이터 드라이버의 일례를 설명하기 위한 도면이다. 도 6은 상기한 도 5의 D/A 컨버터를 설명하기 위한 도면이다.FIG. 5 is a diagram for explaining an example of the data driver of FIG. 2 described above. FIG. 6 is a diagram for describing the D / A converter of FIG. 5.

도 3, 도 5 및 도 6을 참조하면, 본 발명의 일예에 따른 데이터 드라이버는 쉬프트 레지스터(310), 데이터 래치(320), D/A 컨버터(330) 및 출력 버퍼(340)를 포함하고, 데이터 전압(또는 계조 전압)을 액정 패널(100)의 데이터 라인에 출력한다.3, 5, and 6, a data driver according to an embodiment of the present invention includes a shift register 310, a data latch 320, a D / A converter 330, and an output buffer 340. The data voltage (or gray voltage) is output to the data line of the liquid crystal panel 100.

상기 쉬프트 레지스터(310)는 소정의 쉬프트 클럭을 발생시켜 상기 타이밍 제어부(100)로부터 전송되는 R, G, B 각각의 보정 계조 데이터(G'n)를 차례대로 쉬프트시키면서 상기 데이터 래치(320)에 저장시킨다.The shift register 310 generates a predetermined shift clock to sequentially shift the correction grayscale data G′n of each of R, G, and B transmitted from the timing controller 100 to the data latch 320. Save it.

상기 데이터 래치(320)는 상기 쉬프트 레지스터(310)로부터 제공되는 상기 화상 데이터를 일시 저장하고, 상기 쉬프트 클럭에 응답하여 저장된 R,G,B 각각의 보정 계조 데이터(G'n)를 상기 D/A 컨버터(330)에 제공한다.The data latch 320 temporarily stores the image data provided from the shift register 310, and stores the corrected gray level data G′n of each of R, G, and B stored in response to the shift clock. A converter 330 is provided.

상기 D/A 컨버터(330)는 서로 직렬 연결된 다수의 저항열(RS)들을 포함하여, 상기 데이터 래치(320)를 경유하여 제공되는 R, G, B 각각의 보정 계조 데이터(G'n)에 대응하여 아날로그 계조 전압으로 변환시켜 출력 버퍼(340)에 제공한다.The D / A converter 330 includes a plurality of resistor strings RS connected in series to each other, and is used to correct the gray level data G′n of each of R, G, and B provided through the data latch 320. Correspondingly, the analog gray voltage is converted into an analog gray voltage and provided to the output buffer 340.

상기 D/A 컨버터(330)는 16개의 감마기준전압들(-VGMA1~-VGMA7, +VGMA1~+VGMA7)과, 공통전극전압(VCOM)과, 2개의 오버슈트기준전압들(-VOVER, +VOVER)을 각각 제공받아 이를 전압 분배시켜 256개의 계조 전압을 생성하고, 상기 화상데이터(R,G,B)에 따른 해당 계조 전압을 출력 버퍼(340)에 출력한다. 일예로, 상기 256개의 계조 전압은 계조 표시를 위한 254개 전압과 오버슈트를 위한 2개의 전압을 포함한다.The D / A converter 330 includes 16 gamma reference voltages (-VGMA1 to -VGMA7 and + VGMA1 to + VGMA7), a common electrode voltage VCOM, and two overshoot reference voltages (-VOVER and + VOVER) is provided to divide the voltage to generate 256 gray voltages, and outputs the gray voltages corresponding to the image data R, G, and B to the output buffer 340. For example, the 256 gray voltages include 254 voltages for gray scale display and two voltages for overshoot.

구체적으로, 상기 다수의 저항열의 센터에는 공통 전극 전압(VCOM)이 인가되고, 일측 방향에 대응하는 다수의 저항열에는 다수의 정극성의 감마기준전압(+VGMA1~+VGMA7)이 인가되고, 타측 방향에 대응하는 다수의 저항열에는 다수의 부극성의 감마기준전압(-VGMA1~-VGMA7)이 인가되며, 상기 일측 방향의 종단에는 정극성의 오버슈트기준전압(+VOVER)이 인가되고, 상기 타측 방향의 종단에는 부극성의 오버슈트기준전압(-VOVER)이 인가된다.Specifically, a common electrode voltage VCOM is applied to the centers of the plurality of resistor rows, and a plurality of positive gamma reference voltages (+ VGMA1 to + VGMA7) are applied to the plurality of resistor columns corresponding to one direction, and the other direction. A plurality of negative gamma reference voltages (-VGMA1 to -VGMA7) are applied to the plurality of resistance columns corresponding to the plurality of resistor lines, and a positive overshoot reference voltage (+ VOVER) is applied to the terminal in one direction and the other direction. The negative overshoot reference voltage (-VOVER) is applied to the terminal of.

상기 다수의 저항열은 각각 서로 연결된 다수의 저항들로 이루어지고, 각각의 저항들은 노드를 통해 다수의 계조 전압을 출력한다. 특히, 일측 방향의 종단에 구비되는 저항열에는 두 개의 저항으로 이루어져, 상기 정극성의 오버슈트기준전압(+VOVER)과 정극성의 제7 감마기준전압(+VGMA7)을 제공받아 253-계조, 254-계조 및 255-계조에 대응하는 데이터 전압(V253, V254, V255)들을 출력한다. The plurality of resistor strings each include a plurality of resistors connected to each other, and each resistor outputs a plurality of gray voltages through a node. In particular, the resistor string provided at the terminal in one direction includes two resistors, and receives the positive overshoot reference voltage (+ VOVER) and the seventh gamma reference voltage (+ VGMA7) of the positive polarity. Data voltages V253, V254, and V255 corresponding to gradation and 255-gradation are output.

즉, 기존에는 256-계조를 표시하기 위해서는 32개의 저항을 하나의 단위로하여 8개의 저항열(또는 16개의 저항을 하나의 단위로하여 16개의 저항열)을 구비하였다. 하지만, 본 발명에서는 서로 연결된 다수의 저항열들중 양측의 저항열에는 1개 또는 2개만의 저항을 하나의 저항열로 정의하고, 나머지 31개 또는 30개의 저항에 대해서는 6개의 저항열(또는 12개의 저항열)에 포함시켜 저하열을 정의하므로 별도의 저항을 구비하지 않고서도 액정의 응답 속도를 고속화하기 위한 데이터 드라이버를 구현할 수 있다.That is, in order to display 256-gradations, eight resistor strings (or 16 resistor strings using 16 resistors as one unit) are provided with 32 resistors as one unit. However, in the present invention, one or two resistors are defined as one resistor string in the resistor strings on both sides of the plurality of resistor strings connected to each other, and six resistor strings (or 12 for the remaining 31 or 30 resistors). (Lower resistance lines) to define a lower heat, thereby enabling a data driver to increase the response speed of the liquid crystal without providing a separate resistor.

도면상에서는 2개의 오버슈트 발생을 위해 종단의 정극성용 저항열과, 종단의 부극성용 저항열에 2개의 저항을 이용하는 것을 도시하였으나, 이를 한정하는 것은 아니다. 즉, 1개의 오버슈트 발생을 위해서는 종단의 정극성용 저항열과, 종단의 부극성용 저항열에 1개의 저항을 이용할 수도 있고, 3개 또는 4개의 오버슈트 발생을 위해서는 3개 또는 4개의 저항을 이용할 수도 있다.Although the drawings show that two resistors are used for the positive resistance row of the terminal and the negative resistance row of the terminal for generating two overshoots, the present invention is not limited thereto. That is, one resistor may be used for the positive polarity resistor row and the negative resistor row for the terminal to generate one overshoot, and three or four resistors may be used for the three or four overshoot. .

한편, 상기 출력 버퍼(340)는 상기 D/A 컨버터(330)로부터 출력되는 아날로그 계조 전압을 액정 패널(100)의 데이터 라인에 라인 단위로 인가한다.The output buffer 340 applies the analog gray voltage output from the D / A converter 330 to the data lines of the liquid crystal panel 100 in line units.

이상에서 설명한 바와 같이, 데이터 드라이버 내부에 구비되는 D/A 컨버터(330)의 저항열에서 하나의 계조 또는 두개의 계조에 대응하는 부분을 분리시키고, 이를 다른 전압, 즉 오버슈트기준전압을 인가할 수 있도록 하는 것이 바람직하다.As described above, a part corresponding to one gray level or two gray levels is separated from the resistance string of the D / A converter 330 provided inside the data driver, and a different voltage, that is, an overshoot reference voltage is applied. It is desirable to be able to.

이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to the embodiments, those skilled in the art can be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below. I can understand.

이상에서 설명한 바와 같이, 본 발명에 따르면 원시 계조 신호의 전체 계조 수보다 작은 계조 수로 계조 신호를 보정하고, 나머지 계조수를 오버슈트 전압으로 사용하므로써, 액정의 응답 속도를 고속화할 수 있다.As described above, according to the present invention, the response speed of the liquid crystal can be increased by correcting the gray level signal with a smaller number of gray levels than the total gray level of the raw gray level signal and using the remaining gray number as the overshoot voltage.

도 1은 본 발명에 따른 데이터 전압의 인가 방법을 나타내는 도면이다.1 is a view showing a method of applying a data voltage according to the present invention.

도 2는 본 발명에 따른 액정 표시 장치를 설명하기 위한 도면이다.2 is a view for explaining a liquid crystal display device according to the present invention.

도 3은 본 발명에 따른 자동 색보정부에 의해 변환되는 감마 곡선을 설명하기 위한 도면이다.3 is a diagram illustrating a gamma curve converted by the automatic color compensator according to the present invention.

도 4는 본 발명에 따른 계조 신호 보정부를 설명하기 위한 도면이다.4 is a view for explaining a gradation signal correction unit according to the present invention.

도 5는 상기한 도 2의 데이터 드라이버의 일례를 설명하기 위한 도면이다.FIG. 5 is a diagram for explaining an example of the data driver of FIG. 2 described above.

도 6은 상기한 도 5의 D/A 컨버터를 설명하기 위한 도면이다.FIG. 6 is a diagram for describing the D / A converter of FIG. 5.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

100 : 액정 패널 200 : 게이트 드라이버100: liquid crystal panel 200: gate driver

300 : 데이터 드라이버 400 : 타이밍 제어부300: data driver 400: timing controller

410 : 자동 색보정부 420 : 계조 신호 보정부410: Automatic color compensator 420: Gray signal correction unit

422 : 프레임 메모리 424 : 데이터 보정부422 frame memory 424 data correction unit

Claims (15)

원시 계조 신호가 입력됨에 따라, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 고려하여 보정 계조 신호를 출력하는 타이밍 제어부;A timing controller configured to reduce the peak value of the full gray level corresponding to the raw gray level signal and to output a corrected gray level signal in consideration of the downed current gray level signal and the previous gray level signal as the raw gray level signal is input; 게이트 신호를 순차적으로 출력하는 게이트 드라이버;A gate driver sequentially outputting a gate signal; 상기 보정 계조 신호에 대응하는 데이터 전압을 출력하는 데이터 드라이버; 및 A data driver outputting a data voltage corresponding to the correction gray level signal; And 상기 게이트 신호를 전달하는 게이트 라인과, 상기 데이터 신호를 전달하는 데이터 라인과, 상기 게이트 라인과 데이터 라인간에 형성된 스위칭 소자를 구비한 액정 패널을 포함하는 액정 표시 장치.And a liquid crystal panel including a gate line transferring the gate signal, a data line transferring the data signal, and a switching element formed between the gate line and the data line. 제1항에 있어서, 상기 타이밍 제어부는 상기 다운된 계조 신호가 상기 풀-계조보다 작은 계조인 경우에는 상기 보정 계조 신호를 이전 계조 신호와 현재 계조 신호를 고려하여 출력하고, 상기 다운된 계조 신호가 풀-계조인 경우에 상기 보정 계조 신호를 오버슈트 전압 발생을 위해 출력하는 것을 특징으로 하는 액정 표시 장치.The gray level signal of claim 1, wherein the timing controller outputs the corrected gray level signal in consideration of a previous gray level signal and a current gray level signal when the down gray level signal is smaller than the full gray level. And a correct gradation signal for outputting an overshoot voltage in the case of a full gradation. 제1항에 있어서, 상기 타이밍 제어부가,The method of claim 1, wherein the timing controller, 원시 계조 신호가 입력됨에 따라, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시켜 출력하는 제1 데이터 변환부; 및 A first data converter which outputs a peak value of a full gray level corresponding to the raw gray level signal when the raw gray level signal is input; And 상기 다운된 계조 신호가 상기 풀-계조보다 작은 계조인 경우에는 상기 보정 계조 신호를 이전 계조 신호와 현재 계조 신호를 고려하여 출력하고, 상기 다운된 계조 신호가 풀-계조인 경우에 상기 보정 계조 신호를 오버슈트 전압 발생을 위해 출력하는 제2 데이터 변환부를 포함하는 액정 표시 장치.When the down gray level signal is smaller than the full gray level, the corrected gray level signal is output in consideration of a previous gray level signal and a current gray level signal, and when the down gray level signal is a full gray level, the corrected gray level signal And a second data converter configured to output the overshoot voltage to generate an overshoot voltage. 제3항에 있어서, 상기 제1 데이터 변환부가,The method of claim 3, wherein the first data converter, 상기 원시 계조 신호중 다수의 R-계조 데이터들 각각에 대응하여 다운된 다수의 R-계조 데이터들을 저장하는 R 룩업 테이블;An R lookup table that stores a plurality of down-gradation data corresponding to each of the plurality of R-gradation data in the raw gradation signal; 상기 원시 계조 신호중 다수의 G-계조 데이터들 각각에 대응하여 다운된 다수의 G-계조 데이터들을 저장하는 G 룩업 테이블; 및 A G lookup table for storing down a plurality of G-gradation data corresponding to each of the plurality of G-gradation data of the raw gradation signal; And 상기 원시 계조 신호중 다수의 B-계조 데이터들 각각에 대응하여 다운된 다수의 B-계조 데이터들을 저장하는 B 룩업 테이블을 포함하는 액정 표시 장치.And a B look-up table for storing a plurality of B-gradation data down corresponding to each of the plurality of B-gradation data of the raw gradation signal. 제3항에 있어서, 상기 제2 데이터 변환부가 다운된 다수의 R,G,B 계조 데이터들에 대응하여 다수의 보정 계조 데이터들을 저장하는 룩업 테이블을 포함하는 것을 특징으로 하는 액정 표시 장치.4. The liquid crystal display of claim 3, wherein the second data converter comprises a lookup table configured to store a plurality of correction grayscale data corresponding to a plurality of downscaled R, G, and B grayscale data. 제3항에 있어서, 상기 제1 데이터 변환부는 k 비트(상기 k는 양의 정수)의 2k 풀-계조 데이터를 비트 확장을 통해 (k+p) 비트의 2k+p-r 풀-계조 데이터(상기 p는 양의 정수, 상기 r은 k-보다 작은 양의 정수)로 변환하고, 상기 (k+p) 비트의 2k+p-r 풀-계조 데이터를 k 비트의 2k+p-r 풀-계조 데이터로 변환하는 것을 특징으로 하는 액정 표시 장치.The method of claim 3, wherein said first data converter comprises: k 2 k-bit pool of (wherein k is a positive integer) through the gray-scale data bit extension (k + p) 2 k + p -r full-bit-gradation data converted to (wherein p is a positive integer, r is a positive integer more k-) and the (k + p) bits of the 2 k + p -r full-tone data of k bit k + p 2 of -r A liquid crystal display characterized by converting to full-gradation data. 제6항에 있어서, 상기 제2 데이터 변환부는 상기 2k+p-r 계조 데이터에 대해서는 액정의 응답 속도를 고속화하기 위해 룩업 테이블을 이용하여 보정 계조 데이터를 생성하고, 나머지 r 계조 데이터에 대해서는 오버슈트 전압에 대응하는 보정 계조 데이터를 생성하는 것을 특징으로 하는 액정 표시 장치.The method of claim 6, wherein the second data converter generates correction gray data using a lookup table to speed up the response speed of the liquid crystal with respect to the 2 k + p -r gray data, and overwrites the remaining r gray data. And correcting grayscale data corresponding to the chute voltage. 제3항에 있어서, 상기 제1 데이터 변환부는 8비트의 255 풀-계조 데이터를 비트 확장을 통해 10비트의 1008 풀-계조 데이터로 변환하고, 상기 10비트의 1008 풀-계조 데이터를 8비트의 252 풀-계조 데이터로 변환하는 것을 특징으로 하는 액정 표시 장치.The method of claim 3, wherein the first data converter converts 8-bit 255 full-gradation data into 10-bit 1008 full-gradation data through bit expansion, and converts the 10-bit 1008 full-gradation data into 8-bit. 252 A liquid crystal display characterized by converting to full-gradation data. 제8항에 있어서, 상기 제2 데이터 변환부는 상기 252 계조 데이터에 대해서는 액정의 응답 속도를 고속화하기 위해 룩업 테이블을 이용하여 보정 계조 데이터를 생성하고, 나머지 3 계조 데이터에 대해서는 오버슈트 전압에 대응하는 보정 계조 데이터를 생성하는 것을 특징으로 하는 액정 표시 장치.The display apparatus of claim 8, wherein the second data converter generates correction gray data using a lookup table to speed up the response speed of the liquid crystal with respect to the 252 gray data, and corresponds to an overshoot voltage for the remaining 3 gray data. And a correction tone data. 제1항에 있어서, 상기 데이터 드라이버는 디지털-아날로그 변환기를 포함하고,The data driver of claim 1, wherein the data driver comprises a digital-to-analog converter, 상기 디지털-아날로그 변환기는 직렬 연결된 다수의 저항열을 포함하고,The digital-to-analog converter includes a plurality of series of resistors connected in series, 상기 직렬 연결된 다수의 저항열의 일단에는 오버슈트기준전압이 인가되는 것을 특징으로 하는 액정 표시 장치.An overshoot reference voltage is applied to one end of the plurality of series of resistors connected in series. 다수의 게이트 라인과, 상기 게이트 라인과 절연되어 교차하는 다수의 데이터 라인과, 상기 게이트 라인 및 데이터 라인에 의해 둘러싸인 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결된 스위칭 소자와, 상기 스위칭 소자에 연결된 액정 캐패시터를 포함하는 액정 표시 장치의 구동 장치에 있어서,A plurality of gate lines, a plurality of data lines insulated from and intersecting the gate lines, a switching element formed in an area surrounded by the gate line and the data line, and connected to the gate line and the data line, respectively, A driving device of a liquid crystal display device including a connected liquid crystal capacitor, 원시 계조 신호가 입력됨에 따라, 상기 원시 계조 신호에 대응하는 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 고려하여 보정 계조 신호를 출력하는 타이밍 제어부;A timing controller configured to reduce the peak value of the full gray level corresponding to the raw gray level signal and to output a corrected gray level signal in consideration of the downed current gray level signal and the previous gray level signal as the raw gray level signal is input; 게이트 신호를 상기 게이트 라인에 순차적으로 출력하는 게이트 드라이버; 및 A gate driver sequentially outputting a gate signal to the gate line; And 상기 보정 계조 신호에 대응하는 데이터 전압을 상기 데이터 라인에 출력하는 데이터 드라이버를 포함하는 액정 표시 장치의 구동 장치.And a data driver outputting a data voltage corresponding to the correction gray level signal to the data line. 제11항에 있어서, 상기 타이밍 제어부는 상기 다운된 계조 신호가 상기 풀-계조보다 작은 계조인 경우에는 상기 보정 계조 신호를 이전 계조 신호와 현재 계조 신호를 고려하여 출력하고, 상기 다운된 계조 신호가 풀-계조인 경우에 상기 보정 계조 신호를 오버슈트 전압 발생을 위해 출력하는 것을 특징으로 하는 액정 표시 장치의 구동 장치.12. The apparatus of claim 11, wherein the timing controller outputs the corrected gray level signal in consideration of a previous gray level signal and a current gray level signal when the down gray level signal is smaller than the full gray level. And a full gray level signal for outputting the corrected gray level signal to generate an overshoot voltage. 다수의 게이트 라인과, 상기 게이트 라인과 절연되어 교차하는 다수의 데이터 라인과, 상기 게이트 라인 및 데이터 라인에 의해 둘러싸인 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결된 스위칭 소자와, 상기 스위칭 소자에 연결된 액정 캐패시터를 포함하는 액정 표시 장치의 구동 방법에 있어서,A plurality of gate lines, a plurality of data lines insulated from and intersecting the gate lines, a switching element formed in an area surrounded by the gate line and the data line, and connected to the gate line and the data line, respectively, In the driving method of a liquid crystal display device comprising a connected liquid crystal capacitor, (a) 상기 게이트 라인에 주사신호를 순차적으로 공급하는 단계; (a) sequentially supplying scan signals to the gate lines; (b) 원시 계조 신호를 수신하고, 이전 원시 계조 신호와 현재 원시 계조 신호와 다음 원시 계조 신호를 고려하여 현재 보정 계조 신호를 생성하되, 상기 원시 계조 신호의 풀-계조의 피크치를 다운시키고, 상기 다운된 현재 계조 신호와 이전 계조 신호를 근거로 현재 보정 계조 신호를 생성하는 단계; 및 (b) receiving a raw gray level signal and generating a current corrected gray level signal in consideration of the previous raw gray level signal, the current raw gray level signal, and the next raw gray level signal, wherein the peak value of the full gray level of the raw gray level signal is decreased; Generating a current corrected gray level signal based on the downed current gray level signal and the previous gray level signal; And (c) 생성된 보정 계조 신호에 대응하는 데이터 전압을 상기 데이터 라인에 공급하는 단계를 포함하는 액정 표시 장치의 구동 방법.(c) supplying a data voltage corresponding to the generated correction gray level signal to the data line. 제13항에 있어서, 상기 보정 계조 신호는 상기 다운된 계조 신호가 상기 풀-계조보다 작은 계조인 경우에는 상기 보정 계조 신호를 이전 계조 신호와 현재 계조 신호를 고려하여 생성되는 것을 특징으로 하는 액정 표시 장치의 구동 방법.The liquid crystal display of claim 13, wherein the corrected gray level signal is generated by considering the previous gray level signal and the current gray level signal when the down gray level signal is smaller than the full gray level. Method of driving the device. 제13항에 있어서, 상기 다운된 계조 신호가 풀-계조인 경우에는 상기 보정 계조 신호는 오버슈트 전압 발생을 위해 생성되는 것을 특징으로 하는 액정 표시 장치의 구동 방법. The method of claim 13, wherein when the down gray level signal is a full gray level, the corrected gray level signal is generated to generate an overshoot voltage.
KR1020030067298A 2003-04-07 2003-09-29 Liquid crystal display, apparatus and method for driving thereof KR100964566B1 (en)

Priority Applications (10)

Application Number Priority Date Filing Date Title
KR1020030067298A KR100964566B1 (en) 2003-09-29 2003-09-29 Liquid crystal display, apparatus and method for driving thereof
EP10192697.0A EP2372687B1 (en) 2003-04-07 2004-04-06 Liquid crystal display and driving method thereof
EP04252042A EP1467346B1 (en) 2003-04-07 2004-04-06 Liquid crystal display and driving method thereof
US10/817,885 US7362296B2 (en) 2003-04-07 2004-04-06 Liquid crystal display and driving method thereof
JP2004113685A JP4679066B2 (en) 2003-04-07 2004-04-07 Display device and driving method
TW093109637A TWI415081B (en) 2003-04-07 2004-04-07 Liquid crystal display and driving method thereof
CNB2004100640841A CN100550109C (en) 2003-04-07 2004-04-07 Liquid Crystal Display And Method For Driving
CN2008101094354A CN101295488B (en) 2003-04-07 2004-04-07 Liquid crystal display device, pixel signal optimization and grey scale conversion and compensation method
US12/054,921 US9589544B2 (en) 2003-04-07 2008-03-25 Liquid crystal display and driving method thereof
JP2010294430A JP5419860B2 (en) 2003-04-07 2010-12-29 Drive device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030067298A KR100964566B1 (en) 2003-09-29 2003-09-29 Liquid crystal display, apparatus and method for driving thereof

Publications (2)

Publication Number Publication Date
KR20050031145A true KR20050031145A (en) 2005-04-06
KR100964566B1 KR100964566B1 (en) 2010-06-21

Family

ID=37236136

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030067298A KR100964566B1 (en) 2003-04-07 2003-09-29 Liquid crystal display, apparatus and method for driving thereof

Country Status (1)

Country Link
KR (1) KR100964566B1 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100075123A (en) * 2008-12-24 2010-07-02 삼성전자주식회사 Liquid crystal display and driving method of the same
KR101136793B1 (en) * 2005-06-01 2012-04-19 엘지디스플레이 주식회사 LCD and driving method thereof
KR101319354B1 (en) * 2009-12-21 2013-10-16 엘지디스플레이 주식회사 Liquid crystal display device and video processing method thereof
KR101348758B1 (en) * 2006-12-11 2014-01-07 삼성디스플레이 주식회사 Liquid crystal display and control method of the same
KR101490894B1 (en) * 2008-10-02 2015-02-09 삼성전자주식회사 Display apparatus and timing controller for calibrating grayscale data, and panel driving method using the same
US9589522B2 (en) 2013-12-03 2017-03-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR20180087912A (en) * 2017-01-25 2018-08-03 삼성디스플레이 주식회사 Display device and driving method thereof

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3346843B2 (en) * 1993-06-30 2002-11-18 株式会社東芝 Liquid crystal display
JP3744714B2 (en) * 1998-12-08 2006-02-15 シャープ株式会社 Liquid crystal display device and driving method thereof

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101136793B1 (en) * 2005-06-01 2012-04-19 엘지디스플레이 주식회사 LCD and driving method thereof
KR101348758B1 (en) * 2006-12-11 2014-01-07 삼성디스플레이 주식회사 Liquid crystal display and control method of the same
KR101490894B1 (en) * 2008-10-02 2015-02-09 삼성전자주식회사 Display apparatus and timing controller for calibrating grayscale data, and panel driving method using the same
KR20100075123A (en) * 2008-12-24 2010-07-02 삼성전자주식회사 Liquid crystal display and driving method of the same
KR101319354B1 (en) * 2009-12-21 2013-10-16 엘지디스플레이 주식회사 Liquid crystal display device and video processing method thereof
US9589522B2 (en) 2013-12-03 2017-03-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR20180087912A (en) * 2017-01-25 2018-08-03 삼성디스플레이 주식회사 Display device and driving method thereof

Also Published As

Publication number Publication date
KR100964566B1 (en) 2010-06-21

Similar Documents

Publication Publication Date Title
JP4679066B2 (en) Display device and driving method
KR100951902B1 (en) Liquid crystal display, and method and apparatus for driving thereof
KR100915234B1 (en) Driving apparatus of liquid crystal display for varying limits selecting gray voltages and method thereof
KR102070707B1 (en) Display apparatus
US8416175B2 (en) Liquid crystal display device and method for driving the same
US20020030652A1 (en) Liquid crystal display device and drive circuit device for
KR101639308B1 (en) Method of driving display panel and display apparatus for performing the method
KR101254030B1 (en) Display apparatus and apparatus and method for driving thereof
KR101503064B1 (en) Liquid Crystal Display and Driving Method thereof
JP2004530171A (en) Liquid crystal display
JP2008122960A (en) Display device and drive apparatus thereof
KR20060116443A (en) Display device, apparatus and method for driving thereof
KR20020010216A (en) A Liquid Crystal Display and A Driving Method Thereof
KR100964566B1 (en) Liquid crystal display, apparatus and method for driving thereof
KR100362475B1 (en) Liquid crystal display device and apparatus and method for driving of the same
KR20130131807A (en) Luquid crystal display device and method for diriving thereof
KR101189217B1 (en) Liquid crystlal display
KR20060067290A (en) Display device and driving method thereof
KR20060134779A (en) Liquid crystal display apparatus and driving method thereof
KR20060120899A (en) Display device and driving apparatus for the same
KR20080097668A (en) Source driver integrated circuit and liquid crystal display using the same
KR100951909B1 (en) Liquid crystal display and method for driving thereof
KR100945584B1 (en) Apparatus of driving liquid crystal display
KR20030093835A (en) Gamma-correction method and apparatus of liquid crystal display device
KR101432568B1 (en) Apparatus and method for driving liquid crystal display of 2 dot inversion type

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee