KR20040077183A - 액정 패널의 게이트 구동 장치 및 방법 - Google Patents

액정 패널의 게이트 구동 장치 및 방법 Download PDF

Info

Publication number
KR20040077183A
KR20040077183A KR1020030012640A KR20030012640A KR20040077183A KR 20040077183 A KR20040077183 A KR 20040077183A KR 1020030012640 A KR1020030012640 A KR 1020030012640A KR 20030012640 A KR20030012640 A KR 20030012640A KR 20040077183 A KR20040077183 A KR 20040077183A
Authority
KR
South Korea
Prior art keywords
gate
liquid crystal
shift
driving
shift registers
Prior art date
Application number
KR1020030012640A
Other languages
English (en)
Other versions
KR100922790B1 (ko
Inventor
장용호
김철세
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020030012640A priority Critical patent/KR100922790B1/ko
Priority to US10/926,023 priority patent/US8179352B2/en
Publication of KR20040077183A publication Critical patent/KR20040077183A/ko
Application granted granted Critical
Publication of KR100922790B1 publication Critical patent/KR100922790B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 게이트 구동 집적 회로의 수를 줄일 수 있는 액정 패널의 게이트 구동 장치 및 방법에 관한 것이다.
본 발명의 게이트 구동 장치는 게이트 라인에 공급된 스캔 신호에 응답하는 박막 트랜지스터를 통해 데이터 라인에 공급된 화소 신호를 충전하는 액정셀들을 포함하는 액정 패널의 게이트 라인들을 구동하는 장치에 있어서, 상기 액정 패널에 내장되고 상기 게이트 라인들을 분할하여 상기 스캔 신호를 공급하기 위한 다수개의 쉬프트 레지스터들과; 상기 액정 패널에 접속되고 상기 쉬프트 레지스터들을 제어하기 위한 다수의 제어 신호들을 발생하는 게이트 구동 집적 회로를 구비하는 것을 특징으로 한다.

Description

액정 패널의 게이트 구동 장치 및 방법{APPARATUS AND METHOD FOR DRIVING GATE LINES OF LIQUID CRYSTAL DISPLAY PANEL}
본 발명은 액정 표시 장치에 관한 것으로, 특히 액정 패널과 접속되는 외부 구동 집적 회로의 수를 줄일 수 있는 액정 패널의 게이트 구동 장치 및 방법에 관한 것이다.
액정 표시 장치는 전계를 이용하여 유전 이방성을 갖는 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 화소 매트릭스를 갖는 액정 표시 패널과, 액정 표시 패널을 구동하기 위한 구동 회로를 구비한다.
구체적으로, 액정 표시 장치는 도 1에 도시된 바와 같이 화소 매트릭스를 갖는 액정 패널(2)과, 액정 패널(2)의 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(4)와, 액정 패널(2)의 데이터 라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(6)와, 게이트 드라이버(4)와 데이터 드라이버(6)의 구동 타이밍을 제어하기 위한 타이밍 제어부(8)를 구비한다.
액정 패널(2)은 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 형성된 화소들로 구성된 화소 매트릭스를 구비한다. 화소들 각각은 화소 신호에 따라 광투과량을 조절하는 액정셀(Clc)과, 액정셀(Clc)을 구동하기 위한 박막 트랜지스터(TFT)들을 구비한다.
박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터의 스캔 신호, 즉 게이트 하이 전압(VGH)이 공급되는 경우 턴-온되어 데이터 라인(DL)으로부터의 화소 신호를 액정셀(Clc)에 공급한다. 그리고, 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터 게이트 로우 전압(VGL)이 공급되는 경우 턴-오프되어 액정셀(Clc)에 충전된 화소 신호가 유지되게 한다.
액정셀(Clc)은 등가적으로 캐패시터로 표현되며, 액정을 사이에 두고 대면하는 공통 전극과 박막 트랜지스터(TFT)에 접속된 화소 전극으로 구성된다. 그리고, 액정셀(Clc)은 충전된 화소 신호가 다음 화소 신호가 충전될 때까지 안정적으로 유지되게 하기 위하여 스토리지 캐패시터(미도시)를 더 구비한다. 이러한 액정셀(Clc)은 박막 트랜지스터(TFT)를 통해 충전되는 화소 신호에 따라 유전율 이방성을 가지는 액정의 배열 상태가 가변하여 광 투과율을 조절함으로써 계조를 구현하게 된다.
게이트 드라이버(4)는 타이밍 제어부(8)로부터의 게이트 스타트 펄스(Gate Start Pulse; GSP)를 게이트 쉬프트 클럭(Gate Shift Clock; GSC)에 따라 쉬프트시켜 게이트 라인들(GL1 내지 GLm)에 순차적으로 게이트 하이 전압(VGH)의 스캔 펄스를 공급한다. 그리고, 게이트 드라이버(14)는 게이트 라인들(GL)에 게이트 하이전압(VGH)의 스캔 펄스가 공급되지 않는 나머지 기간에서는 게이트 로우 전압(VGL)을 공급하게 된다. 이러한 게이트 드라이버(4)는 게이트 라인들(GL1 내지 DLn)을 분할하여 구동하기 위하여 도 2에 도시된 바와 같이 게이트 구동 IC(Integrated Circuit)들을 포함하게 된다.
데이터 드라이버(6)는 타이밍 제어부(8)로부터의 소스 스타트 펄스(Source Start Pulse; SSP)를 소스 쉬프트 클럭(Source Shift Clock; SSC)에 따라 쉬프트시켜 샘플링 신호를 발생한다. 그리고, 데이터 드라이버(6)는 상기 소스 쉬프트 클럭(SSC)에 따라 입력되는 화소 데이터(RGB)를 상기 샘플링 신호에 따라 래치한 후 소스 출력 이네이블(Source Output Enable; SOE) 신호에 응답하여 라인 단위로 공급한다. 데이터 드라이버(6)는 서로 다른 감마 전압들을 이용하여 라인 단위로 공급되는 화소 데이터(RGB)를 아날로그 화소 신호로 변환하여 데이터 라인들(DL1 내지 DLm)에 공급한다. 여기서, 데이터 드라이버(6)는 상기 화소 데이터를 화소 신호로 변환할 때 타이밍 제어부(8)로부터의 극성 제어 신호(POL)에 응답하여 그 화소 신호의 극성을 결정하게 된다. 이러한 데이터 드라이버(6)는 데이터 라인들(DL1 내지 DLm)을 분할하여 구동하기 위한 다수개의 데이터 구동 IC들을 포함하게 된다.
타이밍 제어부(8)는 게이트 드라이버(4)를 제어하는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC) 등을 발생하고, 데이터 드라이버(6)를 제어하는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력 이네이블 신호(SOE), 극성 제어 신호(POL) 등을 발생한다. 이 경우, 타이밍 제어부(8)는 외부로부터 입력되는 유효 데이터 구간을 알리는 데이터 이네이블(Data Enable; DE) 신호, 수평 동기 신호(Hsync), 수직 동기 신호(Vsync), 화소 데이터(RGB)의 전송 타이밍을 결정하는 도트 클럭(Dot Clock; DCLK)을 이용하여 상기 GSP, GSC, GOE, SSP, SSC, SOE, POL 등과 같은 제어신호들을 생성하게 된다.
도 2는 도 1에 도시된 게이트 드라이버(4)에 포함되는 다수개, 예를 들면 4개의 게이트 구동 IC들(12)을 도시한 것이고, 도 3은 도 2에 도시된 게이트 구동 IC들(12)의 입출력 파형을 도시한 것이다.
도 2에 도시된 게이트 구동 IC들(12) 각각은 입력 스타트 펄스를 쉬프트시켜 스캔 펄스(SP)를 발생하는 쉬프트 레지스터와, 쉬프트 레지스터로부터의 스캔 펄스(SP)를 레벨 쉬프팅하여 게이트 라인에 공급하는 레벨 쉬프터들을 포함하는 레벨 쉬프터 어레이 등으로 구성된다. 이 경우, 첫번째 게이트 구동 IC(12)에 입력되는 스타트 펄스는 타이밍 제어부(8)로부터 공급되는 게이트 스타트 펄스(GSP)이고, 나머지 게이트 구동 IC들(12)에 입력되는 스타트 펄스는 전단 게이트 구동 IC(12)로부터 출력되는 캐리 신호(CR1, CR2, CR3)이다. 그리고, 게이트 구동 IC들(12) 각각에는 다수개의 클럭들을 포함하는 게이트 쉬프트 클럭(GSC)이 공통으로 공급된다.
먼저, 첫번째 게이트 구동 IC(12)는 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 응답하여 쉬프트시킴으로써 도 3과 같이 게이트 라인들(GL1 내지 GL(n/4))에 순차적으로 스캔 펄스(SP)를 공급하게 된다. 이어서, 첫번째 게이트 구동 IC(12)는 마지막 게이트 라인(GL(n/4))에 스캔 펄스(SP)를 출력함과 동시에다음단 게이트 구동 IC(12)에 캐리 신호(CR1)를 공급한다.
그리고, 나머지 게이트 구동 IC들(12)은 전단 게이트 구동 IC(12)로부터 입력된 캐리 신호(CR1, CR2, CR3)를 게이트 쉬프트 클럭(GSC)에 응답하여 쉬프트시킴으로써 도 3과 같이 게이트 라인들(GL{n/4)+1} 내지 GLn)에 순차적으로 스캔 신호(SP)를 공급하게 된다.
이러한 다수개의 게이트 구동 IC(12)는 통상 테이프 캐리어 패키지(Tape Carrier Package; 이하, TCP라 함)(미도시) 상에 실장되어 액정 패널(2)과 접속된다. 이 경우, 게이트 구동 IC(12)가 실장된 TCP는 TAB(Tape Automated Bonding) 공정에 의해 액정 패널(2)에 부착된다.
이렇게 종래의 액정 표시 장치는 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 다수개의 게이트 구동 IC들(12)을 필요로 한다. 이에 따라, 게이트 라인들(GL1 내지 GLn)의 수가 해상도에 따라 증가할 수록 게이트 구동 IC(12) 및 TCP의 수가 증가되어야 하므로 제조 원가 상승의 원인이 된다.
따라서, 본 발명의 목적은 게이트 구동 IC의 수를 줄일 수 있는 액정 패널의 게이트 구동 장치 및 방법을 제공하는 것이다.
도 1은 종래의 액정 표시 장치를 개략적으로 도시한 도면.
도 2는 도 1에 도시된 게이트 드라이버의 구체적인 구성을 도시한 도면.
도 3은 도 2에 도시된 게이트 구동 IC들을 입출력 파형도.
도 4는 본 발명의 실시 예에 따른 게이트 장치를 포함하는 액정 표시 장치를 도시한 도면.
도 5는 도 5에 도시된 게이트 구동 IC와 내장형 쉬프트 레지스터의 입출력 파형도.
도 6은 도 5에 도시된 게이트 구동 IC와 내장형 쉬프트 레지스터의 다른 입출력 파형도.
도 7은 도 4에 도시된 게이트 구동 IC의 구체적인 구성을 도시한 도면.
도 8은 도 4에 도시된 내장형 쉬프트 레지스터의 구체적인 구성을 도시한 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
2, 22 : 액정 패널 4 : 게이트 드라이버
6 : 데이터 드라이버 8 : 타이밍 제어부
12, 24 : 게이트 구동 IC 26 : 게이트 TCP
23, 28 : 쉬프트 레지스터 30 : 데이터 구동 IC
32 : 데이터 TCP 25 : 레벨 쉬프터 어레이
상기 목적을 달성하기 위하여, 본 발명에 따른 액정 패널의 게이트 구동 장치는 게이트 라인에 공급된 스캔 신호에 응답하는 박막 트랜지스터를 통해 데이터 라인에 공급된 화소 신호를 충전하는 액정셀들을 포함하는 액정 패널의 게이트 라인들을 구동하는 장치에 있어서, 상기 액정 패널에 내장되고 상기 게이트 라인들을 분할하여 상기 스캔 신호를 공급하기 위한 다수개의 쉬프트 레지스터들과; 상기 액정 패널에 접속되고 상기 쉬프트 레지스터들을 제어하기 위한 다수의 제어 신호들을 발생하는 게이트 구동 집적 회로를 구비하는 것을 특징으로 한다.
상기 게이트 구동 집적 회로는 외부의 타이밍 제어부로부터 공급된 게이트 스타트 펄스를 상기 타이밍 제어부로부터 공급된 게이트 쉬프트 클럭 신호에 따라 쉬프트시켜 제1 소정기간 단위로 위상 지연된 상기 다수의 제어 신호들을 발생하고, 발생된 다수의 제어 신호들 각각을 상기 쉬프트 레지스터들 각각에 공급하는 것을 특징으로 한다.
상기 쉬프트 레지스터들 각각은 상기 게이트 구동 집적 회로로부터 공급된 해당 제어 신호를 스타트 펄스로 입력하고, 상기 타이밍 제어부로부터 상기 게이트 구동 집적 회로를 경유하여 공급된 제2 게이트 쉬프트 클럭 신호에 따라 그 스타트 펄스를 쉬프트시켜 상기 스캔 신호를 발생하는 것을 특징으로 한다.
상기 쉬프트 레지스터들 각각은 상기 게이트 구동 집적 회로로부터 공급된 해당 제어 신호의 이네이블 기간에서 상기 타이밍 제어부로부터 공급된 제2 게이트 쉬프트 클럭 신호를 이용하여 쉬프트 동작을 수행함으로써 상기 스캔 신호를 발생하는 것을 특징으로 한다.
상기 쉬프트 레지스터들 각각은 순차적으로 쉬프트 동작을 수행하는 것을 특징으로 한다.
본 발명에 따른 액정 패널의 게이트 구동 방법은 게이트 라인에 공급된 스캔 신호에 응답하는 박막 트랜지스터를 통해 데이터 라인에 공급된 화소 신호를 충전하는 액정셀들을 포함하는 액정 패널의 게이트 라인들을 구동하는 방법에 있어서, 상기 액정 패널에 접속된 게이트 구동 집적 회로가 입력 게이트 스타트 펄스를 입력 제1 게이트 쉬프트 클럭에 따라 쉬프트시켜 제1 소정기간 단위씩 위상 지연된 다수의 제어 신호들을 발생하는 단계와; 상기 액정 패널에 내장된 다수의 쉬프트 레지스터들 각각이 상기 다수의 제어 신호들 각각에 응답하여 해당 제1 소정기간 내에서 쉬프트 동작을 수행하여 상기 스캔 신호를 발생하는 단계를 포함하는 것을 특징으로 한다.
상기 스캔 신호를 발생하는 단계는 쉬프트 레지스터들 각각이 공급된 해당 제어 신호를 스타트 펄스로 입력하고, 제2 게이트 쉬프트 클럭 신호에 따라 그 스타트 펄스를 쉬프트시켜 상기 스캔 신호를 발생하는 단계를 포함하는 것을 특징으로 한다.
상기 스캔 신호를 발생하는 단계는 상기 쉬프트 레지스터들 각각이 공급된 해당 제어 신호의 이네이블 기간에서 입력된 제2 게이트 쉬프트 클럭 신호를 이용하여 쉬프트 동작을 수행함으로써 상기 스캔 신호를 발생하는 단계를 포함하는 특징으로 한다.
상기 스캔 신호를 발생하는 단계는 상기 쉬프트 레지스터들 각각이 순차적으로 쉬프트 동작을 수행하는 단계를 포함하는 것을 특징으로 한다.
상기 목적들 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면을 참조한 실시 예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예를 도 4 내지 도 8을 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 실시 예에 따른 게이트 구동 장치를 포함하는 액정 표시 장치를 도시한 것이다.
도 4에 도시된 액정 표시 장치는 화소 매트릭스를 갖는 액정 패널(22)과, 액정 패널(22)의 게이트 라인들(GL1 내지 GLn)을 구동하기 위하여 다수의 내장형 쉬프트 레지스터들(28) 및 외부 게이트 구동 IC(24)를 포함하는 게이트 구동부와, 액정 패널(22)의 데이터 라인들(DL1 내지 DLm)을 구동하기 위한 데이터 구동 IC들(30)을 구비한다.
액정 패널(22)은 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 형성된 화소들로 구성된 화소 매트릭스를 구비한다. 화소들 각각은 화소 신호에 따라 광투과량을 조절하는 액정셀(Clc)과, 액정셀(Clc)을 구동하기 위한 박막 트랜지스터(TFT)들을 구비한다.
박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터의 스캔 신호, 즉 게이트 하이 전압(VGH)이 공급되는 경우 턴-온되어 데이터 라인(DL)으로부터의 화소 신호를 액정셀(Clc)에 공급한다. 그리고, 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터 게이트 로우 전압(VGL)이 공급되는 경우 턴-오프되어 액정셀(Clc)에 충전된 화소 신호가 유지되게 한다.
액정셀(Clc)은 등가적으로 캐패시터로 표현되며, 액정을 사이에 두고 대면하는 공통 전극과 박막 트랜지스터(TFT)에 접속된 화소 전극으로 구성된다. 그리고, 액정셀(Clc)은 충전된 화소 신호가 다음 화소 신호가 충전될 때까지 안정적으로 유지되게 하기 위하여 스토리지 캐패시터(미도시)를 더 구비한다. 이러한 액정셀(Clc)은 박막 트랜지스터(TFT)를 통해 충전되는 화소 신호에 따라 유전율 이방성을 가지는 액정의 배열 상태가 가변하여 광 투과율을 조절함으로써 계조를 구현하게 된다.
게이트 구동부는 액정 패널(22)에 내장되어 게이트 라인들(GL1 내지 GLn)을 순차적으로 구동하는 다수개의 내장형 쉬프트 레지스터들(28)과, 액정 패널(22)에 부착된 게이트 TCP(26)에 실장되어 상기 내장형 쉬프트 레지스터들(28)을 제어하는 하나의 게이트 구동 IC(24)를 구비한다.
게이트 TCP(26)에 실장된 게이트 구동 IC(24)는 도 5 및 도 6에 도시된 바와 같은 타이밍 제어부(미도시)로부터의 게이트 스타트 펄스(GSP)를 제1 게이트 쉬프트 클럭(GSC1)에 따라 쉬프트시켜 출력하는 쉬프트 레지스터와, 쉬프트 레지스터의 출력 신호들을 레벨 쉬프팅하여 도 5 또는 도 6에 도시된 바와 같이 내장형 쉬프트 레지스터들(28)을 제어하는 제어 신호들(CS1 내지 CS4)을 발생하는 레벨 쉬프터 어레이를 구비한다.
이러한 게이트 구동 IC(24)는 제1 내지 제4 내장형 쉬프트 레지스터들(28)을 순차적으로 구동하기 위하여 도 5에 도시된 바와 같은 제1 내지 제4 제어 신호들(CS1 내지 CS4)을 발생하게 된다. 도 5에 도시된 제1 내지 제4 제어신호들(CS1 내지 CS4) 각각은 한 수평기간에서 하이 상태를 갖고, 하나의 내장형 쉬프트 레지스터(28)에 접속된 게이트 라인들이 구동되는 기간만큼씩 위상이 지연된 형태를 갖게 된다. 이러한 제1 내지 제4 제어 신호들(CS1 내지 CS4) 각각은 제1 내지 제4 내장형 쉬프트 레지스터들(28) 각각에 쉬프트 동작을 개시하는 스타트 펄스로 입력된다.
이와 달리, 게이트 구동 IC(24)는 제1 내지 제4 내장형 쉬프트 레지스터들(28)을 순차적으로 구동하기 위하여 도 6에 도시된 바와 같은 제1 내지 제4 제어 신호들(CCS1 내지 CCS4)을 발생하게 된다. 도 6에 도시된 제1 내지 제4 제어 신호들(CS1 내지 CS4) 각각은 하나의 내장형 쉬프트 레지스터(28)에 접속된 게이트 라인들이 구동되는 기간에서 하이 상태를 갖고 순차적으로 위상 지연된 형태를 갖게 된다. 이러한 제1 내지 제4 제어 신호들(CCS1 내지 CCS4) 각각은 제1 내지 제4 내장형 쉬프트 레지스터들(28) 각각에 쉬프트 동작을 가능하게 하는 이네이블 신호로 입력된다.
액정 패널(22)에 내장된 제1 내지 제4 내장형 쉬프트 레지스터들(28)은 게이트 구동 IC(24)로부터 공급되는 제1 내지 제4 제어 신호들(CS1 내지 CS4)에 응답하여 순차적으로 쉬프트 동작을 수행한다. 이에 따라, 제1 내지 제4 내장형 쉬프트 레지스터들(28)은 도 5 및 도 6에 도시된 바와 같이 게이트 라인들(GL1 내지 GLn)을 순차적으로 구동하는 스캔 펄스(SP)를 발생하게 된다.
예를 들면, 제1 내지 제4 내장형 쉬프트 레지스터들(28) 각각은 게이트 구동 IC(24)로부터 공급된 도 5에 도시된 바와 같은 제1 내지 제4 제어 신호들(CS1 내지CS4) 각각을, 타이밍 제어부(미도시)로부터 게이트 TCP(26)를 경유하여 공급된 제2 게이트 쉬프트 클럭(GSC2)에 따라 쉬프트시켜 출력하게 된다. 이에 따라, 제1 내장형 쉬프트 레지스터(28)는 제1 내지 제(n/4) 게이트 라인들(GL1 내지 GL(n/4))에, 제2 내장형 쉬프트 레지스터(28)는 제(n/4)+1 내지 제(2n/4) 게이트 라인들(GL{(n/4)+1} 내지 GL(2n/4)}에, 제3 내장형 쉬프트 레지스터(28)는 제(2n/4)+1 내지 제(3n/4) 게이트 라인들(GL{(2n/4)+1} 내지 GL(3n/4)}에, 제4 내장형 쉬프트 레지스터(28)는 제(3n/4)+1 내지 제n 게이트 라인들(GL{(3n/4)+1} 내지 GLn)에 게이트 하이 전압(VGH)의 스캔 펄스(SP)를 순차적으로 공급하게 된다. 그리고, 제1 내지 제4 내장형 쉬프트 레지스터들(28)은 스캔 펄스(SP)가 공급되는 기간을 제외한 나머지 기간에서는 게이트 로우 전압(VGL)을 공급한다.
한편, 제1 내지 제4 내장형 쉬프트 레지스터들(28) 각각은 게이트 구동 IC(24)로부터 공급된 도 6에 도시된 바와 같은 제1 내지 제4 제어 신호들(CCS1 내지 CCS4)이 공급되는 기간에서, 타이밍 제어부(미도시)로부터 게이트 TCP(26)를 경유하여 공급된 제2 게이트 쉬프트 클럭(GSC2)에 따라 쉬프트 동작을 수행하게 된다. 이에 따라, 제1 내장형 쉬프트 레지스터(28)는 제1 내지 제(n/4) 게이트 라인들(GL1 내지 GL(n/4))에, 제2 내장형 쉬프트 레지스터(28)는 제(n/4)+1 내지 제(2n/4) 게이트 라인들(GL{(n/4)+1} 내지 GL(2n/4)}에, 제3 내장형 쉬프트 레지스터(28)는 제(2n/4)+1 내지 제(3n/4) 게이트 라인들(GL{(2n/4)+1} 내지 GL(3n/4)}에, 제4 내장형 쉬프트 레지스터(28)는 제(3n/4)+1 내지 제n 게이트 라인들(GL{(3n/4)+1} 내지 GLn)에 게이트 하이 전압(VGH)의 스캔 펄스(SP)를 순차적으로 공급하게 된다. 그리고, 제1 내지 제4 내장형 쉬프트 레지스터들(28)은 스캔 펄스(SP)가 공급되는 기간을 제외한 나머지 기간에서는 게이트 로우 전압(VGL)을 공급한다.
데이터 라인들(DL1 내지 DLm)을 분할하여 구동하기 위한 다수개의 데이터 구동 IC들(30)은 데이터 TCP(32) 상에 실장되어 액정 패널(22)에 부착된다. 이러한 데이터 구동 IC들(30) 각각은 타이밍 제어부(미도시)로부터 공급된 디지털 화소 데이터들을 아날로그 화소 신호들로 변환하여 해당 데이터 라인들 각각에 공급한다.
도 7은 도 4에 도시된 게이트 구동 IC의 구체적인 구성을 도시한 것으로서, 도 7에 도시된 게이트 구동 IC(24)는 다수의 스테이지들(ST1 내지 ST4)을 구비하는 쉬프트 레지스터(23)와, 스테이지들(ST1 내지 ST4) 각각의 출력 라인에 접속된 레벨 쉬프터들(LS1 내지 LS4)을 구비하는 레벨 쉬프터 어레이(25)를 구비한다.
쉬프트 레지스터(23)의 제1 스테이지(ST1)는 타이밍 제어부(미도시)로부터의 게이트 스타트 펄스(GSP)를 입력하고, 제2 내지 제4 스테이지들(ST2 내지 ST4)은 이전단 스테이지의 출력 신호를 입력한다. 또한, 스테이지들(ST1 내지 ST4)은 타이밍 제어부(미도시)로부터의 제1 게이트 쉬프트 클럭(GSC1)을 공통으로 입력한다. 여기서, 제1 게이트 쉬프트 클럭(GSC1)은 다수개의 클럭 신호들을 포함한다. 이러한 스테이지들(ST1 내지 ST4) 각각은 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시켜 출력한다.
레벨 쉬프터들(LS1 내지 LS4) 각각은 스테이지들(ST1 내지 ST4)에서 출력되는 쉬프트 신호를 레벨 쉬프팅시켜 도 5에 도시된 바와 같이 제1 내지 제4 제어 신호들(CS1 내지 CS4) 또는 도 6에 도시된 제1 내지 제4 제어 신호들(CCS1 내지 CCS4)을 발생하게 된다.
도 8은 도 4에 도시된 내장형 쉬프트 레지스터의 상세 구성을 도시한 것으로서, 도 8에 도시된 내장형 쉬프트 레지스터(28)는 다수의 스테이지들(SST1 내지 SST(n/4))을 구비한다.
도 8에 도시된 다수의 스테이지들(SST1 내지 SST(n/4))은 게이트 구동 IC(24)로부터 입력된 도 5에 도시된 바와 같은 제어 신호(CS)를 타이밍 제어부(미도시)로부터 게이트 TCP(26)를 경유하여 공급된 제2 게이트 쉬프트 클럭(GSC2)에 따라 쉬프트시켜 출력한다.
또는, 도 8에 도시된 다수의 스테이지들(SST1 내지 SST(n/4))은 게이트 구동 IC(24)로부터 입력된 도 6에 도시된 바와 같은 제어 신호(CCS)가 공급되는 기간에서 타이밍 제어부(미도시)로부터 게이트 TCP(26)를 경유하여 공급된 제2 게이트 쉬프트 클럭(GSC2)에 따라 쉬프트 동작을 수행하게 된다.
이에 따라, 내장형 쉬프트 레지스터(28)는 그에 접속된 게이트 라인들을 순차적으로 구동하게 된다.
상술한 바와 같이, 본 발명에 따른 액정 패널의 게이트 구동 장치 및 방법은 하나의 게이트 구동 IC와 액정 패널에 내장된 내장형 쉬프트 레지스터를 구비하여 게이트 라인들을 구동하게 된다. 이에 따라, 본 발명에 따른 액정 패널의 게이트구동 장치 및 방법은 게이트 구동 IC와 그 IC가 실장되는 TCP의 수를 줄일 수 있게 되므로 제조 원가를 절감할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (9)

  1. 게이트 라인에 공급된 스캔 신호에 응답하는 박막 트랜지스터를 통해 데이터 라인에 공급된 화소 신호를 충전하는 액정셀들을 포함하는 액정 패널의 게이트 라인들을 구동하는 장치에 있어서,
    상기 액정 패널에 내장되고 상기 게이트 라인들을 분할하여 상기 스캔 신호를 공급하기 위한 다수개의 쉬프트 레지스터들과;
    상기 액정 패널에 접속되고 상기 쉬프트 레지스터들을 제어하기 위한 다수의 제어 신호들을 발생하는 게이트 구동 집적 회로를 구비하는 것을 특징으로 하는 액정 패널의 게이트 구동 장치.
  2. 제 1 항에 있어서,
    상기 게이트 구동 집적 회로는
    외부의 타이밍 제어부로부터 공급된 게이트 스타트 펄스를 상기 타이밍 제어부로부터 공급된 게이트 쉬프트 클럭 신호에 따라 쉬프트시켜 제1 소정기간 단위로 위상 지연된 상기 다수의 제어 신호들을 발생하고, 발생된 다수의 제어 신호들 각각을 상기 쉬프트 레지스터들 각각에 공급하는 것을 특징으로 하는 액정 패널의 게이트 구동 장치.
  3. 제 2 항에 있어서,
    상기 쉬프트 레지스터들 각각은
    상기 게이트 구동 집적 회로로부터 공급된 해당 제어 신호를 스타트 펄스로 입력하고, 상기 타이밍 제어부로부터 제2 게이트 쉬프트 클럭 신호에 따라 그 스타트 펄스를 쉬프트시켜 상기 스캔 신호를 발생하는 것을 특징으로 하는 액정 패널의 게이트 구동 장치.
  4. 제 2 항에 있어서,
    상기 쉬프트 레지스터들 각각은
    상기 게이트 구동 집적 회로로부터 공급된 해당 제어 신호의 이네이블 기간에서 상기 타이밍 제어부로부터 상기 게이트 구동 집적 회로를 경유하여 공급된 제2 게이트 쉬프트 클럭 신호를 이용하여 쉬프트 동작을 수행함으로써 상기 스캔 신호를 발생하는 것을 특징으로 하는 액정 패널의 게이트 구동 장치.
  5. 제 1 항에 있어서,
    상기 쉬프트 레지스터들 각각은 순차적으로 쉬프트 동작을 수행하는 것을 특징으로 하는 액정 패널의 게이트 구동 장치.
  6. 게이트 라인에 공급된 스캔 신호에 응답하는 박막 트랜지스터를 통해 데이터 라인에 공급된 화소 신호를 충전하는 액정셀들을 포함하는 액정 패널의 게이트 라인들을 구동하는 방법에 있어서,
    상기 액정 패널에 접속된 게이트 구동 집적 회로가 입력 게이트 스타트 펄스를 입력 제1 게이트 쉬프트 클럭에 따라 쉬프트시켜 제1 소정기간 단위씩 위상 지연된 다수의 제어 신호들을 발생하는 단계와;
    상기 액정 패널에 내장된 다수의 쉬프트 레지스터들 각각이 상기 다수의 제어 신호들 각각에 응답하여 해당 제1 소정기간 내에서 쉬프트 동작을 수행하여 상기 스캔 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 액정 패널의 게이트 구동 방법.
  7. 제 6 항에 있어서,
    상기 스캔 신호를 발생하는 단계는
    상기 쉬프트 레지스터들 각각이 공급된 해당 제어 신호를 스타트 펄스로 입력하고, 제2 게이트 쉬프트 클럭 신호에 따라 그 스타트 펄스를 쉬프트시켜 상기 스캔 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 액정 패널의 게이트 구동 방법.
  8. 제 6 항에 있어서,
    상기 스캔 신호를 발생하는 단계는
    상기 쉬프트 레지스터들 각각이 공급된 해당 제어 신호의 이네이블 기간에서 입력된 제2 게이트 쉬프트 클럭 신호를 이용하여 쉬프트 동작을 수행함으로써 상기 스캔 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 액정 패널의 게이트 구동 방법.
  9. 제 6 항에 있어서,
    상기 스캔 신호를 발생하는 단계는
    상기 쉬프트 레지스터들 각각이 순차적으로 쉬프트 동작을 수행하는 단계를 포함하는 것을 특징으로 하는 액정 패널의 게이트 구동 방법.
KR1020030012640A 2003-02-28 2003-02-28 액정 패널의 게이트 구동 장치 KR100922790B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020030012640A KR100922790B1 (ko) 2003-02-28 2003-02-28 액정 패널의 게이트 구동 장치
US10/926,023 US8179352B2 (en) 2003-02-28 2004-08-26 Gate driving apparatus and method for liquid crystal display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030012640A KR100922790B1 (ko) 2003-02-28 2003-02-28 액정 패널의 게이트 구동 장치

Publications (2)

Publication Number Publication Date
KR20040077183A true KR20040077183A (ko) 2004-09-04
KR100922790B1 KR100922790B1 (ko) 2009-10-21

Family

ID=34747717

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030012640A KR100922790B1 (ko) 2003-02-28 2003-02-28 액정 패널의 게이트 구동 장치

Country Status (2)

Country Link
US (1) US8179352B2 (ko)
KR (1) KR100922790B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054328B1 (ko) * 2005-06-30 2011-08-04 엘지디스플레이 주식회사 액정표시장치용 레벨쉬프터 패키지
KR101222962B1 (ko) * 2006-02-06 2013-01-17 엘지디스플레이 주식회사 게이트 구동회로
KR20170064286A (ko) * 2015-12-01 2017-06-09 엘지디스플레이 주식회사 데이터 구동 회로 및 그를 이용한 표시 장치
KR20220009359A (ko) * 2020-07-15 2022-01-24 한양대학교 산학협력단 디스플레이 장치 및 디스플레이 장치의 제어 방법

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI396174B (zh) * 2008-08-27 2013-05-11 Au Optronics Corp 閘極驅動積體電路、其之控制訊號產生方法及液晶顯示器
KR101760521B1 (ko) * 2011-03-04 2017-07-21 엘지디스플레이 주식회사 표시 장치
CN102938245A (zh) * 2012-11-22 2013-02-20 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
US9564105B2 (en) * 2014-06-11 2017-02-07 Texas Instruments Incorporated Programmable level shifter for LCD systems
TWI744096B (zh) * 2020-11-18 2021-10-21 友達光電股份有限公司 閘極驅動電路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376944A (en) * 1990-05-25 1994-12-27 Casio Computer Co., Ltd. Liquid crystal display device with scanning electrode selection means
GB2273194B (en) * 1992-11-24 1996-05-08 Sharp Kk A driving circuit for use in a display apparatus
JPH0736415A (ja) * 1993-07-22 1995-02-07 Fujitsu Ltd 液晶表示装置の駆動回路
JP2827867B2 (ja) * 1993-12-27 1998-11-25 日本電気株式会社 マトリックス表示装置のデータドライバ
EP1708169A1 (en) * 1995-02-01 2006-10-04 Seiko Epson Corporation Driving circuit and active matrix substrate and liquid crystal display device including it
KR100698239B1 (ko) * 2000-08-30 2007-03-21 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054328B1 (ko) * 2005-06-30 2011-08-04 엘지디스플레이 주식회사 액정표시장치용 레벨쉬프터 패키지
KR101222962B1 (ko) * 2006-02-06 2013-01-17 엘지디스플레이 주식회사 게이트 구동회로
KR20170064286A (ko) * 2015-12-01 2017-06-09 엘지디스플레이 주식회사 데이터 구동 회로 및 그를 이용한 표시 장치
KR20220009359A (ko) * 2020-07-15 2022-01-24 한양대학교 산학협력단 디스플레이 장치 및 디스플레이 장치의 제어 방법

Also Published As

Publication number Publication date
US20050156855A1 (en) 2005-07-21
US8179352B2 (en) 2012-05-15
KR100922790B1 (ko) 2009-10-21

Similar Documents

Publication Publication Date Title
US8952948B2 (en) Liquid crystal display device
CN111179798A (zh) 显示装置及其驱动方法
JP2008003609A (ja) 液晶表示装置及びその駆動方法
KR20080043515A (ko) 액정표시장치 및 그 구동방법
KR100922790B1 (ko) 액정 패널의 게이트 구동 장치
KR20160001918A (ko) 표시장치
KR101408260B1 (ko) 액정표시장치의 게이트 구동 회로
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
KR101589751B1 (ko) 액정표시장치
US8441431B2 (en) Backlight unit and liquid crystal display using the same
KR20080060681A (ko) 액정 표시 장치의 게이트 구동 장치 및 방법
KR100631118B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20040059319A (ko) 액정 표시 장치 및 그 구동 방법
KR100831284B1 (ko) 액정표시장치의 구동방법
KR102148489B1 (ko) 표시장치의 전원 공급 장치
KR102033098B1 (ko) 액정표시장치 및 그 구동방법
KR101016754B1 (ko) 듀얼 쉬프트 레지스터를 포함한 게이트 드라이버와 그를이용한 액정 패널 구동 장치 및 방법
KR20150030831A (ko) 액정 디스플레이 장치
KR101900694B1 (ko) 액정표시장치
KR20110035421A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101332050B1 (ko) 액정표시장치
KR20070030344A (ko) 액정 표시 장치 및 이의 구동방법
KR102274434B1 (ko) 표시장치
KR101384014B1 (ko) 액정 표시 장치
KR20080062850A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140918

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190917

Year of fee payment: 11