KR20040049181A - Apparatus and Method for inner configuration of ATM exchange terminal - Google Patents
Apparatus and Method for inner configuration of ATM exchange terminal Download PDFInfo
- Publication number
- KR20040049181A KR20040049181A KR1020020077041A KR20020077041A KR20040049181A KR 20040049181 A KR20040049181 A KR 20040049181A KR 1020020077041 A KR1020020077041 A KR 1020020077041A KR 20020077041 A KR20020077041 A KR 20020077041A KR 20040049181 A KR20040049181 A KR 20040049181A
- Authority
- KR
- South Korea
- Prior art keywords
- board
- clock
- atm
- line matching
- switch
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3081—ATM peripheral units, e.g. policing, insertion or extraction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/25—Routing or path finding in a switch fabric
- H04L49/253—Routing or path finding in a switch fabric using establishment or release of connections between ports
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Description
본 발명은 ATM 교환기 및 CDMA2000 1x 시스템 등의 이동통신 시스템내의 ATM 교환기에 적용할 수 있는 ATM 교환기 내부 구성에 관한 발명에 관한 것으로, 특히 교환기 내부의 시그널링을 위해서 랜(LAN)으로 내부 IPC 경로를 구성함으로써, 이미 보편화되어 신뢰성이 확보된 TCP/IP 통신 프로토콜을 사용할 수 있도록 하고, 스위치 패브릭 보드 이중화 방법으로 이중화된 스위치 패브릭 보드와 라인 정합 보드 사이를 점 대 점으로 별도의 글루 로직(Glue Logic) 없이 직접 연결하여 라인카드에서 이중화된 스위치 패브릭 출력 데이터를 선택하도록 함으로써, 고속의 데이터 송수신을 위한 타임 마진 확보가 용이하도록 하고, 또한 클럭 보드를 별도로 구비하여 PDH 망과의 접속시 클럭 동기를 유지할 수 있도록 한 ATM 교환기 내부 구성 장치 및 방법에 관한 것이다.The present invention relates to an ATM switch internal configuration applicable to an ATM switch in a mobile communication system such as an ATM switch and a CDMA2000 1x system. In particular, the present invention configures an internal IPC path in a LAN for signaling inside the switch. This enables the use of already popular and reliable TCP / IP communication protocols, and the point-to-point between switch fabric boards and line-matching boards that have been redundant with switch fabric board redundancy, without the need for additional glue logic. Direct connection allows the user to select redundant switch fabric output data from the line card, making it easy to secure time margins for high-speed data transmission and reception, and also providing a separate clock board to maintain clock synchronization when connected to the PDH network. An ATM switch internal configuration device and method are disclosed.
일반적으로, ATM 교환기 내부를 구성하는 방법으로는 교환기 내부의 시그널링(Signalling) 경로 제공 방법과 스위치 패브릭 보드 이중화 방법이 이용되고 있다.In general, as a method of configuring an ATM switch, a signaling path providing method and a switch fabric board redundancy method are used.
상기한 교환기 내부의 시그널링 경로 제공 방법은, ATM 셀 버스(Cell Bus)나 특별히 고안된 방법(예를 들어, Modified HDLC로 불리는 IPC)을 사용하게 되는데, 이는 시스템 구현에 있어 가격이 비싸거나 구현이 어려운 문제점이 있으며, 또한 외부 랜(LAN)을 통하여 ATM 교환기 내부의 각 보드에 액세스(Access)가 가능하도록 하기 위해서는 이를 위한 별도의 설계가 필요하다.The signaling path providing method inside the exchange may use an ATM cell bus or a specially designed method (for example, IPC called Modified HDLC), which is expensive or difficult to implement in a system implementation. There is a problem, and a separate design is required to allow access to each board inside the ATM switch through an external LAN.
다음으로, 스위치 패브릭 보드 이중화 방법은 이중화된 스위치 패브릭 보드와 라인 정합 보드 사이를 점 대 다중점 또는 다중점 대 다중점으로 연결하게 되는데, 이 경우 글루 로직(Glue Logic) 소자들에 의해 송수신 타임 마진이 축소 될 수밖에 없으며, 이로 인해 고속 데이터 전송에 따른 신뢰성을 확보하기 위한 설계가 어려워지는 문제점이 있었다.Next, the switch fabric board redundancy method connects point-to-multipoint or multipoint-to-multipoint between the redundant switch fabric board and the line matching board. In this case, the transmit / receive time margin is transmitted by glue logic devices. This is inevitably reduced, which makes it difficult to design for securing reliability due to high-speed data transmission.
또한, 비동기 방식인 ATM 스위치들은 외부와의 통신을 위한 클럭 동기가 필요하지 않아 클럭 보드가 필수적으로 필요하지는 않다.In addition, asynchronous ATM switches do not require clock synchronization for external communication, so a clock board is not necessary.
그러나, 유사 디지털 전송 계층인 PDH(Plesiochronous Digital Hierarchy, 예를 들어 T1, E1, T3 등)와 접속되는 경우 PDH 망과의 클럭 동기가 필요한데, 클럭 동기를 위한 클럭 보드를 구비하지 않으면 PDH 망과의 통신에서 슬립(SLIP) 발생으로 인하여 슬립 발생 순간에 데이터가 유실되거나 변질 될 수 있는 문제점이 있었다.However, when connected to PDH (Plesiochronous Digital Hierarchy, for example, T1, E1, T3, etc.), which is a similar digital transport layer, clock synchronization with the PDH network is required. There is a problem that data may be lost or corrupted at the instant of slip due to slip (SLIP) in communication.
이에 본 발명은 상기와 같은 종래 기술의 제반 문제점을 해결하기 위해서 제안된 것으로서,Accordingly, the present invention is proposed to solve the above problems of the prior art,
본 발명의 목적은 교환기 내부의 시그널링을 위해서 랜(LAN)으로 내부 IPC 경로를 구성함으로써, 이미 보편화되어 신뢰성이 확보된 TCP/IP 통신 프로토콜을 사용할 수 있도록 하고, 스위치 패브릭 보드 이중화 방법으로 이중화된 스위치 패브릭 보드와 라인 정합 보드 사이를 점 대 점으로 별도의 글루 로직(Glue Logic) 없이 직접 연결하여 라인카드에서 이중화된 스위치 패브릭 출력 데이터를 선택하도록 함으로써, 고속의 데이터 송수신을 위한 타임 마진 확보가 용이하도록 하고, 또한 클럭 보드를 별도로 구비하여 PDH 망과의 접속시 클럭 동기를 유지할 수 있도록 한 ATM 교환기 내부 구성 장치 및 방법을 제공하는 데 있다.An object of the present invention is to configure the internal IPC path to the LAN (LAN) for signaling inside the switch, so that it is possible to use a TCP / IP communication protocol that has already been popularized and reliable, and the switch is redundant by a switch fabric board duplication method Direct connection between fabric boards and line-matching boards without point glue points allows selection of redundant switch fabric output data from the line card, making it easy to secure time margins for high-speed data transmission and reception. In addition, the present invention also provides an ATM switch internal configuration device and method for providing a separate clock board to maintain clock synchronization when connected to the PDH network.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 ATM 교환기 내부 구성 장치는,The ATM switch internal configuration device according to the present invention for achieving the above object,
후술되는 라인 정합 보드에서 Ingress 경로를 통하여 입력되는 ATM 셀을 스위칭 한 후 Egress 경로를 통하여 출력되고자 하는 라인 정합 보드로 각각 전송하는 이중화된 스위치 패브릭 보드와,A redundant switch fabric board which switches ATM cells input through an ingress path in a line matching board to be described later and then transmits each line to a line matching board to be output through an egress path;
상기 스위치 패브릭 보드에서 전송되는 Egress 경로 각각에 대하여 패리티를 체크한 결과와, 상기 스위치 패브릭 보드에서 각각 보내주는 보드 탈장 및 경보신호와, 소프트웨어 제어 신호에 의해 데이터를 수신할 Egress 경로를 선택하여 외부와의 각종 라인 정합을 담당하는 라인 정합 보드와,The parity check is performed for each of the egress paths transmitted from the switch fabric board, the board hernia and alarm signals sent from the switch fabric board, and the egress path for receiving data by software control signals are selected. A line matching board responsible for various line matching of the
상기 각 라인 정합 보드에 외부 전송 클럭을 공통으로 공급하기 위한 이중화된 클럭 보드와,A redundant clock board for supplying an external transmission clock to each of the line matching boards in common;
상기한 각 보드들에 대한 중앙 제어를 담당하고 메인 프로세서 보드로 구성됨을 그 장치적 구성상의 특징으로 한다.It is characterized by the configuration of the device is responsible for the central control of each of the boards and the main processor board.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 ATM 교환기 내부 구성 방법은,In addition, the ATM switch internal configuration method according to the present invention for achieving the above object,
상기 스위치 패브릭 보드와 라인 정합 보드 사이의 Ingress, Egress 경로를 점 대 점 방식으로 연결하고,Connect the ingress and egress paths between the switch fabric board and the line matching board in a point-to-point manner;
상기 메인 프로세서 보드와 주변 보드간의 내부 IPC를 설정하고,Set an internal IPC between the main processor board and a peripheral board,
상기 클럭 보드와 라인 정합 보드간을 점 대 다중점 클럭 분배 방식으로 분배선을 2개로 하여 이중화시키고 라인 정합 보드에서 클럭을 감시하여 정상의 분배클럭을 선택하도록 설정하고,The clock board and the line matching board are duplicated by two distribution lines in a point-to-multipoint clock distribution method, and the clock is monitored on the line matching board to select a normal distribution clock.
PDH(Plesiochronous Digital Hierarchy) 계열 망과의 클럭 동기를 위한 PDH 계열 망과 동기된 클럭을 각 라인 카드에 분배하도록 설정하여 구성하는 것을 그 방법적 구성상의 특징으로 한다.It is characterized in that the method configuration is configured to distribute a clock synchronized with a PDH series network for clock synchronization with a PDH (Plesiochronous Digital Hierarchy) network to each line card.
도 1은 본 발명에 의한 ATM 교환기 시스템 구성의 일 예를 나타낸 도면이다.1 is a diagram illustrating an example of a configuration of an ATM switch system according to the present invention.
<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>
100 ..... 스위치 패브릭 보드100 ..... switch fabric board
200 ..... 라인 정합 보드200 ..... line matching board
300 ..... 클럭 보드300 ..... Clock Board
400 ..... 메인 프로세서 보드400 ..... Main Processor Board
이하, 상기와 같은 기술적 사상에 따른 본 발명의 「ATM 교환기 내부 구성 장치 및 방법」의 바람직한 실시 예를 첨부된 도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, preferred embodiments of the "ATM exchange internal device and method" of the present invention according to the technical spirit as described above will be described in detail with reference to the accompanying drawings.
첨부한 도면 도 1을 통하여 본 발명에 따른 ATM 교환기 내부 구성과 그에 따른 전반적인 동작을 살펴보면 다음과 같다.The internal configuration of the ATM switch according to the present invention and its overall operation will be described with reference to the accompanying drawings as follows.
도 1은 본 발명에 의한 ATM 교환기 시스템 구성의 일 예를 나타낸 도면이다.1 is a diagram illustrating an example of a configuration of an ATM switch system according to the present invention.
이에 도시된 바와 같이, 본 발명에 따른 ATM 교환기 내부는 ATM 셀을 스위칭하는 이중화된 스위치 패브릭 보드(100)와, 외부와의 각종 라인 정합을 담당하는 라인 정합 보드들(200)과, 상기 각 라인 정합 보드(200)에 외부 전송 클럭을 공통으로 공급하기 위한 이중화된 클럭 보드(300)와, 상기한 주변 보드 등을 제어하기 위한 메인 프로세서 보드(400)로 구성되어진다.As shown in the drawing, the ATM switch according to the present invention includes a redundant switch fabric board 100 for switching ATM cells, line matching boards 200 that are responsible for various line matching with the outside, and each of the lines. It is composed of a redundant clock board 300 for supplying the external transmission clock to the matching board 200 in common, and the main processor board 400 for controlling the above-mentioned peripheral board.
또한, 도면에 도시되어 있지는 않지만 상기한 라인 정합 보드는 ATM 계층 처리부와, ATM 버퍼(Buffer) 관리부 및 스위칭 정합부를 포함하여 이루어진다.In addition, although not shown in the drawings, the above-described line matching board includes an ATM layer processing unit, an ATM buffer management unit, and a switching matching unit.
상기한 구성을 통해 본 발명에 따른 ATM 교환기 내부 구성 및 그에 따른 동작을 좀 더 상세히 살펴보면 다음과 같다.Looking at the internal configuration and operation according to the ATM switch according to the present invention through the above configuration in more detail as follows.
먼저, 외부의 데이터는 라인 정합 보드(200)내의 ATM 계층 처리부와, ATM 버퍼(Buffer) 관리 및 스위칭 정합부를 거쳐 Ingress 경로를 통하여 이중화된 스위치 패브릭 보드(100) 각각으로 모두 입력되며, 이중화된 각각의 스위치 패브릭 보드(100)에서 스위칭된 ATM 셀은 Egress 경로를 통하여 출력되고자 하는 라인 정합 보드(200)로 각각 보내진다.First, external data is input to each of the ATM layer processing unit in the line matching board 200 and each of the redundant switch fabric boards 100 through the ingress path through the ATM buffer management and switching matching unit. ATM cells switched in the switch fabric board 100 of are respectively sent to the line matching board 200 to be output through the egress path.
상기 라인 정합 보드(200)는 이중화된 각각의 스위치 패브릭 보드(100)에서 보내지는 Egress 경로 각각에 대하여 패리티를 체크한 결과와, 이중화된 스위치 패브릭 보드(100)에서 각각 보내주는 보드 탈장 및 경보신호(function fail, power fail, power drop, 보드 탈장 사전 인식 정보 등)와, 소프트웨어 제어 신호에 의해 데이터를 수신할 Egress 경로를 선택한다.The line matching board 200 checks the parity of each of the egress paths sent from each of the redundant switch fabric boards 100, and the board hernia and alarm signals sent from the redundant switch fabric boards 100, respectively. (e.g. function fail, power fail, power drop, board heral pre-aware information, etc.) and the egress path to receive data by software control signals.
상기 메인 프로세서 보드(400)는 ATM 교환기내의 각 주변 보드들에 대한 중앙 제어를 담당한다. 중앙 제어를 위한 시그널링으로 TCP/IP 통신 프로토콜을 사용하며, TCP/IP 프로토콜 기반을 제공하기 위하여 이중화된 각 프로세서 보드 각각에 스위치 허브(Switched HUB)를 구비하고, 주변 보드들 각각에 랜(LAN) 포트를 할당하여 ATM 교환기 내부 시그널링을 위한 TCP/IP 경로를 제공한다.The main processor board 400 is responsible for the central control of each peripheral board in the ATM switch. It uses the TCP / IP communication protocol as a signaling for central control, and has a switched hub on each of the redundant processor boards and a LAN on each of the peripheral boards to provide the TCP / IP protocol base. Allocate a port to provide a TCP / IP path for internal signaling in an ATM exchange.
또한, 상기 허브(HUB)에서 일부 남는 랜 포트를 이용하여 이중화된 메인 프로세서 보드(400) 내부의 허브 사이를 연결하여 이중화된 프로세서 보드(400) 사이의 시그널링 경로로 사용하고, 보드 전면판에 랜 포트를 할당하여 프로세서 보드를 통하여 프로세서 보드뿐만 아니라, ATM 교환기 내부의 전 보드들에 대한 모니터링,디버깅, 소프트웨어 다운로딩(Software Downloading)이 가능하도록 한다.In addition, by using the remaining LAN port in the hub (HUB) is connected between the hub in the redundant main processor board 400 to use as a signaling path between the redundant processor board 400, LAN on the board front panel Allocating ports allows the processor board to monitor, debug and software download not only the processor board but all the boards inside the ATM switch.
뿐만 아니라, 남는 포트중의 일부를 외부 랜 접속용 포트로 할당하여 원격에서 ATM 교환기 내부의 각 보드들에 대한 모니터링, 디버깅, 소프트웨어 다운로딩이 가능하도록 한다.In addition, some of the remaining ports are allocated as ports for external LAN access, allowing remote monitoring, debugging, and software downloading of each board inside the ATM switch.
한편, 주변 보드는 메인 프로세서로부터 별도로 보내지는 랜 포트 선택 신호를 이용하여 메인 프로세서와 통신할 랜 포트를 선택한다.Meanwhile, the peripheral board selects a LAN port to communicate with the main processor by using a LAN port selection signal sent separately from the main processor.
상기 클럭 보드(300)는 상기 라인 정합 보드(200)가 PDH(T1, E1, T3 등) 망과 연결되는 경우를 위하여 외부 디지털 클럭 공급 장치(예를 들어, DOTS)로부터 2.048MHz 동기용 기준 클럭을 이중으로 수신하고 선택하는 회로, PDH 망과 연결된 라인 정합 보드에서 추출된 PDH 망으로부터의 동기용 기준 클럭을 이중으로 수신하고 선택하는 회로 및 내부 디지털 PLL(Phase Locked Loop) 회로를 구비하여 ATM 교환기용 시스템 클럭(19.44MHz) 등을 발생시켜 각 라인 카드에 이중화하여 공통적으로 공급한다.The clock board 300 is a 2.048 MHz synchronization reference clock from an external digital clock supply device (eg, DOTS) for the case where the line matching board 200 is connected to a PDH (T1, E1, T3, etc.) network. ATM exchange with dual circuit receiving and selecting circuit, dual circuit receiving and selecting synchronization reference clock from PDH network extracted from line matching board connected with PDH network, and internal digital phase locked loop (PLL) circuit It generates a system clock (19.44MHz) and the like, and supplies it to each line card in common.
상기한 각 라인 카드는 이중화된 클럭을 감시하고 이중에서 정상인 클럭 중의 하나를 선택하여 외부 전송을 위한 데이터 송신 클럭으로 사용한다.Each of the above line cards monitors the duplicated clocks and selects one of the normal clocks to use as a data transmission clock for external transmission.
또한, 클럭 보드(300)는 외부 동기용 기준 클럭으로 2.048MHz 동기용 외부 기준 클럭과 라인 정합 보드(200)에서 추출된 동기용 기준 클럭중의 하나를 선택하여 동기용 기준 클럭으로 사용할 수 있도록 한다.In addition, the clock board 300 selects one of a 2.048 MHz synchronization external reference clock and a synchronization reference clock extracted from the line matching board 200 as an external synchronization reference clock to use as a synchronization reference clock. .
또한, ATM 교환기의 클럭을 외부에 종속으로 운용할 수 있는 클럭 종속 모드와, ATM 교환기의 클럭을 독립적으로 운용할 수 있는 클럭 독립 모드 선택 기능을구비한다.In addition, a clock slave mode capable of operating the clock of an ATM switch externally and a clock independent mode selection function capable of independently operating the clock of an ATM exchange are provided.
여기서, 상기 클럭 독립 모드로 선택하여 운용시 클럭 보드내의 OVCXO(Ovenized Voltage Controlled X-tal Oscillator)를 이용하여 고안정도의 클럭을 시스템 내부의 각 라인 정합 보드에 공급할 수 있어 클럭 보드가 없는 경우 보다 시스템을 안정적으로 동작시킬 수 있다.In this case, the clock independent mode can be supplied to each line matching board in the system by using an OVCXO (Ovenized Voltage Controlled X-tal Oscillator) in the clock board during operation. Can operate stably.
한편, 상기한 바와 같은 ATM 교환기 내부를 구성하는 방법으로는,On the other hand, as a method of constructing the inside of the ATM exchange as described above,
먼저, 교환기 내부의 시그널링을 위해서 랜(LAN)으로 내부 IPC 경로를 구성함으로써, 이미 보편화되어 신뢰성이 확보된 TCP/IP 통신 프로토콜을 사용할 수 있도록 한다. 즉, 이중화된 각각의 프로세서 보드에 스위치 허브(Switched HUB)를 구비하여 시스템내 각 보드간을 랜 포트를 배정하여 원격에서 시스템 내부의 각 보드에 액세스가 가능하도록 한다.First, by configuring the internal IPC path to the LAN (LAN) for signaling inside the exchange, it is possible to use the TCP / IP communication protocol that has already been popularized and reliable. That is, switched hubs are provided on each of the redundant processor boards to allocate LAN ports between boards in the system so that each board in the system can be accessed remotely.
다음으로, 스위치 패브릭 보드 이중화 방법으로 이중화된 스위치 패브릭 보드와 라인 정합 보드 사이를 점 대 점으로 별도의 글루 로직(Glue Logic) 없이 직접 연결하여 라인카드에서 이중화된 스위치 패브릭 출력 데이터를 선택하도록 함으로써, 고속의 데이터 송수신을 위한 타임 마진 확보가 용이하도록 한다.Next, the switch fabric board redundancy method connects the redundant switch fabric boards and the line matching boards directly to each other without point glue to select redundant switch fabric output data from the line card. It is easy to secure time margin for high-speed data transmission and reception.
다음으로, 클럭 보드를 별도로 구비하여 PDH 망과의 접속시 클럭 동기를 유지할 수 있도록 한다.Next, a clock board is separately provided to maintain clock synchronization when connected to the PDH network.
상기와 같은 본 발명에 따른 ATM 교환기 내부 구성 장치 및 방법을 정리하면 아래와 같다.A summary of the internal device and method of the ATM switch according to the present invention as described above is as follows.
먼저, 본 발명에 의한 ATM 교환기 내부 구성 장치는 ATM 교환기에서 스위치패브릭 보드, 라인 정합 보드, 메인 프로세서 보드 및 클럭 분배 보드로 구성한다.First, the internal configuration of an ATM switch according to the present invention includes a switch fabric board, a line matching board, a main processor board, and a clock distribution board in an ATM switch.
여기서, 상기 스위치 패브릭 보드와 라인 정합 보드 사이의 Ingress, Egress 경로를 점 대 점 방식으로 연결하여, 상기 Ingress 경로에 대하여는 라인 정합 보드에서 이중화된 각각의 스위치 패브릭 보드로 데이터를 각각 송신하여 스위치 패브릭 보드에 항상 ATM 셀이 입력되도록 하며, 상기 Egress 경로에 대하여는 이중화된 각각의 스위치 패브릭 보드에서 출력되는 데이터를 라인 정합 보드에서 선택할 수 있도록 하며, 또한 상기 라인 정합 보드에서는 Egress 데이터에 대한 패리티 체크 결과, 이중화된 각각의 스위치 패브릭 보드에서 별도로 보내주는 경보 신호 및 외부의 소프트웨어 제어 신호에 의해 이중화된 각각의 스위치 패브릭 보드에서 출력되는 Egress 데이터를 선택할 수 있도록 한다.Here, the ingress and egress paths between the switch fabric board and the line matching board are connected in a point-to-point manner, and the data is transmitted from the line matching board to each of the redundant switch fabric boards with respect to the ingress path. ATM cells are always input to the network, and the data matching output from each redundant switch fabric board can be selected from the line matching board for the egress path, and the parity check result of the egress data is duplicated in the line matching board. It allows you to select the egress data output from each switch fabric board that is duplicated by an alarm signal and an external software control signal sent separately from each switch fabric board.
또한, 상기 메인 프로세서 보드와 주변 보드(스위치 보드, 라인 정합 보드, 클럭 분배 보드)들간의 내부 IPC를 위하여, 이중화된 메인 프로세서 각각에 스위치 허브를 장치하여 각 스위치 허브에서 각각의 주변 보드에 랜 포트를 각각 할당하고, 상기 메인 프로세서 보드에서 별도의 랜 포트 선택 신호를 주변 보드에 공통으로 제공하여 주변 보드에서 TCP/IP 통신 경로를 할 수 있도록 한다.In addition, for the internal IPC between the main processor board and the peripheral boards (switch board, line matching board, clock distribution board), a switch hub is provided on each of the redundant main processors so that each LAN has a LAN port on each peripheral board Respectively, and provide a separate LAN port selection signal in common to the peripheral board in the main processor board to enable a TCP / IP communication path in the peripheral board.
또한, 상기 클럭 보드와 라인 정합 보드간을 점 대 다중점 클럭 분배 방식으로 접속하되, 점 대 다중점 분배선을 2개로 하여 이중화시키고 라인 정합 보드에서 클럭을 감시하여 정상의 분배 클럭을 선택할 수 있도록 한다.In addition, the clock board and the line matching board are connected in a point-to-multipoint clock distribution method, but the point-to-multipoint distribution line is doubled so that it is possible to monitor the clock on the line matching board so that the normal distribution clock can be selected. do.
또한, ATM 교환기에 PDH 계열의 라인 정합 보드가 장착되는 경우를 대비하여, PDH 계열 망과의 클럭 동기를 위하여 클럭 보드에 외부 기준 클럭 수신 및 선택 회로, PLL 회로를 구비하여 PDH 계열 망과 동기된 클럭을 각 라인 카드에 분배하도록 한다.In addition, in case the PDH series line matching board is installed in the ATM switch, the clock board is provided with an external reference clock reception and selection circuit and a PLL circuit to synchronize with the PDH series network. Distribute the clock to each line card.
본 발명의 상세한 설명에서는 ATM 교환기 내부 구성 장치 및 방법에 대한 구체적인 실시 예에 대하여 설명하도록 하지만, 본 발명은 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능하다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며, 후술되는 특허청구범위뿐 아니라 이 특허 청구의 범위와 균등한 것들에 의해 정해져야 한다.In the detailed description of the present invention, specific embodiments of the internal device and method of the ATM exchanger will be described, but the present invention can be modified in various ways without departing from the scope of the present invention. Therefore, the scope of the present invention should not be limited to the described embodiments, but should be determined not only by the claims below but also by the equivalents of the claims.
이상에서 상술한 본 발명 "ATM 교환기 내부 구성 장치 및 방법"에 따르면, ATM 교환기 및 CDMA2000 1x 시스템 등의 이동통신 시스템내의 ATM 교환기에 적용할 수 있는 ATM 교환기 내부 구성 장치 및 방법에 있어서, 교환기 내부의 시그널링을 위해서 랜(LAN)으로 내부 IPC 경로를 구성함으로써, 이미 보편화된 TCP/IP 통신 프로토콜을 사용할 수 있도록 하여 신뢰성을 높일 수 있으며, 다른 IPC 방식(예를 들어, ATM 셀 버스, Modified HDLS) 보다 가격이 저렴하고 개발이 용이한 이점을 가진다.According to the present invention "ATM switch internal configuration device and method" described above, in the ATM switch internal configuration device and method that can be applied to an ATM switch in a mobile communication system, such as ATM switch and CDMA2000 1x system, By configuring the internal IPC path to the LAN for signaling, it is possible to use the already popular TCP / IP communication protocols, thereby increasing reliability, and compared to other IPC methods (for example, ATM cell bus, Modified HDLS). It has the advantages of low cost and easy development.
또한, 스위치 패브릭 보드 이중화 방법으로 이중화된 스위치 패브릭 보드와 라인 정합 보드 사이를 점 대 점으로 별도의 글루 로직(Glue Logic) 없이 직접 연결하여 라인 정합 보드에서 이중화된 스위치 패브릭 출력 데이터를 선택하도록 함으로써, 데이터 송수신을 위한 타임 마진 확보가 용이하고 간단하게 이중화를 구현할 수 있는 이점을 가진다.In addition, the switch fabric board redundancy method allows a point-to-point, direct connection between the redundant switch fabric board and the line matching board without any glue logic to select the redundant switch fabric output data from the line matching board. It is easy to secure time margin for data transmission and reception, and there is an advantage of simply implementing redundancy.
또한, 클럭 보드를 별도로 구비하여 PDH 망과의 접속시 클럭 동기를 쉽게 유지 할 수 있고, 클럭 보드 내부에 구비된 디지털 PLL(Phase Locked Loop)을 위한 고안정도 크리스탈 오실레이터(Ovenized Voltage Controlled X-tal Oscillator)를 이용하여 독립 동기시에도 고안정도의 클럭을 시스템 내부의 각 라인 정합 보드에 공급할 수 있어 시스템을 보다 안정적으로 동작시킬 수 있는 이점을 가진다.In addition, a separate clock board can be used to easily maintain clock synchronization when connected to the PDH network.Ovenized Voltage Controlled X-tal Oscillator for Digital PLL (Phase Locked Loop) ) Can supply the clock of the design level to each line matching board in the system even during independent synchronization, which makes it possible to operate the system more stably.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020077041A KR20040049181A (en) | 2002-12-05 | 2002-12-05 | Apparatus and Method for inner configuration of ATM exchange terminal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020077041A KR20040049181A (en) | 2002-12-05 | 2002-12-05 | Apparatus and Method for inner configuration of ATM exchange terminal |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20040049181A true KR20040049181A (en) | 2004-06-11 |
Family
ID=37343684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020020077041A KR20040049181A (en) | 2002-12-05 | 2002-12-05 | Apparatus and Method for inner configuration of ATM exchange terminal |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20040049181A (en) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09205438A (en) * | 1996-01-26 | 1997-08-05 | Fujitsu Ltd | Line interface device in atm switchboard station |
JPH1065703A (en) * | 1996-08-26 | 1998-03-06 | Fujitsu Ltd | Atm exchanging device |
KR0150367B1 (en) * | 1995-12-19 | 1998-11-02 | 양승택 | Full combining type atm switching apparatus |
JPH11275114A (en) * | 1998-03-20 | 1999-10-08 | Nec Corp | Atm communications equipment |
KR20010089015A (en) * | 2000-03-20 | 2001-09-29 | 윤종용 | Apparatus and method for transmitting data packet in packet switch system |
KR100314217B1 (en) * | 1999-12-23 | 2001-11-15 | 박종섭 | Apparatus interfacing line for routing ATM cell of AAL2 type in ATM switch |
KR20020054250A (en) * | 2000-12-27 | 2002-07-06 | 오길록 | Duplication system of line interface apparatus and ATM switch apparatus |
KR20040024254A (en) * | 2002-09-13 | 2004-03-20 | 주식회사 현대시스콤 | Interface device between swiching fabric card and line card using lvds in large capacity atm router |
-
2002
- 2002-12-05 KR KR1020020077041A patent/KR20040049181A/en not_active Application Discontinuation
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0150367B1 (en) * | 1995-12-19 | 1998-11-02 | 양승택 | Full combining type atm switching apparatus |
JPH09205438A (en) * | 1996-01-26 | 1997-08-05 | Fujitsu Ltd | Line interface device in atm switchboard station |
JPH1065703A (en) * | 1996-08-26 | 1998-03-06 | Fujitsu Ltd | Atm exchanging device |
JPH11275114A (en) * | 1998-03-20 | 1999-10-08 | Nec Corp | Atm communications equipment |
KR100314217B1 (en) * | 1999-12-23 | 2001-11-15 | 박종섭 | Apparatus interfacing line for routing ATM cell of AAL2 type in ATM switch |
KR20010089015A (en) * | 2000-03-20 | 2001-09-29 | 윤종용 | Apparatus and method for transmitting data packet in packet switch system |
KR20020054250A (en) * | 2000-12-27 | 2002-07-06 | 오길록 | Duplication system of line interface apparatus and ATM switch apparatus |
KR20040024254A (en) * | 2002-09-13 | 2004-03-20 | 주식회사 현대시스콤 | Interface device between swiching fabric card and line card using lvds in large capacity atm router |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6816818B2 (en) | Method, clock generator module and receiver module for synchronizing a receiver module | |
US8687520B2 (en) | Cluster coupler unit and method for synchronizing a plurality of clusters in a time-triggered network | |
EP2524468B1 (en) | Method for switching master/slave timing in a 1000base-t link without traffic disruption | |
MXPA04004404A (en) | Multiple dataport clock synchronization. | |
US7706259B2 (en) | Method for implementing redundant structure of ATCA (advanced telecom computing architecture) system via base interface and the ATCA system for use in the same | |
US7411947B2 (en) | Storage system, computer system and interface module | |
JP2005533404A (en) | Method and apparatus for clock generation using reference signal selection | |
US8321715B2 (en) | Communication apparatus having clock interface | |
KR20040049181A (en) | Apparatus and Method for inner configuration of ATM exchange terminal | |
US6925575B2 (en) | Selectable clocking synchronization of a parallel-to-serial converter and memory | |
JPH04287458A (en) | Transmission rate control system for serial interface | |
KR100440571B1 (en) | A system for clock synchronization between switch boards with redundancy and line boards | |
KR100328757B1 (en) | A error preventing device of clock signal with switchover for transmission system | |
KR100440572B1 (en) | A system for clock synchronization between switch boards with redundancy and line boards | |
KR100234135B1 (en) | Main clock generation circuit for network synchronizing in atm switching system | |
KR100487561B1 (en) | Apparatus and Therefor Controlling Method for Duplicating Network Block In Synchronous Transmission System | |
KR0126856B1 (en) | An apparatus for selecting the input reference clock to synchronge | |
JPH03195144A (en) | Clock synchronizing device for ring type local area network | |
KR100257713B1 (en) | Sync. cluck dispensing device for atm-lan exchange | |
KR100315689B1 (en) | Tdm-bus sharing apparatus | |
KR100322344B1 (en) | DSLAM motive clock cutting circuit of ADSL | |
JP4423402B2 (en) | Redundant transmission device | |
JP2000106565A (en) | Network synchronization and non-hit clock switching system in bus connection extension system | |
US7468991B2 (en) | Methods and devices for synchronizing the timing of logic cards in a packet switching system without data loss | |
JPH0447823A (en) | High-order group synchronous transmission system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |