KR20040000626A - Device for Detecting Arc Fault - Google Patents

Device for Detecting Arc Fault Download PDF

Info

Publication number
KR20040000626A
KR20040000626A KR1020020035133A KR20020035133A KR20040000626A KR 20040000626 A KR20040000626 A KR 20040000626A KR 1020020035133 A KR1020020035133 A KR 1020020035133A KR 20020035133 A KR20020035133 A KR 20020035133A KR 20040000626 A KR20040000626 A KR 20040000626A
Authority
KR
South Korea
Prior art keywords
signal
arc
voltage
output
npn transistor
Prior art date
Application number
KR1020020035133A
Other languages
Korean (ko)
Other versions
KR100524540B1 (en
Inventor
김찬
전의석
김천연
김동섭
고정명
Original Assignee
휴먼엘텍 주식회사
김천연
주식회사 모빌일렉트론
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 휴먼엘텍 주식회사, 김천연, 주식회사 모빌일렉트론 filed Critical 휴먼엘텍 주식회사
Priority to KR10-2002-0035133A priority Critical patent/KR100524540B1/en
Publication of KR20040000626A publication Critical patent/KR20040000626A/en
Application granted granted Critical
Publication of KR100524540B1 publication Critical patent/KR100524540B1/en

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B07SEPARATING SOLIDS FROM SOLIDS; SORTING
    • B07BSEPARATING SOLIDS FROM SOLIDS BY SIEVING, SCREENING, SIFTING OR BY USING GAS CURRENTS; SEPARATING BY OTHER DRY METHODS APPLICABLE TO BULK MATERIAL, e.g. LOOSE ARTICLES FIT TO BE HANDLED LIKE BULK MATERIAL
    • B07B1/00Sieving, screening, sifting, or sorting solid materials using networks, gratings, grids, or the like
    • B07B1/28Moving screens not otherwise provided for, e.g. swinging, reciprocating, rocking, tilting or wobbling screens
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B07SEPARATING SOLIDS FROM SOLIDS; SORTING
    • B07BSEPARATING SOLIDS FROM SOLIDS BY SIEVING, SCREENING, SIFTING OR BY USING GAS CURRENTS; SEPARATING BY OTHER DRY METHODS APPLICABLE TO BULK MATERIAL, e.g. LOOSE ARTICLES FIT TO BE HANDLED LIKE BULK MATERIAL
    • B07B1/00Sieving, screening, sifting, or sorting solid materials using networks, gratings, grids, or the like
    • B07B1/46Constructional details of screens in general; Cleaning or heating of screens
    • B07B1/4609Constructional details of screens in general; Cleaning or heating of screens constructional details of screening surfaces or meshes
    • B07B1/4663Multi-layer screening surfaces

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

PURPOSE: An arc fault detecting apparatus is provided to be capable of differentiating the first signal due to a dimmer, the second signal generated when operating an electric instrument, and an arc signal from each other. CONSTITUTION: An arc fault detecting apparatus is provided with a current detection unit(1000) for generating a signal in proportion to the current variation of a conductive wire, a signal transforming unit(1002) for passing predetermined frequency band alone, a filter part(1004) for filtering a high frequency band signal alone, and an abnormal signal detection unit(1006) for generating an abnormal detecting signal after deciding whether the signal supplied from the filter is larger than the first reference voltage, or not. The arc fault detecting apparatus further includes a pulse generation unit(1008) for transforming the abnormal detecting signal into a normalized pulse type, an arc check unit(1010) for generating an arc detecting signal after checking whether arc is generated, or not, and a circuit breaker unit(1012) for breaking the conductive wire when the arc detecting signal is generated.

Description

아크 결함 검출 장치{Device for Detecting Arc Fault}Arc fault detection device {Device for Detecting Arc Fault}

본 발명은 배전 시스템에 있어서, 아크 결함을 검출하는 아크 결함 검출 장치에 관한 것으로서, 더욱 상세하게는 화재를 유발하는 유해한 아크와 아크로 오인되는 경우가 많은 전기 기기의 기동 시 발생하는 전압 및 조광기의 동작 시 발생하는 전압을 효과적으로 구별할 수 있는 아크 결함 검출 장치에 관한 것이다..BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an arc defect detecting apparatus for detecting arc defects in a power distribution system. More particularly, the operation of a voltage and a dimmer generated at the start of an electric device which is often mistaken for harmful arcs causing arcs and arcs The present invention relates to an arc defect detection device capable of effectively distinguishing a voltage generated at a time.

도시, 산업 또는 상업 지대와 같은 특정 지역의 배전반에는 일반적으로 600 볼트 또는 그 이하의 저전압 네트워크가 사용된다. 특히, 상기 네트워크의 케이블은 지하에 매설되어 있는데, 일반적으로 한 지점 이상에서 유입되도록 설계된다. 상기와 같은 케이블은 열적인 열화(Thermal degradation), 노화, 습기 또는 쥐나 다람쥐 등의 동물에 의한 손상 등 다양한 원인에 의한 결함이 발생할 수 있다. 상기와 같은 원인으로부터 네트워크를 보호하기 위하여 차단기(Circuit breaker)를 구비하는데, 결함이 발생한 케이블을 절연시키고 네트워크의 장애를 최소화하기 위하여 퓨즈(Fuse) 같이 케이블을 단절시킬 수 있는 단절 장치가 케이블 양단에 요구된다. 상기 케이블 단절 장치는 고전압, 저 임피던스(Impedance) 결함과 같이 상간(Phase-to-phase) 결함에 안전하게 작용할 수 있는 장치이다.Switchboards in certain areas, such as urban, industrial or commercial areas, typically use low voltage networks of 600 volts or less. In particular, the cables of the network are buried underground and are generally designed to be introduced at more than one point. Such a cable may cause defects due to various causes such as thermal degradation, aging, moisture, or damage by animals such as mice or squirrels. A circuit breaker is provided to protect the network from the above-mentioned causes. A disconnect device that can disconnect the cable such as a fuse to insulate the faulty cable and minimize the failure of the network is provided at both ends of the cable. Required. The cable disconnection device is a device capable of safely acting on phase-to-phase defects such as high voltage and low impedance defects.

일반적으로 화재나 감전 사고 예방을 위해서 가정에서는 배선용 차단기와 누전 차단기를 사용한다. 배선용 차단기는 전선을 보호하기 위한 목적에 사용되는 것으로, 첫째는 부하(Load)를 사용하는 중에 전류가 정격 이상으로 초과 사용하였을경우에, 차단기 내부에 흐르는 전류는 정상 전류보다 높은 전류가 흐르므로 열이 발생하게 되고, 이 열에 의하여 내부의 바이메탈(Bimetal)이 만곡되어 전기 기구의 동작을 차단시킨다. 둘째는, 부하 측에서 전동 공구나 다른 금속 물건에 의하여 상간에 단락이 발생하는 경우로서, 이 경우에는 순간적으로 고전류가 발생하기 때문에 바이메탈이 열을 받아 전기 기구가 동작되기 전에 내부의 자석을 동작시키고, 상기 전기 기구의 동작을 차단시킨다. 상기와 같은 고전류는 많은 자기장을 발생시키게 되고, 그에 따라 전기 기구 내부의 자석이 동작되는 것이다. 누전 차단기의 경우에는 상기와 같은 배선용 차단기의 기능뿐만 아니라, 사용자가 전기 기기를 사용하는 중에 감전되었을 때, 이를 회로적으로 감지하여 전원을 차단함으로써 사용자를 보호하는 기능을 구비한다.Generally, wiring breakers and earth leakage breakers are used at home to prevent fire or electric shock. The circuit breaker is used for the purpose of protecting the electric wire. Firstly, when the current exceeds the rated value while the load is in use, the current flowing inside the breaker flows higher than the normal current. This occurs, and the heat causes the internal bimetal to bend to block the operation of the electric appliance. The second case is a short circuit between phases caused by a power tool or other metal object on the load side. In this case, since high current is generated instantaneously, the bimetal is heated to operate the magnet inside before the electric appliance is operated. , To block the operation of the electric appliance. Such a high current generates a lot of magnetic fields, and the magnet inside the electric appliance is operated accordingly. In the case of the circuit breaker, the circuit breaker has a function of protecting the user by detecting a circuit and shutting off the power when the user is shocked while using the electric device.

미국의 경우는, 배전반에 배선용 차단기(Miniature Circuit Breaker)를 사용하고 사용자의 손이 직접적으로 접촉되는 콘센트(Consent)에는 접지 결함 보호용 차단기(Ground Fault Circuit Interrupter: GFCI)를 사용하도록 되어 있다. 상기 접지 결함 보호용 차단기(GFCI)는 일종의 누전 차단기로서 고감도의 누전 감지 기능을 갖고 있으며, 습기나 물기가 많은 부엌, 욕실, 주차장, 또는 지하실 등의 장소에 무조건 사용하도록 의무화되었다.In the United States, a Miniature Circuit Breaker is used for the switchboard and a Ground Fault Circuit Interrupter (GFCI) is used for the outlet where the user's hand directly contacts. The ground fault protection circuit breaker (GFCI) is a kind of ground fault breaker, has a high sensitivity ground fault detection function, and is mandatory to be used in places such as a kitchen, a bathroom, a parking lot, or a basement with a lot of moisture or moisture.

상기와 같은 배선용 차단기와 누전 차단기가 설치되어 있음에도 불구하고, 전 세계적으로 매년 많은 화재가 발생하고 있는데, 이는 상기와 같은 상간 결함보다는 접지에 대한 아크형 결함(Arcing type fault)이 보다 빈번하게 발생하기 때문이다. 이러한 아크 결함은 저전류 및 고임피던스이고, 차단기의 열적문턱값(Thermal threshold) 이하의 평균 실효값(Root Mean Square: RMS)을 갖는 전류를 발생시키기 때문에 케이블 단절 장치가 결함에 반응하지 않게 되고, 그에 따라 화재가 발생하는 경우가 많아진다.Despite the installation of circuit breakers and earth leakage breakers as described above, many fires occur worldwide every year, which causes arcing type faults to ground more frequently than the above phase faults. Because. These arc faults are low current and high impedance and cause the cable disconnect device to not respond to the fault because it generates a current with a root mean square (RMS) below the thermal threshold of the breaker, As a result, fires often occur.

그럼에도 불구하고, 상기 아크 결함은 고온으로 발생하기 때문에 매우 위험한데, 아크 결함이 접지를 통하여 충분한 누설 전류를 발생시키는 경우에만 접지 결함 보호용 차단기(GFCI)에 의해 검출될 수 있다. 게다가, 아크에 의한 전류가 차단기의 열적/자기적 구조의 파라미터(Parameter)를 초과하는 경우에 차단기가 동작되기 때문에, 아크 결함을 차단할 수 있는 아크 결함 보호용 차단기(AFCI)는 필수적으로 요구되고 있다.특히, 미국 가전 제품 안전 위원회(Consumer Product Safety Commission: CPSC)에서는 1997년 발생한 화재 중에서 40 %가 아크 결함에 의한 것으로 판정하였다. 그에 따라, 미국 내선 규정(National Electric Code: NEC)에서는 아크 결함 보호용 차단기(Arc Fault Circuit Interrupter: AFCI)를 2002년 1월부터 가정에서 사용하도록 의무화하였다.Nevertheless, the arc fault is very dangerous because it occurs at high temperatures, which can only be detected by the ground fault protection circuit breaker (GFCI) if the arc fault generates a sufficient leakage current through the ground. In addition, since the breaker is operated when the current caused by the arc exceeds the thermal / magnetic structure parameter of the breaker, an arc fault protection circuit breaker (AFCI) capable of blocking the arc fault is required. In particular, the Consumer Product Safety Commission (CPSC) determined that 40% of fires in 1997 were due to arc failure. Accordingly, the National Electric Code (NEC) mandated the use of the Arc Fault Circuit Interrupter (AFCI) in homes since January 2002.

아크 결함이 발생하는 원인은 예컨대, 노화, 절연 및 배선 파괴, 과사용 또는 과전류에 의한 기계적 및 전기적 스트레스, 연결 결함 및 절연과 배선에 대한 과도한 기계적 손상 등 매우 다양하다. 일반적으로, 주거용 건물 또는 상업용 건물에서 발생하는 아크 결함은 세 가지로 분류할 수 있다.The causes of arc defects vary greatly, for example, mechanical and electrical stress caused by aging, insulation and wiring breakdown, overuse or overcurrent, connection defects and excessive mechanical damage to insulation and wiring. In general, arc faults occurring in residential or commercial buildings can be classified into three categories.

첫째는, 부하와 직렬로 연결된 도전선 사이에서 발생하는 직렬 아크(접촉 아크)로서, 직렬 아크가 발생한 경우를 도 1에 도시하였다. 도 1을 참조하면, 케이블(10)을 구성하는 도전선(14, 16)은 절연체(12)로 분리되고 둘러싸여 있어서절연된다. 도 1에서 상부 도전선(14)은 소정 부분이 파열되어 직렬 갭(18)이 발생하였다. 상기 상태에서 아크가 발생하면 케이블에 국부적으로 많은 열이 발생하고, 아크 발생 지점에 인접한 절연체(19)가 파열되거나 탄화(Carbonized)될 정도로 열이 계속 발생하면 화재가 발생하게 된다. 상기와 같은 직렬 아크는 부하에 의하여 아크에 흐르는 전류의 크기가 조절된다. 둘째는, 도전선 사이에서 발생하는 병렬 아크(라인 아크)로서 병렬 아크가 발생한 경우를 도 2에 도시하였다. 도 2를 참조하면, 케이블(20) 내부의 도전선(24, 26)은 외부 절연체(22)로 둘러싸이고, 내부 절연체(28)에 의하여 절연되어 있다. 상기 내부 절연체(28)가 열화되거나 손상이 발생하면(21) 상부 도전선(24)과 하부 도전선(26) 사이에 아크 결함(23)이 발생하게 된다. 상기 내부 절연체의 열화 또는 손상은 과도한 직사광선의 노출과 같이 배선 시스템에 영향을 주는 번개에 의하여 탄화됨으로써 나타날 수도 있고, 의자 등의 가구류에 눌려 케이블 확장 코드 부분이 절단되는 기계적 작용에 의하여 발생할 수 도 있다.First, as a series arc (contact arc) generated between a conductive line connected in series with a load, a case where a series arc occurs is shown in FIG. Referring to FIG. 1, the conductive wires 14 and 16 constituting the cable 10 are separated and surrounded by an insulator 12 to be insulated. In FIG. 1, a portion of the upper conductive line 14 is ruptured to generate a series gap 18. In this state, if an arc occurs, a lot of heat is generated locally in the cable, and if heat continues to generate enough to rupture or carbonize the insulator 19 adjacent to the arc generating point, a fire occurs. In the series arc as described above, the magnitude of the current flowing in the arc is controlled by the load. Second, a case where parallel arcs occur as parallel arcs (line arcs) generated between conductive lines is shown in FIG. 2. Referring to FIG. 2, the conductive lines 24 and 26 in the cable 20 are surrounded by the outer insulator 22 and insulated by the inner insulator 28. If the internal insulator 28 is degraded or damaged 21, an arc defect 23 may occur between the upper conductive line 24 and the lower conductive line 26. The deterioration or damage of the internal insulation may be caused by carbonization by lightning that affects the wiring system, such as exposure to excessive direct sunlight, or may be caused by mechanical action of the cable extension cord being cut by furniture such as chairs. .

셋째는, 도전선과 접지 사이에서 발생하는 접지 아크로서 접지 아크가 발생하는 경우를 도 3에 도시하였다. 도 3을 참조하면, 상기 병렬 아크와 같이 도전선(34, 36)을 보호하고 있는 케이블(30)의 절연체(38)가 파손되어 상기 파손된 부분(39)을 통하여 도전선(36)이 접지되는 경우에 접지 아크가 발생한다.Third, a case where a ground arc occurs as a ground arc generated between the conductive line and the ground is shown in FIG. Referring to FIG. 3, the insulator 38 of the cable 30, which protects the conductive lines 34 and 36, such as the parallel arc, is broken so that the conductive line 36 is grounded through the broken portion 39. Ground arc occurs.

특히, 병렬 아크와 접지 아크는 부하와 병렬로 발생하기 때문에, 아크에 흐르는 전류는 전원의 임피던스에 의해 변화된다.In particular, since the parallel arc and the ground arc occur in parallel with the load, the current flowing in the arc is changed by the impedance of the power supply.

상기와 같이 케이블의 열화 현상이 장시간 지속되면 케이블의 탄화로 인하여피복이 손상되고, 아크 전류에 의한 주울 열이 발생하여 상기 케이블은 더욱 열화된다. 이 때, 발생되는 주울열 J = (아크 전류)2 시간이 되고 그에 따라 케이블의 탄화로 인한 아크가 발생하게 된다.As described above, if the degradation of the cable continues for a long time, the coating is damaged due to carbonization of the cable, and Joule heat is generated by the arc current, thereby further deteriorating the cable. Joule heat generated at this time J = (arc current) 2 The time goes by and an arc is generated due to the carbonization of the cable.

도 4에는 저항 부하일 때의 정상 전류와 아크 전류의 파형도를 도시하였다. 도 4를 참조하면, 아크가 발생한 경우의 아크 전류(42)가 정현파로 나타나지 않고 위상이 변화하는 지점에서 왜곡되는 것을 볼 수 있다.4 shows a waveform diagram of the steady current and the arc current when the resistive load is used. Referring to FIG. 4, it can be seen that the arc current 42 in the case where an arc is generated is distorted at the point where the phase changes rather than a sinusoidal wave.

도 5는 저항 부하일 때의 직렬 아크 전압 및 직렬 아크 전류 파형을 도시한 것으로서, 아크 전류(52)가 왜곡됨에 따라 직렬 아크 전압(51) 또한 왜곡되는 것을 볼 수 있다.FIG. 5 shows the series arc voltage and series arc current waveforms when the resistive load is shown, and as the arc current 52 is distorted, the series arc voltage 51 is also distorted.

도 6은 아크 전류에 의한 라인간 교류 전압이 왜곡되는 것을 도시한 것이다. 도 6을 참조하면, 아크 전류(62)가 불연속적으로 발생함으로써 라인 전압(61)의 실효치(RMS)가 감소되고, 상대적으로 주울열은 증가하게 된다. 아크 신호는 라인 전압에 중첩되게 되는데, 주파수 스펙트럼 분석기를 이용하여 아크 전류를 분석해보면, 파형 내부의 고조파 또는 오버톤(Overtone)은 기가(Giga) Hz 까지 주파수가 확장된다.FIG. 6 illustrates that the line-to-line AC voltage caused by the arc current is distorted. Referring to FIG. 6, since the arc current 62 is discontinuously generated, the RMS value of the line voltage 61 is decreased, and the Joule heat is relatively increased. The arc signal is superimposed on the line voltage. When analyzing the arc current using a frequency spectrum analyzer, the harmonics or overtones in the waveform extend in frequency up to Giga Hz.

아크 결함을 검출하여 이를 차단하는데 있어서 가장 큰 문제점은 실제로 아크 결함이 발생하지 않은 경우에도, 아크 결함 보호용 차단기(AFCI)에서 아크 결함으로 판정하는 오동작을 일으켜서 차단기로 하여금 전원으로부터 배선 시스템을 차단시키는데 있다. 이러한 현상은 아크 전류와 아크 전압이 일반적으로 정현파가 아니며, 아크의 종류에 따라 여러 가지 형태의 전압 및 전류 파형을 보여주는 데에서 발생하는데, 아크 전압과 아크 전류는 가정용 선풍기, 또는 드라이기 등의 전기 모터를 이용하는 가전 제품 등의 각종 전기 기기를 기동하는 경우에 발생하는 펄스와 유사한 특성을 가지고 있기 때문이다.The biggest problem in detecting and blocking an arc fault is that the arc fault protection circuit breaker (AFCI) causes the malfunction of the arc fault protection circuit breaker (AFCI) to disconnect the wiring system from the power supply even when the arc fault does not actually occur. . This phenomenon occurs when arc current and arc voltage are not generally sinusoidal, and show various types of voltage and current waveforms depending on the type of arc. The arc voltage and arc current are electric motors such as electric fans or dryers. It is because it has the characteristic similar to the pulse which generate | occur | produces when starting various electrical apparatuses, such as household appliances which use.

도 7은 저항 부하 경우의 출력 전압 파형을 도시한 것이고, 도 8은 아크가 발생하는 경우의 출력 전압 파형을 도시한 것이며, 도 9는 전기 제품을 구동하는 경우의 출력 전압 파형을 도시한 것이다. 60 Hz 주파수의 전원의 경우에, 정상적인 부하에서는 1/60 초마다 출력 전압이 펄스 형태로 검출되고(도 7), 아크가 발생하는 경우에는 1/60 초마다 상당히 큰 펄스의 아크 전압이 검출되는 것을 볼 수 있다(도 8). 반면에, 전기 제품을 사용하는 경우에는 상기 전기 제품의 기동 시에 상기 도 8의 아크 전압과 유사한 펄스가 발생하고 나서, 그 이후에 정상적인 출력 전압이 검출되는 것을 볼 수 있다(도 9).Fig. 7 shows the output voltage waveform in the case of a resistive load, Fig. 8 shows the output voltage waveform in the case of an arc occurrence, and Fig. 9 shows the output voltage waveform in the case of driving an electric appliance. In the case of a power supply of 60 Hz frequency, under normal load, the output voltage is detected in pulse form every 1/60 second (FIG. 7), and in the event of an arc, a significantly large arc voltage is detected every 1/60 second. It can be seen (FIG. 8). On the other hand, in the case of using an electric product, it can be seen that a pulse similar to the arc voltage of FIG. 8 occurs after the electric product is started, and then a normal output voltage is detected thereafter (FIG. 9).

상기와 같이, 아크가 발생하는 경우의 출력 전압과 전기 기기의 기동 시에 발생하는 펄스 전압이 유사하기 때문에 아크를 검출하기가 더욱 어려워진다.As described above, the arc is more difficult to detect because the output voltage when an arc occurs and the pulse voltage generated when the electric device is started are similar.

이와 같이, 전기 기기의 기동 시에 일어나는 파형과 화재 등을 유발하는 유해한 아크의 파형이 유사하기 때문에, 이러한 문제점을 해결하기 위해 종래의 아크 결함 검출 장치는 전기 기기의 기동 시에 발생하는 신호와 유해한 아크 신호가 파형 자체는 유사하나 파형의 지속되는 시간이 다르다는 특징을 이용하여 양자를 구별하여 회로를 차단하도록 한다.As described above, since the waveform generated at the start of the electric machine and the waveform of the harmful arc causing the fire and the like are similar to each other, the conventional arc defect detection device is harmful to the signal generated at the start of the electric machine. The arc signal uses the characteristic that the waveform itself is similar, but the duration of the waveform is different, to differentiate between them to break the circuit.

아크 결함 검출에 있어서, 유해한 아크가 아님에도 불구하고 회로를 차단하는 경우는 전기 기기의 기동 이외에도 디머(dimmer)의 동작 시에 발생하는 신호가 발생하는 경우이다.In the arc defect detection, when the circuit is interrupted even though it is not a harmful arc, a signal generated during the operation of the dimmer in addition to the start of the electric device is generated.

디머의 동작 시에 발생하는 신호는 아크와 파형이 유사할 뿐만 아니라 전기 기기의 기동 시 발생하는 신호와는 달리 오랫동안 지속되는 특징이 있다. 따라서, 종래의 아크 결함 검출 장치는 디머의 동작 시에 발생하는 신호를 아크 신호로 오인하여 회로를 차단해버리는 문제점이 있었다.The signal generated during the operation of the dimmer not only has a similar arc and waveform, but also has a long-lasting characteristic unlike the signal generated when the electric device is started. Therefore, the conventional arc defect detection apparatus has a problem in that a circuit generated by mistaken a signal generated at the operation of the dimmer as an arc signal and cuts off the circuit.

본 발명은 상기한 바와 같은 종래기술의 문제점을 해결하기 위한 것으로서, 디머에 의한 신호와 전기 기기 기동시에 발생하는 신호를 아크 신호와 구별하여 잘못된 트립을 방지할 수 있는 아크 결함 검출 장치를 제안하는 것을 목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made to solve the problems of the prior art as described above, and proposes an arc defect detection apparatus capable of preventing a false trip by distinguishing a signal generated by a dimmer from a signal generated at the start of an electric device from an arc signal. The purpose.

본 발명의 또 다른 목적은, 아크 신호가 디머에 의한 신호 및 전기 기기 기동시에 발생하는 신호보다 고주파라는 특성을 이용하여 아크 신호와 디머에 의한 신호 및 전기 기기 기동시의 신호를 구별하는 아크 결함 검출 장치를 제안하는 것을 목적으로 한다.It is still another object of the present invention to detect an arc defect that distinguishes an arc signal from a signal from a dimmer and a signal from starting an electric device by using a characteristic that the arc signal is higher frequency than a signal generated by a dimmer and a signal generated by an electric device. It is aimed at proposing a device.

도 1은 직렬 아크가 발생한 경우의 도면,1 is a diagram when a series arc occurs;

도 2는 병렬 아크가 발생한 경우의 도면,2 is a diagram when a parallel arc occurs;

도 3은 접지 아크가 발생한 경우의 도면,3 is a diagram when a ground arc occurs;

도 4는 저항 부하일 때의 정상 전류와 아크 전류의 파형도,4 is a waveform diagram of a steady current and an arc current when the resistive load is used;

도 5는 저항 부하일 때의 직렬 아크 전압 및 직렬 아크 전류의 파형도,5 is a waveform diagram of a series arc voltage and a series arc current in the case of a resistive load;

도 6은 아크 전류에 의하여 라인간 교류 전압이 왜곡되는 것을 나타내는 파형도,6 is a waveform diagram showing that an AC voltage between lines is distorted by an arc current;

도 7은 저항 부하인 경우의 출력 전압 파형도,7 is an output voltage waveform diagram in the case of a resistive load;

도 8은 저항 부하인 경우에 아크가 발생하는 경우의 출력 전압 파형도,8 is an output voltage waveform diagram when an arc occurs in the case of a resistive load;

도 9는 유도성 부하 전기 제품을 사용하는 경우의 출력 전압 파형도,9 is an output voltage waveform diagram when using an inductive load electrical appliance,

도 10은 본 발명의 바람직한 실시예에 따른 아크 결함 검출 장치의 구성을 도시한 블록도.10 is a block diagram showing the configuration of an arc defect detection apparatus according to a preferred embodiment of the present invention.

도 11a는 본 발명의 바람직한 일 실시예에 따른 전류 검출부의 회로 구성을 도시한 도면.11A illustrates a circuit configuration of a current detector according to an exemplary embodiment of the present invention.

도 11b는 본 발명의 또 다른 실시예에 따른 전류 검출부의 회로 구성을 도시한 도면.11B is a diagram showing the circuit configuration of a current detector according to another embodiment of the present invention.

도 12a는 전류 검출부에서 출력하는 아크 신호 파형의 일례를 도시한 것이고, 도12b는 전류 검출부에서 출력하는 디머에 의한 신호 파형의 일례를 도시한 것이며, 도 12c는 전류 검출부에서 출력하는 전기 기기 기동시에 발생하는 신호 파형의 일례를 도시한 것이고, 도 12d는 정상적인 신호 파형의 일례를 도시한 도면.FIG. 12A shows an example of an arc signal waveform output from the current detector, FIG. 12B shows an example of a signal waveform by the dimmer output from the current detector, and FIG. 12C shows the start of the electric device output from the current detector. Fig. 12D shows an example of a generated signal waveform, and Fig. 12D shows an example of a normal signal waveform.

도 13은 본 발명의 바람직한 실시예에 따른 신호 변화부의 상세 구성을 도시한 블록도.13 is a block diagram showing a detailed configuration of a signal change unit according to a preferred embodiment of the present invention.

도 14a는 신호 변환부에서 출력되는 아크 신호 파형의 일례를 도시한 것이고, 도 14b는 신호 변환부에서 출력되는 디머에 의한 신호 파형의 일례를 도시한 것이며, 도 14c는 신호 변환부에서 출력되는 전기 기기 기동시에 발생하는 신호 파형의 일례를 도시한 것이고, 도 14d는 신호 변환부에서 출력되는 정상적인 신호 파형의 일례를 도시한 도면.FIG. 14A shows an example of an arc signal waveform output from the signal converter, FIG. 14B shows an example of a signal waveform by the dimmer output from the signal converter, and FIG. 14C shows an electrical signal output from the signal converter. Fig. 14D shows an example of a signal waveform generated at the start of the device, and Fig. 14D shows an example of a normal signal waveform output from the signal converter.

도 15는 본 발명의 바람직한 일 실시예에 따른 이상 신호 검출부의 상세 구성을 도시한 블록도.15 is a block diagram showing the detailed configuration of the abnormal signal detection unit according to an embodiment of the present invention.

도 16은 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 상세 구성을 도시한 블록도.16 is a block diagram showing a detailed configuration of a pulse generator according to an embodiment of the present invention.

도 17은 본 발명의 바람직한 실시예에 따른 아크 판단부의 상세 구성을 도시한 블록도.17 is a block diagram showing the detailed configuration of the arc determination unit according to a preferred embodiment of the present invention.

도 18은 본 발명의 바람직한 일 실시예에 따른 정류부의 회로 구성을 도시한 도면.18 is a diagram illustrating a circuit configuration of a rectifying unit according to an exemplary embodiment of the present invention.

도 19는 본 발명의 바람직한 일 실시예에 따른 전압 분배부 및 필터/지연부의 회로 구성을 도시한 도면.FIG. 19 illustrates a circuit configuration of a voltage divider and a filter / delay unit according to an exemplary embodiment of the present invention. FIG.

도 20은 본 발명의 바람직한 일 실시예에 따른 레벨 제한부의 회로 구성을 도시한 도면.20 is a diagram illustrating a circuit configuration of a level limiting unit according to an exemplary embodiment of the present invention.

도 21은 본 발명의 바람직한 일 실시예에 따른 필터부의 회로 구성을 도시한 도면.21 is a diagram illustrating a circuit configuration of a filter unit according to an exemplary embodiment of the present invention.

도 22는 본 발명의 바람직한 일 실시예에 따른 이상 신호 검출부의 회로 구성을 도시한 도면.22 is a diagram illustrating a circuit configuration of an abnormal signal detection unit according to an exemplary embodiment of the present invention.

도 23a는 아크가 발생하였을 경우 카운터에 적분되는 신호의 파형을 도시한 것이고, 도 23b는 디머를 사용할 경우 카운터에 적분되는 신호의 파형을 도시한 것이며, 도 23c는 전기 기기 기동시에 카운터에 적분되는 신호의 파형을 도시한 것이고, 도 23d는 정상 상태에서 카운터에 적분되는 신호의 파형을 도시한 도면.FIG. 23A shows a waveform of a signal integrated into a counter when an arc occurs, FIG. 23B shows a waveform of a signal integrated into a counter when a dimmer is used, and FIG. 23C shows an integrated waveform of a counter when starting an electric device. Figure 23d shows the waveform of the signal, and Figure 23d shows the waveform of the signal integrated in the counter in the steady state.

도 24는 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 신호 감지부의 회로 구성을 도시한 도면.24 is a diagram illustrating a circuit configuration of a signal detector of a pulse generator according to an exemplary embodiment of the present invention.

도 25는 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 충전부 및 비교부의 회로 구성을 도시한 도면.25 is a diagram illustrating a circuit configuration of a charging unit and a comparing unit of a pulse generator according to an exemplary embodiment of the present invention.

도 26은 본 발명의 바람직한 일 실시예에 따른 신호 지연부의 회로 구성을 도시한 도면.FIG. 26 is a diagram illustrating a circuit configuration of a signal delay unit according to an exemplary embodiment of the present invention. FIG.

도 27은 본 발명의 바람직한 일 실시예에 따른 아크 판단부의 회로 구성을 도시한 도면.27 is a diagram showing the circuit configuration of the arc determination unit according to an embodiment of the present invention.

상기한 바와 같은 목적을 달성하기 위하여, 본 발명의 바람직한 일 실시예에 따르면, 소스와 부하를 연결하는 회로의 도전선에서의 아크를 검출하는 아크 결함 검출 장치에 있어서, 상기 도전선에 흐르는 전류의 변화량을 검출하여 이에 비례하는 신호를 생성하는 전류 검출부; 상기 전류 검출부에서 출력되는 신호에서 고주파 성분을 통과시키고, 미리 설정된 신호 레벨을 초과하지 않도록 레벨을 제한하는 신호 변환부; 상기 신호 변환부에서 출력되는 신호 중 고주파 대역에 해당하는 신호를 통과시키는 필터부; 상기 필터부에서 출력되는 신호가 미리 설정한 제1 기준 전압을 초과하는지 판단하여 이상 검출 신호를 생성하는 이상 신호 검출부; 상기 이상 신호 검출 신호를 정규화된 펄스의 형태로 변환하는 펄스 발생부; 상기 펄스 발생부에서 출력하는 펄스 신호를 미리 설정된 시간동안 카운팅하여 아크의 발생 여부를 판단하여 아크 검출 신호를 생성하는 아크 판단부; 및 상기 아크 검출 신호가 생성될 경우, 상기 도전선을 차단하는 회로 차단부를 포함하는 아크 결함 검출 장치가 제공된다.In order to achieve the above object, according to a preferred embodiment of the present invention, in the arc defect detection device for detecting an arc in the conductive line of the circuit connecting the source and the load, the current flowing through the conductive line A current detector for detecting a change amount and generating a signal proportional thereto; A signal converter which passes a high frequency component in the signal output from the current detector and limits the level so as not to exceed a preset signal level; A filter unit configured to pass a signal corresponding to a high frequency band among the signals output from the signal converter; An abnormal signal detector configured to generate an abnormality detection signal by determining whether a signal output from the filter part exceeds a preset first reference voltage; A pulse generator for converting the abnormal signal detection signal into a normalized pulse form; An arc determination unit generating an arc detection signal by determining whether an arc is generated by counting a pulse signal output from the pulse generator for a predetermined time; And a circuit breaker that cuts off the conductive line when the arc detection signal is generated.

본 발명의 일 실시예에 따르면, 상기 전류 검출부는 상기 도전선에 연결되어 전류의 시간에 따른 변화량을 전압 신호로 출력하는 전류 변환기를 포함할 수 있다.According to an embodiment of the present invention, the current detector may include a current converter connected to the conductive line and outputting a change amount according to time of the current as a voltage signal.

상기 신호 변환부는, 상기 전류 검출부에서 출력되는 교류 신호를 직류 신호로 정류하는 정류부;상기 정류부에서 정류된 신호를 미리 설정된 비율로 분배하는 전압 분배부; 상기 전압 분배부에서 출력하는 신호에서 고주파 성분을 통과시키고, 신호를 지연시키는 필터/지연부; 및 상기 필터/지연부에서 출력된 신호가 미리 설정한 레벨을 초과하지 않도록 레벨을 제한하는 레벨 제한부를 포함할 수 있다.The signal converter may include: a rectifier configured to rectify an AC signal output from the current detector into a DC signal; a voltage divider configured to distribute the signal rectified by the rectifier at a preset ratio; A filter / delay unit for passing a high frequency component in the signal output from the voltage divider and delaying the signal; And a level limiting unit limiting the level so that the signal output from the filter / delay unit does not exceed a preset level.

상기 이상 신호 검출부는, 상기 미리 설정한 제1 기준 전압 레벨에 해당하는 전압을 생성하는 제1 기준 전압 발생부; 및 상기 필터부의 출력 신호와 상기 제1기준 전압을 비교하여 이상 검출 신호를 생성하는 비교부를 포함할 수 있다.The abnormal signal detector may include a first reference voltage generator configured to generate a voltage corresponding to the preset first reference voltage level; And a comparison unit configured to generate an abnormality detection signal by comparing the output signal of the filter unit with the first reference voltage.

상기 펄스 발생부는, 상기 이상 검출 신호가 출력되는지 여부를 판단하여 감지 신호를 출력하는 신호 감지부; 상기 감지 신호가 출력될 경우, 전압의 충전을 개시하는 충전부; 상기 충전부에서 충전하는 전압에 대한 충전 완료 전압을 생성하는 제2 기준 전압 발생부; 상기 충전 완료 전압과 상기 충전부의 전압을 비교하여 충전 완료 신호를 생성하는 비교부; 및 상기 신호 감지부에서 감지 신호를 출력할 경우 신호를 지연시키고 상기 비교부에서 충전 완료 신호를 생성할 경우 신호의 지연을 중단하여 정규화된 펄스 신호를 생성하는 신호 지연부를 포함할 수 있다.The pulse generator may include: a signal detector configured to determine whether the abnormal detection signal is output and output a detection signal; A charging unit to start charging the voltage when the sensing signal is output; A second reference voltage generator configured to generate a charging completion voltage with respect to the voltage charged by the charger; A comparator configured to generate a charging completion signal by comparing the charging completion voltage with the voltage of the charging unit; And a signal delay unit for generating a normalized pulse signal by delaying a signal when outputting a detection signal from the signal detector and stopping a delay of the signal when the comparator generates a charge completion signal.

상기 아크 판단부는, 상기 펄스 발생부에서 출력하는 정규화된 펄스 신호를 카운팅하는 카운터; 미리 설정한 제3 기준 전압에 해당하는 전압을 생성하는 제3 기준 전압 발생부; 및 상기 카운터에 적분되는 신호레벨과 상기 제3 기준 전압을 비교하여 아크 검출 신호를 생성하는 비교부를 포함할 수 있다.The arc determination unit may include a counter for counting a normalized pulse signal output from the pulse generator; A third reference voltage generator configured to generate a voltage corresponding to a preset third reference voltage; And a comparison unit configured to generate an arc detection signal by comparing the signal level integrated in the counter with the third reference voltage.

상기 정류부는 4개의 다이오드로 구성되어 전파 정류를 수행할 수도 있으며, 1개의 다이오드로 구성되어 반파 정류를 수행할 수도 있다.The rectifier may be composed of four diodes to perform full-wave rectification, or may consist of one diode to perform half-wave rectification.

상기 필터/지연부는 저항과 캐패시터를 포함하는 하이 패스 필터를 포함할 수 있다.The filter / delay may include a high pass filter comprising a resistor and a capacitor.

상기 레벨 제한부는 상기 필터/지연부의 출력 신호를 일정 신호 이하로만 제한하는 제너 다이오드를 포함할 수 있다.The level limiting unit may include a zener diode that limits the output signal of the filter / delay unit to a predetermined signal or less.

상기 필터부는 저항과 캐패시터로 구성되는 하이 패스 필터를 포함할 수 있다.The filter unit may include a high pass filter composed of a resistor and a capacitor.

상기 이상 신호 검출부의 비교부는 상기 필터부의 출력 신호가 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제1 기준 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는 연결되어 있으며, 상기 필터부의 출력신호가 상기 제1 기준 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 이상 검출 신호를 출력한다.The comparison unit of the abnormal signal detection unit has a base coupled to a first NPN transistor to which the output signal of the filter unit is input as a base, a second NPN transistor to which the first reference voltage is input as a base, and a collector of the first NPN transistor. And a bias power supply for providing a voltage to an emitter of the PNP transistor, wherein the emitter of the first NPN transistor and the emitter of the second NPN transistor are connected, and an output signal of the filter unit is connected to the first source. When higher than the reference voltage, the collector of the PNP transistor outputs an abnormal detection signal.

상기 충전부는 저항과 상기 저항에 병렬로 연결된 캐패시터를 포함하며, 바이어스 전원으로부터 공급되는 전압이 상기 캐패시터에 충전된다.The charging unit includes a resistor and a capacitor connected in parallel with the resistor, and a voltage supplied from a bias power source is charged in the capacitor.

상기 펄스 발생부의 비교부는 상기 충전부의 충전 전압이 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제2 기준 전압 발생부에서 출력하는 충전 완료 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는 연결되어 있으며, 상기 충전 전압이 상기 충전 완료 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 충전 완료 신호를 출력한다.The comparison unit may include a first NPN transistor in which a charging voltage of the charging unit is input as a base, a second NPN transistor in which a charging completion voltage output from the second reference voltage generator is input, and a first NPN transistor of the first NPN transistor. A PNP transistor having a base coupled to the collector and a bias power supply for providing a voltage to the emitter of the PNP transistor, wherein the emitter of the first NPN transistor and the emitter of the second NPN transistor are connected, and the charging is performed. When the voltage is higher than the charge completion voltage, the collector of the PNP transistor outputs a charge completion signal.

상기 신호 지연부는, 상기 신호 감지부에서 출력하는 감지 신호가 베이스로 입력되는 제1 NPN 트랜지스터; 상기 제1 NPN트랜지스터의 컬렉터에 베이스가 결합되어 있는 제2 NPN 트랜지스터; 상기 제2 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 제3 NPN 트랜지스터; 상기 제3 NPN 트랜지스터의 컬렉터에 베이스가결합되어 있는 제4 NPN 트랜지스터; 상기 제4 NPN 트랜지스터의 이미터에 베이스가 결합되어 있는 제5 NPN 트랜지스터; 및 상기 제3 NPN 트랜지스터의 컬렉터와 상기 제2 NPN 트랜지스터의 베이스를 연결하는 저항을 포함하되, 상기 비교부의 충전 완료 신호는 상기 제2 NPN 트랜지스터의 베이스 및 상기 제3 NPN 트랜지스터의 컬렉터로 입력되며, 상기 제3 NPN 트랜지스터의 컬렉터는 펄스 신호를 생성하고, 상기 제5 NPN 트랜지스터의 컬렉터는 상기 충전부의 캐패시터에 연결되고, 이미터는 접지되어 상기 충전 완료 신호가 출력될 경우 상기 충전부의 캐패시터의 전압을 방전시킨다.The signal delay unit may include: a first NPN transistor configured to receive a detection signal output from the signal detector as a base; A second NPN transistor having a base coupled to a collector of the first NPN transistor; A third NPN transistor having a base coupled to the collector of the second NPN transistor; A fourth NPN transistor having a base coupled to the collector of the third NPN transistor; A fifth NPN transistor having a base coupled to an emitter of the fourth NPN transistor; And a resistor connecting the collector of the third NPN transistor and the base of the second NPN transistor, wherein the charging completion signal of the comparator is input to the base of the second NPN transistor and the collector of the third NPN transistor, The collector of the third NPN transistor generates a pulse signal, the collector of the fifth NPN transistor is connected to a capacitor of the charging unit, and the emitter is grounded to discharge the voltage of the capacitor of the charging unit when the charging completion signal is output. Let's do it.

상기 카운터는 저항과 상기 저항에 병렬로 연결된 캐패시터를 포함하고, 상기 펄스 발생부에서 출력하는 펄스 신호는 상기 캐패시터에 적분된다.The counter includes a resistor and a capacitor connected in parallel with the resistor, and the pulse signal output from the pulse generator is integrated into the capacitor.

상기 아크 판단부의 비교부는 상기 카운터의 출력 신호가 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제3 기준 전압 발생부에서 출력하는 제3 기준 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는 연결되어 있으며, 상기 카운터의 출력신호가 상기 제3 기준 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 아크 검출 신호를 출력한다.The comparison unit of the arc determination unit includes a first NPN transistor in which an output signal of the counter is input as a base, a second NPN transistor in which a third reference voltage output from the third reference voltage generator is input as a base, and the first NPN transistor. And a bias power supply for providing a voltage to the emitter of the PNP transistor and a PNP transistor having a base coupled to the collector of the emitter, wherein the emitter of the first NPN transistor and the emitter of the second NPN transistor are connected. When the output signal of the counter is higher than the third reference voltage, the collector of the PNP transistor outputs an arc detection signal.

이하에서 첨부한 도면을 참조하여 본 발명에 의한 아크 결함 검출 장치의바람직한 실시예를 자세히 설명하도록 한다.Hereinafter, a preferred embodiment of an arc defect detecting apparatus according to the present invention will be described in detail with reference to the accompanying drawings.

도 10은 본 발명의 바람직한 실시예에 따른 아크 결함 검출 장치의 구성을 도시한 블록도이다.10 is a block diagram showing the configuration of an arc defect detection apparatus according to a preferred embodiment of the present invention.

도 10에 도시된 바와 같이, 본 발명의 바람직한 실시예에 따른 아크 결함 검출 장치는 전류 검출부(1000), 신호 변환부(1002), 필터부(1004) 및 이상 신호 검출부(1006), 펄스 신호 발생부(1008), 아크 판단부(1010) 및 회로 차단부(1012)를 포함한다.As shown in FIG. 10, the arc defect detecting apparatus according to the preferred embodiment of the present invention includes a current detector 1000, a signal converter 1002, a filter 1004, an abnormal signal detector 1006, and a pulse signal generation. The unit 1008 includes an arc determining unit 1010 and a circuit breaker 1012.

전류 검출부(1000)는 상도전선에 흐르는 전류의 변화량을 감지하여 전류 검출 신호를 출력한다. 도 10에서, 전류 검출부가 소스(1018)와 부하(1020)사이를 연결하는 상도전선 상에 연결되는 경우를 도시하였으나 전류 검출부(1000)가 중성선에 연결되는 경우 및 상도전선 및 중성선에 모두 연결되는 경우도 본 발명의 범주에 속한다는 것은 당업자에게 있어 자명할 것이다. 본 발명의 바람직한 실시예에 따르면 전류 검출부(1000)는 전류 변환기(Current Transformer : CT)로 구현되는 것이 바람직하다. 전류 변환기가 사용될 경우, 상기 검출 신호는 전압의 형태로 출력될 것이다.The current detector 1000 detects a change amount of current flowing through the phase conducting wire and outputs a current detection signal. In FIG. 10, the current detector is connected to the phase conductor connecting the source 1018 and the load 1020, but the current detector 1000 is connected to the neutral wire and is connected to both the phase conductor and the neutral wire. It will be apparent to those skilled in the art that the case also falls within the scope of the present invention. According to a preferred embodiment of the present invention, the current detector 1000 is preferably implemented as a current transformer (CT). If a current converter is used, the detection signal will be output in the form of a voltage.

신호 변환부(1002)는 상기 전류 검출부(1000)에서 출력하는 전류 검출 신호를 이상 신호 검출부(1006)에서 이상이 있는 신호인지 여부를 판단하기에 적정한 신호로 변환하는 기능을 한다. 전류 검출부(1000)에서 출력하는 전류 검출 신호는 교류의 형태이며, 대단히 높은 실효치를 가지는 것이 일반적이다. 따라서, 신호 변환부는 전류 검출 신호를 정류시키며, 회로가 보호될 수 있는 값으로 신호 레벨의크기를 제한하는 기능을 한다.The signal converter 1002 converts the current detection signal output from the current detector 1000 into a signal suitable for determining whether or not the abnormal signal detector 1006 is a signal having an abnormality. The current detection signal output from the current detection unit 1000 is in the form of alternating current and generally has a very high effective value. Thus, the signal converter rectifies the current detection signal and functions to limit the magnitude of the signal level to a value at which the circuit can be protected.

필터부(1004)는 신호 변환부(1002)에서 출력되는 신호 중 고주파 대역의 신호만을 통과시키는 기능을 한다. 아크 신호는 고주파 신호를 많이 포함하고, 정상적인 상용 주파수의 신호는 저주파이므로, 고주파 신호만을 필터부(1004)를 통해 통과시킨다. 필터부(1004)는 저항과 캐패시터를 포함하는 하이 패스 필터로 구현될 수 있을 것이다. 단, 아크와 오인될 수 있는 디머에 의한 신호와 전기 기기의 기동 시에 발생하는 신호 역시 높은 주파수 대역의 신호를 포함하고 있으므로, 필터부(1004)를 통과할 것이다.The filter unit 1004 functions to pass only a signal of a high frequency band among the signals output from the signal converter 1002. The arc signal includes a high frequency signal, and since the signal of the normal commercial frequency is low frequency, only the high frequency signal passes through the filter unit 1004. The filter unit 1004 may be implemented as a high pass filter including a resistor and a capacitor. However, the signal generated by the dimmer, which may be mistaken with the arc, and the signal generated at the start of the electric device also include the signal of the high frequency band, and thus will pass through the filter unit 1004.

이상 신호 검출부(1006)는 필터부(1004)에서의 출력 신호를 기준 신호 레벨과 비교하여 기준 신호 레벨보다 높을 경우 이상 검출 신호를 출력하는 기능을 한다. 본 발명의 일 실시예에 따르면, 이상 신호 검출부에서의 신호 레벨의 비교는 일반적인 OP 앰프 또는 복수의 트랜지스터를 이용하여 수행할 수 있다. 정상적인 신호는 신호 레벨이 낮기 때문에 이상 신호 검출부(1006)에서 이상 검출 신호를 출력하지 않으며, 아크 신호, 디머에 의한 신호, 전기 기기 기동시의 신호가 발생할 경우에는 이상 검출 신호를 출력한다.The abnormal signal detection unit 1006 functions to output the abnormal detection signal when the output signal from the filter unit 1004 is higher than the reference signal level by comparing with the reference signal level. According to an embodiment of the present invention, the signal level comparison in the abnormal signal detection unit may be performed using a general OP amplifier or a plurality of transistors. Since the normal signal has a low signal level, the abnormal signal detection unit 1006 does not output an abnormal detection signal, and outputs an abnormal detection signal when an arc signal, a dimmer signal, or a signal at the start of an electric device occurs.

펄스 신호 발생부(1008)는 이상 신호 검출부(1006)에서 이상 검출 신호를 출력할 경우에 일정한 폭과 높이를 가지는 펄스 신호를 생성하는 기능을 한다. 본 발명에 따르면, 디머에 의한 신호 및 전기 기기 기동시의 신호를 아크 신호와 구별하기 위해 아크 신호가 디머에 의한 신호 및 전기 기기 기동시의 신호보다 고주파 성분을 많이 포함하고 있다는 특성을 이용한다. 즉, 아크 신호는 상기 이상 검출 신호를 디머에 의한 신호 및 전기 기기 기동시의 신호보다 보다 높은 빈도로 출력한다. 그러나, 아크 신호나 디머에 의한 신호등은 노이즈 신호이기 때문에, 신호의 크기 및 신호의 폭이 정해져있지 않고 다양하게 변한다. 따라서, 신호의 검출 빈도를 정확히 카운팅할 수 있도록, 본 발명에서는 이상 신호가 검출될 때, 신호의 폭과 크기가 일정한 펄스를 생성하도록 한다. 펄스 발생부(1008)의 자세한 구성에 대해서는 별도의 도면을 통해 후에 상세히 설명하기로 한다.The pulse signal generation unit 1008 functions to generate a pulse signal having a constant width and height when the abnormal signal detection unit 1006 outputs the abnormal detection signal. According to the present invention, in order to distinguish the signal by the dimmer and the signal at the start of the electric device from the arc signal, the characteristic that the arc signal contains more high frequency components than the signal by the dimmer and the signal at the start of the electric device is used. That is, the arc signal outputs the abnormality detection signal at a higher frequency than the signal caused by the dimmer and the signal at the start of the electric device. However, since the arc signal or the signal caused by the dimmer is a noise signal, the magnitude of the signal and the width of the signal are not determined but vary in various ways. Therefore, in order to accurately count the frequency of detection of the signal, the present invention allows the generation of a pulse having a constant width and magnitude when the abnormal signal is detected. The detailed configuration of the pulse generator 1008 will be described later in detail through separate drawings.

아크 판단부(1010)는 상기 펄스 발생부(1008)에서 생성하는 펄스 신호를 수신하여 아크가 발생하였는지 여부를 판단하는 기능을 한다. 아크 판단부(1010)는 펄스 발생부(1008)에서 생성하는 펄스를 카운팅하여 아크가 발생하였는지 여부를 판단한다. 즉, 아크 판단부(1010)는 일정 시간 동안에 미리 설정된 펄스의 수와 수신하는 펄스의 수를 비교하여 수신하는 펄스의 수가 더 클 경우에 아크 검출 신호를 출력한다. 전술한 바와 같이, 아크 신호는 디머에 의한 신호 및 전기 기기의 기동시에 발생하는 신호보다는 고주파 성분을 많이 포함한다. 따라서, 디머에 의한 신호 및 전기 기기의 시동 시에 발생하는 신호는 아크보다는 적은 수의 펄스를 생성한다.The arc determiner 1010 receives a pulse signal generated by the pulse generator 1008 to determine whether an arc has occurred. The arc determining unit 1010 determines whether an arc has occurred by counting pulses generated by the pulse generating unit 1008. That is, the arc determination unit 1010 compares the number of pulses set in advance with the number of pulses received during a predetermined time and outputs an arc detection signal when the number of pulses received is larger. As described above, the arc signal contains more high frequency components than the signal generated by the dimmer and the signal generated at the start of the electric machine. Thus, the signal generated by the dimmer and the signal generated at the start-up of the electrical device produce fewer pulses than the arc.

회로 차단부(1012)는 상기 아크 판단부(1010)가 출력하는 아크 검출 신호를 수신하여 소스와 부하를 연결하는 상도전선을 차단하는 기능을 한다. 도 1에는 회로 차단부(1012)가 상도전선(1014)에 결합되어 상도전선(1014)을 차단하는 경우가 도시되어 있으나, 회로 차단부(1012)가 중성선(1016)에 결합되어 중성선(1016)을 차단할 수도 있다는 것은 당업자에게 있어 자명할 것이다.The circuit breaker 1012 receives an arc detection signal output by the arc determiner 1010 and cuts a phase wire connecting a source and a load. 1 illustrates a case in which the circuit breaker 1012 is coupled to the phase conductor 1014 to block the phase conductor 1014, but the circuit breaker 1012 is coupled to the neutral wire 1016 to the neutral wire 1016. It will be apparent to those skilled in the art that they may be blocked.

본 발명의 바람직한 일 실시예에 따르면, 상기 회로 차단부(1012)는 솔레노이드와 스위치를 포함하며, 아크 검출 신호를 수신할 경우 상기 솔레노이드를 턴온 시키고, 솔레노이드의 자기 신호에 의해 스위치의 위치를 바꾸어 회로를 차단할 수 있다.According to an exemplary embodiment of the present invention, the circuit breaker 1012 includes a solenoid and a switch, and when the arc detection signal is received, turns on the solenoid and changes the position of the switch by the magnetic signal of the solenoid. Can be blocked.

도 11a는 본 발명의 바람직한 일 실시예에 따른 전류 검출부의 회로 구성을 도시한 도면이다.11A is a diagram illustrating a circuit configuration of a current detector according to an exemplary embodiment of the present invention.

도 11a에 도시된 바와 같이, 본 발명의 바람직한 일 실시예에 따른 전류 검출부는 전류 변환기(1100)로 구현될 수 있다. 전류 변환기(1100)는 패러데이 법칙에 따라 상도전선에 흐르는 전류의 변화량을 검출하고 이에 비례하는 전압을 출력한다. 전류 변환기(1100)가 상도전선이 아닌 중성선에 연결되어 전류의 변화량을 검출할 수 있음은 전술한 바 있다. 상도전선에 흐르는 전류가 교류이므로 전류의 변화량은 전류의 크기에 비례하는 값이라고 할 수 있다.As shown in FIG. 11A, the current detector according to the exemplary embodiment of the present invention may be implemented by the current converter 1100. The current converter 1100 detects the amount of change in the current flowing in the phase wire according to Faraday's law and outputs a voltage proportional thereto. As described above, the current converter 1100 may be connected to a neutral wire instead of a phase conductor to detect an amount of change in current. Since the current flowing through the phase wire is alternating current, the amount of change in the current can be said to be a value proportional to the magnitude of the current.

도 11b는 본 발명의 또 다른 실시예에 따른 전류 검출부의 회로 구성을 도시한 도면이다.11B is a diagram illustrating a circuit configuration of a current detector according to another embodiment of the present invention.

도 11b에 도시된 전류 검출 회로는 션트(Shunt) 방식에 의해 전류량을 검출하는 회로이다. 션트 방식은 병렬 저항을 통해 전류가 흐르는 경로를 분리하여 분리된 경로에서의 전류의 크기를 검출하여 전류량을 측정하는 방법이다.The current detection circuit shown in FIG. 11B is a circuit for detecting the amount of current by the shunt method. The shunt method is a method of measuring the amount of current by detecting the magnitude of the current in the separated path by separating the path through which the current flows through the parallel resistor.

도 11b에서는 상도전과 병렬로 연결된 저항(R1101)이 상기 병렬 저항의 역할을 한다. 도 11b에서는 상도전선에 병렬 저항을 연결하는 구성을 도시하였으나, 중성선에 병렬 저항을 연결하는 경우도 본 발명의 범주에 속한다는 것은 당업자에게있어 자명할 것이다.In FIG. 11B, a resistor R1101 connected in parallel with the phase conduction serves as the parallel resistor. Although FIG. 11B illustrates a configuration in which a parallel resistor is connected to a phase wire, it will be apparent to those skilled in the art that a parallel resistor is connected to a neutral wire.

상도전선에 병렬로 저항(R1101)을 연결하면 상도전선 고유의 임피던스와 병렬 저항의 크기의 비에 따라 전류가 병렬 저항으로 흐른다. 따라서, 상도전선에 흐르는 전류의 크기와 병렬 저항(R1101)에 흐르는 전류의 크기는 비례 관계에 있으므로, 병렬 저항에 흐르는 전류의 크기 정보가 전류량을 판단하는 정보로 사용될 수 있을 것이다.When the resistor R1101 is connected in parallel to the phase conductor, the current flows to the parallel resistor according to the ratio of the inherent impedance and the magnitude of the parallel resistor. Therefore, since the magnitude of the current flowing through the phase wire and the magnitude of the current flowing through the parallel resistor R1101 have a proportional relationship, the magnitude information of the current flowing through the parallel resistor may be used as information for determining the amount of current.

본 발명의 또 다른 실시예에 따르면 상기 전류 검출부(104)는 로고스키 센서로 구성되어 전류 변환기와 유사하게 전류의 변화량에 비례하는 신호를 전압으로 출력할 수도 있다.According to another exemplary embodiment of the present invention, the current detector 104 may be configured as a Rogowski sensor to output a signal proportional to the amount of change in current, as a current converter, as a voltage.

도 12a는 전류 검출부에서 출력하는 아크 신호 파형의 일례를 도시한 것이고, 도12b는 전류 검출부에서 출력하는 디머에 의한 신호 파형의 일례를 도시한 것이며, 도 12c는 전류 검출부에서 출력하는 전기 기기 기동시에 발생하는 신호 파형의 일례를 도시한 것이고, 도 12d는 정상적인 신호 파형의 일례를 도시한 도면이다.FIG. 12A shows an example of an arc signal waveform output from the current detector, FIG. 12B shows an example of a signal waveform by the dimmer output from the current detector, and FIG. 12C shows the start of the electric device output from the current detector. An example of a generated signal waveform is shown, and FIG. 12D is a diagram illustrating an example of a normal signal waveform.

도 12a 내지 도 12d에 도시된 바와 같이, 아크가 발생하거나, 디머가 동작하거나 또는 전기 기기의 기동시에는 높은 전압이 출력되나, 정상적인 신호일 경우에는 상대적으로 낮은 전압이 출력되는 것을 확인할 수 있다. 또한 아크 신호가 디머에 의한 신호 또는 전기 기기 기동시에 발생하는 신호보다 고주파의 노이즈 성분을 더 많이 포함하고 있다는 것을 확인할 수 있다.As shown in FIGS. 12A to 12D, when an arc occurs, a dimmer is operated, or an electric device is started, a high voltage is output, but when a normal signal, a relatively low voltage is output. In addition, it can be seen that the arc signal contains more high frequency noise components than the signal generated by the dimmer or the signal generated when the electric machine is started.

도 13은 본 발명의 바람직한 실시예에 따른 신호 변화부의 상세 구성을 도시한 블록도이다.13 is a block diagram showing a detailed configuration of a signal change unit according to a preferred embodiment of the present invention.

도 13에 도시된 바와 같이, 본 발명의 바람직한 실시예에 따른 신호 변환부(1002)는 정류부(1300), 전압 분배부(1302), 필터/지연부(1304), 레벨 제한부(1306)를 포함할 수 있다.As shown in FIG. 13, the signal converter 1002 according to an exemplary embodiment of the present invention includes a rectifier 1300, a voltage divider 1302, a filter / delay unit 1304, and a level limiter 1306. It may include.

정류부(1300)는 상기 전류 검출 신호를 정류하는 기능을 한다. 직접적으로 전류의 크기를 측정하는 션트(Shunt) 방식의 경우 소스에서 부하로 공급되는 전류가 교류이므로 정류 과정이 필요하며, 전류의 시간에 따른 변화량 정보를 검출하는 전류 변환기의 경우에도 여전히 교류 신호가 출력되므로 정류 과정이 필요하다. 정류부(1300)는 일반적인 다이오드를 이용하여 구현될 수 있으며, 반파 정류를 하는 경우와 전파 정류를 하는 경우가 모두 정류부(1300)의 범주에 속할 수 있을 것이다.The rectifier 1300 rectifies the current detection signal. In the case of the shunt method that directly measures the magnitude of the current, the rectification process is necessary because the current supplied from the source to the load is alternating current, and even in the case of the current converter that detects the change amount information over time, the AC signal is still present. Since the output is rectified. The rectifier 1300 may be implemented using a general diode, and both the case of half-wave rectification and the case of full-wave rectification may belong to the category of the rectifier 1300.

전압 분배부(1302)는 정류부(1300)에서 출력하는 전압을 미리 설정된 비율로 분배하는 기능을 한다. 정류부(1300)에서 출력하는 전압은 경우에 따라 대단히 클 수 있고, 이러한 신호는 회로 소자에 영향을 주므로 미리 신호의 일부를 감쇠시키는 것이다. 전압의 분배는 전압 분배 저항을 이용하여 이루어질 수 있을 것이다.The voltage divider 1302 distributes the voltage output from the rectifier 1300 at a preset ratio. The voltage output from the rectifier 1300 may be very large in some cases, and this signal attenuates a part of the signal in advance because it affects the circuit element. The distribution of the voltage may be made using a voltage divider resistor.

필터/지연부(1304)는 고주파 대역의 신호를 통과시키고 필터에서 출력되는 신호를 지연시키는 기능을 한다. 전압 분배부(1302)에서 출력되는 신호는 직류 성분을 포함하는 모든 주파수 대역의 신호가 다 포함되어 있다. 그러나, 직류 성분 등의 저주파 성분은 아크와 관련이 없으므로, 하이 패스 필터를 통해 고주파 대역의 신호만을 통과시킨다. 또한, 하이 패스 필터는 캐패시터 성분을 포함하고 있으므로, 캐패시터를 이용하여 입력되는 신호를 지연시켜 과도한 임펄스 신호가 출력되지 않도록 한다. 필터/지연부(1304)의 필터는 상기 도 1에 도시된 필터부(1004)보다는 낮은 주파수 대역의 신호도 통과시키는 것이 바람직하다.The filter / delay unit 1304 serves to pass a signal of a high frequency band and delay a signal output from the filter. The signal output from the voltage divider 1302 includes all signals of all frequency bands including a DC component. However, since low frequency components such as a DC component are not related to the arc, only high frequency signals are passed through the high pass filter. In addition, since the high pass filter includes a capacitor component, an excessive impulse signal is not output by delaying a signal input using the capacitor. The filter of the filter / delay unit 1304 preferably passes signals of a lower frequency band than the filter unit 1004 shown in FIG.

레벨 제한부(1306)는 필터/지연부(1304)에서 출력하는 신호의 레벨이 기 설정된 레벨을 초과할 경우 초과하는 신호의 레벨을 제한하는 기능을 한다. 전압 분배부(1032) 및 필터 지연부(1304)에서 전류 검출부의 출력 신호를 어느 정도 감쇠시키기는 하지만 출력 레벨이 대단히 큰 임펄스 신호가 출력되는 경우가 있으므로, 레벨 제한부(1306)는 회로의 보호를 위해 신호의 출력 레벨을 기 설정된 레벨 이하로 제한하도록 한다. 본 발명의 바람직한 일 실시예에 따르면, 레벨 제한부는 제너 다이오드로 구현될 수 있다.The level limiter 1306 functions to limit the level of the excess signal when the level of the signal output from the filter / delay unit 1304 exceeds a preset level. Since the voltage divider 1032 and the filter delay unit 1304 attenuate the output signal of the current detection unit to some extent, but an output signal having a very large output level may be output, the level limiting unit 1306 may protect the circuit. To limit the output level of the signal to below the preset level. According to a preferred embodiment of the present invention, the level limiting unit may be implemented with a zener diode.

도 14a는 신호 변환부에서 출력되는 아크 신호 파형의 일례를 도시한 것이고, 도 14b는 신호 변환부에서 출력되는 디머에 의한 신호 파형의 일례를 도시한 것이며, 도 14c는 신호 변환부에서 출력되는 전기 기기 기동시에 발생하는 신호 파형의 일례를 도시한 것이고, 도 14d는 신호 변환부에서 출력되는 정상적인 신호 파형의 일례를 도시한 것이다.FIG. 14A shows an example of an arc signal waveform output from the signal converter, FIG. 14B shows an example of a signal waveform by the dimmer output from the signal converter, and FIG. 14C shows an electrical signal output from the signal converter. An example of the signal waveform generated at the start of the device is shown, and FIG. 14D shows an example of the normal signal waveform output from the signal converter.

도 14a 내지 도 14d에 도시된 바와 같이, 아크가 발생하거나, 디머가 동작하거나 또는 전기 기기의 기동 시에는 비교적 높은 전압이 출력되나, 정상적인 신호일 경우에는 상대적으로 낮은 전압이 출력되는 것을 확인할 수 있다. 또한 신호 변환부의 출력에서도 아크 신호가 가장 많은 고주파 성분을 포함하고 있다는 것을 확인할 수 있다.As shown in FIGS. 14A to 14D, when an arc occurs, a dimmer is operated, or an electric device is started, a relatively high voltage is output, but when a normal signal, a relatively low voltage is output. In addition, it can be seen that the arc signal contains the most high frequency components at the output of the signal converter.

도 15는 본 발명의 바람직한 일 실시예에 따른 이상 신호 검출부의 상세 구성을 도시한 블록도이다.15 is a block diagram showing the detailed configuration of the abnormal signal detection unit according to an embodiment of the present invention.

도 15에 도시된 바와 같이, 본 발명의 바람직한 일 실시예에 따른 이상 신호 검출부는 비교부(1500) 및 제1 기준 전압 발생부(1502)를 포함한다.As shown in FIG. 15, the abnormal signal detector according to the exemplary embodiment of the present invention includes a comparator 1500 and a first reference voltage generator 1502.

제1 기준 전압 발생부(1502)는 이상 신호로 판단할 기준 전압을 생성하여 이를 비교부(1500)로 입력하는 기능을 한다. 제1 기준 전압은 정상적인 신호일 때 검출되는 전압 레벨 보다 높은 값으로 설정된다.The first reference voltage generator 1502 generates a reference voltage to be determined as an abnormal signal and inputs the reference voltage to the comparator 1500. The first reference voltage is set to a value higher than the voltage level detected when the normal signal.

비교부(1600)는 필터부(1004)에서의 출력 신호 레벨과 상기 제1 기준 전압 발생부(1502)에서 출력되는 신호를 비교하여 필터부(1004)의 출력신호가 제1 기준 전압 발생부(1502)의 출력 전압 레벨보다 높을 경우, 이상 검출 신호를 출력한다. 본 발명의 일 실시예에 따르면, 비교부는 OP 앰프 또는 OP 앰프를 집적한 회로로 구현될 수 있으며, 이와 다르게 복수개의 트랜지스터를 이용하여 구현될 수도 있다. 비교부의 회로 구성은 다양하게 변형될 수 있으며, 이러한 변형이 본 발명의 범주에 영향을 미치지 않는다는 것은 당업자에게 있어 자명할 것이다.The comparison unit 1600 compares the output signal level of the filter unit 1004 with the signal output from the first reference voltage generator 1502, and outputs the output signal of the filter unit 1004 to the first reference voltage generator ( If it is higher than the output voltage level of 1502, an abnormality detection signal is output. According to an embodiment of the present invention, the comparator may be implemented in an OP amplifier or a circuit in which the OP amplifier is integrated. Alternatively, the comparator may be implemented using a plurality of transistors. The circuit configuration of the comparator may be variously modified, and it will be apparent to those skilled in the art that such modification does not affect the scope of the present invention.

도 16은 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 상세 구성을 도시한 블록도이다.16 is a block diagram illustrating a detailed configuration of a pulse generator according to an exemplary embodiment of the present invention.

도 16에 도시된 바와 같이, 본 발명의 바람직한 실시예에 따른 펄스 발생부(1008)는 신호 감지부(1600), 충전부(1602), 비교부(1604), 제2 기준 전압 발생부(1606) 및 신호 지연부(1608)를 포함한다.As shown in FIG. 16, the pulse generator 1008 according to an exemplary embodiment of the present invention may include a signal detector 1600, a charger 1602, a comparator 1604, and a second reference voltage generator 1606. And a signal delay unit 1608.

신호 감지부(1600)는 상기 이상 신호 검출부(1006)에서 이상 검출 신호를 출력하는지 여부를 감지하는 기능을 한다. 본 발명의 바람직한 일 실시예에 따르면, 신호 감지부(1600)는 이상 신호 검출부의 출력단과 결합되어 이상 검출 신호가 미리 설정된 기준 신호 레벨를 초과하는지 여부를 판단하여 이상 검출 신호를 감지한다. 신호 감지부(1600)는 이상 검출 신호의 출력을 감지할 경우 감지 신호를 생성하여 충전부(1602) 및 신호 지연부(1608)에 입력한다.The signal detector 1600 detects whether the abnormal signal detector 1006 outputs the abnormal detection signal. According to an exemplary embodiment of the present invention, the signal detector 1600 is coupled to the output terminal of the abnormal signal detector to determine whether the abnormality detection signal exceeds a preset reference signal level and detects the abnormality detection signal. When the signal detector 1600 detects the output of the abnormality detection signal, the signal detector 1600 generates a detection signal and inputs the detection signal to the charger 1602 and the signal delay unit 1608.

충전부(1602)는 신호 감지부(1600)에서 감지 신호를 출력할 경우 충전을 개시한다. 충전부(1602)는 일반적인 충전회로인 저항과 캐패시터 및 충전 전압을 제공하는 전원으로 구성될 수 있을 것이다. 충전 전압은 상기 캐패시터에 충전되며, 충전 시간은 저항과 캐패시터의 값 및 전압의 크기에 따라 달라진다. 충전 시간은 펄스 발생부(1008)에서 생성하는 펄스의 폭을 결정한다.The charging unit 1602 starts charging when the signal detection unit 1600 outputs a detection signal. The charging unit 1602 may be composed of a resistor, a capacitor, and a power supply providing a charging voltage, which is a general charging circuit. The charging voltage is charged to the capacitor, and the charging time depends on the value of the resistor and the capacitor and the magnitude of the voltage. The charging time determines the width of the pulse generated by the pulse generator 1008.

신호 지연부(1608)는 상기 신호 감지부에서 감지 신호를 출력할 경우 출력된 감지 신호를 지연시키는 기능을 한다. 즉, 신호 지연부(1608)는 이상 신호 검출부(1006)에서 이상 검출 신호를 출력하여 신호 감지부가 이를 감지할 경우 신호를 지연시켜 구형파 형태의 펄스를 생성하도록 한다. 전술한 바와 같이, 이상 검출 신호는 크기 및 폭이 다르게 출력된다. 이와 같이 신호의 크기 및 폭이 다르게 출력될 경우 신호의 정확한 주파수 성분을 파악하기 어렵다. 본 발명에서는 아크 신호가 디머에 의한 신호 및 전기 기기 기동시의 신호보다 더 고주파라는 특성을 이용하므로, 본 발명에서는 주파수를 정확히 파악하기 위해 신호를 지연시켜 크기 및 폭이 일정한 펄스를 생성하도록 한다.The signal delay unit 1608 delays the output detection signal when the signal detection unit outputs the detection signal. That is, the signal delay unit 1608 outputs the abnormal detection signal from the abnormal signal detection unit 1006 to delay the signal to generate a square wave pulse when the signal detection unit detects this. As described above, the abnormality detection signal is output differently in magnitude and width. As such, when the magnitude and width of the signal are output differently, it is difficult to determine the exact frequency component of the signal. In the present invention, since the arc signal uses a characteristic of higher frequency than a signal caused by a dimmer and a signal when starting an electric device, in the present invention, a pulse having a constant size and width is generated by delaying the signal to accurately grasp the frequency.

제2 기준 전압 발생부(1606)는 미리 설정된 충전 종료 전압을 생성하여 비교부(1604)에 제공한다. 비교부(1604)는 충전부(1602)에 충전되는 전압이 제2 기준 전압 발생부에서 생성하는 충전 종료 전압을 초과할 경우 출력 신호를 생성한다. 비교부(1604)는 이상 신호 검출부의 비교부(1500)와 마찬가지로 OP 앰프 또는 복수의 트랜지스터를 이용하여 구현될 수 있을 것이다.The second reference voltage generator 1606 generates a preset charging end voltage and provides it to the comparator 1604. The comparator 1604 generates an output signal when the voltage charged in the charger 1602 exceeds the charge end voltage generated by the second reference voltage generator. The comparator 1604 may be implemented using an OP amplifier or a plurality of transistors similarly to the comparator 1500 of the abnormal signal detector.

비교부(1604)의 출력 신호는 신호 지연부(1608)로 입력되며, 신호 지연부(1608)는 비교부의 출력 신호를 수신하여 신호의 지연을 중단한다. 즉, 신호 지연부(1608)는 신호 감지부(1600)가 신호를 감지할 경우 신호를 지연시키고 비교부(1604)가 출력 신호를 생성할 경우에 신호의 지연을 중단하여 구형파 형태의 펄스를 생성하는 것이다. 충전부의 충전 시간이 일정하므로 신호 지연부는 항상 일정한 폭을 가지는 펄스를 생성할 수 있다.The output signal of the comparator 1604 is input to the signal delay unit 1608, and the signal delay unit 1608 receives the output signal of the comparator and stops the delay of the signal. That is, the signal delay unit 1608 delays the signal when the signal detection unit 1600 detects the signal and generates a square wave pulse by stopping the delay of the signal when the comparator 1604 generates the output signal. It is. Since the charging time of the charging unit is constant, the signal delay unit may generate a pulse having a constant width at all times.

충전부(1602)는 비교부의 출력 신호를 수신하거나 또는 신호 지연부가 신호의 지연을 중단하는 것을 감지하여 충전을 중단하고 충전된 전압을 방전시킨다.The charging unit 1602 receives the output signal of the comparator or detects that the signal delay unit stops the delay of the signal to stop charging and discharge the charged voltage.

도 17은 본 발명의 바람직한 실시예에 따른 아크 판단부의 상세 구성을 도시한 블록도이다.17 is a block diagram showing a detailed configuration of the arc determination unit according to a preferred embodiment of the present invention.

도 17에 도시된 바와 같이, 본 발명의 바람직한 실시예에 따른 아크 판단부는 카운터(1700), 제3 기준 전압 발생부(1702) 및 비교부(1704)를 포함할 수 있다.As illustrated in FIG. 17, the arc determination unit may include a counter 1700, a third reference voltage generator 1702, and a comparator 1704.

카운터(1700)는 펄스 발생부(1008)에서 출력하는 펄스의 수를 카운팅하는 기능을 한다. 본 발명의 바람직한 일 실시예에 따르면, 카운터(1700)는 펄스 발생부(1008)에서 출력하는 펄스를 적분함으로써 펄스의 개수를 카운팅한다. 펄스의 적분은 저항과 캐패시터로 구현되는 적분회로를 이용하여 이루어질 수 있다. 적분 회로 이외에 다른 카운터가 사용될 수 있다는 것은 당업자에게 있어 자명할 것이다.The counter 1700 functions to count the number of pulses output from the pulse generator 1008. According to a preferred embodiment of the present invention, the counter 1700 counts the number of pulses by integrating the pulses output from the pulse generator 1008. The integration of the pulse can be made using an integration circuit implemented with a resistor and a capacitor. It will be apparent to those skilled in the art that other counters may be used in addition to the integration circuit.

제3 기준 전압 발생부(1702)는 비교부(1704)로 아크 신호라고 판단되는 기준 전압을 입력시키며, 비교부(1704)는 카운터에 적분된 전압과 제3 기준 전압 발생부에서 출력하는 제3 기준 전압을 비교하여 카운터에 적분된 전압이 더 클 경우 아크 검출 신호를 출력한다.The third reference voltage generator 1702 inputs a reference voltage determined as an arc signal to the comparator 1704, and the comparator 1704 is configured to output the voltage integrated in the counter and the third reference voltage generator. Compare the reference voltage and output an arc detection signal if the voltage integrated on the counter is greater.

아크 신호는 디머에 의한 신호 및 전기 기기의 기동 시에 발생하는 신호보다 고주파 성분을 많이 포함하고 있으므로, 펄스 발생부는 일정 시간 동안에 아크 신호가 발생할 경우에 더 많은 펄스를 생성한다. 따라서, 제3 기준 전압을 디머에 의한 신호 또는 전기 기기의 기동 시에 발생하는 신호에 의해 발생하는 펄스들의 적분 전압보다 높게 설정할 경우, 아크 신호만을 검출할 수 있게 된다.Since the arc signal contains more high frequency components than the signal generated by the dimmer and the signal generated when the electric machine is started, the pulse generator generates more pulses when the arc signal occurs for a predetermined time. Therefore, when the third reference voltage is set higher than the integral voltage of the pulses generated by the signal generated by the dimmer or the signal generated at the start of the electric device, only the arc signal can be detected.

도 23a는 아크가 발생하였을 경우 카운터에 적분되는 신호의 파형을 도시한 것이고, 도 23b는 디머를 사용할 경우 카운터에 적분되는 신호의 파형을 도시한 것이며, 도 23c는 전기 기기 기동시에 카운터에 적분되는 신호의 파형을 도시한 것이고, 도 23d는 정상 상태에서 카운터에 적분되는 신호의 파형을 도시한 것이다.FIG. 23A shows a waveform of a signal integrated into a counter when an arc occurs, FIG. 23B shows a waveform of a signal integrated into a counter when a dimmer is used, and FIG. 23C shows an integrated waveform of a counter when starting an electric device. The waveform of the signal is shown, and FIG. 23D shows the waveform of the signal integrated in the counter in the steady state.

도 23a 내지 도 23c에 도시된 바와 같이, 디머에 의한 신호 및 전기 기기 기동시의 신호보다 아크가 발생하였을 경우에 더 큰 전압이 카운터에 적분되는 것을 확인할 수 있다.As shown in Figs. 23A to 23C, it can be seen that a larger voltage is integrated in the counter when an arc occurs than the signal by the dimmer and the signal at the start of the electric device.

또한, 도 23d에 도시된 바와 같이, 정상적인 신호의 경우에는 이상 검출 신호를 거의 출력하지 않으므로 카운터에 전압이 가장 적게 축적된다는 것을 확인할수 있다.In addition, as shown in FIG. 23D, since the abnormal signal is hardly output in the case of the normal signal, it can be confirmed that the voltage is accumulated the least in the counter.

전술한 바와 같이, 비교부(1704)에서 출력하는 아크 검출 신호는 회로 차단부(1012)로 입력되어 회로 차단부(1012)는 소스와 부하를 연결하는 도전선을 차단한다.As described above, the arc detection signal output from the comparator 1704 is input to the circuit breaker 1012 so that the circuit breaker 1012 cuts off a conductive line connecting the source and the load.

도 18은 본 발명의 바람직한 일 실시예에 따른 정류부의 회로 구성을 도시한 도면이다.18 is a diagram illustrating a circuit configuration of a rectifying unit according to an exemplary embodiment of the present invention.

도 18에 도시된 바와 같이, 본 발명의 일 실시예에 따른 정류부(1300)는 4개의 다이오드(D180, D181, D182, D183)로 구현될 수 있을 것이다. 도 18에서, D42와 D43은 교류 신호 중 양의 값을 가지는 신호를 통과시키며, D41과 D44는 교류 신호 중 음의 값을 가지는 신호를 양의 값으로 전환시켜 전파 정류를 수행한다.As shown in FIG. 18, the rectifying unit 1300 according to an embodiment of the present invention may be implemented with four diodes D180, D181, D182, and D183. In FIG. 18, D42 and D43 pass a signal having a positive value among AC signals, and D41 and D44 convert a signal having a negative value among AC signals to a positive value to perform full wave rectification.

도 18a에는 4개의 다이오드를 이용하여 전파 전류를 수행하는 정류부의 일례를 도시하였으나, 하나의 다이오드를 이용하여 반파 전류를 수행하는 정류부가 구현될 수도 있다는 것은 당업자에게 있어 자명할 것이다.Although FIG. 18A illustrates an example of a rectifier that performs propagation current using four diodes, it will be apparent to those skilled in the art that a rectifier that performs half wave current using one diode may be implemented.

도 19는 본 발명의 바람직한 일 실시예에 따른 전압 분배부 및 필터/지연부의 회로 구성을 도시한 도면이다.FIG. 19 is a diagram illustrating a circuit configuration of a voltage divider and a filter / delay unit according to an exemplary embodiment of the present invention.

도 19에 도시된 바와 같이, 본 발명의 일 실시예에 따른 전압 분배부 및 필터/지연부는 두 개의 저항(R190, R191) 및 캐패시터(C192)를 포함할 수 있다.As shown in FIG. 19, the voltage divider and the filter / delay unit according to an embodiment of the present invention may include two resistors R190 and R191 and a capacitor C192.

도 19에서, 두 개의 저항(R190, R191)은 전압 분배 저항으로 동작한다. 따라서, 정류부(1300)에서 출력하는 신호는 저항(R190, R191)의 값의 비에 따라 분배된다. 저항(R191)과 캐패시터(C192)는 필터/지연부의 기능을 수행한다. 저항(R191)과캐패시터(192)는 하이 패스 필터로 동작하여 고주파 신호를 통과시키고, 캐패시터(192)는 신호를 지연시켜 과도한 임펄스가 출력되는 것을 방지한다.In FIG. 19, two resistors R190 and R191 operate as voltage divider resistors. Therefore, the signal output from the rectifier 1300 is distributed according to the ratio of the values of the resistors R190 and R191. The resistor R191 and the capacitor C192 serve as filters / delays. The resistor R191 and the capacitor 192 operate as a high pass filter to pass a high frequency signal, and the capacitor 192 delays the signal to prevent excessive impulse from being output.

도 20은 본 발명의 바람직한 일 실시예에 따른 레벨 제한부의 회로 구성을 도시한 도면이다.20 is a diagram illustrating a circuit configuration of a level limiting unit according to an exemplary embodiment of the present invention.

도 20에 도시된 바와 같이, 본 발명의 일 실시예에 따른 레벨 제한부(1306)는 제너 다이오드(ZD200)로 구현된다.As shown in FIG. 20, the level limiter 1306 according to an embodiment of the present invention is implemented with a zener diode ZD200.

제너 다이오드(ZD200)는 규격에 맞는 전압 이상의 전압이 걸릴 경우 이를 규격 전압으로 제한한다. 예를 들어, 제너 다이오드의 규격 전압이 20V이고 25V의 전압이 입력될 경우, 제너 다이오드(ZD200)는 20V의 전압만이 걸리도록 하는 것이다. 따라서, 회로의 안정을 위해 전압 분배부(302)에서 정류 신호를 일정 비율로 감쇠시키기는 하나, 과도한 임펄스가 발생할 경우 감쇠된 신호라도 회로에 영향을 미칠 수 있으므로, 레벨 제한부(1306)에서 회로로 입력될 수 있는 전압 레벨을 제한하도록 한다.Zener diode (ZD200) is limited to the standard voltage when the voltage is higher than the standard voltage. For example, when the standard voltage of the zener diode is 20V and a voltage of 25V is input, the zener diode ZD200 causes only a voltage of 20V to be applied. Therefore, the voltage divider 302 attenuates the rectified signal at a constant rate to stabilize the circuit, but even if the attenuated signal can affect the circuit if excessive impulses occur, the circuit at the level limiter 1306 Limit the voltage level that can be input to

도 21은 본 발명의 바람직한 일 실시예에 따른 필터부의 회로 구성을 도시한 도면이다.21 is a diagram illustrating a circuit configuration of a filter unit according to an exemplary embodiment of the present invention.

도 21에 도시된 바와 같이, 본 발명의 바람직한 일 실시예에 따른 필터부는 저항(R210)과 이에 병렬로 연결된 캐패시터(C211)를 포함한다. 도 21에 도시된 회로는 하이 패스 필터 회로이며, 신호 변환부에서 출력되는 신호에서 아크와 관련이 있는 고주파 대역의 신호만을 통과시킨다.As shown in FIG. 21, the filter unit according to the exemplary embodiment of the present invention includes a resistor R210 and a capacitor C211 connected in parallel thereto. The circuit shown in FIG. 21 is a high pass filter circuit, and passes only signals of a high frequency band related to arc in a signal output from the signal converter.

도 22는 본 발명의 바람직한 일 실시예에 따른 이상 신호 검출부의 회로 구성을 도시한 도면이다.22 is a diagram illustrating a circuit configuration of an abnormal signal detection unit according to an exemplary embodiment of the present invention.

도 22에 도시된 바와 같이, 본 발명의 일 실시예에 따른 이상 신호 검출부는 세 개의 트랜지스터(Q220, Q221, Q222)를 포함할 수 있다. 필터부의 출력 신호는 트랜지스터(Q220)의 베이스 단자로 입력된다. 도 22에 도시된 회로는 트랜지스터(Q220, Q221)의 이미터가 서로 연결된 공통 이미터 회로이고, 제1 기준 전압 신호는 트랜지스터(Q221)의 베이스 단자로 입력된다.As shown in FIG. 22, the abnormal signal detector according to the exemplary embodiment of the present invention may include three transistors Q220, Q221, and Q222. The output signal of the filter portion is input to the base terminal of the transistor Q220. The circuit shown in FIG. 22 is a common emitter circuit in which emitters of the transistors Q220 and Q221 are connected to each other, and the first reference voltage signal is input to the base terminal of the transistor Q221.

필터부의 출력 신호 레벨이 제1 기준 전압보다 높을 경우, 트랜지스터(Q220)의 베이스 전압이 이미터 전압보다 더 높으므로 트랜지스터(Q220)는 턴온된다.When the output signal level of the filter unit is higher than the first reference voltage, the transistor Q220 is turned on because the base voltage of the transistor Q220 is higher than the emitter voltage.

트랜지스터(Q220)가 턴온되면, 트랜지스터(Q220)의 출력 신호는 트랜지스터(Q222)의 베이스로 입력된다. 출력 신호가 트랜지스터 (Q222)의 베이스로 입력되면, 트랜지스터(Q222)는 턴온되고, 트랜지스터(Q222)의 컬렉터는 이상 검출 신호를 생성한다.When transistor Q220 is turned on, the output signal of transistor Q220 is input to the base of transistor Q222. When the output signal is input to the base of the transistor Q222, the transistor Q222 is turned on and the collector of the transistor Q222 generates the abnormality detection signal.

필터부의 출력 신호 레벨이 제1 기준 전압보다 낮을 경우, 트랜지스터(Q220)의 베이스 전압이 이미터 전압보다 높지 않으므로 트랜지스터(Q220)은 턴온되지 않으며, 따라서 트랜지스터(Q222)의 컬렉터는 이상 검출 신호를 출력하지 않는다.When the output signal level of the filter portion is lower than the first reference voltage, the transistor Q220 is not turned on because the base voltage of the transistor Q220 is not higher than the emitter voltage, and thus the collector of the transistor Q222 outputs an abnormal detection signal. I never do that.

도 24는 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 신호 감지부의 회로 구성을 도시한 도면이다.24 is a diagram illustrating a circuit configuration of a signal detector of a pulse generator according to an exemplary embodiment of the present invention.

도 24에 도시된 바와 같이, 본 발명의 일 실시예에 따른 신호 감지부는 세 개의 트랜지스터(Q240, Q241, Q242)를 포함할 수 있다.As shown in FIG. 24, the signal detector according to the exemplary embodiment of the present invention may include three transistors Q240, Q241, and Q242.

도 24에 도시된 회로는 이상 신호 검출부와 결합되어 이상 검출 신호가 미리설정된 기준 전압을 초과하는지 여부를 판단하여 이상 검출 신호를 감지하는 회로이다.The circuit shown in FIG. 24 is a circuit coupled to the abnormal signal detection unit to determine whether the abnormality detection signal exceeds a predetermined reference voltage and detect the abnormality detection signal.

이상 검출 신호는 트랜지스터(Q240)의 베이스 단자로 입력되고, 기준 전압은 트랜지스터(Q241)의 베이스 단자로 입력되며, 두 개의 트랜지스터(Q240, Q241)의 이미터가 서로 연결되어 있다.The abnormality detection signal is input to the base terminal of the transistor Q240, the reference voltage is input to the base terminal of the transistor Q241, and the emitters of the two transistors Q240 and Q241 are connected to each other.

트랜지스터(Q240)의 베이스 단자로 입력되는 신호가 정상적인 이상 검출 신호인 경우에는 기준 전압보다 출력 레벨이 높다. 따라서, 정상적인 이상 검출 신호가 입력되면, 트랜지스터(Q240)의 베이스 전압이 이미터의 전압보다 높으므로 트랜지스터(Q240)는 턴온된다.When the signal input to the base terminal of the transistor Q240 is a normal abnormality detection signal, the output level is higher than the reference voltage. Therefore, when a normal abnormality detection signal is input, the transistor Q240 is turned on because the base voltage of the transistor Q240 is higher than the voltage of the emitter.

트랜지스터(Q240)가 턴온되면, 트랜지스터(Q240)의 출력 신호는 트랜지스터(Q242)의 베이스로 입력된다. 출력 신호가 트랜지스터 (Q242)의 베이스로 입력되면, 트랜지스터(Q242)는 턴온되고, 트랜지스터(Q242)의 컬렉터는 감지 신호를 출력한다.When the transistor Q240 is turned on, the output signal of the transistor Q240 is input to the base of the transistor Q242. When the output signal is input to the base of transistor Q242, transistor Q242 is turned on and the collector of transistor Q242 outputs a sense signal.

도 25는 본 발명의 바람직한 일 실시예에 따른 펄스 발생부의 충전부 및 비교부의 회로 구성을 도시한 도면이다.25 is a diagram illustrating a circuit configuration of a charging unit and a comparing unit of the pulse generator according to the exemplary embodiment of the present invention.

도 25에서, 바이어스 전압(Vcc1), 저항(R250) 및 캐패시터(251)는 충전부를 구성하고, 세 개의 트랜지스터(Q252, Q253, Q254)는 비교부를 구성한다.In FIG. 25, the bias voltage V cc1 , the resistor R250, and the capacitor 251 constitute a charging unit, and the three transistors Q252, Q253, and Q254 constitute a comparator.

신호 감지부(1600)에서 감지 신호가 출력되면, 충전부의 캐패시터(C251)는 바이어스 전압(Vcc1)에 의해 캐패시터(C251)에 전압이 충전된다. 캐패시터(C251)에충전되는 전압은 트랜지스터(Q252)의 베이스로 입력되며, 트랜지스터(Q253)의 베이스에는 제2 기준 전압이 입력된다.When the detection signal is output from the signal sensing unit 1600, the capacitor C251 of the charging unit is charged with the capacitor C251 by the bias voltage Vcc1. The voltage charged in the capacitor C251 is input to the base of the transistor Q252, and the second reference voltage is input to the base of the transistor Q253.

캐패시터(C251)에 충전되는 전압이 제2 기준 전압을 초과할 경우, 트랜지스터(Q252)는 턴온된다. 트랜지스터(Q252)가 턴온되면, 트랜지스터(Q252)의 출력 신호는 트랜지스터(Q254)의 베이스로 입력되며, 트랜지스터(Q254)는 턴온된다.When the voltage charged in the capacitor C251 exceeds the second reference voltage, the transistor Q252 is turned on. When the transistor Q252 is turned on, the output signal of the transistor Q252 is input to the base of the transistor Q254, and the transistor Q254 is turned on.

트랜지스터(Q254)가 턴온될 경우, 트랜지스터(Q254)의 컬렉터는 충전 완료 신호를 생성하며, 상기 충전 완료 신호는 신호 지연부(1608)로 입력된다.When the transistor Q254 is turned on, the collector of the transistor Q254 generates a charge completion signal, which is input to the signal delay unit 1608.

도 26은 본 발명의 바람직한 일 실시예에 따른 신호 지연부의 회로 구성을 도시한 도면이다.26 is a diagram illustrating a circuit configuration of a signal delay unit according to an exemplary embodiment of the present invention.

도 26에서, 신호 감지부(1600)에서 출력하는 감지 신호는 트랜지스터(Q260)의 베이스로 입력된다. 감지 신호가 트랜지스터(Q260)의 베이스로 입력되면, 트랜지스터(Q260)는 턴온된다. 트랜지스터(Q260)가 턴온되면, 트랜지스터(Q261)는 오프(Off)되며, 이에 따라 트랜지스터(Q262)는 턴온된다.In FIG. 26, the sensing signal output from the signal sensing unit 1600 is input to the base of the transistor Q260. When the sense signal is input to the base of the transistor Q260, the transistor Q260 is turned on. When transistor Q260 is turned on, transistor Q261 is turned off, thereby transistor Q262 is turned on.

도 26에 도시된 바와 같이, 트랜지스터(Q262)의 컬렉터는 저항(R265)을 통해 트랜지스터(Q261)의 베이스와 연결되어 있다. 즉, 트랜지스터(Q262)의 출력은 다시 트랜지스터(Q261)의 입력으로 연결된다.As shown in FIG. 26, the collector of transistor Q262 is connected to the base of transistor Q261 through resistor R265. That is, the output of transistor Q262 is connected back to the input of transistor Q261.

따라서, 일단 감지 신호가 출력되어 트랜지스터(Q262)가 턴온되면, 트랜지스터(Q262)는 계속 하이 상태의 출력을 생성한다.Thus, once the sense signal is output and transistor Q262 is turned on, transistor Q262 continues to produce a high state output.

비교부(1604)로부터 충전 완료 신호가 입력되면, 트랜지스터(Q261)는 턴온되며, 이에 따라 트랜지스터(Q262)는 로우 상태의 출력을 생성한다.When the charge completion signal is input from the comparator 1604, the transistor Q261 is turned on, and accordingly, the transistor Q262 generates an output in a low state.

감지 신호가 출력된 이후, 비교부(1604)는 기 설정된 일정한 시간으로 충전 완료 신호를 생성하기 때문에, 트랜지스터(Q262)는 항상 일정한 폭과 크기를 가진 펄스를 생성한다. 트랜지스터(Q262)가 출력하는 펄스 신호는 아크 판단부(1010)로 입력된다.After the sensing signal is output, since the comparator 1604 generates the charging completion signal at a predetermined constant time, the transistor Q262 always generates a pulse having a constant width and magnitude. The pulse signal output by the transistor Q262 is input to the arc determination unit 1010.

비교부(1604)로부터 충전 완료 신호가 입력되면, 트랜지스터(Q264)가 턴온되며, 트랜지스터(Q264)의 컬렉터는 충전부(1602)의 캐패시터와 연결되어 있다. 따라서, 트랜지스터(Q264)가 턴온되면, 충전부(1602)의 캐패시터는 접지와 연결되어 방전된다.When the charge completion signal is input from the comparator 1604, the transistor Q264 is turned on, and the collector of the transistor Q264 is connected to the capacitor of the charger 1602. Therefore, when the transistor Q264 is turned on, the capacitor of the charging unit 1602 is connected to the ground and discharged.

따라서, 충전이 완료되면, 충전부의 충전 전압은 다시 방전되며, 비교부는 새로운 감지 신호가 출력될 경우 기 설정된 일정한 시간 간격으로 충전 완료 신호를 생성한다.Therefore, when charging is completed, the charging voltage of the charging unit is discharged again, and the comparator generates the charging completion signal at a predetermined time interval when a new sensing signal is output.

도 27은 본 발명의 바람직한 일 실시예에 따른 아크 판단부의 회로 구성을 도시한 도면이다.27 is a diagram illustrating a circuit configuration of an arc determining unit according to an exemplary embodiment of the present invention.

도 27에서, 카운터(1700)는 저항(R270)과 캐패시터(C271)로 구성되며, 비교부(1704)는 세 개의 트랜지스터(Q272, Q273, Q274)로 구성된다.In FIG. 27, the counter 1700 is composed of a resistor R270 and a capacitor C271, and the comparator 1704 is composed of three transistors Q272, Q273, and Q274.

펄스 발생부에서 출력하는 펄스 신호는 저항(R270)을 통해 캐패시터(C271)로 입력되며, 캐패시터(C271)는 출력되는 펄스 신호를 적분한다. 전술한 바와 같이, 아크가 발생할 경우에는 디머에 의한 경우나 전기 기기가 기동할 때보다 고주파의 신호가 출력되므로, 펄스 발생부에서 더 많은 펄스가 출력되고, 캐패시터(C271)에는 더 높은 전압이 적분된다.The pulse signal output from the pulse generator is input to the capacitor C271 through the resistor R270, and the capacitor C271 integrates the output pulse signal. As described above, when an arc occurs, since a high frequency signal is output than when a dimmer or when an electric device is started, more pulses are output from the pulse generator, and a higher voltage is integrated into the capacitor C271. do.

캐패시터(C271)에 적분되는 전압은 트랜지스터(Q272)로 입력되며, 트랜지스터(Q273)의 베이스로는 제3 기준 전압이 입력된다.The voltage integrated in the capacitor C271 is input to the transistor Q272, and a third reference voltage is input to the base of the transistor Q273.

캐패시터(C271)에 충전되는 전압이 제3 기준 전압을 초과할 경우, 트랜지스터(Q272)는 턴온되고, 트랜지스터(Q272)의 출력신호는 트랜지스터(Q274)로 입력된다.When the voltage charged in the capacitor C271 exceeds the third reference voltage, the transistor Q272 is turned on and the output signal of the transistor Q272 is input to the transistor Q274.

트랜지스터(Q272)의 출력 신호가 트랜지스터(Q274)의 베이스로 입력되면, 트랜지스터(Q274)는 턴온되고, 트랜지스터(Q274)의 컬렉터는 아크 검출 신호를 출력한다. 아크 검출 신호는 회로 차단부(1012)로 입력되고, 회로 차단부(1012)는 상도전선을 차단함으로써 소스에서 부하로의 전원의 전달을 중단한다.When the output signal of transistor Q272 is input to the base of transistor Q274, transistor Q274 is turned on and the collector of transistor Q274 outputs an arc detection signal. The arc detection signal is input to the circuit breaker 1012, and the circuit breaker 1012 interrupts the transmission of power from the source to the load by cutting off the phase wire.

이상에서 설명한 바와 같이, 본 발명에 의한 아크 결함 검출 장치에 따르면, 아크 발생 시 검출되는 신호가 디머에 의해 발생되는 신호 및 전기 기기 기동시에 발생되는 신호보다 더 고주파라는 성질을 이용하여 아크 신호와 디머 신호 및 전기 기기 기동시의 신호를 구별함으로써 잘못된 회로의 트립을 방지할 수 있는 장점이 있다.As described above, according to the arc defect detecting apparatus according to the present invention, an arc signal and a dimmer are used by using a property that a signal detected when an arc is generated is higher frequency than a signal generated by a dimmer and a signal generated when an electric device is started. There is an advantage that a tripping of a wrong circuit can be prevented by distinguishing a signal from a signal at the start of an electric device.

또한, 펄스 발생부를 통해 이상 신호가 검출될 경우에 검출되는 신호를 정규화함으로써 아크 신호, 디머에 의한 신호 및 전기 기기 기동시의 신호의 주파수 특성을 정확히 파악할 수 있는 장점이 있다.In addition, by normalizing the signal detected when the abnormal signal is detected through the pulse generator, there is an advantage that the frequency characteristics of the arc signal, the signal caused by the dimmer, and the signal at the start of the electric device can be accurately understood.

따라서, 본 발명에 따른 아크 결함 검출 장치는 과도한 회로 트립으로 인한사용자의 불편을 해소하고 화재가 발생할 수 있는 아크에 대해서만 반응하도록 동작할 수 있다.Therefore, the arc fault detection apparatus according to the present invention can operate to solve the inconvenience of the user due to excessive circuit trip and to react only to the arc which may cause a fire.

Claims (18)

소스와 부하를 연결하는 회로의 도전선에서의 아크를 검출하는 아크 결함 검출 장치에 있어서,An arc defect detecting apparatus for detecting an arc in a conductive line of a circuit connecting a source and a load. 상기 도전선에 흐르는 전류의 변화량을 검출하여 이에 비례하는 신호를 생성하는 전류 검출부;A current detector for detecting an amount of change in current flowing through the conductive line and generating a signal proportional thereto; 상기 전류 검출부에서 출력되는 신호에서 고주파 성분을 통과시키고, 미리 설정된 신호 레벨을 초과하지 않도록 레벨을 제한하는 신호 변환부;A signal converter which passes a high frequency component in the signal output from the current detector and limits the level so as not to exceed a preset signal level; 상기 신호 변환부에서 출력되는 신호 중 고주파 대역에 해당하는 신호를 통과시키는 필터부;A filter unit configured to pass a signal corresponding to a high frequency band among the signals output from the signal converter; 상기 필터부에서 출력되는 신호가 미리 설정한 제1 기준 전압을 초과하는지 판단하여 이상 검출 신호를 생성하는 이상 신호 검출부;An abnormal signal detector configured to generate an abnormality detection signal by determining whether a signal output from the filter part exceeds a preset first reference voltage; 상기 이상 신호 검출 신호를 정규화된 펄스의 형태로 변환하는 펄스 발생부;A pulse generator for converting the abnormal signal detection signal into a normalized pulse form; 상기 펄스 발생부에서 출력하는 펄스 신호를 미리 설정된 시간동안 카운팅하여 아크의 발생 여부를 판단하여 아크 검출 신호를 생성하는 아크 판단부; 및An arc determination unit generating an arc detection signal by determining whether an arc is generated by counting a pulse signal output from the pulse generator for a predetermined time; And 상기 아크 검출 신호가 생성될 경우, 상기 도전선을 차단하는 회로 차단부를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And a circuit breaker to cut off the conductive line when the arc detection signal is generated. 제1항에 있어서,The method of claim 1, 상기 전류 검출부는 상기 도전선에 연결되어 전류의 시간에 따른 변화량을 전압 신호로 출력하는 전류 변환기를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And the current detector includes a current converter connected to the conductive line to output a voltage change over time as a voltage signal. 제1항에 있어서,The method of claim 1, 상기 전류 검출부는 상기 도전선에 병렬로 연결된 저항을 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And the current detector includes a resistor connected in parallel to the conductive line. 제1항에 있어서,The method of claim 1, 상기 신호 변환부는,The signal converter, 상기 전류 검출부에서 출력되는 교류 신호를 직류 신호로 정류하는 정류부;A rectifier for rectifying the AC signal output from the current detector into a DC signal; 상기 정류부에서 정류된 신호를 미리 설정된 비율로 분배하는 전압 분배부;A voltage divider for distributing the signal rectified by the rectifier at a preset ratio; 상기 전압 분배부에서 출력하는 신호에서 고주파 성분 통과시키고, 신호를 지연시키는 필터/지연부; 및A filter / delay unit configured to pass high frequency components in the signal output from the voltage divider and delay the signal; And 상기 필터/지연부에서 출력된 신호가 미리 설정한 레벨을 초과하지 않도록 레벨을 제한하는 레벨 제한부를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And a level limiting unit for limiting a level so that a signal output from the filter / delay unit does not exceed a preset level. 제1항에 있어서,The method of claim 1, 상기 이상 신호 검출부는,The abnormal signal detection unit, 상기 미리 설정한 제1 기준 전압 레벨에 해당하는 전압을 생성하는 제1 기준 전압 발생부; 및A first reference voltage generator configured to generate a voltage corresponding to the preset first reference voltage level; And 상기 필터부의 출력 신호와 상기 제1 기준 전압을 비교하여 이상 검출 신호를 생성하는 비교부를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And a comparator for comparing an output signal of the filter unit with the first reference voltage to generate an abnormality detection signal. 제1항에 있어서,The method of claim 1, 상기 펄스 발생부는,The pulse generator, 상기 이상 검출 신호가 출력되는지 여부를 판단하여 감지 신호를 출력하는 신호 감지부;A signal detector which determines whether the abnormal detection signal is output and outputs a detection signal; 상기 감지 신호가 출력될 경우, 전압의 충전을 개시하는 충전부;A charging unit to start charging the voltage when the sensing signal is output; 상기 충전부에서 충전하는 전압에 대한 충전 완료 전압을 생성하는 제2 기준 전압 발생부;A second reference voltage generator configured to generate a charging completion voltage with respect to the voltage charged by the charger; 상기 충전 완료 전압과 상기 충전부의 전압을 비교하여 충전 완료 신호를 생성하는 비교부; 및A comparator configured to generate a charging completion signal by comparing the charging completion voltage with the voltage of the charging unit; And 상기 신호 감지부에서 감지 신호를 출력할 경우 신호를 지연시키고 상기 비교부에서 충전 완료 신호를 생성할 경우 신호의 지연을 중단하여 정규화된 펄스 신호를 생성하는 신호 지연부를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.An arc defect comprising a signal delay unit for generating a normalized pulse signal by delaying a signal when outputting a detection signal from the signal detector and stopping a signal delay when the comparator generates a charge completion signal. Detection device. 제1항에 있어서,The method of claim 1, 상기 아크 판단부는 ,The arc determination unit, 상기 펄스 발생부에서 출력하는 정규화된 펄스 신호를 카운팅하는 카운터;A counter for counting a normalized pulse signal output from the pulse generator; 미리 설정한 제3 기준 전압에 해당하는 전압을 생성하는 제3 기준 전압 발생부; 및A third reference voltage generator configured to generate a voltage corresponding to a preset third reference voltage; And 상기 카운터에 적분되는 신호레벨과 상기 제3 기준 전압을 비교하여 아크 검출 신호를 생성하는 비교부를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And a comparison unit comparing the signal level integrated to the counter with the third reference voltage to generate an arc detection signal. 제4항에 있어서,The method of claim 4, wherein 상기 정류부는 4개의 다이오드로 구성되어 전파 정류를 수행하는 것을 특징으로 하는 아크 결함 검출 장치.The rectifier is composed of four diodes arc fault detection apparatus characterized in that to perform full-wave rectification. 제4항에 있어서,The method of claim 4, wherein 상기 정류부는 1개의 다이오드로 구성되어 반파 정류를 수행하는 것을 특징으로 하는 아크 결함 검출 장치.The rectifying unit is composed of one diode, the arc fault detection apparatus, characterized in that for performing half-wave rectification. 제4항에 있어서,The method of claim 4, wherein 상기 필터/지연부는 저항과 캐패시터를 포함하는 하이 패스 필터를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.Wherein said filter / delay comprises a high pass filter comprising a resistor and a capacitor. 제4항에 있어서,The method of claim 4, wherein 상기 레벨 제한부는 상기 필터/지연부의 출력 신호를 일정 신호 이하로만 제한하는 제너 다이오드를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And the level limiting unit includes a zener diode to limit the output signal of the filter / delay unit to a predetermined signal or less. 제1항에 있어서,The method of claim 1, 상기 필터부는 저항과 캐패시터로 구성되는 하이 패스 필터를 포함하는 것을 특징으로 하는 아크 결함 검출 장치.And the filter unit comprises a high pass filter comprising a resistor and a capacitor. 제5항에 있어서,The method of claim 5, 상기 비교부는 상기 필터부의 출력 신호가 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제1 기준 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되,The comparison unit includes a first NPN transistor to which the output signal of the filter unit is input as a base, a second NPN transistor to which the first reference voltage is input as a base, a PNP transistor having a base coupled to a collector of the first NPN transistor, and the PNP. A bias power supply that provides a voltage to the emitter of the transistor, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는 연결되어 있으며, 상기 필터부의 출력신호가 상기 제1 기준 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 이상 검출 신호를 출력하는 것을 특징으로 하는 아크 결함 검출 장치.The emitter of the first NPN transistor and the emitter of the second NPN transistor are connected, and when the output signal of the filter unit is higher than the first reference voltage, the collector of the PNP transistor outputs an abnormal detection signal. Arc flaw detection apparatus. 제6항에 있어서,The method of claim 6, 상기 충전부는 저항과 상기 저항에 병렬로 연결된 캐패시터를 포함하며, 바이어스 전원으로부터 공급되는 전압이 상기 캐패시터에 충전되는 것을 특징으로 하는 아크 결함 검출 장치.The charging unit includes a resistor and a capacitor connected in parallel to the resistor, the arc fault detection apparatus, characterized in that the voltage supplied from the bias power is charged to the capacitor. 제6항에 있어서,The method of claim 6, 상기 비교부는 상기 충전부의 충전 전압이 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제2 기준 전압 발생부에서 출력하는 충전 완료 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되,The comparator includes a first NPN transistor having a charging voltage input to the charging unit as a base, a second NPN transistor having a charging completion voltage output from the second reference voltage generating unit as a base, and a base of a collector of the first NPN transistor. And a bias power supply for providing a voltage to the emitter of the PNP transistor and PNP transistor to which is coupled, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는 연결되어 있으며, 상기 충전 전압이 상기 충전 완료 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 충전 완료 신호를 출력하는 것을 특징으로 하는 아크 결함 검출 장치.The emitter of the first NPN transistor and the emitter of the second NPN transistor are connected, and when the charging voltage is higher than the charging completion voltage, the collector of the PNP transistor outputs a charging completion signal. Fault detection device. 제6항 또는 제14항에 있어서,The method according to claim 6 or 14, 상기 신호 지연부는,The signal delay unit, 상기 신호 감지부에서 출력하는 감지 신호가 베이스로 입력되는 제1 NPN 트랜지스터;A first NPN transistor configured to receive a detection signal output from the signal detection unit as a base; 상기 제1 NPN트랜지스터의 컬렉터에 베이스가 결합되어 있는 제2 NPN 트랜지스터;A second NPN transistor having a base coupled to a collector of the first NPN transistor; 상기 제2 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 제3 NPN 트랜지스터;A third NPN transistor having a base coupled to the collector of the second NPN transistor; 상기 제3 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 제4 NPN 트랜지스터;A fourth NPN transistor having a base coupled to the collector of the third NPN transistor; 상기 제4 NPN 트랜지스터의 이미터에 베이스가 결합되어 있는 제5 NPN 트랜지스터; 및A fifth NPN transistor having a base coupled to an emitter of the fourth NPN transistor; And 상기 제3 NPN 트랜지스터의 컬렉터와 상기 제2 NPN 트랜지스터의 베이스를 연결하는 저항을 포함하되,A resistor connecting the collector of the third NPN transistor and the base of the second NPN transistor; 상기 비교부의 충전 완료 신호는 상기 제2 NPN 트랜지스터의 베이스 및 상기 제3 NPN 트랜지스터의 컬렉터로 입력되며, 상기 제3 NPN 트랜지스터의 컬렉터는 펄스 신호를 생성하고, 상기 제5 NPN 트랜지스터의 컬렉터는 상기 충전부의 캐패시터에 연결되고, 이미터는 접지되어 상기 충전 완료 신호가 출력될 경우 상기 충전부의 캐패시터의 전압을 방전시키는 것을 특징으로 하는 아크 결함 검출 장치.The charging completion signal of the comparator is input to the base of the second NPN transistor and the collector of the third NPN transistor, the collector of the third NPN transistor generates a pulse signal, and the collector of the fifth NPN transistor is the charger. And a emitter is grounded so as to discharge the voltage of the capacitor of the charging unit when the charging completion signal is output. 제7항에 있어서,The method of claim 7, wherein 상기 카운터는 저항과 상기 저항에 병렬로 연결된 캐패시터를 포함하고, 상기 펄스 발생부에서 출력하는 펄스 신호는 상기 캐패시터에 적분되는 것을 특징으로 하는 아크 결함 검출 장치.The counter includes a resistor and a capacitor connected in parallel to the resistance, and the arc fault detection apparatus, characterized in that the pulse signal output from the pulse generator is integrated to the capacitor. 제7항에 있어서,The method of claim 7, wherein 상기 비교부는 상기 카운터의 출력 신호가 베이스로 입력되는 제1 NPN 트랜지스터, 상기 제3 기준 전압 발생부에서 출력하는 제3 기준 전압이 베이스로 입력되는 제2 NPN 트랜지스터, 상기 제1 NPN 트랜지스터의 컬렉터에 베이스가 결합되어 있는 PNP 트랜지스터 및 상기 PNP 트랜지스터의 이미터에 전압을 제공하는 바이어스 전원을 포함하되,The comparator includes a first NPN transistor to which the output signal of the counter is input as a base, a second NPN transistor to which a third reference voltage output from the third reference voltage generator is input to the base, and a collector of the first NPN transistor. A PNP transistor having a base coupled thereto and a bias power supply for providing a voltage to the emitter of the PNP transistor, 상기 제1 NPN 트랜지스터의 이미터와 상기 제2 NPN 트랜지스터의 이미터는연결되어 있으며, 상기 카운터의 출력신호가 상기 제3 기준 전압보다 높을 경우, 상기 PNP 트랜지스터의 컬렉터는 아크 검출 신호를 출력하는 것을 특징으로 하는 아크 결함 검출 장치.The emitter of the first NPN transistor and the emitter of the second NPN transistor are connected, and when the output signal of the counter is higher than the third reference voltage, the collector of the PNP transistor outputs an arc detection signal. Arc flaw detection apparatus.
KR10-2002-0035133A 2002-06-22 2002-06-22 Device for Detecting Arc Fault KR100524540B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0035133A KR100524540B1 (en) 2002-06-22 2002-06-22 Device for Detecting Arc Fault

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0035133A KR100524540B1 (en) 2002-06-22 2002-06-22 Device for Detecting Arc Fault

Publications (2)

Publication Number Publication Date
KR20040000626A true KR20040000626A (en) 2004-01-07
KR100524540B1 KR100524540B1 (en) 2005-10-31

Family

ID=37312459

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0035133A KR100524540B1 (en) 2002-06-22 2002-06-22 Device for Detecting Arc Fault

Country Status (1)

Country Link
KR (1) KR100524540B1 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100872866B1 (en) * 2007-08-24 2008-12-10 권영현 Dimmer system with self diagnosis
KR100883396B1 (en) * 2007-09-06 2009-02-11 주식회사 케이이피 Apparetus for detecting true arc of home cabinet panel branch circuit
KR101284399B1 (en) * 2011-11-18 2013-07-09 인천대학교 산학협력단 Partial discharge monitoring equipment using rogowsky coil
KR102132355B1 (en) * 2019-10-22 2020-07-09 주식회사 유트론 Fire Sign Detection System of Power equipment
KR102132354B1 (en) * 2019-10-22 2020-07-09 주식회사 유트론 Arc detection transmission device of power equipment
KR102284521B1 (en) * 2021-06-30 2021-08-02 상도일렉트릭 주식회사 Potable arc pulse monitoring device and pulse transmitter to apply high frequency pulses to it
KR20220163043A (en) * 2021-06-02 2022-12-09 태성전기산업주식회사 Ark detection circuit using external magnetic field induction

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ZA941138B (en) * 1993-02-26 1994-08-29 Westinghouse Electric Corp Circuit breaker responsive to repeated in-rush currents produced by a sputtering arc fault.
US5682101A (en) * 1995-03-13 1997-10-28 Square D Company Arcing fault detection system
US6259996B1 (en) * 1998-02-19 2001-07-10 Square D Company Arc fault detection system
US6300766B1 (en) * 1998-07-24 2001-10-09 Eaton Corporation Apparatus sensitive to arc amplitude for envelope detection of low current arcs
KR20000053944A (en) * 2000-05-12 2000-09-05 김천연 Arc fault circuit interrupter and circuit breaker having the same
KR100393886B1 (en) * 2000-08-22 2003-08-09 휴먼엘텍 주식회사 Circuit breaker capable of electric trip and method of the same

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100872866B1 (en) * 2007-08-24 2008-12-10 권영현 Dimmer system with self diagnosis
KR100883396B1 (en) * 2007-09-06 2009-02-11 주식회사 케이이피 Apparetus for detecting true arc of home cabinet panel branch circuit
KR101284399B1 (en) * 2011-11-18 2013-07-09 인천대학교 산학협력단 Partial discharge monitoring equipment using rogowsky coil
KR102132355B1 (en) * 2019-10-22 2020-07-09 주식회사 유트론 Fire Sign Detection System of Power equipment
KR102132354B1 (en) * 2019-10-22 2020-07-09 주식회사 유트론 Arc detection transmission device of power equipment
KR20220163043A (en) * 2021-06-02 2022-12-09 태성전기산업주식회사 Ark detection circuit using external magnetic field induction
KR102284521B1 (en) * 2021-06-30 2021-08-02 상도일렉트릭 주식회사 Potable arc pulse monitoring device and pulse transmitter to apply high frequency pulses to it

Also Published As

Publication number Publication date
KR100524540B1 (en) 2005-10-31

Similar Documents

Publication Publication Date Title
KR100487929B1 (en) Device for Detecting Arc Fault
KR100423886B1 (en) Arc fault circuit interrupter and circuit breaker having the same
US6556397B2 (en) Device and method for detecting arc fault
US6639769B2 (en) Arc fault detector with circuit interrupter
US6414829B1 (en) Arc fault circuit interrupter
US8189307B2 (en) Composite type electric circuit breaker and method thereof
US7925458B2 (en) Arc fault detector with circuit interrupter
EP2387120B1 (en) Apparatus and method to detect a series arc fault of an electrical circuit
US6577478B2 (en) Overload circuit interrupter capable of electrical tripping and circuit breaker with the same
US6477021B1 (en) Blocking/inhibiting operation in an arc fault detection system
US20050286184A1 (en) Electrical power outlet strip
US20030156367A1 (en) Arc fault circuit interrupter with upstream impedance detector
US20050264962A1 (en) Apparatus for detecting arc fault
WO1997030501A9 (en) Arcing fault detection system
EP1103057A1 (en) Arc fault detection system
KR100393886B1 (en) Circuit breaker capable of electric trip and method of the same
US6972937B1 (en) Arc fault circuit detector having two arc fault detection levels
KR100524540B1 (en) Device for Detecting Arc Fault
KR100434664B1 (en) Device for Detecting Arc Fault
KR20000053944A (en) Arc fault circuit interrupter and circuit breaker having the same
MXPA98010752A (en) Arc fault detector with circuit interrupter
MXPA98010753A (en) Arc fault detector with circuit interrupter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090925

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee