KR200212126Y1 - 컴퓨터 시스템 - Google Patents

컴퓨터 시스템 Download PDF

Info

Publication number
KR200212126Y1
KR200212126Y1 KR2019980005046U KR19980005046U KR200212126Y1 KR 200212126 Y1 KR200212126 Y1 KR 200212126Y1 KR 2019980005046 U KR2019980005046 U KR 2019980005046U KR 19980005046 U KR19980005046 U KR 19980005046U KR 200212126 Y1 KR200212126 Y1 KR 200212126Y1
Authority
KR
South Korea
Prior art keywords
reset
power
signal
mode
computer system
Prior art date
Application number
KR2019980005046U
Other languages
English (en)
Other versions
KR19990038985U (ko
Inventor
강찬구
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019980005046U priority Critical patent/KR200212126Y1/ko
Publication of KR19990038985U publication Critical patent/KR19990038985U/ko
Application granted granted Critical
Publication of KR200212126Y1 publication Critical patent/KR200212126Y1/ko

Links

Landscapes

  • Power Sources (AREA)

Abstract

본 고안의 컴퓨터 시스템은 전원 공급 장치로부터 정상 전압 출력 상태임을 알리는 파워 굿 신호가 입력되고, 리셋 스위치가 온 될 때, 소정의 리셋 신호를 발생하는 수단과, 상기 리셋 신호가 입력될 때 상기 컴퓨터 시스템을 리셋 시키는 시스템 컨트롤러와, 상기 시스템의 절전 모드를 나타내는 소정의 파워 모드 신호를 발생하는 수단과, 상기 파워 모드 신호에 응답해서 상기 리셋 신호를 선택적으로 상기 시스템 컨트롤러로 제공하는 로직 수단을 포함하여, 상기 시스템의 절전 모드 동안에 상기 시스템이 리셋되는 것을 막는다. 그 결과, 상기 절전 모드에서 시스템이 리셋됨으로 인해 디스크에 저장되지 않은 데이터가 손실되는 것을 방지할 수 있다.

Description

컴퓨터 시스템(COMPUTER SYSTEM)
본 고안은 컴퓨터 시스템에 관한 것으로, 좀 더 구체적으로는 절전 모드 기능을 갖는 컴퓨터 시스템에 관한 것이다.
전원 절약 기능을 갖는 퍼스널 컴퓨터(personal computer), 특히 휴대용 컴퓨터(portable computer)는 시스템의 각 부분들이 얼마나 오랜 기간동안 동작되지 않는 상태로 있는가를 감지하여, 일정 시간이 지났을 때 시스템은 더 낮은 전력 소모 상태로 변화되고, 동작이 감지되었을 때 시스템은 자동적으로 정상 상태로 변환된다.
컴퓨터 시스템의 전원 절약 기능은 여러 단계(모드)로 나눌 수 있는데, 일반적으로, 풀 온 모드(full on mode)와, 아이들 모드(idle mode)와, 스탠바이 모드(standby mode) 및 서스펜드 모드(suspend mode) 등이 있다. 상기 풀 온 모드(full on mode)는 컴퓨터 시스템에 정상적인 전원을 공급하는 모드이고, 상기 아이들 모드(idle mode)는 CPU가 아이들(idle) 상태일 때 CPU의 주파수를 변화시켜 전원을 절약하는 모드이고, 상기 스탠바이 모드(standby mode)는 입력 장치(예를 들어, 키보드, 마우스 등)나 통신 포트 또는 응용 프로그램의 명령을 기다리는 대기 상태가 일정 시간 이상 지속될 때 비디오 컨트롤러와 전원 관리 컨트롤러의 전력 소비를 최대한 낮게 하여 전력 소비를 줄이는 모드이다. 그리고, 상기 서스펜드 모드(suspend mode)는 마이크로 프로세서, 모니터, 플로피 디스크 드라이브, 하드 디스크 드라이브 등의 전원을 오프하여 최소의 전력을 시스템으로 제공하는 모드를 말한다.
모니터 특히, LCD(liquid crystal display) 장치는 컴퓨터 시스템에서 소비되는 전력의 상당 부분을 차지하고 있다. 따라서, 상기 서스펜드 모드에서는 전력 소모를 최소화하기 위해 모니터의 전원을 오프한다.
도 1은 종래 컴퓨터 시스템의 리셋 동작과 관련된 회로구성을 보여주고 있는 개략적 블럭도이다.
도 1을 참조하면, 리셋 스위치(reset switch)(20)를 구비한 컴퓨터 시스템은 전원 공급 장치인 SMPS(Switching Mode Power Supply)(10)와, 리셋 스위치의 스위칭에 대응된 리셋 신호를 발생하는 리셋 신호 발생부(30)와, 상기 리셋 신호를 입력하여 리셋 동작을 개시하는 시스템 컨트롤러(40) 및 저항 R1, 커패시터 C1로 구성된다.
상기 전원 공급 장치(10)는 외부 전원 스위치(미도시됨)가 온(on) 되어 시스템 내부로 전원 공급을 개시할 때, 일정 시간이 경과되고 나서 정상적인 전압을 출력한다. 상기 정상적인 전압이란 컴퓨터 시스템에서 필요로 하는 전압 레벨을 말한다. 상기 전원 공급 장치(10)는 정상 전압 출력상태에서, 파워 굿 신호(power good signal)를 출력한다.
시스템 동작 상태 즉, 상기 전원 공급 장치(10)로부터 파워 굿 신호가 리셋 신호 발생부(30)로 입력되는 상태에서, 사용자가 리셋 스위치(20)를 온 시키면, 리셋 신호 발생부(30)는 리셋 신호를 출력한다. 상기 시스템 컨트롤러(40)는 리셋 신호 발생부(30)로부터 리셋 신호가 입력되면, 시스템의 리셋(재시동) 동작을 개시하기 위한 제어 신호들(CPU_Reset, PCI_Reset, ISA_Reset 등)을 발생한다.
컴퓨터 시스템에 구비된 리셋 스위치는 컴퓨터가 동작 상태일 때, 사용자가 시스템을 다시 초기화(initialize)할 수 있도록 하기 위한 스위치이다. 상기 리셋 스위치가 온 되면 시스템의 초기화 동작을 중지시킬 수 없다.
특히, 모니터의 전원이 오프된 절전 모드에서 사용자가 실수로 리셋 스위치를 스위칭 하는 경우, 사용 중이던 모든 프로그램은 종료되고, 메모리의 내용이 클리어(clear)되어, 사용자가 사용 중이던 프로그램의 데이터가 손실될 수 있는 문제점이 있었다.
따라서, 본 고안의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로, 컴퓨터 시스템이 절전 모드일 때, 리셋 스위치의 기능을 일시 정지할 수 있는 컴퓨터 시스템을 제공하는데 있다.
도 1은 종래 컴퓨터 시스템의 리셋 동작과 관련된 회로구성을 보여주고 있는 개략적 블럭도;
도 2는 본 고안의 바람직한 실시예에 따른 컴퓨터 시스템의 리셋 동작과 관련된 회로구성을 보여주고 있는 개략적 블럭도; 그리고
도 3은 도 2에 도시된 컴퓨터 시스템의 각 블럭의 상세 회로도이다.
*도면의 주요 부분에 대한 부호의 설명*
10 : 전원 공급 장치 20 : 리셋 스위치
30 : 리셋 신호 발생부 40 : 시스템 컨트롤러
50 : 마이크로 컨트롤러 60 : 로직 회로
32, 62 : 오아 게이트
상술한 바와 같은 본 고안의 목적을 달성하기 위한 본 고안의 특징에 의하면, 컴퓨터 시스템은: 상기 시스템으로 전원을 공급하는 전원 공급 장치로부터 정상 전압 출력 상태임을 알리는 파워 굿 신호가 입력되고, 리셋 스위치가 온 될 때, 소정의 리셋 신호를 발생하는 수단과; 상기 리셋 신호가 입력될 때 상기 컴퓨터 시스템을 리셋 시키는 시스템 컨트롤러와; 상기 시스템의 절전 모드를 나타내는 소정의 파워 모드 신호를 발생하는 수단과; 상기 파워 모드 신호에 응답해서 상기 리셋 신호를 선택적으로 상기 시스템 컨트롤러로 제공하는 로직 수단을 포함하여; 상기 시스템의 절전 모드 동안에 상기 시스템이 리셋되는 것을 막는다.
이 실시예에 있어서, 상기 로직 수단은; 상기 파워 모드 신호를 입력하여 반전하는 슈미트 트리거와; 상기 반전된 신호와 상기 리셋 신호를 입력하여 오아 연산한다.
(실시예)
이하 본 고안에 따른 실시예를 첨부된 도면 도 2 및 도 3을 참조하여 상세히 설명한다.
본 고안의 신규한 컴퓨터 시스템은 전원 공급 장치와, 리셋 스위치와, 상기 리셋 스위치의 스위칭에 대응된 리셋 신호를 발생하는 리셋 신호 발생부와, 상기 리셋 신호가 입력될 때 상기 컴퓨터 시스템을 리셋 시키는 시스템 컨트롤러와, 시스템의 절전 모드에 따른 파워 모드 신호를 발생하는 마이크로 컨트롤러와, 상기 파워 모드 신호에 응답해서 상기 리셋 신호를 선택적으로 상기 시스템 컨트롤러로 제공하는 로직 회로를 포함하여 상기 시스템의 절전 모드 동안에 상기 시스템이 리셋되는 것을 막는다. 그 결과, 상기 절전 모드에서 시스템이 리셋됨으로 인해 디스크에 저장되지 않은 데이터가 손실되는 것을 방지할 수 있다.
도 2는 본 고안의 바람직한 실시예에 따른 컴퓨터 시스템의 리셋 동작과 관련된 회로구성을 보여주고 있는 개략적 블록도이다.
도 2를 참조하면, 본 고안의 컴퓨터 시스템은 전원 공급 장치인 SMPS(Switching Mode Power Supply)(10)와, 사용자가 시스템을 재구동시키기 위한 리셋 스위치(20)와, 상기 리셋 스위치의 스위칭에 대응된 리셋 신호를 발생하는 리셋 신호 발생부(30)와, 상기 리셋 신호가 입력될 때 상기 컴퓨터 시스템을 리셋 시키는 시스템 컨트롤러(40)와, 상기 컴퓨터 시스템의 절전 모드에 따른 파워 모드 신호를 발생하는 마이크로 컨트롤러(50)와, 상기 파워 모드 신호에 응답해서 상기 리셋 신호를 선택적으로 상기 시스템 컨트롤러로 제공하는 로직 회로(60) 및 저항 R1, 커패시터 C1로 구성된다.
상기 각 블록의 상세한 설명은 도 3에 도시된 상세 회로도를 참조하여 설명한다.
도 3을 참조하면, 상기 리셋 신호 발생부(30)는 오아 게이트(OR gate)(32)와 슈미트 트리거(schmitt trigger)들(ST1, ST2, ST4)과, 저항들(R2, R3) 및 커패시터들(C2, C3)로 구성된다. 상기 로직회로(60)는 오아 게이트(62)와, 슈미트 트리거(ST3) 및 저항들(R5, R6)로 구성된다.
시스템 동작 상태에서, 상기 전원 공급 장치(10)로부터 파워 굿 신호가 출력되면, 전원(Vcc)은 저항들 R3 및 R4와 커패시터 C1을 통해 슈미트 트리거 ST2로 입력된다. 상기 슈미트 트리거 ST2는 'H'(High 신호) 입력 신호를 반전한 'L'(Low 신호)을 상기 오아 게이트(32)의 한 입력 단자로 입력한다. 사용자가 리셋 스위치(20)를 온 시키면, 'L'이 저항 R2와 커패시터 C2를 통해 슈미트 트리거 ST1로 입력된다. 상기 슈미트 트리거 ST1은 입력 신호를 반전하여 'H'를 오아 게이트의 다른 입력 단자로 입력한다. 상기 오아 게이트(32)에 입력되는 신호는 각각 'H' 및 'L'이므로 출력은 'H'가 된다. 상기 오아 게이트(32)의 출력은 슈미트 트리거 ST4를 통해 'L'로 출력된다. 상기 슈미트 트리거 ST4에서 출력되는 'L' 신호는 리셋 신호가 된다.
상기 마이크로 컨트롤러(50)는 시스템이 절전 모드 가운데 스탠바이 모드 또는 서스펜드 모드인 경우, GPIO(general purpose input output)단자로 'L'를 출력하고, 정상 모드, 아이들 모드, 또는 스탠바이 모드일 때, 'H'를 출력한다.
상기 로직 회로(60)의 슈미트 트리거 ST3은 상기 마이크로 컨트롤러(50)의 GPIO 단자로부터 입력되는 'H'를 반전한 'L'을 오아 게이트(62)의 한 입력 단자로 입력한다. 상기 오아 게이트(62)의 다른 입력 단자에는 상기 리셋 신호 발생부(30)의 슈미트 트리거 ST4로부터 'L'가 입력된다. 따라서, 스위칭부(30)의 오아 게이트(62)에 입력되는 두 신호가 모두 'L' 이므로 출력 또한 'L'이 된다. 상기 'L'는 저항 R5 및 R6을 통해 시스템 컨트롤러(40)로 입력된다.
상기 시스템 컨트롤러(40)는 상기 로직 회로(60)로부터 리셋 신호('L')가 입력되면, 시스템의 리셋(재시동) 동작을 개시하기 위한 제어 신호들(CPU_Reset, PCI_Reset, ISA_Reset 등)을 발생하여 시스템 내부의 각 장치들로 입력한다.
반면, 상기 마이크로 컨트롤러(50)의 GPIO 단자에서 'L'이 출력될 때 즉, 리셋 동작을 개시할 수 없는 절전 모드일 때, 상기 슈미트 트리거 ST3을 통해 상기 오아 게이트(62)의 한 입력 단자에는 'H'가 입력된다. 그 결과, 상기 리셋 신호 발생부(30)로부터 리셋 신호가 출력되더라도 상기 시스템 컨트롤러(40)에는 'H'가 입력되어 리셋 동작이 개시되지 않는다.
이상과 같은 본 고안에 의하면, 컴퓨터 시스템의 절전 모드 가운데, 서스펜드 모드에서 사용자가 리셋 스위치를 스위칭 하더라도 시스템이 리셋 동작을 개시하지 않도록 한다. 따라서, 상기 절전 모드에서 시스템이 리셋됨으로 인해 디스크에 저장되지 않은 데이터가 손실되는 것을 방지할 수 있다.

Claims (2)

  1. 컴퓨터 시스템에 있어서,
    상기 시스템으로 전원을 공급하는 전원 공급 장치로부터 정상 전압 출력 상태임을 알리는 파워 굿 신호가 입력되고, 리셋 스위치가 온 될 때, 소정의 리셋 신호를 발생하는 수단과;
    상기 리셋 신호가 입력될 때 상기 컴퓨터 시스템을 리셋 시키는 시스템 컨트롤러와;
    상기 시스템의 절전 모드를 나타내는 소정의 파워 모드 신호를 발생하는 수단과;
    상기 파워 모드 신호에 응답해서 상기 리셋 신호를 선택적으로 상기 시스템 컨트롤러로 제공하는 로직 수단을 포함하여;
    상기 시스템의 절전 모드 동안에 상기 시스템이 리셋되는 것을 막는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제 1 항에 있어서,
    상기 로직 수단은;
    상기 파워 모드 신호를 입력하여 반전하는 슈미트 트리거와;
    상기 반전된 신호와 상기 리셋 신호를 입력하여 오아 연산하는 것을 특징으로 하는 컴퓨터 시스템.
KR2019980005046U 1998-04-02 1998-04-02 컴퓨터 시스템 KR200212126Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019980005046U KR200212126Y1 (ko) 1998-04-02 1998-04-02 컴퓨터 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019980005046U KR200212126Y1 (ko) 1998-04-02 1998-04-02 컴퓨터 시스템

Publications (2)

Publication Number Publication Date
KR19990038985U KR19990038985U (ko) 1999-11-05
KR200212126Y1 true KR200212126Y1 (ko) 2001-03-02

Family

ID=69709140

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019980005046U KR200212126Y1 (ko) 1998-04-02 1998-04-02 컴퓨터 시스템

Country Status (1)

Country Link
KR (1) KR200212126Y1 (ko)

Also Published As

Publication number Publication date
KR19990038985U (ko) 1999-11-05

Similar Documents

Publication Publication Date Title
CA2187501C (en) Process and apparatus for generating power management events in a computer system
US5721934A (en) Retrofit external power saving system and method for use
US6775784B1 (en) Power supply control circuit and method for cutting off unnecessary power to system memory in the power-off state
KR100626359B1 (ko) 컴퓨터 시스템의 전원 관리 방법
US5870613A (en) Power mangement system for a computer
JP3463186B2 (ja) コンピュータ・システム
US6760850B1 (en) Method and apparatus executing power on self test code to enable a wakeup device for a computer system responsive to detecting an AC power source
KR960003412B1 (ko) 컴퓨터 전력 관리 시스템
KR100881774B1 (ko) 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치
KR0162599B1 (ko) 단순한 전원 제어 기능을 갖는 컴퓨터 시스템
KR970066826A (ko) 하드 디스크 드라이브의 전원 절약 장치 및 그 제어 방법
WO2011118487A1 (ja) 情報処理装置及び電源制御回路
KR20040033066A (ko) Cpu 파워 다운 방법 및 그 장치
US7380144B2 (en) Enabling and disabling of powering-off of computer system
JPH07134628A (ja) 省電力制御方法および情報処理装置
EP0426133B1 (en) Personal computer for disabling resume mode upon replacement of HDD
US20080065917A1 (en) Information Processing Apparatus and Resume Control Method
US5758103A (en) Circuit for replacing a peripheral device of a computer system and method therefor
KR100385020B1 (ko) 리모트 컨트롤러로 구동되는 컴퓨터 시스템의 자동 암호확인 방법
JP2007503057A (ja) Ac電力不足における電力管理
KR200212126Y1 (ko) 컴퓨터 시스템
JPH05189100A (ja) 情報処理装置
JPH06230845A (ja) レジューム方式
JP2007503055A (ja) Ac電力無しでのパワーボタン及びデバイス起動イベント処理方法
KR100820641B1 (ko) 범용직렬버스 컨트롤러로의 전원 공급을 제어할 수 있는컴퓨터 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee