KR200199631Y1 - Multi-layer printed circuit board - Google Patents

Multi-layer printed circuit board Download PDF

Info

Publication number
KR200199631Y1
KR200199631Y1 KR2019990024553U KR19990024553U KR200199631Y1 KR 200199631 Y1 KR200199631 Y1 KR 200199631Y1 KR 2019990024553 U KR2019990024553 U KR 2019990024553U KR 19990024553 U KR19990024553 U KR 19990024553U KR 200199631 Y1 KR200199631 Y1 KR 200199631Y1
Authority
KR
South Korea
Prior art keywords
printed circuit
circuit board
double
sided
multilayer printed
Prior art date
Application number
KR2019990024553U
Other languages
Korean (ko)
Inventor
이성헌
정해원
Original Assignee
이성헌
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019990048215A external-priority patent/KR100343903B1/en
Application filed by 이성헌 filed Critical 이성헌
Priority to KR2019990024553U priority Critical patent/KR200199631Y1/en
Application granted granted Critical
Publication of KR200199631Y1 publication Critical patent/KR200199631Y1/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/245Reinforcing conductive patterns made by printing techniques or by other techniques for applying conductive pastes, inks or powders; Reinforcing other conductive patterns by such techniques
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/421Blind plated via connections

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

본 고안은 다층 인쇄회로기판에 관한 것으로서, 다층 인쇄회로기판에 소정 깊이로 블라인드 비아홀을 천공하고, 상기 블라인드 비아홀에 도전성 페이스트를 인쇄하여 채워넣는 방식으로 적어도 2층 이상의 도체층 사이를 층간 접속하기 위한 것이다.The present invention relates to a multi-layer printed circuit board, comprising: drilling a blind via hole at a predetermined depth in a multi-layer printed circuit board, and printing the conductive paste in the blind via hole to fill the interlayer between at least two layers. will be.

이를 위하여 본 고안에 따른 다층 인쇄회로기판은, 양면 동입힘 적층판의 상, 하 양면 도체층을 원하는 회로패턴으로 에칭하여 얻은 여러 장의 양면 인쇄회로기판을 적층하고, 상기 각 기판들 사이에 접합부재를 넣고 가열 압착시킨 형태의 다층 인쇄회로기판에 있어서, 상기 다층 인쇄회로기판에 임의의 깊이로 홀을 천공하고, 상기 홀 내부에 도전성 도료를 인쇄하여 채우고 그것을 경화시켜, 적어도 2층 이상의 도체층을 층간 접속하는 블라인드 비아홀을 형성한 것을 특징으로 한다.To this end, the multilayer printed circuit board according to the present invention is to laminate a plurality of double-sided printed circuit boards obtained by etching the upper and lower double-sided conductor layer of the double-sided copper clad laminate in a desired circuit pattern, and the bonding member between each of the substrates In a multi-layer printed circuit board of the type inserted and heat-compressed, a hole is drilled in the multilayer printed circuit board at an arbitrary depth, a conductive paint is printed and filled in the hole, and the cured layer is cured so that at least two conductor layers are interlayered. A blind via hole for connecting is formed.

따라서 본 고안은 다층 인쇄회로기판을 제조할 때, 동도금 공정을 최소화하여 제조시간 단축과 비용절감이 가능하면서도 고밀도화 및 소형화에 적합하고 환경오염을 줄일 수 있게 된다.Therefore, the present invention, when manufacturing a multilayer printed circuit board, minimizes the copper plating process, while shortening the manufacturing time and cost, while being suitable for high density and miniaturization and reducing environmental pollution.

Description

다층 인쇄회로기판{MULTI-LAYER PRINTED CIRCUIT BOARD}Multilayer Printed Circuit Boards {MULTI-LAYER PRINTED CIRCUIT BOARD}

본 고안은 다층 인쇄회로기판에 관한 것으로서, 특히 다층 인쇄회로기판의 블라인드 비아홀에 도전성 페이스트를 인쇄하여 채워넣는 방식을 이용하여, 인쇄회로기판의 적어도 2층 이상의 도체층을 서로 접속시킴으로써, 도금공정을 최소화 할 수 있도록 한 다층 인쇄회로기판에 관한 것이다.The present invention relates to a multilayer printed circuit board. In particular, a plating process is performed by connecting at least two or more conductive layers of a printed circuit board to each other using a method of printing and filling a conductive via into a blind via hole of the multilayer printed circuit board. It relates to a multilayer printed circuit board which can be minimized.

현재 사용되고 있는 인쇄회로기판은 전자산업의 발달로 보다 고다층화, 고밀도화 되고 있으며, 일반적으로 다층 인쇄회로기판은 4층 이상의 기판으로서, 제조시 많은 공정과 정밀한 기술들이 요구된다.Printed circuit boards that are currently used are becoming more multi-layered and higher-density due to the development of the electronics industry. In general, multilayer printed circuit boards are four or more layers, and many processes and precise technologies are required in manufacturing.

도 1은 종래의 다층 인쇄회로기판의 제조 공정도로서, 다층 인쇄회로기판을 제조하기 위하여서는 먼저 단면 및/또는 양면 동입힘 적층판을 제조하고 이를 여러 단계의 처리공정(a1-a8)을 거쳐 다층 인쇄회로기판을 제조한다.1 is a manufacturing process diagram of a conventional multilayer printed circuit board. In order to manufacture a multilayer printed circuit board, first, a single-sided and / or double-sided copper clad laminate is manufactured and subjected to a multi-step process (a1-a8) to multi-layer printing. Manufacture a circuit board.

종래 다층 인쇄회로기판의 제조공정을 도 1을 참조하여 설명하면, 제 1공정(a1)에서는 양면 인쇄회로기판을 제조하기 위해 양면 동입힘 적층판(1)(double sided copper clad laminate)을 마련하고 있다. 상기 양면 동입힘 적층판(1)은 기판을 중심으로 그 상, 하 양면에 도체층(1a)(1b)이 입혀져 있다.Referring to FIG. 1, a manufacturing process of a conventional multilayer printed circuit board will be described. In the first process (a1), a double sided copper clad laminate 1 is provided to manufacture a double-sided printed circuit board. . The double-sided copper clad laminate 1 has conductor layers 1a and 1b coated on both top and bottom surfaces thereof, mainly on a substrate.

제 2공정(a2)에서는 드릴을 사용하여 상기 양면 동입힘 적층판(1)의 원하는 위치에 구멍(2)을 천공한다.In a 2nd process (a2), a hole is drilled in the desired position of the said double-sided copper clad laminated board 1 using a drill.

제 3공정(a3)에서는 구멍(2)이 형성된 상기 양면 동입힘 적층판(1)에 동박도금을 실시하여 상기 구멍(2)의 내부에 동박(3)을 형성한다. 이 동박(3)은 상기 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)을 전기적으로 연결하기 위한 것이다.In a 3rd process (a3), copper foil plating is performed to the said double-sided copper clad laminated board 1 in which the hole 2 was formed, and the copper foil 3 is formed in the inside of the said hole 2. This copper foil 3 is for electrically connecting the conductor layers 1a and 1b of both upper and lower sides of the said double-sided copper clad laminated board 1 to it.

제 4공정(a4)에서는 상기 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)에 원하는 회로패턴을 형성하기 위한 에칭을 실시한다.In the fourth step (a4), etching is performed to form a desired circuit pattern on the upper and lower conductive layers 1a and 1b of the double-sided copper clad laminate 1.

제 5공정(a5)에서는 상기 제 1내지 제 4공정(a1)-(a4)을 차례로 실시하여 원하는 소정 회로패턴이 형성된 다수의 양면 인쇄회로기판(도면에서는 3장의 양면 인쇄회로기판을 사용한 경우를 예로 들어 표시하고 있음) 사이에 접합부재인 프리프래그(prepreg)(4)를 넣고 핫프레스(hot press)로 가열 압착하여 다층 인쇄회로기판을 형성한다.In the fifth step (a5), the first to fourth steps (a1) to (a4) are carried out in sequence to form a plurality of double-sided printed circuit boards having desired circuit patterns (in the drawing, three double-sided printed circuit boards For example, a prepreg 4, which is a bonding member, is inserted between the two members, and then hot-pressed to form a multilayer printed circuit board.

제 6공정(a6)에서는 드릴을 사용하여 상기 다층 인쇄회로기판의 소정 위치에 관통구멍(5)을 천공한다.In the sixth step (a6), the through hole 5 is drilled at a predetermined position of the multilayer printed circuit board using a drill.

제 7공정(a7)에서는 상기 다층 인쇄회로기판에 도금을 실시하여 상기 관통구멍(5) 내부에 동박(6)을 형성함으로써, 상기 다층 인쇄회로기판의 층간접속을 완료한다.In the seventh step (a7), the multilayer printed circuit board is plated to form copper foil 6 inside the through hole 5, thereby completing the interlayer connection of the multilayer printed circuit board.

마지막으로 제 8공정(a8)에서는 층간접속이 완료된 상기 다층 인쇄회로기판의 최외층에 원하는 회로패턴을 형성하기 위한 에칭을 실시하여, 6층의 도체층을 구비한 다층 인쇄회로기판이 완성된다.Finally, in the eighth step (a8), etching is performed to form a desired circuit pattern on the outermost layer of the multilayer printed circuit board on which the interlayer connection is completed, thereby completing a multilayer printed circuit board having six conductor layers.

이상으로 기존의 다층 인쇄회로기판의 제조공정에 대하여 살펴보았다.In the above, the manufacturing process of the conventional multilayer printed circuit board has been described.

상기의 종래 제조방법에 의해 형성되는 층간접속을 위한 구멍은 블라인드 비아홀(blind via hole)(7)과 베리드 비아홀(buried via hole)(8) 그리고, 도금관통구멍(plated through hole)(9)임을 알 수가 있으며, 이러한 구멍들은 필수적으로 도금에 의해 층간접속을 하고 있음을 알 수 있다.The holes for the interlayer connection formed by the above-described conventional manufacturing method are blind via holes (7), buried via holes (8), and plated through holes (9). It can be seen that these holes are essentially interlayer connection by plating.

최근 다층 인쇄회로기판의 고밀도화 및 소형화에 따른 표면실장기술(SMT)의 발달로 도금관통구멍(9)의 수는 갈수록 줄어들고 있으나, 블라인드 비아홀(7)과 베리드 비아홀(8)은 점점 그 수요가 늘어나고 있어, 제조시 난이도가 점점 커지고 있는 실정이다.The number of plated through holes 9 is gradually decreasing due to the development of surface mount technology (SMT) due to the recent increase in density and miniaturization of multilayer printed circuit boards, but the blind via holes 7 and buried via holes 8 are increasingly in demand. Increasingly, the difficulty of manufacturing is increasing.

이러한 종래의 제조공정은 모든 층간의 접속을 위해서는 천공작업 후에 반드시 도금을 실시해야 하는 공정 상에 일정한 한계가 지적되고 있다. 또한 구멍내부를 도금할 경우, 표면의 동박 두께도 두꺼워져서 미세한 회로패턴을 제조하기 힘들게 된다. 이는 회로의 폭은 동박의 두께에 비례하기 때문이다. 또한 도금공정은 습식공정으로 타공정에 비해 시간과 비용이 많이 들뿐만 아니라 환경적으로도 좋지 않은 결과를 초래할 수 있다.This conventional manufacturing process is pointed to a certain limit on the process that must be plated after the drilling operation for the connection between all the layers. In addition, when plating the inside of the hole, the thickness of the copper foil on the surface becomes thick, making it difficult to manufacture a fine circuit pattern. This is because the width of the circuit is proportional to the thickness of the copper foil. In addition, the plating process is a wet process, which takes more time and money than other processes, and may result in environmentally unfavorable results.

이상으로 살펴본 바와 같이 종래의 다층 인쇄회로기판의 제조방법에 의하면 제조공정에 걸리는 시간과 비용이 과다하게 소요되고 회로패턴의 소형화, 고밀도화에 많은 한계가 있었다.As described above, according to the conventional method for manufacturing a multilayer printed circuit board, the manufacturing process takes excessive time and cost, and there are many limitations in miniaturization and high density of circuit patterns.

본 고안은 상기의 문제점을 해결하기 위해 안출한 것으로서, 본 고안의 목적은 다층 인쇄회로기판에 소정 깊이로 블라인드 비아홀을 천공하고, 상기 블라인드 비아홀에 도전성 페이스트를 인쇄하여 채워넣는 방식으로 적어도 2층 이상의 도체층 사이를 접속시킴으로써, 도금공정을 최소화하여 제조시간 단축과 비용절감이 가능하면서도 고밀도화 및 소형화에 적합하고 환경오염을 줄일 수 있는 다층 인쇄회로기판을 제공함에 있다.The present invention has been made to solve the above problems, an object of the present invention is to drill a blind via hole to a predetermined depth in a multilayer printed circuit board, and at least two layers or more by printing and filling the conductive paste in the blind via hole. By connecting the conductor layers, it is possible to minimize the plating process to reduce manufacturing time and cost, while providing a multilayer printed circuit board suitable for high density and miniaturization and reducing environmental pollution.

상기의 목적을 달성하기 위하여 본 고안의 일 실시 예에서는, 양면 동입힘 적층판의 상, 하 양면 도체층을 원하는 회로패턴으로 에칭하여 얻은 여러 장의 양면 인쇄회로기판을 적층하고, 상기 각 기판들 사이에 접합부재를 넣고 가열 압착시킨 형태의 다층 인쇄회로기판에 있어서, 상기 다층 인쇄회로기판에 임의의 깊이로 홀을 천공하고, 상기 홀 내부에 도전성 도료를 인쇄하여 채우고 그것을 경화시켜, 적어도 2층 이상의 도체층을 층간 접속하는 블라인드 비아홀을 형성한 것을 특징으로 하는 다층 인쇄회로기판을 제공한다.In order to achieve the above object, in an embodiment of the present invention, a plurality of double-sided printed circuit boards obtained by etching the upper and lower double-sided conductor layer of the double-sided copper clad laminate in a desired circuit pattern, and laminated between the respective substrates In a multilayer printed circuit board in which a bonding member is inserted and heat-compressed, a hole is drilled in a predetermined depth in the multilayer printed circuit board, a conductive paint is printed and filled in the hole, and the cured material is cured, thereby at least two layers of conductors. Provided is a multilayer printed circuit board comprising a blind via hole for connecting layers to layers.

특히 본 고안의 다른 실시예에서는, 상기 다층 인쇄회로기판의 홀 내부 및 그 주변을 케미칼 스크러빙(chemical scrubbing) 및/또는 퍼믹스 스크러빙(pumice scrubbing)하여 상기 홀 천공시에 발생되는 버(burr)를 제거한다.Particularly, in another embodiment of the present invention, a burr generated at the time of hole drilling is obtained by chemical scrubbing and / or permix scrubbing of the inside and the periphery of the hole of the multilayer printed circuit board. Remove

상기 본 고안의 각 실시 예에서 사용되는 상기 도전성 도료는, 실버 페이스트(silver paste) 및/또는 카퍼 페이스트(copper paste) 및/또는 골드 페이스트(gold paste)로 된 도전성 페이스트(conductive paste)이며, 이들은 각각 상기 도전성 도료의 평활성을 유지시키고 상기 도전성 도료 스스로가 상기 블라인드 비아홀의 내부로 침투되게 하기 위하여, 상온에서 일정한 시간 동안 1차 건조하고; 상기 도전성 도료에 포함된 용제를 증발시키기 위하여, 특정 온도에서 일정한 시간동안 2차 건조하여 경화시킬 수 있다.The conductive paint used in each embodiment of the present invention is a conductive paste made of silver paste and / or copper paste and / or gold paste. Primary drying at room temperature for a predetermined time, respectively, to maintain the smoothness of the conductive paint and to allow the conductive paint to penetrate into the blind via hole; In order to evaporate the solvent contained in the conductive paint, it may be cured by secondary drying for a certain time at a specific temperature.

도 1은 종래의 다층 인쇄회로기판의 제조공정을 보인 단면도1 is a cross-sectional view showing a manufacturing process of a conventional multilayer printed circuit board.

도 2는 본 고안의 일 실시 예에 따른 다층 인쇄회로기판의 제조공정을 보인 단면도2 is a cross-sectional view illustrating a manufacturing process of a multilayer printed circuit board according to an embodiment of the present invention.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

1 : 양면 동입힘 적층판 1a, 1b : 도체층1: double-sided copper clad laminate 1a, 1b: conductor layer

2, 2' : 구멍 3 : 동박2, 2 ': hole 3: copper foil

11, 12, 13 : 양면 인쇄회로기판 14 : 프리프래그(prepreg)11, 12, 13: double-sided printed circuit board 14: prepreg

15 : 블라인드 비아홀 16 : 도전성 페이스트15 blind via hole 16: conductive paste

이하에서 본 고안의 각 실시 예들을 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, each embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 고안의 일 실시 예에 따른 다층 인쇄회로기판의 블라인드 비아홀 제조공정을 보인 단면도로서, 다층 인쇄회로기판은 4층 이상의 기판으로서, 본 실시 예에서는 6층 기판에 대한 제조공정을 예를 들어 설명하기로 한다.2 is a cross-sectional view illustrating a blind via hole manufacturing process of a multilayer printed circuit board according to an exemplary embodiment of the present invention. The multilayer printed circuit board is a board having four or more layers. In this embodiment, a manufacturing process for a six-layer substrate is illustrated. Will be explained.

본 고안의 일 실시 예에 따른 다층 인쇄회로기판의 제조공정을 도 2를 참조하여 설명하면, 제 1공정(b1)에서는 양면 인쇄회로기판을 제조하기 위해 양면 동입힘 적층판(1)을 마련하고 있다. 상기 양면 동입힘 적층판(1)은 기판을 중심으로 그 상, 하 양면에 도체층(1a)(1b)을 입힌다.The manufacturing process of the multilayer printed circuit board according to the exemplary embodiment of the present invention will be described with reference to FIG. 2. In the first step (b1), a double-sided copper clad laminate 1 is provided to manufacture a double-sided printed circuit board. . The double-sided copper clad laminate 1 coats the conductor layers 1a and 1b on both upper and lower surfaces of the substrate.

제 2공정(b2)에서는 드릴을 사용하여 상기 양면 동입힘 적층판(1)의 원하는 위치에 층간 접속을 위한 다수의 구멍(2)(2')을 천공한다.In the second step (b2), a plurality of holes (2) 2 'for interlayer connection are drilled at a desired position of the double-sided copper clad laminate 1 using a drill.

제 3공정(b3)에서는 상기 구멍(2)(2')이 형성된 상기 양면 동입힘 적층판(1)에 동박도금을 실시하여, 상기 구멍(2)(2')의 내부에 동박(3)을 형성한다. 이 동박(3)은 상기 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)을 전기적으로 연결하기 위한 것이다.In the 3rd process (b3), copper foil plating is performed to the said double-sided copper clad laminated board 1 in which the said hole 2 (2 ') was formed, and copper foil 3 was made inside the said hole 2, 2'. Form. This copper foil 3 is for electrically connecting the conductor layers 1a and 1b of both upper and lower sides of the said double-sided copper clad laminated board 1 to it.

제 4공정(b4)에서는 상기 제 3공정(b3)이 수행된 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)에 에칭을 실시하여, 원하는 회로패턴이 형성된 양면 인쇄회로기판(11)을 마련한다. 그리고 도면상으로는 도시하지 않았으나, 상기 제 1공정에서 상, 하 양면에 도체층이 입혀진 양면 동입힘 적층판(1)에 상기 제 2 내지 제 3공정은 생략하고, 직접 에칭을 실시하여, 원하는 회로 형성을 위한 두 장의 양면 인쇄회로기판(12)(13)을 더 마련한다.In the fourth process (b4), the upper and lower conductor layers 1a and 1b of the double-sided copper clad laminate 1, in which the third process (b3) is performed, are etched to form a double-sided circuit pattern. The printed circuit board 11 is prepared. Although not shown in the drawing, in the first step, the second and third steps are omitted on the double-sided copper clad laminate 1, in which the conductor layers are coated on both upper and lower surfaces, and the etching is performed directly to form a desired circuit. Two sheets of double-sided printed circuit board 12 (13) is further provided.

제 5공정(b5)에서는 상기 제 1 내지 제 4공정(b1-b4)을 차례로 실시하여 얻은 한 장의 양면 인쇄회로기판(11)을 가운데 두고, 도체층 에칭공정인 상기 제 4공정(b4)만을 거친 두 장의 양면 인쇄회로기판(12)(13)을 그 상, 하에 배치한 후, 각 기판들 사이에 접합부재인 프리프래그(14)를 넣고, 핫프레스로 가열 압착하여 다층 인쇄회로기판을 형성한다.In the fifth step (b5), only the fourth step (b4) which is a conductor layer etching step is centered on one sheet of double-sided printed circuit board (11) obtained by sequentially performing the first to fourth steps (b1-b4). After arranging the two rough double-sided printed circuit boards 12 and 13 above and below, a prepreg 14, which is a bonding member, is inserted between the substrates, and hot pressed to form a multilayer printed circuit board. .

제 6공정(b6)에서는 일정한 깊이까지만 구멍을 뚫을 수 있는 스텝드릴을 사용하여 상기 다층 인쇄회로기판의 소정 위치에 원하는 깊이의 블라인드 비아홀(15)을 천공한다.In the sixth step (b6), a blind via hole 15 having a desired depth is drilled at a predetermined position of the multilayer printed circuit board using a step drill capable of drilling a hole to a predetermined depth.

특히, 상기 제 6공정에서는, 스텝드릴로 상기 블라인드 비아홀(15)을 천공할 때 발생하는 버(burr)를 제거하기 위하여, 상기 다층 인쇄회로기판의 구멍 및 그 구멍 주위를 깨끗하게 하기 위한 디버링(deburring)공정을 선택적으로 더 수행할 수도 있다. 이때의 디버링 작업은 일반적으로는 브러시를 이용하는 경우도 있으나, 상기와 같이 천공구멍이 있는 경우는 구멍 주위의 동박이 손상될 우려가 있으므로 화학적인 용제를 이용하는 케미칼 스크러빙(chemical scrubbing) 방법을 사용할 수 있다. 또한 연마용 분말을 이용한 퍼믹스 스크러빙(pumice scrubbing) 방법을 사용할 수도 있다. 이와 같은 상기 디버링 공정은 각각 별개로 실시할 수도 있으며, 각 공정들을 순차적으로 모두 실시할 수도 있다.In particular, in the sixth step, in order to remove burrs generated when drilling the blind via hole 15 with a step drill, deburring for cleaning the holes of the multilayer printed circuit board and the periphery thereof. The process may optionally be further performed. In this case, the deburring operation may generally use a brush. However, when there are perforated holes as described above, the copper foil around the hole may be damaged, so a chemical scrubbing method using a chemical solvent may be used. . In addition, it is also possible to use a pumice scrubbing method using the abrasive powder. The deburring process may be performed separately, or each process may be sequentially performed.

제 7공정(b7)에서는 상기 제 6공정에서 다층 인쇄회로기판에 천공된 블라인드 비아홀(15)에 층간접속을 위한 도전성 페이스트(paste)(16)를 인쇄하여 채워넣는 공정과; 상기 인쇄에 의해 블라인드 비아홀에 채워 넣고 이를 경화(curing)시켜 층간접속을 완료하는 공정을 차례로 수행한다. 이때 사용되는 도전성 페이스트는 실버 페이스트(silver paste), 카퍼 페이스트(copper paste), 골드 페이스트(gold paste) 등이 적당하며, 도체 재료로 많이 사용되는 도전성 도료(conductive ink)이다.In the seventh step (b7), the step of printing and filling the conductive paste (16) for the interlayer connection in the blind via hole (15) perforated in the multilayer printed circuit board in the sixth step; Filling the blind via hole by the printing is cured to complete the interlayer connection in sequence. At this time, the conductive paste used is a silver paste, a copper paste, a gold paste, or the like, and is a conductive ink commonly used as a conductive material.

특히 상기 제 7공정에서는, 상기 제 6공정을 거쳐 제조된 다층 인쇄회로기판을 진공상태의 분위기에 두고, 그 진공상태에서 도전성 페이스트를 상기 블라인드 비아홀(15)에 인쇄하는 공정을 수행함으로써, 상기 블라인드 비아홀(15)의 내부까지 도전성 페이스트를 침투시킬 수 있게 된다.In particular, in the seventh step, the multilayer printed circuit board manufactured by the sixth step is placed in a vacuum atmosphere, and the conductive paste is printed on the blind via hole 15 in the vacuum state, thereby performing the blind. The conductive paste can penetrate to the inside of the via hole 15.

상기 제 7공정에서, 상기 도전성 페이스트를 경화시키는 공정은, 상기 블라인드 비아홀(15)에 인쇄된 도전성 페이스트의 평활성 유지시키면서 동시에 구멍 내부로의 침투를 용이하게 하기 위하여 다층 인쇄회로기판을 상온에서 일정한 시간동안 건조시키는 상온 건조공정과; 상기 도전성 페이스트에 포함된 용제를 증발시키기 위하여, 상기 다층 인쇄회로기판을 적당한 온도(예를 들어 70℃)의 분위기에서 일정한 시간동안 건조시키는 예비 건조공정(post curing)을 더 포함할 수 있다.In the seventh step, the step of curing the conductive paste is to maintain the smoothness of the conductive paste printed on the blind via hole 15 and at the same time, to maintain the smoothness of the multilayer printed circuit board at room temperature. A room temperature drying step of drying during; In order to evaporate the solvent contained in the conductive paste, the multilayer printed circuit board may further include a post curing process (post curing) for drying for a predetermined time in an atmosphere of a suitable temperature (for example 70 ℃).

이상과 같이 구성되는 본 고안의 각 실시 예에 따른 제조공정 및 그에 의한 작용효과를 상세히 설명하면 다음과 같다.Referring to the manufacturing process and the effect according to each embodiment of the present invention configured as described above in detail as follows.

먼저, 기판을 중심으로 그 상, 하 양면에 도체층(1a)(1b)을 입혀서 된 양면 동입힘 적층판(1)의 원하는 위치에 층간 접속을 위한 구멍(2)(2')을 드릴을 사용하여 천공하고, 상기 양면 동입힘 적층판(1)에 동박도금을 실시하여, 상기 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)을 전기적으로 연결하기 위한 동박(3)을 상기 구멍(2)(2') 내부에 형성하는 제 1공정(b1) 내지 제 3공정(b3)을 차례로 수행한다.First, a drill is used to drill holes (2) and (2 ') for interlayer connection at a desired position of the double-sided copper clad laminate (1) coated with conductor layers (1a) and (1b) on both sides of the substrate. And copper foil plating on the double-sided copper clad laminate 1 to electrically connect the upper and lower conductive layers 1a and 1b of the double-sided copper clad laminate 1 to each other. ) Is performed in the first step (b1) to the third step (b3) in order to form the inside of the hole (2) (2 ').

다음으로, 상기 제 3공정(b3)이 수행된 양면 동입힘 적층판(1)의 상, 하 양면의 도체층(1a)(1b)에 에칭을 실시하여, 원하는 회로패턴이 형성된 양면 인쇄회로기판(11)을 마련하고, 상기 제 2공정과 제 3공정을 거치지 않은 또 다른 양면 동입힘 적층판(1)에 직접 에칭을 실시하여, 원하는 회로 형성을 위한 두 장의 양면 인쇄회로기판(12)(13)을 더 마련하는 제 4공정(b4)을 수행한다.Next, the upper and lower conductive layers 1a and 1b of the double-sided copper clad laminate 1 on which the third process (b3) has been performed are etched to form a double-sided printed circuit board having a desired circuit pattern ( 11) and directly etched another double-sided copper clad laminate 1 which has not been subjected to the second and third processes, so that two double-sided printed circuit boards 12 and 13 can be formed to form a desired circuit. The fourth step (b4) to further provide a.

상기 한 장의 양면 인쇄회로기판(11)을 가운데 두고, 상기 두 장의 양면 인쇄회로기판(12)(13)을 그 상, 하에 배치한 후, 각 기판들 사이에 접합 부재인 프리프래그(14)를 넣고, 핫프레스로 가열 압착하여 다층 인쇄회로기판을 형성하는 제 5공정(b5)을 수행한다.The two-sided printed circuit boards 12 and 13 are disposed on and under the one-sided double-sided printed circuit board 11, and then the prepreg 14 serving as a bonding member is placed between the substrates. And a fifth step (b5) of forming a multi-layer printed circuit board by performing heat compression on the hot press.

다음으로 일정한 깊이까지만 구멍을 뚫을 수 있는 스텝드릴을 사용하여 상기 다층 인쇄회로기판의 소정 위치에 원하는 깊이의 블라인드 비아홀(15)을 천공하는 제 6공정(b6)을 수행한다. 이 공정에서는, 화학적인 용제를 이용하는 케미칼 스크러빙(chemical scrubbing) 방법이나, 연마용 분말을 이용한 퍼믹스 스크러빙(pumice scrubbing) 방법에 의해 이루어지는 디버링공정을 각각 선택적으로, 혹은 각 공정들을 순차적으로 모두 수행함으로써, 상기 블라인드 비아홀(15)을 천공할 때 발생하는 버(burr)를 블라인드 비아홀이나 그 주변의 다층 인쇄회로기판 위의 이물질을 깨끗하게 제거할 수 있게 된다.Next, a sixth step (b6) is performed in which a blind via hole 15 having a desired depth is drilled at a predetermined position of the multilayer printed circuit board using a step drill capable of drilling a hole to a predetermined depth. In this process, a selective deburring process by chemical scrubbing method using a chemical solvent or a permix scrubbing method using an abrasive powder is selectively performed, or each process is performed sequentially. In addition, a burr generated when the blind via hole 15 is drilled may be used to remove foreign substances on the blind via hole or the multilayer printed circuit board around the burr.

다음으로 마지막 제 7공정에서는 상기 제 6공정에서 형성된 다층 인쇄회로기판의 블라인드 비아홀(15)에 층간접속을 위한 도전성 페이스트(paste)(16)를 실버 페이스트(silver paste), 카퍼 페이스트(copper paste), 골드 페이스트(gold paste) 등을 사용하여 인쇄하여 채워 넣음으로써, 층간접속을 실시한 후, 그것을 경화(curing)시켜 층간접속을 완료하는 공정을 차례로 수행한다. 이때는 특히 상기 다층 인쇄회로기판을 진공상태의 분위기에 두고, 그 진공상태에서 도전성 페이스트를 인쇄함으로써, 상기 블라인드 비아홀(15)의 내부까지 도전성 페이스트를 침투시킬 수 있게 된다. 그리고, 상기 도전성 페이스트는 상온 건조공정을 통해 상온에서 일정한 시간동안 건조시킴으로써, 도전성 페이스트의 평활성을 유지시키고 동시에 구멍 내부로의 침투를 용이하게 할 수 있다. 또한 상기 도전성 페이스트는 70℃를 유지하는 온도 분위기에서 예비 건조시킴으로써, 상기 도전성 페이스트에 포함된 용제를 쉽게 증발시킬 수 있게 된다.Next, in the final seventh process, a conductive paste 16 for interlayer connection is formed in the blind via hole 15 of the multilayer printed circuit board formed in the sixth process, in which a silver paste and a copper paste are used. After printing by using a gold paste (gold paste) or the like, the interlayer connection is carried out, and then it is cured to complete the interlayer connection. In this case, in particular, the multilayer printed circuit board is placed in a vacuum atmosphere, and the conductive paste is printed in the vacuum state, so that the conductive paste can penetrate into the blind via hole 15. In addition, the conductive paste may be dried at room temperature for a predetermined time through a room temperature drying process, thereby maintaining the smoothness of the conductive paste and facilitating penetration into the hole. In addition, the conductive paste is preliminarily dried in a temperature atmosphere of 70 ℃, it is possible to easily evaporate the solvent contained in the conductive paste.

이와 같이 이루어지는 본 고안의 제조공정에 의하면 도금공정을 최소화할 수 있는 다층 인쇄회로기판을 제공할 수 있으므로, 더욱 제조시간 및 비용절감과 고밀도화 및 소형화가 가능한 다층인쇄회로기판을 제공할 수 있게 된다.According to the manufacturing process of the present invention made as described above it can provide a multi-layer printed circuit board that can minimize the plating process, it is possible to provide a multi-layer printed circuit board that can further reduce the manufacturing time and cost, density and miniaturization.

따라서 본 고안은 도금 공정을 최소화 할 수 있어, 제조시간 및 비용절감을 실현할 수 있게 되며, 환경오염을 상대적으로 줄일 수 있게 된다. 또한 외층 동박 두께를 최소화할 수 있어 더욱 고밀도화 및 소형화가 가능한 다층 인쇄회로기판을 제공할 수 있는 이점이 있다.Therefore, the present invention can minimize the plating process, it is possible to realize a reduction in manufacturing time and cost, it is possible to relatively reduce the environmental pollution. In addition, since the thickness of the outer layer copper foil can be minimized, there is an advantage of providing a multilayer printed circuit board that can be more densified and miniaturized.

Claims (2)

양면 동입힘 적층판(1)의 상, 하 양면 도체층(1a)(1b)을 원하는 회로패턴으로 에칭하여 얻은 여러 장의 양면 인쇄회로기판(11)을 적층하고, 상기 각 기판들 사이에 접합부재(14)를 넣고 가열 압착시킨 형태의 다층 인쇄회로기판에 있어서,A plurality of double-sided printed circuit boards 11 obtained by etching the upper and lower double-sided conductor layers 1a and 1b of the double-sided copper clad laminate 1 in a desired circuit pattern are laminated, and a bonding member is formed between the substrates. In the multilayer printed circuit board of the type 14) inserted and heat-compressed, 상기 다층 인쇄회로기판의 한 층 또는 그 이상의 인쇄회로기판을 관통하도록 소정 깊이로 천공한 하나 이상의 블라인드 비아홀(15)과;One or more blind via holes (15) perforated to a predetermined depth to penetrate one or more printed circuit boards of the multilayer printed circuit board; 상기 하나 이상의 블라인드 비아홀에 도전성 페이스트를 충전한 것을 특징으로 하는 다층 인쇄회로기판.And a conductive paste filled in the at least one blind via hole. 제 1항에 있어서, 상기 도전성 페이스트(16)는,The method of claim 1, wherein the conductive paste 16, 용제를 포함하는 도전성 도료를 상기 블라인드 비아홀에 침투시켜 형성하며, 상기 침투된 도전성 도료를 서로 다른 온도조건에서의 수 차례 경화시켜 형성한 것을 특징으로 하는 다층 인쇄회로기판.And forming a conductive paint containing a solvent by penetrating the blind via hole, and curing the penetrating conductive paint several times under different temperature conditions.
KR2019990024553U 1999-11-02 1999-11-10 Multi-layer printed circuit board KR200199631Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019990024553U KR200199631Y1 (en) 1999-11-02 1999-11-10 Multi-layer printed circuit board

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019990048215A KR100343903B1 (en) 1999-11-02 1999-11-02 Manufacturing method for blind via hole of multi-layer printed circuit board
KR2019990024553U KR200199631Y1 (en) 1999-11-02 1999-11-10 Multi-layer printed circuit board

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019990048215A Division KR100343903B1 (en) 1999-11-02 1999-11-02 Manufacturing method for blind via hole of multi-layer printed circuit board

Publications (1)

Publication Number Publication Date
KR200199631Y1 true KR200199631Y1 (en) 2000-10-02

Family

ID=26635578

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019990024553U KR200199631Y1 (en) 1999-11-02 1999-11-10 Multi-layer printed circuit board

Country Status (1)

Country Link
KR (1) KR200199631Y1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163695A1 (en) * 2015-04-06 2016-10-13 한양대학교 산학협력단 Method for manufacturing multi-layer printed circuit board using conductive copper ink and light sintering, and multi-layer printed circuit board manufactured thereby

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163695A1 (en) * 2015-04-06 2016-10-13 한양대학교 산학협력단 Method for manufacturing multi-layer printed circuit board using conductive copper ink and light sintering, and multi-layer printed circuit board manufactured thereby
KR20160119550A (en) * 2015-04-06 2016-10-14 한양대학교 산학협력단 Method for preparing multi-layer printed circuit board using conductive copper ink and light sintering, and the multi-layer printed circuit board prepared therefrom
KR101693974B1 (en) * 2015-04-06 2017-01-06 한양대학교 산학협력단 Method for preparing multi-layer printed circuit board using conductive copper ink and light sintering, and the multi-layer printed circuit board prepared therefrom

Similar Documents

Publication Publication Date Title
KR100701353B1 (en) Multi-layer printed circuit board and manufacturing method thereof
KR100632560B1 (en) Parallel printed circuit board manufacturing method
US7059039B2 (en) Method for producing printed wiring boards
US20170273195A1 (en) Recessed cavity in printed circuit board protected by lpi
JPH11186698A (en) Manufacture of circuit board, and circuit board
US20120080401A1 (en) Method of fabricating multilayer printed circuit board
US7278205B2 (en) Multilayer printed wiring board and production method therefor
JP4742485B2 (en) Multilayer printed wiring board and manufacturing method thereof
US7629692B2 (en) Via hole having fine hole land and method for forming the same
KR100343903B1 (en) Manufacturing method for blind via hole of multi-layer printed circuit board
JP3705370B2 (en) Manufacturing method of multilayer printed wiring board
KR200199631Y1 (en) Multi-layer printed circuit board
US6492007B1 (en) Multi-layer printed circuit bare board enabling higher density wiring and a method of manufacturing the same
US20070029109A1 (en) Multilayer printed wiring board and production method therefor
JPH07115280A (en) Multilayer printed wiring board and its manufacture
KR100754071B1 (en) Method of manufacturing printed circuit board for using all layer interstitial via hole
JPH06232558A (en) Manufacture of multilayer printed wiring board
EP0572232A2 (en) A multilayer printed circuit board and method for manufacturing same
JP3645780B2 (en) Build-up multilayer printed wiring board and manufacturing method thereof
JP2002344141A (en) Multilayer circuit board and manufacturing method thereof
JP2000133943A (en) Manufacture of multilayered board
KR100353355B1 (en) The manufacturing method for multi-layer pcb
EP0567306A2 (en) A multilayer printed circuit board and method for its manufacture
JPH11191482A (en) Manufacture of printed wiring board
KR100601472B1 (en) Multi layer printed circuit board in parallel and method thereof

Legal Events

Date Code Title Description
U107 Dual application of utility model
REGI Registration of establishment
G701 Publication of correction
G701 Publication of correction
LAPS Lapse due to unpaid annual fee