KR200158969Y1 - 모니터의 아날로그 신호와 오에스디신호 믹싱회로 - Google Patents

모니터의 아날로그 신호와 오에스디신호 믹싱회로 Download PDF

Info

Publication number
KR200158969Y1
KR200158969Y1 KR2019940003713U KR19940003713U KR200158969Y1 KR 200158969 Y1 KR200158969 Y1 KR 200158969Y1 KR 2019940003713 U KR2019940003713 U KR 2019940003713U KR 19940003713 U KR19940003713 U KR 19940003713U KR 200158969 Y1 KR200158969 Y1 KR 200158969Y1
Authority
KR
South Korea
Prior art keywords
signal
osd
transistor
circuit
analog
Prior art date
Application number
KR2019940003713U
Other languages
English (en)
Other versions
KR950026068U (ko
Inventor
이성진
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR2019940003713U priority Critical patent/KR200158969Y1/ko
Publication of KR950026068U publication Critical patent/KR950026068U/ko
Application granted granted Critical
Publication of KR200158969Y1 publication Critical patent/KR200158969Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 고안은 콘트라스트 가변시 OSD 신호가 화면에서 변하지 않게 하는 모니터의 아날로그 신호와 OSD 신호 믹싱회로에 관한 것으로 콘트라스트 조절부(40)와 비디오 프로세싱 IC(10) 사이에 인버터 역할을 하는 트랜지스터(Q10)를 구비하고, 입력되는 OSD 블랭킹 신호의 주파수가 소정 레벨일때 상기 트랜지스터(Q10)에 의한 지연시간을 최소화시키는 스피드 업 회로(20)를 구비하여 콘트라스트 가변시 아날로그 신호만 가변되고 OSD 신호는 가변되지 않도록 한 것이다.

Description

모니터의 아날로그 신호와 오 에스 디 신호 믹싱회로
제1도는 종래 아날로그 신호와 오 에스 디 신호의 믹싱회로도.
제2도는 종래의 다른 실시예를 나타낸 믹싱회로도.
제3도는 본 고안에 따른 아날로그 신호와 오 에스 디 신호의 믹싱회로도.
제4도는 본 고안의 다른 실시예를 나타낸 믹싱회로도.
도면의 주요부분에 대한 부호의 설명
10 : 비디오 프로세싱 IC 20 : 마이컴
30 : CRT 40 : 콘트라스트 조절부
50 : 스피드 업 회로 Q10: 트랜지스터
R12∼R14: 저항 C11: 콘덴서
본 고안은 오 에스 디(OSD: On Screen Display, 이하 OSD 라 함) 모니터에 관한 것으로 특히 콘트라스트(contrast) 가변시 OSD 신호가 회면에서 변하지 않게 하는 모니터의 아날로그 신호와 OSD 신호 믹싱(Mixing) 회로에 관한 것이다.
종래 모니터의 아날로그 신호와 OSD 신호의 믹싱회로는 제 1도에 도시된 바와 같이 예를 들어 R(Red) 신호의 경우, 비디오 프로세싱 IC(10)로 부터 출력된 아날로그 R신호(S1)가 저항(R1)을 통하여 트랜지스터(Q1)의 베이스에 입력되면 트랜지스터(Q1)가 온되는데 이때 마이컴(20)으로 출력된 OSD 블랭킹(Blanking)신호(S2)가 하이레벨이면 트랜지스터(Q2)가 온되어 트랜지스터(Q1)의 베이스에 접지측의 로우레벨이 인가되므로 아날로그 R 신호(S1)가 출력되지 못하고 마이컴(20)으로 부터 출력된 OSD R 신호(S3)가 저항(R5)(R6)과 다이오드(D1)를 통하여 CRT(30)에 디스플레이 된다.
한편, 아날로그 R 신호(S1)의 입력으로 트랜지스터(Q1)가 온된 상태에서 마이컴(20)으로부터 로우레벨의 OSD 블랭킹 신호(S2)가 트랜지스터(Q2)의 베이스에 입력되면 트랜지스터(Q2)가 오프되어 이때에는 트랜지스터(Q1)의 에미터를 통한 아날로그 R 신호(S1)가 저항(R6)을 거쳐 CRT(30)에 디스플레이됨과 동시에 마이컴(20)의 OSD R 신호(S3)도 저항(R5)(R6)과 다이오드(D1)를 통하여 CRT(30)에 디스플레이된다.
따라서, CRT(30) 화면에는 아날로그 R 신호(S1)와 OSD R 신호(S2)가 동시에 디스플레이될 수 있는 것으로 아날로그 G 신호와 아날로그 B 신호 그리고 OSD G 신호와 OSD B 신호도 제 1 도와 동일한 회로구성에 의하여 상술한 바와같은 동작원리로 모니터 화면에 디스플레이되는 것이다.
제 2 도는 본 고안의 다른 실시예를 나타낸 것으로 비디오 프로세싱 IC(10)로부터 출력되어 트랜지스터(Q4)의 베이스에 입력되는 아날로그 R 신호(S1)와 마이컴(20)으로부터 출력되어 트랜지스터(Q3)의 베이스에 입력되는 OSD R 신호(S3)에 의하여 CRT(30)화면에 아날로그 R 신호(S1)와 OSD R 신호(S2)를 믹싱시켜 디스플레이 저항(R8)의 변화량에 따라 OSD R 신호(S3)와 아날로그 신호(S1)는 물론 OSD G 신호와 아날로그 G 신호 및 OSD B 신호와 아날로그 B 신호 각각의 색 균형을 맞출수가 있다. 또한, 저항(R7)을 통한 OSD 신호의 밝기는 저항(R10)값이 일정한 상태에서 저항(R9)값에 의해 결정된다.
그러나, 이와 같은 종래의 회로에 있어서는 아날로그 신호와 OSD 신호가 합쳐진 화면에서 콘트라스트 가변시 아날로그 신호만 가변되어야 함에도 불구하고 아날로그 신호와 OSD 신호가 모두 가변되는 문제가 있으며, 많은 부품을 사용하여 R,G,B 3채널 시스템을 구성하므로 회로가 복잡할 뿐만 아니라 원가가 상승하는 문제가 있다.
본 고안은 이와같은 종래의 문제점을 해결하기 위한 것으로 간단한 회로 구성으로 R,G,B 3채널 시스템을 구성하고, 아날로그 신호와 OSD 신호가 합쳐진 화면에서 콘트라스트 가변시 아날로그 신호만 가변되고 OSD 신호는 가변되지 않도록 하는 모니터의 아날로그 신호와 OSD 신호 믹싱회로를 제공하는데 그 목적이 있다.
이와같은 목적을 달성하기 위한 본 고안은 콘트라스트 가변 저항의 조작에 의해 가변되는 콘트라스트 DC(직류)에 접속된 트랜지스터의 베이스에 OSD 블랭킹 신호의 주파수가 높을때 상기 트랜지스터에 의해 발생하는 지연시간을 최소화시켜 주기 위한 스피드 업(speed up)회로를 구비하여 구성한 것을 특징으로 한다.
이하, 본 고안의 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제 3 도는 본 고안의 회로도로 가변저항으로 된 콘트라스트 조절부(40)와 비디오 프로세싱 IC(10) 사이에 인버터 역할을 하는 트랜지스터(Q10)의 콜렉터를 접속하고, 이의 베이스에는 마이컴(20)의 출력측에 접속되어 트랜지스터(Q10)의 지연시간을 최소화시키는 저항(R12)(R13)과 콘덴서(C11)로 된 스피드 업 회로(50)를 접속하여 구성된 것이다.
이와같이 구성된 본 고안은 콘트라스트 조절부(40)의 가변저항의 조작에 의해 콘트라스트 DC가 변할때 마이컴(20)으로부터 출력된 OSD 블랭킹 신호(S2)가 스피드 업 회로(50)를 통하여 트랜지스터(Q10)의 베이스에 입력되면 트랜지스터(Q10)가 온되어 반전된 트랜지스터(Q10)의 콜렉터 출력이 콘트라스트에 합성되어 비디오 프로세싱 IC(10)에 입력된다.
따라서, 콘트라스트 DC의 가변에 관계없이 OSD 블랭킹 신호(S2)가 하이레벨일 경우에는 그 시간만큼 OSD 신호가 변하지 않게 된다.
여기서, 스피드 업 회로(50)는 OSD 블랭킹 신호(S2)의 주파수가 높을 경우 트랜지스터(Q10)의 지연시간을 최소화시켜 주기 위한 것이다.
제 4 도는 본 고안의 다른 실시예를 나타낸 것으로 OSD 믹싱회로에 있어서 비디오 프로세싱 IC(10)에 블랭킹 단자(B1)가 있을 경우 트랜지스터(Q10)의 베이스에 스피드업 회로(50)를 통하여 마이컴(20)을 접속하고 트랜지스터(Q10)의 콜렉터에는 저항(R14)을 통하여 전원(VCC)단을 접속함과 함께 상기 콜렉터와 저항(R14)의 접점에 비디오 프로세싱 IC(10)의 블랭킹 단자(B1)를 접속한 것이다. 이 경우의 회로동작은 제 3 도의 경우와 같으나, 마이컴(20)의 OSD 블랭킹 신호(S2)레벨에 따라 트랜지스터(Q10)가 스위칭되어 비디오 프로세싱 IC(10)의 블랭킹 단자(B1)의 출력레벨이 결정된다.
이상에서 설명한 바와 같은 본 고안은 간단한 회로구성에 따라 OSD 블랭킹 신호를 이용하여 콘트라스트 가변시 아날로그 신호만 가변되고 OSD 신호는 가변되지 않게 할 수 있을 뿐 아니라 부품수를 줄일 수 있어 원가를 절감할 수 있는 효과가 있다.

Claims (2)

  1. 모니터의 아날로그 신호와 OSD 신호를 믹싱하는 회로에 있어서, 콘트라스트 조절부(40)와 비디오 프로세싱 IC(10) 사이에 인버터 역할을 하는 트랜지스터(Q10)를 구비하고, 상기 트랜지스터(Q10)의 베이스와 마이컴(20)의 OSD 블랭킹 신호단 사이에는 입력되는 OSD 블랭킹 신호의 주파수가 소정레벨일때 상기 트랜지스터(Q10)에 의한 지연시간을 최소화시키는 스피드 업 회로(50)를 구비하여 구성한 것을 특징으로 하는 모니터의 아날로그 신호와 오 에스 디 신호 믹싱회로.
  2. 모니터의 아날로그 신호와 OSD 신호를 믹싱하는 회로에 있어서, 마이컴(20)의 OSD 블랭킹 신호단에 입력되는 OSD 블랭킹신호의 주파수가 소정레벨일때 트랜지스터(Q10)에 의한 지연시간을 최소화시키는 스피드 업 회로(50)를 구비하고, 상기 스피드 업 회로(50)의 출력측에는 인버터 역할을 하는 트랜지스터(Q10)를 구비하며, 상기 트랜지스터(Q10)의 출력측에는 저항(R14)을 통해 전원(VCC)단을 접속함과 함께 비디오 프로세싱 IC(10)의 블랭킹 단자(B1)를 접속하여 구성한 것을 특징으로 하는 모니터의 아날로그 신호와 오 에스 디 신호 믹싱회로.
KR2019940003713U 1994-02-28 1994-02-28 모니터의 아날로그 신호와 오에스디신호 믹싱회로 KR200158969Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940003713U KR200158969Y1 (ko) 1994-02-28 1994-02-28 모니터의 아날로그 신호와 오에스디신호 믹싱회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940003713U KR200158969Y1 (ko) 1994-02-28 1994-02-28 모니터의 아날로그 신호와 오에스디신호 믹싱회로

Publications (2)

Publication Number Publication Date
KR950026068U KR950026068U (ko) 1995-09-18
KR200158969Y1 true KR200158969Y1 (ko) 1999-10-15

Family

ID=19377971

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940003713U KR200158969Y1 (ko) 1994-02-28 1994-02-28 모니터의 아날로그 신호와 오에스디신호 믹싱회로

Country Status (1)

Country Link
KR (1) KR200158969Y1 (ko)

Also Published As

Publication number Publication date
KR950026068U (ko) 1995-09-18

Similar Documents

Publication Publication Date Title
US5493317A (en) On-screen display device for a multimode monitor and method thereof
JPH07168548A (ja) 画像表示装置
KR200158969Y1 (ko) 모니터의 아날로그 신호와 오에스디신호 믹싱회로
KR970007479B1 (ko) 온 스크린 디스플레이 신호를 이용한 배경화면 보상회로
KR890004972Y1 (ko) 콘트라스트 조절회로
JPS63287178A (ja) 画面表示回路
KR900008519Y1 (ko) 녹색 텍스트 모드 (Text Mode) 장치
JPH0327120B2 (ko)
KR940002934B1 (ko) 텔레비젼의 화면과도현상방지회로
KR930004547Y1 (ko) 칼라 모니터용 호박색 텍스트 모드 장치
KR920007375Y1 (ko) 온 스크린 문자 번짐 방지회로
KR890003432Y1 (ko) 문자표시를 위한 디스플레이 공용회로
KR900006311Y1 (ko) 영상 출력회로
KR0116299Y1 (ko) 온 스크린 디스플레이 화면표시회로
KR910006185Y1 (ko) 21핀 잭을 이용한 tv/외부 신호 선택 회로
KR930003445Y1 (ko) 모드절환작동 안정화회로
KR910006186Y1 (ko) 외부신호의 우선권 선택회로
KR0118645Y1 (ko) 비디오 문자 믹서회로
KR940003249Y1 (ko) Tv/av 수상기에서의 프런트 비디오 우선 스위칭 회로
KR0123402B1 (ko) 모니터의 화면 뮤트 회로
KR920000925Y1 (ko) 합성 영상신호의 블랭킹 레벨 보상회로
KR900006835Y1 (ko) 텔레텍스트 색채신호 출력장치
KR930007446Y1 (ko) 신호 선택 회로
KR920000105Y1 (ko) 제1그리드 전압변조를 이용한 블랭킹회로
KR930008705Y1 (ko) 모니터의 영상신호 조절장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee