KR20010111931A - Interface apparatus of adsl system - Google Patents

Interface apparatus of adsl system Download PDF

Info

Publication number
KR20010111931A
KR20010111931A KR1020000032712A KR20000032712A KR20010111931A KR 20010111931 A KR20010111931 A KR 20010111931A KR 1020000032712 A KR1020000032712 A KR 1020000032712A KR 20000032712 A KR20000032712 A KR 20000032712A KR 20010111931 A KR20010111931 A KR 20010111931A
Authority
KR
South Korea
Prior art keywords
unit
signal
udi
quad
atm
Prior art date
Application number
KR1020000032712A
Other languages
Korean (ko)
Inventor
한상철
Original Assignee
현대네트웍스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대네트웍스 주식회사 filed Critical 현대네트웍스 주식회사
Priority to KR1020000032712A priority Critical patent/KR20010111931A/en
Publication of KR20010111931A publication Critical patent/KR20010111931A/en

Links

Classifications

    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47LDOMESTIC WASHING OR CLEANING; SUCTION CLEANERS IN GENERAL
    • A47L1/00Cleaning windows
    • A47L1/06Hand implements
    • A47L1/15Cloths, sponges, pads, or the like, e.g. containing cleaning agents

Landscapes

  • Telephonic Communication Services (AREA)

Abstract

본 발명은 ADSL 시스템내 CO에 위치하여 각각의 구성을 기능별로 통합함으로써 12개의 가입자 라인을 수용할 수 있도록 한 ADSL 시스템의 인터페이스 장치에 관한 것으로, 셀 버스 인터페이스부와, 상기 셀 버스 인터페이스부로부터 오는 12 가입자의 다중화된 ATM 데이터를 역다중화하여 3개의 쿼드 UDI부로 전송하고 쿼드 UDI부로부터 오는 12 가입자의 ATM 데이터를 다중화하여 상기 셀 버스 인터페이스부로 전송하는 ATM 먹스 및 디먹스와, CPU와 인터페이스하여 1개의 쿼드 UDI부 및 4개의 AFE를 제어하고 DSP 기능을 수행하는 ADSL 트랜시버와, 4개의 ADSL 라인을 지원하고 4개의 AFE를 수용하며, 상기 ATM 먹스 및 디먹스와 ATM 레이어 및 피지컬 레이어간에 UTOPIA 레벨 2로 인터페이스하여 상기 ATM 먹스 및 디먹스로부터 오는 데이터를 ADSL 프레임으로 구성하여 AFE로 전송하고 AFE로부터 오는 데이터를 수신하여 그 역기능을 수행한 후 상기 ATM 먹스 및 디먹스로 전송하는 쿼드 UDI부와, 상기 쿼드 UDI부로부터 오는 디지털 DMT 신호를 아날로그 DMT 신호로 변환하여 라인 드라이버 및 리시버로 전송하고 라인 드라이버 및 리시버로부터 오는 아날로그 DMT 신호를 디지털 DMT 신호로 변환하여 상기 쿼드 UDI부로 전송하는 AFE와, 라인 드라이버 및 리시버와, 하이브리드 트랜스폼 및 고전압 보호부와, CPU와, 경보신호 처리부와, 보드 상태 표시부를 포함하여 구성되는 것을 특징으로 한다.The present invention relates to an interface device of an ADSL system which is located in a CO in an ADSL system and accommodates 12 subscriber lines by integrating respective components for each function. The present invention relates to a cell bus interface unit and a cell bus interface unit. ATM mux and demux for demultiplexing 12 subscriber's multiplexed ATM data to three quad UDI units and multiplexing 12 subscriber's ATM data from quad UDI unit to the cell bus interface unit and interfacing with CPU 1 ADSL transceiver that controls four quad UDI units and four AFEs and performs DSP functions, supports four ADSL lines, accommodates four AFEs, and UTOPIA Level 2 between the ATM mux and demux and the ATM and physical layers. Interface to the ATM mux and demux to configure the data from the ADSL frame transmitted to the AFE After receiving data from the high AFE and performing the reverse function, the quad UDI unit transmits the ATM mux and the demux, and converts the digital DMT signal from the quad UDI unit into an analog DMT signal to be transmitted to the line driver and the receiver. An AFE for converting an analog DMT signal from a line driver and a receiver into a digital DMT signal and transmitting it to the quad UDI unit, a line driver and a receiver, a hybrid transform and a high voltage protection unit, a CPU, an alarm signal processing unit, a board Characterized in that it comprises a status display.

Description

비대칭 디지털 가입자 라인 시스템의 인터페이스 장치 {INTERFACE APPARATUS OF ADSL SYSTEM}Interface device for asymmetric digital subscriber line system {INTERFACE APPARATUS OF ADSL SYSTEM}

본 발명은 비대칭 디지털 가입자 라인(Asymmetric Digital Subscriber Line ; 이하, 'ADSL'이라 칭함) 시스템의 인터페이스 장치에 관한 것으로, ADSL 시스템내 중앙국(Central Office : 이하, 'CO'라 칭함)에 위치하여 각각의 구성을 기능별로 통합함으로써 12개의 가입자 라인을 수용할 수 있도록 한 ADSL 시스템의 인터페이스 장치에 관한 것이다.The present invention relates to an interface device of an asymmetric digital subscriber line (hereinafter referred to as 'ADSL') system, and is located in a central office (hereinafter referred to as 'CO') in an ADSL system. The present invention relates to an interface device of an ADSL system capable of accommodating twelve subscriber lines by integrating the configuration of each function.

일반적으로 ADSL 시스템은 기존에 설치된 전화선로를 이용하여 전화 서비스뿐만 아니라 주문자 요구 비디오(Video Of Demand ; 이하, 'VOD'라 칭함) 서비스와 같은 대화형 서비스, 데이터 서비스, 고속의 인터넷 서비스 등을 제공할 수 있는 시스템으로서, VOD 서비스와 인터넷 서비스를 각각 제공하는 VOD 및 인터넷 서버와, 상기 VOD 서버와 인터넷 서버에서 제공되는 서비스 데이터 및 제어신호를 ATM 셀 처리하고 스위칭하는 ATM 교환부와 이 ATM 교환부에서 출력되는 데이터 및 제어신호와 전화 교환기에서 출력되는 POTS(Plain Old Telephone Service) 통화신호를 ADSL 신호로 다중화한 후 아날로그 신호로 변조하여 기존의 전화라인으로 전송하는 ADSL 라인 정합부로 이루어진 CO와, 전화라인을 통해 전송되는 상기 CO의 ADSL 신호를 수신하여 데이터 및 제어신호와 POTS 통화신호로 분리하고 각각 분리된 해당 서비스 신호를 TV, PC, 전화기 등을 통해 출력하는 ADSL 가입자부로 구성된다.In general, ADSL system provides not only telephone service but also interactive service such as Video Of Demand (VOD) service, data service, high speed internet service, etc. by using existing telephone line. A system capable of performing the above, a VOD and Internet server providing VOD service and Internet service respectively, an ATM switching unit for processing and switching ATM data and service data and control signals provided from the VOD server and the Internet server and the ATM switching unit CO, which consists of ADSL line matching unit for multiplexing data and control signals output from PSL (Plain Old Telephone Service) telephone signals output from telephone exchangers into ADSL signals and then modulating them into analog signals and transmitting them to existing telephone lines Receive the ADSL signal of the CO transmitted through the line to receive data and control signals and POTS call signal It is separated and to configure the service signals, each separated into ADSL subscriber to output through the TV, PC, and telephone.

한편, 종래 ADSL 시스템의 인터페이스 장치는 상기와 같이 구성된 ADSL 시스템내 CO에 위치하여 ATM(Asynchronous Transfer Mode) 기반의 디지털 서비스 데이터를 DMT(Discrete Multi Tone) 방식으로 변조한 후 아날로그 신호로 변환하고, 이어 전화선로를 이용하여 가입자 서비스를 수행한다.Meanwhile, the interface device of the conventional ADSL system is located in the CO in the ADSL system configured as described above, modulates ATM (Asynchronous Transfer Mode) based digital service data in a DMT (Discrete Multi Tone) method, and then converts it into an analog signal. Perform subscriber service using a telephone line.

상기와 같은 종래 ADSL 시스템의 인터페이스 장치는 도 1에 도시된 바와 같이 가입자 다중화부와 셀 버스로 인터페이스하기 위한 셀 버스 인터페이스부(1)와, ATM 데이터를 다중화 및 역다중화하는 ATM 먹스 및 디먹스(2)와, 송수신 드라이버의 입출력 레벨을 컨트롤하는 커트백(Cutback)부(3)와, 상기 ATM 먹스 및 디먹스(2)와 ATM 레이어 및 피지컬 레이어(Physical Layer)간에 UTOPIA 레벨 2로 인터페이스하고 ADSL 슈퍼프레임을 구성하는 ATM 인터페이스 및 프레이머(4)와, CPU와 인터페이스하여 상기 ATM 인터페이스 및 프레이머(4), DMT 프로세서, 아날로그 프런트 앤드(Analog Front End ; 이하, 'AFE'라 칭함)를 제어하고 DSP(Digital Signal Processor) 기능을 수행하는 제어 및 DSP(5)와, 프로그램 메모리를 다운로드받아 저장하는 플래시 메모리(6)와, DMT 기능을 수행하는 DMT 프로세서(7)와, DMT 디지털 신호를 아날로그 신호로 변환하는 AFE(8)와, 트위스트 페어 라인(Twist Pair Line)으로 송신하기 위해 신호를 증폭하는 라인 드라이버 및 리시버(Receiver)(9)와, 4와이어 신호를 2와이어 신호로 변환하는 하이브리드 트랜스폼 및 고전압 보호부(Hybrid Transform High Voltage Protector)(10)와, 각 부 전체를 제어하는 CPU(11)와, 각 부에서 발생되는 경보신호를 처리하는 경보신호 처리부(12)와, 보드 상태 및 각 라인의 상태를 표시하는 보드 상태 표시부(13)와, DMT 신호와 POTS 신호를 다중화하는 POTS 스플리터(14)로 구성된다.As shown in FIG. 1, the interface device of the conventional ADSL system includes a cell bus interface unit 1 for interfacing a subscriber multiplexer with a cell bus, an ATM mux and a demux for multiplexing and demultiplexing ATM data. 2), a cutback section 3 for controlling the input / output level of the transmission / reception driver, and the ADSL interface between the ATM mux and demux 2 and the ATM layer and the physical layer at UTOPIA level 2 and ADSL. The ATM interface and framer 4 constituting the superframe and the CPU interface to control the ATM interface and framer 4, the DMT processor, and the analog front end (hereinafter, referred to as 'AFE'). (Digital Signal Processor) control and DSP (5) function, flash memory (6) for downloading and storing the program memory, DMT processor (7) performing the DMT function, DMT AFE (8) for converting digital signals into analog signals, line drivers and receivers (9) for amplifying signals for transmission over twisted pair lines, and 4-wire signals as 2-wire signals A hybrid transform high voltage protector 10 for converting, a CPU 11 for controlling the entire unit, an alarm signal processor 12 for processing alarm signals generated in each unit, And a board status display section 13 for displaying board status and status of each line, and a POTS splitter 14 for multiplexing a DMT signal and a POTS signal.

상기와 같이 구성된 종래 ADSL 시스템의 인터페이스 장치는 하나의 장치에 8개의 가입자 라인을 수용하였다.The interface device of the conventional ADSL system configured as described above accommodates eight subscriber lines in one device.

그러나, ADSL 모뎀부를 구성하고 있는 ATM 인터페이스 및 프레이머(4), 제어 및 DSP(5), 플래시 메모리(6), DMT 프로세서(7)가 각 가입자 라인에 하나씩 소요되어 공간 확보 및 라인당 소비전력 등에서 불합리한 문제점이 있었다.However, ATM interface and framer (4), control and DSP (5), flash memory (6), and DMT processor (7), which constitute ADSL modem unit, are used for each subscriber line, so as to secure space and consume power per line. There was an unreasonable problem.

또한, 하나의 케이블이 ADSL 인터페이스 장치 2개를 수용하고 있기 때문에쉘프에 장착되어 서비스중인 하나의 보드를 교체하기 위해 탈장할 경우 서비스중인 나머지 다른 하나의 보드가 라인의 간섭으로 오류가 발생하게 되는 문제점이 있었다.In addition, since one cable accommodates two ADSL interface devices, when one board is mounted on a shelf and is replaced to replace one board in service, the other board in service causes an error due to line interference. There was this.

본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 그 목적은 ATM 인터페이스 및 프레이머와 DMT 프로세서를 쿼드 UDI(Quad Universal Digital Interface)부로 통합하고, 제어 및 DSP와 플래시 메모리를 ADSL 트랜시버(Transceiver)로 통합한 후, 각 통합된 구성이 4개의 AFE를 수용하도록 함으로써 공간 확보 및 라인당 소비전력은 물론 12개의 가입자 라인을 수용함에 따른 라인당 비용을 절감할 수 있도록 한 ADSL 시스템의 인터페이스 장치를 제공하는 데에 있다.The present invention has been made to solve the above problems, the object of which is to integrate the ATM interface and framer and DMT processor into a quad universal digital interface (UDI) unit, control and DSP and flash memory ADSL transceiver (Transceiver) After the integration, each integrated configuration accommodates four AFEs, providing an interface device for the ADSL system that saves space, consumes power per line, and reduces the cost per line of accommodating 12 subscriber lines. It's there.

본 발명의 또 다른 목적은 보드 탈장 감지신호를 이용하여 보드가 완전히 탈장되기 전에 동작중인 라인 드라이버를 비활성화시킨 다음 완전히 탈장되었을 때 라인의 전류 변화로 인한 잡음을 제거함으로써 서비스중인 다른 라인에 간섭을 주지 않도록 하여 서비스의 질을 향상시킬 수 있도록 한 ADSL 시스템의 인터페이스 장치를 제공하는 데에 있다.It is still another object of the present invention to disable the line driver in operation before the board is completely hermeticed by using the board hermetic detection signal, and then remove the noise due to the current change of the line when completely disengaged to prevent interference with other lines in service. The purpose of the present invention is to provide an interface device of an ADSL system to improve the quality of service.

도 1은 종래 ADSL 시스템의 인터페이스 장치의 블록 구성도,1 is a block diagram of an interface device of a conventional ADSL system;

도 2는 본 발명에 의한 ADSL 시스템의 인터페이스 장치의 블록 구성도.2 is a block diagram of an interface device of the ADSL system according to the present invention;

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

21 : 셀 버스 인터페이스부 22 : ATM 먹스 및 디먹스21: cell bus interface unit 22: ATM mux and demux

23 : ADSL 트랜시버 24 : 쿼드 UDI부23: ADSL transceiver 24: quad UDI unit

25 : AFE 26 : 라인 드라이버 및 리시버25: AFE 26: Line Drivers and Receivers

27 : 하이브리드 트랜스폼 및 고전압 보호부27: hybrid transform and high voltage protection

28 : CPU 29 : 경보신호 처리부28: CPU 29: alarm signal processing unit

30 : 보드 상태 표시부30: board status display

이러한 목적을 달성하기 위한 본 발명의 ADSL 시스템의 인터페이스 장치는, 가입자 다중화부와 셀 버스로 인터페이스하기 위한 셀 버스 인터페이스부와, 상기 셀 버스 인터페이스부로부터 오는 12 가입자의 다중화된 ATM 데이터를 역다중화하여 3개의 쿼드 UDI부로 전송하고 쿼드 UDI부로부터 오는 12 가입자의 ATM 데이터를 다중화하여 상기 셀 버스 인터페이스부로 전송하는 ATM 먹스 및 디먹스와, CPU와 인터페이스하여 1개의 쿼드 UDI부 및 4개의 AFE를 제어하고 DSP 기능을 수행하는 ADSL 트랜시버와, 4개의 ADSL 라인을 지원하고 4개의 AFE를 수용하며, 상기 ATM 먹스 및 디먹스와 ATM 레이어 및 피지컬 레이어간에 UTOPIA 레벨 2로 인터페이스하여 상기 ATM 먹스 및 디먹스로부터 오는 데이터를 ADSL 프레임으로 구성하여 AFE로 전송하고 AFE로부터 오는 데이터를 수신하여 그 역기능을 수행한 후 상기 ATM 먹스 및 디먹스로 전송하는 쿼드 UDI부와, 상기 쿼드 UDI부로부터 오는 디지털 DMT 신호를 아날로그 DMT 신호로 변환하여 라인 드라이버 및 리시버로 전송하고 라인 드라이버 및 리시버로부터 오는 아날로그 DMT 신호를 디지털 DMT 신호로 변환하여 상기 쿼드 UDI부로 전송하는 AFE와, 상기 AFE로부터 오는 아날로그 DMT 신호를 증폭하여 하이브리드 트랜스폼 및 고전압 보호부로 전송하고 트랜스폼 및 고전압 보호부로부터 오는 아날로그 DMT 신호를 필터링하여 상기 AFE로 전송하는 라인 드라이버 및 리시버와, 상기 라인 드라이버 및 리시버로부터 오는 4와이어 신호를 2와이어 신호로 변환하여 모뎀으로 전송하고 모뎀으로부터 오는 2와이어 신호를 4와이어 신호로 변환하여 상기 라인 드라이버 및 리시버로 전송하는 하이브리드 트랜스폼 및 고전압 보호부와, 각 부 전체를 제어하는 CPU와, 각 부에서 발생되는 경보신호를 처리하는 경보신호 처리부와, 보드 상태 및 각 라인의 상태를 표시하는 보드 상태 표시부를 포함하여 구성되는 것을 특징으로 한다.The interface device of the ADSL system of the present invention for achieving the above object is, by demultiplexing the multiplexed ATM data of the 12 subscribers from the cell bus interface unit and the cell bus interface unit for interfacing the subscriber multiplexer and the cell bus ATM mux and demux transmitting to three quad UDI units and multiplexing 12 subscriber ATM data from quad UDI unit to the cell bus interface unit, and controlling one quad UDI unit and four AFEs by interfacing with CPU. It supports an ADSL transceiver that performs DSP functions, supports four ADSL lines, accommodates four AFEs, and interfaces from the ATM mux and demux to UTOPIA level 2 between the ATM mux and demux and the ATM layer and the physical layer. The data is composed of ADSL frames and transmitted to the AFE, and the data from the AFE is received and After performing a reverse function, the quad UDI unit transmits the ATM mux and the demux, and converts the digital DMT signal from the quad UDI unit into an analog DMT signal and transmits the analog DMT signal to the line driver and receiver. The AFE converts the signal into a digital DMT signal and transmits the signal to the quad UDI unit, and amplifies the analog DMT signal from the AFE to transmit the hybrid DMT signal to the hybrid transform and high voltage protection unit. The line driver and receiver for transmitting to the AFE, and the four-wire signal from the line driver and receiver is converted into a two-wire signal and transmitted to the modem, and the two-wire signal from the modem is converted into a four-wire signal and the line driver and receiver To transfer to the hybrid tran A foam and high voltage protection unit, a CPU for controlling the entire unit, an alarm signal processing unit for processing alarm signals generated from each unit, and a board state display unit for displaying board status and status of each line. It features.

이하, 첨부된 도면을 참고하여 본 발명에 의한 ADSL 시스템의 인터페이스 장치의 구성 및 동작을 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail the configuration and operation of the interface device of the ADSL system according to the present invention.

도 2는 본 발명에 의한 ADSL 시스템의 인터페이스 장치의 블록 구성도로서, 가입자 다중화부와 셀 버스로 인터페이스하기 위한 셀 버스 인터페이스부(21)와, 상기 셀 버스 인터페이스부(21)로부터 오는 12 가입자의 다중화된 ATM 데이터를 역다중화하여 3개의 쿼드 UDI부로 전송하고 쿼드 UDI부로부터 오는 12 가입자의 ATM 데이터를 다중화하여 상기 셀 버스 인터페이스부(21)로 전송하는 ATM 먹스 및 디먹스(22)와, CPU와 인터페이스하여 1개의 쿼드 UDI부 및 4개의 AFE를 제어하고 DSP 기능을 수행하는 ADSL 트랜시버(23)와, 4개의 ADSL 라인을 지원하고 4개의 AFE를 수용하며, 상기 ATM 먹스 및 디먹스(22)와 ATM 레이어 및 피지컬 레이어간에 UTOPIA 레벨 2로 인터페이스하여 상기 ATM 먹스 및 디먹스(22)로부터 오는 데이터를 ADSL 프레임으로 구성하여 AFE로 전송하고 AFE로부터 오는 데이터를 수신하여 그 역기능을 수행한 후 상기 ATM 먹스 및 디먹스(22)로 전송하는 쿼드 UDI부(24)와, 상기 쿼드 UDI부(24)로부터 오는 디지털 DMT 신호를 아날로그 DMT 신호로 변환하여 라인 드라이버 및 리시버로 전송하고 라인 드라이버 및 리시버로부터 오는 아날로그 DMT 신호를 디지털 DMT 신호로 변환하여 상기 쿼드 UDI부(24)로 전송하는 AFE(25)와, 상기 AFE(25)로부터 오는 아날로그 DMT 신호를 증폭하여 하이브리드 트랜스폼 및 고전압 보호부로 전송하고 트랜스폼 및 고전압 보호부로부터 오는 아날로그 DMT 신호를 필터링하여 상기 AFE(25)로 전송하는 라인 드라이버 및 리시버(26)와, 상기 라인 드라이버 및 리시버(26)로부터 오는 4와이어 신호를 2와이어 신호로 변환하여 모뎀으로 전송하고 모뎀으로부터 오는 2와이어 신호를 4와이어 신호로 변환하여 상기 라인 드라이버 및 리시버(26)로 전송하는 하이브리드 트랜스폼 및 고전압 보호부(27)와, 각 부 전체를 제어하는 CPU(28)와, 각 부에서 발생되는 경보신호를 처리하는 경보신호 처리부(29)와, 보드 상태 및 각 라인의 상태를 표시하는 보드 상태 표시부(30)로 구성된다.FIG. 2 is a block diagram of an interface device of an ADSL system according to the present invention, and includes a cell bus interface unit 21 for interfacing with a subscriber multiplexer and a cell bus, and 12 subscribers from the cell bus interface unit 21. ATM mux and demux 22 which demultiplexes the multiplexed ATM data and transmits the data to three quad UDI units, and multiplexes the ATM data of 12 subscribers from the quad UDI unit and transmits the multiplexed ATM data to the cell bus interface unit 21; Interface with the ADSL transceiver 23 for controlling one quad UDI unit and four AFEs and performing DSP functions, and supporting four ADSL lines and accommodating four AFEs, and the ATM mux and demux 22. Interface between the ATM layer and the physical layer at UTOPIA level 2 to transmit the data from the ATM mux and the demux 22 into an ADSL frame to be transmitted to the AFE, and then to the AFE. After receiving the data and performing the reverse function, the quad UDI unit 24 for transmitting to the ATM mux and demux 22, and converts the digital DMT signal from the quad UDI unit 24 into an analog DMT signal line AFE (25) for transmitting to the driver and receiver and converting the analog DMT signal from the line driver and receiver to a digital DMT signal to the quad UDI unit 24, and amplifies the analog DMT signal from the AFE (25) And a line driver and receiver 26 for transmitting to the hybrid transform and high voltage protection unit and filtering the analog DMT signal from the transform and high voltage protection unit to the AFE 25 and from the line driver and receiver 26. Converts the incoming 4-wire signal into a 2-wire signal and transmits the signal to the modem, and converts the 2-wire signal from the modem into a 4-wire signal to A hybrid transform and high voltage protection unit 27 for transmitting to the driver and receiver 26, a CPU 28 for controlling each unit, an alarm signal processing unit 29 for processing an alarm signal generated in each unit, And a board state display unit 30 for displaying a board state and a state of each line.

상기와 같이 구성된 본 발명에 의한 ADSL 시스템의 인터페이스 장치의 동작을 설명하면 다음과 같다.Referring to the operation of the interface device of the ADSL system according to the present invention configured as described above are as follows.

먼저, 셀 버스 인터페이스부(21)에서는 상위의 인터넷 서버 또는 비디오 서버로부터 오는 ATM 셀 데이터를 셀 버스를 통해 수신하여 ATM 먹스 및 디먹스(22)로 전송한다.First, the cell bus interface unit 21 receives ATM cell data from an upper Internet server or video server through a cell bus and transmits the same to the ATM mux and demux 22.

이어, ATM 먹스 및 디먹스(22)에서는 상기 셀 버스 인터페이스부(21)로부터 오는 12 가입자의 다중화된 ATM 데이터를 역다중화하여 3개의 쿼드 UDI부(24)로 전송한다.Then, the ATM mux and demux 22 demultiplexes the multiplexed ATM data of 12 subscribers from the cell bus interface unit 21 and transmits the multiplexed ATM data to three quad UDI units 24.

그리고, ATM 먹스 및 디먹스(22)에서는 상기 3개의 쿼드 UDI부(24)로부터 12 가입자의 ATM 데이터가 수신될 경우 이 ATM 데이터를 다중화하여 상기 셀 버스 인터페이스부(21)로 전송한다.When the ATM mux and the demux 22 receive ATM data of 12 subscribers from the three quad UDI units 24, the ATM mux and demux 22 multiplex the ATM data and transmit the multiplexed ATM data to the cell bus interface unit 21.

이어, 쿼드 UDI부(24)에서는 ADSL 트랜시버(23)의 제어에 따라 상기 ATM 먹스 및 디먹스(22)로부터 오는 데이터를 ADSL 프레임으로 구성하여 AFE(25)로 전송한다.Subsequently, the quad UDI unit 24 configures the data coming from the ATM mux and the demux 22 as ADSL frames under the control of the ADSL transceiver 23 and transmits the data to the AFE 25.

즉, 상기 ATM 먹스 및 디먹스(22)로부터 UTOPIA 인터페이스를 통해 데이터를 수신하여 ATM 피지컬 레이어중 TC(Transmission Convergence) 서브 레이어 기능을처리하고, ANSI T1.413 Issue 1,2 또는 Splitterless ADSL을 지원하는 G992.1 규격에 적합한 4가지 모드의 ADSL 프레임으로 구성한다.That is, by receiving data through the UTOPIA interface from the ATM mux and demux 22 to process the TC (Transmission Convergence) sub-layer function of the ATM physical layer, and supports ANSI T1.413 Issue 1,2 or Splitterless ADSL It consists of four modes of ADSL frame conforming to G992.1 standard.

그리고, CRC 계산, 비트 스크램블링(Scrambling), 리드-솔로몬 첵크 바이트 엔코딩(Reed-Solomon Check byte Encoding), 컨벌루셔널 인터리빙(Convolution Interleaving) 등의 FEC(Forward Error Correction) 기능을 수행하고, ANSI T1.413의 카테고리 1의 QAM(Quadrature Amplitude Modulation), IFFT(Inverse Fast Fourier Transform) 디지털 필터 기능을 수행하며, T1.413 카테고리 2의 트레일리스 코딩(Trellis Coding), 에코 캔슬레이션(Echo Cancellation) 기능을 수행하여 상기 구성된 ADSL 프레임을 AFE(25)로 전송한다.And perform Forward Error Correction (FEC) functions such as CRC calculation, bit scrambling, Reed-Solomon Check byte encoding, and Convolutional Interleaving, and ANSI T1. Performs 413 Category 1 Quadrature Amplitude Modulation (QAM), Inverse Fast Fourier Transform (IFFT) digital filters, T1.413 Category 2's Trellis Coding, Echo Cancellation To transmit the configured ADSL frame to the AFE 25.

그리고, 쿼드 UDI부(24)에서는 상기 AFE(25)로부터 데이터가 수신될 경우 Splitterless ADSL 기능을 제공하는 G.992.2 규격에 적합한 기능, 즉 역기능을 수행하여 상기 ATM 먹스 및 디먹스(22)로 전송한다.In addition, when the data is received from the AFE 25, the quad UDI unit 24 performs a function compliant with the G.992.2 standard that provides a splitterless ADSL function, that is, performs a reverse function, and transmits the same to the ATM mux and demux 22. do.

이때, 상기 ADSL 트랜시버(23)에서는 CPU(28)와 인터페이스하여 1개의 쿼드 UDI부(24)와 4개의 AFE(25)를 제어하고 DSP 기능을 수행하는데, CPU(28)의 프로그램 메모리로부터 인스트럭션(Instruction) OP코드와 데이터 값을 다운로딩받아 ANSI T1.413 Issue1,2 또는 G.992 규격에 적합하도록 쿼드 UDI부(24)와 4개의 AFE(25)를 제어하는 기능을 제공한다.At this time, the ADSL transceiver 23 interfaces with the CPU 28 to control one quad UDI unit 24 and four AFEs 25 and performs a DSP function. Instruction) It provides the function to control the quad UDI unit 24 and the four AFEs 25 to comply with ANSI T1.413 Issue1, 2 or G.992 standard by downloading OP code and data value.

계속해서, AFE(25)에서는 상기 쿼드 UDI부(24)로부터 오는 디지털 DMT 신호를 로우 패스 필터링한 다음 아날로그 DMT 신호로 변환하여 라인 드라이버 및 리시버(26)로 전송한다.Subsequently, the AFE 25 low pass filters the digital DMT signal from the quad UDI unit 24, converts the digital DMT signal into an analog DMT signal, and transmits the same to the line driver and the receiver 26.

그리고, AFE(25)에서는 라인 드라이버 및 리시버(26)로부터 아날로그 DMT 신호가 수신될 경우 이 아날로그 DMT 신호를 디지털 DMT 신호로 변환하여 상기 쿼드 UDI부(24)로 전송한다.When the analog DMT signal is received from the line driver and the receiver 26, the AFE 25 converts the analog DMT signal into a digital DMT signal and transmits the analog DMT signal to the quad UDI unit 24.

이어, 트위스트 페어 라인으로 송신하기 위해 신호를 증폭하는 라인 드라이버 및 리시버(26)에서는 상기 AFE(25)로부터 오는 아날로그 DMT 신호를 증폭하여 하이브리드 트랜스폼 및 고전압 보호부(27)로 전송한다.Subsequently, the line driver and receiver 26 that amplify the signal for transmission over the twisted pair line amplify the analog DMT signal from the AFE 25 and transmit the amplified analog DMT signal to the hybrid transform and high voltage protection unit 27.

그리고, 라인 드라이버 및 리시버(26)에서는 상기 트랜스폼 및 고전압 보호부(27)로부터 아날로그 DMT 신호가 수신될 경우 이 아날로그 DMT 신호를 99KHz 로우 패스 필터링 및 34KHz 하이 패스 필터링하여 상기 AFE(25)로 전송한다.In the line driver and receiver 26, when an analog DMT signal is received from the transform and high voltage protection unit 27, the analog DMT signal is transmitted to the AFE 25 by 99 KHz low pass filtering and 34 KHz high pass filtering. do.

마지막으로, 하이브리드 트랜스폼 및 고전압 보호부(27)에서는 상기 라인 드라이버 및 리시버(26)로부터 오는 4와이어 신호를 2와이어 신호로 변환하여 모뎀으로 전송한다.Finally, the hybrid transform and high voltage protection unit 27 converts the 4-wire signal from the line driver and the receiver 26 into a 2-wire signal and transmits it to the modem.

그리고 하이브리드 트랜스폼 및 고전압 보호부(27)에서는 모뎀으로부터 2와이어 신호가 수신될 경우 이 2와이어 신호를 4와이어 신호로 변환하여 상기 라인 드라이버 및 리시버(26)로 전송한다.When the two-wire signal is received from the modem, the hybrid transform and high voltage protection unit 27 converts the two-wire signal into a four-wire signal and transmits the two-wire signal to the line driver and the receiver 26.

이때, 상기 하이브리드 트랜스폼 및 고전압 보호부(27)는 라인 임피던스 매칭 기능을 수행하고, 원격 터미널에서 POTS 스플리터없이 직접 전화기를 연결함에 따라 발생하는 서지 전압 등의 고전압을 제거해 주는 기능을 수행한다.In this case, the hybrid transform and the high voltage protection unit 27 performs a line impedance matching function, and removes high voltage such as surge voltage generated by directly connecting a telephone without a POTS splitter at a remote terminal.

여기서, 상기 CPU(28)에서는 각 라인의 초기화 및 제어, 상태 감시 및 상태 정보관리 기능을 수행하며 망 관리부와 인터페이스하는 기능을 수행한다.Here, the CPU 28 performs functions of initializing and controlling each line, monitoring status, and managing status information, and interfacing with the network manager.

그리고, 상기 경보신호 처리부(29)에서는 각 부에서 발생되는 경보신호를 발생 또는 CPU(28)가 읽어갈 수 있도록 처리하며, 상기 보드 상태 표시부(30)에서는 보드 상태 및 각 라인의 상태를 프런트 패널에 표시한다.The alarm signal processing unit 29 processes the alarm signal generated by each unit to be generated or read by the CPU 28. The board state display unit 30 displays the board state and the state of each line in the front panel. Mark on.

이때, 상기 보드 상태 표시부(30)에서는 CPU(28)의 동작 상태, 각 부의 동작 상태, 각 라인의 서비스 상태, 전원 상태, 스플리터 보드의 상태를 표시한다.At this time, the board state display unit 30 displays the operating state of the CPU 28, the operating state of each unit, the service state of each line, the power state, the state of the splitter board.

한편, 상기 CPU(28)에서는 보드 탈장 감지신호를 이용하여 보드가 완전히 탈장되기 전에 동작하고 있는 라인 드라이버를 비활성화되도록 한 다음 완전히 탈장되었을 때 라인의 전류 변화로 인한 잡음을 제거함으로써 서비스중인 다른 라인에 간섭을 주지 않도록 한다.On the other hand, the CPU 28 uses the board disconnection detection signal to deactivate the line driver operating before the board is completely dismounted, and then removes the noise due to the current change of the line when the board is completely dismounted to other lines in service. Do not interfere.

이상, 상기 설명에서와 같이 본 발명은, ATM 인터페이스 및 프레이머와 DMT 프로세서를 쿼드 UDI부로, 제어 및 DSP와 플래시 메모리를 ADSL 트랜시버로 각각 통합하여 4개의 가입자 라인을 제어하여 더 많은 가입자를 수용하고, 12개의 가입자 라인을 수용하여 집적도를 높여 공간 확보, 라인당 소비전력 및 비용을 절감할 수 있게 되는 효과가 있다.As described above, according to the present invention, the ATM interface and the framer and the DMT processor are integrated into the quad UDI unit, the control and the DSP and the flash memory are integrated into the ADSL transceiver to control four subscriber lines to accommodate more subscribers. By accepting 12 subscriber lines, it is possible to increase the density to save space, reduce power consumption and cost per line.

또한, 보드 탈장 감지신호를 이용함에 따라 보드의 착탈시 라인의 간섭으로 인해 다른 보드의 데이터 패스 오류가 발생하는 것을 방지할 수 있게 되는 효과가 있다.In addition, by using the board hermetic detection signal, there is an effect that it is possible to prevent the data path error of another board due to the interference of the line when the board detachment.

Claims (2)

가입자 다중화부와 셀 버스로 인터페이스하기 위한 셀 버스 인터페이스부와,A cell bus interface unit for interfacing the subscriber multiplexer with the cell bus; 상기 셀 버스 인터페이스부로부터 오는 12 가입자의 다중화된 ATM 데이터를 역다중화하여 3개의 쿼드 UDI부로 전송하고 쿼드 UDI부로부터 오는 12 가입자의 ATM 데이터를 다중화하여 상기 셀 버스 인터페이스부로 전송하는 ATM 먹스 및 디먹스와,ATM mux and demux for demultiplexing 12 subscribers 'multiplexed ATM data from the cell bus interface unit to three quad UDI units and multiplexing 12 subscribers' ATM data from quad UDI unit to the cell bus interface unit Wow, CPU와 인터페이스하여 1개의 쿼드 UDI부 및 4개의 AFE를 제어하고 DSP 기능을 수행하는 ADSL 트랜시버와,An ADSL transceiver that interfaces with the CPU to control one quad UDI unit and four AFEs and performs DSP functions; 4개의 ADSL 라인을 지원하고 4개의 AFE를 수용하며, 상기 ATM 먹스 및 디먹스와 ATM 레이어 및 피지컬 레이어간에 UTOPIA 레벨 2로 인터페이스하여 상기 ATM 먹스 및 디먹스로부터 오는 데이터를 ADSL 프레임으로 구성하여 AFE로 전송하고 AFE로부터 오는 데이터를 수신하여 그 역기능을 수행한 후 상기 ATM 먹스 및 디먹스로 전송하는 쿼드 UDI부와,It supports four ADSL lines and accommodates four AFEs, and interfaces between the ATM mux and demux and the ATM layer and the physical layer at UTOPIA level 2 to configure the data from the ATM mux and demux into ADSL frames to the AFE. A quad UDI unit for transmitting and receiving data from the AFE and performing the reverse function, and then transmitting the data to the ATM mux and the demux; 상기 쿼드 UDI부로부터 오는 디지털 DMT 신호를 아날로그 DMT 신호로 변환하여 라인 드라이버 및 리시버로 전송하고 라인 드라이버 및 리시버로부터 오는 아날로그 DMT 신호를 디지털 DMT 신호로 변환하여 상기 쿼드 UDI부로 전송하는 AFE와,An AFE that converts the digital DMT signal from the quad UDI unit into an analog DMT signal and transmits it to a line driver and a receiver, and converts the analog DMT signal from the line driver and receiver into a digital DMT signal and transmits the digital DMT signal to the quad UDI unit; 상기 AFE로부터 오는 아날로그 DMT 신호를 증폭하여 하이브리드 트랜스폼 및 고전압 보호부로 전송하고 트랜스폼 및 고전압 보호부로부터 오는 아날로그 DMT 신호를 필터링하여 상기 AFE로 전송하는 라인 드라이버 및 리시버와,A line driver and receiver for amplifying the analog DMT signal from the AFE and transmitting the hybrid DMT signal to the AFE by filtering the analog DMT signal from the transform and high voltage protection unit; 상기 라인 드라이버 및 리시버로부터 오는 4와이어 신호를 2와이어 신호로 변환하여 모뎀으로 전송하고 모뎀으로부터 오는 2와이어 신호를 4와이어 신호로 변환하여 상기 라인 드라이버 및 리시버로 전송하는 하이브리드 트랜스폼 및 고전압 보호부와,A hybrid transform and high voltage protection unit for converting a 4-wire signal from the line driver and a receiver into a 2-wire signal and transmitting the signal to a modem, and converting a 2-wire signal from the modem into a 4-wire signal and transmitting the 4-wire signal to the line driver and the receiver; , 각 부 전체를 제어하는 CPU와,CPU to control each part, 각 부에서 발생되는 경보신호를 처리하는 경보신호 처리부와,An alarm signal processor for processing alarm signals generated by each unit; 보드 상태 및 각 라인의 상태를 표시하는 보드 상태 표시부를 포함하여 구성되는 것을 특징으로 하는 비대칭 디지털 가입자 라인 시스템의 인터페이스 장치.Interface state of the asymmetric digital subscriber line system comprising a board status display for displaying the board status and the status of each line. 제1항에 있어서, 상기 CPU에서 보드 탈장 감지신호를 이용하여 보드가 완전히 탈장되기 전에 동작하고 있는 라인 드라이버를 비활성화되도록 한 다음 완전히 탈장되었을 때 라인의 전류 변화로 인한 잡음을 제거함으로써 서비스중인 다른 라인에 간섭을 주지 않도록 하는 것을 특징으로 하는 비대칭 디지털 가입자 라인 시스템의 인터페이스 장치.2. The other line of claim 1, wherein the CPU uses a board disconnection detection signal to deactivate a line driver that is operating before the board is fully demounted and then removes noise due to line current changes when fully demounted. Interface device of the asymmetric digital subscriber line system, characterized in that not to interfere with.
KR1020000032712A 2000-06-14 2000-06-14 Interface apparatus of adsl system KR20010111931A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000032712A KR20010111931A (en) 2000-06-14 2000-06-14 Interface apparatus of adsl system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000032712A KR20010111931A (en) 2000-06-14 2000-06-14 Interface apparatus of adsl system

Publications (1)

Publication Number Publication Date
KR20010111931A true KR20010111931A (en) 2001-12-20

Family

ID=45932779

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000032712A KR20010111931A (en) 2000-06-14 2000-06-14 Interface apparatus of adsl system

Country Status (1)

Country Link
KR (1) KR20010111931A (en)

Similar Documents

Publication Publication Date Title
US7233649B2 (en) Faster modem method and apparatus
EP1005755B1 (en) Power conservation for pots and modulated data transmission
EP1197064B9 (en) Adsl system for transmission of voice and data signals
US6005873A (en) Apparatus and method for concurrent voice and data transmission
US20110019725A1 (en) Dsl method having variable upload/download bit rate and application-specific dynamic profile switching
EP2180680B1 (en) Separation device and method for transmitting voice signal
JPH11308357A (en) Data communication device
US20060153285A1 (en) Dynamic interleaver depth change for a general convolutional interleaver
US6754233B1 (en) Method and apparatus for transmitting data between a central site and multiple data subscribers
WO2000016587A1 (en) Adding dsl services to a digital loop carrier system
US7386040B1 (en) System and method for optimizing digital subscriber line performance between transceivers from multiple manufacturers
US7564868B2 (en) Configuration DSL transceiver
US20090278931A1 (en) Video data transmission system for remote-monitoring and remote-monitoring equipment using the same
US6704324B1 (en) Apparatus and method for transmission of voice band signals over a DSL line
US6061326A (en) Wideband communication system for the home
EP1595360A1 (en) A remote digital subscriber line access multiplexer
US8325825B2 (en) Method and apparatus for optimizing dynamic range in DMT modems
KR20010111931A (en) Interface apparatus of adsl system
EP1998466A1 (en) Method and device for processing data and communication system comprising such device
Cisco Digital Subscriber Line
US20050111534A1 (en) Method and system for selecting an optimal asymmetric digital subscriber line mode
KR20020038126A (en) 32 port asymmetric digital subscriber line interface device
KR20020052033A (en) 16 port asymmetric digital subscriber line interface device
KR19990075873A (en) Subscriber Asymmetric Digital Subscriber Line Modem of Asymmetric Digital Subscriber Line System
KR100351737B1 (en) Pravite branch exchange apparatus for extending a digital subscriber line by using 2 wire line and apparatus therefor

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination