KR20000015046A - Physical layer connector of adsl modem - Google Patents

Physical layer connector of adsl modem Download PDF

Info

Publication number
KR20000015046A
KR20000015046A KR1019980034734A KR19980034734A KR20000015046A KR 20000015046 A KR20000015046 A KR 20000015046A KR 1019980034734 A KR1019980034734 A KR 1019980034734A KR 19980034734 A KR19980034734 A KR 19980034734A KR 20000015046 A KR20000015046 A KR 20000015046A
Authority
KR
South Korea
Prior art keywords
transmitting
atm25
data
inverting
clock
Prior art date
Application number
KR1019980034734A
Other languages
Korean (ko)
Inventor
조성현
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019980034734A priority Critical patent/KR20000015046A/en
Publication of KR20000015046A publication Critical patent/KR20000015046A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9057Arrangements for supporting packet reassembly or resequencing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/323Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the physical layer [OSI layer 1]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • H04L12/6418Hybrid transport
    • H04L2012/6478Digital subscriber line, e.g. DSL, ADSL, HDSL, XDSL, VDSL

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE: A physical layer connector capable of simply connecting an ATM physical layer device by embodying an UTOPIA interface between an ATM25 block supporting a physical ATM 25.6 Mbps and a CDB in an ADSL modem is provided. CONSTITUTION: A physical layer connector of an asynchronous digital subscriber line modem, the connector comprising: a first inverter(23) for inverting an input clock and transmitting a receiving input clock of a cell delineation block and a transmitting/receiving clock of an asynchronous transfer mode; a D flip-flop(24) for receiving an output of the first inverter(23) as a clock, and receiving and delaying data of a transmission terminal cell for transmission of the ATM25; a second inverter(25) for the data of a transmission terminal cell for transmission of the ATM25 from the D flip-flop(24) to a receiving terminal read enable of the cell delineation block; a NAND circuit(26) for NANDing and transmitting the data of a transmission terminal cell for transmission of the ATM25 from the second inverter(25) and data of the D flip-flop(24) to a transmitting terminal read enable of the ATM25; a third inverter(27) for inverting the clock of the first inverter(23) and transmitting an input transmitting clock of the cell delineation block; a fourth inverter(28) for inverting and transmitting the data of a transmission terminal cell for transmission of the ATM25 to a transmitting terminal read enable of the cell delineation block; and a fifth inverter(29) for inverting and transmitting the data of a transmission terminal cell for transmission of the ATM25 to a receiving terminal read enable of the ATM25.

Description

에이디에스엘 모뎀의 물리계층 연결장치Physical layer connection device of ADSL modem

본 발명은 ADSL(Asynchronous Digital Subscriber Line, 비동기 디지털 가입자선) 모뎀에 관한 것으로, 특히 ADSL 모뎀에서 물리적인 ATM(Asynchronous Transfer Mode, 비동기 전송 방식) 25.6Mbps를 지원하는 ATM25 블록과 CDB(Cell Delineation Block) 간의 UTOPIA(Universal Test and Operations Physical Interface for ATM) 인터페이스를 구현하여 ATM 물리계층 디바이스를 간단하게 연결하는 장치에 관한 것이다.The present invention relates to an asynchronous digital subscriber line (ADSL) modem, and in particular, an ATM25 block and a cell delineation block (CDB) supporting physical Asynchronous Transfer Mode (ATM) 25.6 Mbps in an ADSL modem. The present invention relates to an apparatus for easily connecting an ATM physical layer device by implementing a UTOPIA (Universal Test and Operations Physical Interface for ATM) interface.

일반적으로 ADSL 시스템은 기존의 전화 회선(꼬임 쌍선 동선)을 이용하여, 전화국에서 가정까지 내려가는 방향으로 1.5M비트/초(또는 6M비트/초), 올라가는 방향으로 16k비트/초의 통신(비대칭)을 실현할 수 있는 기술이다. 그래서 동일한 전화 회선으로 기존의 전화나 ISDN(Integrated Services Digital Network, 종합정보통신망)의 기본 인터페이스(2B+D)와 공존하여 이용할 수 있다. 이러한 ADSL은 미국 지역 전화 회상의 영상 전송 서비스인 "비디오 다이얼톤"의 실험 서비스 등으로 이용되고 있다.Typically, ADSL systems use conventional telephone lines (twisted copper lines) to communicate (asymmetrically) 1.5Mbits / sec (or 6Mbits / sec) in the direction going down to the home and 16kbits / sec in the up direction. It is a technology that can be realized. Thus, the same telephone line can coexist with the existing telephone or the basic interface (2B + D) of the Integrated Services Digital Network (ISDN). The ADSL is used as an experimental service of "Video Dialtone", which is a video transmission service of a US local telephone recall.

도1은 이러한 일반적인 ADSL 시스템의 블록구성도이다.1 is a block diagram of such a general ADSL system.

이에 도시된 바와 ATM 망(1)과 연결되어 가입자의 채널정보를 저장하고 모뎀을 탑재한 DSLAM(Digital Subscriber Line Asynchronous Modem, ADSL 망접속 장치)의 ATU-C(ADSL Terminal Unit Central Office)(2)와; 전화국의 PSTN(Public Switched Telephone Network, 공중 전화 교환망)(3) 및 전화기(4)의 데이터와 ATM 망(1)을 통한 데이터를 분리하고, 동선을 이용하여 가입자(7)에게 데이터를 전송하는 POTS(Public Office Telephone System) 분리기(Splitter)(5)(6)와; 상기 POTS 분리기(5)(6)를 통해 상기 ATU-C(2)와 연결되어 가입자 장비(8)와의 연결을 수행하는 모뎀인 ATU-R(ADSL Terminal Unit Central Office Receive Unit)(7)로 구성된다.As shown here, ADSL Terminal Unit Central Office (ATU-C) of Digital Subscriber Line Asynchronous Modem (DSLAM), which is connected to ATM network 1, stores subscriber channel information and is equipped with a modem. Wow; POTS that separates data from public switched telephone network (PSTN) 3 and telephone 4 of telephone company and data through ATM network 1, and transmits data to subscriber 7 using copper wire Public Office Telephone System (Splitter) (5) (6); It consists of an ADSL Terminal Unit Central Office Receive Unit (ATU-R) 7 which is connected to the ATU-C (2) through the POTS separator (5) (6) to perform a connection with the subscriber equipment (8). do.

그래서 ADSL 시스템은 광대역 공중망(ATM)에 의해 ISP(International Signalling Point, 국제 신호점), 서버, 인터넷(Internet)을 통하여 양방향 데이터를 송/수신한다. 그리고 ADSL 시스템은 ADSL 망관리 시스템의 제어/관리를 받아 ATM 교환으로 광대역 공중망의 양방향 데이터를 인터페이스한다. 그리고 POTS 분리기는 공중교환기에 의해 PSTN과 전화기의 데이터와 ATM 교환망을 통한 데이터를 분리하고, 동선을 이용하여 가입자에게 데이터를 전송하도록 동작하였다.Thus, ADSL system transmits / receives bidirectional data through broadband public network (ATM) through ISP (International Signaling Point), server, and Internet. And ADSL system is controlled / managed by ADSL network management system to interface bi-directional data of broadband public network through ATM exchange. The POTS separator operates to separate the data of the PSTN and the telephone and the data through the ATM switching network by the public exchange, and transmit the data to the subscriber using the copper wire.

이와 같이 구성되어 동작하는 ADSL 시스템에서 ADSL 모뎀과 관련된 ATM 인터페이스는 최근에 등장한 기술로써, 종래에 나오는 ATM 망 시스템에서의 물리적인 ATM25 인터페이스의 펌웨어(Firmware) 구현과 관련된다.The ATM interface related to the ADSL modem in the ADSL system configured and operated as described above is a recent technology, and is related to the firmware implementation of the physical ATM25 interface in the conventional ATM network system.

그리고 ATM 물리계층의 연결을 위해서는 CDB 기능을 포함하는 ATM 핸들러(Handler) 블록과 물리적 계층의 ATM25 인터페이스를 서로 연결시켜야 한다. 이러한 연결 회로를 구현하기 위해서 본 발명을 제시하였다.In order to connect the ATM physical layer, an ATM handler block including a CDB function and an ATM25 interface of a physical layer must be connected to each other. The present invention has been presented to implement such a connection circuit.

이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은 ADSL 모뎀에서 물리적인 ATM 25.6Mbps를 지원하는 ATM25 블록과 CDB 간의 UTOPIA 인터페이스를 구현하여 ATM 물리계층 디바이스를 간단하게 연결할 수 있는 ADSL 모뎀의 물리계층 연결장치를 제공하는데 있다.Accordingly, the present invention has been proposed to solve the above-mentioned general problems, and an object of the present invention is to implement an ATM physical layer device by implementing a UTOPIA interface between an ATM25 block and a CDB supporting physical ATM 25.6Mbps in an ADSL modem. It is to provide a physical layer connection device of the ADSL modem that can be easily connected.

상기와 같은 목적을 달성하기 위하여 본 발명에 의한 ADSL 모뎀의 물리계층 연결장치는,In order to achieve the above object, the physical layer connection device of the ADSL modem according to the present invention,

입력된 클럭을 인버트하여 CDB의 수신 입력 클럭과 ATM25의 송/수신 클럭으로 전송하는 제1 인버트소자와; 상기 제1 인버트소자의 출력을 클럭으로 입력받고 상기 ATM25의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 입력받아 지연시키는 D플립플롭과; 상기 ATM25의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 상기 CDB의 수신 터미널 리드 인에이블로 전송하는 제2 인버트소자와; 상기 CDB의 전송에 사용되는 수신 터미널 완전 셀의 데이터와 상기 D플립플롭의 데이터를 입력받아 부정논리곱 연산하여 상기 ATM25의 송신 터미널 리드 인에이블로 전송하는 부정논리곱소자와; 상기 제1 인버트소자의 클럭을 인버트하여 상기 CDB의 송신 입력 클럭으로 전송하는 제3 인버트소자와; 상기 ATM25의 전송에 사용되는 수신 터미널 완전 셀의 데이터를 상기 CDB의 송신 터미널 리드 인에이블로 인버트하여 전송하는 제4 인버트소자와; 상기 CDB의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 인버트하여 상기 ATM25의 수신 터미널 리드 인에이블로 전송하는 제5 인버트소자로 이루어짐을 그 기술적 구성상의 특징으로 한다.A first inverting device for inverting the input clock and transmitting the received clock to the receive input clock of the CDB and the transmit / receive clock of the ATM25; A D flip-flop that receives the output of the first inverting element as a clock and receives and delays data of a transmitting terminal full cell used to transmit the ATM25; A second inverting element for transmitting data of a transmitting terminal full cell used for transmitting the ATM25 to a receiving terminal lead enable of the CDB; A negative logical element which receives data of a complete cell of a receiving terminal used for transmission of the CDB and data of the D flip-flop, performs a negative logical multiplication, and transmits the negative logical product to a transmitting terminal read enable of the ATM25; A third inverting device for inverting the clock of the first inverting device and transmitting the inverted clock to the transmission input clock of the CDB; A fourth inverting element for inverting data of a receiving terminal full cell used for transmitting the ATM25 by inverting the transmitting terminal read enable of the CDB; The technical configuration is characterized by comprising a fifth inverting element which inverts data of a transmitting terminal full cell used for transmitting the CDB and transmits the data to the receiving terminal lead enable of the ATM25.

도 1은 일반적인 ADSL 시스템의 블록구성도이고,1 is a block diagram of a general ADSL system,

도 2는 본 발명이 적용되는 ADSL 모뎀의 블록구성도이며,2 is a block diagram of an ADSL modem to which the present invention is applied;

도 3은 본 발명에 의한 ADSL 모뎀의 물리계층 연결장치의 블록구성도이고,3 is a block diagram of a physical layer connection device of the ADSL modem according to the present invention;

도 4는 도3에서 UTOPIA 모드의 셀출력 타이밍도이며,4 is a cell output timing diagram of the UTOPIA mode in FIG.

도 5는 도4의 파라미터의 값을 보인 표이고,5 is a table showing values of the parameter of FIG.

도 6은 도3에서 UTOPIA 모드의 셀입력 타이밍도이며,6 is a cell input timing diagram of the UTOPIA mode in FIG.

도 7은 도6의 파라미터의 값을 보인 표이다.FIG. 7 is a table showing values of the parameter of FIG. 6.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for main parts of the drawings>

11 : POTS 분배부 12 : 하이브리드 변환부11: POTS distribution unit 12: hybrid conversion unit

13 : 라인 드라이버 14 : 아날로그 변환부13 line driver 14 analog converter

15 : DMT 변복조부 16 : ADSL 프레이머15: DMT modulation and demodulation unit 16: ADSL framer

17 : CDB 18 : ATM2517: CDB 18: ATM25

19 : 송수신부 20 : PC내의 NIC19: transceiver 20: NIC in PC

이하, 상기와 같은 본 발명 ADSL 모뎀의 물리계층 연결장치의 기술적 사상에 따른 일실시예를 첨부한 도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, with reference to the accompanying drawings an embodiment according to the technical idea of the physical layer connection device of the present invention ADSL modem as described in detail as follows.

먼저 본 발명은 ADSL 시스템에서 ATM을 근간으로 하는 경우로써 DMT(Discrete Multitone modulation) 기술에 기반을 둔 시스템이다. 여기서 DMT 기술은 CAP(Carrierless Amplitude-modulation and Phase-modulation) 방식보다 여러 가지 장점을 가지고 있다. 그리고 ATM 기반의 ADSL은 이더넷(Ethernet) 기반의 ADSL보다 NIC(Network Interface Card, 네트워크 인터페이스 카드)의 가격은 비싸지만 주요한 프로토콜의 업그레이드(Upgrade) 없이 non-IP 트래픽이나 비디오를 관리할 수 있다. 또한 여러 서비스 제공자를 같은 액세스 망으로 연결하기가 편하다. 그러나 가입자 end 단에서는 ATM과 이더넷 둘 다를 지원하는 경우도 고려할 수는 있다. 따라서 비용적인 면을 감안하더라도 이더넷 기반만으로는 실효성을 얻을 수가 없기 때문에 ATM 기반의 ADSL은 불가피하다. 그리고 이러한 ATM 물리층의 연결을 위해서는 CDB 기능을 포함하는 ATM 핸들러 블록과 물리적 계층의 ATM25 인터페이스를 서로 연결시켜야 하는데, UTOPIA 인터페이스에서 그 물리층간의 연결을 위한 로직(Logic)을 구현하여 ATM 기반으로 시스템을 지원하도록 한다.First, the present invention is a system based on the Discrete Multitone Modulation (DMT) technology based on ATM in an ADSL system. The DMT technology has several advantages over the carrierless amplitude-modulation and phase-modulation (CAP) method. ATM-based ADSL is more expensive than Network Interface Card (NIC) than Ethernet-based ADSL, but can manage non-IP traffic or video without major protocol upgrades. It is also easy to connect multiple service providers to the same access network. However, the subscriber end may also consider supporting both ATM and Ethernet. Therefore, even in view of cost, ATM-based ADSL is unavoidable because Ethernet-based alone cannot be used. In order to connect the ATM physical layer, the ATM handler block including the CDB function and the ATM25 interface of the physical layer must be connected to each other. The UTOPIA interface implements logic for connecting the physical layers to support the system based on ATM. Do it.

도2는 본 발명이 적용되는 ADSL 모뎀의 블록구성도로써, 이의 동작을 살펴보면 다음과 같다.Figure 2 is a block diagram of an ADSL modem to which the present invention is applied, and its operation is as follows.

먼저 참조번호 11은 전화국의 PSTN 및 전화기의 데이터와 ATM 망을 통한 데이터를 분리하고, 동선을 이용하여 가입자에게 데이터를 전송하는 POTS 분리부이고, 12는 라인 임피던스 매칭을 수행하는 하이브리드 변환부이며, 13은 ADSL DMT 신호인 아날로그 신호를 증폭하는 라인 드라이버이고, 14는 아날로그 신호의 디지털 변환 또는 디지털 신호의 아날로그 변환을 수행하여 디지털/아날로그 필터링을 수행하는 아날로그 변환부이며, 15는 DMT의 변조 및 복조를 수행하는 DMT 변복조부이다.First, reference numeral 11 denotes a POTS separation unit that separates data of a telephone station's PSTN and a telephone and data through an ATM network, and transmits data to a subscriber using a copper wire, and 12 denotes a hybrid conversion unit that performs line impedance matching. 13 is a line driver for amplifying an analog signal, which is an ADSL DMT signal, 14 is an analog converter which performs digital / analog filtering by performing digital conversion or analog conversion of an analog signal, and 15 is modulation and demodulation of a DMT. It is a DMT modulation and demodulation unit.

또한 참조번호 16은 직렬 인터페이스와 CDB와 연결된 ADSL 프레이머이고, 17은 물리계층의 전송수렴(TC, Transmission Convergence) 기능을 수행하는 CDB(Cell Delineation Block)이며, 18은 TC 및 PMD(Physical Medium Dependent, 물리적 중간 종속) 기능을 수행하는 ATM25이고, 19는 송수신부이며, 20은 PC 내의 NIC이다.In addition, reference numeral 16 is an ADSL framer connected to a serial interface and CDB, 17 is a Cell Delineation Block (CDB) that performs Transmission Convergence (TC) of the physical layer, and 18 is a TC and Physical Medium Dependent (PMD). Physical middle slave) ATM25, 19 is a transceiver, and 20 is a NIC in a PC.

여기서 CDB(17)는 ATM 핸들러로 볼 수 있는데, 그 기능은 가능한 전송포맷을 가지는 라인 인터페이스 신호 상으로 ATM 셀을 삽입하거나 추출하는 BISDN(Broadband Integrated Services Digital Network, 광대역 종합정보통신망) 프로토콜 기준 모델의 전송수렴 서브계층과 ATM 계층의 일부 기능을 수행한다.Here, the CDB 17 can be viewed as an ATM handler. The function of the CDB 17 is that of the BISDN (Broadband Integrated Services Digital Network) protocol reference model, which inserts or extracts an ATM cell on a line interface signal having a possible transmission format. It performs some functions of the transport convergence sublayer and ATM layer.

특히 Cell delineation은 특정한 포맷의 unsigned ATM 셀을 generating하거나 terminating함으로써 수행되며, 셀 페이로드 스크램블/디스크램블(Cell Payload Scramble/Descramble)을 수행한다.In particular, cell delineation is performed by generating or terminating an unsigned ATM cell of a specific format and performing cell payload scrambling / descramble.

그리고 ATM 셀 인터페이스는 바이트 단위, 워드 단위의 FIFO(First In First Out, 선입선출) 인터페이스 및 UTOPIA 인터페이스 등을 지원하나, 본 발명에서는 바이트 단위의 UTOPIA 인터페이스 모드를 사용한다.In addition, the ATM cell interface supports a FIFO (First In First Out) interface and a UTOPIA interface in units of bytes, but uses the UTOPIA interface mode in units of bytes in the present invention.

이때 수신 터미널 출력은 1비트의 홀수 패리티(Odd Parity)와 8비트의 데이터 비트로 구성되고, 송신 터미널 출력은 8비트의 데이터 비트로만 구성한다.At this time, the receiving terminal output is composed of 1-bit odd parity and 8 bits of data bit, and the transmitting terminal output is composed of only 8 bits of data bit.

또한 ATM25(18)의 ATM 25Mbps 인터페이스 블록은 ATM Forum의 25.6Mbps ATM Network 통신을 위한 물리 계층 표준을 구현한다. 물리계층은 PMD(Physical Medium Dependent, 물리적 중간 종속) 서브 계층과 TC 서브 계층으로 구분된다. PMD 서브 계층은 TIA(Telecommunications Industries Association, 미국 전기 통신위원회)/EIA(Electronic Industries Association, 미국 전자 공업협회) 568 (UTP(Unshield Twisted Pair, 비차폐 꼬임 쌍선) Category 3)에 일치하는 전송 매체 연결을 위한 송신, 수신, 타이밍 복원 기능을 포함한다. TC 서브 계층은 라인, 코딩, 스크램블링, 데이터 프레이밍과 동기 기능으로 정의된다.In addition, the ATM 25Mbps interface block of ATM25 (18) implements the ATM Forum's physical layer standard for 25.6Mbps ATM Network communication. The physical layer is divided into a Physical Medium Dependent (PMD) sublayer and a TC sublayer. The PMD sublayer supports transmission media connections that match the Telecommunications Industries Association (TIA) / Electronic Industries Association (EIA) 568 (Unshield Twisted Pair (UTP) Category 3). Includes transmit, receive, and timing recovery functions. The TC sublayer is defined by line, coding, scrambling, data framing and synchronization functions.

도3은 본 발명에 의한 ADSL 모뎀의 물리계층 연결장치의 블록구성도로써, 이의 동작을 설명하면 다음과 같다.3 is a block diagram of a physical layer connection device of an ADSL modem according to the present invention.

먼저, 참조번호 21은 CDB(17)의 셀 출력에서 수신 터미널 데이터 출력인 RTD[0:7]을 ATM25(18)의 송신 데이터인 TxDATA[0:7]로 전송하는 라인이고, 22는 상기 CDB(17)의 수신 터미널의 셀 시작신호인 RxSOC(Receive Terminal Start Of Cell)를 상기 ATM25(18)의 송신 터미널의 셀 시작신호인 TxSOC로 전송하는 라인이며, 23은 입력된 3.2MHz를 인버트하여 CDB(17)의 수신 입력 클럭인 RICLK(Receive Input Clock)과 ATM25(18)의 송/수신 클럭인 TxCLK 및 RxCLK로 전송하는 제1 인버트소자이고, 24는 상기 제1 인버트소자(24)의 출력을 클럭으로 입력받고 상기 ATM25(18)의 전송에 사용되는 송신 터미널 완전 셀인 TxCLAV(Transmit Terminal Complete Cell Available for Transfer)의 데이터를 입력받아 지연시키는 D플립플롭이며, 25는 상기 ATM25(18)의 전송에 사용되는 송신 터미널 완전 셀인 TxCLAV(Transmit Terminal Complete Cell Available for Transfer)의 데이터를 상기 CDB(17)의 수신 터미널 리드 인에이블인 RxENB*(Receive Terminal Read Enable)로 전송하는 제2 인버트소자이고, 26은 상기 CDB(17)의 전송에 사용되는 수신 터미널 완전 셀인 RxCLAV(Receive Terminal Complete Cell Available for Transfer)의 데이터와 상기 D플립플롭(24)의 데이터를 입력받아 부정논리곱 연산하여 상기 ATM25(18)의 송신 터미널 리드 인에이블인 TxENB*(Transmit Terminal Read Enable)로 전송하는 부정논리곱소자이고, 27은 상기 제1 인버트소자(23)의 클럭을 인버트하여 상기 CDB(17)의 송신 입력 클럭인 TICLK(Transmit Input Clock)으로 전송하는 제3 인버트소자이다.First, reference numeral 21 is a line for transmitting RTD [0: 7], which is a receiving terminal data output, from the cell output of the CDB 17 to TxDATA [0: 7], which is the transmission data of the ATM25 18, and 22, the CDB. A line for transmitting a Receive Terminal Start Of Cell (RxSOC), which is a cell start signal of a receiving terminal of (17), to a TxSOC, which is a cell start signal of a transmitting terminal of the ATM25 (18), and 23 is an inverted 3.2 MHz input CDB RICLK (Receive Input Clock), which is a receive input clock of (17), and a first inverting element which transmits to TxCLK and RxCLK, which are transmit / receive clocks of ATM25 (18), and 24 denotes an output of the first inverting element (24). A D flip-flop that receives a clock and transmits data of a TxCLAV (Transmit Terminal Complete Cell Available for Transfer), which is a transmission terminal complete cell used for transmission of the ATM25 (18), and 25 is used for transmission of the ATM25 (18). TxCLAV (Transmit Terminal Complete Cell Available for Transf) er) is a second inverting device for transmitting data to RxENB * (Receive Terminal Read Enable) which is a receiving terminal lead enable of the CDB 17, and 26 is a receiving terminal full cell used for transmitting the CDB 17. Transmit Terminal Read Enable (TxENB *), which is a transmit terminal read enable of the ATM25 (18) by performing a negative logic operation upon receiving data of RxCLAV (Receive Terminal Complete Cell Available for Transfer) and data of the D flip-flop 24 Is a third inverting device which inverts the clock of the first inverting device 23 and transmits it to the TICLK (Transmit Input Clock) which is the transmission input clock of the CDB 17.

또한 참조번호 28은 상기 ATM25(18)의 전송에 사용되는 수신 터미널 완전 셀인 RxCLAV(Receive Terminal Complete Cell Available for Transfer)의 데이터를 상기 CDB(17)의 송신 터미널 리드 인에이블인 TxENB*로 인버트하여 전송하는 제4 인버트소자이고, 29는 상기 CDB(17)의 전송에 사용되는 송신 터미널 완전 셀인 TxCLAV(Transmit Terminal Complete Cell Available for Transfer)의 데이터를 인버트하여 상기 ATM25(18)의 수신 터미널 리드 인에이블인 RxENB*로 전송하는 제5 인버트소자이며, 30은 상기 ATM25(18)의 수신 터미널의 셀 시작신호인 RxSOC 데이터를 상기 CDB의 송신 터미널의 셀 시작신호인 TxSOC로 전송하는 라인이고, 31은 상기 ATM25(18)의 수신 데이터인 RxDATA[0:7]을 상기 CDB(17)의 송신 터미널 데이터 출력인 TTD[0:7](Transmit Terminal Data Out)로 전송하는 라인이며, 32는 상기 CDB(17)의 어드레스인 AD[0:7]과 상기 ATM25(18)의 어드레스인 AD[0:7]을 상호연결시키는 라인이다.Also, reference numeral 28 inverts and transmits data of Receive Terminal Complete Cell Available for Transfer (RxCLAV), which is a receiving terminal complete cell, used for transmission of the ATM25 (18) to TxENB *, which is a transmitting terminal lead enable of the CDB 17. A fourth inverting device, and 29 denotes inverting data of TxCLAV (Transmit Terminal Complete Cell Available for Transfer) which is a transmitting terminal complete cell used for transmitting the CDB 17, thereby enabling the receiving terminal lead of the ATM25 18. A fifth inverting device transmitting to RxENB *, 30 is a line for transmitting RxSOC data, which is a cell start signal of a receiving terminal of the ATM25 18, to TxSOC, which is a cell start signal of a transmitting terminal of the CDB, and 31 is an ATM25 RxDATA [0: 7], which is the reception data of (18), is transmitted to TTD [0: 7] (Transmit Terminal Data Out) which is the transmission terminal data output of the CDB 17, and 32 is the CDB 17. Phase with AD [0: 7] A line interconnecting the [70] of the address AD of the ATM25 (18).

그리고 도4는 도3에서 UTOPIA 모드의 셀출력 타이밍도이며, 도5는 도4의 파라미터의 값을 보인 표이고, 도6은 도3에서 UTOPIA 모드의 셀입력 타이밍도이며, 도7은 도6의 파라미터의 값을 보인 표이다.4 is a cell output timing diagram of the UTOPIA mode in FIG. 3, FIG. 5 is a table showing values of the parameters of FIG. 4, FIG. 6 is a cell input timing diagram of the UTOPIA mode in FIG. 3, and FIG. This table shows the values of the parameters.

여기서 도6의 TTD16/TxSOC는 첫 번째 유효 바이트를 표시하고, TCF1/TxCLAV는 셀 전송을 받아들일 수 있는 표시이다.Here, TTD16 / TxSOC of FIG. 6 indicates the first valid byte, and TCF1 / TxCLAV is an indication capable of accepting cell transmission.

또한 UTOPIA 모드에서 수신 인터페이스 신호의 방향과 의미는 다음의 표1에 나타내었다.In addition, the direction and meaning of the reception interface signal in the UTOPIA mode are shown in Table 1 below.

신호signal 방향direction 의미meaning RxDATARxDATA PHY → ATMPHY → ATM 데이터 버스Data bus RxSOCRxSOC PHY → ATMPHY → ATM 셀 시작Start of cell RxENBRxENB ATM → PHYATM → PHY 데이터 전송 인에이블Enable data transfer RxEmpty/RxCLAVRxEmpty / RxCLAV PHY → ATMPHY → ATM FIFO Empty/셀 이용가능FIFO Empty / cell available RxCLKRxCLK ATM → PHYATM → PHY 전송/인터페이스 옥텟 클럭Transmit / Interface Octet Clock

더불어 UTOPIA 모드에서 송신 인터페이스 신호의 방향과 의미는 다음의 표2에 나타내었다.In addition, the direction and meaning of the transmission interface signal in UTOPIA mode are shown in Table 2 below.

신호signal 방향direction 의미meaning RxDATARxDATA ATM → PHYATM → PHY 데이터 버스Data bus RxSOCRxSOC ATM → PHYATM → PHY 셀 시작Start of cell RxENBRxENB ATM → PHYATM → PHY 데이터 전송 인에이블Enable data transfer RxEmpty/RxCLAVRxEmpty / RxCLAV PHY → ATMPHY → ATM FIFO Empty/셀 이용가능FIFO Empty / cell available RxCLKRxCLK ATM → PHYATM → PHY 전송/인터페이스 옥텟 클럭Transmit / Interface Octet Clock

이처럼 수행하여 본 발명은 ADSL 모뎀에서 물리적인 ATM 25.6Mbps를 지원하는 ATM25 블록과 CDB 간의 UTOPIA 인터페이스를 구현하여 ATM 물리계층 디바이스를 간단하게 연결하게 되는 것이다.In this way, the present invention implements the UTOPIA interface between the ATM25 block and the CDB supporting the physical ATM 25.6Mbps in the ADSL modem to simply connect the ATM physical layer device.

이상에서 본 발명의 바람직한 실시예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수 있다. 본 발명은 상기 실시예를 적절히 변형하여 동일하게 응용할 수 있음이 명확하다. 따라서 상기 기재 내용은 하기 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.Although the preferred embodiment of the present invention has been described above, the present invention may use various changes, modifications, and equivalents. It is clear that the present invention can be applied in the same manner by appropriately modifying the above embodiments. Accordingly, the above description does not limit the scope of the invention as defined by the limitations of the following claims.

이상에서 살펴본 바와 같이, 본 발명에 의한 ADSL 모뎀의 물리계층 연결장치는 ATM25 블록과 CDB 간의 UTOPIA 인터페이스를 구현하여 ATM 물리계층 디바이스를 간단하게 연결할 수 있는 효과가 있게 된다.As described above, the physical layer connection device of the ADSL modem according to the present invention implements the UTOPIA interface between the ATM25 block and the CDB, thereby effectively connecting the ATM physical layer device.

Claims (1)

입력된 클럭을 인버트하여 CDB(Cell Delineation Block)의 수신 입력 클럭과 ATM(Asynchronous Transfer Mode)25의 송/수신클럭으로 전송하는 제1인버트소자와;A first inverting device for inverting the input clock to transmit the received input clock of the CDB (Cell Delineation Block) and the transmitting / receiving clock of ATM (Asynchronous Transfer Mode) 25; 상기 제1 인버트소자의 출력을 클럭으로 입력받고 상기 ATM25의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 입력받아 지연시키는 D플립플롭과;A D flip-flop that receives the output of the first inverting element as a clock and receives and delays data of a transmitting terminal full cell used to transmit the ATM25; 상기 ATM25의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 상기 CDB의 수신 터미널 리드 인에이블로 전송하는 제2 인버트소자와;A second inverting element for transmitting data of a transmitting terminal full cell used for transmitting the ATM25 to a receiving terminal lead enable of the CDB; 상기 CDB의 전송에 사용되는 수신 터미널 완전 셀의 데이터와 상기 D플립플롭의 데이터를 입력받아 부정논리곱 연산하여 상기 ATM25의 송신 터미널 리드 인에이블로 전송하는 부정논리곱소자와;A negative logical element which receives data of a complete cell of a receiving terminal used for transmission of the CDB and data of the D flip-flop, performs a negative logical multiplication, and transmits the negative logical product to a transmitting terminal read enable of the ATM25; 상기 제1 인버트소자의 클럭을 인버트하여 상기 CDB의 송신 입력 클럭으로 전송하는 제3 인버트소자와;A third inverting device for inverting the clock of the first inverting device and transmitting the inverted clock to the transmission input clock of the CDB; 상기 ATM25의 전송에 사용되는 수신 터미널 완전 셀의 데이터를 상기 CDB의 송신 터미널 리드 인에이블로 인버트하여 전송하는 제4 인버트소자와;A fourth inverting element for inverting data of a receiving terminal full cell used for transmitting the ATM25 by inverting the transmitting terminal read enable of the CDB; 상기 CDB의 전송에 사용되는 송신 터미널 완전 셀의 데이터를 인버트하여 상기 ATM25의 수신 터미널 리드 인에이블로 전송하는 제5 인버트소자로 구성된 것을 특징으로 하는 ADSL(Asynchronous Digital Subscriber Line) 모뎀의 물리계층 연결장치.A physical layer connection device of an Asynchronous Digital Subscriber Line (ADSL) modem, comprising: a fifth inverting element for inverting data of a transmitting terminal full cell used for transmitting the CDB and transmitting the data to a receiving terminal lead enable of the ATM25; .
KR1019980034734A 1998-08-26 1998-08-26 Physical layer connector of adsl modem KR20000015046A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980034734A KR20000015046A (en) 1998-08-26 1998-08-26 Physical layer connector of adsl modem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980034734A KR20000015046A (en) 1998-08-26 1998-08-26 Physical layer connector of adsl modem

Publications (1)

Publication Number Publication Date
KR20000015046A true KR20000015046A (en) 2000-03-15

Family

ID=19548412

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980034734A KR20000015046A (en) 1998-08-26 1998-08-26 Physical layer connector of adsl modem

Country Status (1)

Country Link
KR (1) KR20000015046A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030073577A (en) * 2002-03-12 2003-09-19 (주) 윌텍정보통신 Utopia interface apparatus
KR100452506B1 (en) * 2001-08-31 2004-10-12 엘지전자 주식회사 Apparatus and method for interface between physical layers in asynchronous transfer mode
EP2928735B1 (en) 2012-12-04 2018-03-14 Jost International Corp. Dual-speed auto-shift landing gear

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100452506B1 (en) * 2001-08-31 2004-10-12 엘지전자 주식회사 Apparatus and method for interface between physical layers in asynchronous transfer mode
KR20030073577A (en) * 2002-03-12 2003-09-19 (주) 윌텍정보통신 Utopia interface apparatus
EP2928735B1 (en) 2012-12-04 2018-03-14 Jost International Corp. Dual-speed auto-shift landing gear

Similar Documents

Publication Publication Date Title
JP3563601B2 (en) Telecommunications system to provide both narrowband and broadband services to subscribers, subscriber equipment, shelves therefor, replaceable low-pass filter equipment, line termination equipment, network termination equipment, and redundancy functions. Telecommunications rack with multiple shelves having
EP0944281B1 (en) SVC accessing method for use in ATM-DSLAM (ATM-DSL Access Multiplexer)
US20040125809A1 (en) Ethernet interface over ATM Cell, UTOPIA xDSL in single and multiple channels converter/bridge on a single chip and method of operation
EP0978181A1 (en) Transmission of atm cells
EP0944286B1 (en) Asynchronous transfer mode apparatus
Summers ADSL Standards, Implementation, and Architecture
KR20000015046A (en) Physical layer connector of adsl modem
MXPA02003525A (en) System and method for providing voice and or data services.
EP1102463A2 (en) Packet switching xDSL system
KR19990057185A (en) ATU-AL device of ADSL modem system
KR100317406B1 (en) A Transceiver Unit of Central office end and Rmote terminal end for Asymmetric Digital Subscriber Line Systems
CA2444236C (en) Replacable printed board assembly (pba)
KR19990075715A (en) Interface circuit between asynchronous transmission mode handler and asynchronous transmission mode transceiver of subscriber side asymmetric digital subscriber line modem in asymmetric digital subscriber line system
KR19990075872A (en) Subscriber Asymmetric Digital Subscriber Line Modem of Asymmetric Digital Subscriber Line System
AU2765702A (en) Architecture for an ATM subscriber access multiplexer
KR20010057401A (en) Apparatus and method for ADSL subscriber having multi ADSL ports
KR20000018841A (en) Atm(asynchronous transfer mode) system using an adsl(asymmetric digital subscriber line) system and a simultaneous matching device of an ethernet and a method the same
KR20030080705A (en) Utopia device in a broadband communication system
AU2765502A (en) Architecture for an ATM subscriber access multiplexer

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination