KR20000010090A - Circuit for protecting cathode of monitor - Google Patents

Circuit for protecting cathode of monitor Download PDF

Info

Publication number
KR20000010090A
KR20000010090A KR1019980030815A KR19980030815A KR20000010090A KR 20000010090 A KR20000010090 A KR 20000010090A KR 1019980030815 A KR1019980030815 A KR 1019980030815A KR 19980030815 A KR19980030815 A KR 19980030815A KR 20000010090 A KR20000010090 A KR 20000010090A
Authority
KR
South Korea
Prior art keywords
transistor
turned
resistor
monitor
negative voltage
Prior art date
Application number
KR1019980030815A
Other languages
Korean (ko)
Inventor
이문걸
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR1019980030815A priority Critical patent/KR20000010090A/en
Publication of KR20000010090A publication Critical patent/KR20000010090A/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/005Power supply circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PURPOSE: A circuit for protecting cathode of monitor is provided to constantly maintain brightness of back raster by constantly maintaining collector current of transistor. CONSTITUTION: The circuit comprises first transistor(Q1) turned on response to mute signal of low level, second transistor(Q2) turned off when the first transistor(Q1) is turned on, third transistor(Q3) turned off when the second transistor(Q2) is turned off, negative voltage supply resistor(R1) for supplying path to supply negative voltage generated from flyback transformer(FBT) to control grid(G1) and positive voltage supply resistor(R2) for supplying path to supply positive voltage to the path of negative voltage when the third transistor(Q3) is turned on.

Description

모니터의 음극선관 보호회로(An apparatus for protecting a CRT in a monitor)An apparatus for protecting a CRT in a monitor

본 발명은 모드 전환시 캐소드로부터 형광막으로 방출되는 전자를 억제하여 스포트를 약화시키는 음극선관 보호회로에 관한 것으로, 특히 온도 에이징시 백라스터 밝기가 일정하게 유지되도록 되어진 모니터의 음극선관 보호회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a cathode ray tube protection circuit that suppresses electrons emitted from a cathode to a fluorescent film during mode switching, thereby weakening spots, and more particularly to a cathode ray tube protection circuit of a monitor in which a backlight brightness is kept constant during temperature aging. will be.

일반적으로 모니터의 전원 오프시나 혹은 모드 변환시 각 모니터 회로에 필요한 전압(정격 전압)을 일시에 공급하게 되면 각 모니터 회로에 이상을 초래하게 되므로, 전원 오프시나 혹은 모드 변환 초기에는 각 모니터 회로가 워밍업을 한 후 정상 동작을 할 수 있도록 정격 전압보다 낮은 준비 전압을 공급한 다음에, 정격 전압을 공급할 필요가 있다.In general, supplying the necessary voltage (rated voltage) to each monitor circuit at the time of power-off or mode switching at the time causes abnormalities to each monitor circuit. Therefore, each monitor circuit is warmed up at the time of power-off or at the beginning of mode conversion. It is then necessary to supply a ready voltage lower than the rated voltage for normal operation and then supply the rated voltage.

이것을 뮤트 기능이라 하며, 상기 뮤트 기능을 수행하는 뮤트 신호는 마이콤으로부터 출력된다.This is called a mute function, and a mute signal for performing the mute function is output from the microcomputer.

상기 뮤트 신호는 정상 동작시 로우 레벨을 유지하다가, 전원 오프시나 혹은 모드 전환시 잠시동안 하이 레벨로 천이되는데, 이 순간 음극선관에 공급되는 제어 그리드 신호를 승압시킴으로써 캐소드로부터 형광막으로 방출되는 전자량를 억제시킨다.The mute signal maintains a low level during normal operation and then transitions to a high level for a while when the power is turned off or a mode is switched. At this moment, the amount of electrons emitted from the cathode to the fluorescent film is boosted by boosting the control grid signal supplied to the cathode ray tube. Suppress it.

일반적으로 스포트(Sport)란 음극선관의 형광막에 전자 빔이 충돌하면서 생기는 작은 빛의 점으로써, 모니터의 전원을 온시키면 전자총의 캐소드(음극)가 충분히 가열되어 전자를 방출하게 되고, 이렇게 방출된 전자는 형광막에 부딪치게 됨으로써 스포트가 발생하게 된다.In general, a spot is a small light point generated when an electron beam collides with a fluorescent film of a cathode ray tube. When a monitor is turned on, the cathode of the electron gun is sufficiently heated to emit electrons. The electrons collide with the fluorescent film to generate spots.

음극선관상에 화면이 나타나게 하려면 형광막에 상기 스포트 하나가 나타나게 하고, 이 스포트를 좌우 상하로 편향시켜서 라스터를 만듬과 동시에 영상 신호로서 스포트의 밝기를 변화시켜야만 한다.In order for the screen to appear on the cathode ray tube, one spot must appear on the fluorescent film, and the spot must be deflected from side to side to make the raster and change the brightness of the spot as an image signal.

이러한 스포트는 FBT(Flay-Back Transformer)로부터 음극선관에 공급되는 제어 그리드 전류에 의해 조절할 수 있는데, 상기 제어 그리드 전류는 음극선관의 캐소드에서 발산되는 전자의 양을 제어하여 휘도 변조를 컨트롤한다.This spot can be controlled by a control grid current supplied from the FBT (Flay-Back Transformer) to the cathode ray tube, which controls the amount of electrons emitted from the cathode of the cathode ray tube to control the luminance modulation.

이때 제어 그리드에 음(-) 전압을 크게 공급할수록 상기 캐소드의 전자 방출을 억제하는 힘이 커지기 때문에 형광막에 충돌하는 전자량이 감소되어 스포트를 약화시킴으로써 화면이 어두어진다.At this time, the larger the negative voltage is supplied to the control grid, the greater the force for suppressing the electron emission of the cathode, so that the amount of electrons colliding with the fluorescent film is reduced, thereby darkening the spot.

도 1은 일반적인 음극선관 보호회로를 도시한 회로도로서, 상기한 바와 같이 마이콤(10)은 정상 동작시 로우 레벨의 뮤트 신호를 출력하다가, 모드 전환시 잠시 동안 하이 레벨의 뮤트 신호를 출력한다.FIG. 1 is a circuit diagram illustrating a general cathode ray tube protection circuit. As described above, the microcomputer 10 outputs a low level mute signal during normal operation, and then outputs a high level mute signal for a while when switching modes.

먼저 정상 동작시 상기 마이콤(10)이 로우 레벨의 뮤트 신호를 출력하면, 상기 로우 레벨의 뮤트 신호가 저항(R3)을 통해 NPN형 제 1 트랜지스터(Q1)의 베이스단에 입력되어 상기 제 1 트랜지스터(Q1)가 턴오프되고, 상기 제 1 트랜지스터(Q1)가 턴오프됨에 따라 NPN형 제 2 트랜지스터(Q2)가 턴온되므로, 플라이백 트랜스포머(FBT)로부터 공급되는 -60V의 직류전압이 -40V 정도로 강하되어 음극선관의 제어 그리드(G1)에 공급된다.First, when the microcomputer 10 outputs a low level mute signal during normal operation, the low level mute signal is input to the base terminal of the NPN type first transistor Q1 through the resistor R3 and the first transistor. As Q1 is turned off and the first transistor Q1 is turned off, the NPN-type second transistor Q2 is turned on, so that a DC voltage of -60V supplied from the flyback transformer FBT is about -40V. It is dropped and supplied to the control grid G1 of the cathode ray tube.

그러나, 모니터의 모드 전환시 상기 마이콤(10)이 하이 레벨의 뮤트 신호를 출력하면, 상기 하이 레벨의 뮤트 신호가 저항(R3)을 통해 제 1 트랜지스터(Q1)의 베이스단에 입력되어 상기 제 1 트랜지스터(Q1)가 턴온되고, 상기 제 1 트랜지스터(Q1)가 턴온됨에 따라 상기 제 2 트랜지스터(Q2)가 턴오프되므로, 상기 플라이백 트랜스퍼머(FBT)로부터 공급되는 -60V의 직류전압이 그대로 음극선관의 제어 그리드에 공급된다.However, when the microcomputer 10 outputs a high level mute signal when the monitor switches mode, the high level mute signal is input to the base terminal of the first transistor Q1 through the resistor R3 and thus the first signal. Since the transistor Q1 is turned on and the first transistor Q1 is turned on, the second transistor Q2 is turned off, so that a DC voltage of -60V supplied from the flyback transformer FBT remains as it is. Supplied to the control grid of the pipe.

즉, 모니터가 정상적으로 동작되는 동안에는 약 -40V의 음전압이 제어 그리드(G1)로 인가되지만, 뮤트 기능이 수행될 때에는 약 -60V의 음전압이 제어 그리드(G1)로 인가되기 때문에 그 만큼 전자 방출을 억제하여 화면이 전체적으로 어두워지게 된다.That is, a negative voltage of about -40 V is applied to the control grid G1 during normal operation of the monitor, but when a mute function is performed, a negative voltage of about -60 V is applied to the control grid G1, so that electron emission is performed. The screen is darkened overall.

그러나, 종래의 음극선관 보호회로는 온도 에이징(Aging)시 제 2 트랜지스터(Q2)의 콜렉터 전류 값이 미세한 변동을 일으키기 때문에, 제어 그리드(G1) 전압이 변동함에 따라 라스터의 밝기가 변동한다는 문제점이 있었다.However, in the conventional cathode ray tube protection circuit, since the collector current value of the second transistor Q2 causes minute fluctuations during temperature aging, the brightness of the raster fluctuates as the control grid G1 voltage fluctuates. There was this.

즉, 정상 동작시보다 쿨링(Cooling)시에 제 2 트랜지스터(Q2)의 콜렉터 전류가 감소하여 제어 그리드(G1) 전압이 승압됨에 따라 백라스터의 밝기가 어두어진다. 반대로 정상 동작시보다 히팅(Heating)시에 제 2 트랜지스터(Q2)의 콜렉터 전류가 증가하여 제어 그리드(G1) 전압이 강압됨에 따라 백라스터의 밝기가 밝아진다는 문제점이 있었다.That is, as the collector current of the second transistor Q2 decreases during cooling than during normal operation, the brightness of the back raster becomes dark as the voltage of the control grid G1 is increased. On the contrary, as the collector current of the second transistor Q2 increases during heating than during normal operation, the voltage of the control grid G1 is stepped down, thereby increasing the brightness of the back raster.

따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 트랜지스터의 콜렉터 전류를 일정하게 유지시켜 온도 에이징시 백라스터 밝기를 일정하게 유지시키도록 되어진 모니터의 음극선관 보호회로를 제공하는데 그 목적이 있다.Accordingly, the present invention has been made to solve the problems of the prior art as described above, to provide a cathode ray tube protection circuit of a monitor that is to maintain a constant collector current of the transistor to maintain a constant backlight brightness during temperature aging. Its purpose is to.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 모니터의 음극선관 보호회로는,Cathode ray tube protection circuit of the monitor according to the present invention for achieving the above object,

모니터가 정상 상태일 경우 로우 레벨의 뮤트 신호를 출력하고 모드 전환시 하이 레벨의 뮤트 신호를 출력하는 마이컴과 ; 상기 마이컴으로부터 하이 레벨의 뮤트신호가 입력되면 제어 그리드에 인가되는 음전압이 승압되도록 하는 스포트 킬러부를 포함하며 구성된 모니터의 음극선관 보호회로에 있어서, 상기 스포트 킬러부는, 하이 레벨의 뮤트신호에 의해 턴온되는 제 1 트랜지스터와 ; 상기 제 1 트랜지스터가 턴온되면 반대로 턴오프되도록 바이어스된 제 2 트랜지스터 ; 상기 제 2 트랜지스터가 턴오프되면 함께 턴오프되도록 바이어스된 제 3 트랜지스터 ; 상기 제 3 트랜지스터가 턴오프되면, 플라이백 트랜스포머로부터 출력되는 음전압이 제어 그리드로 공급되도록 전류의 유로를 제공하는 음전압 공급저항 ; 및 상기 제 3 트랜지스터가 턴온되면, 상기 음전압의 경로에 양전압이 공급되도록 전류의 유로를 제공하는 양전압 공급저항을 포함하며 구성된 것을 특징으로 한다.A microcomputer that outputs a low level mute signal when the monitor is in a normal state and a high level mute signal when the mode is switched; In the monitor of the cathode ray tube protection circuit of the monitor configured to increase the negative voltage applied to the control grid when the high level mute signal is input from the microcomputer, the spot killer unit is turned on by the high level mute signal A first transistor; A second transistor biased to turn off when the first transistor is turned on; A third transistor biased to be turned off together when the second transistor is turned off; A negative voltage supply resistor that provides a flow path of current when the third transistor is turned off, so that a negative voltage output from a flyback transformer is supplied to a control grid; And a positive voltage supply resistor configured to provide a flow path of current so that the positive voltage is supplied to the path of the negative voltage when the third transistor is turned on.

도 1은 종래의 음극선관 보호회로를 도시한 회로도,1 is a circuit diagram showing a conventional cathode ray tube protection circuit,

도 2는 본 발명에 따른 음극선관 보호회로를 도시한 회로도이다.2 is a circuit diagram showing a cathode ray tube protection circuit according to the present invention.

* 도면의 주요 부분에 대한 부호의 명칭* Names of symbols for main parts of the drawings

10 : 마이콤 20 : 스포트 킬러부10: micom 20: spot killer unit

Q 1,2,3 : 제 1,2,3 트랜지스터 FBT : 플라이백 트랜스포머Q 1,2,3: 1,2,3 transistor FBT: flyback transformer

VR : 가변저항 R 1,2,3,4,5,6,7 : 저항VR: Variable resistor R 1,2,3,4,5,6,7: Resistance

이하, 첨부된 도면을 참조하여 본 발명의 실시 예를 상세하게 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2 는 본 발명에 따른 음극선관 보호회로를 도시하고 있는 바, 이는 모니터가 정상 상태일 경우 로우 레벨의 뮤트신호를 출력하고 모드 전환시 하이 레벨의 뮤트(Mute)신호를 출력하는 마이컴(10)과, 상기 마이컴(10)으로부터 하이 레벨의 뮤트신호가 입력되면 제어 그리드(G1)에 인가되는 음(-)전압이 승압되도록 하는 스포트 킬러부(20)로 구성된다.2 shows a cathode ray tube protection circuit according to the present invention, which outputs a low level mute signal when the monitor is in a normal state, and outputs a high level mute signal when the mode is switched. And a spot killer unit 20 for boosting the negative voltage applied to the control grid G1 when a mute signal having a high level is input from the microcomputer 10.

여기서, 상기 스포트 킬러부(20)는, 하이 레벨의 뮤트신호에 의해 턴온되는 제 1 트랜지스터(Q1)와 ; 상기 제 1 트랜지스터(Q1)가 턴온되면 반대로 턴오프되도록 바이어스된 제 2 트랜지스터(Q2) ; 상기 제 2 트랜지스터(Q2)가 턴오프되면 함께 턴오프되도록 바이어스된 제 3 트랜지스터(Q3) ; 상기 제 3 트랜지스터(Q3)가 턴오프되면, 플라이백 트랜스포머(FBT)로부터 출력되는 음(-)전압이 제어 그리드(G1)로 공급되도록 전류의 유로를 제공하는 음전압 공급 저항(R1) ; 및 상기 제 3 트랜지스터(Q3)가 턴온되면, 상기 음(-)전압의 경로에 양(+)전압이 공급되도록 전류의 유로를 제공하는 양전압 공급 저항(R2)을 포함하며 구성되어 있다.Here, the spot killer 20 includes: a first transistor Q1 turned on by a high level mute signal; A second transistor Q2 biased to turn off when the first transistor Q1 is turned on; A third transistor Q3 biased to be turned off together when the second transistor Q2 is turned off; A negative voltage supply resistor (R1) for providing a flow path of current so that a negative voltage output from the flyback transformer (FBT) is supplied to the control grid (G1) when the third transistor (Q3) is turned off; And a positive voltage supply resistor R2 which provides a flow path of the current when the third transistor Q3 is turned on to supply a positive voltage to the path of the negative voltage.

좀더 자세히 살펴보면, NPN형 제 1 트랜지스터(Q1)의 베이스단은 저항(R3)을 통해 마이콤(10)으로부터 뮤트신호를 인가받고, 구동전압(5V)과 상기 제 1 트랜지스터(Q1)의 콜랙터단 사이에는 저항(R4)이 접속되고, 상기 제 1 트랜지스터(Q1)의 에미터단은 접지되어 있다. 상기 제 1 트랜지스터(Q1)의 콜랙터단과 저항(R4) 사이에는 NPN형 제 2 트랜지스터(Q2)의 베이스단이 저항(R5)을 통해 접속되고, 상기 구동전압(5V)과 제 2 트랜지스터(Q2)의 콜렉터단 사이에는 저항(R6)이 접속되고, 상기 제 2 트랜지스터(Q2)의 에미터단은 접지되어 있다. 상기 제 2 트랜지스터(Q2)의 콜렉터단과 저항(R6) 사이에는 PNP형 제 3 트랜지스터(Q3)의 베이스단이 접속된다. 상기 구동전압(5V)과 제 3 트랜지스터(Q3)의 에미터단 사이에는 저항(R7)이 접속되고, 상기 제 3 트랜지스터(Q3)의 콜렉터단이 양전압 공급 저항(R2)을 통해 상기 음전압 공급 경로에 접속되어 있다.In more detail, the base terminal of the NPN type first transistor Q1 receives a mute signal from the microcomputer 10 through the resistor R3 and between the driving voltage 5V and the collector terminal of the first transistor Q1. The resistor R4 is connected to the emitter terminal, and the emitter terminal of the first transistor Q1 is grounded. The base terminal of the NPN-type second transistor Q2 is connected through the resistor R5 between the collector terminal of the first transistor Q1 and the resistor R4, and the driving voltage 5V and the second transistor Q2 are connected to each other. The resistor R6 is connected between the collector terminals of "), and the emitter terminal of the second transistor Q2 is grounded. The base terminal of the PNP type third transistor Q3 is connected between the collector terminal of the second transistor Q2 and the resistor R6. A resistor R7 is connected between the driving voltage 5V and the emitter terminal of the third transistor Q3, and the collector terminal of the third transistor Q3 is supplied with the negative voltage through the positive voltage supply resistor R2. It is connected to a path.

상기와 같이 구성된 본 발명의 동작 및 효과를 모니터의 정상 동작시와 모드 전환시로 나누어 살펴보면 다음과 같다.Looking at the operation and effect of the present invention configured as described above divided into the normal operation of the monitor and the mode switching as follows.

1. 정상 동작시1. In normal operation

모니터가 정상 상태로 동작하면, 마이콤(10)은 로우 레벨의 뮤트신호를 출력하는데, 이때 저항(R3)을 통해 제 1 트랜지스터(Q1)의 베이스단에 로우 레벨의 뮤트신호가 인가되므로 제 1 트랜지스터(Q1)가 턴오프된다.When the monitor operates in a normal state, the microcomputer 10 outputs a low level mute signal. At this time, the low level mute signal is applied to the base terminal of the first transistor Q1 through the resistor R3. Q1 is turned off.

상기 제 1 트랜지스터(Q1)가 턴오프됨에 따라 구동전압(5V)이 저항(R4,R5)을 통해 제 2 트랜지스터(Q2)의 베이스단에 인가되어 상기 제 2 트랜지스터(Q2)가 턴온된다.As the first transistor Q1 is turned off, a driving voltage 5V is applied to the base terminal of the second transistor Q2 through the resistors R4 and R5 so that the second transistor Q2 is turned on.

상기 제 2 트랜지스터(Q2)가 턴온됨에 따라 구동전압(5V)이 저항(R6)을 통해 제 2 트랜지스터(Q2)의 콜렉터단-에미터단에 인가되어 전류가 접지로 바이패스되므로, 상기 제 3 트랜지스터(Q3)의 베이스단에 전압이 인가되지 않아 제 3 트랜지스터(Q3)가 턴온된다.As the second transistor Q2 is turned on, a driving voltage 5V is applied to the collector terminal-emitter terminal of the second transistor Q2 through the resistor R6 so that a current is bypassed to the ground, so that the third transistor is turned on. The third transistor Q3 is turned on because no voltage is applied to the base terminal of Q3.

상기 제 3 트랜지스터(Q3)가 턴온됨에 따라, 구동전압(5V)이 저항(R7)을 통해 상기 제 3 트랜지스터(Q3)의 에미터단-콜렉터단에 인가되어, 양전압 공급 저항(R2)을 통해 전류가 흐르게 되는데, 이 전류에 의해 발생되는 전압은 양(+)의 전압이기 때문에 제어 그리드(G1)로 인가되는 음(-)전압을 강압하게 된다.As the third transistor Q3 is turned on, a driving voltage 5V is applied to the emitter terminal-collector terminal of the third transistor Q3 through the resistor R7, and through the positive voltage supply resistor R2. An electric current flows, and the voltage generated by the electric current is a positive voltage, so that the negative voltage applied to the control grid G1 is stepped down.

즉, 플라이백 트랜스포머(FBT)로부터 발생된 -60V의 음전압이 음전압 공급 저항(R1)을 통해 제어 그리드(G1)로 인가되게 되는바, 상기 제 3 트랜지스터(Q3)가 턴온 상태를 유지하는 동안 제어 그리드(G1)로 인가되는 음전압이 양의 전압에 의해 상쇄되면서 약 -40V 정도로 약화된다.That is, the negative voltage of -60V generated from the flyback transformer FBT is applied to the control grid G1 through the negative voltage supply resistor R1, so that the third transistor Q3 maintains the turned-on state. While the negative voltage applied to the control grid G1 is canceled by the positive voltage, it is weakened to about -40V.

이로 인해 모니터의 캐소드에서 방출되는 전자는 정상적인 상태로 동작하고 스포트가 정상 상태로 발생되면서 모니터에 화면이 디스플레이된다.As a result, electrons emitted from the cathode of the monitor operate in a normal state and a spot is generated in a normal state, and the screen is displayed on the monitor.

2. 모드 전환시2. When switching mode

모드가 전환시, 마이콤(10)은 하이 레벨의 뮤트신호를 출력하는데, 이때 저항(R3)을 통해 제 1 트랜지스터(Q1)의 베이스단에 하이 레벨의 뮤트신호가 인가되므로 제 1 트랜지스터(Q1)가 턴온된다.When the mode is switched, the microcomputer 10 outputs a high level mute signal. At this time, since the high level mute signal is applied to the base terminal of the first transistor Q1 through the resistor R3, the first transistor Q1 is applied. Is turned on.

상기 제 1 트랜지스터(Q1)가 턴온됨에 따라 구동전압(5V)이 저항(R4)을 통해 제 1 트랜지스터(Q2)의 콜렉터단-에미터단에 인가되어 전류가 접지로 바이패스되므로, 상기 제 2 트랜지스터(Q2)의 베이스단에 전압이 인가되지 않아 제 2 트랜지스터(Q2)가 턴오프된다.As the first transistor Q1 is turned on, a driving voltage 5V is applied to the collector terminal-emitter terminal of the first transistor Q2 through the resistor R4 so that a current is bypassed to the ground, so that the second transistor is turned on. Since no voltage is applied to the base terminal of Q2, the second transistor Q2 is turned off.

상기 제 2 트랜지스터(Q2)가 턴오프됨에 따라 구동전압(5V)이 저항(R6)을 통해 제 3 트랜지스터(Q3)의 베이스단에 인가되어, 상기 제 3 트랜지스터(Q3)가 턴오프된다.As the second transistor Q2 is turned off, a driving voltage 5V is applied to the base terminal of the third transistor Q3 through the resistor R6, so that the third transistor Q3 is turned off.

상기 제 3 트랜지스터(Q3)가 턴오프됨에 따라, 플라이백 트랜스포머(FBT)로부터 발생된 -60V의 음전압이 음전압 공급 저항(R1)을 통해 제어 그리드(G1)로 인가되게 되는바, 제어 그리드(G1)로 인가되는 음전압이 정상 동작시보다 승압되는데, 이로 인해 스포트가 더욱 약화되어 음극선관를 보호할 수 있다.As the third transistor Q3 is turned off, a negative voltage of −60 V generated from the flyback transformer FBT is applied to the control grid G1 through the negative voltage supply resistor R1. The negative voltage applied to (G1) is stepped up than during normal operation, which can further weaken the spot to protect the cathode ray tube.

즉, 모니터가 정상적으로 동작되는 동안에는 약 -40V의 음전압이 제어 그리드(G1)로 인가되지만, 뮤트 기능이 수행될 때에는 약 -60V의 음전압이 제어 그리드(G1)로 인가되기 때문에 그 만큼 전자 방출을 억제하여 화면이 전체적으로 어두워지게 된다.That is, a negative voltage of about -40 V is applied to the control grid G1 during normal operation of the monitor, but when a mute function is performed, a negative voltage of about -60 V is applied to the control grid G1, so that electron emission is performed. The screen is darkened overall.

이때 상기 제 2 트랜지스터(Q2)는 상기 제 1 트랜지스터(Q1)의 콜렉터단과 제 3 트랜지스터(Q3)의 베이스단에 접속되어 있어, 상기 제 3 트랜지스터(Q3)의 베이스 전류를 급격히 흘려주는 역할을 수행하여 상기 제 3 트랜지스터(Q3)가 포화영역에서 동작하도록 도와주므로써, 온도 에이징(Aging)시에도 제 3 트랜지스터(Q3)의 콜렉터 전류 값을 거의 일정하게 유지시킨다.At this time, the second transistor Q2 is connected to the collector terminal of the first transistor Q1 and the base terminal of the third transistor Q3, thereby rapidly flowing the base current of the third transistor Q3. By helping the third transistor Q3 to operate in a saturation region, the collector current value of the third transistor Q3 is maintained to be substantially constant even during temperature aging.

이상에서 살펴본 바와 같이 본 발명은, 상기 제 2 트랜지스터(Q2)에 의해 상기 제 3 트랜지스터(Q3)의 베이스 전류가 급격히 공급되어 상기 제 3 트랜지스터(Q3)가 포화영역에서 동작하도록 하므로써, 온도 에이징(Aging)시 제 3 트랜지스터(Q3)의 콜렉터 전류 값을 일정하게 유지시켜 제어 그리드(G1) 전압 및 라스터의 밝기를 일정하게 유지시킨다는 데 그 효과가 있다.As described above, according to the present invention, since the base current of the third transistor Q3 is suddenly supplied by the second transistor Q2 so that the third transistor Q3 operates in a saturation region, temperature aging ( In the case of Aging, the collector current value of the third transistor Q3 is kept constant so that the control grid G1 voltage and the brightness of the raster are kept constant.

Claims (1)

모니터가 정상 상태일 경우 로우 레벨의 뮤트 신호를 출력하고 모드 전환시 하이 레벨의 뮤트 신호를 출력하는 마이컴(10)과 ; 상기 마이컴(10)으로부터 하이 레벨의 뮤트신호가 입력되면 제어 그리드(G1)에 인가되는 음(-)전압이 승압되도록 하는 스포트 킬러부(20)를 포함하며 구성된 모니터의 음극선관 보호회로에 있어서,A microcomputer 10 for outputting a low level mute signal when the monitor is in a normal state and a high level mute signal when the mode is switched; In the cathode ray tube protection circuit of the monitor comprising a spot killer 20 for boosting the negative voltage applied to the control grid (G1) when a high level mute signal is input from the microcomputer (10), 상기 스포트 킬러부(20)는,The spot killer unit 20, 저항(R3)을 매개로 마이콤(10)에 연결된 베이스단에 하이레벨의 뮤트신호가 인가되면 턴온되는 제 1 트랜지스터(Q1)와, 상기 제 1 트랜지스터(Q1)의 콜랙터단에 저항(R5)을 매개로 베이스단이 연결되어져 상기 제 1 트랜지스터(Q1)이 턴온되면 반대로 턴오프되도록 바이어스되는 제 2 트랜지스터(Q2), 상기 제 2 트랜지스터(Q2)의 콜렉터단에 베이스단이 연결되어져 상기 제 2 트랜지스터(Q2)가 턴오프되면 함께 턴오프되도록 바이어스된 제 3 트랜지스터(Q3), 제어그리드(G1)에 연결되어져 플라이백 트랜스포머(FBT)로 부터 출력되는 음(-)전압을 공급하는 전류의 유로를 제공하는 음전압공급저항(R1) 및, 가변저항(VR)을 매개로 상기 제 3트랜지스터(Q3)의 콜렉터단을 상기 음전압공급저항(R1)과 상기 제어그리드(G1) 사이에 연결시키므로써 상기 제 3 트랜지스터(Q3)가 턴온되면 상기 음(-)전압의 경로에 양(+)전압이 공급되도록 전류의 유로를 제공하는 양전압 공급저항(R2)을 포함하며 구성된 것을 특징으로 하는 모니터의 음극선관 보호회로.When the high level mute signal is applied to the base terminal connected to the microcomputer 10 via the resistor R3, the first transistor Q1 is turned on and the resistor R5 is connected to the collector terminal of the first transistor Q1. The second terminal Q2 is biased to be turned off when the first transistor Q1 is turned on, and the base transistor is connected to the collector terminal of the second transistor Q2. When Q2 is turned off, a flow path of a current connected to the third transistor Q3 and the control grid G1 biased to be turned off together to supply a negative voltage output from the flyback transformer FBT is supplied. By connecting the collector terminal of the third transistor (Q3) between the negative voltage supply resistor (R1) and the control grid (G1) via the provided negative voltage supply resistor (R1) and the variable resistor (VR). The third transistor Q3 is turned on If the negative (-) voltage to the path of the positive (+) voltage is applied so that it includes a positive voltage supply resistor (R2) for providing a flow path of electric current, and a cathode ray tube of the monitor, characterized in that the protection circuit is configured.
KR1019980030815A 1998-07-30 1998-07-30 Circuit for protecting cathode of monitor KR20000010090A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980030815A KR20000010090A (en) 1998-07-30 1998-07-30 Circuit for protecting cathode of monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980030815A KR20000010090A (en) 1998-07-30 1998-07-30 Circuit for protecting cathode of monitor

Publications (1)

Publication Number Publication Date
KR20000010090A true KR20000010090A (en) 2000-02-15

Family

ID=19545760

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980030815A KR20000010090A (en) 1998-07-30 1998-07-30 Circuit for protecting cathode of monitor

Country Status (1)

Country Link
KR (1) KR20000010090A (en)

Similar Documents

Publication Publication Date Title
KR0116710Y1 (en) Spot killer circuit
KR20000010090A (en) Circuit for protecting cathode of monitor
US6614482B1 (en) Video output stage with self-regulating beam current limiting
US5671016A (en) High voltage discharge circuit for CRT
EP1118209B1 (en) Video display protection circuit
KR100226687B1 (en) An apparatus for protecting a CRT
KR100195753B1 (en) Apparatus for protecting crt
EP0975151A1 (en) Video display protection circuit
KR200145474Y1 (en) An automatic current limit circuit of a monitor
KR19990028786U (en) Monitor's CRT Protection Circuit
KR100244775B1 (en) A circuit for compensating rgb signals in case of abl in a monitor
KR100364735B1 (en) The control circuit of high voltage part by brightness of monitor in video display appliance
KR920000910Y1 (en) Beam current limmited circuit for cathod ray tube
KR20000009202U (en) Monitor spot elimination circuit
KR100214382B1 (en) Spot preventing circuit for a monitor
KR930001704Y1 (en) Protecting circuit for crt
KR100326561B1 (en) Automatic Degaussing Circuit of Television
KR100648385B1 (en) Video display protection circuit
KR200148415Y1 (en) Brightness control apparatus of crt
KR920001483Y1 (en) Automatic luminance control circuit of color tv
KR200306608Y1 (en) The High Voltage Power Supply Of The Monitor
KR19980043934U (en) Automatic current limit circuit of the monitor
KR19990002378U (en) Auto Brightness Limit Circuit of Monitor
KR19990027213U (en) CRT Protection
KR19990027215U (en) Automatic current limit circuit of the monitor

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid