KR20000001889A - Synchronized slicing device - Google Patents

Synchronized slicing device Download PDF

Info

Publication number
KR20000001889A
KR20000001889A KR1019980022365A KR19980022365A KR20000001889A KR 20000001889 A KR20000001889 A KR 20000001889A KR 1019980022365 A KR1019980022365 A KR 1019980022365A KR 19980022365 A KR19980022365 A KR 19980022365A KR 20000001889 A KR20000001889 A KR 20000001889A
Authority
KR
South Korea
Prior art keywords
signal
slicing
minimum value
synchronous
value
Prior art date
Application number
KR1019980022365A
Other languages
Korean (ko)
Inventor
황사균
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980022365A priority Critical patent/KR20000001889A/en
Publication of KR20000001889A publication Critical patent/KR20000001889A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

PURPOSE: A synchronized slicing device is provided to actively detect a synchronized signal from a television input signal and have an excellent noise removal function. CONSTITUTION: The copper slicing device comprises: a minimum figure detecting unit(70) consisted of a low-pass filter(60), a minimum level detector(72), a first multi flexor(74) and a first flip flop(76); a minimum figure integrating unit(80) consisted of a comparator(82) and a counter(84); a second multi flexor(86); a second flip flop(88); a slicing unit(90).

Description

동기 슬라이싱 장치Synchronous slicing device

본 발명은 텔레비젼 수상기등에 관한 것으로서, 특히, 텔레비젼 수상기등에서 동기 신호를 슬라이싱 하기 위해 필요한 동기 슬라이싱 레벨을 결정하는 동기 슬라이싱 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to television receivers and the like, and more particularly, to a synchronous slicing apparatus for determining a synchronous slicing level required for slicing synchronization signals in a television receiver or the like.

텔레비젼 입력 신호로부터 필요한 동기 신호를 분리하는 것은 매우 중요하다. 모든 신호의 기준이 되는 동기 신호는 최종적으로 안정화된 화면을 보여주는 기초 신호로서 이러한 신호를 입력에서 추출하여 동기화시켜주는 장치를 젠락(genlock)이라고 한다. 이러한 젠락에서도 가장 기본이 되는 동기 슬라이싱 장치는 모든 동기 신호의 기준 신호를 검출하는 장치로서, 텔레비젼 신호에서 일정 레벨의 신호를 검출하는 방식이다.It is very important to separate the necessary sync signal from the television input signal. The sync signal, which is the reference signal of all signals, is the basic signal showing the finally stabilized screen. The device which extracts and synchronizes these signals from the input is called genlock. Synchronous slicing apparatus which is the most basic in such genlock is a device which detects the reference signal of all the synchronous signals, and is a system which detects a certain level signal from a television signal.

일반적으로, 텔레비젼 신호는 전송되는 과정에서 많이 왜곡되어져 모두 일정한 레벨을 유지하고 있지 않을 뿐더러 전송과정에서 잡음 등의 영향을 받을 수도 있다. 따라서, 종래의 동기 슬라이싱 장치는 일정한 레벨의 동기 슬라이싱 기능만을 가지고 있으며, 잡음에도 매우 약하게 설계되어 있는 문제점이 있다.In general, television signals are distorted much during the transmission, so that not all of them maintain a constant level and may be affected by noise and the like during transmission. Therefore, the conventional synchronous slicing apparatus has only a certain level of synchronous slicing function, and has a problem of being designed very weakly in noise.

도 1은 전체 텔레비젼 입력 신호를 나타내는 파형도로서, 참조부호 10은 동기 신호 슬라이싱에 의해 검출된 동기 신호를 나타낸다.Fig. 1 is a waveform diagram showing an entire television input signal, and reference numeral 10 denotes a sync signal detected by sync signal slicing.

도 2는 비 정상적으로 동기 신호가 입력될 때, 동기 신호를 슬라이싱 하는 것을 설명하기 위한 파형도로서, 참조부호 20은 비 정상적인 동기 신호를 나타낸다.2 is a waveform diagram illustrating slicing a synchronous signal when a synchronous signal is input abnormally, and reference numeral 20 denotes an abnormal synchronous signal.

도 1을 참조하면, 전체 텔레비젼 입력 신호에서 동기 팁(tip)이라고 불리우는 동기 신호의 기준 신호는 디지탈 코드 값이 '2'이고, 영상 신호의 기준이 되는 직류 레벨(클램프 레벨)은 디지탈 코드값 '72'를 가지고 있다. 따라서, 동기를 분리해내기 위해서는 디지탈 코드 '2'와 '72' 중간값인 '36'에서 슬라이싱하여 준다. 하지만, 도 2에 도시된 바와 같이, 텔레비젼 입력 신호는 전송 과정에서 여러가지 요인에 의해 동기 팁의 값이 '36'이하로 될 수 있기 때문에, 이러한 경우 종래의 동기 슬라이싱 장치는 동기 슬라이싱을 해 줄 수 없는 문제점이 있었다.Referring to FIG. 1, a reference signal of a sync signal called a sync tip in the entire television input signal has a digital code value of '2', and a direct current level (clamp level) as a reference for a video signal is a digital code value ' Has 72 '. Therefore, in order to separate the synchronization, the slicing is performed in the digital code '2' and '36' which is the intermediate value of '36'. However, as shown in FIG. 2, since the value of the sync tip may be '36' or less due to various factors during the transmission process, the conventional sync slicing apparatus may perform sync slicing in this case. There was no problem.

도 3은 잡음에 의해 잘못된 동기 슬라이싱을 설명하기 위한 그래프로서, 참조부호 30은 정상적인 동기 신호를 나타내고, 40은 잡음에 의한 잘못된 동기 신호를 각각 나타낸다.3 is a graph for explaining erroneous sync slicing due to noise, and reference numeral 30 denotes a normal sync signal, and 40 denotes a wrong sync signal due to noise.

또한, 여러가지 잡음 요인에 의해, 동기 팁 이외의 신호가 디지탈 코드 값 '36'이하로 저하될 수도 있어, 이러한 잡음 신호도 동기로 판단하여 도 3에 도시된 바와 같이 슬라이싱을 잘못할 수도 있는 문제점이 있다.In addition, due to various noise factors, signals other than the sync tip may be lowered to the digital code value '36' or less, and such a noise signal may also be judged to be synchronous and the slicing may be wrong as shown in FIG. 3. have.

전술한 종래의 동기 슬라이싱 장치는, 잡음을 제거하기 위해 저역 통과 필터를 사용할 수도 있으나, 이는 많은 회로의 추가를 요구하고, 필터에서 걸러지지 않은 신호로 인하여 오동작이 발생할 수 있는 문제점이 있었다.The conventional synchronous slicing apparatus described above may use a low pass filter to remove noise, but this requires the addition of a lot of circuitry, and there is a problem that a malfunction may occur due to a signal that is not filtered out of the filter.

본 발명이 이루고자 하는 기술적 과제는, 텔레비젼 입력 신호로부터 능동적으로 동기 신호를 검출할 수 있고, 우수한 잡음 제거 성능을 갖는 동기 슬라이싱 장치를 제공하는 데 있다.SUMMARY OF THE INVENTION The present invention has been made in an effort to provide a synchronous slicing apparatus capable of actively detecting a synchronous signal from a television input signal and having an excellent noise canceling performance.

도 1은 전체 텔레비젼 입력 신호를 나타내는 파형도이다.1 is a waveform diagram showing an entire television input signal.

도 2는 비 정상적으로 동기 신호가 입력될 때, 동기 신호를 슬라이싱 하는 것을 설명하기 위한 파형도이다.2 is a waveform diagram for explaining slicing a synchronous signal when an synchronous signal is abnormally input.

도 3은 잡음에 의해 잘못된 동기 슬라이싱을 설명하기 위한 그래프이다.3 is a graph for explaining erroneous synchronous slicing due to noise.

도 4는 본 발명에 의한 동기 슬라이싱 장치의 블럭도이다.4 is a block diagram of a synchronous slicing apparatus according to the present invention.

도 5 (a) ∼ (e)들은 도 4에 도시된 각 부의 파형도들이다.5 (a) to 5 (e) are waveform diagrams of respective parts shown in FIG.

상기 과제를 이루기 위한 본 발명에 의한 동기 슬라이싱 장치는, 텔레비젼 신호를 저역 통과 필터링하는 저역 통과 필터와, 상기 저역 통과 필터에서 필터링된 신호의 최소값을 검출하고, 검출된 최소값의 변화를 검사하고, 검사된 결과를 카운트 리셋 신호로서 출력하는 최소값 검출 수단과, 상기 카운트 리셋 신호에 응답하여 카운팅하고, 카운팅된 값이 일정값에 도달하면 인에이블 신호를 출력하는 최소값 적분 수단과, 상기 인에이블 신호에 응답하여 상기 최소값을 선택적으로 출력하는 선택 수단 및 상기 최소값을 제1 소정값으로부터 감산하고, 감산된 결과를 제2 소정값으로 제산하고, 제산된 결과를 상기 제1 소정값으로부터 감산하고, 감산된 결과를 슬라이싱 레벨로서 출력하는 슬라이싱 수단으로 구성되는 것이 바람직하다.The synchronous slicing apparatus according to the present invention for achieving the above object is a low pass filter for low pass filtering the television signal, detects the minimum value of the signal filtered by the low pass filter, and examines the change of the detected minimum value, Minimum value detecting means for outputting the result as a count reset signal, a minimum value integrating means for counting in response to the count reset signal, and outputting an enable signal when the counted value reaches a predetermined value, and responding to the enable signal. Selecting means for selectively outputting the minimum value and subtracting the minimum value from a first predetermined value, subtracting the subtracted result to a second predetermined value, subtracting the divided result from the first predetermined value, and subtracting the result Is preferably constituted by slicing means for outputting as a slicing level.

이하, 본 발명에 의한 동기 슬라이싱 장치의 구성 및 동작을 첨부한 도면들을 참조하여 다음과 같이 설명한다.Hereinafter, the configuration and operation of a synchronous slicing apparatus according to the present invention will be described as follows with reference to the accompanying drawings.

도 4는 본 발명에 의한 동기 슬라이싱 장치의 블럭도로서, 저역 통과 필터(60), 최소 레벨 검출기(72)와 제1 멀티플렉서(74) 및 제1 플립플롭(76)으로 구성되는 최소값 검출부(70), 비교기(82) 및 카운터(84)로 구성되는 최소값 적분부(80), 제2 멀티플렉서(86), 제2 플립플롭(88) 및 슬라이싱부(90)로 구성된다.4 is a block diagram of a synchronous slicing apparatus according to the present invention, which includes a low pass filter 60, a minimum level detector 72, a first multiplexer 74, and a first flip-flop 76. ), A minimum value integrating unit 80 composed of a comparator 82 and a counter 84, a second multiplexer 86, a second flip-flop 88, and a slicing unit 90.

도 5 (a) ∼ (e)들은 도 4에 도시된 각 부의 파형도들이다.5 (a) to 5 (e) are waveform diagrams of respective parts shown in FIG.

도 4에 도시된 저역 통과 필터(60)는 입력단자 IN을 통해 입력한 텔레비젼 신호의 저역 성분을 필터링하고, 필터링된 결과를 최소값 검출부(70)로 출력한다. 최소값 검출부(70)는 저역 통과 필터(60)에서 필터링된 신호의 최소값을 검출하여 제2 멀티플렉서(86)로 출력하고, 검출된 최소값의 변화를 검사하고 검사된 결과를 도 5 (a)에 도시된 카운트 리셋 신호로서 최소값 적분부(80)로 출력한다. 이를 위해, 최소값 검출부(70)의 최소 레벨 검출기(72)는 저역 통과 필터(60)에서 필터링된 신호의 최소값을 검출하고 최소값이 검출될 때 선택 신호를 출력하며, 검출된 최소값의 변화를 검사하고 최소값의 변화가 있을 때마다 도 5 (b)에 도시된 카운트 리셋 신호를 카운터(84)로 출력한다. 이 때, 제1 멀티플렉서(74)는 선택 신호에 응답하여 저역 통과 필터(74)의 출력 및 제1 플립플롭(76)의 출력들중 하나를 선택적으로 제1 플립플롭(76)으로 출력한다. 제1 플립플롭(76)은 제1 멀티플렉서(74)의 출력을 래치하고, 래치된 결과를 제2 멀티플렉서(86)로 검출된 최소값으로서 출력한다.The low pass filter 60 shown in FIG. 4 filters the low pass component of the television signal input through the input terminal IN, and outputs the filtered result to the minimum value detection unit 70. The minimum value detection unit 70 detects the minimum value of the signal filtered by the low pass filter 60, outputs it to the second multiplexer 86, examines the change of the detected minimum value, and shows the checked result in FIG. 5A. It outputs to the minimum value integration part 80 as a count reset signal which was completed. To this end, the minimum level detector 72 of the minimum value detector 70 detects the minimum value of the signal filtered by the low pass filter 60, outputs a selection signal when the minimum value is detected, examines the change of the detected minimum value, and Whenever there is a change in the minimum value, the count reset signal shown in FIG. 5 (b) is output to the counter 84. At this time, the first multiplexer 74 selectively outputs one of the outputs of the low pass filter 74 and the outputs of the first flip-flop 76 to the first flip-flop 76 in response to the selection signal. The first flip-flop 76 latches the output of the first multiplexer 74 and outputs the latched result as the minimum value detected by the second multiplexer 86.

한편, 최소값 적분부(80)는 도 5 (b)에 도시된 카운트 리셋 신호에 응답하여 카운팅하고, 도 5 (a)에 도시된 카운팅된 값이 일정값에 도달하면 도 5 (d)에 도시된 인에이블 신호를 제2 멀티플렉서(86)의 선택 단자로 출력한다. 이를 위해, 최소값 적분부(80)의 카운터(84)는 도 5 (b)에 도시된 카운트 리셋 신호에 응답하여 카운팅하고, 카운팅된 결과를 비교기(82)로 출력한다. 비교기(82)는 카운터(84)에서 카운팅된 도 5 (a)에 도시된 결과를 제1 소정값과 비교하고, 비교된 결과를 도 5 (d)에 도시된 인에이블 신호로서 제2 멀티플렉서(86)로 출력한다.On the other hand, the minimum value integration unit 80 counts in response to the count reset signal shown in FIG. 5 (b), and when the counted value shown in FIG. 5 (a) reaches a predetermined value, it is shown in FIG. 5 (d). The enabled signal is output to the select terminal of the second multiplexer 86. To this end, the counter 84 of the minimum value integration unit 80 counts in response to the count reset signal shown in FIG. 5B, and outputs the counted result to the comparator 82. The comparator 82 compares the result shown in FIG. 5 (a) counted at the counter 84 with the first predetermined value, and compares the result as a enable signal shown in FIG. 5 (d) with a second multiplexer ( 86).

이 때, 제2 멀티플렉서(86)는 도 5 (d)에 도시된 인에이블 신호에 응답하여 도 5 (c)에 도시된 검출된 최소값 및 제2 플립플롭(88)의 출력들중 하나를 선택적으로 슬라이싱부(90)로 출력한다.At this time, the second multiplexer 86 selectively selects one of the detected minimum value shown in FIG. 5C and the outputs of the second flip-flop 88 in response to the enable signal shown in FIG. 5D. To the slicing unit 90.

슬라이싱부(90)는 제2 플립플롭(88)으로부터 출력되는 도 5 (e)에 도시된 최소값을 제2 소정값 예를 들면, 72로부터 감산하고, 감산된 결과를 제3 소정값 예를 들면, 2로 제산하고, 제산된 결과를 제2 소정값으로부터 감산하고, 감산된 결과를 슬라이싱 레벨로서 출력단자 OUT를 통해 출력한다.The slicing unit 90 subtracts the minimum value shown in FIG. 5E output from the second flip-flop 88 from a second predetermined value, for example, 72, and subtracts the subtracted result from the third predetermined value, for example. , Divide by 2, subtract the result from the second predetermined value, and output the subtracted result through the output terminal OUT as a slicing level.

이상에서 설명한 바와 같이, 본 발명에 의한 동기 슬라이싱 장치는 동기 신호 슬라이싱을 능동적으로 할 수 있어 전송상의 문제로 인하여 동기 팁이 작게 입력된다 하더라도 가변적으로 슬라이싱할 수 있으며, 최소값 검출부를 이용하여 필터에서 걸러지지 않은 잡음이 있는 신호에 의한 오류를 방지할 수 있는 효과가 있다.As described above, the synchronous slicing apparatus according to the present invention can actively synchronous slicing the slicing signal and can slicing variably even if the synchronous tip is small due to transmission problems. There is an effect that can prevent the error caused by the signal with an undesired noise.

Claims (1)

텔레비젼 신호를 저역 통과 필터링하는 저역 통과 필터;A low pass filter for low pass filtering the television signal; 상기 저역 통과 필터에서 필터링된 신호의 최소값을 검출하고, 검출된 최소값의 변화를 검사하고, 검사된 결과를 카운트 리셋 신호로서 출력하는 최소값 검출 수단;Minimum value detecting means for detecting a minimum value of the signal filtered by the low pass filter, checking a change in the detected minimum value, and outputting the checked result as a count reset signal; 상기 카운트 리셋 신호에 응답하여 카운팅하고, 카운팅된 값이 일정값에 도달하면 인에이블 신호를 출력하는 최소값 적분 수단;A minimum value integrating means for counting in response to the count reset signal and outputting an enable signal when the counted value reaches a predetermined value; 상기 인에이블 신호에 응답하여 상기 최소값을 선택적으로 출력하는 선택 수단; 및Selecting means for selectively outputting the minimum value in response to the enable signal; And 상기 최소값을 제1 소정값으로부터 감산하고, 감산된 결과를 제2 소정값으로 제산하고, 제산된 결과를 상기 제1 소정값으로부터 감산하고, 감산된 결과를 슬라이싱 레벨로서 출력하는 슬라이싱 수단을 구비하는 것을 특징으로 하는 동기 슬라이싱 장치.And slicing means for subtracting the minimum value from the first predetermined value, subtracting the subtracted result to the second predetermined value, subtracting the divided result from the first predetermined value, and outputting the subtracted result as a slicing level. A synchronous slicing device, characterized in that.
KR1019980022365A 1998-06-15 1998-06-15 Synchronized slicing device KR20000001889A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980022365A KR20000001889A (en) 1998-06-15 1998-06-15 Synchronized slicing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980022365A KR20000001889A (en) 1998-06-15 1998-06-15 Synchronized slicing device

Publications (1)

Publication Number Publication Date
KR20000001889A true KR20000001889A (en) 2000-01-15

Family

ID=19539516

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980022365A KR20000001889A (en) 1998-06-15 1998-06-15 Synchronized slicing device

Country Status (1)

Country Link
KR (1) KR20000001889A (en)

Similar Documents

Publication Publication Date Title
KR960028392A (en) NTS Interference Detector
DE59406596D1 (en) Circuit arrangement for adjacent channel detection and suppression
US7750976B2 (en) Automatic video detector
JP2001346228A (en) Method for deciding noise figure, decision circuit for noise figure, and television receiver
EP0716539B1 (en) Adaptive synchronizing signal separator
KR100304882B1 (en) Data slicer
KR940006626B1 (en) Apparatus for detecting nonstandard video signals
CA2352730C (en) Apparatus and method for yc separation and three-line correlation detection
KR20000001889A (en) Synchronized slicing device
US4656501A (en) Image transition detector
US6172713B1 (en) Color television system determination circuit
EP0595663A2 (en) Noise reduction for video signals
US5828404A (en) VSB mode detection system with comb filter
US4694331A (en) Vertical transition processor for a comb filter
KR100190788B1 (en) Digital synchronizing device
US20070052848A1 (en) Color burst automatic detection device
KR100226838B1 (en) Apparatus for data slice
KR20010024150A (en) Separation level to separate a signal to be transmitted in the blanking intervals of a video signal and rectification method for said signal
US4682213A (en) Magnitude independent hanging dot detector
JPH1084498A (en) Noise reduction circuit
KR970003023B1 (en) Synchronization signal automatic deciding apparatus
KR100551161B1 (en) Device for detecting co-channel interfere nce
KR100294238B1 (en) NTSC signal automatic detection device of digital TV receiver
KR20000032548A (en) Apparatus for generating vertical synchronous signal with noise reduction capability and method thereof
KR100328702B1 (en) NTSC Signal Canceler in Digital TV

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination