KR19990070342A - Plasma Display and Driving Method - Google Patents

Plasma Display and Driving Method Download PDF

Info

Publication number
KR19990070342A
KR19990070342A KR1019980005128A KR19980005128A KR19990070342A KR 19990070342 A KR19990070342 A KR 19990070342A KR 1019980005128 A KR1019980005128 A KR 1019980005128A KR 19980005128 A KR19980005128 A KR 19980005128A KR 19990070342 A KR19990070342 A KR 19990070342A
Authority
KR
South Korea
Prior art keywords
electrode line
horizontal electrode
sustain
address
image data
Prior art date
Application number
KR1019980005128A
Other languages
Korean (ko)
Inventor
송영복
Original Assignee
구자홍
엘지산전 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지산전 주식회사 filed Critical 구자홍
Priority to KR1019980005128A priority Critical patent/KR19990070342A/en
Publication of KR19990070342A publication Critical patent/KR19990070342A/en

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 다수의 프레임에 대한 수평 전극라인 선택 순서 정보를 프레임별로 차별화시켜 소정의 복수 프레임에서 서브 필드의 스캔 순서가 바뀌게 하여 윤곽선 잡음이 감소되도록 한 플라즈마 표시장치와 그 구동방법에 관한 것이다.The present invention relates to a plasma display device and a driving method thereof, by which horizontal electrode line selection order information for a plurality of frames is differentiated for each frame so that the scanning order of subfields is changed in a predetermined plurality of frames to reduce contour noise.

이를 위해, 본 발명은 수직 전극라인과 수평 전극라인을 구비한 PDP(10)와, 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 R, G, B 디지털 화상 데이터를 출력함과 아울러 디지털 화상 데이터와 외부신호에 따라 PDP(10)의 구동에 필요한 각종 제어신호를 출력하는 마이컴(20)과, 상기 마이컴(20)의 제어신호와 기 저장된 수평 전극라인 어드레스 데이터에 따라 480개의 수평 전극라인(S1∼S480)에 스캔 펄스를 공급하여 1개 라인씩 주사한 다음 모든 수평 전극라인(S1∼S480)에 서스테인 펄스를 공급하여 각 셀의 방전 및 발광을 유지시키는 스캐닝 및 서스테인 구동부(300)와, 상기 마이컴(20)에서 출력되는 R, G, B 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 메모리부(40)와, 스캐닝 및 서스테인 구동부(300)에 의해 주사되는 수평 전극라인에 대응되는 R, G, B 디지털 화상 데이터의 비트값을 메모리부(40)로부터 읽어 들여 수직 전극라인에 공급하는 어드레스 구동부(50)로 구성된다.To this end, the present invention is to digitalize the PDP (10) having a vertical electrode line and a horizontal electrode line, and R, G, B image data input from the outside to output R, G, B digital image data and digital The microcomputer 20 outputs various control signals necessary for driving the PDP 10 according to the image data and the external signal, and the 480 horizontal electrode lines according to the control signal of the microcomputer 20 and the pre-stored horizontal electrode line address data. A scanning and sustain driver 300 for supplying a scan pulse to each of the lines S1 to S480 to scan one line, and then supplying a sustain pulse to all horizontal electrode lines S1 to S480 to maintain discharge and emission of each cell; And a memory unit 40 for storing R, G, and B digital image data output from the microcomputer 20 for each frame, color, and bit, and a horizontal electrode line scanned by the scanning and sustain driver 300. Correspondingly Is composed of an address driver 50 which reads bit values of R, G, and B digital image data from the memory unit 40 and supplies them to the vertical electrode lines.

Description

플라즈마 표시장치와 그 구동방법Plasma Display and Driving Method

본 발명은 플라즈마 표시장치에 관한 것으로, 특히 다수의 프레임에 대한 수평 전극라인 선택 순서 정보를 프레임별로 차별화시켜 서브 필드의 스캔 순서가 바뀌게 하여 윤곽선 잡음(contour noise)이 감소되도록 한 플라즈마 표시장치와 그 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a plasma display device, and more particularly, to a plasma display device which differentiates horizontal electrode line selection order information for a plurality of frames from frame to frame so that the scan order of subfields is changed to reduce contour noise. It relates to a driving method.

주지와 같이 플라즈마 표시장치는 발광형 소자인 플라즈마 표시 패널을 포함하여 구성된 후 플라즈마 표시 패널 내부의 기체 방전 현상을 이용하여 동화상 또는 정지화상을 표시하는 평면 표시장치를 일컫는다.As is well known, a plasma display device refers to a flat display device including a plasma display panel which is a light emitting device and displaying a moving image or a still image by using a gas discharge phenomenon inside the plasma display panel.

이러한 플라즈마 표시 패널은 상·하부 유리기판에 복수의 제 1, 제 2 서스테인 전극 라인과 어드레스 전극 라인이 각각 형성되어 있고, 각각의 전극 라인에 의해 전체 화면이 복수의 셀로 구분되며, 각 셀의 내부에서 선택적으로 일어나는 어드레스 방전과 서스테인 방전에 의해 화상이 표시된다.In the plasma display panel, a plurality of first and second sustain electrode lines and address electrode lines are formed on upper and lower glass substrates, respectively, and the entire screen is divided into a plurality of cells by each electrode line. The image is displayed by the address discharge and the sustain discharge which occur selectively at.

여기서, 어드레스 방전은 어드레스 전극과 서스테인 전극간의 방전을 말하고, 서스테인 방전은 제 1, 제 2 서스테인 전극 간의 방전을 말하며, 서스테인 방전은 어드레스 방전을 유지시키는 역할을 한다.Here, the address discharge refers to the discharge between the address electrode and the sustain electrode, the sustain discharge refers to the discharge between the first and second sustain electrodes, the sustain discharge serves to maintain the address discharge.

도 1은 종래 3전극 면방전 플라즈마 표시장치의 블록 구성도를 나타낸 것으로서, 640개의 R(Red), G(Green), B(Blue) 어드레스 전극라인(R1, G1, B1, …, R640, G640, B640, 이하 수직 전극라인이라 함)과 480개의 제 1, 2 서스테인 전극라인쌍(S1, S2, …, S479, S480, 이하 수평 전극라인이라 함)을 구비한 3전극 면방전 PDP(10)와, 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 8비트의 R, G, B 디지털 화상 데이터(256 계조 구현)를 출력함과 아울러 상기 디지털 화상 데이터와 외부신호에 따라 3전극 면방전 PDP(10)의 구동에 필요한 각종 제어신호를 출력하는 마이컴(20)과, 상기 마이컴(20)의 제어신호에 따라 480개의 수평 전극라인(S1∼S480)에 스캔(scan) 펄스를 공급하여 1개 라인씩 순차적으로 주사한 다음 모든 수평 전극라인(S1∼S480)에 서스테인(sustain) 펄스를 공급하여 각 셀의 방전 및 발광을 유지시키는 스캐닝 및 서스테인 구동부(30)와, 상기 마이컴(20)에서 출력되는 R, G, B 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 메모리부(40)와, 상기 스캐닝 및 서스테인 구동부(30)에 의해 주사되는 수평 전극라인에 대응되는 640개의 R, G, B 디지털 화상 데이터의 비트값을 상기 메모리부(40)로부터 읽어 들여 640개의 R, G, B 수직 전극라인(R1∼B640)에 공급하는 어드레스 구동부(50)로 구성되어져 있다.1 is a block diagram illustrating a conventional three-electrode surface discharge plasma display device, wherein 640 R (Red), G (Green), and B (Blue) address electrode lines R1, G1, B1, ..., R640, G640 , B640, hereinafter referred to as vertical electrode line) and 480 first and second sustain electrode line pairs (S1, S2, ..., S479, S480, hereinafter referred to as horizontal electrode line) And digitally output the R, G, and B image data input from the outside to output 8-bit R, G, and B digital image data (implementing 256 gradations), and perform 3-electrode surface discharge according to the digital image data and the external signal. Scan pulses are supplied to the microcomputer 20 for outputting various control signals required for driving the PDP 10 and to the 480 horizontal electrode lines S1 to S480 according to the control signal of the microcomputer 20. After scanning each line sequentially, sustain pulses are supplied to all horizontal electrode lines (S1 to S480). A scanning and sustain driver 30 which maintains electric power and light emission, a memory unit 40 which stores R, G, and B digital image data output from the microcomputer 20 for each frame, color, and bit, and 640 R, G, B vertical electrode lines are read from the memory unit 40 by reading bit values of 640 R, G, B digital image data corresponding to the horizontal electrode lines scanned by the scanning and sustain driver 30. It consists of the address drive part 50 supplied to R1-B640.

상기 3전극 면방전 PDP(10)는 전면 기판에 배열 형성된 480개의 수평 전극라인(S1∼S480)과, 상기 전면 기판과 소정 거리를 사이에 두고 평행하게 위치한 배면 기판에 각 수평 전극라인(S1∼S480)과 직교하도록 배열 형성된 640개의 R, G, B 수직 전극라인(R1∼B640)으로 구성되어져 있다.(전체 화면이 매트릭스 형태의 640×480개 화소(pixel, R, G, B 셀)로 구성됨)The three-electrode surface discharge PDP 10 includes 480 horizontal electrode lines S1 to S480 arranged on a front substrate, and a horizontal electrode line S1 to each of the rear substrates arranged in parallel with a predetermined distance therebetween. It consists of 640 R, G, and B vertical electrode lines R1 to B640 arranged orthogonally to S480. (The entire screen is composed of 640 × 480 pixels (pixel, R, G, B cells) in a matrix form. Configured)

상기 스캐닝 및 서스테인 구동부(30)는 상기 마이컴(20)의 제어신호에 따라 클록 신호(CLK)와 데이터 신호(DO)를 발생시켜 출력하는 클록 및 데이터 발생부(31)와, 상기 마이컴(20)의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하는 서스테인 펄스 발생부(32)와, 480개 수평 전극라인(S1∼S480)과 연결된 상태에서 상기 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개 수평 전극라인(S1∼S480)에 순차적으로 스캔 펄스를 공급한 후 서스테인 펄스를 동시에 공급하는 구동 IC(Integrated Circuit, 33)로 구성되어져 있다.The scanning and sustain driver 30 generates a clock signal CLK and a data signal D O according to the control signal of the microcomputer 20, and outputs the clock and data generator 31 and the microcomputer 20. A sustain pulse generator 32 for generating and outputting a sustain pulse according to a control signal of the control signal), and the clock signal CLK and the data signal D O in the state of being connected to the 480 horizontal electrode lines S1 to S480. It consists of a driving IC (Integrated Circuit, 33) which supplies scan pulses sequentially to the 480 horizontal electrode lines (S1 to S480) according to the sustain pulses, and then supplies the sustain pulses simultaneously.

한편, 플라즈마 표시장치의 구동방식은 크게 서브 필드 구동방식과 서브 프레임 구동방식으로 구분되는데 이 중 서브 필드 구동방식에 따라 상기와 같이 구성된 플라즈마 표시장치가 PDP 화면에 256 계조의 화상을 표시하는 과정을 설명하면 다음과 같다.On the other hand, the driving method of the plasma display device is largely divided into the sub-field driving method and the sub-frame driving method. Among these, the plasma display device configured as described above according to the sub-field driving method displays 256 grayscale images on the PDP screen. The explanation is as follows.

서브 필드 구동방식은 2X계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 표시하고, 외부에서 입력되는 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화하여 PDP에 공급하는 방식이다.(단, X≤Y)The subfield driving method divides and displays one frame screen into Y subfield screens to implement 2X gray scales, and digitizes externally input image data into X-bit digital image data and supplies it to the PDP. X≤Y)

그리고, 각 서브 필드 화면은 리셋 기간과 어드레스 기간과 서스테인 기간으로 구성되는데, 그 중 리셋 기간과 어드레스 기간은 서브 필드마다 모두 동일하게 할당되어 있으나 서스테인 기간은 어드레스 기간에 표시되는 디지털 화상 데이터의 비트 가중치에 따라 서로 다르게 할당되어 있어 각 서브 필드의 조합으로(눈의 적분효과를 이용함) 화상의 계조 구현이 가능하게 된다.Each subfield screen is composed of a reset period, an address period, and a sustain period. Among them, the reset period and the address period are equally assigned to each subfield, but the sustain period is the bit weight of the digital image data displayed in the address period. In this case, the gray level of the image can be implemented by combining each subfield (using the integration effect of the eyes).

즉, 도 2에 도시된 바와 같이 한 프레임을 8개의 서브 필드(SF1∼SF8)로 나눈 후 각 서브 필드마다 1: 2: 4: 8: 16: 32: 64: 128에 비례하는 휘도값을 각각 대응시키면 몇몇 서브 필드의 조합으로 계조 데이터 0∼255에 해당되는 화상이 표시된다.That is, as shown in FIG. 2, after dividing a frame into eight subfields SF1 to SF8, luminance values proportional to 1: 2: 8: 16: 32: 64: 128 for each subfield are respectively obtained. Correspondingly, images corresponding to grayscale data 0 to 255 are displayed in a combination of several subfields.

따라서, 마이컴(20)은 256 계조의 구현을 위하여 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 8비트의 R, G, B 디지털 화상 데이터(최하위 비트값 B1 ∼ 최상위 비트값 B8)를 출력하고, 상기 디지털 화상 데이터와 외부신호에 따라 PDP(10)의 구동에 필요한 각종 제어신호를 출력한다.Therefore, the microcomputer 20 digitizes R, G, and B image data externally input to implement 256 gray levels, and converts 8-bit R, G, and B digital image data (lowest bit value B1 to most significant bit value B8). And various control signals required for driving the PDP 10 in accordance with the digital image data and the external signal.

이 때, 상기 마이컴(20)에서 출력되는 8비트의 R, G, B 디지털 화상 데이터는 메모리부(40)에 프레임별, 컬러별, 비트별로 저장된다.At this time, the 8-bit R, G, B digital image data output from the microcomputer 20 is stored in the memory unit 40 for each frame, color, and bit.

그 후, 제 1 내지 8 서브필드 화면(SF1∼SF8)의 리셋 기간과 어드레스 기간에는 구동 IC(33)가 전체 수평 전극라인(S1∼S480)에 1 단계로 이전의 필드에 생성된 벽전하를 제거하는 소거 펄스, 2 단계로 3전극 면방전 PDP(10) 전체에 균등한 벽전하를 형성하기 위한 써넣기(write) 펄스, 3 단계로 다시 소거 펄스를 공급하여 640개의 R, G, B 수직 전극라인(R1∼B640) 위에 벽전하를 형성시켜 이후에 공급되는 어드레스 펄스의 전압이 낮아지도록 하고, 4 단계로 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개의 수평 전극라인(S1∼S480)에 순차적으로 1개 라인씩 스캔 펄스가 공급되면 480개 수평 전극라인(S1∼S480)의 주사가 완료된다.Thereafter, in the reset period and the address period of the first to eighth subfield screens SF1 to SF8, the driving IC 33 transfers the wall charges generated in the previous field in one step to all the horizontal electrode lines S1 to S480. 640 R, G, B vertical electrodes by removing erase pulses, write pulses to form even wall charges across the three-electrode surface discharge PDP 10 in two steps, and erase pulses again in three steps line (R1~B640) so as to form wall charges on the lower the voltage of the address pulse supplied to the later, and the clock signal (CLK) and a data signal (D O) and 480 horizontal electrode lines in accordance with the sustain pulse to step When the scan pulses are sequentially supplied to the lines S1 to S480 one by one, scanning of the 480 horizontal electrode lines S1 to S480 is completed.

아울러, 상기 4 단계의 스캔 펄스 공급시 어드레스 구동부(50)는 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스(R, G, B 디지털 화상 데이터의 1 비트값)를 상기 스캔 신호와 동기화하여 640개의 R, G, B 수직 전극라인(R1∼B640)에 각각 공급함으로써 상기 어드레스 펄스로 논리 하이(high) 가 공급된 각 셀의 방전공간 내부에서 방전이 일어나도록 한다.In addition, when supplying the scan pulses in the four steps, the address driver 50 may transmit address pulses (1 bit value of R, G, and B digital image data) corresponding to the horizontal electrode lines to which the scan pulses are supplied and scanned. Synchronization is supplied to 640 R, G, and B vertical electrode lines R1 to B640, respectively, so that discharge occurs within the discharge space of each cell supplied with logic high by the address pulse.

이 때, 상기 어드레스 구동부(50)는 각 셀에 대응되는 8비트의 R, G, B 디지털 화상 데이터(B1∼B8)를 B1→SF1, B2→SF2, … B7→SF7, B8→SF8 에 각각 공급한다.At this time, the address driver 50 converts 8-bit R, G, and B digital image data B1 to B8 corresponding to each cell from B1 to SF1, B2 to SF2,... It is supplied to B7 → SF7 and B8 → SF8 respectively.

한편, 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 구동 IC(33)는 서스테인 펄스 발생부(32)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: … SF7: SF8 = 20: 21: … 26: 27(휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급하여 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되도록 한다.On the other hand, when the address period of each of the subfield screens SF1 to SF8 is completed, the driving IC 33 receives the sustain pulse from the sustain pulse generator 32 to all of the horizontal electrode lines S1 to S480 to SF1: SF2: … SF7: SF8 = 2 0 : 2 1 :... A number of sustain pulses proportional to 2 6 : 2 7 (luminance relative ratio) is supplied so that the discharge and light emission of some cells in which the discharge occurs in the address period are maintained for the period (sustain period) during which the sustain pulse is supplied.

상기와 같은 과정을 거쳐 제 1 내지 8 서브필드 화면(SF1∼SF8)의 구성이 완료되면 3전극 면방전 PDP(10)에 256 계조의 화상이 표시된다.When the configuration of the first to eighth subfield screens SF1 to SF8 is completed through the above process, 256 gray scale images are displayed on the three-electrode surface discharge PDP 10.

그러나, 종래 기술에 의한 플라즈마 표시장치의 구동방법은 PDP의 전체 화면에 대하여 복수개의 서브필드 화면을 밝기(휘도) 순서대로 표시하여 1 프레임 화면을 구성하기 때문에 PDP 화면에 윤곽선 잡음(contour noise)이 나타나는 문제점이 있었다.However, the conventional method of driving a plasma display device displays a plurality of subfield screens in order of brightness (luminance) for the entire screen of the PDP, thereby forming a single frame screen. There was a problem appearing.

상기 윤곽선 잡음은 특정 계조의 변화시 즉, 도 3에 도시된 바와 같이 밝기 레벨이 128에서 127로 변화될 때나 도 4에 도시된 바와 같이 밝기 레벨이 127에서 128로 변화될 때 두드러지게 나타난다.The contour noise is prominent when a certain gray level is changed, that is, when the brightness level is changed from 128 to 127 as shown in FIG. 3 or when the brightness level is changed from 127 to 128 as shown in FIG.

만일 한점에서 밝기 레벨이 128에서 127로 바뀐다고 한다면 실제 PDP에서 방전은 도 3과 같이 발생된다. 이 경우 단위 시간내의 밝기가 순간적으로 증가하여 255회의 연속적인 방전처럼 보이게 되며 실제 계조의 밝기가 128에서 255가 되었다가 127로 떨어지는 현상이 생기게 된다.If at one point the brightness level changes from 128 to 127, the discharge in the actual PDP is generated as shown in FIG. In this case, the brightness within the unit time increases instantaneously to look like 255 consecutive discharges, and the brightness of the actual gradation drops from 128 to 255 and then falls to 127.

따라서, 화면의 왼쪽 반에 128 계조를 표시하고 화면의 오른쪽 반은 127 계조를 표시한 후 화면의 그림을 왼쪽으로 이동할 경우 경계부분에 흰 띠(contour)가 128계조와 127계조 사이에 보이게 된다.Therefore, when the gray level is displayed on the left half of the screen and the right half of the screen displays 127 gray levels, and the picture on the screen is moved to the left side, a white contour is displayed between the 128 gray levels and the 127 gray levels.

반대로 한점에서 밝기 레벨이 127에서 128로 바뀐다고 한다면 실제 PDP에서 방전은 도 4와 같이 발생된다. 이 경우 단위 시간내의 밝기가 순간적으로 감소하여 0회의 연속적인 무방전처럼 보이게 되며 실제 계조의 밝기가 127에서 0이 되었다가 128로 올라가는 현상이 생기게 된다.On the contrary, if the brightness level is changed from 127 to 128 at one point, the discharge in the actual PDP is generated as shown in FIG. 4. In this case, the brightness within the unit time decreases momentarily, so that it looks like zero consecutive discharges, and the brightness of the actual gradation goes from 127 to 0 and goes up to 128.

따라서, 화면의 왼쪽 반에 128 계조를 표시하고 화면의 오른쪽 반은 127 계조를 표시한 후 화면의 그림을 오른쪽으로 이동할 경우 경계부분에 검은 띠(contour)가 127계조와 128계조 사이에 보이게 된다.Therefore, when the gray level is displayed on the left half of the screen and the right half of the screen is displayed on the right half of the screen, and the picture on the screen is moved to the right, a black contour (contour) is displayed between the 127th and 128th gray levels at the boundary.

따라서 본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안한 것으로서, 다수의 프레임에 대한 수평 전극라인 선택 순서 정보를 프레임별로 차별화시켜 소정의 복수 프레임에서 서브 필드의 스캔 순서가 바뀌게 하여 윤곽선 잡음이 감소되도록 한 플라즈마 표시장치와 그 구동방법을 제공하는데 그 목적이 있다.Accordingly, the present invention has been proposed to solve the above-mentioned problems of the prior art, and differentiates horizontal electrode line selection order information for a plurality of frames from frame to frame so as to change the scan order of subfields in a plurality of frames, thereby reducing contour noise. It is an object of the present invention to provide a plasma display device and a driving method thereof.

이러한 목적을 달성하기 위한 본 발명에 의한 플라즈마 표시장치는, 수직 전극라인과 수평 전극라인을 구비한 PDP와, 디지털 화상 데이터와 외부신호에 따라 PDP의 구동에 필요한 각종 제어신호를 출력하는 제어수단과, 이 제어수단의 제어신호와 기 저장된 수평 전극라인 어드레스 데이터에 따라 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 수평 전극라인에 스캔 펄스를 공급함과 아울러 모든 수평 전극라인에 서스테인 펄스를 공급하는 스캐닝 및 서스테인 구동수단과, 제어수단에서 출력되는 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 데이터 저장수단과, 스캐닝 및 서스테인 구동수단에 의해 주사되는 수평 전극라인에 대응되는 디지털 화상 데이터의 비트값을 데이터 저장수단으로부터 읽어 들여 수직 전극라인에 공급하는 어드레스 구동수단으로 이루어짐을 그 기술적 수단으로 한다.A plasma display device according to the present invention for achieving the above object comprises: a PDP having a vertical electrode line and a horizontal electrode line; control means for outputting various control signals required for driving the PDP in accordance with digital image data and external signals; According to the control signal of the control means and the pre-stored horizontal electrode line address data, scan pulses are supplied to the horizontal electrode lines so that the subfields are changed in a chronological order in a plurality of frames, and sustain pulses are applied to all the horizontal electrode lines. Scanning and sustain driving means for supplying, data storage means for storing the digital image data output from the control means for each frame, color, and bit, and a digital image corresponding to the horizontal electrode line scanned by the scanning and sustain driving means. Read bit value of data from data storage means It is constituted by any of the address driving means for supplying the line with the technological means.

한편, 그 구동방법은 2X계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 X비트의 디지털 화상 데이터로 디지털화하는 제 1 단계와, 이 제 1 단계에서 나눈 각 서브 필드 화면을 이루는 리셋 기간과 어드레스 기간 및 서스테인 기간 중 리셋 기간과 어드레스 기간은 서브 필드마다 모두 동일하게 할당하되 서스테인 기간은 어드레스 기간에 표시되는 디지털 화상 데이터의 비트 가중치에 따라 서로 다르게 할당하는 제 2 단계와, 각 서브필드 화면의 리셋 기간과 어드레스 기간에는 각종 입력 신호 및 서스테인 펄스에 따라 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 수평 전극라인을 선택하여 스캔 펄스를 공급하는 제 3 단계와, 이 제 3 단계의 스캔 펄스 공급시 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스(디지털 화상 데이터의 1 비트값)를 스캔 신호와 동기화하여 수직 전극라인에 각각 공급하여 방전이 일어나게 하는 제 4 단계와, 각 서브필드 화면의 어드레스 기간이 완료되면 서스테인 펄스를 공급하여 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되게 하는 제 5 단계로 이루어짐을 그 기술적 수단으로 한다.(단, X≤Y)On the other hand, the driving method comprises a first step of dividing one frame screen into Y subfield screens to digitize it into X-bit digital image data to implement 2 X gradations, and forming each subfield screen divided in this first step. The second step of allocating the reset period and the address period among the reset period, the address period, and the sustain period equally for each subfield, but the sustain period is differently assigned according to the bit weight of the digital image data displayed in the address period, and each subfield. A third step of supplying scan pulses by selecting horizontal electrode lines so that the order of subfields is changed in chronological order in a plurality of frames according to various input signals and sustain pulses in the reset period and the address period of the field screen; It is a horizontal electrode in which scan pulse is supplied and scanned when supplying three scan pulses. A fourth step of supplying an address pulse (1 bit value of digital image data) corresponding to the signal to the vertical electrode line in synchronization with the scan signal to cause discharge; and supplying a sustain pulse when the address period of each subfield screen is completed. The technical means is that the discharge and light emission of some of the cells in which the discharge has occurred in the address period are maintained during the period in which the sustain pulse is supplied (the sustain period).

도 1은 종래 3전극 면방전 플라즈마 표시장치의 블록 구성도.1 is a block diagram of a conventional three-electrode surface discharge plasma display device.

도 2는 종래 서브 필드 구동방식에 의한 프레임 구조도.2 is a frame structure diagram of a conventional subfield driving method.

도 3 및 도 4는 종래 서브 필드 구동방식에 따른 윤곽선 잡음의 발생 상태도.3 and 4 is a state diagram of the generation of contour noise according to the conventional sub-field driving method.

도 5는 본 발명에 의한 플라즈마 표시장치의 블록 구성도.5 is a block diagram of a plasma display device according to the present invention;

도 6은 본 발명에 의한 플라즈마 표시장치의 구동방법에 의한 프레임 구조도.6 is a frame structure diagram illustrating a method of driving a plasma display device according to the present invention;

도 7은 도 5에 도시된 수평 전극라인 어드레스 롬의 데이터 맵.FIG. 7 is a data map of the horizontal electrode line address ROM shown in FIG. 5; FIG.

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

300 : 스캐닝 및 서스테인 구동부 310 : 클록 및 데이터 발생부300: scanning and sustain driver 310: clock and data generator

320 : 서스테인 펄스 발생부 331∼338 : 제 1 내지 8 구동 IC320: sustain pulse generator 331 to 338: first to eighth driving ICs

340 : 수평 전극라인 어드레스 ROM 350 : 3-to-8 디코더340: horizontal electrode line address ROM 350: 3-to-8 decoder

이하, 본 발명을 첨부한 도면에 의거하여 설명하면 다음과 같다.Hereinafter, the present invention will be described with reference to the accompanying drawings.

도 5는 본 발명에 의한 3전극 면방전 플라즈마 표시장치의 블록 구성도를 나타낸 것으로서, 도 1의 블록 구성도에 나타낸 플라즈마 표시장치와 동일한 구성으로 동일한 참조부호로 명기된 3전극 면방전 PDP(10)와 마이컴(20)과 메모리부(40) 및 어드레스 구동부(50)와, 상기 마이컴(20)의 제어신호와 기 저장된 수평 전극라인 어드레스 데이터에 따라 480개의 수평 전극라인(S1∼S480)에 스캔(scan) 펄스를 공급하여 1개 라인씩 주사한 다음 모든 수평 전극라인(S1∼S480)에 서스테인(sustain) 펄스를 공급하여 각 셀의 방전 및 발광을 유지시키는 스캐닝 및 서스테인 구동부(300)로 구성되어져 있다.FIG. 5 is a block diagram of a three-electrode surface discharge plasma display device according to the present invention, wherein the three-electrode surface discharge PDP 10 denoted by the same reference numerals and having the same configuration as the plasma display device shown in FIG. And 480 horizontal electrode lines (S1 to S480) according to the microcomputer 20, the memory unit 40 and the address driver 50, and the control signal of the microcomputer 20 and previously stored horizontal electrode line address data. Scan and sustain drive unit 300 which scans one line by scanning pulses and supplies sustain pulses to all horizontal electrode lines S1 to S480 to maintain discharge and emission of each cell. It is done.

상기 스캐닝 및 서스테인 구동부(300)는 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 다수의 프레임에 대한 수평 전극라인 선택 순서 정보가 저장된 수평 전극라인 어드레스 ROM(340)과, 상기 마이컴(20)의 제어신호와 상기 수평 전극라인 어드레스 ROM(340)에 저장된 수평 전극라인 선택 순서 정보에 따라 후단의 구동 IC(Integrated Circuit, 331∼338) 초기화 신호를 포함한 클록 신호(CLK)와 데이터 신호(DO) 및 수평 전극라인 선택 신호를 발생시켜 출력하는 클록 및 데이터 발생부(310)와, 상기 마이컴(20)의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하는 서스테인 펄스 발생부(320)와, 상기 클록 및 데이터 발생부(310)의 수평 전극라인 선택 신호에 따라 후단의 구동 IC(Integrated Circuit, 331∼338) 선택 신호를 출력하는 3-to-8 디코더(350)와, 480개 수평 전극라인(S1∼S480)과 각각 60라인씩 연결된 상태에서 상기 클록 신호(CLK)와 데이터 신호(DO)와 구동 IC 선택 신호 및 서스테인 펄스에 따라 480개 수평 전극라인(S1∼S480)에 시간적인 순서로 스캔 펄스를 공급한 후 서스테인 펄스를 동시에 공급하는 제 1 내지 8 구동 IC(Integrated Circuit, 331∼338)로 구성되어져 있다.The scanning and sustain driver 300 includes a horizontal electrode line address ROM 340 storing horizontal electrode line selection order information for a plurality of frames such that the order of subfields is changed in a temporal order in a plurality of frames, and the microcomputer ( A clock signal CLK and a data signal including a driving IC (331-338) initialization signal of a subsequent stage in accordance with the control signal of 20) and horizontal electrode line selection order information stored in the horizontal electrode line address ROM 340. D 0 ) and a clock and data generator 310 generating and outputting a horizontal electrode line selection signal, a sustain pulse generator 320 generating and outputting a sustain pulse according to the control signal of the microcomputer 20, A 3-to-8 decoder 350 for outputting a driving IC (331 to 338) selection signal of a subsequent stage according to the horizontal electrode line selection signal of the clock and data generator 310; To the horizontal electrode lines (S1~S480) and the clock connected, each by 60-line signal (CLK) and a data signal (D O) and the driving electrode 480 horizontal lines (S1~S480) according to the selection signal IC and the sustain pulse It consists of the 1st-8th drive ICs (Integrated Circuits 331-338) which supply a scan pulse in time sequence, and then supply a sustain pulse simultaneously.

이와 같이 구성된 플라즈마 표시장치가 종래의 서브 필드 구동방식에서 변화된 본 발명에 의한 구동방식에 따라 PDP 화면에 256 계조의 화상을 표시하는 과정을 첨부한 도면 도 5 내지 도 7을 참조하여 설명하면 다음과 같다.A plasma display device configured as described above is described with reference to FIGS. 5 to 7 to attach a process of displaying 256 grayscale images on a PDP screen according to the driving method according to the present invention, which is changed from the conventional subfield driving method. same.

먼저, 종래의 서브 필드 구동방식과 동일하게 2X계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 표시하고, 외부에서 입력되는 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화하여 PDP에 공급하게 된다.(단, X≤Y)First, in order to realize 2 X gradation in the same way as the conventional subfield driving method, one frame screen is divided into Y subfield screens, and the externally input image data is digitized into X-bit digital image data to the PDP. (Except X≤Y)

그리고, 각 서브 필드 화면은 리셋 기간과 어드레스 기간과 서스테인 기간으로 구성되는데, 그 중 리셋 기간과 어드레스 기간은 서브 필드마다 모두 동일하게 할당되어 있으나 서스테인 기간은 어드레스 기간에 표시되는 디지털 화상 데이터의 비트 가중치에 따라 서로 다르게 할당되어 있어 각 서브 필드의 조합으로(눈의 적분효과를 이용함) 화상의 계조가 구현된다.Each subfield screen is composed of a reset period, an address period, and a sustain period. Among them, the reset period and the address period are equally assigned to each subfield, but the sustain period is the bit weight of the digital image data displayed in the address period. Are differently assigned according to the < Desc / Clms Page number 5 > combination of each subfield (using the integration effect of the eyes) to realize the gradation of the image.

즉, 도 6에 도시된 바와 같이 한 프레임을 8개의 서브 필드(SF1∼SF8)로 나눈 후 각 서브 필드마다 1: 2: 4: 8: 16: 32: 64: 128에 비례하는 휘도값을 각각 대응시키면 몇몇 서브 필드의 조합으로 계조 데이터 0∼255에 해당되는 화상이 표시된다.That is, as shown in FIG. 6, after dividing a frame into eight subfields SF1 to SF8, luminance values proportional to 1: 2: 8: 16: 32: 64: 128 for each subfield are respectively obtained. Correspondingly, images corresponding to grayscale data 0 to 255 are displayed in a combination of several subfields.

따라서, 마이컴(20)은 256 계조의 구현을 위하여 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 8비트의 R, G, B 디지털 화상 데이터(최하위 비트값 B1 ∼ 최상위 비트값 B8)를 출력하고, 상기 디지털 화상 데이터와 외부신호에 따라 PDP(10)의 구동에 필요한 각종 제어신호를 출력한다.Therefore, the microcomputer 20 digitizes R, G, and B image data externally input to implement 256 gray levels, and converts 8-bit R, G, and B digital image data (lowest bit value B1 to most significant bit value B8). And various control signals required for driving the PDP 10 in accordance with the digital image data and the external signal.

이 때, 상기 마이컴(20)에서 출력되는 8비트의 R, G, B 디지털 화상 데이터는 메모리부(40)에 프레임별, 컬러별, 비트별로 저장된다.At this time, the 8-bit R, G, B digital image data output from the microcomputer 20 is stored in the memory unit 40 for each frame, color, and bit.

그 후, 제 1 내지 8 서브필드 화면(SF1∼SF8)의 리셋 기간과 어드레스 기간에는 제 1 내지 8 구동 IC(331∼338)가 전체 수평 전극라인(S1∼S480)에 1 단계로 이전의 필드에 생성된 벽전하를 제거하는 소거 펄스, 2 단계로 3전극 면방전 PDP(10) 전체에 균등한 벽전하를 형성하기 위한 써넣기(write) 펄스, 3 단계로 다시 소거 펄스를 공급하여 640개의 R, G, B 수직 전극라인(R1∼B640) 위에 벽전하를 형성시켜 이후에 공급되는 어드레스 펄스의 전압이 낮아지도록 하고, 4 단계로 클록 신호(CLK)와 데이터 신호(DO)와 구동 IC(331∼338) 선택 신호 및 서스테인 펄스에 따라 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 480개의 수평 전극라인(S1∼S480)을 선택하여 1개 라인씩 스캔 펄스를 공급한다.Thereafter, in the reset period and the address period of the first to eighth subfield screens SF1 to SF8, the first to eighth drive ICs 331 to 338 are moved to the previous horizontal electrode lines S1 to S480 in one step. Erase pulses to remove the wall charges generated at the same time, write pulses to form even wall charges on the three-electrode surface discharge PDP 10 in two stages, and erase pulses in three stages to supply 640 R , G, B perpendicular to the electrode lines (R1~B640) so as to form wall charges on the lower the voltage of the address pulse supplied to the later, and the clock signal (CLK) to step 4 and the data signal (D O) and a driving IC ( 331 to 338) The 480 horizontal electrode lines S1 to S480 are selected so that the order of the subfields is changed in a temporal order in a plurality of predetermined frames in accordance with the selection signal and the sustain pulse, and scan pulses are supplied one line at a time.

상기 4 단계의 스캔 펄스 공급과정을 보다 구체적으로 설명하면 아래와 같다.Referring to the four-step scan pulse supply process in more detail as follows.

먼저, 마이컴(20)의 제어신호에 따라 스캐닝 및 서스테인 구동부(300)의 수평 전극라인 어드레스 ROM(340)은 수평 전극라인 선택 정보를 출력하는데 이 수평 전극라인 어드레스 ROM(340)에는 도 7에 도시된 바와 같이 다수의 프레임에 대한 선택 순서 정보가 각 프레임별로 차별화되어 소정의 복수 프레임에서 서브 필드의 순서가 바뀌게 저장되어 있으므로 특정 프레임마다 시간적인 순서로 변화되는 선택 정보를 출력하게 된다.First, the horizontal electrode line address ROM 340 of the scanning and sustain driver 300 outputs horizontal electrode line selection information according to the control signal of the microcomputer 20, which is shown in FIG. 7. As described above, since the selection order information for a plurality of frames is differentiated for each frame, and the order of subfields is changed in a predetermined plurality of frames, the selection information that is changed in a temporal order for each specific frame is output.

즉, 마이컴(20)으로부터 입력되는 어드레스 신호의 상위 2비트가 '00'이면 첫 번째 프레임의 서브 필드 선택 정보를 하위 3비트에 따라 순차적으로 출력하고, 어드레스 신호의 상위 2비트가 '01'이면 두 번째 프레임의 서브 필드 선택 정보를 하위 3비트에 따라 순차적으로 출력하며, 이와 같은 방법으로 매 프레임마다 시간적인 순서로 변화되는 수평 전극라인 선택 정보를 출력하게 된다.That is, if the upper two bits of the address signal input from the microcomputer 20 are '00', the subfield selection information of the first frame is sequentially output according to the lower three bits, and if the upper two bits of the address signal are '01', Subfield selection information of the second frame is sequentially output according to the lower 3 bits, and in this manner, horizontal electrode line selection information that changes in a temporal order in each frame is output.

그러면, 이 전극라인 선택 정보에 따라 클록 및 데이터 발생부(310)는 수평 전극라인 선택 신호를 발생시켜 출력함과 동시에 마이컴(20)의 제어신호에 따라 구동 IC(331∼338) 초기화 신호가 포함된 클록 신호(CLK) 및 데이터 신호(DO)를 발생시켜 출력하게 된다.Then, the clock and data generator 310 generates and outputs a horizontal electrode line selection signal according to the electrode line selection information, and includes the initialization signals of the driving ICs 331 to 338 according to the control signal of the microcomputer 20. The generated clock signal CLK and data signal D O are generated and output.

그리고, 3-to-8 디코더(350)는 상기 클록 및 데이터 발생부(310)로부터 입력받은 수평 전극라인 선택 신호에 따라 제 1 내지 8 구동 IC(331∼338) 중 해당하는 구동 IC에 선택 신호를 출력하게 된다.The 3-to-8 decoder 350 selects a selection signal from a corresponding one of the first to eighth driving ICs 331 to 338 according to the horizontal electrode line selection signal received from the clock and data generator 310. Will print

이 때, 서스테인 펄스 발생부(320)는 마이컴(20)의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하게 된다.At this time, the sustain pulse generator 320 generates and outputs a sustain pulse according to the control signal of the microcomputer 20.

그러면, 제 1 내지 8 구동 IC(331∼338) 중 선택 신호를 입력받은 구동 IC가 수평 전극라인을 선택하여 클록 신호(CLK)에 포함된 구동 IC 초기화 신호와 데이터 신호(DO)가 입력되면 데이터 신호(DO)와 서스테인 펄스에 의해 생성된 스캔 펄스를 클록 신호(CLK)에 동기되게 공급한 후 서스테인 펄스를 동시에 공급하게 된다. 단, 클럭 신호(CLK)의 60번 주기마다 구동 IC 초기화 신호가 새로이 입력된다.Then, when the driving IC which receives the selection signal among the first to eighth driving ICs 331 to 338 selects the horizontal electrode line and the driving IC initialization signal and the data signal D O included in the clock signal CLK are inputted, after the scan pulse generated by the data signal (D O) and a sustain pulse to be supplied to a synchronous clock signal (CLK) to supply the sustain pulse at the same time. However, the drive IC initialization signal is newly input every 60 cycles of the clock signal CLK.

이와 같은 방법으로 제 1 내지 8 서브 필드(SF1∼SF8)를 모두 선택하여 시간적인 순서로 480개 수평 전극라인(S1∼S480)에 주사가 완료되면 한 프레임이 마감되고, 상기와 동일한 방법으로 매 프레임마다 마이컴(20)으로부터 출력되는 수평 전극라인 어드레스 신호에 따른 서브 필드의 순서로 주사가 완료된다.In this manner, when the first to eighth subfields SF1 to SF8 are all selected and scanning is completed on the 480 horizontal electrode lines S1 to S480 in a chronological order, one frame is finished. Scanning is completed in the order of subfields according to the horizontal electrode line address signal output from the microcomputer 20 every frame.

아울러, 상기 4 단계의 스캔 펄스 공급시 어드레스 구동부(50)는 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스(R, G, B 디지털 화상 데이터의 1 비트값)를 상기 스캔 신호와 동기화하여 640개의 R, G, B 수직 전극라인(R1∼B640)에 각각 공급함으로써 상기 어드레스 펄스로 논리 하이(high) 가 공급된 각 셀의 방전공간 내부에서 방전이 일어나도록 한다.In addition, when supplying the scan pulses in the four steps, the address driver 50 may transmit address pulses (1 bit value of R, G, and B digital image data) corresponding to the horizontal electrode lines to which the scan pulses are supplied and scanned. Synchronization is supplied to 640 R, G, and B vertical electrode lines R1 to B640, respectively, so that discharge occurs within the discharge space of each cell supplied with logic high by the address pulse.

이 때, 상기 어드레스 구동부(50)는 각 셀에 대응되는 8비트의 R, G, B 디지털 화상 데이터(B1∼B8)를 B1→SF1, B2→SF2, … B7→SF7, B8→SF8 에 각각 공급한다.At this time, the address driver 50 converts 8-bit R, G, and B digital image data B1 to B8 corresponding to each cell from B1 to SF1, B2 to SF2,... It is supplied to B7 → SF7 and B8 → SF8 respectively.

한편, 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 제 1 내지 8 구동 IC(331∼338)는 서스테인 펄스 발생부(32)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: … SF7: SF8 = 20: 21: … 26: 27(휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급하여 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되도록 한다.On the other hand, when the address period of each of the subfield screens SF1 to SF8 is completed, the first to eighth driving ICs 331 to 338 receive the sustain pulse from the sustain pulse generating unit 32 to receive the entire horizontal electrode lines S1 to S480. ) SF1: SF2:… SF7: SF8 = 2 0 : 2 1 :... A number of sustain pulses proportional to 2 6 : 2 7 (luminance relative ratio) is supplied so that the discharge and light emission of some cells in which the discharge occurs in the address period are maintained for the period (sustain period) during which the sustain pulse is supplied.

상기와 같은 과정을 거쳐 제 1 내지 8 서브필드 화면(SF1∼SF8)의 구성이 완료되면 3전극 면방전 PDP(10)에 256 계조의 화상이 표시된다.When the configuration of the first to eighth subfield screens SF1 to SF8 is completed through the above process, 256 gray scale images are displayed on the three-electrode surface discharge PDP 10.

그러므로, 도 7에 도시된 수평 전극라인 어드레스 ROM(340)의 데이터 맵에 따라 3전극 면방전 PDP(10)가 구동되면 도 6의 프레임 구조도에 나타낸 바와 같이, 제 1 프레임을 구성하는 서브 필드의 시간적인 순서는 제 1 서브 필드(SF1)→SF2→SF3→SF4→SF5→SF6→SF7→SF8 의 순서로 이루어지고, 제 2 프레임을 구성하는 서브 필드의 시간적인 순서는 제 7 서브 필드(SF7)→SF8→SF1→SF2→SF3→SF4→SF5→SF6 의 순서로 이루어지며, 이와 같이 제 3 프레임과 제 4 프레임 또한 도 7의 데이터 맵 구조도에는 생략되었으나 제 1 프레임과 제 2 프레임의 서브 필드 순서와 차별화된 각각의 서브 필드 순서로 프레임이 구성된다.Therefore, when the three-electrode surface discharge PDP 10 is driven in accordance with the data map of the horizontal electrode line address ROM 340 shown in FIG. 7, as shown in the frame structure diagram of FIG. The temporal order consists of the order of the first subfield SF1 → SF2 → SF3 → SF4 → SF5 → SF6 → SF7 → SF8, and the temporal order of the subfields constituting the second frame is the seventh subfield SF7. ) → SF8 → SF1 → SF2 → SF3 → SF4 → SF5 → SF6. In this way, the third frame and the fourth frame are also omitted in the data map structure of FIG. 7, but are subfields of the first frame and the second frame. Frames are composed of the order of each subfield which is differentiated from the order.

그리고, 이후의 프레임 즉, 제 5 프레임과 제 6 프레임, …, 제 N 프레임 또한 마이컴(20)의 제어신호에 따라 상기한 제 1 내지 4 프레임의 시간적인 서브 필드 구현 과정과 동일하게 수행되어 소정의 복수 프레임에서 이전의 프레임과 비교할 때 서브 필드의 순서가 바뀌게 각기 프레임이 완성된다.Then, subsequent frames, that is, the fifth frame and the sixth frame,... In addition, the N-th frame is also performed in the same manner as the temporal subfield implementation process of the first to fourth frames according to the control signal of the microcomputer 20 so that the order of the subfields is changed when compared to the previous frame in a plurality of predetermined frames. Each frame is completed.

따라서, 만약 한점에서 밝기 레벨이 128에서 127로 바뀔 때나 반대로 밝기 레벨이 127에서 128로 바뀔 때에도 시간적인 방전 영역이 분산되므로 연속적인 방전이나 무방전으로 보이는 현상이 현저하게 감소되어 윤곽선 잡음이 감소된다.Therefore, even if the brightness level is changed from 128 to 127 at one point or vice versa, the temporal discharge region is dispersed, so that the phenomenon of continuous discharge or no discharge is significantly reduced and the contour noise is reduced. .

본 발명에 의한 도 7의 데이터 맵 구조는 일실시예에 불가하며, 각 프레임을 구성하는 서브 필드의 순서를 변화시킨 다른 실시예나 ROM의 크기를 증대시켜 기준이 되는 프레임(도 7의 제 1 내지 4 프레임)의 개수를 늘리는 또 다른 실시예로 대체되어도 무방하다.The data map structure of FIG. 7 according to the present invention is not possible in one embodiment, and another embodiment in which the order of subfields constituting each frame is changed, or a frame used as a reference by increasing the size of a ROM (first to first of FIG. 7). It may be replaced by another embodiment of increasing the number of 4 frames).

이상에서 설명한 바와 같이 본 발명은 다수의 프레임에 대한 수평 전극라인 선택 순서 정보를 프레임별로 차별화시켜 소정의 복수 프레임에서 서브 필드의 스캔 순서가 바뀌게 함으로써, 프레임간의 계조 변화시에 연속적인 방전이나 연속적인 무방전으로 발생되는 윤곽선 잡음(contour noise)이 감소되는 효과가 있다.As described above, the present invention differentiates the horizontal electrode line selection order information for a plurality of frames from frame to frame so that the scanning order of subfields is changed in a plurality of frames, so that continuous discharge or continuous change in gray level between frames is performed. There is an effect that the contour noise generated by the discharge is reduced.

Claims (5)

어드레스 전극라인(이하 수직 전극라인이라 함)과 서스테인 전극라인(이하 수평 전극라인이라 함)을 구비한 플라즈마 디스플레이 패널(이하 피디피라 함)과,A plasma display panel (hereinafter referred to as PD) having an address electrode line (hereinafter referred to as a vertical electrode line) and a sustain electrode line (hereinafter referred to as a horizontal electrode line); 디지털 화상 데이터와 외부신호에 따라 상기 피디피의 구동에 필요한 각종 제어신호를 출력하는 제어수단과,Control means for outputting various control signals for driving the PD in accordance with digital image data and an external signal; 상기 제어수단의 제어신호와 기 저장된 수평 전극라인 어드레스 데이터에 따라 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 상기 수평 전극라인에 스캔 펄스를 공급함과 아울러 모든 상기 수평 전극라인에 서스테인 펄스를 공급하는 스캐닝 및 서스테인 구동수단과,According to the control signal of the control means and the pre-stored horizontal electrode line address data, scan pulses are supplied to the horizontal electrode lines so that the order of the subfields is changed in a chronological order in a plurality of frames, and sustain pulses are applied to all the horizontal electrode lines. Scanning and sustain driving means for supplying; 상기 제어수단에서 출력되는 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 데이터 저장수단과,Data storage means for storing the digital image data output from the control means for each frame, color, and bit; 상기 스캐닝 및 서스테인 구동수단에 의해 주사되는 상기 수평 전극라인에 대응되는 디지털 화상 데이터의 비트값을 상기 데이터 저장수단으로부터 읽어 들여 상기 수직 전극라인에 공급하는 어드레스 구동수단을 포함하여 구성된 것을 특징으로 하는 플라즈마 표시장치.And an address driving means for reading a bit value of digital image data corresponding to the horizontal electrode line scanned by the scanning and sustain driving means from the data storage means and supplying the bit value to the vertical electrode line. Display. 제 1 항에 있어서,The method of claim 1, 상기 스캐닝 및 서스테인 구동수단은 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 다수의 프레임에 대한 수평 전극라인 선택 순서 정보가 저장된 수평 전극라인 어드레스 롬(ROM)과,The scanning and sustain driving means includes a horizontal electrode line address ROM (ROM) storing horizontal electrode line selection order information for a plurality of frames such that the order of subfields is changed in a temporal order in a predetermined plurality of frames; 상기 제어수단의 제어신호와 상기 수평 전극라인 어드레스 롬의 전극라인 선택 정보에 따라 클록 신호와 데이터 신호 및 수평 전극라인 선택 신호를 발생시켜 출력하는 클록 및 데이터 발생부와,A clock and data generator for generating and outputting a clock signal, a data signal and a horizontal electrode line selection signal according to the control signal of the control means and the electrode line selection information of the horizontal electrode line address ROM; 상기 제어수단의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하는 서스테인 펄스 발생부와,A sustain pulse generator for generating and outputting a sustain pulse in accordance with a control signal of the control means; 상기 수평 전극라인과 각각 소정 라인씩 연결된 상태에서 상기 클록 신호와 데이터 신호와 수평 전극라인 선택 신호 및 서스테인 펄스에 따라 상기 수평 전극라인에 시간적인 순서로 스캔 펄스를 공급한 후 서스테인 펄스를 동시에 공급하는 복수의 구동 아이씨(IC)를 포함하여 구성된 것을 특징으로 하는 플라즈마 표시장치.After supplying scan pulses to the horizontal electrode lines in a temporal order according to the clock signal, the data signal, the horizontal electrode line selection signal, and the sustain pulses while being connected to the horizontal electrode lines by predetermined lines, respectively, the sustain pulses are simultaneously supplied. A plasma display device comprising a plurality of driving ICs. 2X계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 X비트의 디지털 화상 데이터로 디지털화하는 제 1 단계와,(단, X≤Y)A first step of dividing one frame screen into Y sub-field screens and digitizing them into X-bit digital image data to implement 2 X gray scales (where X≤Y); 상기 제 1 단계에서 나눈 각 서브 필드 화면을 이루는 리셋 기간과 어드레스 기간 및 서스테인 기간 중 상기 리셋 기간과 어드레스 기간은 서브 필드마다 모두 동일하게 할당하되 상기 서스테인 기간은 상기 어드레스 기간에 표시되는 디지털 화상 데이터의 비트 가중치에 따라 서로 다르게 할당하는 제 2 단계와,The reset period and the address period of each of the reset period, the address period, and the sustain period forming each subfield screen divided in the first step are equally assigned to each subfield, and the sustain period is the same as that of the digital image data displayed in the address period. A second step of allocating differently according to bit weights, 각 서브필드 화면의 상기 리셋 기간과 어드레스 기간에는 각종 입력 신호 및 서스테인 펄스에 따라 소정의 복수 프레임에서 시간적인 순서로 서브 필드의 순서가 바뀌게 수평 전극라인을 선택하여 스캔 펄스를 공급하는 제 3 단계와,A third step of supplying a scan pulse by selecting a horizontal electrode line so that the order of the subfields is changed in a chronological order in a plurality of frames according to various input signals and sustain pulses in the reset period and the address period of each subfield screen; , 상기 제 3 단계의 스캔 펄스 공급시 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스(디지털 화상 데이터의 1 비트값)를 상기 스캔 신호와 동기화하여 수직 전극라인에 각각 공급하여 방전이 일어나게 하는 제 4 단계와,When the scan pulse is supplied in the third step, an address pulse (1 bit value of digital image data) corresponding to the horizontal electrode line to which the scan pulse is supplied and scanned is supplied to the vertical electrode line in synchronization with the scan signal to cause discharge. With the fourth step, 각 서브필드 화면의 어드레스 기간이 완료되면 서스테인 펄스를 공급하여 상기 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 상기 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되게 하는 제 5 단계를 포함하여 이루어진 것을 특징으로 하는 플라즈마 표시장치의 구동방법.A fifth step of supplying a sustain pulse when the address period of each subfield screen is completed so that the discharge and light emission of some cells in which the discharge has occurred in the address period are maintained for the period (sustain period) in which the sustain pulse is supplied; Method of driving a plasma display device, characterized in that made. 제 3 항에 있어서,The method of claim 3, wherein 상기 제 3 단계는 다수의 프레임에 대한 상기 수평 전극라인 선택 순서가 프레임별로 차별화되어 매 프레임마다 서브 필드의 순서가 바뀌도록 매 프레임마다 스캔 펄스를 공급하는 상기 수평 전극라인의 시간적인 순서가 변화되는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.In the third step, the horizontal electrode line selection order for a plurality of frames is differentiated for each frame so that the temporal order of the horizontal electrode lines for supplying a scan pulse every frame is changed so that the order of subfields is changed every frame. A driving method of a plasma display device, characterized in that. 제 3 항 또는 제 4 항에 있어서,The method according to claim 3 or 4, 상기 제 3 단계는 소정의 복수 프레임에 대한 상기 수평 전극라인 선택 순서가 프레임별로 차별화되어 상기 복수 프레임은 각기 서브 필드의 순서가 차별화됨과 아울러 이후의 복수의 프레임에서 상기 소정의 복수 프레임에서의 시간적인 서브 필드 구현 과정이 반복적으로 수행되는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.In the third step, the horizontal electrode line selection order for a predetermined plurality of frames is differentiated for each frame so that the order of subfields is differentiated for each of the plurality of frames. A method of driving a plasma display device, characterized in that a subfield implementation process is repeatedly performed.
KR1019980005128A 1998-02-19 1998-02-19 Plasma Display and Driving Method KR19990070342A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980005128A KR19990070342A (en) 1998-02-19 1998-02-19 Plasma Display and Driving Method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980005128A KR19990070342A (en) 1998-02-19 1998-02-19 Plasma Display and Driving Method

Publications (1)

Publication Number Publication Date
KR19990070342A true KR19990070342A (en) 1999-09-15

Family

ID=65894471

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980005128A KR19990070342A (en) 1998-02-19 1998-02-19 Plasma Display and Driving Method

Country Status (1)

Country Link
KR (1) KR19990070342A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100393058B1 (en) * 1999-11-06 2003-07-31 삼성전자주식회사 False contour correction apparatus in image display system and false contour correction method
KR20040044035A (en) * 2002-11-20 2004-05-27 주식회사 유피디 Plasma display panel and method for driving thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07140922A (en) * 1993-11-15 1995-06-02 Fujitsu General Ltd Driving method of display device
JPH07248743A (en) * 1994-03-11 1995-09-26 Fujitsu General Ltd Gray level display method
KR19980082984A (en) * 1997-05-10 1998-12-05 김영환 Cyclic subfield method of plasma display

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07140922A (en) * 1993-11-15 1995-06-02 Fujitsu General Ltd Driving method of display device
JPH07248743A (en) * 1994-03-11 1995-09-26 Fujitsu General Ltd Gray level display method
KR19980082984A (en) * 1997-05-10 1998-12-05 김영환 Cyclic subfield method of plasma display

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100393058B1 (en) * 1999-11-06 2003-07-31 삼성전자주식회사 False contour correction apparatus in image display system and false contour correction method
KR20040044035A (en) * 2002-11-20 2004-05-27 주식회사 유피디 Plasma display panel and method for driving thereof

Similar Documents

Publication Publication Date Title
KR100660579B1 (en) Plasma display apparatus
JP3618024B2 (en) Driving device for self-luminous display
US7773161B2 (en) Method and apparatus for controlling a display device
JPH1098662A (en) Driving device for self-light emitting display unit
JPH1124628A (en) Gradation display method for plasma display panel
KR100237203B1 (en) Plasma display device and its driving method
JPH07140922A (en) Driving method of display device
US6052101A (en) Circuit of driving plasma display device and gray scale implementing method
EP1365378A1 (en) Method for driving plasma display panel
KR100634688B1 (en) Error Diffusion Apparatus using Noise Patten and Method Thereof
JPH09212127A (en) Gradation driving method for flat type display device
JPH10171403A (en) Driving method of plasma display panel display device
JP2000089721A (en) Plasma display panel display device and its driving method
KR19990070342A (en) Plasma Display and Driving Method
KR100251154B1 (en) Ac plasma display apparatus and method for driving panel of the same
KR100489447B1 (en) Plasma Display and Driving Method
JPH1055151A (en) Display device
KR100237204B1 (en) Plasma display device for computer monitor and its driving method
KR100508965B1 (en) Driving Method of Plasma Display
KR19990042559A (en) Method of driving a plasma display device
KR20000008125U (en) A driving device of a plasma display panel
KR100523861B1 (en) Driving Method of Plasma Display
KR100596238B1 (en) Driving Method of Plasma Display Panel and Driving Apparatus Thereof
JPH10177366A (en) Drive controller for plasma display panel display device
KR100452386B1 (en) The operating method for ac plasma display panel

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application