KR19990017530A - 교류 플라즈마 표시장치 및 그 패널 구동방법 - Google Patents

교류 플라즈마 표시장치 및 그 패널 구동방법 Download PDF

Info

Publication number
KR19990017530A
KR19990017530A KR1019970040487A KR19970040487A KR19990017530A KR 19990017530 A KR19990017530 A KR 19990017530A KR 1019970040487 A KR1019970040487 A KR 1019970040487A KR 19970040487 A KR19970040487 A KR 19970040487A KR 19990017530 A KR19990017530 A KR 19990017530A
Authority
KR
South Korea
Prior art keywords
sustain electrodes
common
sustain
electrodes
scan
Prior art date
Application number
KR1019970040487A
Other languages
English (en)
Other versions
KR100251152B1 (ko
Inventor
문성학
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970040487A priority Critical patent/KR100251152B1/ko
Publication of KR19990017530A publication Critical patent/KR19990017530A/ko
Application granted granted Critical
Publication of KR100251152B1 publication Critical patent/KR100251152B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 복수개의 제 1 및 제 2 유지 전극쌍이 α개씩 β개의 블록으로 분할 구동되는 3전극 면방전 플라즈마 디스플레이 패널과; 상기 각 블록 내에서 동일한 순번을 가지는 β개의 제 1 유지 전극을 각각 병렬로 연결하는 α개의 제 1 공통 유지 전극과; 상기 각 블록에 포함된 α개의 제 2 유지 전극을 각각 병렬로 연결하는 β개의 제 2 공통 유지 전극과; 상기 α개의 제 1 공통 유지 전극과 일대일 대응으로 연결되는 α개의 출력단자를 구비하여 상기 α개의 제 1 공통 유지 전극에 순차적으로 제 1 스캔 펄스를 공급하는 것을 β회 반복 수행하는 제 1 스캔 구동부와; 상기 β개의 제 2 공통 유지 전극과 일대일 대응으로 연결되는 β개의 출력단자를 구비하여 상기 β개의 제 2 공통 유지 전극에 순차적으로 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 α개씩 각각 공급하여 상기 제 1 스캔 구동부와 함께 상기 복수개의 제 1 및 제 2 유지 전극쌍을 한쌍씩 순차적으로 스캐닝하는 제 2 스캔 구동부를 포함하여 구성된 교류 플라즈마 표시장치 및 그 패널 구동방법에 관한 것으로서, 상기 제 1 및 제 2 유지 전극들을 각각 복수개씩 공통으로 구동시키기 때문에 상기 제 1 및 제 2 유지 전극들에 구동 펄스를 공급하기 위하여 시스템에 구비되는 구동 IC의 개수가 종래 기술보다 크게 줄어들어 제조 비용이 크게 절감되는 효과가 있다.

Description

교류 플라즈마 표시장치 및 그 패널 구동방법
본 발명은 교류 플라즈마 표시장치 및 그 패널 구동방법에 관한 것으로서, 특히 3전극 면방전 플라즈마 디스플레이 패널(이하, 3전극 면방전 PDP 라 함) 상에 화상을 표시하는 교류 플라즈마 표시장치 및 그 패널 구동방법에 관한 것이다.
현대는 정보화 사회라고 불려지고 있는 만큼 정보 처리 시스템의 발전과 보급 증가에 따라 디스플레이의 중요성이 증대되고, 그 종류도 점차 다양화되고 있다.
이전부터 디스플레이로 가장 많이 이용되어 오던 CRT(Cathode Ray Tube)는 사이즈가 크고, 동작 전압이 높으며, 표시 일그러짐이 발생하는 등 여러 가지 문제점을 가지고 있어 화면의 대형화, 평면화를 목표로 하는 최근의 추세에 적합하지 않아 최근에는 매트릭스 구조를 가지는 각종 평면 디스플레이의 연구 개발이 활발히 진행되고 있다.
상기 평면 디스플레이 중 차세대 대화면 평면 디스플레이로 각광받고 있는 것이 PDP(Plasma Display Panel)이다. 상기 PDP는 화면이 크고 두께가 얇아 벽걸이 텔레비전, 가정 극장용(home theater) 디스플레이, 워크스테이션용 모니터 등으로 응용되고 있다.
도 1에는 가장 많이 사용되고 있는 PDP 중 하나인 3전극 면방전 PDP를 구비하여 상기 3전극 면방전 PDP 화면상에 동화상(moving image) 또는 정지화상(still image)을 표시하는 교류 플라즈마 표시장치의 간략화된 구성이 도시되어 있다.
도 1에서 참조번호 10은 교대로 하나씩 상호 평행하게 배열된 480개의 제 1 유지 전극(Y1∼Y480) 및 480개의 제 2 유지 전극(X1∼X480)과, 상기 제 1 유지 전극들(Y1∼Y480) 및 제 2 유지 전극들(X1∼X480)과 소정 공간을 사이에 두고 직교하도록 배열된 1920개의 어드레스 전극(A1∼A1920)을 구비한 640×480 해상도의 컬러 3전극 면방전 PDP를 나타낸다.
상기에서 480개의 제 1 및 제 2 유지 전극(Y1∼Y480, X1∼X480)과 1920개의 어드레스 전극(A1∼A1920)의 각 교차점마다 셀이 형성되어 3전극 면방전 PDP(10) 화면은 매트릭스 형태의 1920×480개 R(Red), G(Green), B(Blue)셀로 구성되어 있다.
상기 3전극 면방전 PDP(10)의 각 셀의 구성을 도 2에 도시된 i 번째 행과 j 번째 열의 셀을 예로 들어 설명하면 다음과 같다.
먼저, 상호 평행한 i 번째 제 1 유지 전극(Yi)과 i 번째 제 2 유지 전극(Xi)이 화상의 표시면인 전면 기판(11)의 일면에 형성되어 있고, 상기 제 1 유지 전극(Yi)과 제 2 유지 전극(Xi) 위에 방전시 방전 전류를 제한하고 벽전하의 생성을 용이하게 하는 유전체층(12)이 형성되어 있고, 상기 유전체층(12) 위에 방전시 일어나는 스퍼터링(sputtering)으로부터 상기 제 1 유지 전극(Yi)과 제 2 유지 전극(Xi)과 유전체층(12)을 보호하는 산화마그네슘(MgO) 보호막(13)이 형성되어 있다.
또한, j 번째 어드레스 전극(Aj)이 전면 기판(11)과 소정 거리를 사이에 두고 평행하게 위치한 배면 기판(14) 중 상기 전면 기판(11)과의 대향면에 형성되어 있고, 상기 전면 기판(11)과 배면 기판(14) 사이에는 셀간 혼색을 방지하고 방전공간을 확보하는 제 1, 2 격벽(15a, 15b)이 배열 형성되어 있고, 상기 어드레스 전극(Aj) 위와 제 1, 2 격벽(15a, 15b)의 일부에 형광체(16)가 도포되어 있으며, 방전공간 내부에는 방전가스가 주입되어 있다.
상기와 같이 구성된 3전극 면방전 PDP(10)의 각 셀의 기본 구동 원리는 제 1 유지 전극(Yi)과 어드레스 전극(Aj) 간에 어드레스 방전을 일으켜 그 내부에 벽전하가 생성되도록 한 다음 제 1 유지 전극(Yi)과 제 2 유지 전극(Xi) 간에 서스테인 방전을 일으켜 방전가스를 플라즈마 상태로 만들어 자외선을 발생시키고, 그 자외선이 형광체(16)를 여기시켜 가시광이 발생되도록 즉, 화상이 표시되도록 한다.
도 1에서 참조번호 20은 480개의 제 1 유지 전극(Y1∼Y480)과 일대일 대응으로 연결되는 480개의 출력단자를 구비하여 상기 제 1 유지 전극들(Y1∼Y480)에 구동 펄스를 공급하는 Y 구동부를 나타내고, 30은 480개의 제 2 유지 전극(X1∼X480)과 일대일 대응으로 연결되는 480개의 출력단자를 구비하여 상기 제 2 유지 전극들(X1∼X480)에 구동 펄스를 공급하는 X 구동부를 나타내고, 40은 1920개의 어드레스 전극(A1∼A1920)과 일대일 대응으로 연결되는 1920개의 출력단자를 구비하여 어드레스 전극들(A1∼A1920)에 구동 펄스를 공급하는 어드레스 구동부를 나타내며, 50은 외부에서 입력되는 아날로그 화상 신호(IMAGE)를 디지털화하여 디지털 화상 신호를 출력하고, 상기 디지털 화상 신호와 각종 외부 입력 - 클록(CLK), 수평 동기신호(HS), 수직 동기신호(VS) - 에 따라 각종 구동 펄스와 제어신호를 발생시켜 상기 Y 구동부(20)와 X 구동부(30)와 어드레스 구동부(40)에 공급하는 제어부를 나타낸다.
상기에서 Y 구동부(20)와 X 구동부(30)는 각각 제어부(50)의 제어신호에 따라 해당 전극들에 구동 펄스를 공급하는 구동 IC(Integrated Circuit)로 구성된다. 이 때, 60개의 출력핀을 가지는 구동 IC를 사용하는 경우 Y 구동부(20)와 X 구동부(30)는 각각 480개의 출력단자를 필요로 하므로 각각 8개의 구동 IC로 구성된다.
한편, 상기와 같이 구성된 3전극 면방전 PDP(10)의 각 셀의 계조(gray scale) 구현은 방전의 강약 조정이 난이한 관계로 단위 시간당 방전횟수를 통해 구현하고, 매 프레임(frame)마다 각 셀의 방전횟수를 0∼2X-1회로 나누어 방전시키면 1 프레임 동안의 방전횟수에 따라 각 셀의 밝기가 달라져서 결국 전체 화면에 2X계조의 화상 즉, 각 셀마다 0∼2X-1 레벨(level) 중 한가지 레벨의 화상이 표시된다.
상기와 같은 개념을 토대로 한 계조 구현 방법 중 하나가 ADS 서브필드 방식(Addressing and Display System sub-field method)으로서, 상기 ADS 서브필드 방식은 각 셀이 온(on), 오프(off)의 두 가지 상태로 작동하는 것과 2X계조를 구현하는 것에 근거를 둔 2진수 X 비트 체계를 이용하여 1 프레임을 방전 횟수(즉, 방전 유지 기간)가 서로 다른 X개의 서브필드로 분할 구동한다.
도 3에는 종래 기술에 의한 ADS 서브필드 방식에 따른 256(28) 계조 구현시 1 프레임의 세부 구성도가 도시되어 있다.
먼저, 256 계조 구현을 위하여 1 프레임은 도 3에 도시된 바와 같이 8개의 서브필드(SF1∼SF8)로 분할 구동되고, 각 서브필드(SF1∼SF8)는 리셋 기간과 어드레스 기간과 서스테인 기간으로 분할 구동된다.
상기 각 서브필드(SF1∼SF8)의 리셋 기간에는 480개의 제 1 유지 전극(Y1∼Y480)과 480개의 제 2 유지 전극(X1∼X480) 사이에 방전개시전압보다 높은 전압의 써넣기 펄스(writing pulse)를 인가하여 전체 셀의 내부에 벽전하가 생성되도록 한 다음 상기 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 방전개시전압보다 낮은 전압이고 바로 전에 생성된 벽전하와 동일 극성인 소거 펄스를 인가하여 각 셀의 내부 불요 벽전하를 소거시킨다.
상기 각 서브필드(SF1∼SF8)의 어드레스 기간에는 각 셀에 해당되는 디지털 화상 신호의 어드레싱(addressing)이 순차적으로 수행된다. 즉, 임의의 제 1 및 제 2 유지 전극쌍에 각각 제 1 스캔 펄스와 제 2 스캔 펄스를 동시에 인가하여 상기 제 1 및 제 2 유지 전극쌍을 스캐닝하고, 상기 제 1 및 제 2 유지 전극쌍에 의해 구성되는 1920개 셀들 중 온될 셀에 대응되는 어드레스 전극에만 기입 펄스(화상 펄스, image pulse)를 인가하여 상기 기입 펄스가 인가된 셀 내부에서 어드레스 방전이 일어나 벽전하가 생성되도록 한다. 이와 같은 과정을 480개의 제 1 및 제 2 유지 전극쌍(Y1X1, Y2X2, …, Y480X480)에 대해 순차적으로 480회 반복 수행하면 전체 480×1920개 셀이 어드레싱 즉, 온 또는 오프된다.
상기에서 각 서브필드(SF1∼SF8)의 어드레스 기간동안 어드레스 전극들(A1∼A1920)에 인가되는 기입 펄스는 각 셀에 해당되는 8 비트의 디지털 화상 신호(최하위 비트 B1∼최상위 비트 B8) 중 1개 비트값에 해당되며, 보다 구체적으로는 제 1 서브필드(SF1)의 어드레스 기간동안 B1이, 제 2 서브필드(SF2)의 어드레스 기간동안 B2가, …, 제 8 서브필드(SF8)의 어드레스 기간동안 B8이 각각 인가된다.
상기 각 서브필드(SF1∼SF8)의 서스테인 기간에는 전체 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 방전개시전압보다 낮은 전압이고 바로 전의 어드레스 기간에서 생성된 벽전하와 동일 극성인 서스테인 펄스를 인가하여 바로 전의 어드레스 기간에서 온된 셀이 표시되도록 하고, 그 후 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 주기적으로 교번하는 서스테인 펄스를 인가하여 어드레스 기간에서 온된 셀의 표시가 유지되도록 한다.
상기에서 각 서브필드(SF1∼SF8)의 서스테인 기간동안 전체 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480)에 인가되는 서스테인 펄스 개수는 보통 SF1: SF2: SF3: SF4: SF5: SF6: SF7: SF8 = 1: 2: 4: 8: 16: 32: 64: 128 로 설정되어 256 계조 구현을 가능하게 한다.
아울러, 상기 각 구동 펄스들은 제어부(50)에서 발생되어 Y 구동부(20)와 X 구동부(30)와 어드레스 구동부(40)를 통해 해당 전극들에 각각 인가되고, 그 타이밍 역시 제어부(50)에 의해 제어된다.
결과적으로 상기에서 설명된 세부 과정을 거쳐 제 1 내지 8 서브필드(SF1∼SF8) 화면을 차례대로 구성하면 3전극 면방전 PDP(10) 상에 1 프레임의 256 계조 화상이 표시된다.
한편, 종래 기술에 의한 교류 플라즈마 표시장치는 3전극 면방전 PDP에 형성된 복수개의 제 1 및 제 2 유지 전극을 각각 독립 구동하므로 상기 제 1 및 제 2 유지 전극들에 구동 펄스를 공급하는 Y 구동부와 X 구동부가 많은 개수의 구동 IC로 구성되어 있다.
하지만, 보통 교류 시스템에서는 내압 200V 이상의 고가(高價) 구동 IC가 사용되기 때문에 시스템의 구성시 구동 IC의 개수가 증가할수록(고해상도 구현 등) 전체 교류 플라즈마 표시장치의 제조 비용이 상승하여 현재 널리 사용되고 있는 CRT에 비해 가격면에서 실용화가 어려운 문제점이 있었다.
상기와 같은 문제점을 해결하기 위하여 본 발명은 3전극 면방전 PDP 상에 형성된 제 1 및 제 2 유지 전극들을 각각 복수개씩 공통으로 구동하여 종래 기술보다 적은 개수의 구동 IC를 사용함으로써 제조 비용이 크게 절감되는 교류 플라즈마 표시장치 및 그 패널 구동방법을 제공함에 그 목적이 있다.
도 1은 종래 기술에 의한 교류 플라즈마 표시장치의 간략화된 구성을 나타내는 블록도,
도 2는 도 1에 도시된 3전극 면방전 플라즈마 디스플레이 패널 중 1개 셀의 단면도(단, 전면 기판은 90°회전됨),
도 3은 종래 기술의 ADS 서브필드 방식에 따른 256 계조(gray scale) 구현시 1 프레임의 세부 구성도,
도 4는 본 발명의 일 실시예에 의한 교류 플라즈마 표시장치의 간략화된 구성을 나타내는 블록도,
도 5는 본 발명의 일 실시예에 의한 패널 구동방법에 따라 임의의 셀을 온(on)시킬 수 있는 구동 전압 파형의 일례를 나타내는 도면,
도 6a, 6b, 6c는 본 발명의 일 실시예에 의한 패널 구동방법에 따라 임의의 셀을 온시킬 수 없는 구동 전압 파형의 일례들을 나타내는 도면.
도면의 주요부분에 대한 부호의 설명
110: 3전극 면방전 플라즈마 디스플레이 패널
Y1∼Y480: 제 1 유지 전극 X1∼X480: 제 2 유지 전극
YC1∼YC60: 제 1 공통 유지 전극 XC1∼XC8: 제 2 공통 유지 전극
120: Y 구동부 130: X 구동부
140: 어드레스 구동부 150: 제어부
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 교류 플라즈마 표시장치는 복수개의 제 1 및 제 2 유지 전극이 교대로 하나씩 배열 형성되어 있고, 상기 복수개의 제 1 및 제 2 유지 전극쌍이 α개씩 β개의 블록으로 분할 구동되는 3전극 면방전 플라즈마 디스플레이 패널과; 상기 각 블록 내에서 동일한 순번을 가지는 β개의 제 1 유지 전극을 각각 병렬로 연결하는 α개의 제 1 공통 유지 전극과; 상기 각 블록에 포함된 α개의 제 2 유지 전극을 각각 병렬로 연결하는 β개의 제 2 공통 유지 전극과; 상기 α개의 제 1 공통 유지 전극과 일대일 대응으로 연결되는 α개의 출력단자를 구비하여 상기 α개의 제 1 공통 유지 전극에 순차적으로 제 1 스캔 펄스를 공급하는 것을 β회 반복 수행하는 제 1 스캔 구동부와; 상기 β개의 제 2 공통 유지 전극과 일대일 대응으로 연결되는 β개의 출력단자를 구비하여 상기 β개의 제 2 공통 유지 전극에 순차적으로 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 α개씩 각각 공급하여 상기 제 1 스캔 구동부와 함께 상기 복수개의 제 1 및 제 2 유지 전극쌍을 한쌍씩 순차적으로 스캐닝하는 제 2 스캔 구동부를 포함하여 구성된 것을 특징으로 한다.
또한, 본 발명에 의한 교류 플라즈마 표시장치의 패널 구동방법은 복수개의 제 1 및 제 2 유지 전극이 교대로 하나씩 배열 형성되어 있고, 상기 복수개의 제 1 및 제 2 유지 전극쌍이 α개씩 β개의 블록으로 분할 구동되는 3전극 면방전 플라즈마 디스플레이 패널과, 상기 각 블록 내에서 동일한 순번을 가지는 β개의 제 1 유지 전극을 각각 병렬로 연결하는 α개의 제 1 공통 유지 전극과, 상기 각 블록에 포함된 α개의 제 2 유지 전극을 각각 병렬로 연결하는 β개의 제 2 공통 유지 전극을 구비한 교류 플라즈마 표시장치의 패널 구동방법에 있어서, 상기 α개의 제 1 공통 유지 전극에 순차적으로 제 1 스캔 펄스를 공급하는 것을 β회 반복하는 동시에 상기 β개의 제 2 공통 유지 전극에 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 α개씩 각각 공급하여 상기 복수개의 제 1 및 제 2 유지 전극쌍을 한쌍씩 순차적으로 스캐닝하는 것을 특징으로 한다.
이하, 본 발명의 일 실시예를 첨부한 도면을 참조하여 보다 상세하게 설명한다.
도 4에는 본 발명의 일 실시예에 의한 교류 플라즈마 표시장치의 간략화된 구성도가 도시되어 있다.
도 4에서 참조번호 110은 교대로 하나씩 상호 평행하게 배열된 480개의 제 1 유지 전극(Y1∼Y480) 및 제 2 유지 전극(X1∼X480)과, 상기 제 1 및 제 2 유지 전극들(Y1∼Y480, X1∼X480)과 소정 공간을 사이에 두고 직교하도록 배열된 1920개의 어드레스 전극(A1∼A1920)에 의해 전체 화면이 매트릭스 형태의 1920×480개 R, G, B셀로 이루어진 640×480 해상도의 컬러 3전극 면방전 PDP를 나타낸다.
상기 480개의 제 1 유지 전극 및 제 2 유지 전극쌍(Y1X1, Y2X2, …, Y480X480)은 종래 기술과 달리 60개씩 총 8개의 블록으로 분할되어 각 블록 내에서 동일한 순번을 가지는 8개의 제 1 유지 전극이 60개의 제 1 공통 유지 전극(YC1∼YC60)에 의해 각각 병렬로 연결되어 있고, 각 블록에 포함된 60개의 제 2 유지 전극이 8개의 제 2 공통 유지 전극(XC1∼XC8)에 의해 각각 병렬로 연결되어 있다.
상기에서 제 1 공통 유지 전극들(YC1∼YC60)과 제 2 공통 유지 전극들(XC1∼XC8)에 의해 각각 병렬로 연결되는 제 1 및 제 2 유지 전극들은 구체적으로 다음 표 1과 같다.
제 1 공통 유지 전극 직렬로 연결된 제 1 유지 전극들
YC1 Y1, Y61, Y121, Y181, Y241, Y301, Y361, Y421
YC2 Y2, Y62, Y122, Y182, Y242, Y302, Y362, Y422
YC3 Y3, Y63, Y123, Y183, Y243, Y303, Y363, Y423
: :
YC59 Y59, Y119, Y179, Y239, Y299, Y359, Y419, Y479
YC60 Y60, Y120, Y180, Y240, Y300, Y360, Y420, Y480
제 2 공통 유지 전극 직렬로 연결된 제 2 유지 전극들
XC1 X1∼ X60
XC2 X61∼ X120
XC3 X121∼ X180
: :
XC7 X361∼ X420
XC8 X421∼ X480
아울러, 상기 3전극 면방전 PDP(110)의 각 셀의 구성은 도 2에 도시된 종래 기술의 3전극 면방전 PDP의 각 셀의 구성과 동일하다.
도 4에서 참조번호 120은 60개의 제 1 공통 유지 전극(YC1∼YC60)과 일대일 대응으로 연결되는 60개의 출력단자를 구비하여 상기 제 1 공통 유지 전극들(YC1∼YC60)을 통해 480개의 제 1 유지 전극(Y1∼Y480)에 구동 펄스를 공급하는 Y 구동부를 나타내고,
130은 8개의 제 2 공통 유지 전극(XC1∼XC8)과 일대일 대응으로 연결되는 8개의 출력단자를 구비하여 상기 제 2 공통 유지 전극들(XC1∼XC8)을 통해 480개의 제 2 유지 전극(X1∼X480)에 구동 펄스를 공급하는 X 구동부를 나타내고,
140은 1920개의 어드레스 전극(A1∼A1920)과 일대일 대응으로 연결되는 1920개의 출력단자를 구비하여 상기 어드레스 전극들(A1∼A1920)에 구동 펄스를 공급하는 어드레스 구동부를 나타내며,
150은 외부에서 입력되는 아날로그 화상 신호(IMAGE)를 디지털화하여 디지털 화상 신호를 출력하고, 상기 디지털 화상 신호와 각종 외부 입력 - 클록(CLK), 수평 동기신호(HS), 수직 동기신호(VS) - 에 따라 각종 구동 펄스와 제어신호를 발생시켜 상기 Y 구동부(120)와 X 구동부(130)와 어드레스 구동부(140)에 공급하는 제어부를 나타낸다.
상기에서 Y 구동부(120)와 X 구동부(130)는 종래 기술과 마찬가지로 각각 구동 IC 로 구성되고, 각각의 출력단자들이 구동 IC의 출력핀에 대응되므로 종래 기술과 같이 60개의 출력핀을 가지는 구동 IC를 사용하는 경우 상기 Y 구동부(120)와 X 구동부(130)는 모두 종래 기술의 1/8에 해당되는 1개의 구동 IC로 구성된다.
상기와 같이 구성된 본 발명의 일 실시예에 의한 교류 플라즈마 표시장치가 본 발명의 일 실시예에 의한 패널 구동방법에 따라 3전극 면방전 PDP(110) 상에 256 계조 화상을 표시하는 방법을 설명하면 다음과 같다.
먼저, 256 계조의 구현을 위하여 1 프레임은 8개의 서브필드로 분할 구동되고, 각 서브필드는 리셋 기간과 어드레스 기간과 서스테인 기간으로 분할 구동된다.
상기 각 서브필드의 리셋 기간에는 종래 기술에서 설명된 바와 같이 Y 구동부(120)와 X 구동부(130)가 60개의 제 1 공통 유지 전극(YC1∼YC60)과 8개의 제 2 공통 유지 전극(XC1∼XC8)을 통해 전체 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 써넣기 펄스를 인가하여 전체 셀의 내부에 벽전하가 생성되도록 한 다음 다시 상기 60개의 제 1 공통 유지 전극(YC1∼YC60)과 8개의 제 2 공통 유지 전극(XC1∼XC8)을 통해 전체 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 소거 펄스를 인가하여 각 셀의 내부 불요 벽전하를 소거시킨다.
상기 각 서브필드의 어드레스 기간에는 Y 구동부(120), X 구동부(130) 및 어드레스 구동부(140)가 각 셀에 해당되는 디지털 화상 신호의 어드레싱을 순차적으로 수행한다.
즉, 각 서브필드의 어드레스 기간마다 Y 구동부(120)는 60개의 제 1 공통 유지 전극(YC1∼YC60)에 순차적으로 제 1 스캔 펄스를 인가하는 것을 8회 반복 수행하고, 그와 동시에 X 구동부(130)는 8개의 제 2 공통 유지 전극(XC1∼XC8)에 순차적으로 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 60개씩 각각 인가하여 480개의 제 1 및 제 2 유지 전극쌍(Y1X1, Y2X2, …, Y480X480)이 순차적으로 한쌍씩 스캐닝되도록 한다.
예를 들어, 1번 제 1 공통 유지 전극(YC1)과 제 2 공통 유지 전극(XC1)에 제 1 스캔 펄스와 제 2 스캔 펄스를 각각 동시에 인가하면 제 1 스캔 펄스와 제 2 스캔 펄스가 모두 인가되는 1번 제 1 및 제 2 유지 전극쌍(Y1X1)만 스캐닝되고, 나머지 제 1 및 제 2 유지 전극쌍들(Y2X2∼Y480X480)은 스캐닝되지 않는다.
즉, 상기 1번 제 1 공통 유지 전극(YC1)을 통해 제 1 스캔 펄스만 인가되는 61번, 121번, 181번, 241번, 301번, 361번, 421번 제 1 및 제 2 유지 전극쌍(Y61X61, Y121X121, Y181X181, Y241X241, Y301X301, Y361X361, Y421X421)이나, 상기 1번 제 2 공통 유지 전극(XC1)을 통해 제 2 스캔 펄스만 인가되는 2번∼60번 제 1 및 제 2 유지 전극쌍(Y2X2∼Y60X60)이나, 상기 제 1 및 제 2 스캔 펄스 중 어떤 펄스도 인가되지 않는 제 1 및 제 2 유지 전극쌍들은 스캐닝되지 않는다.
보다 구체적으로 설명하면 상기와 같은 원리로 1번∼60번 제 1 공통 유지 전극(YC1∼YC60)에 순차적으로 제 1 스캔 펄스를 인가하는 동시에 1번 제 2 공통 유지 전극(XC1)에 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 60개 연속적으로 인가하면 1번∼60번 제 1 및 제 2 유지 전극쌍(Y1X1∼Y60X60)이 순차적으로 한쌍씩 스캐닝된다.
그 후, 1번∼60번 제 1 공통 유지 전극(YC1∼YC60)에 순차적으로 제 1 스캔 펄스를 인가하는 동시에 2번 제 2 공통 유지 전극(XC2)에 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 60개 연속적으로 인가하면 61번∼120번 제 1 및 제 2 유지 전극쌍(Y61X61∼Y120X120)이 순차적으로 한쌍씩 스캐닝된다.
상기와 같은 과정을 3번∼8번 제 2 공통 유지 전극(XC3∼XC8)에 대해 반복 수행하면 결국 480개 제 1 및 제 2 유지 전극쌍(Y1X1, Y2X2, …, Y480X480)이 순차적으로 한쌍씩 스캐닝된다.
아울러, 어드레스 구동부(140)는 종래 기술과 마찬가지로 현재 스캐닝되는 제 1 및 제 2 유지 전극쌍에 의해 구성되는 1920개 셀의 8비트 디지털 화상 신호 중 1개 비트값에 기인한 기입 펄스를 1920개의 어드레스 전극(A1∼A1920)에 선택적으로 인가하여 상기 기입 펄스가 인가된 셀의 내부에서 어드레스 방전이 일어나 온되도록 한다.
상기 각 서브필드의 서스테인 기간에는 종래 기술과 마찬가지로 Y 구동부(120)와 X 구동부(130)가 60개의 제 1 공통 유지 전극(YC1∼YC60)과 8개의 제 2 공통 유지 전극(XC1∼XC8)을 통해 전체 제 1 유지 전극들(Y1∼Y480)과 제 2 유지 전극들(X1∼X480) 사이에 교번하는 서스테인 펄스를 주기적으로 공급하여 바로 전의 어드레스 기간에서 온된 셀이 표시되어 유지되도록 한다.
도 5에는 임의의 셀을 온시킬 수 있는 구동 전압 파형의 일례가 도시되어 있고, 도 6a, 6b, 6c에는 임의의 셀을 온시킬 수 없는 구동 전압 파형의 일례들이 도시되어 있다.
먼저, Y 구동부(120)와 X 구동부(130)는 제어부(150)로부터 제 1 서스테인 펄스와 제 2 서스테인 펄스를 입력받아 60개의 제 1 공통 유지 전극(YC1∼YC60)과 8개의 제 2 공통 유지 전극(XC1∼XC8)을 통해 480개의 제 1 유지 전극(Y1∼Y480)에 제 1 서스테인 펄스를 제 2 유지 전극(X1∼X480)에 제 2 서스테인 펄스를 각각 공급하고, 어드레스 구동부(140)는 1920개의 어드레스 전극(A1∼A1920)에 Va' 전압을 인가한다.
상기에서 제 1 서스테인 펄스는 펄스 전압이 V1+Vh → V1+Vm → V1 → V1+Vm → V1+Vh 의 단계로 변하는 3-스텝 펄스이고, 제 2 서스테인 펄스는 상기 제 1 서스테인 펄스에 동기화되어 펄스 전압이 0 → Vm → Vh → Vm → 0 의 단계로 변하는 3-스텝 펄스이다(Vh = 2Vm).
상기와 같은 상태에서 Y 구동부(120)와 X 구동부(130)가 각 서브필드의 어드레스 기간에 도 5에 도시된 바와 같이 제 1 서스테인 펄스가 V1 전압으로 제 2 서스테인 펄스가 Vh 전압으로 각각 유지되고 있는 동안 제 1 서스테인 펄스에 0V의 제 1 스캔 펄스를 제 2 서스테인 펄스에 V1 전압의 제 2 스캔 펄스를 각각 더해 임의의 제 1 및 제 2 공통 유지 전극(예를 들어, YC1과 XC1)에 공급하면 상기 제 1 스캔 펄스와 제 2 스캔 펄스가 동시에 공급되는 한쌍의 제 1 및 제 2 유지 전극(Y1X1)이 스캐닝되고, 그와 동시에 어드레스 구동부(140)가 어드레스 전극들(A1∼A1920)에 선택적으로 Va(VaVa'0) 전압의 어드레스 펄스를 공급하면 스캐닝된 제 1 및 제 2 유지 전극쌍(Y1X1)과 어드레스 펄스가 공급된 어드레스 전극의 교차점에 위치한 셀이 온된다.
이 때, Va 전압의 어드레스 펄스대신 0V 전압이 공급된 어드레스 전극과 스캐닝된 제 1 및 제 2 유지 전극쌍의 교차점에 위치한 셀은 오프된다.
한편, 도 6a에 도시된 바와 같이 1번 제 1 공통 유지 전극(YC1)을 통해 제 1 스캔 펄스는 공급되나 제 2 스캔 펄스가 공급되지 않는 경우(예를 들어, Y61과 X61)나, 도 6b에 도시된 바와 같이 1번 제 1 공통 유지 전극(XC1)을 통해 제 2 스캔 펄스는 공급되나 제 1 스캔 펄스가 공급되지 않는 경우(예를 들어, Y2와 X2)나, 도 6c에 도시된 바와 같이 제 1 스캔 펄스와 제 2 스캔 펄스가 모두 공급되지 않는 경우(예를 들어, Y62와 X62)에는 해당 제 1 및 제 2 유지 전극쌍이 스캐닝되지 않으므로 Va 전압의 어드레스 펄스 인가 여부에 관계없이 해당 셀은 오프된다.
아울러, 본 발명은 상기에서 설명된 실시예에 한정되는 것이 아니라 본 발명의 요지를 벗어나지 않는 범위 내에서 여러 가지 실시예로 적용될 수 있다.
이와 같이 본 발명은 3전극 면방전 PDP에 형성된 제 1 및 제 2 유지 전극들을 각각 복수개씩 공통으로 구동시키기 때문에 상기 제 1 및 제 2 유지 전극들에 구동 펄스를 공급하기 위하여 시스템에 구비되는 구동 IC의 개수가 종래 기술보다 크게 줄어들어 제조 비용이 크게 절감되는 효과가 있다.

Claims (2)

  1. 복수개의 제 1 및 제 2 유지 전극이 교대로 하나씩 배열 형성되어 있고, 상기 복수개의 제 1 및 제 2 유지 전극쌍이 α개씩 β개의 블록으로 분할 구동되는 3전극 면방전 플라즈마 디스플레이 패널과; 상기 각 블록 내에서 동일한 순번을 가지는 β개의 제 1 유지 전극을 각각 병렬로 연결하는 α개의 제 1 공통 유지 전극과; 상기 각 블록에 포함된 α개의 제 2 유지 전극을 각각 병렬로 연결하는 β개의 제 2 공통 유지 전극과; 상기 α개의 제 1 공통 유지 전극과 일대일 대응으로 연결되는 α개의 출력단자를 구비하여 상기 α개의 제 1 공통 유지 전극에 순차적으로 제 1 스캔 펄스를 공급하는 것을 β회 반복 수행하는 제 1 스캔 구동부와; 상기 β개의 제 2 공통 유지 전극과 일대일 대응으로 연결되는 β개의 출력단자를 구비하여 상기 β개의 제 2 공통 유지 전극에 순차적으로 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 α개씩 각각 공급하여 상기 제 1 스캔 구동부와 함께 상기 복수개의 제 1 및 제 2 유지 전극쌍을 한쌍씩 순차적으로 스캐닝하는 제 2 스캔 구동부를 포함하여 구성된 것을 특징으로 하는 교류 플라즈마 표시장치.
  2. 복수개의 제 1 및 제 2 유지 전극이 교대로 하나씩 배열 형성되어 있고, 상기 복수개의 제 1 및 제 2 유지 전극쌍이 α개씩 β개의 블록으로 분할 구동되는 3전극 면방전 플라즈마 디스플레이 패널과, 상기 각 블록 내에서 동일한 순번을 가지는 β개의 제 1 유지 전극을 각각 병렬로 연결하는 α개의 제 1 공통 유지 전극과, 상기 각 블록에 포함된 α개의 제 2 유지 전극을 각각 병렬로 연결하는 β개의 제 2 공통 유지 전극을 구비한 교류 플라즈마 표시장치의 패널 구동방법에 있어서, 상기 α개의 제 1 공통 유지 전극에 순차적으로 제 1 스캔 펄스를 공급하는 것을 β회 반복하는 동시에 상기 β개의 제 2 공통 유지 전극에 상기 제 1 스캔 펄스와 동기화된 제 2 스캔 펄스를 1개의 제 2 공통 유지 전극마다 α개씩 각각 공급하여 상기 복수개의 제 1 및 제 2 유지 전극쌍을 한쌍씩 순차적으로 스캐닝하는 것을 특징으로 하는 교류 플라즈마 표시장치의 패널 구동방법.
KR1019970040487A 1997-08-25 1997-08-25 교류 플라즈마 표시장치 및 그 패널 구동방법 KR100251152B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970040487A KR100251152B1 (ko) 1997-08-25 1997-08-25 교류 플라즈마 표시장치 및 그 패널 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970040487A KR100251152B1 (ko) 1997-08-25 1997-08-25 교류 플라즈마 표시장치 및 그 패널 구동방법

Publications (2)

Publication Number Publication Date
KR19990017530A true KR19990017530A (ko) 1999-03-15
KR100251152B1 KR100251152B1 (ko) 2000-04-15

Family

ID=19518340

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970040487A KR100251152B1 (ko) 1997-08-25 1997-08-25 교류 플라즈마 표시장치 및 그 패널 구동방법

Country Status (1)

Country Link
KR (1) KR100251152B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100431671B1 (ko) * 1999-05-01 2004-05-17 주식회사 대우일렉트로닉스 Pdp 텔레비전의 더블라인 스캔방법
KR100442590B1 (ko) * 2002-05-24 2004-08-02 한국전자통신연구원 탬퍼 레지스턴스 장치 및 그의 동작 방법
KR100450217B1 (ko) * 2002-02-14 2004-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100431671B1 (ko) * 1999-05-01 2004-05-17 주식회사 대우일렉트로닉스 Pdp 텔레비전의 더블라인 스캔방법
KR100450217B1 (ko) * 2002-02-14 2004-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100442590B1 (ko) * 2002-05-24 2004-08-02 한국전자통신연구원 탬퍼 레지스턴스 장치 및 그의 동작 방법

Also Published As

Publication number Publication date
KR100251152B1 (ko) 2000-04-15

Similar Documents

Publication Publication Date Title
US6020687A (en) Method for driving a plasma display panel
US7375702B2 (en) Method for driving plasma display panel
KR100264462B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동장치
US8184073B2 (en) Plasma display apparatus and method of driving the same
KR20020062141A (ko) 플라즈마 디스플레이 장치의 구동 방법 및 플라즈마디스플레이 장치
JP4089759B2 (ja) Ac型pdpの駆動方法
EP0923066B1 (en) Driving a plasma display panel
KR100251154B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR100256092B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동장치
JPH11265163A (ja) Ac型pdpの駆動方法
KR100251152B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR100529955B1 (ko) 3전극면방전플라즈마디스플레이패널의구동방법및그구동회로
KR100251148B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100237212B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그장치
KR20040110693A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100251149B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100287730B1 (ko) 3전극면방전플라즈마디스플레이패널의구동방법
KR100260943B1 (ko) 4전극 플라즈마 디스플레이 장치와 그 구동방법
KR100441105B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100260944B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동회로
KR20000003386A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100237213B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널
KR100264450B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100479112B1 (ko) 3전극면방전플라즈마디스플레이패널의구동방법
KR100296009B1 (ko) 플라즈마디스플레이패널의구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090105

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee