KR19980056942A - Automatic recording circuit of recording luminance meter emphasis of VSI system - Google Patents

Automatic recording circuit of recording luminance meter emphasis of VSI system Download PDF

Info

Publication number
KR19980056942A
KR19980056942A KR1019960076212A KR19960076212A KR19980056942A KR 19980056942 A KR19980056942 A KR 19980056942A KR 1019960076212 A KR1019960076212 A KR 1019960076212A KR 19960076212 A KR19960076212 A KR 19960076212A KR 19980056942 A KR19980056942 A KR 19980056942A
Authority
KR
South Korea
Prior art keywords
circuit
emphasis
automatic correction
main
recording
Prior art date
Application number
KR1019960076212A
Other languages
Korean (ko)
Inventor
이성구
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019960076212A priority Critical patent/KR19980056942A/en
Publication of KR19980056942A publication Critical patent/KR19980056942A/en

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 브이시알 시스템에서 비디오 신호의 녹화 및 재생시에 회로 결손 및 부품 이상으로 비디오 신호가 비정상적으로 엠퍼시스 되었을 때 화면의 경계부위 특성이 저하되는 것을 자동 보정할수 있는 비디오 엠퍼시스 자동보정 회로에 관한 것으로서, 종래에는 이러한 회로에서 비디오 신호의 엠퍼시스 처리시에 엠퍼시스 특성을 너무 강조하거나 약하게 하게 되면 비디오 신호에 영향을 미치는 현상에 대한 대책이 강구 되어져 있지 않아 이러한 시스템의 녹화 및 재생시에 녹화 및 재생 화면의 신뢰성에 불리하게 작용하는 것이었다.The present invention relates to a video emulation automatic correction circuit capable of automatically correcting the deterioration of screen boundary characteristics when a video signal is abnormally emphasized due to circuit defects and component abnormalities during recording and playback of a video signal in a VSI system. Conventionally, in such a circuit, if the emphasizing characteristic of the video signal is too emphasized or weakened in the circuit, there is no countermeasure against the phenomenon that affects the video signal. It was against the reliability of the screen.

본 발명은 상기와 같은 문제점을 개선할수 있도록 메인 엠퍼시스 회로(26), 화면 경계구역 특성 조정용 캐페시터(C) 등을 포함한 브이시알 시스템의 기록 휘도계 회로에 있어서, 상기 메인 엠퍼시스 회로(26)에는 메인 엠퍼시스 회로(26)의 엠퍼시스된 출력을 검출하여 적정치 상태로 보정하는 엠퍼시스 자동 보정회로(1)가 구비 되어져 있는 브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로를 제공 하는데 있다.The present invention relates to a recording luminance meter circuit of a VSI system including a main emulation circuit (26), a screen boundary area characteristic adjusting capacitor (C), and the like, so that the above problems can be solved. The present invention provides a recording luminance meter emphasis automatic correction circuit of VSI system, which is equipped with an emphasis automatic correction circuit (1) for detecting an emulated output of the main emphasis circuit (26) and correcting it to an appropriate state. .

Description

브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로Automatic recording circuit of recording luminance meter emphasis of VSI system

본 발명은 브이시알 시스템에서 녹화시 녹화되는 비디오 신호가 비정상적으로 강조 되거나 약하게 강조된 엠퍼시스 처리를 메인 엠퍼시스 회로에서 처리된 출력을 검출하여 자동 보정하여 줄수 있도록한 녹화 휘도계 엠퍼시스 자동 보정회로에 관한 것으로서, 이는 특히 비디오 녹화시 휘도계의 화면 경계 부위를 강조하는 메인 엠퍼시스 처리시에 엠퍼시스 부분이 너무 강조 되거나 약화 되었을 때 그 결과적인 재생 화면의 화면 경계 부위가 악화되는 현상을 방지할수 있도록 한 것이다.The present invention is to provide a recording luminance meter emphasizing automatic correction circuit for detecting and automatically correcting an emphasizing process that is abnormally accentuated or weakly accentuated when a video signal recorded in a VSI system is output from the main emphasis circuit. In particular, this is to prevent the phenomenon of the screen boundary of the resulting playback screen deteriorating, especially when the emphasis portion is too emphasized or weakened during the main emphasizing process that emphasizes the screen boundary of the luminance meter during video recording. It is.

일반적인 브이시알 시스템의 녹화시 관여하는 휘도계 회로들은 도 1과 같이 회로 블록도로 나타 내었다.Luminometer circuits involved in the recording of a typical VSI system are shown in a circuit block diagram as shown in FIG. 1.

여기서는 녹화를 위한 입력 비디오 신호(VI)는 비디오 에이지시(AGC) 회로(21)로 가해져서 입력 비디오 신호의 크기를 변동없이 유지하고 이는 다시 저역필터(22)로 가해진다.Here, the input video signal VI for recording is applied to the video age (AGC) circuit 21 to keep the size of the input video signal unchanged, which is in turn applied to the low pass filter 22.

이 저역필터(22)에서는 입력 비디오 신호(VI)가 수 MHz에서 4 MHz의 대역을 갖는 휘도 신호와 3.8 MHz(NTSC), 4.43 MHz(PAL)의 칼라신호가 있어 이중에서 4 MHz이상의 신호를 없애줘서 순수한 휘도 신호만 통과 하도록 작용한다.In this low pass filter 22, the input video signal VI has a luminance signal having a band of several MHz to 4 MHz, and color signals of 3.8 MHz (NTSC) and 4.43 MHz (PAL). It only acts to pass pure luminance signal.

상기 저역필터(22)를 거친 신호는 1 헨리 지연기(YNR:23)에서 휘도 신호의 잡음 제거를 하고 휘도 신호중 결손된 부분을 보상한후 디테일 인헨서(Detail Inhancer) 회로(23)에서 머리카락과 같은 촘촘한 비디오 휘도 신호의 특성을 보상하여준후 다시 이것은 엔엘 엠퍼시스(N.L:Non Linear Emphasis) 회로(25)로 가해진다.The signal passing through the low pass filter 22 removes noise of the luminance signal in one Henry delay unit (YNR) 23, compensates for the missing portion of the luminance signal, and then removes the hair from the detail enhancer circuit 23. After compensating for the characteristics of the same dense video luminance signal, this is again applied to a Non Linear Emphasis (NL) circuit 25.

이 엔엘 엠퍼시스 회로(25)에서는 헤드 특성을 보상하며, 이렇게 헤드 특성이 보상된 신호는 메인 엠퍼시스 회로(26)에서 화면 경계부위 특성이 보상된후 에프엠 변조(27)를 통하여 기록계에 맞는 주파수 신호로 변조하고, 이는 다시 녹화 이퀄라이져(28)를 통하여 고역과 저역이 전체적으로 보상되고 프리엠프(PA)와 비디오 헤드(HD)를 통하여 테이프에 기록하게 되는 것이다.The N-emphasis circuit 25 compensates for the head characteristics, and the signal whose head characteristics are compensated for is a frequency suitable for the recorder through the FM modulation 27 after the screen boundary characteristics are compensated for in the main emulation circuit 26. The signal is modulated by the recording equalizer 28 so that high and low frequencies are totally compensated for and recorded on tape through the preamp PA and the video head HD.

한편, 상기 시스템 회로에서 메인 엠퍼시스 회로(26)에는 화면 경계 특성을 결정하는 캐페시터(C)가 연결 되어져 있어 이것에 의하여 녹화되는 화면 경계 영역을 강조하게 되는 것이다.On the other hand, in the system circuit, a capacitor C for determining screen boundary characteristics is connected to the main emulation circuit 26, thereby emphasizing the screen boundary region to be recorded.

또, 상기 시스템 회로와 관련하여 도 2a는 일반적인 비디오 신호의 휘도 신호 형태를 나타내고 있으며, 여기서 a는 수평동기 구간, b는 칼라 버스트 신호,c는 휘도 신호이다.In addition, in relation to the system circuit, FIG. 2A shows a luminance signal form of a general video signal, where a is a horizontal synchronization section, b is a color burst signal, and c is a luminance signal.

또, 도 2b는 메인 엠퍼시스 회로(26)를 통하여 화면 경계 부위가 강조된후 기록되는 신호이고, 도 2c는 재생시에 재생계 디앰퍼시스 회로를 통하여 출력되는 신호를 나타 내고 있다.FIG. 2B is a signal recorded after the screen boundary portion is highlighted through the main emulation circuit 26, and FIG. 2C shows a signal output through the reproduction system de-emphasis circuit at the time of reproduction.

그러나, 이러한 종래 기술에서는 메인 엠퍼시스 회로(26)에서 휘도 신호의 직류레벨 값이 변하는 부분을 강조하여 기록할 때 이것을 너무 크게 강조 하거나 또는 약하게 하면 재생시의 디엠퍼시스 회로에 의하여 엠퍼시스 동작후 비디오 신호에 영향을 주게 되어 문제가 되는 것이었다.However, in such a prior art, if the main emulation circuit 26 emphasizes the portion where the DC level value of the luminance signal changes, and emphasizes this too much or weakens it, the video signal after the emphasizing operation is performed by the de-emphasis circuit during playback. It was a problem to affect.

일례로 상기와 같이 비정상적으로 엠퍼시스된 비디오 신호는 재생계 디엠퍼시스회로에서 출력되는 파형이 도 3과 같이 이뤄지기 때문에 화면 경계 부위 d에서 그 특성에 영향을 미치기 때문에 고품위 재생 화면 품질을 얻는데 바람직한 것이 못되었다.As an example, the abnormally emphasized video signal as described above is preferable for obtaining high quality reproduction picture quality because the waveform output from the reproduction system de-emphasis circuit is affected as shown in FIG. It's bad.

본 발명의 목적은 상기와 같은 문제점을 개선할 수 있도록 브이시알 시스템의 기록 휘도계의 메인 엠퍼시스 회로에는 엠퍼시스 강조 부분이 비정상적으로 출력될 때 이를 자동 보정하여 줄수 있도록 함으로서 이러한 시스템에서의 기록시 양호한 기록 신호를 보장하며 재생시에는 결과적으로 양호한 화면 품질을 획득할수 있도록 한 것이다.SUMMARY OF THE INVENTION An object of the present invention is to provide an automatic correction for an emphasizing portion that is abnormally output to the main emphasis circuit of a recording luminance meter of a VSI system to improve the above problems. It is to ensure a good recording signal and to obtain good picture quality as a result during reproduction.

본 발명은 상기에의 목적을 구현할 수 있도록 브이시알 시스템의 기록 휘도계 메인 엠퍼시스 회로에는 화면 경계 구역 특성을 결정하는 캐페시터를 가변 케페시터로 형성하고, 이 가변 캐페시터는 메인 엠퍼시스 회로의 출력 상태에 따라 자동 가변 될 수 있도로 유지하는 엠퍼시스 자동 보정부를 구비시킨 구성의 브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로에 특징이 있는 것이다.In order to realize the above object, the present invention provides a recording luminance meter main emulation circuit of a VSI system in which a capacitor for determining screen boundary area characteristics is formed as a variable capacitor, and the variable capacitor is an output state of the main emulation circuit. It is characterized by the recording luminance meter emphasis automatic correction circuit of VSI system equipped with an emphasis automatic correction unit that can be maintained according to the automatic variable.

이하에서 이를 첨부된 도면과 함께 좀 더 상세히 설명하므로써 본 발명의 보다 구체적인 특징들이 이해될 수 있을 것이다.Hereinafter, more specific features of the present invention will be understood by describing the same in detail with the accompanying drawings.

도 1은 종래 브이시알 시스템에서 녹화 휘도계 시스템 회로의 블록도1 is a block diagram of a recording luminance meter system circuit in a conventional VSI system.

도 2a는 도 1에서 녹화되는 비디오 신호의 휘도 신호를 나타낸 참고도2A is a reference diagram illustrating a luminance signal of a video signal recorded in FIG. 1;

도 2b는 도 1에서 녹화시 엔엘(N.L) 엠퍼시스 출력을 메인 엠퍼시스부에서 처리하여 출력되는 상태를 나타낸 파형도FIG. 2B is a waveform diagram illustrating a state in which an N.L emphasis output is processed by the main emulation unit and outputted when recording in FIG.

도 2c는 도 1과 관련하여 재생시 디엠퍼시스 처리한후에 출력되는 신호 파형도FIG. 2C is a signal waveform diagram output after de-emphasis processing during playback in connection with FIG.

도 3은 종래 시스템에서 비정상적으로 화면이 출력되는 상태를 나타낸 참고도3 is a reference diagram showing a state in which the screen is abnormally output in the conventional system

도 4는 본 발명의 엠퍼시스 자동 보정회로가 구비된 시스템 회로 블록도4 is a system circuit block diagram provided with an emphasis automatic correction circuit of the present invention;

도 5는 도 4의 엠퍼시스 자동 보정회로를 좀더 구체적으로 나타낸 실시예도FIG. 5 illustrates an embodiment of the emphasis automatic correction circuit of FIG. 4 in more detail. FIG.

도 6은 본 발명에서 엠퍼시스 자동 및 수동 보정 수순을 나타낸 참고도6 is a reference diagram showing the emphasis automatic and manual correction procedure in the present invention

* 도면의 주요부분에 대한 부호 설명* Explanation of symbols on the main parts of the drawings

1. 엠퍼시스 자동 보정회로1. Emphasis automatic correction circuit

11. 엠퍼시스 자동 보정부 12. 가변 캐페시터11. Emphasis automatic correction unit 12. Variable capacitor

13. 바이패스 콘덴서 14. 정류 다이오드13. Bypass capacitor 14. Rectifier diode

15. 기준레벨 출력부 16. 레벨 검출부15. Reference level output section 16. Level detection section

100. 엠퍼시스 보정처리 프로그램100. Emphasis Correction Program

즉, 도 4는 본 발명에 의한 브이시알 시스템의 엠퍼시스 자동 보정회로(1)가 구비 되어져 있는 시스템 회로 블록도를 나타 내었다.That is, Fig. 4 shows a system circuit block diagram in which the emphasis automatic correction circuit 1 of the VSI system according to the present invention is provided.

여기서는 통상의 메인 엠퍼시스 회로(26)에 연결 되어져서 화면 경계 구역 특성을 결정하는 가변 케페시터(12)와, 이 가변 캐페시터(12)의 제단에 연결 되어져 있으면서 메인 엠퍼시스 회로(26)의 출력 상태에 따라 가변 캐페시터 값이 자동 가변 될 수 있도로 유지하는 엠퍼시스 자동 보정부(11)로 이뤄져 있다.Here, the variable capacitor 12, which is connected to the normal main emulation circuit 26 to determine the screen boundary area characteristics, and the output of the main emulation circuit 26 while being connected to the end of the variable capacitor 12. It is composed of an emphasis automatic correction unit 11 which maintains the variable capacitor value to be automatically variable according to the state.

또, 상기 엠퍼시스 자동 보정부(11)는 도 5와 같이 메인 엠퍼시스(26)의 출력 A 단에 연결 되어져서 신호를 바이패스하는 바이패스 콘덴서(13)와, 이 콘덴서(13)의 후단에 이어져서 신호를 정류하는 다이오드(14)와, 이 다이오드(14) 후단에 연결 되어져서 다이오드(14)에서 출력된 직류 레벨을 기본값으로 계속 유지하는 기준레벨 출력부(15)와, 이 기준레벨 출력부(15)에서 출력되는 신호가 소정치 이하로 떨어 지거나 증가 될 때는 이를 검출하여 바이패스 캐폐시터(12) 값을 가변 시키는 레벨 검출부(16)등으로 이뤄져 있다.In addition, the emphasis automatic correction unit 11 is connected to the output A stage of the main emphas 26 as shown in Fig. 5, and bypass capacitor 13 for bypassing the signal, and the rear end of the capacitor 13 And a reference level output section 15 connected to the rear end of the diode 14 to keep the DC level output from the diode 14 at a default value, and the reference level. When the signal output from the output unit 15 falls or increases below a predetermined value, it is composed of a level detector 16 or the like that detects this and varies the value of the bypass capacitor 12.

이러한 구성의 본 발명은 녹화를 위한 입력 비디오 신호(VI)는 비디오 에이지시(AGC) 회로(21)로 가해져서 입력 비디오 신호의 크기를 변동없이 유지하고 이는 다시 저역필터(22)로 가해진다.In the present invention of this configuration, the input video signal VI for recording is applied to the video age (AGC) circuit 21 to maintain the size of the input video signal unchanged, which is applied to the low pass filter 22 again.

이 저역필터(22)에서는 입력 비디오 신호(VI)가 수 MHz에서 4 MHz의 대역을 갖는 휘도 신호와 3.8 MHz(NTSC), 4.43 MHz(PAL)의 칼라신호가 있어 이중에서 4 MHz이상의 신호를 없애줘서 순수한 휘도 신호만 통과 하도록 작용하고, 상기 저역필터(22)를 거친 신호는 1 헨리 지연기(YNR:23)에서 휘도 신호의 잡음 제거를 하고 휘도 신호중 결손된 부분을 보상한후 디테일 인헨서(Detail Inhancer) 회로(23)에서 머리카락과 같은 촘촘한 비디오 휘도 신호의 특성을 보상하여준후 다시 이것은 엔엘 엠퍼시스(N.L:Non Linear Emphasis) 회로(25)로 가해진다.In this low pass filter 22, the input video signal VI has a luminance signal having a band of several MHz to 4 MHz, and color signals of 3.8 MHz (NTSC) and 4.43 MHz (PAL). The signal passing through the low pass filter 22 removes noise of the luminance signal by one Henry delay unit (YNR: 23), compensates for the missing portion of the luminance signal, and then removes the detail enhancer. The Detail Inhancer (23) circuit 23 compensates for the characteristics of the dense video luminance signal such as hair and then is applied to the NL (Non Linear Emphasis) circuit 25 again.

또, 이 엔엘 엠퍼시스 회로(25)에서는 헤드 특성을 보상하며, 이렇게 헤드 특성이 보상된 신호는 메인 엠퍼시스 회로(26)에서 화면 경계부위 특성이 보상된후 에프엠 변조(27)를 통하여 기록계에 맞는 주파수 신호로 변조하고, 이는 다시 녹화 이퀄라이져(28)를 통하여 고역과 저역이 전체적으로 보상되고 프리엠프(PA)와 비디오 헤드(HD)를 통하여 테이프에 기록하게 되는 것이다.In addition, the N Emphasis circuit 25 compensates for the head characteristic, and the signal whose head characteristic is compensated for is transmitted to the recorder through the FM modulation 27 after the screen boundary characteristic is compensated for in the main emulation circuit 26. The signal is modulated with the correct frequency signal, which is then completely compensated for by the recording equalizer 28 in the high and low frequencies and recorded on the tape through the preamp PA and the video head HD.

이때, 상기 메인 엠퍼시스 회로(26)로 부터 출력되는 휘도 신호의 화면 경계 영역을 강조하는 것이 너무 강하거나 또는 약하게 강조되는 경우에는 출력 A에서 엠퍼시스 자동 보정회로(1)를 통하여 기준치 로 보상되어 처리 되는 것이다.At this time, if the emphasis of the screen boundary region of the luminance signal output from the main emulation circuit 26 is too strong or too weak, the output A is compensated to the reference value through the emphasis automatic correction circuit 1. Will be processed.

상기 엠퍼시스 자동 보정회로(1)는 메인 엠퍼시스 회로(26)에서 출력되는 출력 A를 도 5와 같이 엠퍼시스 보정부(11)의 바이패스 콘덴서(13)로 인가하고 이것을 다이오드(14)로 정류하여 직류 레벨로 만든 다음 기준레벨 출력부(15)를 통하여 레벨 검출부(16)에 제공한다.The emphasis automatic correction circuit 1 applies the output A output from the main emphasis circuit 26 to the bypass capacitor 13 of the emphasis correction unit 11 as shown in FIG. It rectifies and makes a DC level, and provides it to the level detection part 16 through the reference level output part 15. FIG.

이때 레벨 검출부(16)는 기준레벨 출력부(15)로 부터 출력되는 엠퍼시스 레벨이 기준치 이상 또는 이하 일때는 가변 캐페시터(12) 값을 증/감하여 적정한 레벨로 엠퍼시스가 강조 되도록 동작하게 되는 것이다.At this time, the level detector 16 is operated to increase or decrease the value of the variable capacitor 12 when the emphasis level output from the reference level output unit 15 is above or below the reference value so that the emphasis is emphasized at an appropriate level. .

또, 상기에서 대략 강조되는 부분의 전압 레벨은 페데스탈 레벨에서 100% 화이트 까지의 190 % 정도까지 강조될 수 있다.In addition, the voltage level of the portion highlighted in the above may be emphasized up to about 190% from the pedestal level to 100% white.

한편, 상기와 같은 엠퍼시스 자동 보정회로(1)는 이것을 오에스디 화면을 통하여 자동 모드 및 수동 모드로 이용할 수가 있다.On the other hand, the above-mentioned emphasis automatic correction circuit 1 can use this in the automatic mode and the manual mode through the OS screen.

이때는 도 5와 같이 시스템 마이크로 컴퓨터가 엠퍼시스 보정처리 프로그램(100)과 함께 수행하는 것으로서, 사용자가 통상의 화면 대화형 오에스디 화면을 출력하면 이 오에스디 화면에서 화면의 경계부위 특성 조정 모드를 선택하였는가를 체크하고 이 모드를 선택하였으면 시스템은 자동 모드인가를 체크한다(스텝 101 내지 103).In this case, as shown in FIG. 5, when the system microcomputer performs the emphasis correction processing program 100, and the user outputs a normal screen interactive OSD screen, the OSD screen selects a boundary feature adjustment mode of the screen. If it is selected and the mode is selected, the system checks whether it is in automatic mode (steps 101 to 103).

상기에서 자동 모드이면 상기와 같은 자동 보정회로(1)를 통하여 보정하고 수동 모드일때는 리모콘 송신기의 업/다은 키를 누르게 되면 레벨 검출부(16)에서 가변 캐페시터(12) 값을 증/감 시키게 되는 것이다.In the automatic mode, the automatic correction circuit 1 corrects the above, and in the manual mode, when the up / down key of the remote control transmitter is pressed, the level detection unit 16 increases / decreases the variable capacitor 12 value. will be.

따라서, 이러한 엠퍼시스 자동 보정회로(1)를 자동 및 수동으로 이용할수 있도록 설계가 가능함도 알 수 있다.Therefore, it can also be seen that the design can be used to automatically and manually use the emphasis automatic correction circuit (1).

이러한 본 발명은 브이시알 시스템의 녹화 휘도계에서 메인 엠퍼시스 회로의 화면 경계 부분 엠퍼시스 동작이 너무 강조되거나 너무 약하게 강조되는 경우에는 이것을 검출하여 자동 보정하여 줌으로서 이러한 기록계 회로 동작의 신뢰성을 양호히 확보할수 있는 것이다.The present invention detects and automatically corrects the screen boundary emphasizing operation of the main emphasis circuit in the recording luminance meter of the VSI system when it is emphasized too much or too weakly, thereby ensuring the reliability of the recorder circuit operation well. You can do it.

Claims (3)

메인 엠퍼시스 회로(26), 화면 경계구역 특성 조정용 캐페시터(C) 등을 포함한 브이시알 시스템의 기록 휘도계 회로에 있어서, 상기 메인 엠퍼시스 회로(26)에는 메인 엠퍼시스 회로(26)의 엠퍼시스된 출력을 검출하여 적정치 상태로 보정하는 엠퍼시스 자동 보정회로(1)가 구비 되어져 있는 것을 특징으로 하는 브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로In the recording luminance meter circuit of a VSI system including a main emulation circuit 26, a screen boundary area characteristic adjusting capacitor C, and the like, the main emulation circuit 26 includes an emphasis of the main emulation circuit 26. Emphasis automatic correction circuit for recording luminance meter of VSI system, characterized in that an emphasis automatic correction circuit (1) is provided for detecting a corrected output and correcting it to an appropriate state. 제 1항에 있어서, 상기 엠퍼시스 자동 보정회로(1)는 상기 메인 엠퍼시스 회로(26)에 연결 되어져서 화면 경계 구역 특성을 결정하는 가변 케페시터(12)와, 이 가변 캐페시터(12)의 제단에 연결 되어져 있으면서 메인 엠퍼시스 회로(26)의 출력 상태에 따라 가변 캐페시터 값이 자동 가변 될 수 있도로 유지하는 엠퍼시스 자동 보정부(11)로 이뤄져 있는 것을 특징으로 하는 브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로The variable capacitance 12 according to claim 1, wherein the automatic automatic correction circuit 1 is connected to the main emulation circuit 26 to determine screen boundary area characteristics. Recording luminance of VSI system, which is connected to the altar and is composed of an emphasis automatic correction unit 11 which maintains the variable capacitor value to be automatically variable according to the output state of the main emphasis circuit 26. System Emphasis Automatic Correction Circuit 제 2항에 있어서, 상기 엠퍼시스 자동 보정부(11)는 메인 엠퍼시스(26)의 출력 단에 연결 되어 신호를 바이패스하는 바이패스 콘덴서(13)와, 이 콘덴서(13)의 후단에서 신호를 정류하는 다이오드(14)와, 이 다이오드(14) 후단에서 출력된 직류 레벨을 기본값으로 계속 유지하는 기준레벨 출력부(15)와, 이 기준레벨 출력부(15)에서 출력되는 신호가 소정치 이하로 떨어 지거나 증가 될 때는 이를 검출하여 바이패스 캐폐시터(12) 값을 가변 시키는 레벨 검출부(16)등으로 이뤄져 있는 것을 특징으로 하는 브이시알 시스템의 녹화 휘도계 엠퍼시스 자동 보정회로3. The bypass auto correction unit (11) according to claim 2, wherein the automatic correction unit (11) is connected to the output terminal of the main emphasis (26) and bypasses the signal, and a signal at the rear end of the capacitor (13). Diode 14 for rectifying the reference signal, a reference level output section 15 for continuously maintaining the DC level output from the rear end of the diode 14 as a default value, and a signal output from the reference level output section 15 is a predetermined value. Recording luminance meter emphasis automatic correction circuit of VSI system, characterized in that it consists of a level detector (16), etc., which detects when falling or increases below and varies the value of the bypass capacitor (12).
KR1019960076212A 1996-12-30 1996-12-30 Automatic recording circuit of recording luminance meter emphasis of VSI system KR19980056942A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960076212A KR19980056942A (en) 1996-12-30 1996-12-30 Automatic recording circuit of recording luminance meter emphasis of VSI system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960076212A KR19980056942A (en) 1996-12-30 1996-12-30 Automatic recording circuit of recording luminance meter emphasis of VSI system

Publications (1)

Publication Number Publication Date
KR19980056942A true KR19980056942A (en) 1998-09-25

Family

ID=66395777

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960076212A KR19980056942A (en) 1996-12-30 1996-12-30 Automatic recording circuit of recording luminance meter emphasis of VSI system

Country Status (1)

Country Link
KR (1) KR19980056942A (en)

Similar Documents

Publication Publication Date Title
CA2047398C (en) Luminance signal noise suppressor
US5121266A (en) Magnetic recording/reproducing apparatus
JPH1198422A (en) Video signal discrimination circuit
US6018608A (en) Method of generating information used for the copy protecting signal and apparatus using the same
KR19980056942A (en) Automatic recording circuit of recording luminance meter emphasis of VSI system
KR0136232B1 (en) Luminance signal color signal separator circuit
US5349444A (en) Video signal output circuit with adaptive equalizer
EP0059379B1 (en) Noise detecting circuit and television receiver employing the same
KR100230258B1 (en) Video signal copy apparatus to improve delay time of filter and white/black trigger
EP0314270A2 (en) Apparatus for suppressing noises in a video signal
US5325184A (en) Method of and apparatus for regulating color in a received video signal
US4682213A (en) Magnitude independent hanging dot detector
JP4268614B2 (en) Automatic gain control circuit
US6393194B1 (en) Magnetic recording and reproducing video signal in magnetic tape at video quality selectable from prescribed different qualities
US5097345A (en) Magnetic video recording apparatus
US5815033A (en) Integrated circuit, variable filter adjusting method therefor, and electronic equipment using the same
JP3120543B2 (en) Luminance signal demodulator
JPS6224783A (en) Circuit device with improved clearness of reproduced image in video recorder
KR950008743B1 (en) Rf signal level regulating device
JPH0630436A (en) Circuit and method for playback of color signal of video cassette recorder
JPH0225192A (en) Magnetic recording and reproducing device of secam system
JPH05268501A (en) Satellite broadcast receiving system
JPS6154316B2 (en)
KR19980051884A (en) VCR record gain control circuit
JPH0846825A (en) Digital clamp circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application