KR102578078B1 - 3d 낸드 적용을 위한 낮은 유전율의 산화물 및 낮은 저항의 op 스택 - Google Patents
3d 낸드 적용을 위한 낮은 유전율의 산화물 및 낮은 저항의 op 스택 Download PDFInfo
- Publication number
- KR102578078B1 KR102578078B1 KR1020197025419A KR20197025419A KR102578078B1 KR 102578078 B1 KR102578078 B1 KR 102578078B1 KR 1020197025419 A KR1020197025419 A KR 1020197025419A KR 20197025419 A KR20197025419 A KR 20197025419A KR 102578078 B1 KR102578078 B1 KR 102578078B1
- Authority
- KR
- South Korea
- Prior art keywords
- silicon oxide
- oxide layer
- memory device
- polysilicon
- manufacturing
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/24—Deposition of silicon only
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/40—Oxides
- C23C16/401—Oxides containing silicon
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/50—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
- C23C16/505—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/04—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings of inorganic non-metallic material
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/40—Coatings including alternating layers following a pattern, a periodic or defined repetition
- C23C28/42—Coatings including alternating layers following a pattern, a periodic or defined repetition characterized by the composition of the alternating layers
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C28/00—Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
- C23C28/40—Coatings including alternating layers following a pattern, a periodic or defined repetition
- C23C28/44—Coatings including alternating layers following a pattern, a periodic or defined repetition characterized by a measurable physical property of the alternating layer or system, e.g. thickness, density, hardness
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
- H01L21/02208—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
- H01L21/02214—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/02274—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02321—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
- H01L21/02329—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02337—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
- H01L21/0234—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02441—Group 14 semiconducting materials
- H01L21/0245—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02488—Insulating materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02505—Layer structure consisting of more than two layers
- H01L21/02507—Alternating layers, e.g. superlattice
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/41—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02592—Microstructure amorphous
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Plasma & Fusion (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Formation Of Insulating Films (AREA)
- Crystallography & Structural Chemistry (AREA)
Abstract
본 명세서에서 설명되는 실시예들은 일반적으로 낸드 디바이스들과 같은 메모리 디바이스들을 위한 3D 메모리 셀의 산화물/폴리실리콘(OP) 스택을 제조하는 방법들에 관한 것이다. 이 방법들은 일반적으로, 산화물의 유전율을 낮추고 폴리실리콘의 저항률을 감소시키도록 PECVD 프로세스들 동안 전구체들을 이용한 산화물 및/또는 폴리실리콘 재료들의 처리를 포함한다. 일 실시예에서, 산화물 재료는 옥타메틸사이클로테트라실록산(OMCTS) 전구체로 처리된다. 다른 실시예에서는, 저메인GdeH4)이 PECVD 프로세스에 도입되어, 도펀트를 갖는 SixGe(1-x) 막들을 형성한다. 또 다른 실시예에서, OP 스택의 층들 사이의 계면을 질화하기 위해 플라즈마 처리 프로세스가 사용된다. 전구체들 및 플라즈마 처리는 낮은 유전율의 산화물 및 낮은 저항률의 폴리실리콘을 갖는 OP 스택들을 생성하기 위해 단독으로 또는 임의의 조합으로 사용될 수 있다.
Description
[0001] 본 개시내용의 실시예들은 일반적으로 메모리 제조 프로세스들에 관한 것으로, 보다 구체적으로는 낮은 유전율 및 감소된 저항률을 갖는 3D 메모리 셀들을 제조하는 방법들에 관한 것이다.
[0002] 증가하는 요구들은 보다 적은 비용으로 보다 작은 기하학적 구조들을 갖는 고용량 고성능 컴퓨터 메모리 디바이스들에 대한 필요성을 계속해서 몰아가고 있다. 이를 위해, 메모리 셀들의 컴포넌트들은 서로의 위에 적층되어 수직 게이트 3차원(3D: three-dimensional) 메모리 셀들과 같은 3D 메모리 셀들을 생성한다. 이러한 한 가지 기술은, 일반적으로 메모리 카드들, USB 플래시 드라이브들, 솔리드 스테이트 드라이브들, 및 데이터 저장 및 전송을 위한 다른 유사한 디바이스들에서 발견되는 낸드(NAND) 플래시 메모리이다. 낸드 플래시 메모리에서, 트랜지스터들로 만들어진 메모리 셀들은 직렬로 연결되고 수직 층들로 적층되어, 조밀하게 패킹된 고용량 메모리 디바이스들을 생성한다. 플래시 드라이브들은 움직이는 부품들을 포함하지 않기 때문에, 플래시 드라이브들은 일반적으로 보통의 하드 드라이브들보다 더 적은 전력을 사용하고 내구성이 더 뛰어나다. 이에 따라, 플래시 드라이브들의 용량을 늘리는 동시에 이들의 크기와 비용을 줄이는 데 큰 관심이 있다.
[0003] 플래시 기술이 발전함에 따라, 어떻게 소규모로 고용량 디바이스들을 생성할지에 있어 한계들이 계속 존재해왔다. 예를 들어, 미시적인 규모로 조합되는 서로 다른 재료들은 서로 다른 물리적 특성들을 갖는데, 이는 플래시 메모리 디바이스에서의 불균일성들로 이어진다. 많은 수직 3D 메모리 셀들은 이들의 통합 특성들로 인해 산화물/폴리실리콘(OP: oxide/polysilicon) 스택들 및/또는 산화물/질화물(ON: oxide/nitride) 스택들을 포함한다. 그러나 문제가 있게, 산화물 재료는 일반적으로 높은 유전율 및 저항성-용량성(RC: resistive-capacitive) 지연을 갖고, 폴리실리콘 재료는 높은 저항률을 갖는다.
[0004] 따라서 낮은 유전율 및 감소된 저항률을 갖는 3D 메모리 셀들과 같은 메모리 구조들을 제조하는 개선된 방법들에 대한 필요성이 있다.
[0005] 본 명세서에서 설명되는 실시예들은 일반적으로 낸드(NAND) 디바이스들과 같은 메모리 디바이스들을 위한 3D 메모리 셀의 산화물/폴리실리콘(OP) 스택을 제조하는 방법들에 관한 것이다. 이 방법들은 일반적으로, 산화물의 유전율을 낮추고 폴리실리콘의 저항률을 감소시키도록 PECVD 프로세스들 동안 전구체들에 의한 산화물 및/또는 폴리실리콘 재료들의 처리를 포함한다. 일 실시예에서, 산화물 재료는 옥타메틸사이클로테트라실록산(OMCTS: octamethylcyclotetrasiloxane) 전구체로 처리된다. 다른 실시예에서는, 저메인(GeH4)이 PECVD 프로세스에 도입되어, 도핑된 SixGe(1-x) 막들을 형성한다. 또 다른 실시예에서, OP 스택의 층들 사이의 계면을 질화(nitridate)하기 위해 플라즈마 처리 프로세스가 사용된다. 전구체들 및 플라즈마 처리는 낮은 유전율의 산화물 및 낮은 저항률의 폴리실리콘을 갖는 OP 스택들을 생성하기 위해 단독으로 또는 임의의 조합으로 사용될 수 있다.
[0006] 일 실시예에서, 메모리 셀 제조 방법이 설명된다. 이 방법은 PECVD 챔버에 기판을 포지셔닝하는 단계, 기판 위에 실리콘 산화물 층을 증착하기 위해 PECVD 챔버에 옥타메틸사이클로테트라실록산 전구체를 도입하는 단계, 및 실리콘 산화물 층 위에 폴리실리콘 층을 증착하는 단계를 포함한다.
[0007] 다른 실시예에서, 메모리 셀 제조 방법이 설명된다. 이 방법은 PECVD 챔버에 기판을 포지셔닝하는 단계, 기판 위에 실리콘 산화물 층을 증착하는 단계, 및 실리콘 산화물 층 위에 SixGe(1-x) 막을 형성하기 위해 PECVD 챔버에 실리콘 전구체 및 저메인을 도입하는 단계를 포함한다.
[0008] 또 다른 실시예에서, 메모리 디바이스가 설명된다. 메모리 디바이스는 기판, 기판 위에 배치된 실리콘 산화물 층 ― 실리콘 산화물 층은 약 2.5 내지 약 3.2의 유전율을 가짐 ―, 및 실리콘 산화물 층 위에 배치된 폴리실리콘 층을 포함한다.
[0009] 본 개시내용의 상기 열거된 특징들이 상세히 이해될 수 있는 방식으로, 앞서 간략히 요약된 본 개시내용의 보다 구체적인 설명이 실시예들을 참조로 하여 이루어질 수 있는데, 이러한 실시예들의 일부는 첨부된 도면들에 예시되어 있다. 그러나 첨부된 도면들은 본 개시내용의 단지 전형적인 실시예들을 예시하는 것이므로 범위의 제한으로 간주되지 않아야 한다는 것이 주목되어야 하는데, 이는 본 개시내용이 다른 균등하게 유효한 실시예들을 허용할 수 있기 때문이다.
[0010] 도 1은 본 개시내용의 실시예들에 따른 메모리 디바이스의 단면도이다.
[0011] 도 2는 본 개시내용의 실시예들에 따른 방법을 요약한 흐름도이다.
[0012] 도 3은 본 개시내용의 실시예들에 따른 방법을 요약한 흐름도이다.
[0013] 이해를 용이하게 하기 위해, 도면들에 대해 공통인 동일한 엘리먼트들을 가리키는 데, 가능하면 어디든 동일한 참조 부호들이 사용되었다. 추가로, 일 실시예의 엘리먼트들은 본 명세서에서 설명되는 다른 실시예들에서의 이용에 유리하게 적응될 수 있다.
[0010] 도 1은 본 개시내용의 실시예들에 따른 메모리 디바이스의 단면도이다.
[0011] 도 2는 본 개시내용의 실시예들에 따른 방법을 요약한 흐름도이다.
[0012] 도 3은 본 개시내용의 실시예들에 따른 방법을 요약한 흐름도이다.
[0013] 이해를 용이하게 하기 위해, 도면들에 대해 공통인 동일한 엘리먼트들을 가리키는 데, 가능하면 어디든 동일한 참조 부호들이 사용되었다. 추가로, 일 실시예의 엘리먼트들은 본 명세서에서 설명되는 다른 실시예들에서의 이용에 유리하게 적응될 수 있다.
[0014] 본 명세서에서 설명되는 실시예들은 일반적으로 낸드(NAND) 디바이스들과 같은 메모리 디바이스들을 위한 3D 메모리 셀의 산화물/폴리실리콘(OP) 스택을 제조하는 방법들에 관한 것이다. 이 방법들은 일반적으로, 산화물의 유전율을 낮추고 폴리실리콘의 저항률을 감소시키도록 PECVD 프로세스들 동안 전구체들을 이용한 산화물 및/또는 폴리실리콘 재료들의 처리를 포함한다. 일 실시예에서, 산화물 재료는 옥타메틸사이클로테트라실록산(OMCTS) 전구체로 처리된다. 다른 실시예에서는, 저메인(GeH4)이 PECVD 프로세스에 도입되어, 도핑된 SixGe(1-x) 막들을 형성한다. 또 다른 실시예에서, OP 스택의 층들 사이의 계면을 질화하기 위해 플라즈마 처리 프로세스가 사용된다. 전구체들 및 플라즈마 처리는 낮은 유전율의 산화물 및 낮은 저항률의 폴리실리콘을 갖는 OP 스택들을 생성하기 위해 단독으로 또는 임의의 조합으로 사용될 수 있다. 본 개시내용은 일례로 OP 스택 메모리 디바이스를 고려하지만; 다른 메모리 스택들도 또한 본 명세서에서 설명되는 방법들로부터 이익을 얻는다.
[0015] 도 1은 본 개시내용의 실시예들에 따른 메모리 디바이스(100)이다. 메모리 디바이스(100)는 복수의 제1 재료 층들(104) 그리고 그 위에 복수의 제2 재료 층들(106)을 갖는 기판(102)을 포함한다. 복수의 제1 재료 층들(104) 및 복수의 제2 재료 층들(106)은 메모리 스택(108)을 구성한다. OP 스택 메모리 디바이스의 실시예에서, 제1 재료 층들(104) 각각은 일반적으로 실리콘 산화물 층(O 층)이고, 제2 재료 층들(106) 각각은 일반적으로 비정질 실리콘 층인데, 이는 어닐링 프로세스 후에 폴리실리콘 층(P 층)이 된다. 도 1은 제1 재료 층(104) 위에 증착된 제2 재료 층(106)을 도시하지만, 증착 순서는 제1 재료 층(104)(O 층)이 제2 재료 층(106)(P 층) 위에 증착되도록 반전될 수 있다.
[0016] 도시된 바와 같이, 메모리 디바이스(100)는 3개의 제1 재료 층들(104) 및 3개의 제2 재료 층들(106)을 포함하지만, 제1 재료 층들(104) 및 제2 재료 층들(106)의 수는 일반적으로, 제조되는 메모리 디바이스에 따라 임의의 적절한 수의 층들이다. 예를 들어, 메모리 디바이스들은 흔히 8x, 16x, 24x 그리고 훨씬 더 높은 스택 수들을 포함한다.
[0017] 메모리 디바이스(100)가 낸드 플래시 메모리 셀인 실시예에서, 메모리 디바이스(100)는 기판(102)의 제1 표면의 대향 단부들 상에 배치된 소스 및 드레인을 더 포함한다. 플래시 메모리로서의 사용을 위해, 다수의 낸드 플래시 셀들이 일반적으로, 소스 또는 드레인을 공유하는 인접 셀들과 직렬로 연결되고, 각각의 셀은 비트 라인 및 워드 라인에 연결된다. 동작시, 각각의 셀은 "0" 또는 "1"과 같은 데이터를 그 안에 저장할 수 있다.
[0018] 다음의 메모리 디바이스(100)와 같은 메모리 디바이스들을 제조하는 방법들은 일반적으로, 비교적 낮은 온도들에서 실리콘 막들을 형성하는 데 사용될 수 있는 플라즈마 강화 화학 기상 증착(PECVD: plasma-enhanced chemical vapor deposition) 프로세스의 일부이다. 이 방법들은 California, Santa Clara 소재의 Applied Materials, Inc.로부터 입수 가능한 PECVD 챔버들과 같은 임의의 적합한 PECVD 챔버에서 수행될 수 있다.
[0019] 도 2는 메모리 디바이스(100)와 같은 메모리 디바이스를 제조하는 방법(200)을 요약한 흐름도를 도시한다. 이 방법(200)은 동작(210)에서 PECVD 챔버에 기판(102)을 포지셔닝함으로써 시작된다. 동작(220)에서, PECVD 챔버에 OMCTS 전구체를 도입함으로써 제1 재료 층(104) 또는 실리콘 산화물 층이 기판(102) 위에 증착된다. OMCTS 전구체의 화학 구조는 아래에 구조 1로서 도시된다. 일 실시예에서, 제1 재료 층(104)은 기판(102) 상에 증착되어 그와 접촉한다.
(구조 1)
[0020] 구조 1에 도시된 바와 같이, OMCTS 분자는 메틸(CH3)기들 외에도 실리콘 산화물(Si―O) 고리형 결합을 갖는 화학 구조이다. 종래에는, 증착된 실리콘 산화물 층들이 약 3.9의 유전율을 갖는다. 본 개시내용의 실시예들에 따르면, 앞서 설명한 OMCTS 전구체의 도입으로부터의 탄소(C)는 일반적으로 실리콘 산화물 층의 유전율을 약 3.9의 그 현재 값에서 약 2.5 내지 약 3.2로, 예를 들어 약 2.8 내지 약 3.0으로 감소시킨다. 추가로, 증착된 실리콘 산화물 층은 Si―O 고리형 구조를 통해 산화물 품질을 증가시켰다.
[0021] PECVD 프로세스의 처리 조건들의 조정은 OMCTS 전구체의 C―H 결합들을 끊어뜨릴 것이다. 예를 들어, PECVD 챔버에 OMCTS 전구체를 도입하는 중에 플라즈마 밀도를 약 25.56메가헤르츠(㎒)에서 약 27㎒로 증가시키는 것은 전구체의 C―H 결합들을 끊는다. 추가로 또는 대안으로, 이 방법(200)은 OMCTS 전구체의 C―H 결합들을 끊기 위해 약 300㎑ 내지 약 400㎑, 예컨대 약 350㎑의 무선 주파수(RF(radiofrequency) 주파수)로 실리콘 산화물 층에 충격을 가하는 단계를 더 포함한다.
[0022] 동작(230)에서, 제2 재료 층(106) 또는 폴리실리콘 층이 제1 재료 층(104) 또는 실리콘 산화물 층 위에 증착된다. 제2 재료 층(106)은 임의의 적절한 증착 수단에 의해 증착될 수 있다. 일반적으로, 포스핀(PH3) 및 다이보레인(B2H6)을 포함하는(그러나 이에 한정된 것은 아님) 도펀트 전구체들뿐만 아니라, 실란(SiH4), 아르곤(Ar) 및 헬륨(He)을 포함하는(그러나 이에 한정된 것은 아님) 전구체들의 도입에 의해 비정질 실리콘이 증착된다. 비정질 실리콘은 열적 어닐링과 같은 어닐링 프로세스 후에 폴리실리콘이 된다. 일 실시예에서, 제2 재료 층(106)은 제1 재료 층(104) 상에 증착되어 그와 접촉한다.
[0023] 동작들(220, 230)은 선택적으로 반복되어, 임의의 수의 제1 재료 층들(104) 및 임의의 수의 제2 재료 층들(106)을 갖는 OP 스택을 형성한다.
[0024] 도 3은 메모리 디바이스(100)를 제조하는 방법(300)을 요약한 흐름도를 도시한다. 이 방법(300)은 동작(310)에서 PECVD 챔버에 기판(102)을 포지셔닝함으로써 시작된다. 동작(320)에서, 제1 재료 층(104) 또는 실리콘 산화물 층이 기판(102) 위에 증착된다. 실리콘 산화물 층은 일반적으로 방법(200)의 동작(220)에서 설명된 프로세스와 같은 임의의 적절한 증착 프로세스에 의해 증착된다. 일 실시예에서, 제1 재료 층(104)은 기판(102) 상에 증착되어 그와 접촉한다.
[0025] 동작(330)에서, 제2 재료 층(106) 또는 폴리실리콘 층이 제1 재료 층(104) 위에 증착된다. 보다 구체적으로는, 실란(SiH4)을 포함하는(그러나 이에 한정된 것은 아님) 적어도 하나의 실리콘 전구체, 및 저메인(GeH4) 전구체를 도입하여 그 안에 도펀트를 갖는 SixGe(1-x) 막을 형성함으로써 폴리실리콘 층이 증착되는데, 이러한 폴리실리콘 층은 높은 이동성 및 낮은 저항률을 갖는다. 적절한 도펀트의 일례는 포스핀(PH3)이다. GeH4 전구체는 PECVD 프로세스 동안 임의의 적절한 시점에 도입될 수 있다. 일 실시예에서, GeH4는 PECVD 챔버에서 플라즈마가 생성되기 전에 도입된다.
[0026] 증착된 폴리실리콘은 동일한 또는 실질적으로 유사한 캐리어 농도로 높은 이동성 및 감소된 저항률을 갖는다. 통상적으로 증착된 (인(P) 도핑된) n형 폴리실리콘은 약 1 × 10-3ohm*㎝의 저항률을 가지며, 통상적으로 증착된 p형 폴리실리콘은 약 3 × 10-3ohm*㎝의 저항률을 갖는다. GeH4 전구체의 도입은 n형 폴리실리콘 막의 저항률을 약 0.5 × 10-3ohm*㎝로 감소시키고, p형 폴리실리콘 막의 저항률을 약 1.5 × 10-3ohm*㎝로 감소시킨다.
[0027] 동작들(320, 330)은 선택적으로 반복되어, 임의의 수의 제1 재료 층들(104) 및 임의의 수의 제2 재료 층들(106)을 갖는 OP 스택을 형성한다.
[0028] 추가로 또는 대안으로, 본 명세서에서 설명된 방법들은 제1 재료 층(104) 또는 실리콘 산화물 층과 제2 재료 층(106) 또는 폴리실리콘 층 사이의 계면에서의 플라즈마 처리를 포함할 수 있다. 보다 구체적으로, 각각의 실리콘 산화물 층들과 폴리실리콘 층들 사이의 계면은 OP 스택의 층들 사이에서 질화하고 이들 사이의 접착을 개선하기 위한 플라즈마 처리를 겪을 수 있다. 예를 들어, 암모니아(NH3)/질소 가스(N2) 플라즈마가 PECVD 챔버에서 생성되어 실리콘 산화물과 폴리실리콘 층들 사이의 계면을 질화하고 그러한 계면에서의 접착을 개선할 수 있다.
[0029] 방법(200) 및 방법(300)의 동작들은 임의의 조합으로 사용될 수 있다. 하나의 추가 실시예에서, OMCTS 전구체를 도입함으로써 제1 재료 층(104) 또는 실리콘 산화물 층이 기판(102) 위에 증착되고, SiH4를 포함하는(그러나 이에 한정된 것은 아님) 적어도 하나의 실리콘 전구체, 및 저메인(GeH4) 전구체를 도입하여 도펀트를 갖는 SixGe(1-x) 막을 형성함으로써 제2 재료 층(106)이 증착된다. 이러한 동작들은 반복되어 임의의 적절한 수의 층들을 갖는 메모리 디바이스를 형성한다.
[0030] 본 명세서에서 설명된 방법들은 두께가 감소된 낮은 유전율의 산화물 및 낮은 저항률의 폴리실리콘을 갖는 개선된 메모리 디바이스들을 제공하며, 이는 전체 메모리 디바이스 기하학적 구조들의 지속적인 축소를 유지하면서 전체 디바이스 확장성을 향상시켰다.
[0031] 전술한 내용은 본 개시내용의 실시예들에 관한 것이지만, 본 개시내용의 기본 범위를 벗어나지 않으면서 본 개시내용의 다른 실시예들 및 추가 실시예들이 안출될 수 있으며, 본 개시내용의 범위는 하기의 청구항들에 의해 결정된다.
Claims (15)
- 메모리 디바이스 스택을 제조하는 방법으로서,
PECVD 챔버에 기판을 포지셔닝하는 단계;
상기 기판 위에 실리콘 산화물 층을 증착하기 위해 상기 PECVD 챔버에 옥타메틸사이클로테트라실록산 전구체를 도입하는 단계;
300㎑ 내지 400㎑의 RF 주파수로 상기 실리콘 산화물 층에 충격을 가하는 단계; 및
상기 실리콘 산화물 층 위에 폴리실리콘 층을 증착하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제1 항에 있어서,
상기 실리콘 산화물 층 위에 폴리실리콘 층을 증착하는 단계는,
상기 폴리실리콘 층을 증착하기 위해 상기 PECVD 챔버에 실란 및 저메인(germane)을 도입하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제1 항에 있어서,
상기 기판 위에 상기 실리콘 산화물 층을 증착하기 위해 상기 PECVD 챔버에 옥타메틸사이클로테트라실록산 전구체를 도입하는 단계는 27메가헤르츠의 플라즈마 밀도에서 발생하는,
메모리 디바이스 스택을 제조하는 방법. - 삭제
- 제1 항에 있어서,
상기 실리콘 산화물 층과 상기 폴리실리콘 층 사이의 계면을 플라즈마 처리하는 단계를 더 포함하며,
상기 플라즈마 처리는 상기 PECVD 챔버에 NH3/N2를 도입하는 것을 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제1 항에 있어서,
상기 실리콘 산화물 층 위에 상기 폴리실리콘 층을 증착하는 단계는,
상기 실리콘 산화물 층 위에 비정질 실리콘 층을 증착하기 위해 실란, 아르곤 및 헬륨으로 이루어진 그룹으로부터 선택된 하나 이상의 전구체들, 및 포스핀 및 다이보레인으로 이루어진 그룹으로부터 선택된 하나 이상의 도펀트 전구체들을 상기 PECVD 챔버에 도입하는 단계; 및
상기 폴리실리콘 층을 형성하기 위해 상기 비정질 실리콘 층을 어닐링하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제1 항에 있어서,
상기 실리콘 산화물 층 위에 상기 폴리실리콘 층을 증착하는 단계는,
SixGe(1-x) 막을 형성하기 위해 실란 및 저메인으로 이루어진 그룹으로부터 선택된 적어도 하나의 실리콘 전구체를 상기 PECVD 챔버에 도입하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 메모리 디바이스 스택을 제조하는 방법으로서,
PECVD 챔버에 기판을 포지셔닝하는 단계;
상기 기판 위에 실리콘 산화물 층을 증착하는 단계;
300㎑ 내지 400㎑의 RF 주파수로 상기 실리콘 산화물 층에 충격을 가하는 단계; 및
상기 실리콘 산화물 층 위에 폴리실리콘 층을 증착하기 위해 실리콘 전구체 및 저메인(germane)을 상기 PECVD 챔버에 도입하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제8 항에 있어서,
상기 기판 위에 실리콘 산화물 층을 증착하는 단계는,
상기 실리콘 산화물 층을 증착하기 위해 상기 PECVD 챔버에 OMCTS 전구체를 도입하는 단계를 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 제8 항에 있어서,
상기 실리콘 산화물 층과 상기 폴리실리콘 층 사이의 계면을 플라즈마 처리하는 단계를 더 포함하며,
상기 플라즈마 처리는 상기 PECVD 챔버에 NH3/N2를 도입하는 것을 포함하는,
메모리 디바이스 스택을 제조하는 방법. - 삭제
- 삭제
- 삭제
- 삭제
- 삭제
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762490725P | 2017-04-27 | 2017-04-27 | |
US62/490,725 | 2017-04-27 | ||
PCT/US2018/028632 WO2018200335A1 (en) | 2017-04-27 | 2018-04-20 | Low dielectric constant oxide and low resistance op stack for 3d nand application |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190135472A KR20190135472A (ko) | 2019-12-06 |
KR102578078B1 true KR102578078B1 (ko) | 2023-09-12 |
Family
ID=63916830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020197025419A KR102578078B1 (ko) | 2017-04-27 | 2018-04-20 | 3d 낸드 적용을 위한 낮은 유전율의 산화물 및 낮은 저항의 op 스택 |
Country Status (5)
Country | Link |
---|---|
US (2) | US10553427B2 (ko) |
JP (1) | JP7211969B2 (ko) |
KR (1) | KR102578078B1 (ko) |
CN (1) | CN110235248B (ko) |
WO (1) | WO2018200335A1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210327891A1 (en) * | 2020-04-16 | 2021-10-21 | Applied Materials, Inc. | Stack for 3d-nand memory cell |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100226366B1 (ko) * | 1995-08-23 | 1999-10-15 | 아끼구사 나오유끼 | 플라즈마장치 및 플라즈마 처리방법 |
CN102339846A (zh) | 2010-07-19 | 2012-02-01 | 旺宏电子股份有限公司 | 具有可调整栅极电阻值的晶体管的半导体存储器元件 |
US20120142172A1 (en) * | 2010-03-25 | 2012-06-07 | Keith Fox | Pecvd deposition of smooth polysilicon films |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CH276406A (fr) * | 1943-03-30 | 1951-07-15 | Works Corning Glass | Procédé de polymérisation d'octaméthylcyclotétrasiloxane. |
JPH03218073A (ja) * | 1990-01-23 | 1991-09-25 | Seiko Epson Corp | 薄膜半導体装置及びその製造方法 |
JPH04261067A (ja) * | 1991-01-28 | 1992-09-17 | Tonen Corp | 太陽電池の製造方法 |
JPH09120957A (ja) * | 1995-08-23 | 1997-05-06 | Fujitsu Ltd | プラズマ装置及びプラズマ処理方法 |
US6074919A (en) * | 1999-01-20 | 2000-06-13 | Advanced Micro Devices, Inc. | Method of forming an ultrathin gate dielectric |
JP3545364B2 (ja) * | 2000-12-19 | 2004-07-21 | キヤノン販売株式会社 | 半導体装置及びその製造方法 |
US6897163B2 (en) * | 2003-01-31 | 2005-05-24 | Applied Materials, Inc. | Method for depositing a low dielectric constant film |
US8007332B2 (en) * | 2004-03-15 | 2011-08-30 | Sharp Laboratories Of America, Inc. | Fabrication of a semiconductor nanoparticle embedded insulating film electroluminescence device |
US7037855B2 (en) * | 2004-08-31 | 2006-05-02 | Asm Japan K.K. | Method of forming fluorine-doped low-dielectric-constant insulating film |
KR100728962B1 (ko) * | 2004-11-08 | 2007-06-15 | 주식회사 하이닉스반도체 | 지르코늄산화막을 갖는 반도체소자의 캐패시터 및 그 제조방법 |
US7259111B2 (en) | 2005-01-19 | 2007-08-21 | Applied Materials, Inc. | Interface engineering to improve adhesion between low k stacks |
US7355236B2 (en) * | 2005-12-22 | 2008-04-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Non-volatile floating gate memory cells with polysilicon storage dots and fabrication methods thereof |
JP5016832B2 (ja) * | 2006-03-27 | 2012-09-05 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US7790634B2 (en) * | 2006-05-30 | 2010-09-07 | Applied Materials, Inc | Method for depositing and curing low-k films for gapfill and conformal film applications |
US7598183B2 (en) * | 2006-09-20 | 2009-10-06 | Applied Materials, Inc. | Bi-layer capping of low-K dielectric films |
JP2008124111A (ja) * | 2006-11-09 | 2008-05-29 | Nissin Electric Co Ltd | プラズマcvd法によるシリコン系薄膜の形成方法 |
FR2919213B1 (fr) * | 2007-07-23 | 2009-08-28 | Commissariat Energie Atomique | Procede de soudure de deux elements entre eux au moyen d'un materiau de brasure |
RU2523773C2 (ru) * | 2009-05-13 | 2014-07-20 | СиО2 Медикал Продактс, Инк., | Способ по выделению газа для инспектирования поверхности с покрытием |
JP2011061007A (ja) * | 2009-09-10 | 2011-03-24 | Hitachi Kokusai Electric Inc | 半導体デバイスの製造方法及び基板処理装置 |
US20110272024A1 (en) * | 2010-04-13 | 2011-11-10 | Applied Materials, Inc. | MULTI-LAYER SiN FOR FUNCTIONAL AND OPTICAL GRADED ARC LAYERS ON CRYSTALLINE SOLAR CELLS |
US8076250B1 (en) * | 2010-10-06 | 2011-12-13 | Applied Materials, Inc. | PECVD oxide-nitride and oxide-silicon stacks for 3D memory application |
US20130032897A1 (en) * | 2011-08-02 | 2013-02-07 | International Business Machines Corporation | Mosfet gate electrode employing arsenic-doped silicon-germanium alloy layer |
US9117668B2 (en) * | 2012-05-23 | 2015-08-25 | Novellus Systems, Inc. | PECVD deposition of smooth silicon films |
KR20160083049A (ko) * | 2013-11-04 | 2016-07-11 | 어플라이드 머티어리얼스, 인코포레이티드 | 산화물-실리콘 스택을 위한 접착 개선들 |
US9484297B2 (en) * | 2015-03-13 | 2016-11-01 | Globalfoundries Inc. | Semiconductor device having non-magnetic single core inductor and method of producing the same |
CN105513960B (zh) * | 2016-01-27 | 2019-01-11 | 武汉华星光电技术有限公司 | 氧化硅薄膜的沉积方法及低温多晶硅tft基板的制备方法 |
-
2018
- 2018-04-20 KR KR1020197025419A patent/KR102578078B1/ko active IP Right Grant
- 2018-04-20 US US15/958,747 patent/US10553427B2/en active Active
- 2018-04-20 WO PCT/US2018/028632 patent/WO2018200335A1/en active Application Filing
- 2018-04-20 CN CN201880009550.6A patent/CN110235248B/zh active Active
- 2018-04-20 JP JP2019558555A patent/JP7211969B2/ja active Active
-
2019
- 2019-12-18 US US16/718,392 patent/US20200126784A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100226366B1 (ko) * | 1995-08-23 | 1999-10-15 | 아끼구사 나오유끼 | 플라즈마장치 및 플라즈마 처리방법 |
US20120142172A1 (en) * | 2010-03-25 | 2012-06-07 | Keith Fox | Pecvd deposition of smooth polysilicon films |
CN102339846A (zh) | 2010-07-19 | 2012-02-01 | 旺宏电子股份有限公司 | 具有可调整栅极电阻值的晶体管的半导体存储器元件 |
Also Published As
Publication number | Publication date |
---|---|
US10553427B2 (en) | 2020-02-04 |
US20180315592A1 (en) | 2018-11-01 |
US20200126784A1 (en) | 2020-04-23 |
CN110235248B (zh) | 2024-03-26 |
KR20190135472A (ko) | 2019-12-06 |
CN110235248A (zh) | 2019-09-13 |
WO2018200335A1 (en) | 2018-11-01 |
JP2020518136A (ja) | 2020-06-18 |
JP7211969B2 (ja) | 2023-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8993453B1 (en) | Method of fabricating a nonvolatile charge trap memory device | |
TWI455251B (zh) | 製造非揮發性電荷擷取記憶體裝置之單一晶圓程序 | |
US20130161629A1 (en) | Zero shrinkage smooth interface oxy-nitride and oxy-amorphous-silicon stacks for 3d memory vertical gate application | |
US20160118401A1 (en) | Methods of forming a thin film and methods of fabricating a semiconductor device including using the same | |
JP2008523640A5 (ko) | ||
US11817320B2 (en) | CVD based oxide-metal multi structure for 3D NAND memory devices | |
KR101176900B1 (ko) | 반도체 소자의 제조 방법 | |
KR100299784B1 (ko) | 요철상폴리실리콘층의형성방법및이방법의실시에사용되는기판처리장치와반도체메모리디바이스 | |
KR20200042953A (ko) | 손상 없는 기판 프로세싱을 위한 정전 척 | |
KR102578078B1 (ko) | 3d 낸드 적용을 위한 낮은 유전율의 산화물 및 낮은 저항의 op 스택 | |
WO2018118288A1 (en) | Sibn film for conformal hermetic dielectric encapsulation without direct rf exposure to underlying structure material | |
CN111540667A (zh) | 涉及在衬底材料上形成锗原子层的方法、设备和*** | |
CN102683199A (zh) | 碳化硅薄膜制作方法以及金属阻挡层制作方法 | |
KR100953023B1 (ko) | 게이트 전극 형성 방법 | |
KR100494321B1 (ko) | 반도체소자의다결정실리콘막형성방법 | |
US20200043723A1 (en) | On stack overlay improvement for 3d nand | |
KR100723761B1 (ko) | 플래쉬 메모리 소자의 제조 방법 | |
KR101038398B1 (ko) | 반도체 소자의 플로팅 게이트막 형성방법 | |
TW440928B (en) | Method for forming a silicon conductive layer by CVD | |
US20160064405A1 (en) | Method for forming insulator film on metal film | |
US20120282783A1 (en) | Method for fabricating high-k dielectric layer | |
KR20060110021A (ko) | 반도체 소자의 폴리실리콘 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |