KR102510375B1 - Display device - Google Patents

Display device Download PDF

Info

Publication number
KR102510375B1
KR102510375B1 KR1020170177525A KR20170177525A KR102510375B1 KR 102510375 B1 KR102510375 B1 KR 102510375B1 KR 1020170177525 A KR1020170177525 A KR 1020170177525A KR 20170177525 A KR20170177525 A KR 20170177525A KR 102510375 B1 KR102510375 B1 KR 102510375B1
Authority
KR
South Korea
Prior art keywords
power
power supply
control unit
source substrate
control board
Prior art date
Application number
KR1020170177525A
Other languages
Korean (ko)
Other versions
KR20190075712A (en
Inventor
권순영
김백환
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170177525A priority Critical patent/KR102510375B1/en
Publication of KR20190075712A publication Critical patent/KR20190075712A/en
Application granted granted Critical
Publication of KR102510375B1 publication Critical patent/KR102510375B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 실시예에 의하면, 구동전류를 공급하는 제1전원에 의해 구동되는 제1영역과 구동전류를 공급하는 제2전원에 의해 구동되는 제2영역을 포함하는 표시패널, 표시패널에 데이터신호를 공급하는 데이터 드라이버, 표시패널에 게이트신호를 공급하는 게이트드라이버, 제1전원을 공급하는 제1전원부와 제2전원을 공급하는 제2전원부를 포함하는 전원블럭을 포함하는 표시장치를 제공할 수 있다.According to the present embodiment, a display panel including a first region driven by a first power supply supplying driving current and a second region driven by a second power supply supplying driving current, and supplying data signals to the display panel It is possible to provide a display device including a power block including a data driver for performing processing, a gate driver for supplying a gate signal to a display panel, a first power supply unit for supplying a first power supply, and a second power supply unit for supplying a second power supply.

Figure R1020170177525
Figure R1020170177525

Description

표시장치{DISPLAY DEVICE}Display device {DISPLAY DEVICE}

본 발명의 실시예들은 표시장치에 관한 것이다.Embodiments of the present invention relate to display devices.

정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 타입의 표시장치가 활용되고 있다.As the information society develops, the demand for display devices for displaying images is increasing in various forms, and liquid crystal display devices (LCD: Liquid Crystal Display Device), plasma display devices, organic light emitting display devices ( Various types of display devices such as organic light emitting display devices (OLEDs) are being utilized.

상기의 표시장치 중 유기발광표시장치는 자발광소자이고 응답속도, 시야각, 색재현성 등이 매우 우수하고 얇게 구형할 수 있어 최근에 각광받고 있다.Among the display devices, the organic light emitting display device is a self-light emitting device and has been spotlighted recently because it has excellent response speed, viewing angle, and color reproducibility and can be spherical in a thin shape.

최근에 고해상도 및/또는 대면적을 갖는 유기발광표시장치가 개발되고 있다. 유기발광표시장치는 구동전류를 공급하여 빛이 발광하도록 하기 때문에 고해상도 및/또는 대면적을 갖는 경우에 큰 전류량을 갖는 전원을 공급하는 전원부가 필요하게 된다. 하지만, 전류량이 큰 전원을 공급하는 전원부는 고가인 문제가 있다. 이로 인해, 고해상도 및/또는 대면적의 유기발광표시장치의 제조비용이 비싸지게 되는 문제가 발생할 수 있다.Recently, an organic light emitting display device having a high resolution and/or a large area is being developed. Since the organic light emitting display device emits light by supplying a driving current, a power supply unit for supplying power having a large amount of current is required when the organic light emitting display device has a high resolution and/or a large area. However, there is a problem in that a power supply unit that supplies power having a large amount of current is expensive. This may cause a problem in that the manufacturing cost of a high-resolution and/or large-area organic light emitting display device becomes expensive.

본 발명의 실시예들의 목적은 고해상도 및/또는 대면적을 갖고 제조비용을 절감할 수 있는 표시장치를 제공하는 것이다.An object of embodiments of the present invention is to provide a display device capable of reducing manufacturing cost with high resolution and/or large area.

일측면에서, 본 발명의 실시예들은, 구동전류를 공급하는 제1전원에 의해 구동되는 제1영역과 구동전류를 공급하는 제2전원에 의해 구동되는 제2영역을 포함하는 표시패널, 표시패널에 데이터신호를 공급하는 데이터 드라이버, 표시패널에 게이트신호를 공급하는 게이트드라이버, 제1전원을 공급하는 제1전원부와 제2전원을 공급하는 제2전원부를 포함하는 전원블럭을 포함하는 표시장치를 제공할 수 있다. In one aspect, embodiments of the present invention, a display panel including a first region driven by a first power source supplying driving current and a second region driven by a second power source supplying driving current, the display panel A display device including a power block including a data driver for supplying a data signal to a display panel, a gate driver for supplying a gate signal to a display panel, a first power supply unit for supplying a first power supply, and a second power supply unit for supplying a second power supply. can provide

다른 일측면에서, 본 발명의 실시예들은, 제1영역과 제2영역을 포함하는 표시패널, 제1영역에 대응하는 제1군의 드라이브 IC와 상기 표시패널의 상기 제1영역에 대응하는 제1전원버스가 배치되는 제1소스기판, 제2영역에 대응하는 제2군의 드라이브 IC와 상기 표시패널의 상기 제2영역에 대응하는 제2전원버스가 배치되는 제2소스기판, 및, 제1군의 드라이브 IC에 대응하는 제1제어부와, 상기 제2군의 드라이브 IC에 대응하는 제2제어부와, 제1구동전원을 생성하는 전원제어부가 배치되는 컨트롤보드를 포함하는 표시장치를 제공할 수 있다.In another aspect, embodiments of the present invention provide a display panel including a first area and a second area, a first group of drive ICs corresponding to the first area, and a first group corresponding to the first area of the display panel. A first source substrate on which one power bus is disposed, a second group of drive ICs corresponding to the second region and a second source substrate on which a second power bus corresponding to the second region of the display panel is disposed, and A display device including a control board on which a first control unit corresponding to one group of drive ICs, a second control unit corresponding to the second group of drive ICs, and a power control unit generating a first driving power supply are disposed. can

본 발명의 실시예들에 의하면, 고해상도 및/또는 대면적을 갖고 제조비용을 절감할 수 있는 표시장치를 제공할 수 있다.According to embodiments of the present invention, it is possible to provide a display device capable of reducing manufacturing cost with high resolution and/or a large area.

도 1은 본 발명의 실시예들에 따른 유기표시장치의 일 실시예를 나타내는 구조도이다.
도 2a는 도 1에 도시된 유기발광표시장치에서 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이다.
도 2b는 필름 상에 드라이브 IC와 전원배선의 배치의 일 실시예를 나타내는 평면도이다.
도 3a는 도 1에 도시된 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이다.
도 3b는 도 1에 도시된 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이다.
도 4는 도 2a에 도시된 컨트롤보드의 일 실시예를 나타내는 단면도이다.
도 5는 도 3a에 도시된 컨트롤보드의 일 실시예를 나타내는 단면도이다.
도 6은 도 3a에 도시되어 있는 전원제어부의 일 실시예를 나타내는 구조도이다.
도 7은 본 발명의 실시예들에 따른 유기발광표시장치에 채용된 화소의 일 실시예를 나타내는 회로도이다.
1 is a structural diagram illustrating an example of an organic display device according to embodiments of the present invention.
FIG. 2A is a plan view illustrating an example of arrangement of wires and a power supply unit supplying power transmitted to a display panel in the organic light emitting display device shown in FIG. 1 .
2B is a plan view illustrating an example of disposition of a drive IC and power wiring on a film.
FIG. 3A is a plan view illustrating an example of arrangement of wires and a power supply unit for supplying power transmitted to the display panel shown in FIG. 1 .
FIG. 3B is a plan view illustrating an example of arrangement of wires and a power supply unit for supplying power transmitted to the display panel shown in FIG. 1 .
4 is a cross-sectional view showing an embodiment of the control board shown in FIG. 2A.
5 is a cross-sectional view showing an embodiment of the control board shown in FIG. 3A.
6 is a structural diagram illustrating an embodiment of the power control unit shown in FIG. 3A.
7 is a circuit diagram illustrating an example of a pixel employed in an organic light emitting display device according to embodiments of the present invention.

이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Some embodiments of the present invention are described in detail below with reference to exemplary drawings. In adding reference numerals to components of each drawing, the same components may have the same numerals as much as possible even if they are displayed on different drawings. However, in describing the present invention, if it is determined that a detailed description of a related known configuration or function may obscure the gist of the present invention, the detailed description may be omitted.

또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.Also, terms such as first, second, A, B, (a), and (b) may be used in describing the components of the present invention. These terms are only used to distinguish the component from other components, and the nature, sequence, order, or number of the corresponding component is not limited by the term. When an element is described as being “connected,” “coupled to,” or “connected” to another element, that element is or may be directly connected to that other element, but intervenes between each element. It will be understood that may be "interposed", or each component may be "connected", "coupled" or "connected" through other components.

도 1은 본 발명의 실시예들에 따른 표시장치의 일 실시예를 나타내는 구조도이다.1 is a structural diagram illustrating an example of a display device according to embodiments of the present invention.

도 1을 참조하면, 표시장치(100)는 표시패널(110), 데이터드라이버 (120), 게이트드라이버(130), 제어부(140), 제1전원부(150a) 와 제2전원부(150b)을 포함하는 전원블럭(150)을 포함할 수 있다. Referring to FIG. 1 , the display device 100 includes a display panel 110, a data driver 120, a gate driver 130, a controller 140, a first power supply unit 150a and a second power supply unit 150b. It may include a power block 150 that does.

표시패널(110)은 복수의 화소(101)가 배치될 수 있다. 복수의 화소(101)는 데이터신호와 게이트신호를 전달받아 구동될 수 있고, 데이터신호에 대응하는 데이터전압의 전압레벨에 대응하여 계조를 표현할 수 있다. 복수의 화소(101)는 각각 적색, 청색, 녹색의 빛이 발광할 수 있게 할 수 있다. 하지만, 화소(101)에서 발광하는 빛의 색이 이에 한정되는 것은 아니다. A plurality of pixels 101 may be disposed in the display panel 110 . The plurality of pixels 101 can be driven by receiving the data signal and the gate signal, and can express gray levels in response to the voltage level of the data voltage corresponding to the data signal. The plurality of pixels 101 may emit red, blue, and green light, respectively. However, the color of light emitted from the pixel 101 is not limited thereto.

표시패널(110)은 복수의 화소(101)에 데이터신호를 전달하기 위한 데이터라인(D1,…,Dm)과 게이트신호를 전달하기 위한 게이트라인(G1,…,Gn)이 배치되고 교차할 수 있다. 복수의 화소(101)는 데이터라인(D1,…,Dm), 게이트라인(G1,…,Gn)에 연결될 수 있다. 표시패널(110)에 배치되어 있는 배선은 데이터라인(D1,…,Dm), 게이트라인(G1,…,Gn)에 한정되는 것은 아니다. In the display panel 110, data lines D1, ..., Dm for transmitting data signals to the plurality of pixels 101 and gate lines G1, ..., Gn for transmitting gate signals may be disposed and cross each other. there is. The plurality of pixels 101 may be connected to data lines D1, ..., Dm and gate lines G1, ..., Gn. Wiring disposed on the display panel 110 is not limited to the data lines D1, ..., Dm and the gate lines G1, ..., Gn.

또한, 표시패널(110)은 제1영역(110a)과 제2영역(110b)을 포함할 수 있다. 제1영역(110a)은 제1전원부(150a)로부터 제1전원(EVDD1)을 공급받아 구동할 수 있고 제2영역(110b)은 제2전원부(150b)로부터 제2전원(EVDD2)을 공급받아 구동할 수 있다. 또한, 표시패널(100)의 제1영역(110a)은 제1접지(EVSS1)와 연결되고 제2영역(110b)은 제2접지(EVSS2)와 연결될 수 있다. Also, the display panel 110 may include a first area 110a and a second area 110b. The first region 110a can be driven by receiving the first power supply EVDD1 from the first power supply unit 150a, and the second region 110b can receive the second power EVDD2 from the second power supply unit 150b. can drive Also, the first area 110a of the display panel 100 may be connected to the first ground EVSS1 and the second area 110b may be connected to the second ground EVSS2.

표시패널(110)은 제1영역(110a)과 제2영역(110b)을 포함하는 것으로 설명하고 있지만, 이에 한정되는 것은 아니며, 적어도 2개의 영역을 포함할 수 있다. 또한, 각 영역 별로 접지가 연결되어 있을 수 있다. Although the display panel 110 has been described as including a first region 110a and a second region 110b, it is not limited thereto and may include at least two regions. In addition, a ground may be connected to each area.

데이터드라이버(120)는 데이터신호를 데이터라인(D1,…,Dm)에 공급할 수 있다. 데이터드라이버(120)는 제어부(140)로부터 디지털 데이터신호를 전달받아 아날로그 데이터신호를 데이터라인(D1,…,Dm)으로 공급할 수 있다. 또한, 데이터드라이버(120)는 복수의 드라이브 IC(미도시)를 포함할 수 있다. 데이터드라이버(120)에 포함되어 있는 드라이브 IC의 수는 표시패널(110)의 해상도에 따라 그 수가 결정될 수 있다.The data driver 120 may supply data signals to the data lines D1, ..., Dm. The data driver 120 may receive digital data signals from the control unit 140 and supply analog data signals to the data lines D1, ..., Dm. In addition, the data driver 120 may include a plurality of drive ICs (not shown). The number of drive ICs included in the data driver 120 may be determined according to the resolution of the display panel 110 .

게이트드라이버(130)는 게이트신호가 순차적으로 게이트라인(G1,…,Gn)에 구동되도록 할 수 있다. 여기서, 게이트드라이버(130)는 표시패널(110)과 구분되는 별도의 구성요소인 것으로 도시되어 있지만, 이에 한정되는 것은 아니다. 게이트 드라이버는 GIP(Gate In Panel) 회로로 형성되어 표시패널(110)의 일 영역에 배치될 수 있다. 또한, 게이트드라이버(130)는 표시패널(110)의 일측에 배치되어 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니다.The gate driver 130 may sequentially drive gate signals to the gate lines G1, ..., Gn. Here, the gate driver 130 is illustrated as a separate component distinct from the display panel 110, but is not limited thereto. The gate driver may be formed as a gate in panel (GIP) circuit and disposed in one area of the display panel 110 . In addition, the gate driver 130 is illustrated as being disposed on one side of the display panel 110, but is not limited thereto.

또한, 데이터구동부(120)와 게이트구동부(130)는 PCB(Printed circuit board)를 통해 각각 표시패널(110)에 연결될 수 있다. In addition, the data driver 120 and the gate driver 130 may be connected to the display panel 110 through a printed circuit board (PCB).

제어부(140)는 데이터드라이버(120)와 게이트드라이버(130)를 제어하는 제1제어신호를 출력할 수 있다. 제1제어신호는 동기신호, 클럭, 스타트 펄스를 포함할 수 있다. 하지만, 이에 한정되는 것은 아니다. 또한, 제어부(140)는 데이터드라이버(120)에 디지털 데이터신호를 전달할 수 있다. 제어부(140)는 외부에서 영상신호(Video)를 전달받아 디지털 데이터신호로 변경하고 전달할 수 있다.The controller 140 may output a first control signal for controlling the data driver 120 and the gate driver 130 . The first control signal may include a synchronization signal, a clock, and a start pulse. However, it is not limited thereto. Also, the control unit 140 may transmit a digital data signal to the data driver 120 . The control unit 140 may receive a video signal from the outside, convert it into a digital data signal, and transmit the video signal.

전원블럭(150)는 제1전원부(150a)와 제2전원부(150b)를 포함할 수 있다. 제1전원부(150a)은 표시패널(110)의 제1영역(110a)에 제1전원(EVDD1)을 공급할 수 있다. 제2전원부(150b)는 표시패널(110)의 제2영역(110b)에 제2전원(EVDD2)을 공급할 수 있다. 표시패널(110)은 구동전류의 흐름에 의해 각 화소에서 발광할 수 있다. 표시패널(110)이 하나의 전원부로부터 전원을 전달받아 구동전류가 생성되게 하면, 전원블럭(150)은 모든 화소(101)에 흐르는 구동전류에 대응하는 전류를 공급할 수 있어야 한다. 표시패널(110)이 고해상도 및/또는 대면적을 갖는 경우 표시패널(110)에 포함되는 화소(101)의 수는 매우 많아지게 될 수 있다. 따라서, 전원블럭(150)에서 공급할 수 있는 전류량이 매우 커져야 표시패널(110)이 안정적으로 표시패널이 구동할 수 있다. 하지만, 전류량이 큰 전류를 공급하는 전원블럭(150)은 고가인 문제가 있다. 따라서, 전원블럭(150)이 하나의 전원부를 이용하는 경우 고해상도 및/또는 대면적의 표시패널(110)을 채용한 표시장치의 제조비용이 증가하는 문제가 발생하게 된다. 하지만, 표시장치(100)에서 전원블럭(150)이 두 개의 전원부를 채용하고, 두개의 전원부에서 표시패널(110)의 서로 다른 두영역에 각각 다른 전원을 공급하게 되면, 각 전원부에 대응하는 화소들의 수가 줄어들기 때문에 높은 전류를 공급할 필요가 없다. 따라서, 두 개의 전원부를 채용하는 경우가 하나의 전원부를 채용하는 경우보다 저가의 전원부를 채용할 수 있어 제조비용을 더 절감할 수 있다. The power block 150 may include a first power supply unit 150a and a second power supply unit 150b. The first power unit 150a may supply first power EVDD1 to the first region 110a of the display panel 110 . The second power unit 150b may supply second power EVDD2 to the second region 110b of the display panel 110 . In the display panel 110, each pixel may emit light due to the flow of driving current. When the display panel 110 receives power from one power source and generates a driving current, the power block 150 must be able to supply a current corresponding to the driving current flowing through all the pixels 101 . When the display panel 110 has a high resolution and/or a large area, the number of pixels 101 included in the display panel 110 may be very large. Therefore, the amount of current that can be supplied from the power block 150 must be very large so that the display panel 110 can be stably driven. However, the power block 150 that supplies a large amount of current has a problem in that it is expensive. Accordingly, when the power block 150 uses a single power supply unit, manufacturing costs of a display device employing the display panel 110 having a high resolution and/or a large area may increase. However, in the display device 100, when the power block 150 employs two power sources and supplies different power to two different areas of the display panel 110 from the two power sources, pixels corresponding to each power source Since the number of them is reduced, there is no need to supply high current. Therefore, the case of employing two power supply units can employ a low-cost power supply unit compared to the case of employing one power supply unit, and thus the manufacturing cost can be further reduced.

상기와 같은 이유로, 제1전원부(150a)와 제2전원부(150b)를 채용하여 표시패널(110)의 제1영역(110a)과 제2영역(110b)에 각각 제1전원(EVDD1)과 제2전원(EVDD2)을 공급하게 할 수 있다. 제1전원부(150a)에서 공급하는 전류의 전류량은 제1영역(110a)에서 소비되는 전류량에 대응할 수 있고 제2전원부(150b)에서 공급하는 전류의 전류량은 제2영역(110b)에서 소비되는 전류량에 대응할 수 있다. 따라서, 하나의 전원부에서 표시패널(110) 전체에 전원을 공급하는 경우보다 전류량이 낮은 전원을 공급할 수 있어 표시장치(100)의 제조비용을 절감할 수 있다. For the same reason as above, the first power supply unit 150a and the second power supply unit 150b are employed to provide the first power source EVDD1 and the second power supply EVDD1 to the first area 110a and the second area 110b of the display panel 110, respectively. 2 power (EVDD2) can be supplied. The amount of current supplied from the first power supply unit 150a may correspond to the amount of current consumed in the first region 110a, and the amount of current supplied from the second power supply unit 150b may correspond to the amount of current consumed in the second region 110b. can respond to Therefore, it is possible to supply power having a lower current amount than when power is supplied to the entire display panel 110 from one power supply unit, thereby reducing the manufacturing cost of the display device 100 .

여기서, 전원블럭(150)은 제1전원부(150a)와 제2전원부(150b)를 포함하는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며, 제1전원부()와 제2전원부(150b)에서 공급하는 제1전원(EVDD1) 및/또는 제2전원(EVDD2)과 다른 전원을 공급할 수 있다. 이경우, 표시패널(110)은 다른 전원을 공급받아 구동하는 별도의 영역을 포함할 수 있다. 제1전원(EVDD1) 및/또는 제2전원(EVDD2)과 다른 전원을 제3전원이라고 칭할 수 있고, 표시패널(110)에서 제3전원을 전달받아 구동하는 영역을 제3영역이라고 칭할 수 있다. 하지만, 이에 한정되는 것은 아니다. Here, the power block 150 is illustrated as including a first power supply unit 150a and a second power supply unit 150b, but is not limited thereto. A power different from the first power source EVDD1 and/or the second power source EVDD2 may be supplied. In this case, the display panel 110 may include a separate area that is driven by receiving a different power supply. A power source different from the first power source EVDD1 and/or the second power source EVDD2 may be referred to as a third power source, and a region receiving and driving the third power source from the display panel 110 may be referred to as a third region. . However, it is not limited thereto.

도 2a는 도 1에 도시된 유기발광표시장치에서 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이고, 도 2b는 필름 상에 드라이브 IC와 전원배선의 배치의 일 실시예를 나타내는 평면도이다. FIG. 2A is a plan view illustrating an example of arrangement of a power supply unit and wiring for supplying power to a display panel in the organic light emitting display device shown in FIG. 1, and FIG. It is a plan view showing one embodiment.

도 2a 및 도 2b를 참조하면, 유기발광표시장치(100)는 도 1에 도시되어 있는 제1영역(110a)과 제2영역(110b)을 포함하는 표시패널(110)과, 제1영역(110a)에 대응하는 제1군의 드라이브 IC(120a)와 표시패널(110)의 제1영역(110a)에 대응하는 제1전원버스(VLa)가 배치되는 제1소스기판(221)과, 제2영역(110b)에 대응하는 제2군의 드라이브 IC(120b)와 표시패널(110)의 제2영역(110b)에 대응하는 제2전원버스(VLb)가 배치되는 제2소스기판(222)과, 제1군의 드라이브 IC(120a)에 대응하는 제1제어부(140a)와, 제2군의 드라이브 IC(120b)에 대응하는 제2제어부(140b)와, 제1구동전원(VDD1)과 제2구동전원(VDD2)을 생성하는 전원제어부(PMIC(Power management integrated circuit))(140c)가 배치되는 컨트롤보드(240a)를 포함할 수 있다. 또한, 유기발광표시장치(100)는 제1영역(110b)에 제1전원(EVDD1)을 공급하는 제1전원부(150a)와 제2영역(110b)에 제2전원(EVDD2)을 공급하는 제2전원부(150b)를 포함할 수 있다.Referring to FIGS. 2A and 2B , the organic light emitting display device 100 includes a display panel 110 including a first area 110a and a second area 110b shown in FIG. 1 , and a first area ( A first source substrate 221 on which the first group of drive ICs 120a corresponding to 110a) and the first power bus VLa corresponding to the first region 110a of the display panel 110 are disposed; A second source substrate 222 on which a second group of drive ICs 120b corresponding to the second region 110b and a second power bus VLb corresponding to the second region 110b of the display panel 110 are disposed. and a first control unit 140a corresponding to the first group of drive ICs 120a, a second control unit 140b corresponding to the second group of drive ICs 120b, and a first driving power supply VDD1 It may include a control board 240a on which a power management integrated circuit (PMIC) 140c that generates the second driving power source VDD2 is disposed. In addition, the organic light emitting display device 100 has a first power supply unit 150a supplying the first power source EVDD1 to the first region 110b and a second power supply unit 150a supplying the second power source EVDD2 to the second region 110b. It may include 2 power supply units 150b.

제1군의 드라이브 IC(120a) 중 적어도 하나의 드라이브 IC(121)는 도 2b에 도시되어 있는 것과 같이 하나의 필름(122) 상에 배치되고 제1소스기판(221)과 표시패널(110)에 연결될 수 있다. 제1소스기판(221)에 배치되어 있는 제1전원버스(VLa)와 연결되어 있는 화소전원라인이 배치되어 화소로 제1전원(EVDD1)을 공급할 수 있다. 제2군의 드라이브 IC(120b) 중 적어도 하나의 드라이브 IC는 제1군의 드라이버의 적어도 하나의 드라이버 IC와 동일한 방법으로 배치될 수 있다. 제1군의 드라이브 IC(120a)와 제2군의 드라이브 IC(120b)에 각각 포함되어 있는 복수의 드라이브 IC 중 적어도 하나의 드라이브 IC는 도 1에 도시되어 있는 게이트드라이버(130)에 대응할 수 있다. 또한, 제1군의 드라이브 IC(120a)와 제2군의 드라이브 IC(120b)에 각각 포함되어 있는 복수의 드라이브 IC 중 적어도 하나의 드라이브 IC는 도 1에 도시되어 있는 데이터드라이버(120)에 대응할 수 있다At least one drive IC 121 among the first group of drive ICs 120a is disposed on one film 122, as shown in FIG. 2B, and the first source substrate 221 and the display panel 110 can be connected to A pixel power line connected to the first power bus VLa disposed on the first source substrate 221 is arranged to supply the first power source EVDD1 to the pixel. At least one driver IC of the second group of drive ICs 120b can be arranged in the same way as at least one driver IC of the first group of drivers. At least one of the plurality of drive ICs included in the first group of drive ICs 120a and the second group of drive ICs 120b may correspond to the gate driver 130 shown in FIG. . In addition, at least one of the plurality of drive ICs included in the first group of drive ICs 120a and the second group of drive ICs 120b may correspond to the data driver 120 shown in FIG. can

또한, 제1전원부(150a)와 제2전원부(150b)는 제1전원공급라인 (SUPPLY1)과 제2전원공급라인(SUPPLY2)에 의해 제1전원버스(VLa)와 제2전원버스 (VLb)와 연결될 수 있다. 제1전원공급라인(SUPPLY1)과 제2전원공급라인 (SUPPLY2)에 배치되고 제1전원부(150a)와 제2전원부(150b)에서 공급되는 제1전원(EVDD1)과 제2전원(EVDD2)는 컨트롤보드(240a)를 경유하여 제1전원버스 (VLa)와 제2전원버스(VLb)에 공급될 수 있다. 또한, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 복수의 배선을 포함할 수 있고, 제1전원공급라인 (SUPPLY1)과 제2전원공급라인(SUPPLY2)의 하나의 배선은 전원제어부(140c)에 제1전원(EVDD1)과 제2전원(EVDD2)를 공급할 수 있다. 전원제어부(140c)는 공급받은 제1전원(EVDD1)과 제2전원(EVDD2)을 이용하여 표시패널(110)에 정상적으로 공급되고 있는지의 여부를 판단할 수 있도록 할 수 있다. In addition, the first power supply unit 150a and the second power supply unit 150b connect the first power bus VLa and the second power bus VLb by the first power supply line SUPPLY1 and the second power supply line SUPPLY2. can be connected with The first power supply EVDD1 and the second power supply EVDD2 arranged on the first power supply line SUPPLY1 and the second power supply line SUPPLY2 and supplied from the first power supply unit 150a and the second power supply unit 150b are It can be supplied to the first power bus VLa and the second power bus VLb via the control board 240a. In addition, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 may include a plurality of wires, and one wire of the first power supply line SUPPLY1 and the second power supply line SUPPLY2. may supply the first power source EVDD1 and the second power source EVDD2 to the power controller 140c. The power control unit 140c may determine whether or not the first and second power sources EVDD1 and EVDD2 are normally supplied to the display panel 110 .

그리고, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 제1영역(110a)과 제2영역(110b)이 인접한 곳에 배치될 수 있다. 즉, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 표시패널(110)의 일변의 중심에 대응하는 곳에 배치되고 제1전원버스(VLa)와 제2전원버스(VLb)를 통해 제1전원(EVDD1)은 제1방향으로 전달되고, 제2전원(EVDD2)은 제1방향과 반대방향인 제2방향으로 전달되게 될 수 있다. Also, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 may be disposed adjacent to the first area 110a and the second area 110b. That is, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are disposed at a location corresponding to the center of one side of the display panel 110, and the first power bus VLa and the second power bus VLb Through this, the first power source EVDD1 may be transmitted in a first direction, and the second power source EVDD2 may be transmitted in a second direction opposite to the first direction.

제1전원버스(VLa)와 제2전원버스(VLb)에는 복수의 화소들이 연결되어 있어, 제1전원버스(VLa)와 제2전원버스(VLb)는 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)이 연결되는 일지점과 일지점의 반대편인 다른 일지점에서 제1전원(EVDD1) 또는 제2전원(EVDD2)의 전압레벨이 차이가 발생할 수 있다. 특히, 표시패널(110)이 고해상도 및/또는 대면적인 경우 표시패널(110)에 배치되어 있는 화소(101)의 수가 매우 많기 때문에 제1전원버스(VLa)와 제2전원버스(VLb)에서 위치에 따라 제1전원(EVDD1) 또는 제2전원(EVDD2)의 전압레벨의 차이는 매우 크게 발생할 수 있다. 즉, 제1전원버스(VLa)와 제2전원버스(VLb)에서 제1전원(EVDD1) 또는 제2전원(EVDD2)이 공급되는 지점과 멀어질수록 제1전원(EVDD1) 또는 제2전원(EVDD2)의 전압레벨은 저하될 수 있다. 제1전원(EVDD1) 또는 제2전원(EVDD2)의 전압레벨의 차이가 공급되는 위치에 따라 차이가 발생하게 되면 각 위치에 대응하는 화소들의 밝기는 달라질 수 있다. 이로 인해, 표시장치(100)의 화질이 저하되는 문제가 발생할 수 있다. A plurality of pixels are connected to the first power bus VLa and the second power bus VLb, so that the first power bus VLa and the second power bus VLb are connected to the first power supply line SUPPLY1. A voltage level difference between the first power source EVDD1 and the second power source EVDD2 may occur at one point where the second power supply line SUPPLY2 is connected and at another point opposite to the one point. In particular, when the display panel 110 has a high resolution and/or a large area, since the number of pixels 101 disposed on the display panel 110 is very large, they are located in the first power bus VLa and the second power bus VLb. Accordingly, a very large difference in voltage level between the first power source EVDD1 and the second power source EVDD2 may occur. That is, as the distance from the point where the first power source EVDD1 or the second power source EVDD2 is supplied in the first power bus VLa and the second power bus VLb increases, the first power source EVDD1 or the second power source (EVDD1) The voltage level of EVDD2) may be lowered. If a difference in voltage level of the first power source EVDD1 or the second power source EVDD2 occurs depending on the supplied location, the brightness of the pixels corresponding to each location may be changed. As a result, a problem in that the image quality of the display device 100 is degraded may occur.

제1소스기판(221)은 제1서브소스기판(221a)과 제2서브소스기판 (221b)을 포함할 수 있다. 그리고, 제1서브소스기판(221a)과 제2서브소스기판 (221b)에 제1전원버스(VLa)가 배치되어 있을 수 있다. 그리고, 제2서브소스기판(221b)에 배치되어 있는 제1전원버스(VLa)는 제1전원공급라인(SUPPLY1)과 연결될 수 있다. 또한, 제1소스기판(221)은 제1서브소스기판(221a)과 제2서브소스기판(221b)에 각각 배치되어 있는 제1전원버스(VLa)를 연결하는 제1컨넥터(230a)를 포함할 수 있다. 여기서, 제1소스기판(221)은 두개의 서브소스기판(221a,221b)을 포함하고 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며 제1소스기판(221)은 두 개 이상의 서브소스기판을 포함할 수 있다. 또한, 제1컨넥터(230a)의 수 역시 제1소스기판(221)이 포함하는 서브소스기판의 수에 대응할 수 있다. The first source substrate 221 may include a first sub-source substrate 221a and a second sub-source substrate 221b. Also, the first power bus VLa may be disposed on the first sub-source substrate 221a and the second sub-source substrate 221b. Also, the first power bus VLa disposed on the second sub-source substrate 221b may be connected to the first power supply line SUPPLY1. In addition, the first source substrate 221 includes a first connector 230a connecting the first power bus VLa disposed on the first sub-source substrate 221a and the second sub-source substrate 221b, respectively. can do. Here, the first source substrate 221 is illustrated as including two sub-source substrates 221a and 221b, but is not limited thereto, and the first source substrate 221 includes two or more sub-source substrates. can do. Also, the number of first connectors 230a may correspond to the number of sub-source substrates included in the first source substrate 221 .

또한, 제2소스기판(222)은 제3서브소스기판(222a)과 제4서브소스기판 (222b)을 포함할 수 있다. 그리고, 제3서브소스기판(222a)과 제4서브소스기판 (222b)에 각각 제2전원버스(VLb)가 배치되어 있을 수 있다. 그리고, 제3서브소스기판(222a)에 배치되어 있는 제2전원버스(VLb)는 제2전원공급라인 (SUPPLY2)과 연결될 수 있다. 또한, 제2소스기판(222)은 제3서브소스기판(222a)과 제4서브소스기판(222b)에 각각 배치되어 있는 제2전원버스(VL2a)를 연결하는 제1컨넥터(230b)를 포함할 수 있다. 여기서, 제2소스기판(222)은 두개의 서브소스기판(222a,222b)을 포함하고 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며 제2소스기판(222)은 두 개 이상의 서브소스기판을 포함할 수 있다. 또한, 제1컨넥터(230b)의 수 역시 제1소스기판(222)이 포함하는 서브소스기판의 수에 대응할 수 있다. In addition, the second source substrate 222 may include a third sub-source substrate 222a and a fourth sub-source substrate 222b. In addition, the second power bus VLb may be disposed on the third sub-source substrate 222a and the fourth sub-source substrate 222b, respectively. Also, the second power bus VLb disposed on the third sub-source substrate 222a may be connected to the second power supply line SUPPLY2. In addition, the second source substrate 222 includes a first connector 230b connecting the second power bus VL2a disposed on the third sub-source substrate 222a and the fourth sub-source substrate 222b, respectively. can do. Here, the second source substrate 222 is illustrated as including two sub-source substrates 222a and 222b, but is not limited thereto, and the second source substrate 222 includes two or more sub-source substrates. can do. Also, the number of first connectors 230b may correspond to the number of sub-source substrates included in the first source substrate 222 .

컨트롤보드(240a)에 배치되어 있는 제1제어부(140a)와 제2제어부(140b)는 마스터 슬래이브 관계일 수 있다. 제1제어부(140a)에 의해 제2제어부(140b)가 제어되어 제1영역(110a)에 공급되는 데이터신호와 제2영역(110b)에 공급되는 신호가 결정되어 영역별로 데이터신호가 공급되는 시차가 발생하지 않게 할 수 있다. 또한, 컨트롤보드(240a)에 배치되어 있는 전원제어부(140c)는 제1전원부(150a)로부터 공통구동전원(VDD)을 공급받아 제1구동전원(VDD1), 제2구동전원(VDD2)을 포함하는 복수의 구동전원(VDD1,VDD2)을 생성할 수 있다. 제1구동전원(VDD1)은 드라이버 IC들을 구동하는 구동전원이고 제2구동전원(VDD2)은 제1제어부(140a)와 제2제어부(140b)를 구동하는 전원일 수 있다. 전원제어부(140c)에서 출력되는 복수의 구동전원(VDD1,VDD2)은 두 개인 것으로 도시되어 있지만 이에 한정되는 것은 아니며 세개 이상일 수 있다. 또한, 제1구동전원(VDD1)은 제1소스기판(221)과 제2소스기판(222)으로 공급되고 제1소스기판(221)과 제2소스기판(222)에서 드라이브 IC(121)들로 공급될 수 있다. The first control unit 140a and the second control unit 140b disposed on the control board 240a may have a master-slave relationship. The time difference in which the data signal supplied to the first region 110a and the signal supplied to the second region 110b are determined by the control of the second controller 140b by the first controller 140a, and the data signal is supplied to each region. can prevent this from happening. In addition, the power control unit 140c disposed on the control board 240a receives the common driving power supply VDD from the first power supply unit 150a and includes the first driving power supply VDD1 and the second driving power supply VDD2. A plurality of driving power sources VDD1 and VDD2 may be generated. The first driving power supply VDD1 may be driving power supply for driving driver ICs, and the second driving power supply VDD2 may be power supply driving the first control unit 140a and the second control unit 140b. The plurality of driving power sources VDD1 and VDD2 output from the power control unit 140c are shown as two, but are not limited thereto and may be three or more. In addition, the first driving power source VDD1 is supplied to the first source substrate 221 and the second source substrate 222, and the drive ICs 121 operate in the first source substrate 221 and the second source substrate 222. can be supplied with

또한, 컨트롤보드(240a)에는 제1전원공급라인(SUPPLY1)과 제2전원공급 라인(SUPPLY2) 이외에 제1제어부(140a), 제2제어부(140b), 및 전원제어부 (140c)에서 공급되는 신호 및/또는 전압을 전달하는 복수의 배선들(미도시)이 배치될 수 있다. 컨트롤보드(240a)에 배치되어 있는 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 전류량이 큰 고전류가 공급되게 되기 때문에 컨트롤보드(240)에 배치되어 있는 다른 배선들에 영향을 미칠 수 있다. 이로 인해, 컨트롤보드(240)에 배치되어 있는 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)가 오동작을 할 우려가 있다. In addition, the control board 240a has signals supplied from the first control unit 140a, the second control unit 140b, and the power control unit 140c in addition to the first power supply line SUPPLY1 and the second power supply line SUPPLY2. And/or a plurality of wires (not shown) that transmit voltage may be disposed. Since the first power supply line (SUPPLY1) and the second power supply line (SUPPLY2) disposed on the control board (240a) supply high current with a large amount of current, they affect other wires disposed on the control board (240). can affect Due to this, there is a possibility that the first control unit 140a, the second control unit 140b, and the power control unit 140c disposed on the control board 240 may malfunction.

여기서, 컨트롤보드(240a)에는 제1제어부(140a), 제2제어부(140b), 및 전원제어부(140c)가 배치되는 것으로 기재되어 있지만, 이는 예시적인 것으로 이에 한정되는 것은 아니다. Here, it is described that the first control unit 140a, the second control unit 140b, and the power control unit 140c are disposed on the control board 240a, but this is illustrative and not limited thereto.

여기서, 제1전원부(150a)와 제2전원부(150b)가 도시되어 있지만, 제3전원을 공급하는 제3전원부를 더 포함할 수 있다. 하지만, 전원부의 수는 이에 한정되는 것은 아니다. 또한, 전원부의 수는 표시패널의 영역의 수에 대응할 수 있다. Here, although the first power supply unit 150a and the second power supply unit 150b are shown, a third power supply unit for supplying third power may be further included. However, the number of power supply units is not limited thereto. Also, the number of power units may correspond to the number of regions of the display panel.

도 3a는 도 1에 도시된 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이다.FIG. 3A is a plan view illustrating an example of arrangement of wires and a power supply unit for supplying power transmitted to the display panel shown in FIG. 1 .

도 3a를 참조하면, 유기발광표시장치(100)는 도 1에 도시되어 있는 제1영역(110a)과 제2영역(110b)을 포함하는 표시패널(110)과, 제1영역(110a)에 대응하는 제1군의 드라이브 IC(120a)와 표시패널(110)의 제1영역(110a)에 대응하는 제1전원버스(VLa)가 배치되는 제1소스기판(221)과, 제2영역(110b)에 대응하는 제2군의 드라이브 IC(120b)와 표시패널(110)의 제2영역(110b)에 대응하는 제2전원버스(VLb)가 배치되는 제2소스기판(222)과, 제1군의 드라이브 IC(120a)에 대응하는 제1제어부(140a)와, 제2군의 드라이브 IC(120b)에 대응하는 제2제어부(140b)와, 제1구동전원(VDD1)을 생성하는 전원제어부(140c)가 배치되는 컨트롤보드(240a)를 포함할 수 있다. 또한, 유기발광표시장치(100)는 제1영역(110b)에 제1전원(EVDD1)을 공급하는 제1전원부(150a)와 제2영역(110b)에 제2전원(EVDD2)을 공급하는 제2전원부(150b)를 포함할 수 있다. Referring to FIG. 3A , the organic light emitting display device 100 includes a display panel 110 including a first area 110a and a second area 110b shown in FIG. 1 and the first area 110a. The first source substrate 221 on which the corresponding first group of drive ICs 120a and the first power bus VLa corresponding to the first region 110a of the display panel 110 are disposed, and the second region ( a second source substrate 222 on which the second group of drive ICs 120b corresponding to 110b) and the second power bus VLb corresponding to the second region 110b of the display panel 110 are disposed; A first control unit 140a corresponding to one group of drive ICs 120a, a second control unit 140b corresponding to a second group of drive ICs 120b, and a power supply generating a first driving power supply VDD1 It may include a control board (240a) on which the controller (140c) is disposed. In addition, the organic light emitting display device 100 has a first power supply unit 150a supplying the first power source EVDD1 to the first region 110b and a second power supply unit 150a supplying the second power source EVDD2 to the second region 110b. It may include 2 power supply units 150b.

제1군의 드라이브 IC(120a) 중 적어도 하나의 드라이브 IC는 도 2b에 도시되어 있는 것과 같이 하나의 필름(122)에 하나의 드라이브 IC(121)가 배치되고 제1소스기판(221)에 배치되어 있는 제1전원버스(VLa)와 연결되어 있는 화소전원라인(VLL11,VLL12)이 배치되어 화소로 제1전원(EVDD1)을 공급할 수 있다. 하나의 화소전원라인(VLL11,VLL12)은 하나의 화소열에 제1전원(EVDD1)을 공급할 수 있다. 제2군의 드라이브 IC(120b) 중 적어도 하나의 드라이브 IC는 제1군의 드라이버 IC(120a)의 적어도 하나의 드라이버 IC와 동일한 방법으로 배치될 수 있다. At least one of the first group of drive ICs 120a, as shown in FIG. 2B, one drive IC 121 is disposed on one film 122 and disposed on the first source substrate 221. The pixel power lines VLL11 and VLL12 connected to the first power bus VLa are arranged to supply the first power source EVDD1 to the pixels. One pixel power line VLL11 and VLL12 may supply the first power source EVDD1 to one pixel column. At least one driver IC of the second group of driver ICs 120b can be arranged in the same way as at least one driver IC of the first group of driver ICs 120a.

제1소스기판(221)은 제1서브소스기판(221a), 제2서브소스기판(221b)을 포함할 수 있다. 그리고, 제1서브소스기판(221a)과 제2서브소스기판(221b)에 각각 제1전원버스(VLa)가 배치되어 있을 수 있다. 또한, 제1소스기판(221)은 제1서브소스기판(221a)과 제2서브소스기판(221b)에 각각 배치되어 있는 제1전원버스(VLa)를 연결하는 제1컨넥터(230a)를 포함할 수 있다. The first source substrate 221 may include a first sub-source substrate 221a and a second sub-source substrate 221b. In addition, the first power bus VLa may be disposed on the first sub-source substrate 221a and the second sub-source substrate 221b, respectively. In addition, the first source substrate 221 includes a first connector 230a connecting the first power bus VLa disposed on the first sub-source substrate 221a and the second sub-source substrate 221b, respectively. can do.

또한, 제2소스기판(222)은 제3서브소스기판(222a), 제4서브소스기판(222b)을 포함할 수 있다. 그리고, 제3서브소스기판(222a)과 제4서브소스기판(222b)에 각각 제2전원버스(VLb)가 배치되어 있을 수 있다. 또한, 제2소스기판(222)은 제3서브소스기판(222a)과 제4서브소스기판(222b)에 각각 배치되어 있는 제2전원버스(VLb)를 연결하는 제2컨넥터(230b)를 포함할 수 있다.In addition, the second source substrate 222 may include a third sub-source substrate 222a and a fourth sub-source substrate 222b. In addition, the second power bus VLb may be disposed on the third sub-source substrate 222a and the fourth sub-source substrate 222b, respectively. In addition, the second source substrate 222 includes a second connector 230b connecting the second power bus VLb disposed on the third sub-source substrate 222a and the fourth sub-source substrate 222b, respectively. can do.

그리고, 제1전원부(150a)와 제2전원부(150b)는 제1전원공급라인 (SUPPLY1)과 제2전원공급라인(SUPPLY2)에 의해 제1전원버스(VLa)와 제2전원버스(VLb)와 연결될 수 있다. 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 제1컨넥터(230a)와 제2컨넥터(230b)를 통해 제1전원버스(VLa)와 제2전원버스(VLb)에 연결될 수 있다. 또한, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 복수의 배선을 포함할 수 있고, 각각 하나의 배선은 전원제어부(140c)에 전달되어 전원제어부(140c)가 제1전원(EVDD1)과 제2전원(EVDD2)이 정상적으로 공급되고 있는지의 여부를 판단할 수 있도록 할 수 있고 나머지 배선들은 제1컨넥터(230a)와 제2컨넥터(230b)를 통해 제1전원버스(VLa)와 제2전원버스(VLb)에 연결될 수 있다. 제1컨넥터(230a)와 제2컨넥터(230b)는 표시패널(110)의 제1영역(110a)과 제2영역(110b)의 제1변의 중심부에 배치되어 있어 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 제1전원버스(VLa)와 제2전원버스(VLb)의 중심에 대응하는 위치에 연결되게 될 수 있다. 따라서, 도 2a에 도시되어 있는 것과 달리 전원버스의 위치에 따른 제1전원(EVDD1) 또는 제2전원(EVDD2)의 전압레벨이 큰 차이가 발생하지 않게 될 수 있다. 따라서, 화질을 개선할 수 있다. Also, the first power supply unit 150a and the second power supply unit 150b connect the first power bus VLa and the second power bus VLb by the first power supply line SUPPLY1 and the second power supply line SUPPLY2. can be connected with The first power supply line SUPPLY1 and the second power supply line SUPPLY2 are connected to the first power bus VLa and the second power bus VLb through the first connector 230a and the second connector 230b. can In addition, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 may include a plurality of wires, and each wire is transmitted to the power control unit 140c so that the power control unit 140c is connected to the first power supply line SUPPLY1. It can be determined whether the power source EVDD1 and the second power source EVDD2 are normally supplied, and the remaining wires are connected to the first power bus VLa through the first connector 230a and the second connector 230b. ) and the second power bus VLb. The first connector 230a and the second connector 230b are disposed at the center of the first side of the first area 110a and the second area 110b of the display panel 110, thereby providing the first power supply line SUPPLY1. and the second power supply line SUPPLY2 may be connected to positions corresponding to the centers of the first power bus VLa and the second power bus VLb. Therefore, unlike the case shown in FIG. 2A , a large difference in the voltage level of the first power source EVDD1 or the second power source EVDD2 according to the position of the power bus may not occur. Therefore, the image quality can be improved.

컨트롤보드(240a)에 배치되어 있는 제1제어부(140a)와 제2제어부(140b)는 마스터 슬래이브 관계일 수 있다. 제1제어부(140a)에 의해 제2제어부(140b)가 제어되어 제1영역(110a)에 공급되는 데이터신호와 제2영역(110b)에 공급되는 신호가 결정되어 영역별로 데이터신호가 공급되는 시차가 발생하지 않게 할 수 있다. 또한, 컨트롤보드(240a)에 배치되어 있는 전원제어부(140c)는 제1전원부(150a)로부터 공통구동전원(VDD)을 공급받아 제1구동전원(VDD1), 제2구동전원(VDD2)을 포함하는 복수의 구동전원(VDD1,VDD2)을 생성할 수 있다. 제1구동전원(VDD1)은 드라이버 IC들을 구동하는 구동전원이고 제2구동전원(VDD2)은 제1제어부(140a)와 제2제어부(140b)를 구동하는 전원일 수 있다. 전원제어부(140c)에서 출력되는 복수의 구동전원(VDD1,VDD2)은 두 개인 것으로 도시되어 있지만 이에 한정되는 것은 아니며 세개 이상일 수 있다. 또한, 제1구동전원(VDD1)은 제1소스기판(221)과 제2소스기판(222)으로 공급되고 제1소스기판(221)과 제2소스기판(222)에서 드라이브 IC(121)들로 공급될 수 있다.The first control unit 140a and the second control unit 140b disposed on the control board 240a may have a master-slave relationship. The time difference in which the data signal supplied to the first region 110a and the signal supplied to the second region 110b are determined by the control of the second controller 140b by the first controller 140a, and the data signal is supplied to each region. can prevent this from happening. In addition, the power control unit 140c disposed on the control board 240a receives the common driving power supply VDD from the first power supply unit 150a and includes the first driving power supply VDD1 and the second driving power supply VDD2. A plurality of driving power sources VDD1 and VDD2 may be generated. The first driving power supply VDD1 may be driving power supply for driving driver ICs, and the second driving power supply VDD2 may be power supply driving the first control unit 140a and the second control unit 140b. The plurality of driving power sources VDD1 and VDD2 output from the power control unit 140c are shown as two, but are not limited thereto and may be three or more. In addition, the first driving power source VDD1 is supplied to the first source substrate 221 and the second source substrate 222, and the drive ICs 121 operate in the first source substrate 221 and the second source substrate 222. can be supplied with

여기서, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 각각 제1컨넥터(230a)와 제2컨넥터(230b)에 연결되어 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며, 제1전원공급라인(SUPPLY1)은 제1전원버스(VLa)와 제1컨넥터(230a)가 연결되는 부분에 연결될 수 있고 제2전원공급라인(SUPPLY2)은 제2전원버스(VLb)와 제2컨넥터(230b)가 연결되는 부분에 연결될 수 있다. Here, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are shown as being connected to the first connector 230a and the second connector 230b, respectively, but are not limited thereto. The first power supply line (SUPPLY1) can be connected to the part where the first power bus (VLa) and the first connector (230a) are connected, and the second power supply line (SUPPLY2) is connected to the second power bus (VLb) and the second connector. (230b) may be connected to the connected part.

여기서, 제1전원부(150a)와 제2전원부(150b)가 도시되어 있지만, 제3전원을 공급하는 제3전원부를 더 포함할 수 있다. 하지만, 전원부의 수는 이에 한정되는 것은 아니다. 또한, 전원부의 수는 표시패널의 영역의 수에 대응할 수 있다. Here, although the first power supply unit 150a and the second power supply unit 150b are shown, a third power supply unit for supplying third power may be further included. However, the number of power supply units is not limited thereto. Also, the number of power units may correspond to the number of regions of the display panel.

도 3b는 도 1에 도시된 표시패널에 전달되는 전원을 공급하는 배선과 전원부의 배치의 일 실시예를 나타내는 평면도이다.FIG. 3B is a plan view illustrating an example of arrangement of wires and a power supply unit for supplying power transmitted to the display panel shown in FIG. 1 .

도 3b를 참조하면, 유기발광표시장치(100)는 도 1에 도시되어 있는 제1영역(110a)과 제2영역(110b)을 포함하는 표시패널(110)과, 제1영역(110a)에 대응하는 제1군의 드라이브 IC(120a)와 표시패널(110)의 제1영역(110a)에 대응하는 제1전원버스(VLa)가 배치되는 제1소스기판(221)과, 제2영역(110b)에 대응하는 제2군의 드라이브 IC(120b)와 표시패널(110)의 제2영역(110b)에 대응하는 제2전원버스(VLb)가 배치되는 제2소스기판(222)과, 제1군의 드라이브 IC(120a)에 대응하는 제1제어부(140a)와 전원제어부(140c)가 배치되는 제1컨트롤보드(241)와 제2군의 드라이브 IC(120b)에 대응하는 제2제어부(140b)가 배치되는 제2컨트롤보드(242)를 포함할 수 있다.Referring to FIG. 3B , the organic light emitting display device 100 includes a display panel 110 including a first area 110a and a second area 110b shown in FIG. 1 and the first area 110a. The first source substrate 221 on which the corresponding first group of drive ICs 120a and the first power bus VLa corresponding to the first region 110a of the display panel 110 are disposed, and the second region ( a second source substrate 222 on which the second group of drive ICs 120b corresponding to 110b) and the second power bus VLb corresponding to the second region 110b of the display panel 110 are disposed; The first control board 241 on which the first control unit 140a corresponding to one group of drive ICs 120a and the power control unit 140c are disposed and the second control unit corresponding to the second group of drive ICs 120b ( 140b) may include a second control board 242 disposed thereon.

또한, 제1컨트롤보드(241)과 제2컨트롤보드(242)는 FPC(flexible printed circuit:300)을 통해 통신할 수 있다. 또한, FPC(300)를 통해 제1컨트롤보드(241)에 배치되어 있는 제1제어부(140a)와 제2컨트롤보드(242)에 배치되어 있는 제2제어부(140b)가 통신을 할 수 있다. 또한, 전원제어부(140c)에서 생성된 구동전원들이 FPC(300)를 통해 제2컨트롤보드(242)로 전달될 수 있다. 여기서, 제1컨트롤보드(241)과 제2컨트롤보드(242)는 FPC(300)를 통해 통신하는 것으로 기재되어 있지만, 이에 한정되는 것은 아니다. 또한, 컨트롤보드(241)에 전원제어부(140c)가 배치되어 있는 경우 다른 컨틀로보드(242)로 전원제어부(140c)는 케이블(300)을 통해 제2구동전원(VDD2)를 공급할 수 있다.Also, the first control board 241 and the second control board 242 may communicate through a flexible printed circuit (FPC) 300. In addition, the first control unit 140a disposed on the first control board 241 and the second control unit 140b disposed on the second control board 242 may communicate through the FPC 300 . In addition, driving power generated by the power controller 140c may be transferred to the second control board 242 through the FPC 300 . Here, although it is described that the first control board 241 and the second control board 242 communicate through the FPC 300, it is not limited thereto. In addition, when the power control unit 140c is disposed on the control board 241, the power control unit 140c may supply the second driving power VDD2 to the other control board 242 through the cable 300.

제1컨트롤보드(241)와 제2컨트롤보드(242)로 구분되어 있게 되면, 하나의 컨트롤보드가 고장난 경우 제1컨트롤보드(241)와 제2컨트롤보드(242) 중 어느 하나를 교체하여 수리를 할 수 있다. 하지만, 하나의 컨트롤보드에 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)가 배치되어 있는 경우, 제1제어부(140a), 제2제어부(140b), 전원제어부(140c) 중 어느 하나가 고장나면 컨트롤보드 전체를 교체하여야 한다. 따라서, 제1컨트롤보드(241)와 제2컨트롤보드(242)로 구분되어 있게 되면, 수리비용이 절감될 수 있다.If it is divided into the first control board 241 and the second control board 242, if one control board is broken, repair by replacing one of the first control board 241 and the second control board 242. can do However, when the first control unit 140a, the second control unit 140b, and the power control unit 140c are disposed on one control board, the first control unit 140a, the second control unit 140b, and the power control unit 140c ), the entire control board must be replaced if one of them is broken. Therefore, when the first control board 241 and the second control board 242 are divided, repair costs can be reduced.

또한, 제1컨트롤보드(241)에는 제1제어부(140a)와 전원제어부(140c)가 배치되고 제2컨트롤보드(242) 제2제어부(140b)가 배치되어 있는 것을 도시되어 있지만, 이에 한정되는 것은 아니며, 제2컨트롤보드(242)에 별도의 전원제어부가 배치될 수 있다. 제2컨트롤보드(242)에 별도의 전원제어부가 배치되어 있게 되면, 제1컨트롤보드(241)에 배치되어 있는 전원제어부(140c)는 제1영역(110b)에 대응하는 제1소스기판(221)에 제1구동전원(VDD1)을 공급하고 제1제어부(140a)에 제2구동전원(VDD2)를 공급할 수 있고, 제2컨트롤보드(242)에 별도의 전원제어부는 제2영역(110b)에 대응하는 제2소스기판(222)에 제1구동전원(VDD1)을 공급하고 제2제어부(140b)에 제2구동전원(VDD2)를 공급할 수 있다. 하지만, 이에 한정되는 것은 아니다. In addition, although the first control board 241 shows that the first control unit 140a and the power control unit 140c are disposed and the second control board 242 and the second control unit 140b are disposed, it is limited thereto. However, a separate power control unit may be disposed on the second control board 242 . When a separate power control unit is disposed on the second control board 242, the power control unit 140c disposed on the first control board 241 is the first source substrate 221 corresponding to the first region 110b. ) to supply the first driving power supply (VDD1) and to supply the second driving power supply (VDD2) to the first controller 140a, and a separate power control unit in the second control board 242 can supply the second region 110b The first driving power source VDD1 may be supplied to the second source substrate 222 corresponding to , and the second driving power source VDD2 may be supplied to the second controller 140b. However, it is not limited thereto.

도 1, 도 2a, 도 3a 및 도 3b에서 전원블럭(150)이 두 개의 전원부, 즉 제1전원부(150a)와 제2전원부(150b)를 구비하여 표시패널(110)의 제1영역(110a)과 제2영역(110b)에 제1전원(EVDD1)과 제2전원(EVDD2)를 공급하는 것으로 도시되어 있지만, 이에 한정되는 것은 아니다. 전원블럭(150)은 제1전원부(150a)와 제2전원부(150b)를 포함하는 복수의 전원부를 포함할 수 있다. 그리고, 전원블럭(150)는 표시패널(110)에 제1전원(EVDD1)과 제2전원(EVDD2)을 포함하는 복수의 전원을 공급할 수 있다. 즉, 복수의 전원부의 수는 2개 이상 일 수 있다. 또한, 복수의 전원부의 수는 표시패널(110)의 크기에 대응하여 구분되는 복수의 영역의 수에 대응할 수 있다. 또한, 복수의 전원부에서 복수의 전원을 공급하는 경우 표시패널(110)은 제1영역(110a)과 제2영역(110b)을 포함하는 복수의 영역으로 구분될 수 있고 각 전원부는 표시패널(110)의 일 영역에 각각 복수의 전원 중 하나를 공급할 수 있다. 표시패널(110)의 복수의 영역은 데이터신호를 공급하는 소스기판을 기준으로 구분될 수 있다. 따라서, 소스기판의 수 역시 표시패널(110)에서 구분되는 영역들 수에 대응할 수 있다. 하지만, 이에 한정되는 것은 아니다.In FIGS. 1, 2A, 3A, and 3B, the power block 150 includes two power sources, that is, a first power source 150a and a second power source 150b, so that the first area 110a of the display panel 110 is provided. ) and the second region 110b, the first power source EVDD1 and the second power source EVDD2 are supplied, but is not limited thereto. The power block 150 may include a plurality of power sources including a first power source 150a and a second power source 150b. Also, the power block 150 may supply a plurality of power sources including a first power source EVDD1 and a second power source EVDD2 to the display panel 110 . That is, the number of the plurality of power supply units may be two or more. Also, the number of power supply units may correspond to the number of regions divided according to the size of the display panel 110 . In addition, when a plurality of power supplies are supplied from a plurality of power supply units, the display panel 110 may be divided into a plurality of areas including a first area 110a and a second area 110b, and each power supply unit supplies the display panel 110 with a plurality of areas. ) may be supplied with one of a plurality of power sources, respectively. A plurality of regions of the display panel 110 may be divided based on a source substrate supplying data signals. Accordingly, the number of source substrates may also correspond to the number of divided areas in the display panel 110 . However, it is not limited thereto.

표시패널(110)의 복수의 영역에 각각 별도의 전원부로부터 전원이 공급되는 경우, 전원이 표시패널(110)의 일측에서 공급되는 것이 아니라 복수의 영역에 공급될 수 있다. 이로 인해, 표시패널(110)의 각 영역은 제1전원(EVDD1)과 제2전원(EVDD2)을 포함하는 복수의 전원의 전압레벨의 감소가 크지 않아 화질이 저하되는 것을 방지할 수 있다.When power is supplied to a plurality of areas of the display panel 110 from separate power sources, power may be supplied to a plurality of areas instead of being supplied from one side of the display panel 110 . As a result, in each area of the display panel 110, the voltage level of the plurality of power sources including the first power source EVDD1 and the second power source EVDD2 does not significantly decrease, preventing image quality from deteriorating.

또한, 도 3b에는 컨트롤보드(241,242)가 두 개로 구분되어 배치되어 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니다. 컨트롤보드의 수는 복수의 영역에 각각 대응하는 수일 수 있다. 또한, 각각의 컨트롤보드는 서로 FPC(flexible printed circuit: 300)를 통해 연결될 수 있다. 여기서, 제1전원부(150a)와 제2전원부(150b)가 도시되어 있지만, 제3전원을 공급하는 제3전원부를 더 포함할 수 있다. 하지만, 전원부의 수는 이에 한정되는 것은 아니다. 또한, 전원부의 수는 표시패널의 영역의 수에 대응할 수 있다. In addition, although it is shown that the control boards 241 and 242 are divided into two and disposed in FIG. 3B, it is not limited thereto. The number of control boards may be a number corresponding to each of a plurality of areas. In addition, each control board may be connected to each other through a flexible printed circuit (FPC) 300. Here, although the first power supply unit 150a and the second power supply unit 150b are shown, a third power supply unit for supplying third power may be further included. However, the number of power supply units is not limited thereto. Also, the number of power units may correspond to the number of regions of the display panel.

도 4는 도 2a에 도시된 컨트롤보드의 일 실시예를 나타내는 단면도이다. 4 is a cross-sectional view showing an embodiment of the control board shown in FIG. 2A.

도 4를 참조하면, 컨트롤보드(240a)는 도 2a에 도시되어 있는 것과 같이 제1제어부(140a), 제2제어부(140b) 및 전원제어부(140c)가 배치될 수 있다. 그리고, 제1제어부(140a), 제2제어부(140b) 및 전원제어부(140c)에서 출력되는 신호 및/또는 전압을 컨트롤보드(240a)를 통해 소스기판(221,221)으로 전송할 수 있다. 또한, 컨트롤보드(240a)에는 제1전원(EVDD1)과 제2전원(EVDD2)을 소스기판(221,222)으로 전달하는 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)이 배치될 수 있다. Referring to FIG. 4 , the control board 240a may include a first control unit 140a, a second control unit 140b, and a power control unit 140c as shown in FIG. 2A. Signals and/or voltages output from the first control unit 140a, the second control unit 140b, and the power control unit 140c may be transmitted to the source substrates 221 and 221 through the control board 240a. In addition, a first power supply line SUPPLY1 and a second power supply line SUPPLY2 for transferring the first power supply EVDD1 and the second power supply EVDD2 to the source substrates 221 and 222 are disposed on the control board 240a. can

따라서, 컨트롤보드(240a)에는 도전층으로 이루어진 복수의 레이어들이 배치될 수 있다. 컨트롤보드(240b)는 제1레이어(1L) 내지 제8레이어(8L)를 포함할 수 있다. 그리고, 제1레이어(1L)내지 제8레이어(8L) 사이에는 각각 절연층이 배치될 수 있다. 그리고, 에칭을 통해 절연막과 도전층을 패터닝을 하여 제1레이어(1L) 내지 제8레이어(8L) 별로 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)에서 공급되는 신호 및/전압를 전달하는 복수의 배선과 제1전원공급라인(SUPPLY1), 제2전원공급라인(SUPPLY2)이 형성되게 할 수 있다. 컨트롤보드(240a)에 배치되는 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)에서 공급되는 신호 및/전압를 전달하는 복수의 배선과 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)은 제1레이어(1L) 내지 제8레이어(8L)들을 선택하여 배치할 수 있다. 하지만, 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)은 고전류를 공급하는 전원과 연결되며 IR 드롭이 적게 발생하여야 하기 때문에 넓은 면적을 가져야 할 필요가 있다. 따라서, 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)은 제1레이어(1L) 내지 제8레이어(8L)들 중 하나의 레이어를 선택하여 컨트롤보드(240a)에 배치할 수 있다. Accordingly, a plurality of layers made of conductive layers may be disposed on the control board 240a. The control board 240b may include the first layer 1L to the eighth layer 8L. Insulating layers may be disposed between the first layer 1L to the eighth layer 8L, respectively. In addition, by patterning the insulating film and the conductive layer through etching, the signals supplied from the first control unit 140a, the second control unit 140b, and the power control unit 140c for each of the first layer 1L to the eighth layer 8L and/or a plurality of wires for transmitting voltage, the first power supply line SUPPLY1, and the second power supply line SUPPLY2 may be formed. A plurality of wires and a first power supply line (SUPPLY1) for transmitting signals and/or voltages supplied from the first control unit (140a), the second control unit (140b), and the power control unit (140c) disposed on the control board (240a), and The second power supply line SUPPLY2 may be arranged by selecting the first layer 1L to the eighth layer 8L. However, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 need to have a large area because they are connected to a power source supplying a high current and have to generate a small IR drop. Therefore, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 may be disposed on the control board 240a by selecting one of the first layer 1L to the eighth layer 8L. there is.

또한, 컨트롤보드(240a)에 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)이 배치되지 않기 때문에 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)로 공급되는 전류에 의해 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)가 오동작을 발생할 우려가 줄어들게 되어 표시장치(100)이 안정적으로 동작할 수 있다. 또한, 제1전원부(150a)와 제2전원부(150b)에서 공급되는 전류량이 크지 않게 설정할 수 있어 보다 표시장치(100)가 보다 안전하게 구동될 수 있다. In addition, since the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are not disposed on the control board 240a, the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are supplied. The current causes the first control unit 140a, the second control unit 140b, and the power control unit 140c to be less likely to malfunction, so that the display device 100 can operate stably. In addition, since the amount of current supplied from the first power supply unit 150a and the second power supply unit 150b can be set not to be large, the display device 100 can be driven more safely.

도 5는 도 3a에 도시된 컨트롤보드의 일 실시예를 나타내는 단면도이다.5 is a cross-sectional view showing an embodiment of the control board shown in FIG. 3A.

도 5를 참조하면, 컨트롤보드(240a)는 도 3a에 도시되어 있는 것과 같이 제1제어부(140a), 제2제어부(140b) 및 전원제어부(140c)가 배치될 수 있다. 그리고, 제1제어부(140a), 제2제어부(140b) 및 전원제어부(140c)에서 출력되는 신호 및/또는 전압을 컨트롤보드(240b)를 통해 소스 기판(221,222)으로 전송할 수 있다. 하지만, 제1전원부(150a)에서 공급되는 제1전원(EVDD1)과 제2전원부(150b)에서 공급되는 제2전원(EVDD2)은 복수의 배선을 통해 공급되되, 복수의 배선은 각각 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)을 포함하고, 복수의 배선 중 제1전원(EVDD1)을 공급하는 배선 중 적어도 하나와 복수의 배선 중 제2전원(EVDD2)를 공급하는 배선 중 적어도 하나는 컨트롤보드(240c)를 통해 전원제어부(140c)에 공급되고, 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)은 제1컨넥터(230a)와 제2컨넥터(230b)를 통해 제1전원버스(VLa) 또는 제2전원버스(VLb)에 연결될 수 있다. 따라서, 제1전원(EVDD1)과 제2전원(EVDD2)는 각각 제1전원부(150a)와 제2전원부(150b)에서 제1컨넥터(230a)와 제2컨넥터(230b)로 공급되기 때문에 도 2a에 도시되어 있는 컨트롤보드(240a)와 달리 제1전원(EVDD1)과 제2전원(EVDD2)을 소스기판(221,222)으로 전달하는 제1전원공급라인(SUPPLY1)과 제2전원공급라인(SUPPLY2)이 배치되지 않게 될 수 있다. Referring to FIG. 5 , the control board 240a may include a first control unit 140a, a second control unit 140b, and a power control unit 140c as shown in FIG. 3A. Signals and/or voltages output from the first control unit 140a, the second control unit 140b, and the power control unit 140c may be transmitted to the source substrates 221 and 222 through the control board 240b. However, the first power supply EVDD1 supplied from the first power supply unit 150a and the second power supply EVDD2 supplied from the second power supply unit 150b are supplied through a plurality of wires, and each of the plurality of wires is the first power supply. It includes a supply line SUPPLY1 and a second power supply line SUPPLY2, and includes at least one of the plurality of wires supplying the first power supply EVDD1 and a wire supplying the second power supply EVDD2 among the plurality of wires. At least one of them is supplied to the power controller 140c through the control board 240c, and the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are connected to the first connector 230a and the second connector 230b. ) through which it can be connected to the first power bus VLa or the second power bus VLb. Therefore, since the first power source EVDD1 and the second power source EVDD2 are supplied from the first power source unit 150a and the second power source unit 150b to the first connector 230a and the second connector 230b, respectively, FIG. 2A Unlike the control board 240a shown in , a first power supply line SUPPLY1 and a second power supply line SUPPLY2 for transferring the first power source EVDD1 and the second power source EVDD2 to the source substrates 221 and 222 may not be placed.

컨트롤보드(240b)에 배치되는 복수의 레이어를 통해 제1제어부(140a), 제2제어부(140b), 전원제어부(140c)에서 공급되는 신호 및/전압를 전달하는 복수의 배선을 배치하여야 한다. 하지만, 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)이 배치되지 않기 때문에 도 4에 도시된 컨트롤보드(240a)와 달리 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)을 배치하는 레이어가 필요하지 않게 될 수 있다. 따라서, 컨트롤보드(240b)에 배치되는 레이어의 수를 도 4에 도시된 컨트롤보드(240a) 보다 줄일 수 있어 컨트롤보드(240b)에는 제1레이어(1L) 내지 제7레이어(7L)들이 배치될 수 있다. 따라서, 컨트롤보드(240b)에 배치되는 레이어의 수가 줄어 컨트롤보드(240b)의 제조비용을 절감할 수 있다. 또한, 컨트롤보드(240a)에 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)이 배치되지 않기 때문에 제1제어부(140a), 제2제어부(140b) 및 전원제어부(140c)의 동작할 때 제1전원공급라인(SUPPLY1) 및 제2전원공급라인(SUPPLY2)으로 전달되는 전원들에 의한 노이즈에 영향을 받지 않게 될 수 있다. A plurality of wires that transmit signals and/or voltages supplied from the first control unit 140a, the second control unit 140b, and the power control unit 140c must be disposed through a plurality of layers disposed on the control board 240b. However, since the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are not disposed, unlike the control board 240a shown in FIG. 4, the first power supply line SUPPLY1 and the second power supply line The layer placing (SUPPLY2) may not be necessary. Therefore, since the number of layers disposed on the control board 240b can be reduced compared to the control board 240a shown in FIG. 4, the first layer 1L to the seventh layer 7L can be disposed on the control board 240b. can Accordingly, the number of layers disposed on the control board 240b is reduced, and the manufacturing cost of the control board 240b can be reduced. In addition, since the first power supply line SUPPLY1 and the second power supply line SUPPLY2 are not disposed on the control board 240a, the first control unit 140a, the second control unit 140b, and the power control unit 140c During operation, noise caused by powers transmitted to the first power supply line SUPPLY1 and the second power supply line SUPPLY2 may not be affected.

도 6은 도 3a에 도시되어 있는 전원제어부의 일 실시예를 나타내는 구조도이다. 6 is a structural diagram illustrating an embodiment of the power control unit shown in FIG. 3A.

도 6을 참조하면, 전원제어부(140c)는 연산부(141), 전원공급부(142), 로직부(143)를 포함할 수 있다. 연산부(141)는 제1전원(EVDD1)과 제2전원(EVDD2)을 공급받고 제1전원(EVDD1)과 제2전원(EVDD2)이 공급받아 연산을 수행할 수 있다. 또한, 전원공급부(142)는 공통구동전원(VDD)을 공급받아 복수의 구동전원(VDD1,VDD2,VDD3)을 생성할 수 있다. 복수의 구동전원(VDD1,VDD2,VDD3)은 드라이브 IC에 공급되는 구동전원을 포함할 수 있다. 또한, 복수의 구동전원(VDD1,VDD2,VDD3)의 수는 3개인 것으로 도시되어 있지만, 이는 예시적인 것으로 이에 한정되는 것은 아니다. 연산부(141)는 제1전원(EVDD1)과 제2전원(EVDD2)을 공급받은 결과에 대응하여 제1영역(110a)과 제2영역(110b) 중 적어도 하나의 영역에 대응하는 드라이버 IC 등으로 구동전원들(VDD1,VDD2,VDD3)이 전달되게 할 수 있다. 따라서, 표시패널(110)의 제1영역(110a) 또는 제2영역(110b) 중 어느 하나에서 영상을 표시하거나 서로 다른 영상을 표시하는 분할 구동 등에 대응하여 전원제어부(140c)가 동작하게 할 수 있다.Referring to FIG. 6 , the power control unit 140c may include a calculation unit 141, a power supply unit 142, and a logic unit 143. The calculation unit 141 may receive the first power source EVDD1 and the second power source EVDD2 and receive the first power source EVDD1 and the second power source EVDD2 to perform an operation. In addition, the power supply unit 142 may receive the common driving power supply VDD to generate a plurality of driving power sources VDD1 , VDD2 , and VDD3 . The plurality of driving power sources VDD1 , VDD2 , and VDD3 may include driving power supplied to the drive IC. In addition, although the number of the plurality of driving power sources VDD1 , VDD2 , and VDD3 is shown as three, this is illustrative and not limited thereto. The operation unit 141 operates a driver IC corresponding to at least one of the first region 110a and the second region 110b in response to a result of receiving the first and second power sources EVDD1 and EVDD2. The driving power sources VDD1 , VDD2 , and VDD3 may be transmitted. Accordingly, the power control unit 140c can be operated in response to divisional driving for displaying an image or displaying different images in either the first region 110a or the second region 110b of the display panel 110. there is.

또한 로직부(143)는 도 1에 도시되어 있는 제1영역(110a)에 대응하는 제1접지(EVSS1)가 연결되는 제1접지입력단(EVSS1-in)과 제2영역(110b)에 대응하는 제2접지(EVSS2)가 연결되는 제2접지입력단(EVSS2-in)을 포함할 수 있다. 또한, 로직부(143)는 제2제어신호(cont)에 의해 제1접지입력단(EVSS1-in)과 제2접지입력단(EVSS2-in)에 연결된 제1접지(EVSS1)와 제2접지(EVSS2)가 중 적어도 하나가 출력단(EVSS-OUT)과 연결되도록 할 수 있다. 표시장치(100)는 제1접지(EVSS1)와 제2접지(EVSS2)로 흐르는 전류를 감지하여 화소들(101)의 문턱전압, 이동도를 센싱할 수 있다. 또한, 표시장치(100)는 로직부(143)를 제어하여 분할구동에 대응하여 제1접지(EVSS1), 제2접지(EVSS2) 중 적어도 중 하나가 출력단(EVSS-OUT)과 연결되게 할 수 있다. In addition, the logic unit 143 includes a first ground input terminal EVSS1-in to which the first ground EVSS1 corresponding to the first area 110a shown in FIG. 1 is connected and a voltage corresponding to the second area 110b. A second ground input terminal EVSS2-in to which the second ground EVSS2 is connected may be included. In addition, the logic unit 143 has a first ground EVSS1 and a second ground EVSS2 connected to the first ground input terminal EVSS1-in and the second ground input terminal EVSS2-in by the second control signal cont. ) may be connected to the output terminal (EVSS-OUT). The display device 100 may sense the threshold voltage and mobility of the pixels 101 by sensing the current flowing to the first ground EVSS1 and the second ground EVSS2 . Also, the display device 100 may control the logic unit 143 so that at least one of the first ground EVSS1 and the second ground EVSS2 is connected to the output terminal EVSS-OUT in response to the divided driving. there is.

제2제어신호(cont)는 연산부(141)에서 로직부(143)로 전달될 수 있다. 여기서, 연산부(141)는 전원제어부(140c)에 포함되는 구성인 것으로 도시되어 있지만, 이에 한정되는 것은 아니며 연산부(141)는 제1제어부(140a) 또는 제2제어부(140b)에 포함되는 구성일 수 있다. The second control signal cont may be transmitted from the calculation unit 141 to the logic unit 143 . Here, the calculation unit 141 is illustrated as being included in the power control unit 140c, but is not limited thereto, and the calculation unit 141 may be included in the first control unit 140a or the second control unit 140b. can

도 7은 본 발명의 실시예들에 따른 화소를 나타내는 회로도이다. 7 is a circuit diagram illustrating a pixel according to example embodiments.

도 7을 참조하면, 화소(101)는 유기발광다이오드(OLED)와, 제1 내지 제3트랜지스터(T1 내지 T3) 및 캐패시터(C1)를 포함하는 화소회로를 포함할 수 있다. 여기서, 제1트랜지스터(T1)는 유기발광다이오드(OLED)에 구동전류를 구동하는 구동트랜지스터일 수 있다.Referring to FIG. 7 , the pixel 101 may include a pixel circuit including an organic light emitting diode (OLED), first to third transistors T1 to T3, and a capacitor C1. Here, the first transistor T1 may be a driving transistor for driving a driving current to the organic light emitting diode (OLED).

제1트랜지스터(T1)는 제1전극이 제1전압라인(VL11)에 연결되고 제2전극이 제2노드(N2)에 연결되며 게이트전극이 제1노드(N1)에 연결될 수 있다. 제1트랜지스터(T1)은 제1전원(EVDD1)으로부터 기설정된 전압을 전달받을 수 있다. 또한, 제1노드(N1)에 인가되는 게이트전압에 대응하여 제1전극에서 제2전극으로 구동전류가 흐르도록 할 수 있다. 그리고, 제2트랜지스터(T2)는 제1전극이 데이터라인(DL)에 연결되고 제2전극이 제1노드(N1)에 연결되며 게이트전극이 제1게이트라인(GL1)에 연결될 수 있다. 게이트전극에 전달되는 제1게이트신호에 대응하여 데이터라인(DL)에 흐르는 데이터전압을 제1노드(N1)으로 전달할 수 있다. 따라서, 데이터전압이 제1트랜지스터(T1)의 게이트전극에 전달되도록 하여 구동전류가 데이터전압에 대응하여 흐르도록 할 수 있다. 제3트랜지스터(T3)는 제1전극이 제2노드(N2)에 연결되고 제2전극이 제2전압라인(VL2)에 연결되고 게이트전극이 제2게이트라인(GL2)에 연결될 수 있다. 게이트전극에 전달되는 제2게이트신호에 대응하여 제2전압라인(VL2)에 인가된 전압을 제3노드(N3)에 공급할 수 있다. The first transistor T1 may have a first electrode connected to the first voltage line VL11, a second electrode connected to the second node N2, and a gate electrode connected to the first node N1. The first transistor T1 may receive a preset voltage from the first power source EVDD1. In addition, a driving current may flow from the first electrode to the second electrode in response to the gate voltage applied to the first node N1. Also, the second transistor T2 may have a first electrode connected to the data line DL, a second electrode connected to the first node N1, and a gate electrode connected to the first gate line GL1. A data voltage flowing through the data line DL may be transferred to the first node N1 in response to the first gate signal transferred to the gate electrode. Accordingly, the data voltage may be transferred to the gate electrode of the first transistor T1 so that the driving current may flow corresponding to the data voltage. The third transistor T3 may have a first electrode connected to the second node N2, a second electrode connected to the second voltage line VL2, and a gate electrode connected to the second gate line GL2. The voltage applied to the second voltage line VL2 may be supplied to the third node N3 in response to the second gate signal transmitted to the gate electrode.

유기발광다이오드(OLED)는 애노드전극이 제2노드(N2)에 연결되고 캐소드전극에 제2전압(EVSS1)이 전달될 수 있다. 캐소드전극은 접지에 연결될 수 있다. 따라서, 제1트랜지스터(T1)를 통해 공급되는 구동전류는 유기발광다이오드(OLED)에 흐를 수 있다. 또한, 캐패시터(C1)는 제1노드(N1)와 제2노드(N2) 사이에 연결될 수 있고 제1노드(N1)에 인가되는 전압을 유지시킬 수 있다. 제1전압라인(VL11)은 도 2 및 도 3a에 도시되어 있는 제1전원버스(VLa)로부터 제1전압(EVDD1)을 전달받고 제2전압라인(VL2)은 별도의 전원버스(미도시)로부터 기준전압(Vref)을 전달받을 수 있다. In the organic light emitting diode (OLED), an anode electrode may be connected to the second node N2 and the second voltage EVSS1 may be transmitted to the cathode electrode. The cathode electrode may be connected to ground. Accordingly, the driving current supplied through the first transistor T1 may flow to the organic light emitting diode OLED. Also, the capacitor C1 may be connected between the first node N1 and the second node N2 and may maintain a voltage applied to the first node N1. The first voltage line VL11 receives the first voltage EVDD1 from the first power bus VLa shown in FIGS. 2 and 3A and the second voltage line VL2 is a separate power bus (not shown). A reference voltage (Vref) may be received from

여기서, 화소는 도 1에 도시되어 있는 제1영역에 배치되어 있는 것을 가정하여 제1전원라인(VL1)을 통해 제1전원(EVDD1)에 연결되어 있는 것으로 도시하고 있지만, 이에 한정되는 것은 아니며, 화소가 도 1에 도시되어 있는 제2영역(110b)에 배치되어 있는 것을 가정하면 제2전원버스(VLb)을 통해 제2전원(EVDD2)를 공급받을 수 있다. Here, the pixels are shown as being connected to the first power supply EVDD1 through the first power supply line VL1 on the assumption that they are disposed in the first region shown in FIG. 1, but is not limited thereto, Assuming that the pixels are arranged in the second region 110b shown in FIG. 1 , the second power source EVDD2 may be supplied through the second power bus VLb.

이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.The above description and accompanying drawings are merely illustrative of the technical idea of the present invention, and those skilled in the art can combine the configuration within the scope not departing from the essential characteristics of the present invention. , various modifications and variations such as separation, substitution and alteration will be possible. Therefore, the embodiments disclosed in the present invention are not intended to limit the technical idea of the present invention, but to explain, and the scope of the technical idea of the present invention is not limited by these embodiments. The protection scope of the present invention should be construed according to the claims below, and all technical ideas within the equivalent range should be construed as being included in the scope of the present invention.

120a: 제1군의 드라이브 IC
120b: 제2군의 드라이브 IC
140a: 제1제어부
140b: 제2제어부
140c: 전원제어부
221: 제1소스기판
222: 제2소스기판
230a: 제1컨넥터
230b: 제2컨넥터
240a,240b: 컨트롤보드
120a: 1st group drive IC
120b: 2nd group drive IC
140a: first control unit
140b: second control unit
140c: power control unit
221: first source substrate
222: second source substrate
230a: first connector
230b: second connector
240a, 240b: control board

Claims (15)

구동전류를 공급하는 제1전원에 의해 구동되는 제1영역과 구동전류를 공급하는 제2전원에 의해 구동되는 제2영역을 포함하는 표시패널;
상기 표시패널에 데이터신호를 공급하는 데이터 드라이버;
상기 표시패널에 게이트신호를 공급하는 게이트드라이버; 및
상기 제1전원을 공급하는 제1전원부와,상기 제2전원을 공급하는 제2전원부를 포함하는 전원블럭을 포함하고,
상기 데이터드라이버는 상기 제1영역에 구동신호를 공급하는 제1군의 드라이브 IC와, 상기 제1영역에 상기 제1전원을 공급하는 제1전원버스가 각각 배치되는 제1서브소스기판과 제2서브소스기판으로 구성되는 제1소스기판;
상기 제2영역에 구동신호를 공급하는 제2군의 드라이브 IC와 상기 제2영역에 상기 제2전원을 공급하는 제2전원버스가 각각 배치되는 제3서브소스기판과 제4서브소스기판으로 구성되는 제2소스기판;
상기 제1서브소스기판과 상기 제2서브소스기판의 상기 제1전원버스를 연결하는 제1컨넥터; 및
상기 제3서브소스기판과 상기 제4서브소스기판의 상기 제2전원버스를 연결하는 제2컨넥터를 포함하는 표시장치.
a display panel including a first region driven by a first power source supplying driving current and a second region driven by a second power source supplying driving current;
a data driver supplying data signals to the display panel;
a gate driver supplying a gate signal to the display panel; and
A power block including a first power supply unit supplying the first power supply and a second power supply unit supplying the second power supply;
The data driver includes a first sub-source substrate on which a first group of drive ICs supplying driving signals to the first region and a first power bus supplying the first power to the first region are disposed, respectively. a first source substrate composed of a sub-source substrate;
It consists of a third sub-source substrate and a fourth sub-source substrate on which a second group of drive ICs supplying driving signals to the second area and a second power bus supplying the second power to the second area are respectively disposed. a second source substrate;
a first connector connecting the first power bus of the first sub-source substrate and the second sub-source substrate; and
and a second connector connecting the second power bus of the third sub-source substrate and the fourth sub-source substrate.
제1항에 있어서,
상기 데이터드라이버는
상기 제1전원부로부터 공통구동전원을 전달받는 전원제어부를 더 포함하는 표시장치.
According to claim 1,
The data driver
The display device further comprises a power control unit receiving common driving power from the first power unit.
제2항에 있어서,
상기 제1군의 드라이브 IC를 제어하는 제1제어부와 상기 제2군의 드라이브 IC를 제어하는 제2제어부와 상기 전원제어부가 배치되는 컨트롤 보드를 포함하는 표시장치.
According to claim 2,
A display device comprising a control board on which a first control unit for controlling the first group of drive ICs, a second control unit for controlling the second group of drive ICs, and the power control unit are disposed.
제3항에 있어서,
상기 제1전원부는 상기 제1컨넥터에 연결되어 상기 제1전원을 상기 제1전원버스에 공급하고, 상기 제2전원부는 상기 제2컨넥터에 연결되어 상기 제2전원을 상기 제2전원버스에 공급하는 표시장치.
According to claim 3,
The first power unit is connected to the first connector to supply the first power to the first power bus, and the second power unit is connected to the second connector to supply the second power to the second power bus. display device.
제2항에 있어서,
상기 전원제어부는 상기 제1전원부로부터 상기 제1전원을 공급받고, 상기 제2전원부로부터 상기 제2전원을 공급받는 표시장치.
According to claim 2,
wherein the power controller receives the first power from the first power supply and receives the second power from the second power supply.
제2항에 있어서,
상기 전원제어부는 제1전원과 상기 제2전원의 공급받아 연산부를 포함하며, 상기 연산부는 상기 제1전원과 상기 제2전원의 공급결과를 연산하여 상기 전원제어부에 전달하는 표시장치.
According to claim 2,
The display device of claim 1 , wherein the power control unit includes a calculation unit receiving supply of the first power and the second power, and the calculation unit calculates a result of supplying the first power and the second power and transmits the result to the power control unit.
제3항에 있어서,
상기 컨트롤보드는 상기 제1영역에 대응하는 제1접지와 상기 제2영역에 대응하는 제2접지와 연결되고, 상기 제1접지와 상기 제2접지의 연결을 제어하는 로직부가 배치되는 표시장치.
According to claim 3,
wherein the control board is connected to a first ground corresponding to the first area and a second ground corresponding to the second area, and a logic unit is disposed to control a connection between the first ground and the second ground.
제3항에 있어서,
상기 컨트롤보드는 상기 제1영역에 대응하며 상기 제1제어부와 상기 전원제어부가 배치되는 제1컨트롤보드와 상기 제2영역에 대응하며 상기 제2제어부가 배치되는 제2컨트롤보드를 포함하며, 상기 제1컨트롤보드와 상기 제2컨트롤보드는 FPC(Flexible printed circuit board)를 통해 통신하는 표시장치.
According to claim 3,
The control board includes a first control board corresponding to the first area and on which the first control unit and the power control unit are disposed, and a second control board corresponding to the second area and having the second control unit disposed thereon, A display device in which the first control board and the second control board communicate with each other through a flexible printed circuit board (FPC).
제3항에 있어서,
상기 전원제어부는 상기 공통구동전원을 전달받아 제1구동전원과 제2구동전원을 공급하고, 상기 제1구동전원은 적어도 상기 제1군의 드라이브 IC 및 상기 제2군의 드라이브 IC 중 하나에 공급되고, 상기 제2구동전원은 제어부에 공급되는 표시장치.
According to claim 3,
The power controller receives the common driving power and supplies first driving power and second driving power, and supplies the first driving power to at least one of the first group drive IC and the second group drive IC. and the second driving power is supplied to the control unit.
제1항에 있어서,
상기 표시패널은 상기 제1전원 및 상기 제2전원과 다른 제3전원을 공급받아 구동되는 제3영역을 더 포함하고,
상기 전원블럭은 상기 제3영역에 대응하여 상기 제3전원을 공급하는 제3전원부를 더 포함하는 표시장치.
According to claim 1,
The display panel further includes a third region driven by receiving a third power source different from the first power source and the second power source;
The power block further includes a third power unit supplying the third power corresponding to the third region.
제1영역과 제2영역을 포함하는 표시패널;
상기 제1영역에 대응하는 제1군의 드라이브 IC와 상기 표시패널의 상기 제1영역에 대응하는 제1전원버스가 배치되는 제1소스기판;
상기 제2영역에 대응하는 제2군의 드라이브 IC와 상기 표시패널의 상기 제2영역에 대응하는 제2전원버스가 배치되는 제2소스기판; 및
상기 제1군의 드라이브 IC에 대응하는 제1제어부와, 상기 제2군의 드라이브 IC에 대응하는 제2제어부와, 제1구동전원을 생성하는 전원제어부가 배치되는 컨트롤보드를 포함하고,
상기 제1소스기판은 제1서브소스기판, 제2서브소스기판 및 상기 제1서브소스기판과 상기 제2서브소스기판에 각각 배치되어 있는 제1전원버스를 연결하는 제1컨넥터를 포함하고,
상기 제2소스기판은 제3서브 소스기판, 제4서브소스기판 및 상기 제3서브 소스기판과 상기 제4서브소스기판에 각각 배치되어 있는 제2전원버스를 연결하는 제2컨넥터를 포함하는 표시장치.
a display panel including a first area and a second area;
a first source substrate on which a first group of drive ICs corresponding to the first region and a first power bus corresponding to the first region of the display panel are disposed;
a second source substrate on which a second group of drive ICs corresponding to the second area and a second power bus corresponding to the second area of the display panel are disposed; and
A control board including a first control unit corresponding to the first group of drive ICs, a second control unit corresponding to the second group of drive ICs, and a power control unit generating a first driving power source;
The first source substrate includes a first sub-source substrate, a second sub-source substrate, and a first connector connecting first power buses disposed on the first sub-source substrate and the second sub-source substrate, respectively;
The second source substrate includes a third sub-source substrate, a fourth sub-source substrate, and a second connector connecting second power buses respectively disposed on the third sub-source substrate and the fourth sub-source substrate. Device.
제11항에 있어서,
상기 제1컨넥터는 상기 제1전원버스에 공급되는 제1전원공급라인을 포함하고, 상기 제2컨넥터는 상기 제2전원버스에 공급되는 제2전원공급라인을 포함하는 표시장치.
According to claim 11,
The first connector includes a first power supply line supplied to the first power bus, and the second connector includes a second power supply line supplied to the second power bus.
제12항에 있어서,
제1전원을 공급하는 복수의 배선 중 상기 제1전원공급라인과 제2전원을 공급하는 복수의 배선 중 상기 제2전원공급라인은 상기 제1컨넥터와 상기 제2컨넥터를 통해 상기 제1전원버스 또는 상기 제2전원버스에 연결되고, 상기 제1전원을 공급하는 복수의 배선 중 상기 제1전원공급라인 이외의 적어도 하나는 상기 컨트롤보드를 통해 상기 전원제어부와 연결되고 상기 제2전원을 공급하는 복수의 배선 중 상기 제2전원공급라인 이외의 적어도 하나는 상기 컨트롤보드를 통해 상기 전원제어부와 연결되는 표시장치.
According to claim 12,
The first power supply line among a plurality of wires supplying the first power and the second power supply line among the plurality of wires supplying the second power connect the first power bus through the first connector and the second connector. Alternatively, at least one of a plurality of wires connected to the second power bus and supplying the first power, other than the first power supply line, is connected to the power control unit through the control board and supplies the second power. At least one of the plurality of wires other than the second power supply line is connected to the power controller through the control board.
제11항에 있어서,
상기 컨트롤 보드는 상기 제1영역에 대응하는 제1접지와 상기 제2영역에 대응하는 제2접지와 연결되고, 상기 제1접지와 상기 제2접지의 연결을 제어하는 로직부가 배치되는 표시장치.
According to claim 11,
wherein the control board is connected to a first ground corresponding to the first area and a second ground corresponding to the second area, and a logic unit is disposed to control a connection between the first ground and the second ground.
제11항에 있어서,
상기 컨트롤보드는 적어도 상기 제1영역에 대응하며 상기 제1제어부와 상기 전원제어부가 배치되는 제1컨트롤보드와 상기 제2영역에 대응하며 상기 제2제어부가 배치되는 제2컨트롤보드를 포함하며, 상기 제1컨트롤보드와 상기 제2컨트롤보드는 FPC(Flexible printed circuit board)를 통해 통신하는 표시장치.
According to claim 11,
The control board includes at least a first control board corresponding to the first area and on which the first control unit and the power control unit are disposed, and a second control board corresponding to the second area and on which the second control unit is disposed, The first control board and the second control board communicate with each other through a flexible printed circuit board (FPC).
KR1020170177525A 2017-12-21 2017-12-21 Display device KR102510375B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170177525A KR102510375B1 (en) 2017-12-21 2017-12-21 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170177525A KR102510375B1 (en) 2017-12-21 2017-12-21 Display device

Publications (2)

Publication Number Publication Date
KR20190075712A KR20190075712A (en) 2019-07-01
KR102510375B1 true KR102510375B1 (en) 2023-03-15

Family

ID=67255505

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170177525A KR102510375B1 (en) 2017-12-21 2017-12-21 Display device

Country Status (1)

Country Link
KR (1) KR102510375B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102370525B1 (en) * 2021-07-16 2022-03-04 주식회사 제이솔루션 LED display panel and LED display apparatus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005326754A (en) 2004-05-17 2005-11-24 Seiko Epson Corp Electrooptical apparatus, its driving method, and electronic equipment

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100707635B1 (en) * 2005-04-28 2007-04-13 삼성에스디아이 주식회사 Light Emitting Display and Driving Method Thereof
KR101492694B1 (en) * 2012-09-25 2015-02-12 엘지디스플레이 주식회사 Organic Light Emitting Display Device and Driving Method thereof
KR102463348B1 (en) * 2015-12-31 2022-11-03 엘지디스플레이 주식회사 Organic light emitting display device
KR102573344B1 (en) * 2015-12-31 2023-09-04 엘지디스플레이 주식회사 Organic light emitting display device, timing controller and method for driving the timing controller

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005326754A (en) 2004-05-17 2005-11-24 Seiko Epson Corp Electrooptical apparatus, its driving method, and electronic equipment

Also Published As

Publication number Publication date
KR20190075712A (en) 2019-07-01

Similar Documents

Publication Publication Date Title
CN107665673B (en) Organic light emitting display device and driving method thereof
CN109346009B (en) Organic light emitting display panel and display device
KR102192475B1 (en) Display device
US10438531B2 (en) Protection circuit and organic light emitting display device including the same
KR20180072922A (en) Organic light emitting display panel, organic light emitting display device
US10649509B2 (en) Display device capable of detecting whether a power cable is abnormally connected
US11096279B2 (en) Display apparatus
KR20170081036A (en) Organic light emitting display panel and organic light emitting display device
CN115995197A (en) Display device and display driving method
KR20180121292A (en) Light emitting diode display apparatus
KR102510375B1 (en) Display device
CN111384102B (en) Light emitting display device
KR102613421B1 (en) Chip on film and display device having the same
KR20210131852A (en) Display panel
US11837176B2 (en) Display device, timing controller and display panel
US11790835B2 (en) Display device
US11120723B2 (en) Display panel driver and display device including the same
KR20190016728A (en) Organic light emitting display device
KR20140081531A (en) Organic light emitting display device and method for driving thereof
KR20220093541A (en) Infinitely Expandable Display Device And Driving Method Of The Same
KR20170081030A (en) Organic light emitting display panel and organic light emitting display device
KR102301999B1 (en) Driver, display panel, and display device
US11475843B2 (en) Display device with intra-interface for simple signal transmittal path
KR20200078832A (en) Light emitting display apparatus
CN114913815B (en) Pixel driving circuit, initializing method, display panel and display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right