KR102406992B1 - Organic light emitting display device - Google Patents

Organic light emitting display device Download PDF

Info

Publication number
KR102406992B1
KR102406992B1 KR1020150123472A KR20150123472A KR102406992B1 KR 102406992 B1 KR102406992 B1 KR 102406992B1 KR 1020150123472 A KR1020150123472 A KR 1020150123472A KR 20150123472 A KR20150123472 A KR 20150123472A KR 102406992 B1 KR102406992 B1 KR 102406992B1
Authority
KR
South Korea
Prior art keywords
disposed
light emitting
sub
organic light
transistor
Prior art date
Application number
KR1020150123472A
Other languages
Korean (ko)
Other versions
KR20170027349A (en
Inventor
박건도
박청훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150123472A priority Critical patent/KR102406992B1/en
Publication of KR20170027349A publication Critical patent/KR20170027349A/en
Application granted granted Critical
Publication of KR102406992B1 publication Critical patent/KR102406992B1/en

Links

Images

Classifications

    • H01L27/3272
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • H01L27/3211
    • H01L27/3225
    • H01L27/3262
    • H01L27/3265
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • H01L2227/32
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 유기발광 표시장치를 개시한다. 개시된 본 발명의 유기발광 표시장치는, 각 서브픽셀 또는 복수의 서브픽셀들의 비발광영역에 그라운드에 공통으로 연결된 정전기보호부들을 배치함으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 효과가 있다.The present invention discloses an organic light emitting display device. In the disclosed organic light emitting display device of the present invention, static electricity flowing into the subpixels from the outside or inside of the organic light emitting display device is provided by disposing static electricity protection units commonly connected to the ground in the non-emission regions of each subpixel or a plurality of subpixels. This has an effect of protecting the devices (transistors and signal lines).

Description

유기발광 표시장치{ORGANIC LIGHT EMITTING DISPLAY DEVICE}Organic light emitting display device {ORGANIC LIGHT EMITTING DISPLAY DEVICE}

본 발명은 유기발광 표시장치에 관한 것이다.The present invention relates to an organic light emitting display device.

최근, 표시장치로서 각광받고 있는 유기발광 표시장치는 스스로 발광하는 유기발광 다이오드(OLED: Organic Light Emitting Diode)를 이용함으로써 응답속도가 빠르고, 발광효율, 휘도 및 시야각 등이 큰 장점이 있다.Recently, an organic light emitting display device, which has been in the spotlight as a display device, has advantages such as fast response speed, luminous efficiency, luminance, and viewing angle by using an organic light emitting diode (OLED) that emits light by itself.

이러한 유기발광 표시장치는 유기발광 다이오드가 포함된 서브픽셀을 매트릭스 형태로 배열하고 스캔 신호에 의해 선택된 서브픽셀들의 밝기를 데이터의 계조에 따라 제어한다.In such an organic light emitting display device, subpixels including organic light emitting diodes are arranged in a matrix form, and the brightness of the subpixels selected by a scan signal is controlled according to a gray level of data.

이러한 유기발광 표시장치의 표시패널에 배치되는 각 서브픽셀은, 기본적으로, 유기발광 다이오드를 구동하는 구동 트랜지스터, 구동 트랜지스터의 게이트 노드에 데이터 전압을 전달해주는 스위칭 트랜지스터, 한 프레임 시간 동안 일정 전압을 유지해주는 역할을 하는 스토리지 캐패시터 등을 포함하여 구성될 수 있다.Each sub-pixel disposed on the display panel of the organic light emitting diode display basically includes a driving transistor for driving an organic light emitting diode, a switching transistor for transferring a data voltage to a gate node of the driving transistor, and maintaining a constant voltage for one frame time. It may be configured to include a storage capacitor or the like that serves to provide a function.

상기 유기발광 표시장치가 하부 발광 방식인 경우에는 구동 트랜지스터와 스위칭 트랜지스터 및 유기발광 다이오드가 배치된 박막트랜지스터(Thin Film Transistor: TFT) 기판의 배면에 편광판이 부착된다.When the organic light emitting display device is a bottom light emitting device, a polarizing plate is attached to a rear surface of a thin film transistor (TFT) substrate on which a driving transistor, a switching transistor, and an organic light emitting diode are disposed.

하지만, 외부로부터 유기발광 표시장치에 정전기가 유입되거나 편광판 영역에서 정전기가 발생되면 편광판에 의해 정전기가 외부로 빠져나가지 못하고, 표시패널 내부에 배치된 트랜지스터 또는 신호배선을 손상시키는 문제가 발생된다.However, when static electricity is introduced into the organic light emitting display device from the outside or static electricity is generated in the region of the polarizer, the static electricity cannot escape to the outside by the polarizer, and there is a problem in that the transistor or signal wiring disposed inside the display panel is damaged.

특히, 박막트랜지스터 기판으로 유입된 정전기는 서브픽셀에 배치되는 트랜지스터의 성능에도 영향을 주어 화질 불량 등을 야기한다.
In particular, static electricity flowing into the thin film transistor substrate also affects the performance of the transistors disposed in the sub-pixels, thereby causing poor image quality.

본 발명은, 각 서브픽셀 또는 복수의 서브픽셀들의 비발광영역에 그라운드에 공통으로 연결된 정전기보호부들을 배치함으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 유기발광 표시장치를 제공하는데 그 목적이 있다.According to the present invention, by arranging static electricity protection units commonly connected to the ground in the non-emission area of each sub-pixel or a plurality of sub-pixels, the elements (transistors) are generated by static electricity flowing into the sub-pixels from the outside or inside of the organic light-emitting display device. It is an object of the present invention to provide an organic light emitting display device capable of protecting the signal lines and signal lines.

또한, 본 발명은, 표시패널의 각 서브픽셀 또는 복수의 서브픽셀들에 정전기보호부를 배치하고, 이들을 정전기보호라인에 의해 공통으로 연결한 후, 그라운드에 접속함으로써 각 서브픽셀들을 정전기로부터 차폐할 수 있는 유기발광 표시장치를 제공하는데 다른 목적이 있다.
In addition, the present invention can shield each subpixel from static electricity by arranging an electrostatic protection unit in each subpixel or a plurality of subpixels of the display panel, connecting them in common by an electrostatic protection line, and then connecting to the ground. Another object of the present invention is to provide an organic light emitting diode display.

상기와 같은 종래 기술의 과제를 해결하기 위한 본 발명의 유기발광 표시장치는, 다수의 데이터 라인과 게이트 라인이 배치되고, 다수의 서브픽셀이 배치된 표시영역과 상기 표시영역의 둘레를 따라 배치된 비표시영역을 구비한 표시패널을 포함하고, 상기 각 서브픽셀은, 유기발광 다이오드가 배치된 발광영역, 상기 유기발광 다이오드를 구동하기 위해 구동 트랜지스터, 스위칭 트랜지스터, 센싱 트랜지스터 및 스토리지 커패시터가 배치된 비발광영역을 포함하고, 상기 각 서브픽셀의 비발광영역에는 그라운드에 공통으로 연결된 정전기보호부가 배치됨으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 효과가 있다.
In an organic light emitting display device of the present invention for solving the problems of the prior art as described above, a display area in which a plurality of data lines and a gate line are disposed, a plurality of subpixels are disposed, and a display area disposed along the periphery of the display area a display panel including a non-display area, wherein each sub-pixel includes a light emitting area in which an organic light emitting diode is disposed, and a driving transistor, a switching transistor, a sensing transistor and a storage capacitor to drive the organic light emitting diode It includes a light emitting area, and an electrostatic protection unit commonly connected to the ground is disposed in the non-emission area of each sub-pixel, so that the elements (transistors and signals) are generated by static electricity flowing into the sub-pixels from the outside or inside of the organic light-emitting display device. lines) can be protected.

본 발명에 따른 유기발광 표시장치는, 각 서브픽셀 또는 복수의 서브픽셀들의 비발광영역에 그라운드에 공통으로 연결된 정전기보호부들을 배치함으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 효과가 있다.In the organic light emitting diode display according to the present invention, static electricity flowing into the sub-pixels from the outside or the inside of the organic light-emitting display device is provided by disposing static electricity protection units commonly connected to the ground in the non-emission regions of each sub-pixel or a plurality of sub-pixels. This has an effect of protecting the devices (transistors and signal lines).

또한, 본 발명에 따른 유기발광 표시장치는, 표시패널의 각 서브픽셀 또는 복수의 서브픽셀들에 정전기보호부를 배치하고, 이들을 정전기보호라인에 의해 공통으로 연결한 후, 그라운드에 접속함으로써 각 서브픽셀들을 정전기로부터 차폐할 수 있는 효과가 있다.
Further, in the organic light emitting display device according to the present invention, an electrostatic protection unit is disposed on each sub-pixel or a plurality of sub-pixels of a display panel, these are commonly connected by an electrostatic protection line, and then each sub-pixel is connected to the ground. They have the effect of shielding them from static electricity.

도 1은 본 발명에 따른 유기발광 표시장치의 개략적인 시스템 구성도이다.
도 2는 본 발명의 유기발광 표시장치의 서브픽셀에 대한 등가회로도이다.
도 3은 본 발명의 유기발광 표시장치의 표시패널의 일부를 간략하게 나타낸 평면도이다.
도 4는 도 3을 상세하게 나타낸 평면도이다.
도 5는 도 2에 도시된 하나의 서브픽셀에 등가회로도를 4개의 서브픽셀에 적용한 회로도로서 도 4의 등가회로도이다.
도 6은 도 4의 Ⅰ-Ⅰ'선을 절단한 단면도이다.
도 7은 도 4의 Ⅱ-Ⅱ'선을 절단한 단면도이다.
도 8은 본 발명의 유기발광 표시장치의 서브픽셀에 배치된 정전기보호부의 연결 구조를 도시한 도면이다.
도 9 내지 도 12는 본 발명의 다른 실시예들에 따른 유기발광 표시장치이다.
1 is a schematic system configuration diagram of an organic light emitting diode display according to the present invention.
2 is an equivalent circuit diagram of a sub-pixel of an organic light emitting diode display according to the present invention.
3 is a schematic plan view illustrating a part of a display panel of an organic light emitting display device according to the present invention.
FIG. 4 is a plan view showing FIG. 3 in detail.
FIG. 5 is a circuit diagram in which an equivalent circuit diagram is applied to four sub-pixels in one sub-pixel illustrated in FIG. 2 , and is an equivalent circuit diagram of FIG. 4 .
6 is a cross-sectional view taken along line I-I' of FIG. 4 .
7 is a cross-sectional view taken along line II-II' of FIG. 4 .
8 is a diagram illustrating a connection structure of a static electricity protection unit disposed in a sub-pixel of an organic light emitting diode display according to the present invention.
9 to 12 are organic light emitting display devices according to other embodiments of the present invention.

본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.Advantages and features of the present invention and methods of achieving them will become apparent with reference to the embodiments described below in detail in conjunction with the accompanying drawings. However, the present invention is not limited to the embodiments disclosed below, but will be implemented in a variety of different forms, and only these embodiments allow the disclosure of the present invention to be complete, and common knowledge in the technical field to which the present invention belongs It is provided to fully inform the possessor of the scope of the invention, and the present invention is only defined by the scope of the claims.

본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.The shapes, sizes, proportions, angles, numbers, etc. disclosed in the drawings for explaining the embodiments of the present invention are illustrative and the present invention is not limited to the illustrated matters. Like reference numerals refer to like elements throughout. In addition, in describing the present invention, if it is determined that a detailed description of a related known technology may unnecessarily obscure the gist of the present invention, the detailed description thereof will be omitted.

본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.When 'including', 'having', 'consisting', etc. mentioned in this specification are used, other parts may be added unless 'only' is used. When a component is expressed in the singular, the case in which the plural is included is included unless otherwise explicitly stated.

구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.In interpreting the components, it is construed as including an error range even if there is no separate explicit description.

위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.In the case of a description of the positional relationship, for example, when the positional relationship of two parts is described as 'on', 'on', 'on', 'beside', etc., 'right' Alternatively, one or more other parts may be positioned between two parts unless 'directly' is used.

시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간 적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.In the case of a description of a temporal relationship, for example, when the temporal relationship is described as 'after', 'following', 'after', 'before', etc., 'immediately' or 'directly' Unless ' is used, cases that are not continuous may be included.

제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.Although the first, second, etc. are used to describe various elements, these elements are not limited by these terms. These terms are only used to distinguish one component from another. Accordingly, the first component mentioned below may be the second component within the spirit of the present invention.

본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.Each feature of the various embodiments of the present invention can be partially or wholly combined or combined with each other, technically various interlocking and driving are possible, and each of the embodiments may be independently implemented with respect to each other or implemented together in a related relationship. may be

이하, 본 발명의 실시예들은 도면을 참고하여 상세하게 설명한다. 그리고 도면들에 있어서, 장치의 크기 및 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. And in the drawings, the size and thickness of the device may be exaggerated for convenience. Like reference numerals refer to like elements throughout.

도 1은 본 발명에 따른 유기발광 표시장치의 개략적인 시스템 구성도이다.1 is a schematic system configuration diagram of an organic light emitting display device according to the present invention.

도 1을 참조하면, 본 발명에 따른 유기발광표시장치(100)는, 제1방향(예: 열 방향)으로 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M, M은 1 이상의 자연수)이 배치되고, 제2방향(예: 행 방향)으로 다수의 게이트 라인(GL #1, GL #2, ... , GL #N, N은 1 이상의 자연수)이 배치되며, 다수의 서브픽셀(SP)이 매트릭스 타입으로 배치된 표시패널(110)과, 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)을 구동하는 데이터 드라이버(120)와, 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)을 구동하는 게이트 드라이버(130)와, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하는 타이밍 컨트롤러(T-CON, 140) 등을 포함한다.Referring to FIG. 1 , the organic light emitting diode display 100 according to the present invention includes a plurality of data lines DL #1, DL #2, ... , DL #4M, in a first direction (eg, a column direction); M is a natural number greater than or equal to 1), and a plurality of gate lines (GL #1, GL #2, ... , GL #N, N is a natural number greater than or equal to 1) are arranged in the second direction (eg, row direction), , a display panel 110 in which a plurality of sub-pixels SP are arranged in a matrix type, and a data driver 120 driving a plurality of data lines DL #1, DL #2, ..., DL #4M and a gate driver 130 for driving the plurality of gate lines GL #1, GL #2, ... , GL #N, and a timing controller for controlling the data driver 120 and the gate driver 130 ( T-CON, 140) and the like.

데이터 드라이버(120)는, 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)으로 데이터 전압을 공급함으로써, 다수의 데이터 라인을 구동한다.The data driver 120 drives the plurality of data lines by supplying data voltages to the plurality of data lines DL #1, DL #2, ..., DL #4M.

게이트 드라이버(130)는, 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)으로 스캔 신호를 순차적으로 공급함으로써, 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)을 순차적으로 구동한다.The gate driver 130 sequentially supplies scan signals to the plurality of gate lines GL #1, GL #2, ... , GL #N, and thereby the plurality of gate lines GL #1, GL #2, ... , GL #N) is driven sequentially.

타이밍 컨트롤러(140)는, 데이터 드라이버(120) 및 게이트 드라이버(130)로 각종 제어신호를 공급하여, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어한다.The timing controller 140 supplies various control signals to the data driver 120 and the gate driver 130 to control the data driver 120 and the gate driver 130 .

이러한 타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 외부에서 입력되는 입력 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(DATA)를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.The timing controller 140 starts scanning according to the timing implemented in each frame, and converts the input image data input from the outside according to the data signal format used by the data driver 120 to match the converted image data DATA. ) and control the data drive at an appropriate time according to the scan.

게이트 드라이버(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)으로 순차적으로 공급하여 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)을 순차적으로 구동한다.The gate driver 130 transmits a scan signal of an on voltage or an off voltage to a plurality of gate lines GL #1, GL #2, ... , GL according to the control of the timing controller 140 . #N) to sequentially drive a plurality of gate lines GL #1, GL #2, ..., GL #N.

게이트 드라이버(130)는, 구동 방식에 따라서, 도 1에서와 같이, 표시패널(110)의 일 측에만 위치할 수도 있고, 경우에 따라서는, 양측에 위치할 수도 있다.The gate driver 130 may be positioned on only one side of the display panel 110 as shown in FIG. 1 or, in some cases, on both sides, according to a driving method.

또한, 게이트 드라이버(130)는, 하나 이상의 게이트 드라이버 집적회로(Gate Driver Integrated Circuit)를 포함할 수 있다.Also, the gate driver 130 may include one or more gate driver integrated circuits.

각 게이트 드라이버 집적회로는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다.Each gate driver integrated circuit is connected to a bonding pad of the display panel 110 by a tape automated bonding (TAB) method or a chip-on-glass (COG) method, or a gate in panel (GIP) method. It may be implemented as a type and disposed directly on the display panel 110 , or may be integrated and disposed on the display panel 110 in some cases.

각 게이트 드라이버 집적회로 각각은 쉬프트 레지스터, 레벨 쉬프터 등을 포함할 수 있다.Each gate driver integrated circuit may include a shift register, a level shifter, and the like.

데이터 드라이버(120)는, 특정 게이트 라인이 열리면, 타이밍 컨트롤러(140)로부터 수신한 영상 데이터(DATA)를 아날로그 형태의 데이터 전압으로 변환하여 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)으로 공급함으로써, 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)을 구동한다.When a specific gate line is opened, the data driver 120 converts the image data DATA received from the timing controller 140 into an analog data voltage to a plurality of data lines DL #1, DL #2, .. . , DL #4M), driving a plurality of data lines (DL #1, DL #2, ... , DL #4M).

데이터 드라이버(120)는 적어도 하나의 소스 드라이버 집적회로(Source Driver Integrated Circuit)를 포함하여 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)을 구동할 수 있다.The data driver 120 may drive a plurality of data lines DL #1, DL #2, ..., DL #4M including at least one source driver integrated circuit.

각 소스 드라이버 집적회로는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다.Each source driver integrated circuit is connected to a bonding pad of the display panel 110 or connected to the display panel 110 by a tape automated bonding (TAB) method or a chip-on-glass (COG) method. It may be directly disposed or, in some cases, may be integrated and disposed on the display panel 110 .

각 소스 드라이버 집적회로는, 쉬프트 레지스터, 래치 회로 등을 포함하는 로직부와, 디지털 아날로그 컨버터(DAC: Digital Analog Converter)와, 출력 버퍼 등을 포함할 수 있으며, 경우에 따라서, 서브픽셀의 특성(예: 구동 트랜지스터의 문턱전압 및 이동도, 유기발광 다이오드의 문턱전압, 서브픽셀의 휘도 등)을 보상하기 위하여 서브픽셀의 특성을 센싱하기 위한 센싱부를 더 포함할 수 있다.Each source driver integrated circuit may include a logic unit including a shift register and a latch circuit, a digital analog converter (DAC), an output buffer, and the like, and in some cases, the characteristics ( For example, a sensing unit for sensing characteristics of the sub-pixel may be further included to compensate for the threshold voltage and mobility of the driving transistor, the threshold voltage of the organic light emitting diode, the luminance of the sub-pixel, etc.).

각 소스 드라이버 집적회로는, 칩 온 필름(COF: Chip On Film) 방식으로 구현될 수 있다. 이 경우, 각 소스 드라이버 집적회로의 일 단은 적어도 하나의 소스 인쇄회로기판(Source Printed Circuit Board)에 본딩되고, 타 단은 표시패널(110)에 본딩된다.Each source driver integrated circuit may be implemented in a Chip On Film (COF) method. In this case, one end of each source driver integrated circuit is bonded to at least one source printed circuit board, and the other end is bonded to the display panel 110 .

한편, 타이밍 컨트롤러(140)는, 입력 영상 데이터와 함께, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 데이터 인에이블(DE: Data Enable) 신호, 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 외부(예: 호스트 시스템)로부터 수신한다.Meanwhile, the timing controller 140 includes a vertical synchronization signal (Vsync), a horizontal synchronization signal (Hsync), an input data enable (DE: Data Enable) signal, a clock signal (CLK), etc. together with the input image data. It receives various timing signals from the outside (eg, host system).

타이밍 컨트롤러(140)는, 외부로부터 입력된 입력 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터를 출력하는 것 이외에, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하기 위하여, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 DE 신호, 클럭 신호 등의 타이밍 신호를 입력 받아, 각종 제어 신호들을 생성하여 데이터 드라이버(120) 및 게이트 드라이버(130)로 출력한다.The timing controller 140 converts input image data input from the outside to match the data signal format used by the data driver 120 and outputs the converted image data, as well as the data driver 120 and the gate driver 130 ), the data driver 120 and the gate driver 130 ) is output.

예를 들어, 타이밍 컨트롤러(140)는, 게이트 드라이버(130)를 제어하기 위하여, 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock), 게이트 출력 인에이블 신호(GOE: Gate Output Enable) 등을 포함하는 각종 게이트 제어 신호(GCS: Gate Control Signal)를 출력한다.For example, the timing controller 140 controls the gate driver 130 , a gate start pulse (GSP), a gate shift clock (GSC), and a gate output enable signal (GOE). : Outputs various gate control signals (GCS: Gate Control Signal) including Gate Output Enable).

여기서, 게이트 스타트 펄스(GSP)는 게이트 드라이버(130)를 구성하는 하나 이상의 게이트 드라이버 집적회로의 동작 스타트 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 하나 이상의 게이트 드라이버 집적회로에 공통으로 입력되는 클럭 신호로서, 스캔 신호(게이트 펄스)의 쉬프트 타이밍을 제어한다. 게이트 출력 인에이블 신호(GOE)는 하나 이상의 게이트 드라이버 집적회로의 타이밍 정보를 지정하고 있다.Here, the gate start pulse GSP controls the operation start timing of one or more gate driver integrated circuits constituting the gate driver 130 . The gate shift clock GSC is a clock signal commonly input to one or more gate driver integrated circuits, and controls shift timing of a scan signal (gate pulse). The gate output enable signal GOE specifies timing information of one or more gate driver integrated circuits.

또한, 타이밍 컨트롤러(140)는, 데이터 드라이버(120)를 제어하기 위하여, 소스 스타트 펄스(SSP: Source Start Pulse), 소스 샘플링 클럭(SSC: Source Sampling Clock), 소스 출력 인에이블 신호(SOE: Source Output Enable) 등을 포함하는 각종 데이터 제어 신호(DCS: Data Control Signal)를 출력한다.In addition, the timing controller 140 controls the data driver 120 , a source start pulse (SSP), a source sampling clock (SSC), and a source output enable signal (SOE: Source). Output Enable) and output various data control signals (DCS: Data Control Signal).

여기서, 소스 스타트 펄스(SSP)는 데이터 드라이버(120)를 구성하는 하나 이상의 소스 드라이버 집적회로의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 소스 드라이버 집적회로 각각에서 데이터의 샘플링 타이밍을 제어하는 클럭 신호이다. 소스 출력 인에이블 신호(SOE)는 데이터 드라이버(120)의 출력 타이밍을 제어한다.Here, the source start pulse SSP controls the data sampling start timing of one or more source driver integrated circuits constituting the data driver 120 . The source sampling clock SSC is a clock signal that controls sampling timing of data in each of the source driver integrated circuits. The source output enable signal SOE controls the output timing of the data driver 120 .

도 1을 참조하면, 타이밍 컨트롤러(140)는, 소스 드라이버 집적회로가 본딩된 소스 인쇄회로기판과 연성 플랫 케이블(FFC: Flexible Flat Cable) 또는 연성 인쇄 회로(FPC: Flexible Printed Circuit) 등의 연결 매체를 통해 연결된 컨트롤 인쇄회로기판(Control Printed Circuit Board)에 배치될 수 있다.Referring to FIG. 1 , the timing controller 140 includes a source printed circuit board to which a source driver integrated circuit is bonded and a connection medium such as a flexible flat cable (FFC) or a flexible printed circuit (FPC). It may be disposed on a control printed circuit board connected through the

이러한 컨트롤 인쇄회로기판에는, 표시패널(110), 데이터 드라이버(120) 및 게이트 드라이버(130) 등으로 각종 전압 또는 전류를 공급해주거나 공급할 각종 전압 또는 전류를 제어하는 전원 컨트롤러(미도시)가 더 배치될 수 있다. 이러한 전원 컨트롤러는 전원 관리 집적회로(Power Management IC)라고도 한다.A power controller (not shown) for supplying various voltages or currents to the display panel 110 , the data driver 120 , the gate driver 130 , or controlling various voltages or currents to be supplied is further disposed on the control printed circuit board can be Such a power controller is also called a power management integrated circuit (Power Management IC).

위에서 언급한 소스 인쇄회로기판과 컨트롤 인쇄회로기판은 하나의 인쇄회로기판으로 되어 있을 수도 있다.The above-mentioned source printed circuit board and control printed circuit board may be a single printed circuit board.

본 발명에 따른 유기발광 표시장치(100)에서 표시패널(110)에 배치되는 각 서브픽셀(SP)에는, 유기발광 다이오드(OLED: Organic Light Emitting Diode), 둘 이상의 트랜지스터, 적어도 하나의 캐패시터 등의 회로 소자로 구성될 수 있다.In the organic light emitting diode display 100 according to the present invention, each sub-pixel SP disposed on the display panel 110 includes an organic light emitting diode (OLED), two or more transistors, at least one capacitor, and the like. It may consist of circuit elements.

각 서브픽셀을 구성하는 회로 소자의 종류 및 개수는, 제공 기능 및 설계 방식 등에 따라 다양하게 정해질 수 있다.The type and number of circuit elements constituting each sub-pixel may be variously determined according to a provided function, a design method, and the like.

본 발명에 따른 표시패널(110)에서의 각 서브픽셀은 유기발광 다이오드(OLED)의 특성치(예: 문턱전압 등), 유기발광 다이오드(OLED)를 구동하는 구동 트랜지스터의 특성치(예: 문턱전압, 이동도 등) 등의 서브픽셀 특성치를 보상하기 위한 회로 구조로 되어 있을 수 있다. Each sub-pixel in the display panel 110 according to the present invention has a characteristic value (eg, threshold voltage, etc.) of an organic light emitting diode (OLED), a characteristic value (eg, threshold voltage, etc.) of a driving transistor driving the organic light emitting diode (OLED); It may have a circuit structure for compensating for sub-pixel characteristic values such as mobility, etc.).

도 2는 본 발명의 유기발광 표시장치의 서브픽셀에 대한 등가회로도이고, 도 3은 본 발명의 유기발광 표시장치의 표시패널의 일부를 간략하게 나타낸 평면도이다.FIG. 2 is an equivalent circuit diagram of a sub-pixel of an organic light emitting diode display according to the present invention, and FIG. 3 is a schematic plan view of a part of a display panel of the organic light emitting display device according to the present invention.

도 2 및 도 3을 참조하면, 각 서브픽셀(SP)은 1개의 데이터 라인(DL)과 연결되고 1개의 게이트 라인(GL)을 통해 하나의 스캔신호(SCAN)만을 공급받는다.2 and 3 , each subpixel SP is connected to one data line DL and receives only one scan signal SCAN through one gate line GL.

이러한 각 서브픽셀은, 도 2에 도시된 바와 같이, 유기발광 다이오드(OLED: Organic Light Emitting Diode)를 포함하고, 구동 트랜지스터(DT: Driving Transistor), 제1 트랜지스터(T1), 제2 트랜지스터(T2) 및 스토리지 캐패시터(Cst) 등을 포함한다. 이와 같이, 각 서브픽셀은 3개의 트랜지스터(DT, T1, T2)와 1개의 스토리지 캐패시터(Cst)를 포함하기 때문에, 각 서브픽셀은 3T(Transistor) 1C(Capacitor) 구조를 갖는다고 한다.As shown in FIG. 2 , each subpixel includes an organic light emitting diode (OLED), a driving transistor (DT), a first transistor T1, and a second transistor T2. ) and a storage capacitor (Cst). As described above, since each subpixel includes three transistors DT, T1, and T2 and one storage capacitor Cst, each subpixel is said to have a 3T (Transistor) 1C (Capacitor) structure.

또한, 본 발명에서는 각 서브픽셀에는 구동 트랜지스터(DT)와 대응되도록 정전기보호부(EPP: Electrostatic Protection Portion)가 배치되어 있어, 외부로부터 유입되는 정전기 또는 표시패널(110) 내부에서 발생하는 정전기로부터 구동 트랜지스터(DT)를 보호할 수 있도록 하였다. 상기 각 서브픽셀에 배치된 정전기보호부(EPP)는 정전기보호라인(EPL)에 의해 공통으로 연결되어 있고, 상기 정전기보호라인(EPL)은 데이터 드라이버(120)에 배치되어 있는 그라운드(GND)에 연결되어 있다. 상기 그라운드(GND)는 외부 시스템의 그라운드와 연결된 표시패널(110)의 비표시영역(N/A)에 형성된 그라운드 단자일 수 있다.In addition, in the present invention, an electrostatic protection port (EPP) is disposed in each sub-pixel to correspond to the driving transistor DT, so that it is driven from static electricity flowing in from the outside or static electricity generated inside the display panel 110 . It was made to protect the transistor DT. The electrostatic protection unit EPP disposed in each subpixel is commonly connected by an electrostatic protection line EPL, and the electrostatic protection line EPL is connected to the ground GND disposed in the data driver 120 . connected. The ground GND may be a ground terminal formed in the non-display area N/A of the display panel 110 connected to the ground of the external system.

즉, 각 서브픽셀에 배치되어 있는 정전기보호부(EPP)들은 정전기보호라인(EPL)에 의해 모두 공통으로 연결된 상태로 표시패널(110)의 비표시영역(N/A: Non Active Area)을 따라 배치된 정전기보호라인(EPL)에 의해 그라운드(GND)에 연결된다.That is, the electrostatic protection parts (EPP) disposed in each sub-pixel are connected in common by the electrostatic protection line (EPL) along the non-display area (N/A) of the display panel 110 . It is connected to the ground GND by the disposed electrostatic protection line EPL.

따라서, 표시패널(110)로 유입되는 정전기는 서브픽셀 내의 정전기보호부(EPP)에서 정전기보호라인(EPL)을 따라 그라운드(GND)로 빠져나가게 되어 표시패널(110) 내에 배치되어 있는 소자들(구동 트랜지스터(DT), 제1 트랜지스터(T1), 제2 트랜지스터(T2) 및 신호라인들)이 정전기로부터 보호될 수 있는 효과가 있다.Accordingly, the static electricity flowing into the display panel 110 is discharged from the static electricity protection unit EPP in the sub-pixel to the ground GND along the static electricity protection line EPL, so that the elements ( The driving transistor DT, the first transistor T1, the second transistor T2, and the signal lines) can be protected from static electricity.

여기서, 신호 라인은, 각 서브픽셀에 데이터 전압을 공급해주기 위한 데이터 라인(DL)과, 스캔신호를 공급해주기 위한 게이트 라인(GL)뿐만 아니라, 각 서브픽셀에 기준전압(Vref)을 공급하기 위한 기준전압라인(RVL)과, 구동전압(EVDD)을 공급하기 위한 구동전압라인(DVL) 등을 더 포함한다.Here, the signal line includes a data line DL for supplying a data voltage to each sub-pixel and a gate line GL for supplying a scan signal, as well as a reference voltage Vref for supplying each sub-pixel. It further includes a reference voltage line RVL, a driving voltage line DVL for supplying the driving voltage EVDD, and the like.

또한, 상기 정전기보호부(EPP)는 서브픽셀(SP)에 배치되어 있는 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들 모두와 대응되도록 배치되거나 특정 서브픽셀(SP) 개수마다 하나의 정전기보호부(EPP)를 형성할 수 있다. 상기 본 발명의 유기발광 표시장치의 서브픽셀들에 배치되는 정전기보호부(EPP)의 다양한 구조는 아래 도 9 내지 도 12에서 상세히 설명한다.In addition, the electrostatic protection part EPP is disposed to correspond to all of the driving transistor DT, the first transistor T1 and the second transistor T2 disposed in the subpixel SP, or a specific subpixel SP ), one electrostatic protection unit (EPP) may be formed for each number. Various structures of the electrostatic protection unit (EPP) disposed in the subpixels of the organic light emitting diode display of the present invention will be described in detail with reference to FIGS. 9 to 12 below.

각 서브픽셀 내 구동 트랜지스터(DT)는, 구동전압라인(DVL: Driving Voltage Line)에서 공급되는 구동전압(EVDD)을 인가 받고, 제2 트랜지스터(T2)를 통해 인가된 게이트 노드(N2)의 전압(데이터 전압)에 의해 제어되어 유기발광 다이오드(OLED)를 구동시키는 트랜지스터이다.The driving transistor DT in each sub-pixel receives the driving voltage EVDD supplied from a driving voltage line (DVL), and the voltage of the gate node N2 applied through the second transistor T2. It is a transistor that is controlled by (data voltage) to drive an organic light emitting diode (OLED).

이러한 구동 트랜지스터(DT)는 제1노드(N1), 제2노드(N2), 제3노드(N3)를 가지고 있으며, 제1노드(N1)로는 제1 트랜지스터(T1)와 연결되고, 제2노드(N2)로는 제2 트랜지스터(T2)와 연결되며, 제3노드(N3)로는 구동전압(EVDD)을 공급받는다.The driving transistor DT has a first node N1 , a second node N2 , and a third node N3 , and is connected to the first transistor T1 as the first node N1 , and the second The node N2 is connected to the second transistor T2 and the third node N3 is supplied with the driving voltage EVDD.

여기서, 일 예로, 구동 트랜지스터(DT)의 제1노드는 소스 노드(Source Node, '소스 전극'이라고도 함)이고, 제2노드는 게이트 노드(Gate Node, '게이트 전극'이라고도 함)이며, 제3노드(N3)는 드레인 노드(Drain Node, '드레인 전극’이라고도 함)일 수 있다. 트랜지스터의 타입 변경, 회로 변경 등에 따라, 구동 트랜지스터(DT)의 제1노드, 제2노드 및 제3노드가 바뀔 수 있다.Here, as an example, the first node of the driving transistor DT is a source node (also referred to as a 'source electrode'), and the second node is a gate node (also referred to as a 'gate electrode'), and the The third node N3 may be a drain node (also referred to as a 'drain electrode'). The first node, the second node, and the third node of the driving transistor DT may be changed according to the type change of the transistor, the circuit change, or the like.

또한, 제1 트랜지스터(T1)는, 게이트 라인(GL)에서 공급되는 스캔신호(SCAN)에 의해 제어되며, 기준전압(Vref: Reference Voltage)을 공급하는 기준전압라인(RVL: Reference Voltage Line) 또는 기준전압라인(RVL)에 연결되는 연결패턴(CP: Connection Pattern)과 구동 트랜지스터(DT)의 제1노드(N1) 사이에 연결된다. 이러한 제1 트랜지스터(T1)는 “센서 트랜지스터(Sensor Transistor)”라고도 한다. In addition, the first transistor T1 is controlled by the scan signal SCAN supplied from the gate line GL, and a reference voltage line (RVL: Reference Voltage Line) that supplies a reference voltage (Vref) or It is connected between a connection pattern CP connected to the reference voltage line RVL and the first node N1 of the driving transistor DT. This first transistor T1 is also referred to as a “sensor transistor”.

또한, 제2 트랜지스터(T2)는 게이트 라인(GL)에서 공통으로 공급되는 스캔신호(SCAN)에 의해 제어되며 해당 데이터 라인(DL)과 구동 트랜지스터(DT)의 제2노드(N2) 사이에 연결된다. 이러한 제2 트랜지스터(T2)는 “스위칭 트랜지스터(Switching Transistor)”라고도 한다. In addition, the second transistor T2 is controlled by the scan signal SCAN commonly supplied from the gate line GL and is connected between the corresponding data line DL and the second node N2 of the driving transistor DT. do. This second transistor T2 is also referred to as a “switching transistor”.

또한, 스토리지 캐패시터(Cst)는 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결되어, 데이터 전압을 한 프레임 동안 유지시켜 주는 역할을 할 수 있다.Also, the storage capacitor Cst may be connected between the first node N1 and the second node N2 of the driving transistor DT to maintain the data voltage for one frame.

위에서 언급한 바와 같이, 제1 트랜지스터(T1)와 제2 트랜지스터(T2)는, 하나의 동일한 게이트 라인(공통 게이트 라인)을 통해 공급되는 하나의 스캔신호에 의해 제어된다. 이와 같이, 각 서브픽셀은 하나의 스캔신호를 사용하기 때문에, 본 발명의 실시예에서 각 서브픽셀은 “3T1C 기반의 1 스캔 구조”의 기본 서브픽셀 구조를 갖는다고 한다.As mentioned above, the first transistor T1 and the second transistor T2 are controlled by one scan signal supplied through one and the same gate line (common gate line). As described above, since each sub-pixel uses one scan signal, it is said that each sub-pixel has a basic sub-pixel structure of “3T1C-based 1-scan structure” in the embodiment of the present invention.

전술한 바와 같이, 본 발명의 유기발광 표시장치(100)에 따른 각 서브픽셀은, 3T1C 구조 하에서 1개의 게이트 라인(GL)을 통해 하나의 스캔신호(SCAN) 만을 공급받는 “3T1C 기반의 1 스캔 구조(공통 스캔 구조)”를 갖는다. 즉, 제1 트랜지스터의 게이트 노드와 제2 트랜지스터의 게이트 노드 각각으로 스캔신호가 별도로 인가되는 것이 아니라, 하나의 게이트 라인(GL, 공통 게이트 라인)을 통해 공급된 스캔신호(공통 스캔신호)가 공통으로 인가된다.As described above, each sub-pixel according to the organic light emitting diode display 100 of the present invention receives only one scan signal SCAN through one gate line GL under a 3T1C structure. structure (common scan structure)”. That is, the scan signal (common scan signal) supplied through one gate line (GL, common gate line) is not separately applied to each of the gate node of the first transistor and the gate node of the second transistor. is authorized as

한편, 본 발명에 따른 유기발광 표시장치(100)의 서브픽셀(SP)에는 정전기보호부(EPP)가 배치되어 있어, 외부로부터 유입되는 정전기에 의해 구동 트랜지스터(DT)가 손상되는 것을 방지한다.Meanwhile, the electrostatic protection unit EPP is disposed in the sub-pixel SP of the organic light emitting diode display 100 according to the present invention to prevent the driving transistor DT from being damaged by static electricity flowing in from the outside.

위에서 언급한 기준전압라인(RVL)과 구동전압라인(DVL)은 데이터 라인(DL)과 평행하게 형성되는데, 각각의 개수는 데이터 라인 개수와 동일할 수도 있고 데이터 라인 개수보다 적을 수도 있다.The above-mentioned reference voltage line RVL and driving voltage line DVL are formed parallel to the data line DL, and the number of each may be equal to or smaller than the number of data lines.

만약, 기준전압라인 개수 및 구동전압라인 개수가 데이터 라인 개수보다 적은 경우, 일부 서브픽셀은 구동전압라인(DVL) 및 기준전압라인(RVL)과는 바로 연결될 수도 있고, 다른 일부 서브픽셀은 구동전압라인(DVL) 및 기준전압라인(RVL)과 바로 연결되지 않고 연결패턴(CP)을 통해 구동전압라인(DVL) 및 기준전압라인(RVL)과 각각 연결될 수 있다.If the number of reference voltage lines and the number of driving voltage lines are less than the number of data lines, some subpixels may be directly connected to the driving voltage line DVL and the reference voltage line RVL, and some subpixels may have driving voltage lines. It may not be directly connected to the line DVL and the reference voltage line RVL, but may be respectively connected to the driving voltage line DVL and the reference voltage line RVL through the connection pattern CP.

또한, 본 명세서 및 도면에서, 4n-3 번째 데이터 라인(DL(4n-3))과 연결된 서브픽셀, 4n-2 번째 데이터 라인(DL(4n-2))과 연결된 서브픽셀, 4n-1 번째 데이터 라인(DL(4n-1))과 연결된 서브픽셀 및 4n 번째 데이터 라인(DL(4n))과 연결된 서브픽셀은, 일 예로, R(Red) 서브픽셀, G(Green) 서브픽셀, B(Blue) 서브픽셀 및 W(White) 서브픽셀일 수 있다.In addition, in this specification and drawings, a subpixel connected to the 4n-3th data line DL(4n-3), a subpixel connected to a 4n-2th data line DL(4n-2), and a 4n-1 th subpixel The subpixel connected to the data line DL(4n-1) and the subpixel connected to the 4n-th data line DL(4n) are, for example, R (Red) subpixels, G(Green) subpixels, and B(Red) subpixels. Blue) sub-pixels and W (White) sub-pixels.

또한, 본 명세서 및 도면에서는, 트랜지스터들(DT, T1, T2)이 N 타입인 것으로 도시되어 설명되었으나, 이는 설명의 편의를 위한 것일 뿐, 회로 설계 변경에 따라, 트랜지스터들(DT, T1, T2) 모두가 P 타입으로 변경되거나, 트랜지스터들(DT, T1, T2) 중 일부는 N 타입으로 다른 일부는 P 타입으로 구현될 수도 있다. 또한, 유기발광 다이오드(OLED)는 인버티드(Inverted) 타입으로도 변경될 수 있을 것이다.In addition, in the present specification and drawings, the transistors DT, T1, and T2 are illustrated and described as being of the N type, but this is only for convenience of description, and according to a circuit design change, the transistors DT, T1, and T2 ) may be all changed to P-type, or some of the transistors DT, T1, and T2 may be implemented as N-type and others as P-type. In addition, the organic light emitting diode (OLED) may be changed to an inverted type.

또한, 본 명세서에 기재된 트랜지스터들(DT, T1, T2)은 박막 트랜지스터(TFT: Thin Film Transistor)라고도 한다.In addition, the transistors DT, T1, and T2 described herein are also referred to as thin film transistors (TFTs).

전술한 바와 같이, 신호 라인 연결 구조의 기본 단위가 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n))에 연결된 4개의 서브픽셀(SP1~SP4)인 경우, 4개의 서브픽셀(SP1~SP4)에 대하여, 기준전압(Vref)을 공급하기 위한 기준전압라인(RVL)이 1개가 형성되고, 구동전압(EVDD)을 공급하기 위한 구동전압라인(DVL)이 2개가 형성될 수 있다.As described above, the basic unit of the signal line connection structure is four sub-pixels connected to four data lines (DL(4n-3), DL(4n-2), DL(4n-1), DL(4n)). In the case of SP1 to SP4, one reference voltage line RVL for supplying the reference voltage Vref is formed with respect to the four sub-pixels SP1 to SP4, and one reference voltage line RVL for supplying the driving voltage EVDD is formed. Two driving voltage lines DVL may be formed.

도 4는 도 3을 상세하게 나타낸 평면도이며, 도 5는 도 2에 도시된 하나의 서브픽셀에 등가회로도를 4개의 서브픽셀에 적용한 회로도로서 도 4의 등가회로도이다.FIG. 4 is a detailed plan view of FIG. 3 , and FIG. 5 is a circuit diagram in which an equivalent circuit diagram is applied to four subpixels in one subpixel illustrated in FIG. 2 , and is an equivalent circuit diagram of FIG. 4 .

도 4 및 도 5를 참조하면, 신호 라인 연결 구조의 기본 단위가 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n))에 연결된 4개의 서브픽셀(SP1~SP4)인 경우에 대하여, 3T1C 기반의 1 스캔 구조의 기본 서브픽셀 구조와 신호 라인 연결 구조를 확인할 수 있다. 4 and 5 , the basic unit of the signal line connection structure is connected to four data lines DL(4n-3), DL(4n-2), DL(4n-1), DL(4n). In the case of the four subpixels SP1 to SP4, a basic subpixel structure and a signal line connection structure of a 3T1C-based one-scan structure can be confirmed.

도 3 내지 도 5를 참조하면, 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n)) 각각은 4개의 서브픽셀(SP1~SP4) 각각으로 연결된다. 또한, 1개의 게이트 라인(GL(m), 1≤≤m≤≤M)은 4개의 서브픽셀(SP1~SP4)에 연결된다. 3 to 5 , each of the four data lines DL(4n-3), DL(4n-2), DL(4n-1), and DL(4n) has four subpixels SP1 to SP4 ) are connected to each. In addition, one gate line GL(m), 1≤≤m≤≤M is connected to the four subpixels SP1 to SP4.

도 2에 도시된 바와 같이, 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n))과 연결되는 4개의 서브픽셀(SP1~SP4) 각각은, 구동전압(EVDD)을 인가 받아 유기발광 다이오드를 구동하는 구동 트랜지스터(DT)와, 기준전압(Vref)을 인가 받아 구동 트랜지스터(DT)의 제1노드(N1)에 전달하는 제1 트랜지스터(DL)와, 데이터 전압(Vdata)을 인가 받아 구동 트랜지스터(DT)의 제2노드(N2)에 전달하는 제2 트랜지스터(T2)와, 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결된 캐패시터(Cst)와 상기 구동 트랜지스터(DT)와 대응되는 영역에 배치된 정전기보호부(EPP) 등을 동일하게 포함한다.As shown in FIG. 2, four subpixels SP1 to SP4 connected to four data lines (DL(4n-3), DL(4n-2), DL(4n-1), DL(4n)) ), respectively, a driving transistor DT for driving the organic light emitting diode by receiving a driving voltage EVDD, and a first first node N1 receiving a reference voltage Vref to be transmitted to the first node N1 of the driving transistor DT, respectively. The transistor DL, the second transistor T2 that receives the data voltage Vdata and transmits it to the second node N2 of the driving transistor DT, and the first node N1 of the driving transistor DT; The capacitor Cst connected between the second node N2 and the electrostatic protection unit EPP disposed in a region corresponding to the driving transistor DT are equally included.

각 서브픽셀들(SP1~SP4)에 배치된 정전기보호부(EPP)들은 데이터 라인(DL)들과 교차하는 정전기보호라인(EPL)에 의해 공통으로 연결된 후, 그라운드에 공통으로 연결된다. 따라서 각 서브픽셀들(SP1~SP4)에 배치된 정전기보호부(EPP)들은 서로 공통 그라운드 전압이 인가되어, 정전기를 차폐하여 서브픽셀 내에 배치된 소자들을 보호하는 효과가 있다. 서브픽셀 내에 배치된 소자들은 트랜지스터들, 신호라인들(기준전압라인, 구동전압라인들)을 포함한다.The electrostatic protection units EPP disposed in each of the sub-pixels SP1 to SP4 are commonly connected to the ground by an electrostatic protection line EPL crossing the data lines DL and then to the ground. Accordingly, a common ground voltage is applied to the static electricity protection units EPP disposed in each of the sub-pixels SP1 to SP4 to shield static electricity to protect devices disposed in the sub-pixels. The devices disposed in the sub-pixel include transistors and signal lines (reference voltage lines and driving voltage lines).

이와 같이, 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n))과 연결되는 4개의 서브픽셀(SP1~SP4) 각각은 3개의 트랜지스터(DT, T1, T2)와 1개의 캐패시터(Cst)를 포함하는 3T1C 구조를 공통으로 가질 뿐만 아니라, 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)에 하나의 스캔신호 만이 공급되는 구조를 갖고 있다. 전술한 바와 같이, 이러한 각 서브픽셀의 서브픽셀 구조를 “3T1C 기반의 1 스캔 구조”라고 한다.As such, each of the four sub-pixels SP1 to SP4 connected to the four data lines DL(4n-3), DL(4n-2), DL(4n-1), and DL(4n) includes three It has a structure in which only one scan signal is supplied to the first transistor T1 and the second transistor T2 as well as having a 3T1C structure including the transistors DT, T1, and T2 and one capacitor Cst in common. have it As described above, the subpixel structure of each subpixel is referred to as a “3T1C-based one-scan structure”.

상기 각 서브픽셀들(SP1~SP4)에 배치되는 정전기보호부(EPP)는 구동 트랜지스터(DT)가 점유하는 2차원 평면 상의 면적과 동일한 면적으로 상하 중첩되게 형성되거나 상기 구동 트랜지스터(DT)의 점유 면적보다 약간 크게 형성될 수 있다.The electrostatic protection unit EPP disposed in each of the sub-pixels SP1 to SP4 is formed to overlap vertically with the same area on the two-dimensional plane occupied by the driving transistor DT or to be occupied by the driving transistor DT. It may be formed slightly larger than the area.

또한, 상기 정전기보호부(EPP)는 서브픽셀(SP) 내의 구동 트랜지스터(DT) 및 스토리지 커패시터(Cst)의 점유 면적과 동일한 면적으로 형성될 수 있다.In addition, the electrostatic protection part EPP may be formed to have the same area as the area occupied by the driving transistor DT and the storage capacitor Cst in the subpixel SP.

상기 정전기보호부(EPP)는 그라운드 전위를 가져, 정전기를 차폐하는 기능을 하지만, 외부광을 차단하는 광차단층으로 기능하여 구동 트랜지스터(DT)의 성능 저하를 방지한다.The electrostatic protection unit EPP has a ground potential and functions to block static electricity, but functions as a light blocking layer to block external light to prevent deterioration of the performance of the driving transistor DT.

또한, 본 발명에서는 각 서브픽셀에 정전기보호부(EPP)가 배치되어 있고, 이들 정전기보호부(EPP)는 정전기보호라인(EPL)에 의해 횡 방향으로 연결된 후, 표시패널의 비표시영역을 따라 데이터 드라이버의 그라운드(GND)와 연결되어 있다.Further, in the present invention, an electrostatic protection unit (EPP) is disposed in each sub-pixel, and these electrostatic protection units (EPP) are connected in a horizontal direction by an electrostatic protection line (EPL) and then follow the non-display area of the display panel. It is connected to the ground (GND) of the data driver.

즉, 각 서브픽셀에 배치되어 있는 모든 정전기보호부(EPP) 들은 그라운드 등전위로 연결되어 있어, 외부로부터 유입되는 정전기 또는 표시패널(110) 내부에서 발생하는 정전기가 정전기보호부(EPP)와 정전기보호라인(EPL)을 따라 제거될 수 있도록 한 효과가 있다.That is, all the electrostatic protection units (EPP) disposed in each sub-pixel are connected to the ground equipotential, so that static electricity flowing in from the outside or static electricity generated inside the display panel 110 is protected against static electricity by the electrostatic protection unit (EPP) and static electricity protection unit (EPP). It has the effect of allowing it to be removed along the line EPL.

도 6은 도 4의 Ⅰ-Ⅰ'선을 절단한 단면도이고, 도 7은 도 4의 Ⅱ-Ⅱ'선을 절단한 단면도이다.6 is a cross-sectional view taken along line I-I' of FIG. 4 , and FIG. 7 is a cross-sectional view taken along line II-II' of FIG. 4 .

도 4와 함께 도 6 및 도 7을 참조하면, 본 발명의 유기발광 표시장치는, 복수개의 서브픽셀(SP1, SP2, SP3, SP4, …)들을 구비하고, 각 서브픽셀은 유기발광 다이오드(OLED, 214)가 배치된 발광영역(EA: Emission Area)과 구동 트랜지스터(DT), 스위칭 트랜지스터인 제1 트랜지스터(T1)와 센서 트랜지스터인 제2 트랜지스터(T2), 스토리지 커패시터(Cst) 및 상기 구동 트랜지스터(DT)를 정전기로부터 보호하기 위한 정전기보호부(EPP)가 배치된 비발광영역(NEA: Non Emission Area)을 포함한다.Referring to FIGS. 6 and 7 together with FIG. 4 , the organic light emitting diode display of the present invention includes a plurality of sub-pixels SP1, SP2, SP3, SP4, ..., and each sub-pixel is an organic light emitting diode (OLED). , 214 , an emission area (EA) and a driving transistor DT, a first transistor T1 as a switching transistor, a second transistor T2 as a sensor transistor, a storage capacitor Cst, and the driving transistor and a non-emission area (NEA) in which an electrostatic protection unit (EPP) for protecting the DT from static electricity is disposed.

상기 정전기보호부(EPP)는 도 6에 도시된 바와 같이, 제1기판(201) 상에 버퍼층(202)을 사이에 두고 상기 구동 트랜지스터(DT)와 중첩되도록 배치된다. 상기 정전기보호부(EPP)는 상기 구동 트랜지스터(DT)로 조사되는 외부광을 차단하는 광차단층 역할을 할 수 있다.As shown in FIG. 6 , the electrostatic protection part EPP is disposed on the first substrate 201 to overlap the driving transistor DT with the buffer layer 202 interposed therebetween. The electrostatic protection part EPP may serve as a light blocking layer that blocks external light irradiated to the driving transistor DT.

상기 버퍼층(202) 상에 배치된 구동 트랜지스터(DT)는 액티브층(204), 게이트패턴(203), 게이트전극(205), 층간절연막(224), 소스 및 드레인 전극(207a, 207b)을 포함한다. 여기서, 상기 소스 전극(207a)은 구동전압라인(DVL)으로부터 인출되는 제3노드(N3)와 대응되고, 상기 드레인 전극(207b)은 유기발광 다이오드(214)의 제1전극(211)과 연결되는 제2노드(N2)와 대응된다.The driving transistor DT disposed on the buffer layer 202 includes an active layer 204 , a gate pattern 203 , a gate electrode 205 , an interlayer insulating layer 224 , and source and drain electrodes 207a and 207b . do. Here, the source electrode 207a corresponds to the third node N3 drawn from the driving voltage line DVL, and the drain electrode 207b is connected to the first electrode 211 of the organic light emitting diode 214 . It corresponds to the second node N2 that becomes

또한, 상기 액티브층(204)은 반도체층으로 이루어지며 그 중앙부는 채널을 이루는 액티브영역(204a) 그리고 액티브영역(204a) 양측면에는 고농도의 불순물이 도핑된 소스 및 드레인영역(204b, 204c)으로 구성된다.In addition, the active layer 204 is made of a semiconductor layer, the central portion of which is composed of an active region 204a forming a channel, and source and drain regions 204b and 204c doped with a high concentration of impurities on both sides of the active region 204a. do.

상기 반도체층은 실리콘 계열의 물질 또는 아연(Zn)을 포함하는 산화물 반도체물질로 형성될 수 있는데, 예를 들어 산화아연(ZnO), 산화인듐갈륨아연(InGaZnO4) 등이 사용될 수 있지만, 이에 한정되는 것은 아니다.The semiconductor layer may be formed of a silicon-based material or an oxide semiconductor material containing zinc (Zn), for example, zinc oxide (ZnO), indium gallium zinc oxide (InGaZnO4), etc. may be used, but is limited thereto. it is not

본 발명의 유기발광 표시장치는 상부 발광 방식 또는 하부 발광 방식일 수 있으나, 여기서는 하부 발광 방식 유기발광 표시장치를 전제로 설명한다.Although the organic light emitting display device of the present invention may be a top emission type or a bottom emission type, a bottom emission type organic light emitting display device will be described herein.

상기 유기발광 다이오드(214)는 상기 구동 트랜지스터(DT) 상에 배치된 보호막(206) 및 평탄화막(208)을 사이에 두고 배치되며, 투명성 도전물질로 형성된 제1전극(211), 유기발광층(212) 및 제2전극(213)을 포함한다. 상기 유기발광 다이오드(214) 상에는 봉지층(260)과 제2기판(270)이 배치되어 있으나, 경우에 따라서는 봉지층(260)과 제2기판(270)은 제거될 수 있다. 도면에 도시하였지만, 설명하지 않은 216은 뱅크층이고, 300은 편광판이다. 상기 편광판은 경우에 따라 제거될 수 있고, 유기발광 표시장치의 발광 방식에 따라 제2기판(270)에 부착될 수 있다.The organic light emitting diode 214 is disposed with a passivation layer 206 and a planarization layer 208 disposed on the driving transistor DT interposed therebetween, and includes a first electrode 211 made of a transparent conductive material, an organic light emitting layer ( 212 ) and a second electrode 213 . Although the encapsulation layer 260 and the second substrate 270 are disposed on the organic light emitting diode 214 , the encapsulation layer 260 and the second substrate 270 may be removed in some cases. Although shown in the drawings, reference numeral 216, which is not described, denotes a bank layer, and reference numeral 300 denotes a polarizing plate. The polarizing plate may be removed in some cases, and may be attached to the second substrate 270 according to the emission method of the organic light emitting display device.

또한, 상기 유기발광 다이오드(214)의 유기발광층(212)은 백색(W) 광을 발생하는 발광층일 수 있는데, 해당 서브픽셀이 적색(R), 녹색(G) 또는 청색(B) 서브픽셀로 사용할 경우에는 유기발광 다이오드(214)와 대응되는 층간절연막(224) 또는 보호막(206)과 평탄화막(208) 사이에 적색(R), 녹색(G) 또는 청색(B) 컬러필터층이 추가로 배치될 수 있다.In addition, the organic light emitting layer 212 of the organic light emitting diode 214 may be a light emitting layer emitting white (W) light, and the corresponding sub-pixel is a red (R), green (G) or blue (B) sub-pixel. When used, a red (R), green (G) or blue (B) color filter layer is additionally disposed between the organic light emitting diode 214 and the corresponding interlayer insulating film 224 or the passivation film 206 and the planarization film 208 . can be

만약, 상기 서브픽셀이 백색(W) 서브픽셀로 사용할 경우에는 도 6에 도시된 바와 같이, 별도의 컬러필터층을 배치하지 않을 수 있다. 왜냐하면, 상기 백색(W) 서브픽셀 영역에 적층 배치되는 상기 평탄화막(208), 보호막(206), 층간절연막(224) 및 버퍼층(202)은 투명한 물질로 형성되기 때문이다.If the sub-pixel is used as a white (W) sub-pixel, as shown in FIG. 6 , a separate color filter layer may not be disposed. This is because the planarization layer 208 , the passivation layer 206 , the interlayer insulating layer 224 , and the buffer layer 202 stacked on the white (W) sub-pixel area are formed of a transparent material.

상기 유기발광 다이오드(214)의 제1전극(211)은 금속, 그 합금, 금속과 산화물 금속의 조합으로 형성될 수 있는데, 하부 발광 방식이기 때문에 금속은 투명성 도전물질인 것이 바람직하다. 상기 제1전극(211)은 ITO, IZO, ITO/APC/ITO, AlNd/ITO, Ag/ITO 또는 ITO/APC/ITO 중 하나로 형성할 수 있다.The first electrode 211 of the organic light emitting diode 214 may be formed of a metal, an alloy thereof, or a combination of a metal and an oxide metal. Since it is a bottom light emitting method, the metal is preferably a transparent conductive material. The first electrode 211 may be formed of one of ITO, IZO, ITO/APC/ITO, AlNd/ITO, Ag/ITO, or ITO/APC/ITO.

상기 유기발광층(212)은 발광 효율을 높이기 위해 정공주입층(Hole injection layer), 정공수송층(Hole transport layer), 발광층(Emitting material layer), 전자수송층(Electron transport layer), 및 전자주입층(Electron injection layer)의 다중층으로 구성될 수 있다.The organic light emitting layer 212 includes a hole injection layer, a hole transport layer, an emitting material layer, an electron transport layer, and an electron injection layer to increase luminous efficiency. It can be composed of multiple layers of injection layers).

또한, 상기 정공수송층(HTL)에는 전자차단층(EBL)을 더 포함할 수 있고, 상기 전자수송층(ETL)은 PBD, TAZ, Alq3, BAlq, TPBI, Bepp2와 같은 저분자재료를 사용하여 형성할 수 있다.In addition, the hole transport layer (HTL) may further include an electron blocking layer (EBL), the electron transport layer (ETL) may be formed using a low molecular weight material such as PBD, TAZ, Alq3, BAlq, TPBI, Bepp2. have.

본 발명에서는 외부로부터 유입된 정전기가 제1기판(201)에 부착된 편광판(300)에 의해 외부로 빠져나가지 못함으로써, 서브픽셀 내의 소자들이 손상되는 것을 방지하기 위해 각 서브픽셀에 정전기보호부(EPP)를 배치하여 그라운드에 연결하였다. 따라서, 각 서브픽셀에 배치되는 정전기보호부(EPP)들은 서로 공통으로 연결되어, 정전기에 대한 차폐 특성을 가지는 효과가 있다.In the present invention, in order to prevent the static electricity flowing in from the outside from escaping to the outside by the polarizing plate 300 attached to the first substrate 201, a static electricity protection unit ( EPP) and connected to ground. Accordingly, the electrostatic protection units (EPPs) disposed in each subpixel are commonly connected to each other, and thus have an effect of shielding against static electricity.

도 7에 도시된 바와 같이, 각 서브픽셀에 배치된 정전기보호부(EPP)는 정전기보호라인(EPL)에 의해 연결되어 있다. 도면에 도시된 바와 같이, 제1기판(201) 상에는 정전기보호부(EPP)와 일체로 형성된 정전기보호라인(EPL)이 배치되어 있다.As shown in FIG. 7 , the electrostatic protection units EPP disposed in each sub-pixel are connected by an electrostatic protection line EPL. As shown in the drawing, an electrostatic protection line EPL formed integrally with the electrostatic protection unit EPP is disposed on the first substrate 201 .

상기 정전기보호라인(EPL) 상에는 버퍼층(202), 층간절연막(224)을 사이에 두고 데이터 라인(DL(4n-3), DL(4n-2))들이 배치되어 있다. 상기 데이터 라인(DL(4n-3), DL(4n-2))들 상에는 보호막(206), 평탄화막(208), 뱅크층(216), 유기발광층(212), 제2전극(213), 봉지층(260) 및 제2기판(270)이 배치되어 있다.Data lines DL(4n-3) and DL(4n-2) are disposed on the electrostatic protection line EPL with a buffer layer 202 and an interlayer insulating layer 224 interposed therebetween. A passivation layer 206 , a planarization layer 208 , a bank layer 216 , an organic light emitting layer 212 , a second electrode 213 , on the data lines DL( 4n-3 ) and DL( 4n-2 ); An encapsulation layer 260 and a second substrate 270 are disposed.

이와 같이, 본 발명에 따른 유기발광 표시장치는, 각 서브픽셀 또는 복수의 서브픽셀들의 비발광영역에 그라운드에 공통으로 연결된 정전기보호부들을 배치함으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 효과가 있다.As described above, in the organic light emitting display device according to the present invention, by arranging static electricity protection units commonly connected to the ground in the non-emission area of each sub-pixel or a plurality of sub-pixels, the organic light emitting diode display is protected from the outside or the inside of the organic light emitting display device to the sub-pixels. There is an effect of protecting the devices (transistors and signal lines) by the introduced static electricity.

또한, 본 발명에 따른 유기발광 표시장치는, 표시패널의 각 서브픽셀 또는 복수의 서브픽셀들에 정전기보호부를 배치하고, 이들을 정전기보호라인에 의해 공통으로 연결한 후, 그라운드에 접속함으로써 각 서브픽셀들을 정전기로부터 차폐할 수 있는 효과가 있다.In addition, in the organic light emitting display device according to the present invention, an electrostatic protection unit is disposed on each subpixel or a plurality of subpixels of a display panel, these are commonly connected by an electrostatic protection line, and then each subpixel is connected to the ground. They have the effect of shielding them from static electricity.

도 8은 본 발명의 유기발광 표시장치의 서브픽셀에 배치된 정전기보호부의 연결 구조를 도시한 도면이다.8 is a diagram illustrating a connection structure of a static electricity protection unit disposed in a sub-pixel of an organic light emitting diode display according to the present invention.

도 1과 함께 도 8을 참조하면, 본 발명에 따른 유기발광표시장치(100)는, 다수의 서브픽셀(SP)이 매트릭스 타입으로 배치된 표시패널(110)과, 다수의 데이터 라인(DL #1, DL #2, ... , DL #4M)을 구동하는 데이터 드라이버(120)와, 다수의 게이트 라인(GL #1, GL #2, ... , GL #N)을 구동하는 게이트 드라이버(130)와, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하는 타이밍 컨트롤러(T-CON, 140) 등을 포함한다.Referring to FIG. 8 together with FIG. 1 , the organic light emitting diode display 100 according to the present invention includes a display panel 110 in which a plurality of sub-pixels SP are arranged in a matrix type, and a plurality of data lines DL # 1, DL #2, ... , DL #4M) a data driver 120, and a gate driver driving a plurality of gate lines (GL #1, GL #2, ... , GL #N) 130 , and a timing controller T-CON 140 for controlling the data driver 120 and the gate driver 130 .

상기 표시패널(110)은 서브픽셀(SP)들이 배치되어 화상을 디스플레이 하는 표시영역(A/A: Active Area)과 상기 표시영역(A/A) 둘레를 따라 신호라인들이 배치되는 비표시영역(N/A: Non Active Area)으로 구분된다.The display panel 110 includes a display area (A/A) in which sub-pixels (SP) are disposed to display an image, and a non-display area (A/A) in which signal lines are disposed along the periphery of the display area (A/A). N/A: Non Active Area).

상기 서브픽셀(SP)은 전술한 바와 같이, 발광영역(EA)과 비발광영역(NEA)으로 구분되는데, 비발광영역(NEA)에는 외부 정전기로부터 트랜지스터들과 신호라인들을 보호하기 위한 정전기보호부(EPP)를 구비한다.As described above, the sub-pixel SP is divided into an emission area EA and a non-emission area NEA. In the non-emission area NEA, an electrostatic protection unit for protecting the transistors and signal lines from external static electricity. (EPP) is provided.

상기 정전기보호부(EPP)는 정전기보호라인(EPL)에 의해 전기적으로 연결되어 있고, 상기 정전기보호라인(EPL)은 상기 표시패널(110)의 비표시영역(N/A)을 따라 소스 드라이버 집적회로를 거쳐 데이터 드라이버(120) 내의 그라운드(GND)와 연결된다.The electrostatic protection part EPP is electrically connected by an electrostatic protection line EPL, and the electrostatic protection line EPL integrates a source driver along the non-display area N/A of the display panel 110 . It is connected to the ground GND in the data driver 120 through a circuit.

즉, 본 발명의 유기발광 표시장치에서 정전기 보호를 위해 각 서브픽셀(SP)에 배치되는 정전기보호부(EPP)는 모두 그라운드와 연결되어 정전기를 차폐하여 소자들이 정전기에 의해 손상되지 않도록 하였다.That is, in the organic light emitting diode display of the present invention, all of the electrostatic protection parts (EPP) disposed in each sub-pixel (SP) to protect static electricity are connected to the ground to shield static electricity, so that elements are not damaged by static electricity.

상기 정전기보호부(EPP)는 서브픽셀(SP)의 비발광영역(NEA)에 배치되는 구동 트랜지스터(DT), 스위칭 트랜지스터 및 센서 트랜지스터들과 1:1 대응되도록 형성되거나 비발광영역(NEA) 전체에 배치되거나, 특정 트랜지스터 예를 들어 화질 품위에 가장 영향을 많이 주는 구동 트랜지스터(DT)와 대응되도록 배치될 수 있다.The electrostatic protection unit EPP is formed to correspond 1:1 with the driving transistor DT, the switching transistor, and the sensor transistors disposed in the non-emission area NEA of the sub-pixel SP or the entire non-emission area NEA or may be disposed to correspond to a specific transistor, for example, the driving transistor DT that has the greatest influence on image quality.

따라서, 본 발명의 유기발광 표시장치는 외부로부터 유입되거나 또는 내부에서 발생된 정전기를 정전기보호부(EPP)에 의해 차단함으로써, 서브픽셀(SP)에 배치된 소자들(신호라인들을 포함)이 손상되는 것을 방지할 수 있는 효과가 있다.Accordingly, in the organic light emitting display device of the present invention, the elements (including signal lines) disposed in the subpixel SP are damaged by blocking static electricity introduced from the outside or generated inside by the electrostatic protection unit EPP. This has the effect of preventing it from happening.

도 9 내지 도 12는 본 발명의 다른 실시예에 따른 유기발광 표시장치이다.9 to 12 are an organic light emitting display device according to another exemplary embodiment of the present invention.

특히, 도 9 및 도 10은 도 4와 도 5의 유기발광 표시장치의 서브픽셀(SP)들 구조와 동일하고, 정전기보호부(EPP)의 구조만 상이하므로 이와 구별되는 부분을 중심으로만 설명한다.In particular, FIGS. 9 and 10 are the same as the sub-pixels SP of the organic light emitting diode display of FIGS. 4 and 5, and only the structure of the electrostatic protection unit EPP is different, so only the differentiated parts will be described. do.

도 9 및 도 10을 참조하면, 본 발명의 유기발광 표시장치는, 4개의 데이터 라인(DL(4n-3), DL(4n-2), DL(4n-1), DL(4n))과 연결되는 4개의 서브픽셀(SP1~SP4)을 포함하고, 이들은 각각 적색(R), 백색(W), 녹색(G) 및 청색(B) 서브픽셀들 중 어느 하나일 수 있다.9 and 10 , the organic light emitting diode display of the present invention includes four data lines DL(4n-3), DL(4n-2), DL(4n-1), and DL(4n); It includes four connected sub-pixels SP1 to SP4, which may be any one of red (R), white (W), green (G), and blue (B) sub-pixels, respectively.

상기 서브픽셀들(SP1~SP4) 각각은, 구동전압(EVDD)을 인가 받아 유기발광 다이오드(OLED)를 구동하는 구동 트랜지스터(DT)와, 기준전압(Vref)을 인가 받아 구동 트랜지스터(DT)의 제1노드(N1)에 전달하는 제1 트랜지스터(T1)와, 데이터 전압(Vdata)을 인가 받아 구동 트랜지스터(DT)의 제2노드(N2)에 전달하는 제2 트랜지스터(T2)와, 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결된 캐패시터(Cst) 및 상기 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)에 각각 배치된 정전기보호부(EPP)들을 포함한다.Each of the sub-pixels SP1 to SP4 includes a driving transistor DT for driving the organic light emitting diode OLED by receiving a driving voltage EVDD, and a driving transistor DT by receiving a reference voltage Vref. A first transistor T1 transferred to the first node N1, a second transistor T2 receiving the data voltage Vdata and transferring the data voltage Vdata to the second node N2 of the driving transistor DT, and a driving transistor A capacitor Cst connected between the first node N1 and the second node N2 of DT and the static electricity disposed in the driving transistor DT, the first transistor T1 and the second transistor T2, respectively Protectors (EPPs) are included.

상기 정전기보호부(EPP)는 서브픽셀(SP)의 비발광영역(NEA) 전체에 배치되기 때문에 상기 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)에 각각 제1 내지 제3 정전기보호부(EPP1, EPP2, EPP3)가 배치되는 형태로 등가화될 수 있다.Since the electrostatic protection part EPP is disposed on the entire non-emission area NEA of the subpixel SP, first to first to The third electrostatic protection units EPP1 , EPP2 , and EPP3 may be equalized in a manner in which they are disposed.

또한, 본 발명에서는 각 서브픽셀에 배치되는 정전기보호부(EPP)는 서브픽셀(SP)의 비발광영역(NEA) 전체에 배치되면서, 이들은 정전기보호라인(EPL)에 의해 그라운드(GND)에 연결되어 있다.In addition, in the present invention, the electrostatic protection part EPP disposed in each subpixel is disposed in the entire non-emission area NEA of the subpixel SP, and they are connected to the ground GND by the electrostatic protection line EPL. has been

따라서, 외부로부터 정전기가 유입되거나 표시패널(110) 내부에서 정전기가 발생되더라도 각 서브픽셀에 배치되어 있는 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들은 정전기보호부(EPP)에 의해 보호될 수 있는 효과가 있다.Therefore, even if static electricity is introduced from the outside or static electricity is generated inside the display panel 110 , the driving transistor DT, the first transistor T1, and the second transistor T2 disposed in each sub-pixel are connected to the static electricity protection unit ( There is an effect that can be protected by EPP).

상기 정전기보호부(EPP)는 서브픽셀(SP)의 비발광영역(NEA)의 전 영역에 배치되어 있어, 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들에 조사되는 외부광을 차단하여 트랜지스터 성능 저하를 방지할 수 있는 효과가 있다.The electrostatic protection part EPP is disposed in the entire area of the non-emission area NEA of the sub-pixel SP, and is irradiated to the driving transistor DT, the first transistor T1 and the second transistor T2. It has the effect of preventing deterioration of transistor performance by blocking external light.

도 11 및 도 12는 본 발명에 따라 각 서브픽셀(SP1, SP2, SP3, SP4)에 배치되는 정전기보호부(EEP)의 다양한 구조를 도시한 도면으로써, 정전기보호부(EPP)는 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)로 구성될 수 있다.11 and 12 are views illustrating various structures of an electrostatic protection unit (EEP) disposed in each sub-pixel (SP1, SP2, SP3, SP4) according to the present invention. The electrostatic protection unit (EPP) includes first to first The third electrostatic protection units EPP1 , EPP2 , and EPP3 may be configured.

상기 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)은 각 서브픽셀의 비발광영역에 배치되는 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들과 서로 대응되는 면적을 가질 수 있다.The first to third static electricity protection units EPP1 , EPP2 , and EPP3 correspond to the driving transistor DT, the first transistor T1 , and the second transistor T2 disposed in the non-emission region of each subpixel. area can be

예를 들어, 상기 구동 트랜지스터(DT)는 제1 및 제2 트랜지스터들(T1, T2)의 크기보다 크기 때문에 도면에 도시된 바와 같이, 제1 정전기보호부(EPP1)가 제2 및 제3 정전기보호부들(EPP2, EPP3)보다 크게 형성된다.For example, since the driving transistor DT is larger than the size of the first and second transistors T1 and T2 , as shown in the figure, the first static electricity protection unit EPP1 prevents the second and third static electricity It is formed to be larger than the protection parts EPP2 and EPP3.

또한, 각 서브픽셀(SP1, SP2, SP3, SP4)에 배치된 정전기보호부(EEP)는 크기가 가장 큰 제1 정전기보호부(EPP1)들을 중심으로 정전기보호라인(EPL)에 연결되고, 이들은 그라운드(GND)에 공통으로 연결된다.In addition, the electrostatic protection units EEP disposed in each of the sub-pixels SP1, SP2, SP3, and SP4 are connected to the electrostatic protection line EPL with the first electrostatic protection units EPP1 having the largest size as the center, and these It is commonly connected to the ground (GND).

또한, 각 서브픽셀(SP1, SP2, SP3, SP4)에 배치되는 제2 및 제3 정전기보호부(EPP2, EPP3)는 상기 제1 정전기보호부(EPP1)로부터 인출되는 제1 및 제2 브릿지(BR1, BR2)에 의해 전기적으로 연결된다.In addition, the second and third electrostatic protection units EPP2 and EPP3 disposed in each of the subpixels SP1, SP2, SP3, and SP4 include first and second bridges ( It is electrically connected by BR1, BR2).

따라서, 각 서브픽셀(SP1, SP2, SP3, SP4)에 배치되는 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)은 정전기보호라인(EPL)에 의해 공통으로 연결되어, 상기 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)도 공통으로 그라운드(GND)에 연결된다.Accordingly, the first to third electrostatic protection units EPP1 , EPP2 , EPP3 disposed in each subpixel SP1 , SP2 , SP3 , and SP4 are commonly connected by an electrostatic protection line EPL, The third static electricity protection units EPP1 , EPP2 , and EPP3 are also commonly connected to the ground GND.

따라서, 외부로부터 정전기가 유입되거나 표시패널(110) 내부에서 정전기가 발생하더라도 각 서브픽셀(SP1, SP2, SP3, SP4)에 배치되어 있는 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들은 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)로 구성된 정전기보호부(EPP)에 의해 보호될 수 있는 효과가 있다.Accordingly, even if static electricity is introduced from the outside or static electricity is generated inside the display panel 110 , the driving transistor DT, the first transistor T1 and the second The transistors T2 may be protected by the static electricity protection unit EPP including the first to third static electricity protection units EPP1 , EPP2 , and EPP3 .

상기 정전기보호부(EPP)의 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)은 각 서브픽셀(SP1, SP2, SP3, SP4)의 비발광영역(NEA)에 배치된 구동 트랜지스터(DT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2)들과 대응되도록 배치되어 있어, 외부로부터 조사되는 광을 차단할 수 있다. 따라서, 상기 정전기보호부(EPP)의 제1 내지 제3 정전기보호부들(EPP1, EPP2, EPP3)은 트랜지스터의 성능 저하를 방지하는 기능도 한다.The first to third static electricity protection units EPP1 , EPP2 , EPP3 of the electrostatic protection unit EPP are the driving transistors DT disposed in the non-emission area NEA of each of the subpixels SP1 , SP2 , SP3 and SP4 . ), the first transistor T1 and the second transistor T2 are disposed to correspond to each other, so that light irradiated from the outside can be blocked. Accordingly, the first to third static electricity protection units EPP1 , EPP2 , and EPP3 of the static electricity protection unit EPP also function to prevent deterioration of transistor performance.

도 12를 참조하면, 4개의 서브픽셀들(SP1, SP2, SP3, SP4/SP5, SP6, SP7, SP8)에 대해 일체로 형성된 하나의 정전기보호부(EPP)를 배치하였다. 따라서, 정전기보호부(EPP)는 제1 내지 제4 서브픽셀들(SP1, SP2, SP3, SP4)과 제6 내지 제8 서브픽셀들(SP5, SP6, SP7, SP8)에 각각 배치되고, 이들 정전기보호부(EPP)는 정전기보호라인(EPL)에 의해 전기적으로 연결된다.Referring to FIG. 12 , one electrostatic protection unit (EPP) integrally formed with respect to the four sub-pixels SP1, SP2, SP3, SP4/SP5, SP6, SP7, and SP8 is disposed. Accordingly, the static electricity protection unit EPP is disposed in the first to fourth sub-pixels SP1, SP2, SP3, and SP4 and the sixth to eighth sub-pixels SP5, SP6, SP7, and SP8, respectively, and these The electrostatic protection unit EPP is electrically connected by an electrostatic protection line EPL.

상기 제1 내지 제4 서브픽셀들(SP1, SP2, SP3, SP4)는 적색(R), 백색(W), 녹색(G) 및 청색(B) 서브픽셀들이거나 백색(W), 적색(R), 녹색(G) 및 청색(B) 서브픽셀들과 대응되는 서브픽셀 그룹일 수 있다. 상기 제1 내지 제4 서브픽셀들(SP1, SP2, SP3, SP4)은 적색(R), 백색(W), 녹색(G) 및 청색(B) 서브픽셀들에 대한 생성될 수 있는 순서들의 조합의 개수와 대응되도록 다양하게 변형 대응할 수 있다.The first to fourth subpixels SP1 , SP2 , SP3 , and SP4 are red (R), white (W), green (G) and blue (B) subpixels or white (W) and red (R) subpixels. ), green (G), and blue (B) sub-pixels and corresponding sub-pixel groups. The first to fourth subpixels SP1 , SP2 , SP3 , and SP4 are combinations of the orders of red (R), white (W), green (G), and blue (B) subpixels that can be generated. Various modifications can be made to correspond to the number of .

또한, 도 12에서는 4개의 서브픽셀들(SP1, SP2, SP3, SP4)의 비발광영역(NEA) 전체에 하나의 정전기보호부(EPP)를 배치하는 구조로 되어 있으나, 이것은 고정된 것이 아니다. 따라서, 2개의 서브픽셀들(SP1, SP2) 단위 또는 3개의 서브픽셀들(SP1, SP2, SP3) 단위 또는 5개의 서브픽셀들(SP1, SP2, SP3, SP4, SP5) 단위와 같은 방식으로 정전기보호부(EPP)를 배치할 수 있다.In addition, although FIG. 12 has a structure in which one electrostatic protection unit EPP is disposed in the entire non-emission area NEA of the four sub-pixels SP1, SP2, SP3, and SP4, this is not fixed. Thus, in the same way as a unit of two subpixels (SP1, SP2) or a unit of three subpixels (SP1, SP2, SP3) or a unit of five subpixels (SP1, SP2, SP3, SP4, SP5) A protection part (EPP) may be disposed.

이와 같이, 본 발명에 따른 유기발광 표시장치는, 각 서브픽셀 또는 복수의 서브픽셀들의 비발광영역에 그라운드에 공통으로 연결된 정전기보호부들을 배치함으로써, 유기발광 표시장치의 외부 또는 내부로부터 서브픽셀에 유입되는 정전기에 의해 소자들(트랜지스터들 및 신호라인들)을 보호할 수 있는 효과가 있다.As described above, in the organic light emitting display device according to the present invention, by arranging static electricity protection units commonly connected to the ground in the non-emission region of each subpixel or a plurality of subpixels, the organic light emitting diode display is protected from the outside or the inside of the organic light emitting diode display device to the subpixels. There is an effect of protecting devices (transistors and signal lines) by the static electricity introduced therein.

또한, 본 발명에 따른 유기발광 표시장치는, 표시패널의 각 서브픽셀 또는 복수의 서브픽셀들에 정전기보호부를 배치하고, 이들을 정전기보호라인에 의해 공통으로 연결한 후, 그라운드에 접속함으로써 각 서브픽셀들을 정전기로부터 차폐할 수 있는 효과가 있다.In addition, in the organic light emitting display device according to the present invention, an electrostatic protection unit is disposed on each subpixel or a plurality of subpixels of a display panel, these are commonly connected by an electrostatic protection line, and then each subpixel is connected to the ground. They have the effect of shielding them from static electricity.

이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다. The above description and the accompanying drawings are merely illustrative of the technical spirit of the present invention, and those of ordinary skill in the art to which the present invention pertains can combine configurations within a range that does not depart from the essential characteristics of the present invention. , various modifications and variations such as separation, substitution and alteration will be possible. Therefore, the embodiments disclosed in the present invention are not intended to limit the technical spirit of the present invention, but to explain, and the scope of the technical spirit of the present invention is not limited by these embodiments. The protection scope of the present invention should be construed by the following claims, and all technical ideas within the scope equivalent thereto should be construed as being included in the scope of the present invention.

100: 유기발광 표시장치
110: 표시패널
120: 데이터 드라이버
130: 게이트 드라이버
140: 타이밍 컨트롤러
EPP: 정전기보호부
EPL: 정전기보호라인
100: organic light emitting display device
110: display panel
120: data driver
130: gate driver
140: timing controller
EPP: Electrostatic Protection
EPL: Electrostatic Protection Line

Claims (8)

다수의 데이터 라인과 게이트 라인이 배치되고, 다수의 서브픽셀이 배치된 표시영역과 상기 표시영역의 둘레를 따라 배치된 비표시영역을 구비한 표시패널을 포함하고,
상기 각 서브픽셀은,
유기발광 다이오드가 배치된 발광영역과,
상기 유기발광 다이오드를 구동하기 위해 구동 트랜지스터, 스위칭 트랜지스터, 센싱 트랜지스터 및 스토리지 커패시터가 배치된 비발광영역을 포함하고,
상기 각 서브픽셀의 비발광영역에는 그라운드에 공통으로 연결된 정전기보호부가 배치되며,
상기 정전기보호부의 적어도 일부는 상기 구동 트랜지스터와 중첩하여 배치되는 유기발광 표시장치.
A display panel comprising: a display panel having a display area on which a plurality of data lines and a gate line are disposed, a plurality of subpixels, and a non-display area disposed along a periphery of the display area;
Each sub-pixel is
a light emitting region in which an organic light emitting diode is disposed;
and a non-light emitting region in which a driving transistor, a switching transistor, a sensing transistor, and a storage capacitor are disposed to drive the organic light emitting diode;
An electrostatic protection unit commonly connected to the ground is disposed in the non-emission area of each sub-pixel;
At least a portion of the static electricity protection unit is disposed to overlap the driving transistor.
제1항에 있어서,
상기 서브픽셀의 비발광영역은,
상기 구동 트랜지스터가 상기 유기발광 다이오드와 접속되고, 상기 스위칭 트랜지스터는 상기 구동 트랜지스터와 데이터 전압을 공급하는 데이터 라인 사이에 연결되며, 상기 센싱 트랜지스터는 상기 구동 트랜지스터와 기준전압라인 사이에 연결되고, 상기 스토리지 커패시터는 상기 구동 트랜지스터의 제1노드와 제2노드 사이에 연결되는 유기발광 표시장치.
According to claim 1,
The non-emission area of the sub-pixel is
The driving transistor is connected to the organic light emitting diode, the switching transistor is connected between the driving transistor and a data line supplying a data voltage, the sensing transistor is connected between the driving transistor and a reference voltage line, and the storage The capacitor is connected between the first node and the second node of the driving transistor.
제1항에 있어서,
상기 각 서브픽셀에 배치된 정전기보호부들은 정전기보호라인에 의해 공통으로 연결된 유기발광 표시장치.
According to claim 1,
The electrostatic protection units disposed in each of the sub-pixels are commonly connected by an electrostatic protection line.
제1항에 있어서,
상기 정전기보호부는 각 서브픽셀에 배치된 구동 트랜지스터와 대응되도록 배치되는 유기발광 표시장치.
According to claim 1,
The electrostatic protection unit is disposed to correspond to a driving transistor disposed in each sub-pixel.
제1항에 있어서,
상기 정전기보호부는 각 서브픽셀의 비발광영역에 배치된 유기발광 표시장치.
According to claim 1,
The electrostatic protection unit is disposed in a non-emission area of each sub-pixel.
제1항에 있어서,
상기 정전기보호부는 제1 내지 제3 정전기보호부들을 구비하고, 상기 제1 내지 제3 정전기보호부들은 각각 구동 트랜지스터, 스위칭 트랜지스터 및 센싱 트랜지스터와 대응되게 중첩 배치된 유기발광 표시장치.
According to claim 1,
The electrostatic protection unit includes first to third static electricity protection units, and the first to third static electricity protection units are respectively overlapped with a driving transistor, a switching transistor, and a sensing transistor.
제6항에 있어서,
상기 제2 및 제3 정전기보호부들은 제1 및 제2 브릿지에 의해 상기 제1 정전기보호부와 전기적으로 연결된 유기발광 표시장치.
7. The method of claim 6,
The second and third static electricity protection units are electrically connected to the first static electricity protection unit by first and second bridges.
제1항에 있어서,
상기 정전기보호부는 서로 인접한 2개 이상의 서브픽셀들의 비발광영역들에 공통으로 배치된 유기발광 표시장치.
According to claim 1,
The electrostatic protection unit is disposed in common in non-emission areas of two or more sub-pixels adjacent to each other.
KR1020150123472A 2015-09-01 2015-09-01 Organic light emitting display device KR102406992B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150123472A KR102406992B1 (en) 2015-09-01 2015-09-01 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150123472A KR102406992B1 (en) 2015-09-01 2015-09-01 Organic light emitting display device

Publications (2)

Publication Number Publication Date
KR20170027349A KR20170027349A (en) 2017-03-10
KR102406992B1 true KR102406992B1 (en) 2022-06-13

Family

ID=58411073

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150123472A KR102406992B1 (en) 2015-09-01 2015-09-01 Organic light emitting display device

Country Status (1)

Country Link
KR (1) KR102406992B1 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110310950A (en) 2018-03-27 2019-10-08 三星电子株式会社 Display module and display panel
KR102537314B1 (en) * 2018-10-17 2023-05-30 삼성디스플레이 주식회사 Organic light emitting display device and method of driving the same
KR20200098803A (en) 2019-02-12 2020-08-21 삼성디스플레이 주식회사 Display panel
KR20200124800A (en) 2019-04-24 2020-11-04 삼성디스플레이 주식회사 Display device
CN110752247A (en) * 2019-11-19 2020-02-04 合肥京东方卓印科技有限公司 Display panel and preparation method thereof
KR20220099172A (en) 2021-01-04 2022-07-13 삼성디스플레이 주식회사 Display device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101238005B1 (en) * 2006-05-17 2013-03-04 엘지디스플레이 주식회사 Organic Light Emitting Display Device
KR101595454B1 (en) * 2009-08-07 2016-02-18 엘지디스플레이 주식회사 Manufacturing Method for Organic Light Emitting Diode Display Device and Organic Light Emitting Diode Display Substrate for being applied in the Same
KR102045316B1 (en) * 2013-11-28 2019-11-18 엘지디스플레이 주식회사 Organic light emitting display device and driving method thereof

Also Published As

Publication number Publication date
KR20170027349A (en) 2017-03-10

Similar Documents

Publication Publication Date Title
KR102406992B1 (en) Organic light emitting display device
EP2950349B1 (en) Organic light emitting display device and method of manufacturing the same
US10886489B2 (en) Flexible electroluminescence display
KR101878189B1 (en) Display panel and electroluminescence display using the same
KR102396377B1 (en) Organic light emitting display device
CN107785392B (en) Display device
KR102645930B1 (en) Display device
KR20220085418A (en) Organic light emitting display device
KR20240023086A (en) Display device
KR20220030778A (en) Display panel and display device including the same
KR102579307B1 (en) Organic light emitting display device
KR20170133582A (en) Organic light emitting display device and method for manufacturing thereof
KR102597309B1 (en) Flexible display device
KR20210079600A (en) Pixel array substrate and display device including pixel array
KR102423866B1 (en) Display Device
KR102613421B1 (en) Chip on film and display device having the same
KR102491261B1 (en) Organic light emitting diode display device
KR20220052657A (en) Display panel and display device including the same
KR102458853B1 (en) Array substrate and organic light-emitting display device having the same
KR102422393B1 (en) Organic light emitting display panel and organic light emitting display device
KR102560268B1 (en) Organic light emitting diode display device
US20240221684A1 (en) Display Device
US20240206261A1 (en) Organic light emitting display device
KR102688791B1 (en) Display device and driving method thereof
KR102487370B1 (en) Display device

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right