KR102304367B1 - Display device - Google Patents

Display device Download PDF

Info

Publication number
KR102304367B1
KR102304367B1 KR1020170097241A KR20170097241A KR102304367B1 KR 102304367 B1 KR102304367 B1 KR 102304367B1 KR 1020170097241 A KR1020170097241 A KR 1020170097241A KR 20170097241 A KR20170097241 A KR 20170097241A KR 102304367 B1 KR102304367 B1 KR 102304367B1
Authority
KR
South Korea
Prior art keywords
display area
signal line
substrate
metal wiring
voltage
Prior art date
Application number
KR1020170097241A
Other languages
Korean (ko)
Other versions
KR20190013138A (en
Inventor
정민재
홍성호
김경욱
윤영민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170097241A priority Critical patent/KR102304367B1/en
Publication of KR20190013138A publication Critical patent/KR20190013138A/en
Application granted granted Critical
Publication of KR102304367B1 publication Critical patent/KR102304367B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 직류 전압 축적을 방지할 수 있는 표시 장치에 관한 것이다.
본 발명에 따른 표시 장치는 표시 영역 및 상기 표시 영역을 외측에서 둘러싸는 비표시 영역을 포함하는 제 1 기판 및 제 2 기판과 제 1 기판과 제 2 기판을 합착하는 씰링부 및 제 1 기판의 비표시 영역에서 상기 씰링부 보다 내측으로 형성된 신호 라인을 포함하며, 신호 라인과 중첩하여 구비된 금속 배선을 포함한다.
The present invention relates to a display device capable of preventing DC voltage accumulation.
A display device according to the present invention includes a first substrate including a display area and a non-display area surrounding the display area from the outside, a sealing part bonding the first substrate to the second substrate, and a ratio of the first substrate The display area includes a signal line formed inside the sealing part, and includes a metal wire provided to overlap the signal line.

Description

표시 장치{DISPLAY DEVICE}display device {DISPLAY DEVICE}

본 발명은 표시 장치에 관한 것이다. 보다 상세하게는, 비표시 영역의 신호 라인과 표시 영역에 인가되는 공통 전압 사이에서 발생하는 직류 전압(DC) 축적에 따른 오염계 불량 및 잔상 문제를 개선할 수 있는 표시 장치에 대한 것이다.The present invention relates to a display device. More particularly, the present invention relates to a display device capable of improving a problem of a pollution system defect and an afterimage caused by accumulation of a direct current voltage (DC) generated between a signal line of a non-display area and a common voltage applied to the display area.

액정 표시 장치는 경량, 박형, 저소비 전력구동 등의 특징으로 인해 그 응용 범위가 점차 넓어지고 있는 추세에 있다. 액정 표시 장치는 노트북 PC와 같은 휴대용 컴퓨터, 사무 자동화 기기, 오디오/비디오 기기, 옥내외 광고 표시장치 등으로 광범위하게 이용되고 있다. 액정 표시 장치는 액정층에 인가되는 전계를 제어하여 백라이트 유닛으로부터 입사되는 빛을 변조함으로써 화상을 표시한다.The liquid crystal display has a tendency to gradually expand its application range due to characteristics such as light weight, thin shape, and low power consumption driving. Liquid crystal display devices are widely used in portable computers such as notebook PCs, office automation devices, audio/video devices, indoor and outdoor advertisement display devices, and the like. A liquid crystal display displays an image by controlling an electric field applied to a liquid crystal layer to modulate light incident from a backlight unit.

액정 표시 장치는 화소들이 마련된 어레이 기판, 컬러 필터들과 블랙 매트릭스가 마련된 컬러 필터 기판, 및 어레이 기판과 컬러 필터 기판 사이에 개재된 액정층을 포함한다. 액정 표시 장치의 화소들 각각은 화소 전극에 공급되는 데이터 전압과 공통 전극에 공급되는 공통 전압 간의 전계에 의해 액정층의 액정을 구동함으로써 백라이트 유닛으로부터 입사되는 빛을 변조한다.A liquid crystal display device includes an array substrate on which pixels are provided, a color filter substrate on which color filters and a black matrix are provided, and a liquid crystal layer interposed between the array substrate and the color filter substrate. Each of the pixels of the liquid crystal display modulates light incident from the backlight unit by driving the liquid crystal of the liquid crystal layer by an electric field between the data voltage supplied to the pixel electrode and the common voltage supplied to the common electrode.

액정 표시 장치의 제조 방법은 다음과 같다. 어레이 모기판에 복수의 어레이 기판들이 형성되고 컬러 필터 모기판에 복수의 컬러 필터 기판들이 형성된다. 그리고 나서, 어레이 모기판과 컬러 필터 모기판은 서로 합착되고, 어레이 모기판과 컬러 필터 모기판 사이에 액정이 주입된다. 그리고 나서, 합착된 어레이 모기판과 컬러 필터 모기판을 스크라이빙(scribing) 공정을 통해 절단(cutting)함으로써, 복수의 액정 표시 장치들이 마련된다.액정 표시 장치의 어레이 기판들 각각에 마련된 박막 트랜지스터들 또는 화소들의 불량 검사를 위해, 어레이 기판들 각각의 일 측에는 검사 라인들이 형성될 수 있다. 화소들의 불량 검사는 검사 라인들에 구동 신호들과 데이터 전압들을 공급함으로써 수행될 수 있다.The manufacturing method of the liquid crystal display device is as follows. A plurality of array substrates are formed on the array mother substrate, and a plurality of color filter substrates are formed on the color filter mother substrate. Then, the array mother substrate and the color filter mother substrate are bonded to each other, and liquid crystal is injected between the array mother substrate and the color filter mother substrate. Then, by cutting the bonded array mother substrate and the color filter mother substrate through a scribing process, a plurality of liquid crystal display devices are provided. Thin film transistors provided on each of the array substrates of the liquid crystal display device Inspection lines may be formed on one side of each of the array substrates for defective inspection of cells or pixels. The defective inspection of the pixels may be performed by supplying driving signals and data voltages to the inspection lines.

종래 일반적인 표시 장치의 제 1 기판 상에는 화상이 구현되고 다수의 화소들이 배치되는 표시 영역(A/A)과 화상이 구현되지 않는 비표시 영역(N/A)이 마련된다. 상기 비표시 영역(N/A)에는 패드부, 검사 스위치부, 연결 배선, 내장 게이트 구동회로부 등을 포함하여 이루어 질 수 있다.A display area A/A in which an image is implemented and a plurality of pixels is disposed and a non-display area N/A in which an image is not implemented are provided on a first substrate of a conventional display device. The non-display area N/A may include a pad part, a test switch part, a connection line, a built-in gate driving circuit part, and the like.

상기 표시 영역(A/A) 상의 화소들은 구동용 데이터 신호를 패드부에 마련된 데이터 패드로부터 인가 받고, 구동용 게이트 신호를 패드부에 마련된 게이트 패드로부터 인가 받는다. 이 후 구동용 데이터 신호는 검사 스위치부에 배치된 검사 트랜지스터 들로부터 검사용 신호를 받고, 구동용 게이트 신호는 상기 내장 게이트 구동 회로부로부터 검사용 신호를 받는다.The pixels on the display area A/A receive a driving data signal from a data pad provided in the pad part and a driving gate signal applied from a gate pad provided in the pad part. Thereafter, the driving data signal receives a test signal from the test transistors disposed in the test switch unit, and the driving gate signal receives a test signal from the built-in gate driving circuit unit.

상기 검사 패드부는 화소들에 고전위 구동 전압을 공급하기 위한 고전위 전원 패드, 저전위 구동 전압을 공급하기 위한 저전위 전압 패드, 게이트 검사패드 및 데이터 검사 패드들이 포함될 수 있다. 이러한 검사 패드부는 점등 검사를 위한 프로브 검사 장치 또는 에이징 공정을 위한 에이징 장치에 전기적으로 접속되어 이들로부터의 검사 신호를 각각의 신호 라인을 통해 검사 스위치부 및 상기 내장 게이트 구동 회로부에 인가한다.The inspection pad unit may include a high potential power pad for supplying a high potential driving voltage to the pixels, a low potential voltage pad for supplying a low potential driving voltage, a gate inspection pad, and data inspection pads. The test pad part is electrically connected to the probe test device for lighting test or the aging device for the aging process, and applies test signals from them to the test switch part and the built-in gate driving circuit part through respective signal lines.

상기 전술한 바와 같이, 비표시 영역(N/A)에는 검사용 신호가 인가되는 신호 라인이 형성되며, 상기 신호 라인은 신호를 인가 하기 위한 패드부 및 회로 기판과 접속 될 수 있다. As described above, a signal line to which an inspection signal is applied is formed in the non-display area N/A, and the signal line may be connected to a pad unit for applying a signal and a circuit board.

한편, 셀 구동 검사 시에 상기 신호 라인에는 검사 용 신호가 인가되며, 표시 패널 구동 시에는 화소 영역의 트랜지스터를 오프하기 위한 저전위 구동 전압(Vgl) 이 인가될 수 있다. 이러한 신호 라인은 표시 영역(A/A) 근방에 위치함에 따라 표시 영역(A/A)에 지속적으로 인가되는 공통 전압(Vcom)과 전계를 형성할 수 있다.Meanwhile, a test signal may be applied to the signal line during a cell driving test, and a low potential driving voltage Vgl for turning off a transistor in a pixel region may be applied when the display panel is driven. As these signal lines are located near the display area A/A, they may form a common voltage Vcom and an electric field continuously applied to the display area A/A.

장기간 직류 전압 전기장이 형성되는 경우, 전하 분산이 어려워 직류 전압 전기장에 의한 DC 축적이 발생한다.When a DC voltage electric field is formed for a long period of time, charge dispersion is difficult and DC accumulation occurs due to the DC voltage electric field.

즉, 표시 영역에 공통 전압(Vcom)이 지속적으로 인가됨에 따라, 저전위 구동 전압이 인가되는 상기 신호 라인과 상기 표시 영역의 공통 전극 사이에 전계가 발생하여 시간이 지나면서 직류 전압(DC)이 축적되게 되고 이로 인해 오염계 불량 및 잔상 등에 취약하게 되는 문제를 야기할 수 있다.That is, as the common voltage Vcom is continuously applied to the display area, an electric field is generated between the signal line to which the low potential driving voltage is applied and the common electrode of the display area, and as time passes, the DC voltage DC is reduced. accumulation, which may cause a problem of being vulnerable to a defect in the contamination system and an afterimage.

본 발명은 전술한 종래의 문제점을 해결하기 위한 것으로, 종래 어레이 기판의 비표시 영역에 배치되는 신호 라인 상부에 표시 영역의 공통 전압(Vcom)과 동일한 전압을 인가하는 금속 배선을 마련하여 직류 전압 전기장 형성을 방지하고 직류 전압(DC) 축적 현상을 개선하는 것을 기술적 과제로 한다.SUMMARY OF THE INVENTION The present invention is to solve the conventional problems described above, by providing a metal wire for applying the same voltage as the common voltage Vcom of the display area on the signal line disposed in the non-display area of the conventional array substrate to provide a DC voltage electric field. It is a technical task to prevent the formation and improve the direct voltage (DC) accumulation phenomenon.

전술한 바와 같은 과제를 달성하기 위해서, 본 발명은 표시 영역 및 상기 표시 영역을 외측에서 둘러싸는 비표시 영역을 포함하는 제 1 기판 및 제 2 기판과 상기 제 1 기판과 제 2 기판을 합착하는 씰링부와 상기 제 1 기판의 비표시 영역에서 상기 씰링부 보다 내측으로 형성된 신호 라인을 포함하고 상기 신호 라인과 중첩하여 구비된 금속 배선을 포함하는 표시 장치를 제공한다.In order to achieve the above object, the present invention provides a first substrate and a second substrate including a display area and a non-display area surrounding the display area from the outside, and a sealing method for bonding the first and second substrates together. Provided is a display device including a portion and a signal line formed inward from the sealing portion in a non-display area of the first substrate and including a metal wire overlapping the signal line.

여기서, 상기 금속 배선에는 화소 영역에 인가되는 공통 전압(Vcom)과 동일 전압이 인가될 수 있다.Here, the same voltage as the common voltage Vcom applied to the pixel region may be applied to the metal wiring.

그리고, 상기 신호 라인에는 저전위 구동 전압 혹은 셀 구동 검사를 위한 검사용 구동 신호가 인가될 수 있다.In addition, a low potential driving voltage or an inspection driving signal for cell driving inspection may be applied to the signal line.

또한, 상기 금속 배선의 넓이는 상기 신호 라인의 넓이보다 같거나 클 수 있다.Also, the width of the metal wiring may be equal to or greater than the width of the signal line.

또한, 상기 신호 라인은 제 1 부분과 상기 제 1 부분과 마주보는 제 2 부분 및 상기 제 1 부분과 제 2 부분을 연결하는 제 3 부분을 포함하고, 상기 신호 라인의 제 3 부분과 중첩하여 금속 배선이 형성될 수 있다.In addition, the signal line includes a first portion, a second portion facing the first portion, and a third portion connecting the first portion and the second portion, overlapping the third portion of the signal line to form a metal A wiring may be formed.

이상과 같은 본 발명에 따르면 다음과 같은 효과가 있다.According to the present invention as described above, there are the following effects.

첫째, 본 발명의 일 예에 따른 표시 장치는 비표시 영역에서 신호 라인과 중첩한 금속 배선을 배치하여 직류 전압 전기장에 의한 DC 축적이 발생하는 것을 방지한다.First, the display device according to an embodiment of the present invention prevents DC accumulation due to a DC voltage electric field by disposing a metal wire overlapping a signal line in a non-display area.

둘째, 본 발명의 일 예에 따른 표시 장치는 직류 전압 전기장에 의한 DC 축적을 방지할 수 있어, 오염 성분 흡착이 발생하는 것을 감소시키며 잔상 불량을 개선할 수 있다.Second, the display device according to an embodiment of the present invention can prevent DC accumulation due to the DC voltage electric field, thereby reducing the occurrence of adsorption of contaminants and improving afterimage defects.

도 1은 본 발명에 따른 표시 장치의 표시 영역 및 비표시 영역과 비표시 영역에 형성된 신호 라인 및 금속 배선을 개략적으로 나타내는 도면이다.
도 2는 본 발명에 따른 표시 장치의 비표시 영역에 형성된 신호 라인과 이와 중첩하는 금속 배선을 개략적으로 나타내는 단면도이다.
도 3는 본 발명의 또 다른 실시예에 따른 표시 장치의 표시 영역 및 비표시 영역과 비표시 영역에 형성된 신호 라인 및 금속 배선을 개략적으로 나타내는 도면이다.
1 is a diagram schematically illustrating a display area, a non-display area, and a signal line and a metal wiring formed in the non-display area of a display device according to the present invention.
2 is a cross-sectional view schematically illustrating a signal line formed in a non-display area of a display device according to the present invention and a metal wire overlapping the signal line.
3 is a diagram schematically illustrating a display area, a non-display area, and a signal line and a metal wiring formed in the non-display area of a display device according to another exemplary embodiment of the present invention.

본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.Advantages and features of the present invention and methods of achieving them will become apparent with reference to the embodiments described below in detail in conjunction with the accompanying drawings. However, the present invention is not limited to the embodiments disclosed below, but will be implemented in a variety of different forms, and only these embodiments allow the disclosure of the present invention to be complete, and common knowledge in the technical field to which the present invention belongs It is provided to fully inform the possessor of the scope of the invention, and the present invention is only defined by the scope of the claims.

본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.The shapes, sizes, proportions, angles, numbers, etc. disclosed in the drawings for explaining the embodiments of the present invention are exemplary, and thus the present invention is not limited to the illustrated matters. Like reference numerals refer to like elements throughout. In addition, in describing the present invention, if it is determined that a detailed description of a related known technology may unnecessarily obscure the subject matter of the present invention, the detailed description thereof will be omitted. When 'including', 'having', 'consisting', etc. mentioned in this specification are used, other parts may be added unless 'only' is used. When a component is expressed in the singular, the case in which the plural is included is included unless otherwise explicitly stated.

구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.In interpreting the components, it is interpreted as including an error range even if there is no separate explicit description.

위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.In the case of a description of the positional relationship, for example, when the positional relationship of two parts is described as 'on', 'on', 'on', 'beside', etc., 'right' Alternatively, one or more other parts may be positioned between the two parts unless 'directly' is used.

시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.In the case of a description of a temporal relationship, for example, 'immediately' or 'directly' when a temporal relationship is described with 'after', 'following', 'after', 'before', etc. It may include cases that are not continuous unless this is used.

제 1, 제 2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성요소는 본 발명의 기술적 사상 내에서 제 2 구성요소일 수도 있다.Although the first, second, etc. are used to describe various elements, these elements are not limited by these terms. These terms are only used to distinguish one component from another. Accordingly, the first component mentioned below may be the second component within the spirit of the present invention.

본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.Each feature of the various embodiments of the present invention may be partially or wholly combined or combined with each other, technically various interlocking and driving are possible, and each of the embodiments may be implemented independently of each other or may be implemented together in a related relationship. may be

이하, 도면을 참조로 본 발명의 바람직한 실시예에 대해서 상세히 설명하기로 한다.Hereinafter, a preferred embodiment of the present invention will be described in detail with reference to the drawings.

도 1은 본 발명에 따른 표시 장치의 표시 영역(A/A) 및 비표시 영역(N/A)과 비표시 영역(N/A)의 신호 라인(200) 및 상기 신호 라인(200)과 중첩하여 형성된 금속 배선(350)을 개략적으로 나타내는 도면이다. 도 2는 본 발명에 따른 표시 장치의 비표시 영역(N/A)에 구비된 신호 라인(200) 및 상기 신호 라인(200)과 중첩하여 형성된 금속 배선(350)을 개략적으로 나타내는 단면도이다.1 illustrates a signal line 200 in a display area A/A, a non-display area N/A, and a non-display area N/A of a display device according to the present invention, and the signal line 200 overlaps the signal line 200 It is a diagram schematically showing the metal wiring 350 formed by the 2 is a cross-sectional view schematically illustrating a signal line 200 provided in a non-display area N/A of a display device according to the present invention and a metal wiring 350 formed to overlap the signal line 200 .

도 1을 참조하면, 본 실시예의 표시 장치는 표시 영역(A/A)과 표시 영역(AA)의 외측을 둘러싸는 비표시 영역(N/A)으로 정의되어 있다.Referring to FIG. 1 , the display device according to the present exemplary embodiment is defined as a display area A/A and a non-display area N/A surrounding the outside of the display area AA.

상기 표시 영역(A/A) 에서 제 1 기판(101)은 행방향인 제 1 방향으로 연장되며 표시 영역(A/A)을 가로지르는 다수의 게이트 배선과, 제 1 방향과 교차하는 열방향인 제 2 방향으로 연장되며 표시 영역(A/A)을 가로지르는 다수의 데이터 배선을 포함한다. In the display area A/A, the first substrate 101 extends in a first direction, which is a row direction, and includes a plurality of gate wires crossing the display area A/A, and a column direction crossing the first direction. A plurality of data lines extending in the second direction and crossing the display area A/A are included.

또한, 상기 비표시 영역(N/A)에는, 게이트 배선의 적어도 일끝단 측 즉, 표시 영역(A/A)의 일측에 게이트 구동회로(미도시)가 구성될 수 있다. 게이트 구동회로(미도시)는, 예를 들면, 제 1 기판(101)인 어레이 기판에 직접 형성되는 GIP(gate in panel) 방식으로 구성되거나, IC 형태로 COG(chip on glass) 방식으로 구성될 수 있으나, 이에 한정되는 것은 아니다. Also, in the non-display area N/A, a gate driving circuit (not shown) may be configured at at least one end of the gate wiring, that is, at one side of the display area A/A. The gate driving circuit (not shown) may be configured in, for example, a gate in panel (GIP) method directly formed on the array substrate, which is the first substrate 101, or a chip on glass (COG) method in the form of an IC. However, the present invention is not limited thereto.

상기 비표시 영역(N/A)에는 표시 장치의 제 1 기판(101)과 제 2 기판(102)을 합착하는 씰링부(150)가 구비된다. A sealing part 150 for bonding the first substrate 101 and the second substrate 102 of the display device is provided in the non-display area N/A.

도 1 및 도 2를 참조하면, 상기 비표시 영역(N/A)에서 씰링부(150) 보다 내측으로 신호 라인(200)이 형성된다. 셀 단위 구동 검사를 위해 상기 신호 라인(200)에는 검사용 구동 신호가 인가 될 수 있다. 또한, 상기 신호 라인(200)의 양쪽 끝 단은 신호를 인가하기 위해 패드부(미도시) 및 회로 기판(400)과 접속되어 있을 수 있다. 1 and 2 , the signal line 200 is formed inside the sealing part 150 in the non-display area N/A. A driving signal for testing may be applied to the signal line 200 for a cell-by-cell driving test. In addition, both ends of the signal line 200 may be connected to a pad unit (not shown) and the circuit board 400 to apply a signal.

표시 장치의 표시 영역(A/A)에는 데이터 라인들(GL), 게이트 라인들(DL), 공통 라인들 및 화소들이 마련된다. 데이터 라인들은 게이트 라인들 및 공통 라인들과 교차된다. 데이터 라인들은 y축 방향으로 배치될 수 있고, 게이트 라인들과 공통 라인들은 x축 방향으로 배치될 수 있다. 화소들 각각은 데이터 라인, 게이트 라인 및 공통 라인에 접속될 수 있다.Data lines GL, gate lines DL, common lines, and pixels are provided in the display area A/A of the display device. The data lines cross the gate lines and common lines. The data lines may be disposed in the y-axis direction, and the gate lines and common lines may be disposed in the x-axis direction. Each of the pixels may be connected to a data line, a gate line, and a common line.

화소는 트랜지스터, 화소 전극(320), 공통 전극(300) 및 스토리지 커패시터를 포함할 수 있다. 트랜지스터는 게이트 라인의 게이트 신호에 의해 턴-온되어 데이터 라인의 데이터 전압을 화소 전극에 공급한다. 공통 전극은 공통 라인으로부터 공통 전압을 공급받는다. 이로 인해, 화소는 화소 전극에 공급된 데이터 전압과 공통 전극에 공급된 공통 전압의 전위차에 의해 발생되는 전계에 의해 액정 셀의 액정을 구동하여 백라이트 유닛으로부터 입사되는 빛의 투과량을 조정할 수 있다. 그 결과, 화소들은 화상을 표시할 수 있다. 또한, 스토리지 커패시터는 화소 전극과 공통 전극 사이에 마련되어 화소 전극과 공통 전극 간의 전압차를 일정하게 유지한다. The pixel may include a transistor, a pixel electrode 320 , a common electrode 300 , and a storage capacitor. The transistor is turned on by the gate signal of the gate line to supply the data voltage of the data line to the pixel electrode. The common electrode is supplied with a common voltage from a common line. Accordingly, the pixel drives the liquid crystal of the liquid crystal cell by an electric field generated by a potential difference between the data voltage supplied to the pixel electrode and the common voltage supplied to the common electrode to adjust the amount of light transmitted from the backlight unit. As a result, the pixels can display an image. In addition, the storage capacitor is provided between the pixel electrode and the common electrode to constantly maintain a voltage difference between the pixel electrode and the common electrode.

본 발명의 도면에서는 도 1 과 같이, 화소 전극(320)이 복수개의 슬릿을 구비하고, 공통 전극(300)이 판(plate) 형상으로 형성된 것으로 예시하였으나, 다른 예로써, 화소 전극이 판(plate) 형상으로 형성되고, 공통 전극이 프린지 필드(Fringe Field) 형성을 위해서 복수 개의 슬릿을 구비할 수 있으며, 또한 반드시 이에 한정되는 것은 아니다. In the drawings of the present invention, as shown in FIG. 1 , the pixel electrode 320 includes a plurality of slits and the common electrode 300 is formed in a plate shape, but as another example, the pixel electrode is formed in a plate shape. ) shape, and the common electrode may include a plurality of slits to form a fringe field, and is not necessarily limited thereto.

상기 신호 라인(200)은 상기 표시 영역의 게이트 전극과 같은 물질로 같은 층에 형성될 수 있다.The signal line 200 may be formed on the same layer of the same material as the gate electrode of the display area.

한편, 셀 구동 검사 시에 상기 신호 라인(200)에는 검사 용 구동 신호가 인가되지만, 액정 표시 패널 구동 시에는 화소 영역의 트랜지스터를 오프하기 위한 저전위 구동 전압(Vgl) 이 상기 신호 라인(200)에 인가될 수 있다. On the other hand, a driving signal for inspection is applied to the signal line 200 during the cell driving test, but when the liquid crystal display panel is driven, a low potential driving voltage Vgl for turning off the transistor in the pixel region is applied to the signal line 200 . may be authorized for

또한, 표시 영역(A/A)에는 화소 전극과 함께 전계를 형성하는 공통 전극이 마련되고, 상기 공통 전극에는 공통 전압(Vcom)이 지속적으로 인가된다.In addition, a common electrode that forms an electric field together with the pixel electrode is provided in the display area A/A, and a common voltage Vcom is continuously applied to the common electrode.

상기 비표시 영역에 마련되는 신호 라인(200)은 표시 영역(A/A) 근방에 위치함에 따라 표시 영역(A/A)에 지속적으로 인가되는 공통 전압(Vcom)과 직류 전압 전기장을 형성할 수 있다. 장기간 직류 전압 전기장이 형성되는 경우, 전하 분산이 어려워 직류 전압 전기장에 의한 직류 전압(DC) 축적이 발생한다. 즉, 표시 영역(A/A)에 공통 전압(Vcom)이 지속적으로 인가됨에 따라, 저전위 구동 전압이 인가되는 상기 신호 라인(200)과 상기 표시 영역(A/A)의 공통 전극(300) 사이에 전계가 발생하여 시간이 지나면서 직류 전압(DC)이 축적되게 되고 이로 인해 오염계 불량 및 잔상 등에 취약하게 되는 문제를 야기할 수 있다. 이를 개선하기 위해, 본 실시예 에서는 상기 비표시 영역의 신호 라인(200)과 중첩하여 금속 배선(350)을 구성하게 된다.The signal line 200 provided in the non-display area may form a DC voltage electric field with the common voltage Vcom continuously applied to the display area A/A as it is located near the display area A/A. have. When a DC voltage electric field is formed for a long period of time, it is difficult to distribute charges, and DC voltage (DC) accumulation occurs due to the DC voltage electric field. That is, as the common voltage Vcom is continuously applied to the display area A/A, the signal line 200 to which the low potential driving voltage is applied and the common electrode 300 of the display area A/A are continuously applied. An electric field is generated between them, and a direct current voltage (DC) is accumulated over time, which may cause a problem of being vulnerable to a defect in a pollution system and an afterimage. To improve this, in the present embodiment, the metal wiring 350 is formed to overlap the signal line 200 in the non-display area.

상기 금속 배선(350)은 씰링부(150) 보다 표시 장치의 내측으로 상기 신호 라인(200)과 중첩하여 마련된다. 상기 금속 배선(350)과 상기 신호 라인(200) 사이에는 절연층이 구비될 수 있다. The metal wiring 350 is provided to overlap the signal line 200 inside the display device rather than the sealing part 150 . An insulating layer may be provided between the metal wire 350 and the signal line 200 .

상기 금속 배선(350)에는 표시 영역(A/A)에 인가되는 공통 전압(Vcom)과 동일한 전압이 인가될 수 있다. The same voltage as the common voltage Vcom applied to the display area A/A may be applied to the metal wiring 350 .

이에 따라, 본 발명의 금속 배선(350)은 상기 신호 라인(200)과 표시 영역(A/A)의 공통 전극(300) 사이에서 발생하는 직류 전압 전기장을 차폐(Shield)하거나, 직류 전압 전기장에 의해 축적된 전하들을 분산시켜, 직류 전압 전기장에 의해 DC 축적이 발생하는 것을 방지한다. 이에 따라 본 발명의 일 예에 따른 표시 장치는 직류 전압(DC) 축적을 방지 할 수 있어, 오염계 불량 및 잔상 불량 문제를 개선할 수 있다. Accordingly, the metal wiring 350 of the present invention shields the DC voltage electric field generated between the signal line 200 and the common electrode 300 of the display area A/A, or shields the DC voltage electric field from the DC voltage electric field. By dispersing the electric charges accumulated by the DC voltage, DC accumulation is prevented from occurring by the DC voltage electric field. Accordingly, the display device according to an embodiment of the present invention can prevent DC voltage (DC) from accumulating, thereby improving the problem of poor contamination system and poor afterimage.

상기 금속 배선(350)은 표시 영역(A/A)의 공통 전극(300)과 동일 물질로 동일 층에 형성 될 수 있다. 상기 금속 배선(350) 및 공통 전극(300)은 인듐-틴-옥사이드(ITO)로 형성 될 수 있다.The metal wiring 350 may be formed on the same layer with the same material as the common electrode 300 of the display area A/A. The metal wiring 350 and the common electrode 300 may be formed of indium-tin-oxide (ITO).

바람직하게는, 본 발명의 금속 배선(350)은 중첩하는 신호 라인(200) 의 폭 넓이 보다 같거나 크게 형성하여야 한다. 이에 따라, 상기 금속 배선(350)은 신호 라인(200)과 표시 영역(A/A)의 공통 전극(300) 사이에서 발생하는 직류 전압 전기장을 차폐(Shield)하거나, 직류 전압 전기장에 의해 축적된 전하들을 분산시킬 수 있으며, 상기 신호 라인(200)과 표시 영역의 공통 전극(300) 사이에서 직류 전압 전기장에 의한 DC 축적량을 효과적으로 감소시킬 수 있다.Preferably, the metal wiring 350 of the present invention should be formed to be equal to or larger than the width of the overlapping signal line 200 . Accordingly, the metal wiring 350 shields the DC voltage electric field generated between the signal line 200 and the common electrode 300 of the display area A/A, or a DC voltage electric field accumulated by the DC voltage electric field. Charges may be dispersed, and an amount of DC accumulation due to a DC voltage electric field between the signal line 200 and the common electrode 300 of the display area may be effectively reduced.

전술한 바와 같이, 상기 신호 라인은(200)은 비표시 영역(N/A)에서 씰링부(150) 보다 내측으로 위치한다. 더욱 상세하게는 본 발명의 따른 신호 라인(200)은 비표시 영역(N/A)에서 제 1 부분과 상기 제 1 부분과 마주보는 제 2 부분 및 상기 제 1 부분과 제 2 부분을 연결하는 제 3 부분을 포함한다. 또한, 신호 라인(200)의 양쪽 끝 단은 구동 신호를 인가하기 위한 패드부(미도시) 및 회로 기판(200)에 접속되어 있을 수 있다. As described above, the signal line 200 is located inside the sealing part 150 in the non-display area N/A. In more detail, the signal line 200 according to the present invention includes a first part in the non-display area N/A, a second part facing the first part, and a second part connecting the first part and the second part. Includes 3 parts. Also, both ends of the signal line 200 may be connected to a pad unit (not shown) for applying a driving signal and the circuit board 200 .

도 3을 참조하면, 상기 금속 배선(350)은 상기 신호 라인(200)의 제 1 부분과 제 2 부분을 연결하는 제 3 부분과 중첩하여 구비된다.Referring to FIG. 3 , the metal wiring 350 is provided to overlap a third part connecting the first part and the second part of the signal line 200 .

상기 신호 라인(200)의 제 1 및 제 2 부분은 제 3 부분에 비해 상대 적으로 신호 라인(200)과 표시 영역(A/A)과의 이격 거리가 멀고, 다른 신호 라인들이 형성되어 있을 수 있다. 이에 따라, 상기 신호 라인(200)의 제 3 부분에서 신호 라인(200)과 표시 영역(A/A)의 공통 전극(300) 사이의 직류 전압 자기장에 의한 직류 전압(DC) 축적 현상이 가장 크게 발생하게 되므로, 상기 신호 라인(200)의 제 3 부분과 중첩되는 금속 배선(350)을 형성하고, 상기 금속 배선(350)에 공통 전압(Vcom)을 인가하였을 때, 직류 전압(DC) 축적 현상을 가장 효율적으로 방지할 수 있다. 즉, 상기 금속 배선(350)은 상기 신호 라인(200)의 제 3 부분과 반드시 중첩하여 형성하는 것이 바람직하다. The first and second portions of the signal line 200 may have a relatively long separation distance between the signal line 200 and the display area A/A compared to the third portion, and other signal lines may be formed. have. Accordingly, in the third part of the signal line 200 , the DC voltage DC accumulation phenomenon by the DC voltage magnetic field between the signal line 200 and the common electrode 300 of the display area A/A is the largest. Therefore, when the metal wiring 350 overlapping the third portion of the signal line 200 is formed and a common voltage Vcom is applied to the metal wiring 350, the DC voltage (DC) accumulation phenomenon. can be prevented most effectively. That is, it is preferable that the metal wiring 350 always overlap the third portion of the signal line 200 .

또한, 상기 신호 라인(200)의 제 1 및 제 2 부분과 중첩하여 추가로 금속 배선(350)을 형성할 수도 있다. In addition, the metal wiring 350 may be additionally formed to overlap the first and second portions of the signal line 200 .

도 3을 살펴보면, 상기 신호 라인(200)과 중첩하여 구비되는 금속 배선(350)은 씰 영역(150) 내측에서 표시 영역(A/A)을 둘러싸며 폐 루프 형상으로 형성 될 수 있다. Referring to FIG. 3 , the metal wiring 350 provided to overlap the signal line 200 may be formed in a closed loop shape to surround the display area A/A inside the seal area 150 .

상기 금속 배선(350)은 중첩하는 신호 라인(200) 의 폭 넓이 보다 같거나 크게 형성함으로써, 신호 라인(200)과 표시 영역의 공통 전극 사이에서 직류 전압 전기장에 의한 직류 전압(DC) 축적량을 효과적으로 감소시킬 수 있다.The metal wiring 350 is formed to be equal to or larger than the width of the overlapping signal line 200, thereby effectively reducing the amount of DC voltage accumulated by the DC voltage electric field between the signal line 200 and the common electrode of the display area. can be reduced

앞서 전술한 바와 같이, 상기 금속 배선(350)에는 표시 영역(A/A)의 공통 전극에 인가되는 공통 전압과 동일한 전압을 인가하는 것이 바람직하며, 상기 금속 배선(350)에 공통 전압(Vcom)을 인가 하기 위해서는 비표시 영역(N/A)에 형성된 공통 라인 혹은 정전기 방지 회로 배선과 컨택홀을 통해 연결 시킬 수 있으며, 별도의 배선을 연결하여 공통 전압(Vcom)을 인가 할 수 있다. 이는 일 예일 뿐이며, 꼭 이에 한정되는 것은 아니다. As described above, the same voltage as the common voltage applied to the common electrode of the display area A/A is preferably applied to the metal wiring 350 , and the common voltage Vcom is applied to the metal wiring 350 . In order to apply , a common line or antistatic circuit wiring formed in the non-display area N/A may be connected through a contact hole, and a common voltage Vcom may be applied by connecting a separate wiring. This is only an example, and is not necessarily limited thereto.

또한, 도면에서는 표시 장치의 구동 시 화소 영역의 트랜지스터를 오프하기 위한 저전위 구동 전압(Vgl) 이 인가되는 신호 라인이 연결되는 제 1 내지 제 3 부분을 포함하는 것으로 설명하였으나, 신호 라인의 연결부에 추가로 패드부 혹은 별도의 배선을 더 포함할 수 있으며 전술한 형태에 한정되지 않음에 주의하여야 한다.Also, in the drawings, it has been described that the first to third portions are connected to the signal lines to which the low potential driving voltage Vgl for turning off the transistor of the pixel region is connected when the display device is driven. It should be noted that a pad part or a separate wire may be additionally included, and the present invention is not limited to the above-described form.

즉, 비표시 영역의 신호 라인과 표시 영역의 공통 전극 사이에서 발생하는 직류 전압(DC) 축적 현상을 방지하기 위해서 마련된 상기 신호 라인과 중첩되는 금속 배선은 상기 신호 라인의 형태에 따라 다양한 형태로 구비될 수 있다.That is, the metal wiring overlapping the signal line provided to prevent a DC voltage (DC) accumulation phenomenon occurring between the signal line of the non-display area and the common electrode of the display area is provided in various shapes depending on the shape of the signal line. can be

전술한 바와 같이, 본 발명의 실시예들에 따르면, 표시 영역의 공통 전극과 동일한 공통 전압이 인가되는 금속 배선을 비표시 영역의 신호 라인과 중첩하여 구성하게 된다.As described above, according to embodiments of the present invention, the metal wiring to which the same common voltage as that of the common electrode of the display area is applied is overlapped with the signal line of the non-display area.

이에 따라, 비표시 영역의 신호 라인과 표시 영역에 지속적으로 인가되는 공통 전압 사이에서 발생하는 직류 전압 자기장을 방지 할 수 있으며 직류 전압(DC) 축적 문제도 개선할 수 있다. Accordingly, the DC voltage magnetic field generated between the signal line of the non-display area and the common voltage continuously applied to the display area can be prevented, and the DC voltage (DC) accumulation problem can be improved.

또한, 상기 직류 전압 전기장에 의한 DC 축적을 방지할 수 있어, 오염 성분 흡착이 발생하는 것을 감소시키며 잔상 불량을 개선할 수 있다.In addition, it is possible to prevent DC accumulation by the DC voltage electric field, thereby reducing the occurrence of adsorption of contaminants and improving afterimage defects.

본 발명에 따른 표시 장치는 백라이트 유닛을 더 포함할 수 있다. 백라이트 유닛은 표시 패널에 빛을 조사하기 위해 표시 패널의 아래에 배치될 수 있다.The display device according to the present invention may further include a backlight unit. The backlight unit may be disposed under the display panel to irradiate light to the display panel.

백라이트 유닛은 직하형(direct type) 또는 에지형(edge type)으로 구현될 수 있다.The backlight unit may be implemented as a direct type or an edge type.

전술한 표시 장치는 액정 표시 장치인 것을 기준으로 설명하였으나, 이는 설명의 편의를 위한 것으로 반드시 액정 표시 장치에 한정되는 것은 아니다. 예를 들면 본 발명에 따른 표시 장치는 상술한 검사 라인들의 구조를 갖는 유기발광 표시 장치일 수 있다.Although the above-described display device has been described with reference to a liquid crystal display device, this is for convenience of description and is not necessarily limited to the liquid crystal display device. For example, the display device according to the present invention may be an organic light emitting diode display having the above-described structure of the inspection lines.

첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구 범위에 의하여 해석 되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.Although the embodiments of the present invention have been described in more detail with reference to the accompanying drawings, the present invention is not necessarily limited to these embodiments, and various modifications may be made within the scope without departing from the spirit of the present invention. Therefore, the embodiments disclosed in the present invention are not intended to limit the technical spirit of the present invention, but to explain, and the scope of the technical spirit of the present invention is not limited by these embodiments. Therefore, it should be understood that the embodiments described above are illustrative in all respects and not restrictive. The protection scope of the present invention should be construed by the claims, and all technical ideas within the scope equivalent thereto should be construed as being included in the scope of the present invention.

101: 제 1 기판
102: 제 2 기판
111, 112: 편광판
150: 씰링부
200: 신호 라인
300: 공통 전극
320: 화소 전극
350: 금속 배선
101: first substrate
102: second substrate
111, 112: polarizing plate
150: sealing part
200: signal line
300: common electrode
320: pixel electrode
350: metal wiring

Claims (10)

표시 영역 및 상기 표시 영역을 외측에서 둘러싸는 비표시 영역을 포함하는 제 1 기판 및 제 2 기판;
상기 제 1 기판과 제 2 기판을 합착하는 씰링부;
상기 제 1 기판의 비표시 영역에서 상기 씰링부 보다 내측으로 형성된 신호 라인; 및
상기 신호 라인과 중첩하여 구비된 금속 배선을 포함하고,
상기 신호 라인은 셀 구동 검사 시에 상기 셀 구동 검사를 위한 검사용 구동 신호가 인가되고, 표시 패널 구동 시에 저전위 구동 전압(Vgl)이 인가되는 표시 장치.
a first substrate and a second substrate including a display area and a non-display area surrounding the display area from the outside;
a sealing unit for bonding the first substrate and the second substrate;
a signal line formed inside the sealing part in the non-display area of the first substrate; and
and a metal wiring provided to overlap the signal line,
To the signal line, a test driving signal for the cell driving test is applied during the cell driving test, and a low potential driving voltage Vgl is applied when the display panel is driven.
제 1 항에 있어서,
상기 표시 영역 상에 구비된 공통 전극을 포함하며,
상기 금속 배선과 상기 공통 전극에는 동일 전압이 인가되는 표시 장치.
The method of claim 1,
a common electrode provided on the display area;
A display device in which the same voltage is applied to the metal wire and the common electrode.
삭제delete 제 1 항에 있어서,
상기 금속 배선의 넓이는 상기 신호 라인의 넓이보다 같거나 큰 표시 장치.
The method of claim 1,
The width of the metal wiring is equal to or greater than that of the signal line.
삭제delete 제 1 항에 있어서,
상기 금속 배선과 상기 신호 라인 사이에는 절연층이 형성된 표시 장치.
The method of claim 1,
An insulating layer is formed between the metal wiring and the signal line.
제 1 항에 있어서,
상기 신호 라인은 상기 씰링부와 상기 표시 영역 사이의 상기 비표시 영역에 배치되고, 제 1 부분과 상기 제 1 부분과 마주보는 제 2 부분 및 상기 제 1 부분과 제 2 부분을 연결하는 제 3 부분을 포함하는 표시 장치.
The method of claim 1,
The signal line is disposed in the non-display area between the sealing part and the display area, and a first part, a second part facing the first part, and a third part connecting the first part and the second part A display device comprising a.
제 7 항에 있어서,
상기 신호 라인의 상기 제 3 부분은 다른 신호 라인들과 중첩되거나 교차되지 않으며 상기 표시 영역에 배치된 게이트 라인과 나란하게 배치되고,
상기 금속 배선은 상기 신호 라인의 상기 제 3 부분과 중첩되고, 상기 제 3 부분의 길이 방향을 따라 나란하게 배치되는 표시 장치.
8. The method of claim 7,
the third portion of the signal line does not overlap or intersect with other signal lines and is disposed in parallel with a gate line disposed in the display area;
The metal wiring overlaps the third portion of the signal line and is disposed in parallel along a length direction of the third portion.
제 1 항에 있어서,
상기 금속 배선은 ITO 로 형성되는 표시 장치.
The method of claim 1,
The metal wiring is formed of ITO.
제 1 항에 있어서,
상기 표시 영역에는 게이트 전극을 포함하고,
상기 신호 라인은 상기 게이트 전극과 같은 물질로 형성된 표시 장치.
The method of claim 1,
the display area includes a gate electrode;
The signal line is formed of the same material as the gate electrode.
KR1020170097241A 2017-07-31 2017-07-31 Display device KR102304367B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170097241A KR102304367B1 (en) 2017-07-31 2017-07-31 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170097241A KR102304367B1 (en) 2017-07-31 2017-07-31 Display device

Publications (2)

Publication Number Publication Date
KR20190013138A KR20190013138A (en) 2019-02-11
KR102304367B1 true KR102304367B1 (en) 2021-09-17

Family

ID=65370548

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170097241A KR102304367B1 (en) 2017-07-31 2017-07-31 Display device

Country Status (1)

Country Link
KR (1) KR102304367B1 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101301155B1 (en) * 2006-12-12 2013-09-03 삼성디스플레이 주식회사 Thin film transitor substrate and menufacturing method thereof
KR20080065373A (en) * 2007-01-09 2008-07-14 삼성전자주식회사 Liquid crystal display panel
KR102203388B1 (en) * 2014-03-24 2021-01-19 삼성디스플레이 주식회사 Display device

Also Published As

Publication number Publication date
KR20190013138A (en) 2019-02-11

Similar Documents

Publication Publication Date Title
US7847577B2 (en) Active matrix substrate, display device, and active matrix substrate inspecting method
CN102053415B (en) Horizontal-electric-field liquid crystal display apparatus
US6747722B2 (en) Liquid crystal display device
KR100765560B1 (en) Liquid crystal display device
US8502227B2 (en) Active matrix substrate, display device, method for inspecting the active matrix substrate, and method for inspecting the display device
US9041874B2 (en) Liquid crystal display having shielding conductor
CN104460070A (en) Display panel, manufacturing method of display panel, and display device
US9360718B2 (en) Liquid crystal display panel
US9823501B2 (en) Liquid crystal display device
KR101039216B1 (en) Method for manufacturing liquid crystal display device
JP2011215402A (en) Liquid crystal display device
JP2015084017A (en) Liquid crystal display device
JP2009237410A (en) Liquid crystal panel, liquid crystal display and method for manufacturing liquid crystal panel
WO2014084092A1 (en) Liquid crystal display device
KR20150070776A (en) Display apparatus
KR102381908B1 (en) Display panel and electrostatic discharging method thereof
KR101174156B1 (en) Flat panel display
JP3119357B2 (en) Liquid crystal display
KR101726624B1 (en) Substrate for liquid crystal display device
KR102304367B1 (en) Display device
KR102468141B1 (en) Display device
US20150160510A1 (en) Liquid crystal display device
KR102166953B1 (en) Array substrate and liquid crystal display including the same
KR102400333B1 (en) Array substrate and liquid crystal display including the same
US8488094B2 (en) Electro-optical device substrate, electro-optical device, and electronic apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant