KR102252817B1 - 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하는 표시 장치 Download PDF

Info

Publication number
KR102252817B1
KR102252817B1 KR1020140159173A KR20140159173A KR102252817B1 KR 102252817 B1 KR102252817 B1 KR 102252817B1 KR 1020140159173 A KR1020140159173 A KR 1020140159173A KR 20140159173 A KR20140159173 A KR 20140159173A KR 102252817 B1 KR102252817 B1 KR 102252817B1
Authority
KR
South Korea
Prior art keywords
pixel data
current
current pixel
data
transition
Prior art date
Application number
KR1020140159173A
Other languages
English (en)
Other versions
KR20160058361A (ko
Inventor
조동범
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140159173A priority Critical patent/KR102252817B1/ko
Priority to US14/734,767 priority patent/US9847066B2/en
Publication of KR20160058361A publication Critical patent/KR20160058361A/ko
Application granted granted Critical
Publication of KR102252817B1 publication Critical patent/KR102252817B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 패널의 구동 방법에서, 현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생한다. 복수의 판단 결과들에 기초하여, 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행한다.

Description

표시 패널의 구동 방법 및 이를 수행하는 표시 장치{METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS OF PERFORMING THE SAME}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 표시 패널의 구동 방법 및 상기 표시 패널의 구동 방법을 수행하는 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻을 수 있다.
최근, 액정 표시 장치의 응답 속도를 개선하기 위한 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)이 적용되고 있다. 상기 DCC는 이전 프레임 영상의 데이터와 현재 프레임 영상의 데이터에 기초하여 상기 현재 프레임 영상의 데이터의 계조를 보정하는 방식이다. 상기 DCC를 수행하기 위해, 액정 표시 장치는 상기 이전 프레임 영상의 데이터를 저장하는 메모리를 포함하며, 이로 인해 액정 표시 장치의 크기 및 제조 비용이 증가할 수 있다.
본 발명의 일 목적은 크기 및 제조 비용의 증가 없이 응답 속도를 향상시킬 수 있는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 구동 방법을 수행하는 표시 장치를 제공하는 것이다.
상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 패널의 구동 방법에서는, 현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생한다. 상기 복수의 판단 결과들에 기초하여, 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행한다.
상기 복수의 판단 결과들을 발생하는데 있어서, 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터에 상응하는 제1 데이터 전압이 증가한 경우에, 상기 제1 현재 픽셀 데이터가 상승형(rising) 천이를 가지는 것으로 상기 복수의 판단 결과들 중 제1 판단 결과를 설정할 수 있다. 상기 제1 데이터 전압이 감소한 경우에, 상기 제1 현재 픽셀 데이터가 하강형(falling) 천이를 가지는 것으로 상기 제1 판단 결과를 설정할 수 있다.
일 실시예에서, 상기 표시 패널이 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 정극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 것으로 판단될 수 있다. 상기 표시 패널이 상기 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 부극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 것으로 판단될 수 있다.
일 실시예에서, 데이터 구동부에 인가되는 제어 신호에 기초하여 상기 제1 데이터 전압이 상기 정극성을 가지는지 상기 부극성을 가지는지 여부가 판단될 수 있다.
일 실시예에서, 상기 복수의 판단 결과들을 발생하는데 있어서, 상기 제1 데이터 전압이 유지된 경우에, 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 것으로 상기 제1 판단 결과를 설정할 수 있다.
상기 일괄적 능동 커패시턴스 보상을 수행하는데 있어서, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 경우에, 상기 제1 현재 픽셀 데이터의 제1 현재 계조를 상기 제1 보정 값만큼 증가시킬 수 있다. 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 경우에, 상기 제1 현재 계조를 상기 제2 보정 값만큼 감소시킬 수 있다.
일 실시예에서, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지고 최대 계조와 상기 제1 현재 계조의 차이가 상기 제1 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최대 계조로 변경할 수 있다.
일 실시예에서, 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지고 상기 제1 현재 계조와 최소 계조의 차이가 상기 제2 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최소 계조로 변경할 수 있다.
일 실시예에서, 상기 일괄적 능동 커패시턴스 보상을 수행하는데 있어서, 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 경우에, 상기 제1 현재 계조를 유지할 수 있다.
일 실시예에서, 상기 제1 보정 값은 상기 제2 보정 값과 동일할 수 있다.
일 실시예에서, 상기 제1 보정 값은 상기 제2 보정 값과 서로 다를 수 있다.
상기 다른 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치는 표시 패널, 데이터 구동부 및 타이밍 제어부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들 및 복수의 데이터 라인들과 연결되는 복수의 픽셀들을 포함한다. 상기 데이터 구동부는 현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들을 기초로 데이터 전압들을 발생하여 상기 데이터 라인들에 인가한다. 상기 타이밍 제어부는 상기 데이터 구동부를 제어하고, 상기 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생하며, 상기 복수의 판단 결과들에 기초하여 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행한다.
상기 타이밍 제어부는 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터에 상응하는 제1 데이터 전압이 증가한 경우에, 상기 제1 현재 픽셀 데이터가 상승형(rising) 천이를 가지는 것으로 상기 복수의 판단 결과들 중 제1 판단 결과를 설정할 수 있다. 상기 제1 데이터 전압이 감소한 경우에, 상기 제1 현재 픽셀 데이터가 하강형(falling) 천이를 가지는 것으로 상기 제1 판단 결과를 설정할 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 표시 패널이 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 정극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 것으로 판단할 수 있다. 상기 타이밍 제어부는 상기 표시 패널이 상기 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 부극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 것으로 판단할 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 데이터 구동부에 인가되는 제어 신호에 기초하여 상기 제1 데이터 전압이 상기 정극성을 가지는지 상기 부극성을 가지는지 여부를 판단할 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 제1 데이터 전압이 유지된 경우에, 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 것으로 상기 제1 판단 결과를 설정할 수 있다.
상기 타이밍 제어부는 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 경우에, 상기 제1 현재 픽셀 데이터의 제1 현재 계조를 상기 제1 보정 값만큼 증가시킬 수 있다. 상기 타이밍 제어부는 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 경우에, 상기 제1 현재 계조를 상기 제2 보정 값만큼 감소시킬 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지고 최대 계조와 상기 제1 현재 계조의 차이가 상기 제1 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최대 계조로 변경할 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지고 상기 제1 현재 계조와 최소 계조의 차이가 상기 제2 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최소 계조로 변경할 수 있다.
일 실시예에서, 상기 타이밍 제어부는 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 경우에, 상기 제1 현재 계조를 유지할 수 있다.
상기와 같은 본 발명의 실시예들에 따른 표시 패널의 구동 방법 및 이를 수행하는 표시 장치는, 이전 프레임 영상 없이 복수의 현재 픽셀 데이터들 각각의 천이를 검출할 수 있으며, 복수의 현재 픽셀 데이터들의 천이 형태에 따라서 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 동일한 크기만큼 증가 또는 감소시킬 수 있다. 따라서, 표시 장치는 이전 프레임 영상에 포함되는 복수의 이전 픽셀 데이터들을 저장하는 프레임 메모리를 포함하지 않아 크기가 감소될 수 있으며, 일괄적 능동 커패시턴스 보상에 의해 표시 장치의 크기 및 제조 비용의 증가 없이 표시 패널의 응답 속도가 향상될 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치에 포함되는 타이밍 제어부의 일 예를 나타내는 블록도이다.
도 3은 본 발명의 실시예들에 따른 표시 패널의 구동 방법을 나타내는 순서도이다.
도 4는 도 3의 복수의 판단 결과들을 발생하는 단계의 일 예를 나타내는 순서도이다.
도 5a, 5b 및 5c는 도 4의 복수의 판단 결과들을 발생하는 단계를 설명하기 위한 도면들이다.
도 6은 도 3의 일괄적 능동 커패시턴스 보상을 수행하는 단계의 일 예를 나타내는 순서도이다.
도 7은 도 3의 일괄적 능동 커패시턴스 보상을 수행하는 단계의 다른 예를 나타내는 순서도이다.
도 8a 및 8b는 도 6 및 7의 일괄적 능동 커패시턴스 보상을 수행하는 단계를 설명하기 위한 도면들이다.
본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제 1, 제 2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로 사용될 수 있다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제 1 구성요소는 제 2 구성요소로 명명될 수 있고, 유사하게 제 2 구성요소도 제 1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미이다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미인 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 표시 장치(10)는 표시 패널(100), 타이밍 제어부(200), 게이트 구동부(300) 및 데이터 구동부(400)를 포함한다.
표시 패널(100)은 복수의 게이트 라인들(GL) 및 복수의 데이터 라인들(DL)과 연결되고, 출력 영상 데이터(RGBD')에 기초하여 영상을 표시한다. 복수의 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 복수의 데이터 라인들(DL)은 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장될 수 있다.
표시 패널(100)은 매트릭스 형태로 배치된 복수의 픽셀들(미도시)을 포함할 수 있다. 상기 복수의 픽셀들 각각은 복수의 게이트 라인들(GL) 중 하나 및 복수의 데이터 라인들(DL) 중 하나와 전기적으로 연결될 수 있다.
상기 복수의 픽셀들 각각은 스위칭 소자, 상기 스위칭 소자에 전기적으로 연결된 액정 커패시터 및 스토리지 커패시터를 포함할 수 있다. 상기 스위칭 소자는 박막 트랜지스터일 수 있다. 상기 액정 커패시터는 픽셀 전극과 연결되어 데이터 전압이 인가되는 제1 전극 및 공통 전극과 연결되어 공통 전압이 인가되는 제2 전극을 포함할 수 있다. 상기 스토리지 커패시터는 상기 픽셀 전극과 연결되어 상기 데이터 전압이 인가되는 제1 전극 및 스토리지 전극과 연결되어 스토리지 전압이 인가되는 제2 전극을 포함할 수 있다. 상기 스토리지 전압은 상기 공통 전압과 동일한 레벨을 가질 수 있다.
일 실시예에서, 상기 복수의 픽셀들 각각은 직사각형 형상을 가질 수 있다. 상기 복수의 픽셀들 각각은 제1 방향(D1)의 단변 및 제2 방향(D2)의 장변을 가질 수 있다. 상기 복수의 픽셀들 각각의 단변은 게이트 라인들(GL)과 평행할 수 있고, 상기 복수의 픽셀들 각각의 장변은 데이터 라인들(DL)과 평행할 수 있다.
타이밍 제어부(200)는 표시 패널(100)의 동작을 제어하며, 게이트 구동부(300) 및 데이터 구동부(400)의 동작을 제어한다. 타이밍 제어부(200)는 외부의 장치(예를 들어, 호스트)로부터 입력 영상 데이터(RGBD) 및 입력 제어 신호(CONT)를 수신한다. 입력 영상 데이터(RGBD)는 현재 프레임 영상에 상응하는 복수의 현재 픽셀 데이터들을 포함하며, 예를 들어 적색 계조 데이터(R), 녹색 계조 데이터(G) 및 청색 계조 데이터(B)를 포함할 수 있다. 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호, 수직 동기 신호 및 수평 동기 신호 등을 포함할 수 있다.
타이밍 제어부(200)는 입력 영상 데이터(RGBD) 및 입력 제어 신호(CONT)에 기초하여 출력 영상 데이터(RGBD'), 제1 제어 신호(CONT1) 및 제2 제어 신호(CONT2)를 발생한다.
구체적으로, 타이밍 제어부(200)는 입력 영상 데이터(RGBD)를 기초로 출력 영상 데이터(RGBD')를 발생하여 데이터 구동부(400)에 제공할 수 있다. 실시예에 따라서, 출력 영상 데이터(RGBD')는 입력 영상 데이터(RGBD)와 실질적으로 동일한 영상 데이터일 수도 있고 입력 영상 데이터(RGBD)를 보정하여 발생된 보정 영상 데이터일 수도 있다. 타이밍 제어부(200)는 입력 제어 신호(CONT)를 기초로 게이트 구동부(300)의 동작을 제어하기 위한 제1 제어 신호(CONT1)를 발생하여 게이트 구동부(300)에 제공할 수 있다. 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호 등을 포함할 수 있다. 타이밍 제어부(200)는 입력 제어 신호(CONT)를 기초로 데이터 구동부(400)의 동작을 제어하기 위한 제2 제어 신호(CONT2)를 발생하여 데이터 구동부(400)에 제공할 수 있다. 제2 제어 신호(CONT2)는 수평 개시 신호, 데이터 클럭 신호, 데이터 로드 신호, 극성 제어 신호 등을 포함할 수 있다.
또한, 타이밍 제어부(200)는 상기 현재 프레임 영상에 포함되는 상기 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생하고, 상기 복수의 판단 결과들에 기초하여 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행한다. 타이밍 제어부(200)의 구체적인 구조 및 동작에 대해서는 도 2 내지 8b를 참조하여 구체적으로 후술하도록 한다.
게이트 구동부(300)는 타이밍 제어부(200)로부터 제1 제어 신호(CONT1)를 수신한다. 게이트 구동부(300)는 제1 제어 신호(CONT1)에 기초하여 복수의 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 발생한다. 게이트 구동부(300)는 상기 게이트 신호들을 복수의 게이트 라인들(GL)에 순차적으로 인가할 수 있다.
데이터 구동부(400)는 타이밍 제어부(200)로부터 제2 제어 신호(CONT2) 및 출력 영상 데이터(RGBD')를 수신한다. 데이터 구동부(400)는 제2 제어 신호(CONT2) 및 디지털 형태의 출력 영상 데이터(RGBD')에 기초하여 아날로그 형태의 데이터 전압들을 발생한다. 데이터 구동부(400)는 상기 데이터 전압들을 복수의 데이터 라인들(DL)에 인가할 수 있다. 예를 들어, 데이터 구동부(400)는 상기 현재 프레임 영상에 포함되는 상기 복수의 현재 픽셀 데이터들을 기초로 상기 데이터 전압들을 발생하여 데이터 라인들(DL)에 순차적으로 인가할 수 있다.
일 실시예에서, 데이터 구동부(400)는 쉬프트 레지스터(미도시), 래치(미도시), 신호 처리부(미도시) 및 버퍼부(미도시)를 포함할 수 있다. 상기 쉬프트 레지스터는 래치 펄스를 상기 래치에 출력할 수 있다. 상기 래치는 출력 영상 데이터(RGBD')를 일시 저장한 후 상기 신호 처리부에 출력할 수 있다. 상기 신호 처리부는 디지털 형태의 출력 영상 데이터(RGBD')에 기초하여 아날로그 형태의 상기 데이터 전압들을 발생하여 상기 버퍼부에 출력할 수 있다. 상기 버퍼부는 상기 데이터 전압들의 레벨이 일정한 레벨을 갖도록 보상하여 상기 데이터 전압들을 데이터 라인들(DL)에 출력할 수 있다.
실시예에 따라서, 게이트 구동부(300) 및/또는 데이터 구동부(400)는 표시 패널(100) 상에 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 표시 패널(100)에 연결될 수 있다. 실시예에 따라서, 게이트 구동부(300) 및/또는 데이터 구동부(400)는 표시 패널(100)에 집적될 수도 있다.
도 2는 도 1의 표시 장치에 포함되는 타이밍 제어부의 일 예를 나타내는 블록도이다.
도 1 및 2를 참조하면, 타이밍 제어부(200)는 판단부(210), 데이터 보정부(220) 및 제어 신호 발생부(230)를 포함할 수 있다. 다만, 이는 설명의 편의를 위해 논리적으로 구분하였을 뿐, 하드웨어적으로 구분한 것은 아닐 수 있다.
판단부(210)는 상기 현재 프레임 영상에 포함되는 상기 복수의 현재 픽셀 데이터들 각각의 천이를 검출하여 상기 복수의 판단 결과들을 발생할 수 있다. 예를 들어, 상기 복수의 현재 픽셀 데이터들 각각은 상승형(rising) 천이 및 하강형(falling) 천이 중 하나를 가질 수 있다. 또한, 상기 복수의 현재 픽셀 데이터들 각각은 천이를 가지지 않을 수도 있다. 상기 복수의 현재 픽셀 데이터들 각각의 천이에 대해서는 도 5a, 5b 및 5c를 참조하여 후술하도록 한다.
일 실시예에서, 판단부(210)는 데이터 구동부(400)에 인가되는 제2 제어 신호(CONT2)에 기초하여 상기 복수의 판단 결과들을 발생할 수 있다. 예를 들어, 판단부(210)는 상기 수평 개시 신호에 기초하여 상기 복수의 판단 결과들을 발생할 수 있다. 판단부(210)는 상기 복수의 판단 결과들을 복수의 판단 신호들(DS)로서 출력할 수 있다.
데이터 보정부(220)는 입력 영상 데이터(RGBD)를 수신할 수 있으며, 입력 영상 데이터(RGBD)를 선택적으로 보정하여 출력 영상 데이터(RGBD')를 발생할 수 있다. 예를 들어, 도 1을 참조하여 상술한 것처럼, 입력 영상 데이터(RGBD)는 상기 현재 프레임 영상에 상응하는 상기 복수의 현재 픽셀 데이터들을 포함할 수 있다. 도 3을 참조하여 후술하는 것처럼, 데이터 보정부(220)는 상기 복수의 판단 결과들, 제1 보정 값(CV1) 및 제2 보정 값(CV2)에 기초하여 상기 복수의 현재 픽셀 데이터들에 대한 상기 일괄적 능동 커패시턴스 보상을 수행할 수 있다. 제1 보정 값(CV1)은 제2 보정 값(CV2)과 실질적으로 동일할 수도 있고 서로 상이할 수도 있다.
실시예에 따라서, 데이터 보정부(220)는 입력 영상 데이터(RGBD)에 대한 화질 보정, 얼룩 보정 및/또는 색 특성 보상(Adaptive Color Correction, 이하, ACC라 칭함) 등을 더 수행하여 출력 영상 데이터(RGBD')를 발생할 수 있다.
제어 신호 발생부(230)는 입력 제어 신호(CONT)를 수신할 수 있으며, 입력 제어 신호(CONT)에 기초하여 게이트 구동부(300)의 구동 타이밍을 조절하기 위한 제1 제어 신호(CONT1) 및 데이터 구동부(500)의 구동 타이밍을 조절하기 위한 제2 제어 신호(CONT2)를 발생할 수 있다. 제어 신호 발생부(220)는 제1 제어 신호(CONT1)를 게이트 구동부(300)에 출력하고 제2 제어 신호(CONT2)를 데이터 구동부(500)에 출력할 수 있다.
도시하지는 않았지만, 표시 장치(10)는 제1 및 제2 보상 값들(CV1, CV2)을 저장하는 저장부를 더 포함할 수 있다. 실시예에 따라서, 상기 저장부는 타이밍 제어부(200)의 내부 또는 외부에 배치될 수 있다.
본 발명의 실시예들에 따른 표시 장치(10)에 포함되는 타이밍 제어부(200)는 이전 프레임 영상 없이 상기 현재 프레임 영상에 포함되는 상기 복수의 현재 픽셀 데이터들 각각의 천이를 검출할 수 있으며, 상기 복수의 현재 픽셀 데이터들의 천이 형태에 따라서 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 동일한 크기(예를 들어, 제1 보정 값(CV1))만큼 증가시키거나 동일한 크기(예를 들어, 제2 보정 값(CV2))만큼 감소시킬 수 있다. 따라서, 표시 장치(10)는 상기 이전 프레임 영상에 포함되는 복수의 이전 픽셀 데이터들을 저장하는 프레임 메모리를 포함하지 않아 크기가 감소될 수 있다.
도 3은 본 발명의 실시예들에 따른 표시 패널의 구동 방법을 나타내는 순서도이다.
도 1, 2 및 3을 참조하면, 본 발명의 실시예들에 따른 표시 패널(100)의 구동 방법에서는, 현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들 각각의 천이를 검출하여 복수의 판단 결과들을 발생한다(단계 S100). 상기 복수의 판단 결과들은 복수의 판단 신호들(DS)로서 출력될 수 있다.
상기 복수의 판단 결과들에 기초하여, 즉 복수의 판단 신호들(DS)에 기초하여, 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값(CV1)만큼 증가시키거나 제2 보정 값(CV2)만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상을 수행한다(단계 S300).
도시하지는 않았지만, 상기 일괄적 능동 커패시턴스 보상이 수행된 상기 복수의 현재 픽셀 데이터들을 기초로 데이터 전압들을 발생하여 데이터 라인들(DL)에 인가함으로써, 상기 현재 프레임 영상을 표시 패널(100)에 표시하는 단계를 더 포함할 수 있다.
도 3의 단계 S100 및 S300은 타이밍 제어부(200)에 의해 수행될 수 있으며, 특히 도 2의 판단부(210) 및 데이터 보정부(220)에 의해 수행될 수 있다.
본 발명의 실시예들에 따른 표시 패널(100)의 구동 방법에서는, 제1 및 제2 보정 값들(CV1, CV2)만을 이용하여 상기 일괄적 능동 커패시턴스 보상을 수행함으로써, 표시 장치(10)의 크기 및 제조 비용의 증가 없이 표시 패널(100)의 응답 속도가 향상될 수 있다.
도 4는 도 3의 복수의 판단 결과들을 발생하는 단계의 일 예를 나타내는 순서도이다. 도 5a, 5b 및 5c는 도 4의 복수의 판단 결과들을 발생하는 단계를 설명하기 위한 도면들이다.
도 3, 4, 5a, 5b 및 5c를 참조하면, 상기 복수의 판단 결과들을 발생(S100)하는데 있어서, 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터(D1)에 상응하는 제1 데이터 전압(VD1)의 증가 또는 감소를 검출할 수 있고, 이에 기초하여 상기 복수의 판단 결과들 중 제1 판단 결과를 설정할 수 있다.
구체적으로, 제1 데이터 전압(VD1)이 증가한 경우에(단계 S110: 예), 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 것으로 상기 제1 판단 결과를 설정할 수 있다(단계 S130). 예를 들어, 도 5a에 도시된 것처럼, 이전 프레임(F(N-1))보다 현재 프레임(FN)에서 제1 데이터 전압(VD1)의 레벨이 높은 경우에, 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 것으로 판단될 수 있다.
제1 데이터 전압(VD1)이 증가하지 않고(단계 S110: 아니오) 감소한 경우에(단계 S120: 예), 제1 현재 픽셀 데이터(D1)가 상기 하강형 천이를 가지는 것으로 상기 제1 판단 결과를 설정할 수 있다(단계 S140). 예를 들어, 도 5b에 도시된 것처럼, 이전 프레임(F(N-1))보다 현재 프레임(FN)에서 제1 데이터 전압(VD1)의 레벨이 낮은 경우에, 제1 현재 픽셀 데이터(D1)가 상기 하강형 천이를 가지는 것으로 판단될 수 있다.
제1 데이터 전압(VD1)이 증가하지도 않고(단계 S110: 아니오) 감소하지도 않은 경우에(단계 S120: 아니오), 즉 제1 데이터 전압(VD1)이 유지된 경우에, 제1 현재 픽셀 데이터(D1)가 상기 상승형 및 하강형 천이들을 가지지 않는 것으로 상기 제1 판단 결과를 설정할 수 있다(단계 S150). 예를 들어, 도 5c에 도시된 것처럼, 이전 프레임(F(N-1)) 및 현재 프레임(FN)에서 제1 데이터 전압(VD1)의 레벨이 실질적으로 동일한 경우에, 제1 현재 픽셀 데이터(D1)가 상기 하강형 천이들을 가지지 않는 것으로 판단될 수 있다.
일 실시예에서, 표시 패널(도 1의 100)이 프레임 반전 방식으로 구동되고 제1 데이터 전압(VD1)이 정극성을 가지는 경우에, 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 것으로 판단될 수 있고, 표시 패널(도 1의 100)이 상기 프레임 반전 방식으로 구동되고 제1 데이터 전압(VD1)이 부극성을 가지는 경우에, 제1 현재 픽셀 데이터(D1)가 상기 하강형 천이를 가지는 것으로 판단될 수 있다. 상기 프레임 반전 방식에서는 제1 데이터 전압(VD1)의 극성이 프레임마다 바뀌며, 따라서 프레임마다 제1 현재 픽셀 데이터(D1)가 천이될 수 있다.
구체적으로, 상기 프레임 반전 방식에서, 제1 데이터 전압(VD1)이 현재 프레임(FN)에서 상기 정극성을 가진다면, 제1 데이터 전압(VD1)은 이전 프레임(F(N-1))에서 상기 부극성을 가질 수 있고, 이 경우 도 5a에 도시된 것처럼 제1 데이터 전압(VD1)의 레벨이 변경되므로 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 것으로 판단될 수 있다. 또한, 상기 프레임 반전 방식에서, 제1 데이터 전압(VD1)이 현재 프레임(FN)에서 상기 부극성을 가진다면, 제1 데이터 전압(VD1)은 이전 프레임(F(N-1))에서 상기 정극성을 가질 수 있고, 이 경우 도 5b에 도시된 것처럼 제1 데이터 전압(VD1)의 레벨이 변경되므로 제1 현재 픽셀 데이터(D1)가 상기 하강형 천이를 가지는 것으로 판단될 수 있다.
일 실시예에서, 데이터 구동부(도 1의 400)에 인가되는 제2 제어 신호(도 1의 CONT2)에 기초하여 제1 현재 픽셀 데이터(D1)의 천이 여부가 판단될 수 있다. 예를 들어, 제2 제어 신호(도 1의 CONT2) 중 상기 수평 개시 신호에 기초하여 제1 데이터 전압(VD1)이 상기 정극성을 가지는지 상기 부극성을 가지는지 여부가 판단될 수 있다.
도 4의 단계 S110, S120, S130, S140 및 S150은 도 1의 타이밍 제어부(200)에 의해 수행될 수 있으며, 특히 도 2의 판단부(210)에 의해 수행될 수 있다.
도 4에서는 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터(D1)에 대한 상기 제1 판단 결과를 설정하는 것만을 도시하였으나, 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터(D1)를 제외한 나머지 현재 픽셀 데이터들에 대한 판단 결과들도 도 4에 도시된 것과 유사하게 설정될 수 있다. 다시 말하면, 도 4의 단계 S110, S120, S130, S140 및 S150은 상기 복수의 현재 픽셀 데이터들 모두에 대하여 반복적으로 수행될 수 있다.
도 6은 도 3의 일괄적 능동 커패시턴스 보상을 수행하는 단계의 일 예를 나타내는 순서도이다.
도 3 및 6을 참조하면, 상기 일괄적 능동 커패시턴스 보상을 수행(S300)하는데 있어서, 제1 현재 픽셀 데이터(D1)의 천이 여부에 기초하여 제1 현재 픽셀 데이터(D1)의 제1 현재 계조(GCUR1)를 선택적으로 변경할 수 있다.
구체적으로, 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 경우에(S310: 예), 제1 현재 계조(GCUR1)를 제1 보정 값(CV1)만큼 증가시킬 수 있다(단계 S330). 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지지 않고(단계 S310: 아니오) 상기 하강형 천이를 가지는 경우에(S320: 예), 제1 현재 계조(GCUR1)를 제2 보정 값(CV2)만큼 감소시킬 수 있다(단계 S340). 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지지도 않고(단계 S310: 아니오) 상기 하강형 천이를 가지지도 않는 경우에(S320: 아니오), 즉 제1 현재 픽셀 데이터(D1)가 천이를 가지지 않는 경우에, 제1 현재 계조(GCUR1)를 유지할 수 있다(단계 S350).
일 실시예에서, 도 8a를 참조하여 후술하는 것처럼, 제1 보정 값(CV1)은 제2 보정 값(CV2)과 실질적으로 동일할 수 있다. 이 경우, 하나의 보정 값에 기초하여 상기 일괄적 능동 커패시턴스 보상을 수행할 수 있다. 다른 실시예에서, 도 8b를 참조하여 후술하는 것처럼, 제1 보정 값(CV1)은 제2 보정 값(CV2)과 서로 다를 수 있다. 이 경우, 두 개의 보정 값에 기초하여 상기 일괄적 능동 커패시턴스 보상을 수행할 수 있다.
도 7은 도 3의 일괄적 능동 커패시턴스 보상을 수행하는 단계의 다른 예를 나타내는 순서도이다.
도 3 및 7을 참조하면, 상기 일괄적 능동 커패시턴스 보상을 수행(S300)하는데 있어서, 제1 현재 픽셀 데이터(D1)의 천이 여부 및 제1 현재 픽셀 데이터(D1)의 제1 현재 계조(GCUR1)의 보정 전의 값에 기초하여 제1 현재 계조(GCUR1)를 선택적으로 변경할 수 있다.
구체적으로, 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 경우에(S310: 예), 그리고 최대 계조(GMAX)와 제1 현재 계조(GCUR1)의 차이가 제1 보정 값(CV1)보다 크거나 같은 경우에(S315: 아니오), 제1 현재 계조(GCUR1)를 제1 보정 값(CV1)만큼 증가시킬 수 있다(단계 S330). 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지는 경우에(S310: 예), 그리고 최대 계조(GMAX)와 제1 현재 계조(GCUR1)의 차이가 제1 보정 값(CV1)보다 작은 경우에(S315: 예), 제1 현재 계조(GCUR1)를 최대 계조(GMAX)로 변경할 수 있다(단계 S335).
제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지지 않고(단계 S310: 아니오) 상기 하강형 천이를 가지는 경우에(S320: 예), 그리고 제1 현재 계조(GCUR1)와 최소 계조(GMIN)의 차이가 제2 보정 값(CV2)보다 크거나 같은 경우에(S325: 아니오), 제1 현재 계조(GCUR1)를 제2 보정 값(CV2)만큼 감소시킬 수 있다(단계 S340). 제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지지 않고(단계 S310: 아니오) 상기 하강형 천이를 가지는 경우에(S320: 예), 그리고 제1 현재 계조(GCUR1)와 최소 계조(GMIN)의 차이가 제2 보정 값(CV2)보다 작은 경우에(S325: 예), 제1 현재 계조(GCUR1)를 최소 계조(GMIN)로 변경할 수 있다(단계 S345).
제1 현재 픽셀 데이터(D1)가 상기 상승형 천이를 가지지도 않고(단계 S310: 아니오) 상기 하강형 천이를 가지지도 않는 경우에(S320: 아니오), 즉 제1 현재 픽셀 데이터(D1)가 천이를 가지지 않는 경우에, 제1 현재 계조(GCUR1)를 유지할 수 있다(단계 S350).
도 7의 단계 S310, S320, S330, S340 및 S350은 도 6의 단계 S310, S320, S330, S340 및 S350과 각각 실질적으로 동일할 수 있다.
도 6의 단계 S310, S320, S330, S340 및 S350, 또는 도 7의 단계 S310, S315, S320, S325, S330, S335, S340, S345 및 S350은 도 1의 타이밍 제어부(200)에 의해 수행될 수 있으며, 특히 도 2의 데이터 보정부(220)에 의해 수행될 수 있다.
도 6 및 7에서는 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터(D1)의 제1 현재 계조(GCUR1)를 선택적으로 변경하는 것만을 도시하였으나, 상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터(D1)를 제외한 나머지 현재 픽셀 데이터들의 현재 계조들도 도 6 및 7에 도시된 것과 유사하게 선택적으로 변경될 수 있다. 다시 말하면, 도 6의 단계 S310, S320, S330, S340 및 S350, 또는 도 7의 단계 S310, S315, S320, S325, S330, S335, S340, S345 및 S350은 상기 복수의 현재 픽셀 데이터들 모두에 대하여 반복적으로 수행될 수 있다.
도 8a 및 8b는 도 6 및 7의 일괄적 능동 커패시턴스 보상을 수행하는 단계를 설명하기 위한 도면들이다.
도 8a는 제1 보정 값(CV1)이 제2 보정 값(CV2)과 실질적으로 동일한 경우에 상기 일괄적 능동 커패시턴스 보상에 의한 현재 픽셀 데이터의 현재 계조의 변화를 나타내는 표이다. 도 8b는 제1 보정 값(CV1)이 제2 보정 값(CV2)과 서로 다른 경우에 상기 일괄적 능동 커패시턴스 보상에 의한 현재 픽셀 데이터의 현재 계조의 변화를 나타내는 표이다. 도 8a 및 8b에서, 표시 패널(도 1의 100)이 0 계조에서 1023 계조까지 1024 개의 계조를 표현할 수 있는 것으로 도시하였으며, GA는 이전 프레임에서 이전 픽셀 데이터의 이전 계조를 나타내고, GB는 현재 프레임에서 현재 픽셀 데이터들의 보정 전 현재 계조를 나타낸다.
도 8a를 참조하면, 상기 이전 계조와 상기 현재 계조가 실질적으로 동일한 경우에, 상기 현재 계조는 보정(즉, 증가 또는 감소)되지 않고 유지될 수 있다(도 8a의 빗금 친 부분들). 예를 들어, 상기 이전 계조가 256 계조이고 상기 현재 계조가 256 계조인 경우에, 상기 현재 계조는 256 계조로 유지될 수 있다.
상기 이전 계조와 상기 현재 계조가 서로 다른 경우에, 상기 현재 계조는 보정(즉, 증가 또는 감소)될 수 있다. 예를 들어, 상기 이전 계조가 128 계조이고 상기 현재 계조가 256 계조인 경우에, 계조 증가에 따라 현재 픽셀 데이터가 상기 상승형 천이를 가지므로, 상기 현재 계조는 356 계조로 제1 보정 값(CV1)만큼 증가될 수 있다. 또한, 상기 이전 계조가 512 계조이고 상기 현재 계조가 256 계조인 경우에, 계조 감소에 따라 현재 픽셀 데이터가 상기 하강형 천이를 가지므로, 상기 현재 계조는 156 계조로 제2 보정 값(CV2)만큼 감소될 수 있다. 도 8a의 예에서, 제1 보정 값(CV1) 및 제2 보정 값(CV2)은 각각 약 100일 수 있다.
한편, 상기 현재 계조와 최소 계조(예를 들어, 0 계조)의 차이 및 최대 계조(예를 들어, 1023 계조)와 상기 현재 계조의 차이에 기초하여 상기 현재 계조가 상기 최소 계조 또는 상기 최대 계조로 변경될 수 있다. 예를 들어, 상기 이전 계조가 256 계조이고 상기 현재 계조가 64 계조인 경우에, 계조 감소에 따라 현재 픽셀 데이터가 상기 하강형 천이를 가지지만, 상기 현재 계조와 상기 최소 계조의 차이가 제2 보정 값(CV2)보다 작으므로, 상기 현재 계조는 상기 최소 계조인 0 계조로 변경될 수 있다. 또한, 상기 이전 계조가 512 계조이고 상기 현재 계조가 960 계조인 경우에, 계조 증가에 따라 현재 픽셀 데이터가 상기 상승형 천이를 가지지만, 상기 최대 계조와 상기 현재 계조의 차이가 제1 보정 값(CV1)보다 작으므로, 상기 현재 계조는 상기 최대 계조인 1023 계조로 변경될 수 있다.
도 8b를 참조하면, 제1 보정 값(CV1)과 제2 보정 값(CV2)이 서로 다른 것을 제외하면 도 8a의 예와 실질적으로 동일하게 현재 계조가 보정될 수 있다. 즉, 상기 이전 계조와 상기 현재 계조가 실질적으로 동일한 경우에, 상기 현재 계조는 보정되지 않고 유지될 수 있다. 상기 현재 계조와 상기 최소 계조의 차이 및 상기 최대 계조와 상기 현재 계조의 차이에 기초하여 상기 현재 계조가 상기 최소 계조 또는 상기 최대 계조로 변경될 수 있다.
상기 이전 계조와 상기 현재 계조가 서로 다른 경우에, 상기 현재 계조는 보정될 수 있다. 예를 들어, 상기 이전 계조가 128 계조이고 상기 현재 계조가 256 계조인 경우에, 계조 증가에 따라 현재 픽셀 데이터가 상기 상승형 천이를 가지므로, 상기 현재 계조는 356 계조로 제1 보정 값(CV1)만큼 증가될 수 있다. 또한, 상기 이전 계조가 512 계조이고 상기 현재 계조가 256 계조인 경우에, 계조 감소에 따라 현재 픽셀 데이터가 상기 하강형 천이를 가지므로, 상기 현재 계조는 176 계조로 제2 보정 값(CV2)만큼 감소될 수 있다. 도 8b의 예에서, 제1 보정 값(CV1)은 약 100이고, 제2 보정 값(CV2)은 약 80일 수 있다.
실시예에 따라서, 제1 보정 값(CV1) 및 제2 보정 값(CV2)은 변경 가능할 수 있다. 예를 들어, 표시 패널(도 1의 100)의 구조 및 구동 방식 등에 기초하여 제1 보정 값(CV1) 및 제2 보정 값(CV2)이 변경될 수 있다. 다른 예에서, 이전 프레임 영상의 일부에 기초하여 제1 보정 값(CV1) 및 제2 보정 값(CV2)이 변경될 수 있다. 이 경우, 표시 장치(10)는 상기 이전 프레임 영상의 적어도 하나의 라인을 저장하는 라인 메모리(미도시)를 더 포함할 수 있다.
이상, 특정 계조 값들에 기초하여 본 발명의 실시예들을 설명하였으나, 본 발명의 실시예들은 임의의 계조 값들을 보정하는 경우에도 적용될 수 있다.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자 기기에 유용하게 이용될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.

Claims (20)

  1. 현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생하는 단계; 및
    상기 복수의 판단 결과들에 기초하여, 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행하는 단계를 포함하고,
    상기 복수의 판단 결과들을 발생하는 단계는,
    상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터에 상응하는 제1 데이터 전압이 증가한 경우에, 상기 제1 현재 픽셀 데이터가 상승형(rising) 천이를 가지는 것으로 상기 복수의 판단 결과들 중 제1 판단 결과를 설정하는 단계; 및
    상기 제1 데이터 전압이 감소한 경우에, 상기 제1 현재 픽셀 데이터가 하강형(falling) 천이를 가지는 것으로 상기 제1 판단 결과를 설정하는 단계를 포함하는 표시 패널의 구동 방법.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 표시 패널이 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 정극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 것으로 판단되고,
    상기 표시 패널이 상기 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 부극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 것으로 판단되는 것을 특징으로 하는 표시 패널의 구동 방법.
  4. 제 3 항에 있어서,
    데이터 구동부에 인가되는 제어 신호에 기초하여 상기 제1 데이터 전압이 상기 정극성을 가지는지 상기 부극성을 가지는지 여부가 판단되는 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제 1 항에 있어서, 상기 복수의 판단 결과들을 발생하는 단계는,
    상기 제1 데이터 전압이 유지된 경우에, 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 것으로 상기 제1 판단 결과를 설정하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제 1 항에 있어서, 상기 일괄적 능동 커패시턴스 보상을 수행하는 단계는,
    상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 경우에, 상기 제1 현재 픽셀 데이터의 제1 현재 계조를 상기 제1 보정 값만큼 증가시키는 단계; 및
    상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 경우에, 상기 제1 현재 계조를 상기 제2 보정 값만큼 감소시키는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제 6 항에 있어서,
    상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지고 최대 계조와 상기 제1 현재 계조의 차이가 상기 제1 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최대 계조로 변경하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제 6 항에 있어서,
    상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지고 상기 제1 현재 계조와 최소 계조의 차이가 상기 제2 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최소 계조로 변경하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 제 6 항에 있어서,
    상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 경우에, 상기 제1 현재 계조를 유지하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  10. 제 1 항에 있어서,
    상기 제1 보정 값은 상기 제2 보정 값과 동일한 것을 특징으로 하는 표시 패널의 구동 방법.
  11. 제 1 항에 있어서,
    상기 제1 보정 값은 상기 제2 보정 값과 서로 다른 것을 특징으로 하는 표시 패널의 구동 방법.
  12. 복수의 게이트 라인들 및 복수의 데이터 라인들과 연결되는 복수의 픽셀들을 포함하는 표시 패널;
    현재 프레임 영상에 포함되는 복수의 현재 픽셀 데이터들을 기초로 데이터 전압들을 발생하여 상기 데이터 라인들에 인가하는 데이터 구동부; 및
    상기 데이터 구동부를 제어하고, 상기 복수의 현재 픽셀 데이터들 각각의 천이(transition)를 검출하여 복수의 판단 결과들을 발생하며, 상기 복수의 판단 결과들에 기초하여 상기 복수의 현재 픽셀 데이터들의 현재 계조들 각각을 제1 보정 값만큼 증가시키거나 제2 보정 값만큼 감소시키거나 유지하는 일괄적 능동 커패시턴스 보상(Dynamic Capacitance Compensation; DCC)을 수행하는 타이밍 제어부를 포함하고,
    상기 타이밍 제어부는,
    상기 복수의 현재 픽셀 데이터들 중 제1 현재 픽셀 데이터에 상응하는 제1 데이터 전압이 증가한 경우에, 상기 제1 현재 픽셀 데이터가 상승형(rising) 천이를 가지는 것으로 상기 복수의 판단 결과들 중 제1 판단 결과를 설정하고,
    상기 제1 데이터 전압이 감소한 경우에, 상기 제1 현재 픽셀 데이터가 하강형(falling) 천이를 가지는 것으로 상기 제1 판단 결과를 설정하는 표시 장치.
  13. 삭제
  14. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 표시 패널이 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 정극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 것으로 판단하고,
    상기 표시 패널이 상기 프레임 반전 방식으로 구동되고 상기 제1 데이터 전압이 부극성을 가지는 경우에, 상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 것으로 판단하는 것을 특징으로 하는 표시 장치.
  15. 제 14 항에 있어서, 상기 타이밍 제어부는,
    상기 데이터 구동부에 인가되는 제어 신호에 기초하여 상기 제1 데이터 전압이 상기 정극성을 가지는지 상기 부극성을 가지는지 여부를 판단하는 것을 특징으로 하는 표시 장치.
  16. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 데이터 전압이 유지된 경우에, 상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 것으로 상기 제1 판단 결과를 설정하는 것을 특징으로 하는 표시 장치.
  17. 제 12 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지는 경우에, 상기 제1 현재 픽셀 데이터의 제1 현재 계조를 상기 제1 보정 값만큼 증가시키고,
    상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지는 경우에, 상기 제1 현재 계조를 상기 제2 보정 값만큼 감소시키는 것을 특징으로 하는 표시 장치.
  18. 제 17 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 현재 픽셀 데이터가 상기 상승형 천이를 가지고 최대 계조와 상기 제1 현재 계조의 차이가 상기 제1 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최대 계조로 변경하는 것을 특징으로 하는 표시 장치.
  19. 제 17 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 현재 픽셀 데이터가 상기 하강형 천이를 가지고 상기 제1 현재 계조와 최소 계조의 차이가 상기 제2 보정 값보다 작은 경우에, 상기 제1 현재 계조를 상기 최소 계조로 변경하는 것을 특징으로 하는 표시 장치.
  20. 제 17 항에 있어서, 상기 타이밍 제어부는,
    상기 제1 현재 픽셀 데이터가 천이를 가지지 않는 경우에, 상기 제1 현재 계조를 유지하는 것을 특징으로 하는 표시 장치.
KR1020140159173A 2014-11-14 2014-11-14 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 KR102252817B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140159173A KR102252817B1 (ko) 2014-11-14 2014-11-14 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US14/734,767 US9847066B2 (en) 2014-11-14 2015-06-09 Method of operating display panel and display apparatus performing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140159173A KR102252817B1 (ko) 2014-11-14 2014-11-14 표시 패널의 구동 방법 및 이를 수행하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20160058361A KR20160058361A (ko) 2016-05-25
KR102252817B1 true KR102252817B1 (ko) 2021-05-18

Family

ID=55962234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140159173A KR102252817B1 (ko) 2014-11-14 2014-11-14 표시 패널의 구동 방법 및 이를 수행하는 표시 장치

Country Status (2)

Country Link
US (1) US9847066B2 (ko)
KR (1) KR102252817B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102519427B1 (ko) 2018-10-05 2023-04-10 삼성디스플레이 주식회사 구동 제어부, 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN113223470A (zh) * 2021-04-20 2021-08-06 绵阳惠科光电科技有限公司 显示面板的驱动方法、显示装置的驱动模块和计算机可读存储介质

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004139097A (ja) 2001-10-31 2004-05-13 Mitsubishi Electric Corp 液晶駆動用画像処理回路、およびこれを用いた液晶ディスプレイ装置、ならびに画像処理方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3617498B2 (ja) * 2001-10-31 2005-02-02 三菱電機株式会社 液晶駆動用画像処理回路、およびこれを用いた液晶ディスプレイ装置、ならびに画像処理方法
JP3673257B2 (ja) * 2002-06-14 2005-07-20 三菱電機株式会社 画像データ処理装置、画像データ処理方法、及び液晶ディスプレイ装置
US8004482B2 (en) 2005-10-14 2011-08-23 Lg Display Co., Ltd. Apparatus for driving liquid crystal display device by mixing analog and modulated data voltage
KR101232161B1 (ko) 2006-06-23 2013-02-15 엘지디스플레이 주식회사 액정 표시장치의 구동장치 및 구동방법
KR101419222B1 (ko) 2007-08-13 2014-07-15 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101051104B1 (ko) 2008-06-12 2011-07-22 삼성전자주식회사 액정표시패널용 신호 처리 장치 및 이를 포함하는액정표시장치
KR102015638B1 (ko) * 2012-01-03 2019-08-29 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004139097A (ja) 2001-10-31 2004-05-13 Mitsubishi Electric Corp 液晶駆動用画像処理回路、およびこれを用いた液晶ディスプレイ装置、ならびに画像処理方法

Also Published As

Publication number Publication date
KR20160058361A (ko) 2016-05-25
US20160140916A1 (en) 2016-05-19
US9847066B2 (en) 2017-12-19

Similar Documents

Publication Publication Date Title
KR102251686B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102171259B1 (ko) 크로스토크 특성을 개선하는 액정 표시 장치
US10832624B2 (en) Driving device of display panel and display device including the same
KR102245640B1 (ko) 데이터 구동 회로 및 이를 포함하는 표시 장치
KR102577591B1 (ko) 표시 장치 및 이의 구동 방법
KR102552804B1 (ko) 표시 장치 및 이의 구동 방법
JPWO2007091353A1 (ja) 液晶表示装置およびその駆動方法
KR102485558B1 (ko) 타이밍 컨트롤러, 이를 포함하는 표시 장치 및 이 표시 장치의 구동 방법
US10264142B2 (en) Display apparatus and control method thereof
US10885829B2 (en) Driving controller, display apparatus having the same and method of driving display panel using the same
JPWO2010087051A1 (ja) 表示装置および表示装置の駆動方法
KR20130053290A (ko) 액정 표시 장치
KR102498281B1 (ko) 표시 장치 및 이의 구동 방법
US10950202B2 (en) Display apparatus and method of driving the same
US10217397B2 (en) Method of operating a display apparatus and a display apparatus performing the same
KR20160022450A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102269077B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP2007156474A (ja) 液晶表示装置及びその画像信号補正方法
KR102252817B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US9640105B2 (en) Signal processing method, display device, and electronic apparatus
KR20170049701A (ko) 표시 장치 및 그 구동 방법
US10056049B2 (en) Display apparatus and method of operating the same
KR102416343B1 (ko) 표시 장치 및 이의 구동 방법
US9965996B2 (en) Timing controller and display apparatus having the same
US20170098426A1 (en) Method of driving a display apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant