KR102181944B1 - Organic light emitting display device - Google Patents

Organic light emitting display device Download PDF

Info

Publication number
KR102181944B1
KR102181944B1 KR1020130159899A KR20130159899A KR102181944B1 KR 102181944 B1 KR102181944 B1 KR 102181944B1 KR 1020130159899 A KR1020130159899 A KR 1020130159899A KR 20130159899 A KR20130159899 A KR 20130159899A KR 102181944 B1 KR102181944 B1 KR 102181944B1
Authority
KR
South Korea
Prior art keywords
data
voltage
reference voltage
pixel
supplied
Prior art date
Application number
KR1020130159899A
Other languages
Korean (ko)
Other versions
KR20150072593A (en
Inventor
박일권
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130159899A priority Critical patent/KR102181944B1/en
Publication of KR20150072593A publication Critical patent/KR20150072593A/en
Application granted granted Critical
Publication of KR102181944B1 publication Critical patent/KR102181944B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Abstract

본 발명은 고휘도 및 어두운 영상을 구현할 수 있도록 한 유기 발광 표시 장치를 제공하는 것으로, 본 발명에 따른 유기 발광 표시 장치는 데이터 라인에 공급되는 데이터 전압과 레퍼런스 라인에 공급되는 레퍼런스 전압의 차전압에 따라 구동되는 구동 트랜지스터 및 상기 구동 트랜지스터의 구동에 따라 흐르는 전류에 의해 발광하는 유기 발광 소자를 포함하는 복수의 화소를 가지는 표시 패널; 및 프레임 단위로 입력되는 입력 영상의 입력 데이터로부터 산출된 프레임 영상 레벨에 따라 상기 레퍼런스 전압을 가변하고, 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하는 패널 구동부를 포함하여 구성될 수 있다.The present invention provides an organic light emitting display device capable of realizing high luminance and dark images. The organic light emitting display device according to the present invention is configured according to a voltage difference between a data voltage supplied to a data line and a reference voltage supplied to a reference line. A display panel having a plurality of pixels including a driving transistor that is driven and an organic light emitting device that emits light by a current flowing according to the driving of the driving transistor; And a panel driver for varying the reference voltage according to the frame image level calculated from the input data of the input image input in a frame unit, and converting the input data into the data voltage using a plurality of reference gamma voltages. Can be.

Description

유기 발광 표시 장치{ORGANIC LIGHT EMITTING DISPLAY DEVICE}Organic light emitting display device {ORGANIC LIGHT EMITTING DISPLAY DEVICE}

본 발명은 유기 발광 표시 장치에 관한 것으로, 보다 구체적으로는, 고휘도 및 어두운 영상을 구현할 수 있도록 한 유기 발광 표시 장치에 관한 것이다.The present invention relates to an organic light-emitting display device, and more particularly, to an organic light-emitting display device capable of realizing high luminance and dark images.

일반적으로, 유기 발광 표시 장치는 전자와 정공의 재결합으로 유기 발광 소자를 발광시켜 영상을 표시하는 자발광 소자로서, 고속의 응답속도를 가지며, 소비 전력이 낮고, 자체 발광이므로 시야각에 문제가 없어 차세대 평판 표시 장치로 주목받고 있다.In general, organic light-emitting display devices are self-luminous devices that emit light by emitting an organic light-emitting device through recombination of electrons and holes to display an image, and have a high-speed response speed, low power consumption, and self-emission, so there is no problem in the viewing angle. It is drawing attention as a flat panel display device.

일반적인 유기 발광 표시 장치는 복수의 스캔 제어 라인과 복수의 데이터 라인의 교차에 의해 정의되는 화소 영역마다 형성된 복수의 화소를 포함한다. 복수의 화소 각각은 유기 발광 소자와 유기 발광 소자에 흐르는 전류를 제어하는 구동 트랜지스터를 포함한다. 이러한 일반적인 유기 발광 표시 장치의 각 화소는 데이터 전압에 대응되는 데이터 전류에 따라 유기 발광 소자에 흐르는 전류를 제어하여 소정의 영상을 표시한다.A typical organic light emitting diode display includes a plurality of pixels formed for each pixel area defined by the intersection of a plurality of scan control lines and a plurality of data lines. Each of the plurality of pixels includes an organic light emitting device and a driving transistor that controls a current flowing through the organic light emitting device. Each pixel of such a general organic light emitting diode displays a predetermined image by controlling a current flowing through the organic light emitting device according to a data current corresponding to a data voltage.

상기 유기 발광 소자는 자체 발광 방식이므로 영상에 따라 소비 전력이 일정하지 않게 된다. 이에 따라, 종래의 유기 발광 표시 장치는 소비 전력을 저감하기 위하여, 영상의 평균 영상 레벨(Average Picture Level; APL)에 따라 영상의 피크 휘도(Peak Luminance)를 제한하는 피크 휘도 제어(Peak Luminance Control) 방식의 알고리즘을 적용하고 있다.Since the organic light emitting device is a self-emission method, power consumption is not constant depending on the image. Accordingly, in order to reduce power consumption, a conventional organic light-emitting display device limits peak luminance of an image according to an average picture level (APL) of the image. The algorithm of the method is applied.

종래의 피크 휘도 제어 방식의 알고리즘은, 도 1에 도시된 바와 같이, 프레임 단위로 영상 데이터로부터 평균 영상 레벨을 검출하여 0% 내지 100%의 범위를 정규화하고, 정규화된 평균 영상 레벨(APL)에 따라 영상 데이터의 계조 값에 따른 감마 전압 곡선을 설정하고, 설정된 감마 전압 곡선에 따른 계조 전압을 이용하여 영상 데이터를 데이터 전압으로 변환해 표시함으로써 영상의 피크 휘도를 조절한다.As shown in FIG. 1, the algorithm of the conventional peak luminance control method normalizes the range of 0% to 100% by detecting an average image level from image data in a frame unit, and applies the normalized average image level (APL). Accordingly, a gamma voltage curve according to the grayscale value of the image data is set, and the image data is converted into a data voltage and displayed using the grayscale voltage according to the set gamma voltage curve to adjust the peak luminance of the image.

그러나, 종래의 피크 휘도 제어 방식의 알고리즘이 적용된 유기 발광 표시 장치는 평균 영상 레벨(APL)에 따라 영상의 피크 휘도를 가변하여 영상의 휘도를 동적으로 구현할 수 있지만, 한정된 범위 내에서 감마 전압을 가변하기 때문에 고휘도 영상 및 어두운 영상을 구현하는데 한계가 있다.However, in the organic light emitting display device to which the algorithm of the conventional peak luminance control method is applied, the luminance of the image can be dynamically implemented by varying the peak luminance of the image according to the average image level (APL), but the gamma voltage is varied within a limited range. Therefore, there is a limit to realizing high luminance images and dark images.

본 발명은 전술한 문제점을 해결하고자 안출된 것으로, 고휘도 및 어두운 영상을 구현할 수 있도록 한 유기 발광 표시 장치를 제공하는 것을 기술적 과제로 한다.The present invention has been conceived to solve the above-described problem, and it is an object of the present invention to provide an organic light emitting display device capable of realizing high luminance and dark images.

또한, 본 발명은 화소의 특성 변화를 보상하면서 고휘도 및 어두운 영상을 구현할 수 있도록 한 유기 발광 표시 장치를 제공하는 것을 다른 기술적 과제로 한다.In addition, another object of the present invention is to provide an organic light emitting display device capable of implementing a high luminance and dark image while compensating for a change in characteristics of a pixel.

위에서 언급된 본 발명의 기술적 과제 외에도, 본 발명의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.In addition to the technical problems of the present invention mentioned above, other features and advantages of the present invention will be described below or will be clearly understood by those of ordinary skill in the art from such technology and description.

전술한 기술적 과제를 달성하기 위한 본 발명에 따른 유기 발광 표시 장치는 데이터 라인에 공급되는 데이터 전압과 레퍼런스 라인에 공급되는 레퍼런스 전압의 차전압에 따라 구동되는 구동 트랜지스터 및 상기 구동 트랜지스터의 구동에 따라 흐르는 전류에 의해 발광하는 유기 발광 소자를 포함하는 복수의 화소를 가지는 표시 패널; 및 프레임 단위로 입력되는 입력 영상의 입력 데이터로부터 산출된 프레임 영상 레벨에 따라 상기 레퍼런스 전압을 가변하고, 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하는 패널 구동부를 포함하여 구성될 수 있다.In order to achieve the above-described technical problem, the organic light emitting display device according to the present invention includes a driving transistor driven according to a difference voltage between a data voltage supplied to a data line and a reference voltage supplied to a reference line, and flowing according to driving of the driving transistor. A display panel having a plurality of pixels including an organic light-emitting device emitting light by current; And a panel driver for varying the reference voltage according to the frame image level calculated from the input data of the input image input in a frame unit, and converting the input data into the data voltage using a plurality of reference gamma voltages. Can be.

상기 패널 구동부는 상기 입력 영상의 입력 데이터를 프레임 단위로 분석하여 상기 프레임 영상 레벨을 생성하고, 상기 프레임 영상 레벨에 따라 레퍼런스 전압 설정 데이터를 생성하는 타이밍 제어부; 상기 레퍼런스 전압 설정 데이터를 상기 레퍼런스 전압으로 변환하여 상기 레퍼런스 라인에 공급하는 레퍼런스 전압 생성부; 상기 복수의 기준 감마 전압을 생성하는 기준 감마 전압 생성부; 및 상기 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하여 상기 데이터 라인에 공급하는 컬럼(column) 구동부를 포함하여 구성될 수 있다.The panel driver comprises: a timing controller configured to generate the frame image level by analyzing the input data of the input image frame by frame, and to generate reference voltage setting data according to the frame image level; A reference voltage generator converting the reference voltage setting data into the reference voltage and supplying it to the reference line; A reference gamma voltage generator for generating the plurality of reference gamma voltages; And a column driver that converts the input data into the data voltage using the plurality of reference gamma voltages and supplies the data to the data line.

상기 패널 구동부는 상기 프레임 영상 레벨에 따라 상기 복수의 기준 감마 전압을 가변할 수 있다.The panel driver may vary the plurality of reference gamma voltages according to the frame image level.

상기 패널 구동부는 상기 입력 영상의 입력 데이터를 프레임 단위로 분석하여 상기 프레임 영상 레벨을 생성하고, 상기 프레임 영상 레벨에 따라 레퍼런스 전압 설정 데이터와 상기 입력 영상의 피크 휘도를 제한하기 위한 감마 전압 설정 데이터를 생성하는 타이밍 제어부; 상기 레퍼런스 전압 설정 데이터를 상기 레퍼런스 전압으로 변환하여 상기 레퍼런스 라인에 공급하는 레퍼런스 전압 생성부; 상기 감마 전압 설정 데이터에 기초하여 상기 복수의 기준 감마 전압을 생성하는 기준 감마 전압 생성부; 및 상기 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하여 상기 데이터 라인에 공급하는 컬럼(column) 구동부를 포함하여 구성될 수 있다.The panel driver generates the frame image level by analyzing the input data of the input image frame by frame, and generates reference voltage setting data and gamma voltage setting data for limiting the peak luminance of the input image according to the frame image level. A timing control unit to generate; A reference voltage generator converting the reference voltage setting data into the reference voltage and supplying it to the reference line; A reference gamma voltage generator configured to generate the plurality of reference gamma voltages based on the gamma voltage setting data; And a column driver that converts the input data into the data voltage using the plurality of reference gamma voltages and supplies the data to the data line.

상기 컬럼(column) 구동부는 센싱 모드에 따른 상기 타이밍 제어부의 제어에 응답하여, 상기 레퍼런스 라인을 통해 해당 화소에 포함된 구동 트랜지스터의 특성 값을 센싱하여 센싱 데이터를 생성하고, 상기 타이밍 제어부는 상기 센싱 데이터를 기반으로 화소별 보상 데이터를 산출하고, 산출된 화소별 보상 데이터에 따라 화소별 입력 데이터를 보정하여 상기 컬럼(column) 구동부에 제공할 수 있다.The column driver generates sensing data by sensing a characteristic value of a driving transistor included in a corresponding pixel through the reference line in response to the control of the timing controller according to the sensing mode, and the timing controller generates the sensing data. Compensation data for each pixel may be calculated based on data, and input data for each pixel may be corrected according to the calculated compensation data for each pixel and provided to the column driver.

상기 컬럼(column) 구동부는 표시 모드에 따른 상기 타이밍 제어부의 제어에 응답하여, 상기 레퍼런스 전압 생성부로부터 공급되는 상기 레퍼런스 전압을 상기 레퍼런스 라인에 공급할 수 있다.The column driver may supply the reference voltage supplied from the reference voltage generator to the reference line in response to the control of the timing controller according to the display mode.

본 발명에 따르면, 입력 영상의 프레임 영상 레벨에 기초하여 각 화소에 공급되는 레퍼런스 전압을 가변함으로써 유기 발광 소자의 발광 시점을 가변하고, 이를 통해 감마 전압을 이용한 영상의 휘도 조절 대비 영상의 휘도를 추가적으로 조절할 수 있으며, 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있다.According to the present invention, by varying the reference voltage supplied to each pixel based on the frame image level of the input image, the light emission point of the organic light emitting device is changed, and through this, the luminance of the image is additionally adjusted compared to the luminance of the image using a gamma voltage It can be adjusted, and the luminance of the input image can be dynamically changed to realize high luminance and dark images.

또한, 본 발명에 따르면, 입력 영상의 프레임 영상 레벨에 기초하여 감마 전압과 레퍼런스 전압을 가변함으로써 입력 영상의 피크 휘도와 유기 발광 소자의 발광 시점을 가변하여 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있다.In addition, according to the present invention, by varying the gamma voltage and the reference voltage based on the frame image level of the input image, the peak luminance of the input image and the light emission point of the organic light emitting device are varied to dynamically change the luminance of the input image, You can implement a dark image.

또한, 본 발명에 따르면, 레퍼런스 라인을 통해 화소별 구동 트랜지스터의 특성 값을 센싱하고, 이를 기반으로 화소별 입력 데이터를 보정함과 동시에 입력 영상의 프레임 영상 레벨에 기초하여 감마 전압 및/또는 레퍼런스 전압을 가변함으로써 화소별 구동 트랜지스터의 특성 변화를 보상하면서 입력 영상의 피크 휘도와 유기 발광 소자의 발광 시점을 가변하여 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있다.Further, according to the present invention, a characteristic value of a driving transistor for each pixel is sensed through a reference line, input data for each pixel is corrected based on this, and a gamma voltage and/or a reference voltage based on the frame image level of the input image. By varying the luminance of the input image by varying the peak luminance of the input image and the light emission point of the organic light emitting device while compensating for the characteristic change of the driving transistor for each pixel, the luminance of the input image can be dynamically changed, thereby realizing high luminance and dark images.

도 1은 종래의 피크 휘도 제어 방식을 설명하기 위한 도면이다.
도 2는 본 발명의 일 예에 따른 유기 발광 표시 장치를 설명하기 위한 도면이다.
도 3은 도 2에 도시된 각 화소의 구조를 나타내는 도면이다.
도 4는 도 2에 도시된 타이밍 제어부를 설명하기 위한 블록도이다.
도 5는 본 발명에 따른 프레임 영상 레벨에 대한 레퍼런스 전압 곡선을 설명하기 위한 그래프이다.
도 6은 도 2에 도시된 타이밍 제어부의 다른 예를 설명하기 위한 블록도이다.
도 7은 본 발명에 따른 프레임 영상 레벨에 대한 피크 휘도 곡선을 설명하기 위한 그래프이다.
도 8은 본 발명의 다른 예에 따른 유기 발광 표시 장치를 설명하기 위한 도면이다.
도 9는 도 8에 도시된 컬럼(column) 구동부를 설명하기 위한 블록도이다.
도 10은 도 8에 도시된 타이밍 제어부를 설명하기 위한 블록도이다.
도 11은 본 발명의 다른 예에 따른 유기 발광 표시 장치에 있어서, 센싱 모드시 화소의 동작을 설명하기 위한 파형도이다.
도 12는 본 발명의 다른 예에 따른 유기 발광 표시 장치에 있어서, 표시 모드시 화소의 동작을 설명하기 위한 파형도이다.
1 is a diagram for explaining a conventional peak luminance control method.
2 is a diagram illustrating an organic light emitting display device according to an embodiment of the present invention.
3 is a diagram illustrating a structure of each pixel illustrated in FIG. 2.
FIG. 4 is a block diagram illustrating a timing controller illustrated in FIG. 2.
5 is a graph for explaining a reference voltage curve for a frame image level according to the present invention.
6 is a block diagram illustrating another example of the timing controller shown in FIG. 2.
7 is a graph for explaining a peak luminance curve for a frame image level according to the present invention.
8 is a diagram illustrating an organic light emitting display device according to another example of the present invention.
9 is a block diagram illustrating a column driver shown in FIG. 8.
10 is a block diagram illustrating a timing controller illustrated in FIG. 8.
11 is a waveform diagram illustrating an operation of a pixel in a sensing mode in an organic light emitting diode display according to another example of the present invention.
12 is a waveform diagram illustrating an operation of a pixel in a display mode in an organic light emitting diode display according to another example of the present invention.

본 명세서에서 서술되는 용어의 의미는 다음과 같이 이해되어야 할 것이다. The meaning of the terms described in this specification should be understood as follows.

단수의 표현은 문맥상 명백하게 다르게 정의하지 않는 한 복수의 표현을 포함하는 것으로 이해되어야 하고, "제 1", "제 2" 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하기 위한 것으로, 이들 용어들에 의해 권리범위가 한정되어서는 아니 된다.Singular expressions should be understood as including plural expressions unless clearly defined differently in context, and terms such as "first" and "second" are used to distinguish one element from other elements, The scope of rights should not be limited by these terms.

"포함하다" 또는 "가지다" 등의 용어는 하나 또는 그 이상의 다른 특징이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.It is to be understood that terms such as "comprise" or "have" do not preclude the presence or addition of one or more other features or numbers, steps, actions, components, parts, or combinations thereof.

"적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미한다.The term “at least one” is to be understood as including all possible combinations from one or more related items. For example, the meaning of “at least one of the first item, the second item, and the third item” means 2 among the first item, the second item, and the third item as well as each of the first item, the second item, or the third item. It means a combination of all items that can be presented from more than one.

이하에서는 본 발명에 따른 유기 발광 표시 장치의 바람직한 예를 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, preferred examples of the organic light emitting display device according to the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명의 일 예에 따른 유기 발광 표시 장치를 설명하기 위한 도면이고, 도 3은 도 2에 도시된 각 화소의 구조를 나타내는 도면이다.FIG. 2 is a diagram illustrating an organic light-emitting display device according to an exemplary embodiment of the present invention, and FIG. 3 is a diagram illustrating a structure of each pixel illustrated in FIG. 2.

도 2 및 도 3을 참조하면, 본 발명의 일 예에 따른 유기 발광 표시 장치는 표시 패널(100), 및 패널 구동부(200)를 포함한다.Referring to FIGS. 2 and 3, an organic light emitting display device according to an exemplary embodiment of the present invention includes a display panel 100 and a panel driver 200.

상기 표시 패널(100)은 유기 발광 소자(OLED), 및 유기 발광 소자(OLED)에 흐르는 전류를 제어하는 구동 트랜지스터(Tdr)를 포함하는 화소 구동 회로(PDC)를 가지는 복수의 화소(P); 및 복수의 화소(P) 각각이 형성되는 화소 영역을 정의함과 아울러 화소 구동 회로(PDC)에 구동 신호를 공급하는 신호 라인들을 포함하여 구성된다.The display panel 100 includes: a plurality of pixels P having an organic light emitting diode (OLED) and a pixel driving circuit (PDC) including a driving transistor (Tdr) for controlling a current flowing through the organic light emitting device (OLED); And signal lines defining a pixel area in which each of the plurality of pixels P is formed and supplying a driving signal to the pixel driving circuit PDC.

상기 신호 라인들은 제 1 내지 제 m(단, m은 자연수) 스캔 제어 라인(SCL1 내지 SCLm), 제 1 내지 제 m 센싱 제어 라인(SSCL1 내지 SSCLm), 제 1 내지 제 n(단, n은 m보다 큰 자연수) 데이터 라인(DL1 내지 DLn), 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn), 복수의 제 1 구동 전원 라인(PL1 내지 PLn), 및 적어도 하나의 제 2 구동 전원 라인(미도시)을 포함하여 이루어질 수 있다.The signal lines are first to mth (where m is a natural number) scan control lines SCL1 to SCLm, first to mth sensing control lines SSCL1 to SSCLm, and first to nth (where n is m) A larger natural number) data lines DL1 to DLn, first to nth reference lines RL1 to RLn, a plurality of first driving power lines PL1 to PLn, and at least one second driving power line (not shown) ) Can be included.

상기 제 1 내지 제 m 스캔 제어 라인(SCL1 내지 SCLm) 각각은 상기 표시 패널(100)의 제 1 방향, 즉 가로 방향을 따라 일정한 간격을 가지도록 나란하게 형성된다.Each of the first to m-th scan control lines SCL1 to SCLm is formed in parallel to have a predetermined interval along a first direction, that is, a horizontal direction of the display panel 100.

상기 제 1 내지 제 m 센싱 제어 라인(SSCL1 내지 SSCLm) 각각은 상기 스캔 제어 라인들(SCL1 내지 SCLm) 각각과 나란하도록 일정한 간격으로 형성될 수 있다.Each of the first to mth sensing control lines SSCL1 to SSCLm may be formed at regular intervals parallel to each of the scan control lines SCL1 to SCLm.

상기 제 1 내지 제 n 데이터 라인(DL1 내지 DLn)은 상기 스캔 제어 라인들(SCL1 내지 SCLm) 및 센싱 제어 라인들(SSCL1 내지 SSCLm) 각각과 교차하도록 상기 표시 패널(100)의 제 2 방향, 즉 세로 방향을 따라 일정한 간격을 가지도록 나란하게 형성될 수 있다.The first to nth data lines DL1 to DLn are in the second direction of the display panel 100 so as to cross each of the scan control lines SCL1 to SCLm and the sensing control lines SSCL1 to SSCLm, that is, It may be formed side by side to have a regular interval along the vertical direction.

상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각은 상기 데이터 라인들(DL1 내지 DLn) 각각과 나란하도록 일정한 간격으로 형성될 수 있다. 이러한 상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각은 패널 구동부(200)로부터 공급되는 레퍼런스 전압(Vref)을 각 화소(P)에 공급한다.Each of the first to nth reference lines RL1 to RLn may be formed at regular intervals to be parallel to each of the data lines DL1 to DLn. Each of the first to nth reference lines RL1 to RLn supplies a reference voltage Vref supplied from the panel driver 200 to each pixel P.

상기 복수의 제 1 구동 전원 라인(PL1 내지 PLn) 각각은 상기 데이터 라인들(DL1 내지 DLn) 각각과 나란하도록 일정한 간격으로 형성될 수 있다. 여기서, 상기 복수의 제 1 구동 전원 라인(PL1 내지 PLn) 각각은 상기 스캔 제어 라인들(SL1 내지 SLm) 각각과 나란하도록 일정한 간격으로 형성될 수도 있다. 이러한 상기 복수의 제 1 구동 전원 라인(PL1 내지 PLn) 각각은 구동 전원 공급부(미도시)에 연결되어 구동 전원 공급부(미도시)로부터 공급되는 제 1 구동 전원(EVdd)을 각 화소(P)에 제공한다.Each of the plurality of first driving power lines PL1 to PLn may be formed at regular intervals to be parallel to each of the data lines DL1 to DLn. Here, each of the plurality of first driving power lines PL1 to PLn may be formed at regular intervals to be parallel to each of the scan control lines SL1 to SLm. Each of the plurality of first driving power lines PL1 to PLn is connected to a driving power supply unit (not shown) to transfer the first driving power EVdd supplied from the driving power supply unit (not shown) to each pixel P. to provide.

상기 복수의 제 1 구동 전원 라인(PL1 내지 PLn) 각각은 상기 표시 패널(100)의 상측 및/또는 하측에 형성된 제 1 구동 전원 공통 라인(CPL)에 공통적으로 연결될 수 있으며, 이 경우, 상기 제 1 구동 전원 공통 라인(CPL)은 구동 전원 공급부(미도시)에 연결되어 구동 전원 공급부로부터 공급되는 제 1 구동 전원(EVdd)을 상기 복수의 제 1 구동 전원 라인(PL1 내지 PLn) 각각에 전달한다.Each of the plurality of first driving power lines PL1 to PLn may be commonly connected to a first driving power common line CPL formed above and/or below the display panel 100. In this case, the 1 The driving power common line CPL is connected to a driving power supply unit (not shown) to transfer the first driving power EVdd supplied from the driving power supply unit to each of the plurality of first driving power lines PL1 to PLn. .

상기 적어도 하나의 제 2 구동 전원 라인은 상기 표시 패널(100)의 전면(全面)에 통자로 형성되거나 상기 데이터 라인들(DL1 내지 DLn) 또는 상기 스캔 제어 라인들(SL1 내지 SLm) 각각과 나란하도록 일정한 간격으로 형성될 수도 있다. 이러한 상기 적어도 하나의 제 2 구동 전원 라인은 구동 전원 공급부로부터 공급되는 제 2 구동 전원(EVss)을 각 화소(P)에 제공한다. 선택적으로, 상기 적어도 하나의 제 2 구동 전원 라인은 유기 발광 표시 장치를 구성하는 금속 재질의 케이스(또는 커버)에 전기적으로 접지될 수 있으며, 이 경우 상기 적어도 하나의 제 2 구동 전원 라인은 각 화소(P)에 접지 전원을 제공한다.The at least one second driving power line is formed in a cylindrical shape on the entire surface of the display panel 100 or parallel to each of the data lines DL1 to DLn or the scan control lines SL1 to SLm. It may be formed at regular intervals. The at least one second driving power line provides second driving power EVss supplied from a driving power supply to each pixel P. Optionally, the at least one second driving power line may be electrically grounded to a case (or cover) made of a metal material constituting the organic light emitting display device, and in this case, the at least one second driving power line is each pixel Provide ground power to (P).

상기 복수의 화소(P) 각각은 서로 교차하는 상기 제 1 내지 제 m 스캔 제어 라인(SCL1 내지 SCLm) 각각과 상기 제 1 내지 제 n 데이터 라인(DL1 내지 DLn) 각각에 의해 정의되는 화소 영역마다 형성된다. 여기서, 복수의 화소(P) 각각은 적색 화소, 녹색 화소, 청색 화소, 및 백색 화소 중 어느 하나일 수 있다. 하나의 영상을 표시하는 하나의 단위 화소는 인접한 적색 화소, 녹색 화소, 청색 화소, 및 백색 화소를 포함하거나, 적색 화소, 녹색 화소, 및 청색 화소를 포함할 수 있다.Each of the plurality of pixels P is formed for each pixel area defined by each of the first to mth scan control lines SCL1 to SCLm and each of the first to nth data lines DL1 to DLn crossing each other. do. Here, each of the plurality of pixels P may be any one of a red pixel, a green pixel, a blue pixel, and a white pixel. One unit pixel displaying one image may include adjacent red pixels, green pixels, blue pixels, and white pixels, or may include red pixels, green pixels, and blue pixels.

상기 복수의 화소(P) 각각은 화소 구동 회로(PDC), 및 유기 발광 소자(OLED)를 포함하여 이루어질 수 있다.Each of the plurality of pixels P may include a pixel driving circuit PDC and an organic light emitting diode OLED.

상기 화소 구동 회로(PDC)는 제 1 스위칭 트랜지스터(Tsw1), 제 2 스위칭 트랜지스터(Tsw2), 구동 트랜지스터(Tdr), 및 커패시터(Cst)를 포함한다. 여기서, 트랜지스터(Tsw1, Tsw2, Tdr)는 박막 트랜지스터(TFT)로서 a-Si TFT, poly-Si TFT, Oxide TFT, Organic TFT 등이 될 수 있다.The pixel driving circuit PDC includes a first switching transistor Tsw1, a second switching transistor Tsw2, a driving transistor Tdr, and a capacitor Cst. Here, the transistors Tsw1, Tsw2, and Tdr are thin film transistors TFT and may be a-Si TFT, poly-Si TFT, oxide TFT, organic TFT, or the like.

상기 제 1 스위칭 트랜지스터(Tsw1)는 상기 스캔 제어 라인(SCL)에 공급되는 제 1 스캔 펄스(SP1)에 의해 스위칭되어 데이터 라인(DL)에 공급되는 데이터 전압(Vdata)을 출력한다. 이를 위해, 상기 제 1 스위칭 트랜지스터(Tsw1)는 인접한 스캔 제어 라인(SCL)에 연결된 게이트 전극, 인접한 데이터 라인(DL)에 연결된 소스 전극, 및 상기 구동 트랜지스터(Tdr)의 게이트 전극인 제 1 노드(n1)에 연결된 드레인 전극을 포함한다.The first switching transistor Tsw1 is switched by a first scan pulse SP1 supplied to the scan control line SCL to output a data voltage Vdata supplied to the data line DL. To this end, the first switching transistor Tsw1 includes a gate electrode connected to an adjacent scan control line SCL, a source electrode connected to an adjacent data line DL, and a first node that is a gate electrode of the driving transistor Tdr. and a drain electrode connected to n1).

상기 제 2 스위칭 트랜지스터(Tsw2)는 상기 센싱 제어 라인(SSCL)에 공급되는 제 2 스캔 펄스(SP2)에 의해 스위칭되어 레퍼런스 라인(RL)에 공급되는 레퍼런스 전압(Vref)을 구동 트랜지스터(Tdr)의 소스 전극인 제 2 노드(n2)에 공급한다. 이를 위해, 상기 제 2 스위칭 트랜지스터(Tsw2)는 인접한 센싱 제어 라인(SSCL)에 연결된 게이트 전극, 인접한 레퍼런스 라인(RL)에 연결된 소스 전극, 및 제 2 노드(n2)에 연결된 드레인 전극을 포함한다. 이러한 상기 레퍼런스 전압(Vref)은 각 화소(P)의 유기 발광 소자(OLED)가 정상적으로 동작하여 발광할 수 있도록 기준 전압의 역할을 한다. 이에 따라, 각 화소(P)의 유기 발광 소자(OLED)는 상기 레퍼런스 전압(Vref)의 레벨에 따라 발광 시점 및 발광 휘도가 달라짐으로써 본 발명은 상기 레퍼런스 전압(Vref)의 가변을 통해 감마 전압의 가변 없이도 휘도를 조절할 수 있다.The second switching transistor Tsw2 is switched by a second scan pulse SP2 supplied to the sensing control line SSCL to apply a reference voltage Vref supplied to the reference line RL to the driving transistor Tdr. The source electrode is supplied to the second node n2. To this end, the second switching transistor Tsw2 includes a gate electrode connected to an adjacent sensing control line SSCL, a source electrode connected to an adjacent reference line RL, and a drain electrode connected to the second node n2. The reference voltage Vref serves as a reference voltage so that the organic light emitting element OLED of each pixel P can normally operate and emit light. Accordingly, the organic light-emitting device OLED of each pixel P has different light emission timing and light emission luminance according to the level of the reference voltage Vref. Accordingly, the present invention provides the gamma voltage by varying the reference voltage Vref. You can adjust the luminance without being variable.

상기 커패시터(Cst)는 구동 트랜지스터(Tdr)의 게이트 전극과 소스 전극, 즉 제 1 및 제 2 노드(n1, n2) 간에 접속되는 제 1 및 제 2 전극을 포함한다. 상기 커패시터(Cst)의 제 1 전극은 상기 제 1 노드(n1)에 연결되고, 상기 커패시터(Cst)의 제 2 전극은 상기 제 2 노드(n2)에 연결된다. 이러한 상기 커패시터(Cst)는 상기 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2) 각각의 스위칭에 따라 제 1 및 제 2 노드(n1, n2) 각각에 공급되는 전압의 차 전압을 충전한 후, 충전된 전압에 따라 구동 트랜지스터(Tdr)를 스위칭시킨다.The capacitor Cst includes a gate electrode and a source electrode of the driving transistor Tdr, that is, first and second electrodes connected between the first and second nodes n1 and n2. The first electrode of the capacitor Cst is connected to the first node n1, and the second electrode of the capacitor Cst is connected to the second node n2. The capacitor Cst charges a voltage difference between the voltages supplied to each of the first and second nodes n1 and n2 according to the switching of the first and second switching transistors Tsw1 and Tsw2, and then The driving transistor Tdr is switched according to the set voltage.

상기 구동 트랜지스터(Tdr)는 상기 커패시터(Cst)의 전압에 의해 턴-온됨으로써 제 1 구동 전원 라인(PL)으로부터 유기 발광 소자(OLED)로 흐르는 전류 량을 제어한다. 이를 위해, 상기 구동 트랜지스터(Tdr)는 상기 제 1 노드(n1)에 연결된 게이트 전극, 상기 제 2 노드(n2)에 연결된 소스 전극, 및 제 1 구동 전원 라인(PL)에 연결된 드레인 전극을 포함한다.The driving transistor Tdr is turned on by the voltage of the capacitor Cst to control the amount of current flowing from the first driving power line PL to the organic light emitting diode OLED. To this end, the driving transistor Tdr includes a gate electrode connected to the first node n1, a source electrode connected to the second node n2, and a drain electrode connected to the first driving power line PL. .

상기 유기 발광 소자(OLED)는 구동 트랜지스터(Tdr)의 구동에 따라 흐르는 데이터 전류(Ioled)에 의해 발광하여 데이터 전류(Ioled)에 대응되는 휘도를 가지는 단색 광을 방출한다. 이를 위해, 상기 유기 발광 소자(OLED)는 상기 제 2 노드(n2), 즉, 구동 트랜지스터(Tdr)의 소스 전극에 연결된 제 1 전극(예를 들어, 애노드 전극), 제 1 전극 상에 형성된 유기층(미도시), 및 유기층에 연결된 제 2 전극(예를 들어, 캐소드 전극)을 포함한다. 이때, 유기층은 정공 수송층/유기 발광층/전자 수송층의 구조 또는 정공 주입층/정공 수송층/유기 발광층/전자 수송층/전자 주입층의 구조를 가지도록 형성될 수 있다. 나아가, 상기 유기층은 유기 발광층의 발광 효율 및/또는 수명 등을 향상시키기 위한 기능층을 더 포함하여 이루어질 수 있다. 그리고, 상기 제 2 전극은 상기 유기층 상에 형성되는 상기 제 2 구동 전원 라인이거나, 상기 제 2 구동 전원 라인에 연결되도록 상기 유기층 상에 추가로 형성될 수 있다.The organic light-emitting device OLED emits monochromatic light having a luminance corresponding to the data current Ioled by emitting light by the data current Ioled flowing when the driving transistor Tdr is driven. To this end, the organic light emitting diode OLED includes a first electrode (eg, an anode electrode) connected to the second node n2, that is, a source electrode of the driving transistor Tdr, and an organic layer formed on the first electrode. (Not shown), and a second electrode (eg, a cathode electrode) connected to the organic layer. In this case, the organic layer may be formed to have a structure of a hole transport layer/organic emission layer/electron transport layer or a hole injection layer/hole transport layer/organic emission layer/electron transport layer/electron injection layer. Furthermore, the organic layer may further include a functional layer for improving the luminous efficiency and/or lifespan of the organic emission layer. In addition, the second electrode may be the second driving power line formed on the organic layer, or may be additionally formed on the organic layer to be connected to the second driving power line.

상기 패널 구동부(200)는 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)로부터 산출된 프레임 영상 레벨에 따라 상기 레퍼런스 전압(Vref)을 가변하여 상기 레퍼런스 라인들(RL)에 공급하고, 복수의 기준 감마 전압(RGV)을 이용하여 입력 데이터(RGB)를 데이터 전압(Vdata)으로 변환해 해당하는 데이터 라인(DL)에 공급한다. 이를 위해, 상기 패널 구동부(200)는 타이밍 제어부(210), 로우(row) 구동부(220), 레퍼런스 전압 생성부(230), 기준 감마 전압 생성부(240), 및 컬럼(column) 구동부(250)를 포함하여 구성될 수 있다.The panel driver 200 varies the reference voltage Vref according to the frame image level calculated from the input data RGB of the input image input in a frame unit, and supplies it to the reference lines RL. The input data RGB is converted into a data voltage Vdata using the reference gamma voltage RGV and supplied to the corresponding data line DL. To this end, the panel driving unit 200 includes a timing control unit 210, a row driving unit 220, a reference voltage generation unit 230, a reference gamma voltage generation unit 240, and a column driving unit 250. ) Can be included.

상기 타이밍 제어부(210)는 외부로부터 입력되는 타이밍 동기 신호(TSS)에 기초하여 상기 로우(row) 구동부(220)의 구동을 제어하기 위한 스캔 제어 신호(SCS)와 상기 컬럼(column) 구동부(250)의 구동을 제어하기 위한 데이터 제어 신호(DCS)를 각각 생성한다. 또한, 상기 타이밍 제어부(210)는 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)를 상기 표시 패널(100)의 화소 배치 구조에 알맞도록 정렬하여 화소 데이터(DATA)를 생성하고, 설정된 감마 곡선에 기초하여 복수의 기준 감마 전압을 생성하기 위한 감마 전압 설정 데이터(GVSD)를 생성한다. 그리고, 상기 타이밍 제어부(210)는 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)를 프레임 단위로 분석하여 프레임 영상 레벨을 산출하고, 산출된 프레임 영상 레벨에 따라 레퍼런스 전압 설정 데이터(RVSD)를 생성한다.The timing controller 210 includes a scan control signal SCS for controlling driving of the row driver 220 and the column driver 250 based on a timing synchronization signal TSS input from the outside. Each of the data control signals (DCS) for controlling the driving of) is generated. In addition, the timing controller 210 generates pixel data DATA by aligning the input data RGB of the input image input in a frame unit to fit the pixel arrangement structure of the display panel 100, and generates a set gamma curve. Based on the gamma voltage setting data GVSD for generating a plurality of reference gamma voltages is generated. In addition, the timing controller 210 calculates a frame image level by analyzing the input data RGB of the input image input in a frame unit, and calculates the reference voltage setting data RVSD according to the calculated frame image level. Generate.

상기 로우(row) 구동부(220)는 상기 타이밍 제어부(210)로부터 공급되는 스캔 제어 신호(SCS)에 응답해 제 1 스캔 펄스(SP1)를 순차적으로 생성하여 상기 제 1 내지 제 m 스캔 제어 라인(SCL1 내지 SCLm)에 공급함과 아울러 상기 스캔 제어 신호(SCS)에 응답해 제 2 스캔 펄스(SP2)를 순차적으로 생성하여 상기 제 1 내지 제 m 센싱 제어 라인(SSCL1 내지 SSCLm)에 순차적으로 공급한다. 여기서, 상기 스캔 제어 신호(SCS)는 스타트 신호, 및 복수의 클럭 신호 등을 포함하여 이루어질 수 있다.The row driver 220 sequentially generates a first scan pulse SP1 in response to a scan control signal SCS supplied from the timing controller 210, and the first to m-th scan control lines ( SCL1 to SCLm) and sequentially generate second scan pulses SP2 in response to the scan control signal SCS, and sequentially supply them to the first to mth sensing control lines SSCL1 to SSCLm. Here, the scan control signal SCS may include a start signal and a plurality of clock signals.

일 예에 따른 상기 로우(row) 구동부(220)는 스캔 라인 구동부(222), 및 센싱 라인 구동부(224)를 포함하여 이루어질 수 있다.The row driving unit 220 according to an example may include a scan line driving unit 222 and a sensing line driving unit 224.

상기 스캔 라인 구동부(222)는 상기 제 1 내지 제 m 스캔 제어 라인(SCL1 내지 SCLm) 각각의 일측 및/또는 타측 각각 연결된다. 이러한 상기 스캔 라인 구동부(222)는 상기 스캔 제어 신호(SCS)에 기초하여 순차적으로 쉬프트되는 제 1 스캔 펄스(SP1)를 생성하여 상기 제 1 내지 제 m 스캔 제어 라인(SCL1 내지 SCLm)에 순차적으로 공급한다.The scan line driver 222 is connected to one side and/or the other side of each of the first to mth scan control lines SCL1 to SCLm. The scan line driver 222 generates first scan pulses SP1 that are sequentially shifted based on the scan control signal SCS, and sequentially applies to the first to mth scan control lines SCL1 to SCLm. Supply.

상기 센싱 라인 구동부(224)는 상기 제 1 내지 제 m 센싱 제어 라인(SSCL1 내지 SSCLm) 각각의 일측 및/또는 타측 각각 연결된다. 이러한 상기 센싱 라인 구동부(224)는 상기 스캔 제어 신호(SCS)에 기초하여 순차적으로 쉬프트되는 제 2 스캔 펄스(SP2)를 생성하여 상기 제 1 내지 제 m 센싱 제어 라인(SSCL1 내지 SSCLm)에 순차적으로 공급한다. 상기 센싱 라인 구동부(224)는 상기 스캔 라인 구동부(222)에 공급되는 스캔 제어 신호(SCS)와 다른 스캔 제어 신호에 따라 상기 제 2 스캔 펄스(SP2)를 생성할 수 있다. 또한, 하나의 화소(P)에는 스캔 제어 라인(SCL)과 센싱 제어 라인(SSCL)이 하나씩 배치되는데, 하나의 화소(P)에 배치된 스캔 제어 라인(SCL)과 센싱 제어 라인(SSCL)은 서로 연결되도록 형성될 수 있으며, 이 경우, 상기 스캔 라인 구동부(222)와 상기 센싱 라인 구동부(224) 중 어느 하나는 생략된다.The sensing line driver 224 is connected to one side and/or the other side of each of the first to mth sensing control lines SSCL1 to SSCLm. The sensing line driver 224 generates second scan pulses SP2 that are sequentially shifted based on the scan control signal SCS, and sequentially applies to the first to mth sensing control lines SSCL1 to SSCLm. Supply. The sensing line driver 224 may generate the second scan pulse SP2 according to a scan control signal different from the scan control signal SCS supplied to the scan line driver 222. In addition, one scan control line SCL and one sensing control line SSCL are disposed in one pixel P, and the scan control line SCL and sensing control line SSCL disposed in one pixel P are They may be formed to be connected to each other, and in this case, any one of the scan line driver 222 and the sensing line driver 224 is omitted.

한편, 상기 로우(row) 구동부(220)는 각 화소(P)의 박막 트랜지스터 형성 공정과 함께 상기 표시 패널(100) 상에 직접 형성되거나 집적 회로(IC) 형태로 형성되어 상기 스캔 제어 라인(SCL)과 센싱 제어 라인(SSCL)의 일측 및/또는 타측에 연결될 수 있다.Meanwhile, the row driver 220 is directly formed on the display panel 100 together with a thin film transistor forming process of each pixel P or formed in the form of an integrated circuit (IC), so that the scan control line SCL ) And the sensing control line SSCL may be connected to one side and/or the other side.

상기 레퍼런스 전압 생성부(230)는 상기 타이밍 제어부(210)로부터 공급되는 상기 레퍼런스 전압 설정 데이터(RVSD)에 기초하여 상기 레퍼런스 전압(Vref)을 생성하여 상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 공급한다. 이를 위해, 상기 레퍼런스 전압 생성부(230)는 디지털-아날로그 변환기를 포함하여 구성될 수 있다.The reference voltage generator 230 generates the reference voltage Vref based on the reference voltage setting data RVSD supplied from the timing controller 210 to generate the first to nth reference lines RL1 to RLn. ). To this end, the reference voltage generator 230 may include a digital-to-analog converter.

일 예에 따른 상기 레퍼런스 전압(Vref)은 상기 컬럼(column) 구동부(250)에 공급될 수 있다. 다른 예에 따른 상기 레퍼런스 전압(Vref)은 신호 전송 필름(미도시)을 통해 상기 표시 패널(100)의 일측에 형성된 레퍼런스 공통 라인(미도시), 및 레퍼런스 공통 라인에 통해 상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 공통적으로 공급될 수 있다.The reference voltage Vref according to an example may be supplied to the column driver 250. The reference voltage Vref according to another example is a reference common line (not shown) formed on one side of the display panel 100 through a signal transmission film (not shown), and the first to n-th through the reference common line. It may be commonly supplied to the reference lines RL1 to RLn.

상기 기준 감마 전압 생성부(240)는 상기 타이밍 제어부(210)로부터 공급되는 상기 감마 전압 설정 데이터(GVSD)에 따라 각기 다른 전압 레벨을 가지는 복수의 기준 감마 전압(RGV)을 생성한다. 즉, 상기 기준 감마 전압 생성부(240)는 상기 감마 전압 설정 데이터(GVSD)에 따라 전원 공급부(미도시)로부터 공급되는 고전위 전압과 저전위 전압 및 적어도 하나의 중간 전압 각각의 전압 레벨을 설정하고, 설정된 저전위 전압과 고전위 전압 사이의 전압 분배를 통해 각기 다른 전압 레벨을 가지는 복수의 기준 감마 전압(RGV)을 생성하여 컬럼(column) 구동부(250)에 공급한다. 이때, 상기 기준 감마 전압 생성부(240)는 단위 화소를 구성하는 화소(P)들에 공통적으로 사용되거나 단위 화소를 구성하는 화소(P)들의 색상에 따라 개별(또는 독립)으로 사용되는 복수의 기준 감마 전압(RGV)을 생성할 수 있다. 이러한 상기 기준 감마 전압 생성부(240)는 프로그래머블 감마 IC(Programmable Gamma Integrated Circuit)로 구현될 수 있다.The reference gamma voltage generation unit 240 generates a plurality of reference gamma voltages RGVs having different voltage levels according to the gamma voltage setting data GVSD supplied from the timing control unit 210. That is, the reference gamma voltage generator 240 sets the voltage level of each of the high potential voltage, the low potential voltage and at least one intermediate voltage supplied from a power supply unit (not shown) according to the gamma voltage setting data GVSD. Then, a plurality of reference gamma voltages RGV having different voltage levels are generated through voltage distribution between the set low-potential voltage and the high-potential voltage, and are supplied to the column driver 250. In this case, the reference gamma voltage generator 240 is a plurality of units commonly used for pixels P constituting a unit pixel or individually (or independently) used according to the color of the pixels P constituting a unit pixel. A reference gamma voltage RGV may be generated. The reference gamma voltage generator 240 may be implemented as a programmable gamma integrated circuit (IC).

일 예에 따른 컬럼(column) 구동부(250)는 제 1 내지 제 n 데이터 라인(DL1 내지 DLn)과 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 연결되어 상기 데이터 라인(DL)에 데이터 전압(Vdata)을 공급함과 아울러 상기 레퍼런스 라인(RL)에 레퍼런스 전압(Vrf)을 공급한다. 이 경우, 상기 컬럼(column) 구동부(250)는 상기 타이밍 제어부(210)로부터 공급되는 데이터 제어 신호(DCS)에 응답하여, 상기 타이밍 제어부(210)로부터 공급되는 1 수평 라인의 화소 데이터(DATA)를 데이터 전압(Vdata)으로 변환하여 해당 데이터 라인(DL1 내지 DLn)에 공급함과 아울러 상기 레퍼런스 전압 생성부(230)로부터 공급되는 레퍼런스 전압(Vref)을 레퍼런스 라인(RL1 내지 RLn)에 공급한다. 이를 위해, 일 예에 따른 컬럼(column) 구동부(250)는 도시하지 않은 쉬프트 레지스터부, 래치부, 계조 전압 생성부, 및 디지털-아날로그 변환부를 포함한다.The column driver 250 according to an example is connected to the first to nth data lines DL1 to DLn and the first to nth reference lines RL1 to RLn to provide a data voltage to the data line DL. In addition to supplying (Vdata), a reference voltage Vrf is supplied to the reference line RL. In this case, the column driver 250 responds to the data control signal DCS supplied from the timing controller 210, and the pixel data DATA of one horizontal line supplied from the timing controller 210 Is converted into a data voltage Vdata and supplied to the corresponding data lines DL1 to DLn, and a reference voltage Vref supplied from the reference voltage generator 230 is supplied to the reference lines RL1 to RLn. To this end, the column driving unit 250 according to an example includes a shift register unit, a latch unit, a gradation voltage generation unit, and a digital-to-analog converter (not shown).

상기 쉬프트 레지스터부는 상기 데이터 제어 신호(DCS)의 소스 스타트 신호와 소스 쉬프트 클럭을 이용하여 상기 소스 쉬프트 클럭에 따라 상기 소스 스타트 신호를 쉬프트시킴으로써 샘플링 신호를 순차적으로 출력한다. 상기 래치부는 상기 샘플링 신호에 따라 입력되는 화소 데이터(DATA)를 순차적으로 샘플링하여 래치하고, 상기 데이터 제어 신호(DCS)의 소스 출력 인에이블 신호에 따라 1수평 라인분의 래치 데이터를 동시에 출력한다. 상기 계조 전압 생성부는 상기 기준 감마 전압 생성부(240)는 입력되는 복수의 기준 감마 전압(RGV)을 이용하여 화소 데이터(DATA)의 계조 수에 대응되는 각기 다른 계조 전압을 생성한다. 상기 디지털-아날로그 변환부는 상기 계조 전압 생성부로부터 공급되는 복수의 계조 전압 중에서 래치 데이터에 대응되는 계조 전압을 데이터 전압(Vdata)으로 선택하여 데이터 라인(DL1 내지 DLn)으로 출력한다.The shift register unit sequentially outputs a sampling signal by shifting the source start signal according to the source shift clock using a source start signal and a source shift clock of the data control signal DCS. The latch unit sequentially samples and latches the pixel data DATA input according to the sampling signal, and simultaneously outputs latch data for one horizontal line according to a source output enable signal of the data control signal DCS. The gray voltage generator 240 generates different gray voltages corresponding to the number of gray levels of the pixel data DATA using a plurality of input reference gamma voltages RGV. The digital-analog converter selects a gray voltage corresponding to the latch data from among a plurality of gray voltages supplied from the gray voltage generator as a data voltage Vdata and outputs it to the data lines DL1 to DLn.

추가적으로, 상기 레퍼런스 전압 생성부(230)는 일 예에 따른 컬럼(column) 구동부(250)에 내장될 수 있다. 이 경우, 상기 레퍼런스 전압 생성부(230)는 상기 계조 전압 생성부로부터 공급되는 복수의 계조 전압 중에서 상기 레퍼런스 전압 설정 데이터(RVSD)에 대응되는 계조 전압을 상기 레퍼런스 전압(Vref)으로 선택하여 상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 공급할 수 있다.Additionally, the reference voltage generator 230 may be built in the column driver 250 according to an example. In this case, the reference voltage generation unit 230 selects a gray voltage corresponding to the reference voltage setting data RVSD from among a plurality of gray voltages supplied from the gray voltage generation unit as the reference voltage Vref. It may be supplied to the first to nth reference lines RL1 to RLn.

다른 예에 따른 컬럼(column) 구동부(250)는 상기 제 1 내지 제 n 데이터 라인(DL1 내지 DLn)에만 연결되어 상기 데이터 라인(DL)에 데이터 전압(Vdata)을 공급한다. 이 경우, 상기 레퍼런스 전압(Vref)은 표시 패널(100)에 형성된 레퍼런스 라인(RL)에 직접적으로 공급되게 된다. 이 경우, 상기 타이밍 제어부(210)로부터 공급되는 데이터 제어 신호(DCS)에 응답하여, 상기 타이밍 제어부(210)로부터 공급되는 1 수평 라인의 화소 데이터(DATA)를 데이터 전압(Vdata)으로 변환하여 해당 데이터 라인(DL1 내지 DLn)에 공급한다.The column driver 250 according to another example is connected only to the first to nth data lines DL1 to DLn to supply a data voltage Vdata to the data line DL. In this case, the reference voltage Vref is directly supplied to the reference line RL formed on the display panel 100. In this case, in response to the data control signal DCS supplied from the timing control unit 210, the pixel data DATA of one horizontal line supplied from the timing control unit 210 is converted into a data voltage Vdata. It is supplied to the data lines DL1 to DLn.

도 4는 도 2에 도시된 타이밍 제어부를 설명하기 위한 블록도이다.FIG. 4 is a block diagram illustrating a timing controller illustrated in FIG. 2.

도 3 및 도 4를 참조하면, 본 발명의 일 예에 따른 타이밍 제어부(210)는 제어 신호 생성부(211), 데이터 처리부(213), 데이터 분석부(215), 및 레퍼런스 전압 설정부(217)를 포함하여 구성될 수 있다.3 and 4, the timing controller 210 according to an exemplary embodiment of the present invention includes a control signal generator 211, a data processing unit 213, a data analysis unit 215, and a reference voltage setting unit 217. ) Can be included.

상기 제어 신호 생성부(211)는 외부의 구동 시스템(또는 그래픽 카드)로부터 입력되는 수직 동기 신호, 수평 동기 신호, 데이터 인에이블 신호, 메인 클럭 등의 타이밍 동기 신호(TSS)를 기반으로 상기 스캔 제어 신호(SCS)를 생성하여 상기 로우(row) 구동부(220)에 제공함과 동시에 데이터 제어 신호(DCS)를 생성하여 상기 컬럼(column) 구동부(250)에 제공한다.The control signal generator 211 controls the scan based on a timing synchronization signal (TSS) such as a vertical synchronization signal, a horizontal synchronization signal, a data enable signal, and a main clock input from an external driving system (or graphics card). A signal SCS is generated and provided to the row driver 220, and a data control signal DCS is generated and provided to the column driver 250.

상기 데이터 처리부(213)는 외부의 구동 시스템(또는 그래픽 카드)로부터 입력되는 입력 데이터(Idata)를 상기 표시 패널(100)의 화소 배치 구조에 대응되도록 화소 데이터(DATA)로 정렬하여 상기 컬럼(column) 구동부(250)에 제공한다.The data processing unit 213 arranges the input data Idata input from an external driving system (or graphic card) into pixel data DATA so as to correspond to the pixel arrangement structure of the display panel 100 to correspond to the pixel arrangement structure of the display panel 100. ) Provided to the driving unit 250.

추가적으로, 하나의 단위 화소가 적색 화소, 녹색 화소, 청색 화소 및 백색 화소로 이루어질 경우, 상기 데이터 처리부(213)는 각 화소의 휘도 및/또는 구동 등의 특성에 따른 각 단위 화소의 휘도 특성에 따라 설정된 4색 데이터 변환 방법을 기반으로, 적색, 녹색, 및 청색의 입력 데이터(RGB)를 적색, 녹색, 청색 및 백색의 4색 화소 데이터(DATA)로 변환하여 상기 컬럼(column) 구동부(250)에 제공할 수도 있다. 이 경우, 상기 데이터 처리부(213)는 대한민국 공개특허공보 제10-2013-0060476호 또는 제10-2013-0030598호에 개시된 데이터 변환 방법에 따라 적색, 녹색, 및 청색의 입력 데이터(RGB)를 적색, 녹색, 청색 및 백색의 4색 화소 데이터(DATA)로 변환할 수 있다.Additionally, when one unit pixel is composed of a red pixel, a green pixel, a blue pixel, and a white pixel, the data processing unit 213 may be configured according to the luminance characteristics of each unit pixel according to characteristics such as luminance and/or driving. Based on the set four-color data conversion method, the column driver 250 converts red, green, and blue input data RGB into red, green, blue, and white four-color pixel data DATA. You can also provide In this case, the data processing unit 213 converts red, green, and blue input data (RGB) into red according to the data conversion method disclosed in Korean Patent Laid-Open No. 10-2013-0060476 or 10-2013-0030598. , Green, blue, and white four-color pixel data DATA.

상기 데이터 분석부(215)는 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)의 계조 값을 분석하여 프레임 영상 레벨(FIL)을 산출한다. 일 예로서, 상기 프레임 영상 레벨(FIL)은 한 프레임의 입력 데이터(RGB)의 계조 값들을 평균화한 평균 계조 값이 될 수 있다. 다른 예로서, 상기 프레임 영상 레벨(FIL)은 각 단위 화소의 입력 데이터(RGB)에서 단위 화소마다 최대 계조 값을 산출하고, 각 단위 화소의 최대 계조 값을 평균화한 평균 계조 값이 될 수 있다. 또 다른 예로서, 상기 프레임 영상 레벨(FIL)은 한 프레임의 입력 데이터(RGB)에 대한 계조별 히스토그램에서 최빈 값 또는 설정된 상위 빈도수에 평균 계조 값이 될 수 있다.The data analysis unit 215 calculates a frame image level FIL by analyzing a grayscale value of the input data RGB of an input image input in a frame unit. As an example, the frame image level FIL may be an average gray scale value obtained by averaging gray scale values of input data RGB of one frame. As another example, the frame image level FIL may be an average grayscale value obtained by calculating a maximum grayscale value for each unit pixel from the input data RGB of each unit pixel and averaging the maximum grayscale values of each unit pixel. As another example, the frame image level FIL may be a mode value in a histogram for each gray level of the input data RGB of one frame or an average gray level value at a set higher frequency.

상기 레퍼런스 전압 설정부(217)는 상기 데이터 분석부(215)로부터 공급되는 상기 프레임 영상 레벨(FIL)에 기초하여 각 화소(P)에 공통적으로 공급될 레퍼런스 전압(Vref)을 설정하기 위한 레퍼런스 전압 설정 데이터(RVSD)를 생성하고, 생성된 레퍼런스 전압 설정 데이터(RVSD)를 상기 레퍼런스 전압 생성부(230)에 제공한다.The reference voltage setting unit 217 is a reference voltage for setting a reference voltage Vref to be commonly supplied to each pixel P based on the frame image level FIL supplied from the data analysis unit 215 Setting data RVSD is generated, and the generated reference voltage setting data RVSD is provided to the reference voltage generator 230.

구체적으로, 상기 레퍼런스 전압 설정부(217)는, 도 5에 도시된 바와 같이, 상기 프레임 영상 레벨(FIL)의 크기에 비례하여 레퍼런스 전압(Vref)의 레벨이 증가하도록 설정된 레퍼런스 전압 곡선을 기반으로, 상기 프레임 영상 레벨(FIL)에 Specifically, as shown in FIG. 5, the reference voltage setting unit 217 is based on a reference voltage curve set to increase the level of the reference voltage Vref in proportion to the size of the frame image level FIL. , At the frame image level (FIL)

해당되는 레퍼런스 전압 레벨을 추출하고, 추출된 레퍼런스 전압 레벨에 대응되는 레퍼런스 전압 설정 데이터(RVSD)를 생성한다. 여기서, 상기 레퍼런스 전압 설정부(217)는 레퍼런스 전압 곡선과 같이, 상기 프레임 영상 레벨(FIL)에 대한 레퍼런스 전압 레벨에 대응되는 레퍼런스 전압 설정 데이터(RVSD)가 맵핑(mapping)되어 있는 레퍼런스 전압용 룩-업 테이블(미도시)을 이용하여 상기 프레임 영상 레벨(FIL)에 따른 레퍼런스 전압 설정 데이터(RVSD)를 생성할 수 있다.A corresponding reference voltage level is extracted, and reference voltage setting data RVSD corresponding to the extracted reference voltage level is generated. Here, the reference voltage setting unit 217 is a look for a reference voltage in which reference voltage setting data RVSD corresponding to a reference voltage level with respect to the frame image level FIL is mapped, like a reference voltage curve. Reference voltage setting data RVSD according to the frame image level FIL may be generated using an -up table (not shown).

한편, 유기 발광 표시 장치에는 전압 마진에 의해 레퍼런스 전압으로 사용 가능한 전압 범위가 할당되어 있는데, 상기 레퍼런스 전압 레벨은 레퍼런스 전압의 상한 및 하한 마진 전압(Vref_max, Vref_min) 사이의 범위 내에서 상기 프레임 영상 레벨(FIL)에 대응되도록 설정되게 된다. 여기서, 상기 레퍼런스 전압의 하한 마진 전압(Vref_min)은 블랙 휘도를 구현하는 블랙 전압이 될 수 있다. 그리고, 상기 프레임 영상 레벨(FIL)에 따른 레퍼런스 전압 레벨은 상기 프레임 영상 레벨(FIL)과 각 화소(P)에 공급되는 레퍼런스 전압(Vref)에 따른 영상의 휘도 변화를 측정하는 시뮬레이션 실험을 통해 사전에 설정되게 된다. 이에 따라, 상기 레퍼런스 전압(Vref)은 상기 프레임 영상 레벨(FIL)에 비례하여 레퍼런스 전압의 상한 및 하한 마진 전압(Vref_max, Vref_min) 범위 내에서 가변되게 된다.Meanwhile, in the organic light emitting diode display, a voltage range that can be used as a reference voltage is allocated based on a voltage margin, and the reference voltage level is the frame image level within a range between the upper and lower margin voltages Vref_max and Vref_min of the reference voltage. It will be set to correspond to (FIL). Here, the lower limit margin voltage Vref_min of the reference voltage may be a black voltage implementing black luminance. In addition, the reference voltage level according to the frame image level FIL is preliminarily determined through a simulation experiment that measures the luminance change of the image according to the frame image level FIL and the reference voltage Vref supplied to each pixel P. Will be set to Accordingly, the reference voltage Vref is varied within the range of upper and lower margin voltages Vref_max and Vref_min of the reference voltage in proportion to the frame image level FIL.

이와 같은, 본 발명의 일 예에 따른 유기 발광 표시 장치는 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변하여 구동 트랜지스터(Tdr)의 게이트-소스 간의 차 전압(Vdata-Vref)을 가변시킴으로써 구동 트랜지스터(Tdr)의 턴-온 시점의 조절을 통해 유기 발광 소자(OLED)의 발광 시점 및 발광 시간을 조절하여 영상의 전체적인 휘도를 조절한다. 예를 들어, 상기 레퍼런스 전압(Vref)이 상기 프레임 영상 레벨(FIL)에 따라 하한 마진 전압(Vref_min) 쪽으로 가변될 경우, 구동 트랜지스터(Tdr)의 게이트-소스 간의 차 전압(Vdata-Vref)이 커져 상기 구동 트랜지스터(Tdr)의 턴-온 시점이 앞당겨짐에 따라 유기 발광 소자(OLED)의 발광 시점 역시 앞당겨짐으로써 영상의 휘도가 증가하게 된다. 반대로, 상기 레퍼런스 전압(Vref)이 상기 프레임 영상 레벨(FIL)에 따라 상한 마진 전압(Vref_max) 쪽으로 가변될 경우 구동 트랜지스터(Tdr)의 게이트-소스 간의 차 전압(Vdata-Vref)이 작아져 상기 구동 트랜지스터(Tdr)의 턴-온 시점이 늦추어짐에 따라 유기 발광 소자(OLED)의 발광 시점 역시 늦추어짐으로써 영상의 휘도가 감소하게 된다.In the organic light emitting diode display according to an embodiment of the present invention, the reference voltage Vref supplied to each pixel P is varied to vary the gate-source difference voltage Vdata-Vref of the driving transistor Tdr. By doing so, the overall luminance of the image is adjusted by controlling the light emission time and the light emission time of the organic light-emitting device OLED by adjusting the turn-on time of the driving transistor Tdr. For example, when the reference voltage Vref varies toward the lower limit margin voltage Vref_min according to the frame image level FIL, the gate-source difference voltage Vdata-Vref of the driving transistor Tdr increases. As the turn-on timing of the driving transistor Tdr is advanced, the emission timing of the organic light emitting diode OLED is also advanced, thereby increasing the luminance of the image. Conversely, when the reference voltage Vref is varied toward the upper limit margin voltage Vref_max according to the frame image level FIL, the difference voltage Vdata-Vref between the gate and the source of the driving transistor Tdr decreases. As the turn-on timing of the transistor Tdr is delayed, the emission timing of the organic light-emitting device OLED is also delayed, so that the luminance of the image decreases.

따라서, 본 발명의 일 예에 따른 유기 발광 표시 장치는 입력 영상의 프레임 영상 레벨(FIL)에 기초하여 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변하여 유기 발광 소자(OLED)의 발광 시점을 가변함으로써 감마 전압을 이용한 영상의 휘도 조절 대비 추가적인 휘도 조절이 가능하며, 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있다.Accordingly, the organic light emitting diode display according to an embodiment of the present invention changes the reference voltage Vref supplied to each pixel P based on the frame image level FIL of the input image to emit light of the organic light emitting diode OLED. By varying the viewpoint, additional luminance can be adjusted compared to the luminance of the image using the gamma voltage, and high luminance and dark images can be implemented by dynamically changing the luminance of the input image.

도 6은 도 2에 도시된 타이밍 제어부의 다른 예를 설명하기 위한 블록도이다.6 is a block diagram illustrating another example of the timing controller shown in FIG. 2.

도 6을 도 2와 결부하면, 본 발명의 다른 예에 따른 타이밍 제어부(310)는 제어 신호 생성부(211), 데이터 처리부(213), 데이터 분석부(215), 레퍼런스 전압 설정부(217), 및 감마 전압 설정부(319)를 포함하여 구성될 수 있다. 이러한 구성에서, 감마 전압 설정부(319)를 제외한 나머지 구성은 도 4에 도시된 타이밍 제어부(210)와 동일하므로 이들에 대해서는 동일한 도면 부호를 부여하고 이들에 대한 중복 설명은 생략하기로 한다.Referring to FIG. 6 with FIG. 2, the timing control unit 310 according to another example of the present invention includes a control signal generator 211, a data processing unit 213, a data analysis unit 215, and a reference voltage setting unit 217. , And a gamma voltage setting unit 319 may be included. In this configuration, the rest of the configurations except for the gamma voltage setting unit 319 are the same as the timing control unit 210 illustrated in FIG. 4, and thus the same reference numerals are assigned to them, and redundant descriptions thereof will be omitted.

먼저, 본 발명의 다른 예에 따른 타이밍 제어부(310)는 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)의 분석에 따라 산출된 상기 프레임 영상 레벨(FIL)을 기반으로, 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변함과 동시에 입력 영상의 피크 휘도를 추가로 제어하기 위하여, 상기 감마 전압 설정부(319)를 더 포함하여 구성되는 것이다.First, the timing controller 310 according to another example of the present invention is based on the frame image level (FIL) calculated according to the analysis of the input data (RGB) of the input image input in a frame unit, each pixel (P) The gamma voltage setting unit 319 is further included in order to further control the peak luminance of the input image while varying the reference voltage Vref supplied to the input image.

상기 감마 전압 설정부(319)는 전술한 데이터 분석부(215)로부터 공급되는 상기 프레임 영상 레벨(FIL)에 기초하여 입력 영상, 즉 표시 영상의 피크 휘도를 설정하기 위한 감마 전압 설정 데이터(GVSD)를 생성하고, 생성된 감마 전압 설정 데이터(GVSD)를 상기 기준 감마 전압 생성부(240)에 제공한다.The gamma voltage setting unit 319 is gamma voltage setting data (GVSD) for setting the peak luminance of an input image, that is, a display image based on the frame image level FIL supplied from the data analysis unit 215 described above. And provides the generated gamma voltage setting data GVSD to the reference gamma voltage generator 240.

구체적으로, 상기 감마 전압 설정부(319)는, 도 7에 도시된 바와 같이, 상기 프레임 영상 레벨(FIL)에 대한 피크 휘도 값으로 이루어진 피크 휘도 곡선을 기반으로, 상기 프레임 영상 레벨(FIL)에 해당되는 피크 휘도 레벨을 추출하고, 추출된 피크 휘도 레벨에 대응되는 감마 전압 설정 데이터(GVSD)를 생성한다. 여기서, 상기 감마 전압 설정부(319)는 피크 휘도 곡선과 같이, 상기 프레임 영상 레벨(FIL)에 대한 피크 휘도 레벨에 대응되는 감마 전압 설정 데이터(GVSD)가 맵핑(mapping)되어 있는 감마 전압용 룩-업 테이블(미도시)을 이용하여 상기 프레임 영상 레벨(FIL)에 따른 감마 전압 설정 데이터(GVSD)를 생성할 수 있다.Specifically, the gamma voltage setting unit 319, as shown in FIG. 7, based on a peak luminance curve consisting of a peak luminance value for the frame image level FIL, the frame image level FIL. A corresponding peak luminance level is extracted, and gamma voltage setting data GVSD corresponding to the extracted peak luminance level is generated. Here, the gamma voltage setting unit 319 is a look for a gamma voltage in which gamma voltage setting data GVSD corresponding to a peak luminance level with respect to the frame image level FIL is mapped, like a peak luminance curve. Gamma voltage setting data GVSD according to the frame image level FIL may be generated using an -up table (not shown).

그리고, 전술한 기준 감마 전압 생성부(240)는 상기 프레임 영상 레벨(FIL)에 따라 상기 감마 전압 설정부(319)로부터 공급되는 감마 전압 설정 데이터(GVSD)에 대응되는 복수의 기준 감마 전압(RGV)을 생성하여 상기 컬럼(column) 구동부(250)에 제공하게 된다. 또한, 상기 컬럼(column) 구동부(250)는 상기 복수의 기준 감마 전압(RGV)을 이용하여 화소 데이터(DATA)를 데이터 전압(Vdata)로 변환하여 각 화소(P)에 공급하게 된다. 이에 따라, 상기 표시 패널(100)에 표시되는 영상의 휘도는 상기 프레임 영상 레벨(FIL)에 따른 레퍼런스 전압(Vref) 및 데이터 전압(Vdata)의 가변에 의해 조절되게 된다.In addition, the above-described reference gamma voltage generator 240 includes a plurality of reference gamma voltages RGV corresponding to the gamma voltage setting data GVSD supplied from the gamma voltage setting unit 319 according to the frame image level FIL. ) Is generated and provided to the column driver 250. In addition, the column driver 250 converts the pixel data DATA into a data voltage Vdata using the plurality of reference gamma voltages RGV, and supplies them to each pixel P. Accordingly, the luminance of the image displayed on the display panel 100 is adjusted by varying the reference voltage Vref and the data voltage Vdata according to the frame image level FIL.

따라서, 상기 타이밍 제어부(310)를 포함하는 본 발명의 일 예에 따른 유기 발광 표시 장치는 감마 전압과 레퍼런스 전압(Vref)을 가변하여 입력 영상의 피크 휘도와 유기 발광 소자(OLED)의 발광 시점을 가변함으로써 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있다.Accordingly, the organic light-emitting display device according to an embodiment of the present invention including the timing controller 310 varies the gamma voltage and the reference voltage Vref to determine the peak luminance of the input image and the light emission time of the organic light-emitting device (OLED). By varying, the luminance of the input image can be dynamically changed to realize high luminance and dark images.

도 8은 본 발명의 다른 예에 따른 유기 발광 표시 장치를 설명하기 위한 도면이다.8 is a diagram illustrating an organic light emitting display device according to another example of the present invention.

도 8을 참조하면, 본 발명의 다른 예에 따른 유기 발광 표시 장치는 표시 패널(100)과 패널 구동부(400)를 포함하여 구성된다.Referring to FIG. 8, an organic light emitting display device according to another example of the present invention includes a display panel 100 and a panel driver 400.

상기 표시 패널(100)과 도 2에 도시된 표시 패널과 동일하므로 이에 대한 중복 설명은 생략하기로 한다.Since the display panel 100 and the display panel illustrated in FIG. 2 are the same, a redundant description thereof will be omitted.

상기 패널 구동부(400)는 상기 표시 패널(100)을 센싱 모드와 표시 모드로 동작시킨다.The panel driver 400 operates the display panel 100 in a sensing mode and a display mode.

상기 센싱 모드는 각 화소(P)의 특성 값을 센싱하기 위한 유기 발광 표시 장치의 구동으로 정의될 수 있으며, 이러한 센싱 모드는 유기 발광 표시 장치의 제품 출하 전 사용자 설정, 유기 발광 표시 장치의 제품 출하 이후의 사용자의 설정 또는 설정된 주기마다 수행될 수 있으며, 상기 설정된 주기는 유기 발광 표시 장치의 전원 온/오프 시점 등이 될 수 있다.The sensing mode may be defined as driving of an organic light-emitting display device to sense a characteristic value of each pixel P, and such a sensing mode is set by a user before product shipment of the organic light-emitting display device, and product shipment of the organic light-emitting display device. Subsequently, it may be performed at each user's setting or a set period, and the set period may be a power on/off time point of the organic light emitting display device.

상기 표시 모드는 상기 센싱 모드에 의해 센싱된 상기 각 화소(P)의 특성 값, 예를 들어 구동 트랜지스터(Tdr)의 문턱 전압에 기초하여 해당 화소(P)에 공급될 데이터를 보정하고, 입력 영상의 프레임 영상 레벨에 기초하여 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변하여 유기 발광 소자(OLED)의 발광 시점을 가변하여 표시 패널(100)에 영상을 표시하기 위한 유기 발광 표시 장치의 구동으로 정의될 수 있다.In the display mode, data to be supplied to the pixel P is corrected based on a characteristic value of each pixel P sensed by the sensing mode, for example, a threshold voltage of the driving transistor Tdr, and an input image The organic light-emitting display device for displaying an image on the display panel 100 by varying the reference voltage Vref supplied to each pixel P based on the frame image level of It can be defined as the drive of.

상기 센싱 모드에서, 상기 패널 구동부(400)는 각 화소(P)에 포함된 상기 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2) 각각의 게이트 전압을 고정하여 상기 구동 트랜지스터(Tdr)를 소스 팔로워(source follow) 모드로 동작시키면서 상기 레퍼런스 라인(RL)을 통해 상기 구동 트랜지스터(Tdr)의 소스 전압을 센싱하여 센싱 데이터(Sdata)를 생성하고, 상기 센싱 데이터(Sdata)에 기초하여 화소별 구동 트랜지스터(Tdr)의 문턱 전압을 보상하기 위한 화소별 보상 데이터(CCD)를 생성해 메모리부(M)에 저장한다.In the sensing mode, the panel driver 400 fixes the gate voltages of each of the first and second switching transistors Tsw1 and Tsw2 included in each pixel P, and applies the driving transistor Tdr to the source follower ( source follow) mode, sensing a source voltage of the driving transistor Tdr through the reference line RL to generate sensing data Sdata, and driving transistors for each pixel based on the sensing data Sdata ( Compensation data CCD for each pixel for compensating the threshold voltage of Tdr) is generated and stored in the memory unit M.

상기 표시 모드에서, 상기 패널 구동부(400)는 상기 메모리부(M)에 저장되어 있는 화소별 보상 데이터(CCD)에 따라 각 화소(P)의 입력 데이터(RGB)를 보정하여 표시 패널(100)에 표시한다. 이때, 상기 패널 구동부(400)는 전술한 바와 같이, 입력 영상의 프레임 영상 레벨에 기초하여 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변하여 유기 발광 소자(OLED)의 발광 시점을 가변하거나, 상기 레퍼런스 전압(Vref)을 가변함과 동시에 입력 영상의 프레임 영상 레벨에 기초하여 입력 영상의 피크 휘도를 가변한다.In the display mode, the panel driver 400 corrects the input data RGB of each pixel P according to the compensation data CCD for each pixel stored in the memory unit M, so that the display panel 100 Mark on. At this time, as described above, the panel driver 400 varies the reference voltage Vref supplied to each pixel P based on the frame image level of the input image to change the light emission time of the organic light emitting diode OLED. Alternatively, the reference voltage Vref is varied and the peak luminance of the input image is varied based on the frame image level of the input image.

상기 패널 구동부(400)는 타이밍 제어부(410), 로우(row) 구동부(420), 레퍼런스 전압 생성부(430), 기준 감마 전압 생성부(440), 및 컬럼(column) 구동부(450)를 포함하여 구성될 수 있다.The panel driving unit 400 includes a timing control unit 410, a row driving unit 420, a reference voltage generation unit 430, a reference gamma voltage generation unit 440, and a column driving unit 450. It can be configured.

상기 타이밍 제어부(410)는 사용자의 설정 또는 설정된 주기마다 각 화소(P)에 포함된 구동 트랜지스터(Tdr)의 문턱 전압을 센싱하기 위한 센싱 모드에 따라 상기 로우(row) 구동부(420)와 상기 컬럼(column) 구동부(450) 각각을 동작시킨다. 또한, 상기 타이밍 제어부(410)는 상기 표시 패널(100)에 영상을 표시하기 위한 표시 모드에 따라 상기 로우(row) 구동부(420)와 상기 컬럼(column) 구동부(450) 각각을 동작시킨다.The timing control unit 410 includes the row driving unit 420 and the column according to a sensing mode for sensing the threshold voltage of the driving transistor Tdr included in each pixel P at each set or set period by a user. Each of the (column) driving units 450 is operated. In addition, the timing controller 410 operates each of the row driver 420 and the column driver 450 according to a display mode for displaying an image on the display panel 100.

상기 센싱 모드에서, 상기 타이밍 제어부(410)는 구동 트랜지스터(Tdr)를 소스 팔로워(source follow) 모드로 동작시켜 화소별 구동 트랜지스터(Tdr)의 문턱 전압을 센싱하기 위한 센싱용 화소 데이터(DATA)와 제어 신호(DCS, SCS)을 생성한다. 그런 다음, 상기 센싱 모드에서, 상기 타이밍 제어부(410)는 상기 레퍼런스 라인(RL)을 통해 화소별 구동 트랜지스터(Tdr)의 소스 전압을 센싱하여 센싱 데이터(Sdata)를 생성하고, 상기 센싱 데이터(Sdata)에 기초하여 화소별 구동 트랜지스터(Tdr)의 문턱 전압을 보상하기 위한 화소별 보상 데이터(CCD)를 생성해 메모리부(M)에 저장한다.In the sensing mode, the timing controller 410 operates the driving transistor Tdr in a source follow mode to sense the threshold voltage of the driving transistor Tdr for each pixel, and It generates control signals (DCS, SCS). Then, in the sensing mode, the timing controller 410 senses the source voltage of the driving transistor Tdr for each pixel through the reference line RL to generate sensing data Sdata, and the sensing data Sdata Based on ), the pixel-specific compensation data CCD for compensating the threshold voltage of the driving transistor Tdr for each pixel is generated and stored in the memory unit M.

상기 표시 모드에서, 상기 타이밍 제어부(410)는 외부의 구동 시스템(또는 그래픽 카드)으로부터 입력되는 화소별 입력 데이터(RGB)를 상기 메모리부(M)에 저장되어 있는 해당 보상 데이터(CCD)에 따라 보정해 화소별 화소 데이터(DATA)를 생성하고, 생성된 화소 데이터(DATA)를 상기 컬럼(column) 구동부(450)에 제공한다. 또한, 상기 표시 모드에서, 상기 타이밍 제어부(410)는 외부의 구동 시스템(또는 그래픽 카드)으로부터 입력되는 타이밍 동기 신호(TSS)에 기초하여 상기 로우(row) 구동부(420)와 상기 컬럼(column) 구동부(450) 각각을 제어하기 위한 데이터 제어 신호(DCS)와 스캔 제어 신호(SCS)를 생성한다. 이와 동시에, 표시 모드에서, 상기 타이밍 제어부(410)는 전술한 바와 같은 입력 영상의 프레임 영상 레벨에 기초하여 레퍼런스 전압 설정 데이터(RVSD)를 생성하거나 레퍼런스 전압 설정 데이터(RVSD)와 감마 전압 설정 데이터(GVSD)를 생성한다.In the display mode, the timing controller 410 stores pixel-specific input data RGB input from an external driving system (or graphics card) according to the corresponding compensation data CCD stored in the memory unit M. The pixel data DATA for each pixel is corrected to be generated, and the generated pixel data DATA is provided to the column driver 450. In addition, in the display mode, the timing controller 410 controls the row driver 420 and the column based on a timing synchronization signal TSS input from an external driving system (or graphics card). A data control signal DCS and a scan control signal SCS for controlling each of the driving units 450 are generated. At the same time, in the display mode, the timing controller 410 generates reference voltage setting data RVSD based on the frame image level of the input image as described above, or generates reference voltage setting data RVSD and gamma voltage setting data ( GVSD) is created.

상기 로우(row) 구동부(420)는 스캔 라인 구동부(422) 및 센싱 라인 구동부(424)를 포함하여 구성된다. 상기 스캔 라인 구동부(422) 및 상기 센싱 라인 구동부(424) 각각은 상기 타이밍 제어부(410)로부터 공급되는 센싱 모드 또는 표시 모드에 따른 스캔 제어 신호(SCS)에 응답하여 해당 모드에 해당되는 스캔 펄스(SP1, SP2)를 생성한다.The row driving unit 420 includes a scan line driving unit 422 and a sensing line driving unit 424. Each of the scan line driver 422 and the sensing line driver 424 responds to a scan control signal SCS according to a sensing mode or a display mode supplied from the timing controller 410, and a scan pulse corresponding to a corresponding mode ( SP1, SP2) are generated.

상기 레퍼런스 전압 생성부(430)는 표시 모드에 따라 상기 타이밍 제어부(210)로부터 공급되는 상기 레퍼런스 전압 설정 데이터(RVSD)에 기초하여 상기 레퍼런스 전압(Vref)을 생성하여 상기 컬럼(column) 구동부(450)에 공급한다. 이를 위해, 상기 레퍼런스 전압 생성부(430)는 디지털-아날로그 변환기를 포함하여 구성될 수 있다.The reference voltage generation unit 430 generates the reference voltage Vref based on the reference voltage setting data RVSD supplied from the timing controller 210 according to a display mode, and the column driver 450 ). To this end, the reference voltage generator 430 may be configured to include a digital-to-analog converter.

상기 기준 감마 전압 생성부(440)는 센싱 모드 또는 표시 모드에 따라 상기 타이밍 제어부(410)로부터 공급되는 상기 감마 전압 설정 데이터(GVSD)에 따라 각기 다른 전압 레벨을 가지는 복수의 기준 감마 전압(RGV)을 생성한다.The reference gamma voltage generator 440 includes a plurality of reference gamma voltages (RGVs) having different voltage levels according to the gamma voltage setting data GVSD supplied from the timing controller 410 according to a sensing mode or a display mode. Create

상기 컬럼(column) 구동부(450)는 제 1 내지 제 n 데이터 라인(DL1 내지 DLn)과 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 연결되어 타이밍 제어부(410)의 모드 제어에 따라 센싱 모드 또는 표시 모드로 동작한다.The column driver 450 is connected to the first to nth data lines DL1 to DLn and the first to nth reference lines RL1 to RLn, and is a sensing mode according to the mode control of the timing controller 410. Or it operates in display mode.

상기 센싱 모드에서, 상기 컬럼(column) 구동부(450)는 상기 타이밍 제어부(410)로부터 공급되는 상기 센싱 모드의 데이터 제어 신호(DCS)에 응답하여 레퍼런스 라인(RL1 내지 RLn)을 통해 각 화소(P)에 포함된 구동 트랜지스터(Tdr)의 소스 전압을 센싱하여 센싱 데이터(Sdata)를 생성하고, 생성된 센싱 데이터(Sdata)를 타이밍 제어부(410)에 제공한다.In the sensing mode, the column driver 450 provides each pixel P through reference lines RL1 to RLn in response to a data control signal DCS of the sensing mode supplied from the timing controller 410. ) Generates sensing data Sdata by sensing a source voltage of the driving transistor Tdr included in ), and provides the generated sensing data Sdata to the timing controller 410.

그리고, 상기 표시 모드에서, 상기 컬럼(column) 구동부(450)는 상기 타이밍 제어부(410)로부터 공급되는 상기 표시 모드의 데이터 제어 신호(DCS)에 응답하여, 상기 타이밍 제어부(410)로부터 공급되는 1 수평 라인의 화소별 화소 데이터(DATA)를, 상기 기준 감마 전압 생성부(440)로부터 공급되는 복수의 기준 감마 전압(RGV)을 이용하여, 데이터 전압(Vdata)으로 변환하여 해당 데이터 라인(DL1 내지 DLn)에 공급함과 동시에 상기 레퍼런스 전압 생성부(430)로부터 공급되는 상기 레퍼런스 전압(Vref)을 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 공급한다.And, in the display mode, in response to the data control signal DCS of the display mode supplied from the timing control unit 410, the column driving unit 450 is supplied from the timing control unit 410. The pixel data DATA for each pixel of the horizontal line is converted into a data voltage Vdata using a plurality of reference gamma voltages RGV supplied from the reference gamma voltage generator 440, and the corresponding data lines DL1 to The reference voltage Vref supplied from the reference voltage generator 430 is supplied to the first to nth reference lines RL1 to RLn while being supplied to DLn.

일 예에 따른 컬럼(column) 구동부(450)는, 도 9에 도시된 바와 같이, 데이터 구동부(452), 스위칭부(454), 및 센싱부(456)를 포함하여 구성된다.The column driver 450 according to an example includes a data driver 452, a switching unit 454, and a sensing unit 456, as shown in FIG. 9.

상기 데이터 구동부(452)는 상기 표시 모드 또는 상기 센싱 모드에 따라 상기 타이밍 제어부(410)로부터 공급되는 데이터 제어 신호(DCS)에 응답하여, 상기 타이밍 제어부(410)로부터 공급되는 화소 데이터(DATA) 또는 센싱용 화소 데이터(DATA)를 데이터 전압으로 변환하여 제 1 내지 제 n 데이터 라인(DL1 내지 DLn)에 각각 공급한다. 즉, 상기 데이터 구동부(452)는 1 수평 라인 단위로 입력되는 각 화소(P)의 데이터(DATA)를 데이터 제어 신호(DCS)에 따라 샘플링하고, 상기 복수의 기준 감마 전압(RGV) 중 샘플링 데이터의 계조 값에 대응되는 감마 전압을 데이터 전압으로 선택하여 해당하는 각 화소(P)의 데이터 라인(DL)에 공급한다.In response to a data control signal DCS supplied from the timing controller 410 according to the display mode or the sensing mode, the data driver 452 may provide pixel data DATA supplied from the timing controller 410 or The sensing pixel data DATA is converted into a data voltage and supplied to the first to nth data lines DL1 to DLn, respectively. That is, the data driver 452 samples the data DATA of each pixel P input in units of one horizontal line according to the data control signal DCS, and sampling data among the plurality of reference gamma voltages RGV. A gamma voltage corresponding to the grayscale value of is selected as a data voltage and supplied to the data line DL of each pixel P.

상기 스위칭부(454)는 상기 표시 모드시, 상기 타이밍 제어부(410)로부터 공급되는 데이터 제어 신호(DCS)에 응답하여, 상기 레퍼런스 전압 생성부(430)로부터 공급되는 레퍼런스 전압(Vref)을 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 각각 공급한다. 그리고, 상기 스위칭부(454)는 상기 센싱 모드시, 상기 타이밍 제어부(410)로부터 공급되는 데이터 제어 신호(DCS)에 응답하여, 외부로부터 공급되는 프리차징 전압(Vpre)을 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 각각 공급하여 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각을 프리차징 전압(Vpre)으로 초기화한 후, 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각을 센싱부(456)에 연결시킨다. 이를 위해, 일 예에 따른 스위칭부(454)는 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각과 센싱부(456)에 연결되는 제 1 내지 제 n 선택기(454a 내지 454n)를 포함하여 구성될 수 있으며, 상기 선택기(454a 내지 454n)는 멀티플렉서로 이루어질 수 있다.In the display mode, the switching unit 454 first generates a reference voltage Vref supplied from the reference voltage generator 430 in response to a data control signal DCS supplied from the timing control unit 410. To the nth reference lines RL1 to RLn, respectively. And, the switching unit 454, in response to the data control signal (DCS) supplied from the timing controller 410 in the sensing mode, the first to nth reference to the precharging voltage (Vpre) supplied from the outside Each of the first to nth reference lines RL1 to RLn is initialized to a precharging voltage Vpre by supplying to the lines RL1 to RLn, respectively, and then sensing each of the first to nth reference lines RL1 to RLn. It is connected to the part 456. To this end, the switching unit 454 according to an example includes first to nth reference lines RL1 to RLn, respectively, and first to nth selectors 454a to 454n connected to the sensing unit 456. The selector 454a to 454n may be formed of a multiplexer.

상기 센싱부(456)는 상기 센싱 모드시, 상기 스위칭부(454)를 통해 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 연결되어 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn) 각각의 전압을 센싱하고, 센싱 전압에 대응되는 센싱 데이터(Sdata)를 생성하여 타이밍 제어부(410)에 제공한다. 이를 위해, 상기 센싱부(456)는 상기 스위칭부(454)를 통해 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 연결되어 센싱 전압을 아날로그-디지털 변환하여 상기 센싱 데이터(Sdata)를 생성하는 제 1 내지 제 n 아날로그-디지털 변환기(456a 내지 456n)를 포함하여 구성될 수 있다.In the sensing mode, the sensing unit 456 is connected to the first to nth reference lines RL1 to RLn through the switching unit 454 to each voltage of the first to nth reference lines RL1 to RLn. Is sensed, and sensing data Sdata corresponding to the sensing voltage is generated and provided to the timing controller 410. To this end, the sensing unit 456 is connected to the first to nth reference lines RL1 to RLn through the switching unit 454 to analog-digital convert a sensing voltage to generate the sensing data Sdata. It may be configured to include first to nth analog-to-digital converters 456a to 456n.

도 10은 도 8에 도시된 타이밍 제어부를 설명하기 위한 블록도이다.10 is a block diagram illustrating a timing controller illustrated in FIG. 8.

도 10을 도 3 및 도 8과 결부하면, 상기 타이밍 제어부(410)는 제어 신호 생성부(411), 데이터 분석부(215), 레퍼런스 전압 설정부(217), 센싱 데이터 처리부(412), 및 데이터 처리부(413)를 포함한다.Referring to FIG. 10 with FIGS. 3 and 8, the timing control unit 410 includes a control signal generation unit 411, a data analysis unit 215, a reference voltage setting unit 217, a sensing data processing unit 412, and It includes a data processing unit 413.

상기 제어 신호 생성부(411)는 수직 동기 신호, 수평 동기 신호, 데이터 인에이블 신호, 메인 클럭 등의 타이밍 동기 신호(TSS)를 기초하여, 센싱 모드 또는 표시 모드에 따라 상기 로우(row) 구동부(420)의 구동을 제어하기 위한 스캔 제어 신호(SCS)와 상기 컬럼(column) 구동부(450)의 구동을 제어하기 위한 데이터 제어 신호(DCS)를 각각 생성한다.The control signal generator 411 is based on a timing synchronization signal (TSS) such as a vertical synchronization signal, a horizontal synchronization signal, a data enable signal, and a main clock, and the row driving unit ( A scan control signal SCS for controlling driving of the 420 and a data control signal DCS for controlling driving of the column driver 450 are respectively generated.

상기 데이터 분석부(215)는 표시 모드시, 전술한 바와 같이, 프레임 단위로 입력되는 입력 영상의 입력 데이터(RGB)의 계조 값을 분석하여 프레임 영상 레벨(FIL)을 산출한다.In the display mode, the data analysis unit 215 calculates a frame image level FIL by analyzing a gray scale value of the input data RGB of an input image input in a frame unit, as described above.

상기 레퍼런스 전압 설정부(217)는 표시 모드시, 상기 데이터 분석부(215)로부터 공급되는 상기 프레임 영상 레벨(FIL)에 기초하여 각 화소(P)에 공통적으로 공급될 레퍼런스 전압(Vref)을 설정하기 위한 레퍼런스 전압 설정 데이터(RVSD)를 생성하고, 생성된 레퍼런스 전압 설정 데이터(RVSD)를 상기 레퍼런스 전압 생성부(430)에 제공한다.The reference voltage setting unit 217 sets a reference voltage Vref to be commonly supplied to each pixel P based on the frame image level FIL supplied from the data analysis unit 215 in a display mode. The reference voltage setting data RVSD is generated and the generated reference voltage setting data RVSD is provided to the reference voltage generator 430.

상기 센싱 데이터 처리부(412)는 상기 센싱 모드에 따른 각 화소(P)의 구동에 의해 상기 컬럼(column) 구동부(450)로부터 제공되는 화소별 센싱 데이터(Sdata)를 수신하고, 수신된 화소별 센싱 데이터(Sdata)에 따라 화소별 구동 트랜지스터(Tdr)의 문턱 전압을 보상하기 위한 보상 데이터(CCD)를 생성하며, 생성된 화소별 보상 데이터(CCD)를 메모리부(M)에 저장하여 화소별 보상 데이터(CCD)를 갱신한다. 예를 들어, 상기 센싱 데이터 처리부(412)는 상기 컬럼(column) 구동부(450)로부터 제공되는 화소별 센싱 데이터(Sdata)에 대응되는 화소별 센싱 보상 값을 산출하고, 산출된 화소별 센싱 보상 값과 메모리부(M)에 저장되어 있는 화소별 이전 보상 데이터(PCD) 간의 화소별 편차 값을 산출하고, 화소별 편차 값을 화소별 이전 보상 데이터(PCD)에 반영하여 화소별 현재 보상 데이터(CCD)를 생성한다. 그러나, 상기 센싱 데이터 처리부(412)는 메모리부(M)에 저장된 이전 보상 데이터(PCD)를 화소별 현재 보상 데이터(CCD)로 갱신한다.The sensing data processing unit 412 receives pixel-specific sensing data Sdata provided from the column driver 450 by driving each pixel P according to the sensing mode, and senses the received pixel-specific sensing data. Compensation data CCD for compensating the threshold voltage of the driving transistor Tdr for each pixel is generated according to the data Sdata, and compensation for each pixel by storing the generated compensation data for each pixel in the memory unit M The data (CCD) is updated. For example, the sensing data processing unit 412 calculates a pixel-specific sensing compensation value corresponding to the pixel-specific sensing data Sdata provided from the column driver 450, and the calculated sensing compensation value for each pixel A pixel-by-pixel deviation value is calculated between the previous compensation data PCD for each pixel stored in the memory unit M, and the current compensation data for each pixel (CCD) is reflected by reflecting the pixel-by-pixel deviation value to the previous compensation data PCD for each pixel. ). However, the sensing data processing unit 412 updates the previous compensation data PCD stored in the memory unit M with the current compensation data CCD for each pixel.

상기 데이터 처리부(413)는 외부의 구동 시스템(또는 그래픽 카드)로부터 입력되는 입력 영상의 입력 데이터(RGB)를 상기 표시 패널(100)의 화소 배치 구조에 대응되도록 정렬하여 화소별 정렬 데이터를 생성하고, 상기 메모리부(M)에 저장되어 있는 화소별 현재 보상 데이터(CCD)에 따라 화소별 정렬 데이터를 보정하여 화소별 화소 데이터(DATA)를 생성한다. 이때, 상기 데이터 처리부(413)는 상기 화소별 정렬 데이터에 화소별 현재 보상 데이터(CCD)를 가산하는 방식으로 화소별 화소 데이터(DATA)를 생성할 수 있다.The data processing unit 413 generates alignment data for each pixel by arranging the input data RGB of the input image input from an external driving system (or graphic card) to correspond to the pixel arrangement structure of the display panel 100, and , By correcting the alignment data for each pixel according to the current compensation data CCD for each pixel stored in the memory unit M to generate the pixel data DATA for each pixel. In this case, the data processing unit 413 may generate the pixel data DATA for each pixel by adding the current compensation data CCD for each pixel to the alignment data for each pixel.

도 11은 본 발명의 다른 예에 따른 유기 발광 표시 장치에 있어서, 센싱 모드시 화소의 동작을 설명하기 위한 파형도이다.11 is a waveform diagram illustrating an operation of a pixel in a sensing mode in an organic light emitting diode display according to another example of the present invention.

도 11을 도 3, 도 8 내지 도 10과 결부하여 센싱 모드시 화소의 동작을 설명하면 다음과 같다.The operation of the pixel in the sensing mode will be described in conjunction with FIGS. 3 and 8 to 10 as follows.

먼저, 상기 센싱 모드시, 상기 패널 구동부(400)는 상기 표시 패널(100)의 각 화소(P)에 포함된 구동 트랜지스터(Tdr)를 소스 팔로워(source follow) 모드로 동작시켜 구동 트랜지스터(Tdr)의 특성 값을 센싱한다. 이를 위해, 전술한 타이밍 제어부(410)는 화소(P)를 제 1 내지 제 3 기간(t1_SM, t2_SM, t3_SM)으로 구동하기 위한 데이터 제어 신호(DCS), 스캔 제어 신호(SCS)를 생성하여 전술한 로우(row) 구동부(420)와 컬럼(column) 구동부(450)에 공급함과 동시에 구동 트랜지스터(Tdr)의 게이트 전극에 공급되는 바이어스 전압인 센싱용 화소 데이터(DATA)를 생성하여 컬럼(column) 구동부(450)에 공급한다.First, in the sensing mode, the panel driver 400 operates the driving transistor Tdr included in each pixel P of the display panel 100 in a source follow mode to provide a driving transistor Tdr. The characteristic value of is sensed. To this end, the aforementioned timing controller 410 generates a data control signal DCS and a scan control signal SCS for driving the pixel P in the first to third periods t1_SM, t2_SM, and t3_SM. A column is generated by generating sensing pixel data DATA, which is a bias voltage supplied to the gate electrode of the driving transistor Tdr, while supplying it to the one row driver 420 and the column driver 450 It is supplied to the driving unit 450.

상기 제 1 기간(t1_SM)에서는, 하이 전압의 제 1 스캔 펄스(SP1)에 의해 제 1 스위칭 트랜지스터(Tsw1)가 턴-온되어 데이터 라인(DL)에 공급되는 센싱용 데이터 전압(Vdata_sen)이 제 1 노드(n1), 즉 구동 트랜지스터(Tdr)의 게이트 전극에 공급되며, 하이 전압의 제 2 스캔 펄스(SP2)에 의해 제 2 스위칭 트랜지스터(Tsw2)가 턴-온되어 레퍼런스 라인(RL)에 공급되는 프리차징 전압(Vpre)이 제 2 노드(n2), 즉 구동 트랜지스터(Tdr)의 소스 전극에 공급된다. 이때, 상기 센싱용 데이터 전압(Vdata_sen)은 구동 트랜지스터(Tdr)의 문턱 전압을 센싱하기 위해 설정된 타겟 전압의 레벨을 갖는다. 이에 따라, 상기 제 1 기간(t1_SM) 동안, 구동 트랜지스터(Tdr)의 소스 전극과 상기 레퍼런스 라인(RL)은 프리차징 전압(Vpre)으로 초기화된다.In the first period t1_SM, the first switching transistor Tsw1 is turned on by the high voltage first scan pulse SP1, and the sensing data voltage Vdata_sen supplied to the data line DL is zero. It is supplied to the first node n1, that is, the gate electrode of the driving transistor Tdr, and the second switching transistor Tsw2 is turned on by the second scan pulse SP2 of a high voltage and supplied to the reference line RL. The resulting precharging voltage Vpre is supplied to the second node n2, that is, the source electrode of the driving transistor Tdr. In this case, the sensing data voltage Vdata_sen has a level of a target voltage set to sense a threshold voltage of the driving transistor Tdr. Accordingly, during the first period t1_SM, the source electrode of the driving transistor Tdr and the reference line RL are initialized to the precharging voltage Vpre.

그런 다음, 상기 제 2 기간(t2_SM)에서는, 하이 전압의 제 1 스캔 펄스(SP1)에 의해 제 1 스위칭 트랜지스터(Tsw1)의 턴-온 상태가 유지되므로 구동 트랜지스터(Tdr)의 게이트 전압은 센싱용 데이터 전압(Vdata_sen)의 전압 레벨로 고정된다. 이때, 상기 레퍼런스 라인(RL)은 상기 컬럼(column) 구동부(450)에 포함된 스위칭부(454)의 스위칭에 의해 플로팅 상태가 된다. 이에 따라, 상기 구동 트랜지스터(Tdr)는 게이트 전극에 공급되는 바이어스 전압인 센싱용 데이터 전압(Vdata_sen)에 의해 포화(saturation) 구동 모드로 동작하게 되고, 이로 인하여 플로팅 상태의 레퍼런스 라인(RL)에는 센싱용 데이터 전압(Vdata_sen)과 구동 트랜지스터(Tdr)의 문턱 전압(Vth)의 차 전압(Vdata-Vth)이 충전되게 된다.Then, in the second period t2_SM, since the turn-on state of the first switching transistor Tsw1 is maintained by the first scan pulse SP1 of a high voltage, the gate voltage of the driving transistor Tdr is used for sensing. It is fixed to the voltage level of the data voltage Vdata_sen. In this case, the reference line RL is in a floating state by switching of the switching unit 454 included in the column driving unit 450. Accordingly, the driving transistor Tdr operates in a saturation driving mode by the sensing data voltage Vdata_sen, which is a bias voltage supplied to the gate electrode, thereby sensing a floating reference line RL. The difference voltage Vdata-Vth between the data voltage Vdata_sen and the threshold voltage Vth of the driving transistor Tdr is charged.

그런 다음, 상기 제 3 기간(t3_SM)에서는, 로우 전압의 제 1 스캔 펄스(SP1)에 의해 제 1 스위칭 트랜지스터(Tsw1)가 턴-오프되고, 하이 전압의 제 2 스캔 펄스(SP2)에 의해 제 2 스위칭 트랜지스터(Tsw2)가 턴-온 상태를 유지한 상태에서, 상기 레퍼런스 라인(RL)이 상기 스위칭부(454)의 스위칭에 의해 상기 센싱부(456)에 연결된다. 이에 따라, 상기 센싱부(456)는 상기 레퍼런스 라인(RL)의 전압(Vsen)을 센싱하고, 센싱된 전압(Vsen), 즉 구동 트랜지스터(Tdr)의 문턱 전압을 아날로그-디지털 변환하여 센싱 데이터(Sdata)를 생성해 타이밍 제어부(410)에 제공한다.Then, in the third period t3_SM, the first switching transistor Tsw1 is turned off by the first scan pulse SP1 of the low voltage, and the second scan pulse SP2 of the high voltage 2 In a state in which the switching transistor Tsw2 maintains the turn-on state, the reference line RL is connected to the sensing unit 456 by switching of the switching unit 454. Accordingly, the sensing unit 456 senses the voltage Vsen of the reference line RL, converts the sensed voltage Vsen, that is, the threshold voltage of the driving transistor Tdr, to analog-digital conversion, and senses data ( Sdata) is generated and provided to the timing control unit 410.

도 12는 본 발명의 다른 예에 따른 유기 발광 표시 장치에 있어서, 표시 모드시 화소의 동작을 설명하기 위한 파형도이다.12 is a waveform diagram illustrating an operation of a pixel in a display mode in an organic light emitting diode display according to another example of the present invention.

도 12를 도 3, 도 8 내지 도 10과 결부하여 표시 모드시 화소의 동작을 설명하면 다음과 같다.The operation of the pixel in the display mode in the display mode will be described with reference to FIG. 12 with FIGS. 3 and 8 to 10 as follows.

먼저, 상기 표시 모드시, 상기 타이밍 제어부(410)는 화소(P)를 어드레싱 기간(t1_DM) 및 발광 기간(t2_DM)으로 구동하기 위한 데이터 제어 신호(DCS), 스캔 제어 신호(SCS)를 생성하여 전술한 로우(row) 구동부(420)와 컬럼(column) 구동부(450)에 공급함과 동시에 상기 센싱 모드에 의해 센싱된 센싱 데이터(Sdata)에 기초하여 전술한 바와 같이, 입력 영상의 입력 데이터(RGB)를 보정해 화소별 화소 데이터(DATA)를 생성하여 컬럼(column) 구동부(450)에 공급한다. 또한, 상기 타이밍 제어부(410)는 입력 영상의 입력 데이터(RGB)를 분석하여 프레임 영상 레벨(FIL)을 산출하고, 산출된 프레임 영상 레벨(FIL)에 따라 레퍼런스 전압 설정 데이터(RVSD)를 생성한다. 이에 따라, 상기 레퍼런스 전압 생성부(430)는 상기 타이밍 제어부(410)로부터 공급되는 상기 레퍼런스 전압 설정 데이터(RVSD)에 기초하여 상기 레퍼런스 전압(Vref)을 생성하여 상기 제 1 내지 제 n 레퍼런스 라인(RL1 내지 RLn)에 공급한다.First, in the display mode, the timing controller 410 generates a data control signal DCS and a scan control signal SCS for driving the pixel P in the addressing period t1_DM and the light emission period t2_DM. As described above, based on the sensing data Sdata sensed by the sensing mode while being supplied to the above-described row driver 420 and column driver 450, the input data of the input image (RGB ) Is corrected to generate pixel data DATA for each pixel, and supply it to the column driver 450. In addition, the timing controller 410 calculates a frame image level FIL by analyzing the input data RGB of the input image, and generates reference voltage setting data RVSD according to the calculated frame image level FIL. . Accordingly, the reference voltage generation unit 430 generates the reference voltage Vref based on the reference voltage setting data RVSD supplied from the timing control unit 410 to generate the reference voltage Vref to the first to nth reference lines ( RL1 to RLn).

상기 어드레싱 기간(t1_DM)에서는, 하이 전압의 제 1 스캔 펄스(SP1)에 의해 제 1 스위칭 트랜지스터(Tsw1)가 턴-온되어 데이터 라인(DL)에 공급되는 데이터 전압(Vdata)이 제 1 노드(n1), 즉 구동 트랜지스터(Tdr)의 게이트 전극에 공급되며, 하이 전압의 제 2 스캔 펄스(SP2)에 의해 제 2 스위칭 트랜지스터(Tsw2)가 턴-온되어 상기 스위칭부(454)의 스위칭에 따라 레퍼런스 라인(RL)에 공급되는 레퍼런스 전압(Vref)이 제 2 노드(n2), 즉 구동 트랜지스터(Tdr)의 소스 전극에 공급된다. 이에 따라, 제 1 노드(n1)와 제 2 노드(n2)에 접속된 커패시터(Cst)는 상기 데이터 전압(Vdata)과 상기 레퍼런스 전압(Vref)의 차 전압(Vdata-Vref)으로 충전된다. 여기서, 상기 커패시터(Cst)에 충전되는 데이터 전압(Vdata)은 해당 구동 트랜지스터(Tdr)의 문턱 전압을 보상하기 위한 보상 데이터에 따른 보상 전압이 포함되어 있다.In the addressing period t1_DM, the first switching transistor Tsw1 is turned on by the first scan pulse SP1 of a high voltage, and the data voltage Vdata supplied to the data line DL is applied to the first node ( n1), that is, supplied to the gate electrode of the driving transistor Tdr, and the second switching transistor Tsw2 is turned on by the second scan pulse SP2 of a high voltage, and according to the switching of the switching unit 454 The reference voltage Vref supplied to the reference line RL is supplied to the second node n2, that is, the source electrode of the driving transistor Tdr. Accordingly, the capacitor Cst connected to the first node n1 and the second node n2 is charged with the difference voltage Vdata-Vref between the data voltage Vdata and the reference voltage Vref. Here, the data voltage Vdata charged in the capacitor Cst includes a compensation voltage according to compensation data for compensating the threshold voltage of the corresponding driving transistor Tdr.

그런 다음, 상기 발광 기간(t2_DM)에서는, 로우 전압의 제 1 스캔 펄스(SP1)에 의해 제 1 스위칭 트랜지스터(Tsw1)가 턴-오프되고, 로우 전압의 제 2 스캔 펄스(SP2)에 의해 제 2 스위칭 트랜지스터(Tsw2)가 턴-오프됨으로써 구동 트랜지스터(Tdr)가 상기 커패시터(Cst)에 저장된 전압(Vdata-Vref)에 의해 턴-온된다. 따라서, 상기 턴-온된 구동 트랜지스터(Tdr)는 상기 데이터 전압(Vdata)과 상기 기준 전압(Vref)의 차 전압(Vdata-Vref)에 의해 결정되는 데이터 전류(Ioled)를 유기 발광 소자(OLED)에 공급함으로써 유기 발광 소자(OLED)가 제 1 구동 전원 라인(PL)으로부터 제 2 구동 전원 라인으로 흐르는 데이터 전류(Ioled)에 비례하여 발광되도록 한다. 즉, 상기 발광 기간(t2_DM)에서, 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2)가 턴-오프되면, 구동 트랜지스터(Tdr)에 전류가 흐르고, 이 전류에 비례하여 유기 발광 소자(OLED)가 발광을 시작하면서 제 2 노드(n2)의 전압 상승하게 되며, 커패시터(Cst)에 의해 제 2 노드(n2)의 전압 상승만큼 제 1 노드(n1)의 전압이 상승함으로써 커패시터(Cst)의 전압에 의해 구동 트랜지스터(Tdr)의 게이트-소스 전압(Vgs)이 지속적으로 유지되어 유기 발광 소자(OLED)가 다음 프레임의 어드레싱 기간(t1_DM)까지 발광을 지속하게 된다. 여기서, 상기 유기 발광 소자(OLED)에 흐르는 전류는 전술한 바와 같이 데이터 전압(Vdata)에 포함되어 있는 보상 전압에 의해 구동 트랜지스터(Tdr)의 문턱 전압에 영향을 받지 않는다. 또한, 상기 유기 발광 소자(OLED)의 발광 시점은 상기 레퍼런스 전압(Vref)에 의해 가변되게 된다.Then, in the light emission period t2_DM, the first switching transistor Tsw1 is turned off by the first scan pulse SP1 of the low voltage, and the second scan pulse SP2 is turned off. As the switching transistor Tsw2 is turned off, the driving transistor Tdr is turned on by the voltage Vdata-Vref stored in the capacitor Cst. Accordingly, the turned-on driving transistor Tdr transfers the data current Ioled determined by the difference voltage Vdata-Vref between the data voltage Vdata and the reference voltage Vref to the organic light-emitting device OLED. By supplying, the organic light emitting diode OLED emits light in proportion to the data current Ioled flowing from the first driving power line PL to the second driving power line PL. That is, in the light emission period t2_DM, when the first and second switching transistors Tsw1 and Tsw2 are turned off, a current flows through the driving transistor Tdr, and in proportion to the current, the organic light-emitting device OLED is As light emission starts, the voltage of the second node n2 increases, and the voltage of the first node n1 increases as the voltage of the second node n2 increases by the capacitor Cst, thereby increasing the voltage of the capacitor Cst. Accordingly, the gate-source voltage Vgs of the driving transistor Tdr is continuously maintained so that the organic light-emitting device OLED continues to emit light until the addressing period t1_DM of the next frame. Here, the current flowing through the organic light emitting diode OLED is not affected by the threshold voltage of the driving transistor Tdr due to the compensation voltage included in the data voltage Vdata as described above. In addition, the light emission timing of the organic light-emitting device OLED is changed by the reference voltage Vref.

한편, 상기 타이밍 제어부(410)는 도 6에 도시된 바와 같이, 상기 프레임 영상 레벨(FIL)에 기초하여 입력 영상의 피크 휘도를 제어하기 위한 감마 전압 설정 데이터(GVSD)를 생성하는 상기 감마 전압 설정부(319)를 더 포함하여 구성될 수 있으며, 전술한 표시 모드시, 상기 컬럼(column) 구동부(450)는 상기 프레임 영상 레벨(FIL)에 기초한 감마 전압 설정 데이터(GVSD)에 따라 가변된 복수의 기준 감마 전압(RGV)을 기반으로 화소별 화소 데이터(DATA)를 데이터 전압(Vdata)으로 변환하여 상기 어드레싱 기간(t1_DM) 동안 각 화소(P)에 공급하게 된다.Meanwhile, as shown in FIG. 6, the timing controller 410 sets the gamma voltage to generate gamma voltage setting data (GVSD) for controlling the peak luminance of the input image based on the frame image level (FIL). It may be configured to further include a unit 319, in the above-described display mode, the column driver 450 is a plurality of variable according to the gamma voltage setting data (GVSD) based on the frame image level (FIL). The pixel data DATA for each pixel is converted into a data voltage Vdata based on the reference gamma voltage RGV of and is supplied to each pixel P during the addressing period t1_DM.

이와 같은, 본 발명의 다른 예에 따른 유기 발광 표시 장치는 화소별 보상 데이터에 기초하여 각 화소(P)에 공급될 데이터를 보정하고, 입력 영상의 프레임 영상 레벨에 기초하여 각 화소(P)에 공급되는 레퍼런스 전압(Vref)을 가변하여 유기 발광 소자(OLED)의 발광 시점을 가변하거나, 상기 레퍼런스 전압(Vref)을 가변함과 동시에 입력 영상의 프레임 영상 레벨에 기초하여 입력 영상의 피크 휘도를 가변한다. 따라서, 본 발명의 다른 예에 따른 유기 발광 표시 장치는 입력 영상의 휘도를 동적으로 가변하여 고휘도 및 어두운 영상을 구현할 수 있으며, 화소별 구동 트랜지스터(Tdr)의 문턱 전압 편차가 최소화되어 영상의 휘도를 균일하게 표시할 수 있다.As described above, the organic light emitting display device according to another example of the present invention corrects data to be supplied to each pixel P based on the compensation data for each pixel, and applies to each pixel P based on the frame image level of the input image. By varying the supplied reference voltage Vref, the emission timing of the organic light emitting diode (OLED) is varied, or the peak luminance of the input image is varied based on the frame image level of the input image while varying the reference voltage (Vref). do. Accordingly, the organic light emitting diode display according to another example of the present invention can dynamically change the luminance of the input image to implement a high luminance and dark image, and the threshold voltage deviation of the driving transistor Tdr for each pixel is minimized to reduce the luminance of the image. It can be displayed uniformly.

이상에서 설명한 본 발명은 전술한 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사항을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다. 그러므로, 본 발명의 범위는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.The present invention described above is not limited to the above-described examples and the accompanying drawings, and it is common in the technical field to which the present invention pertains that various substitutions, modifications and changes are possible within the scope of the technical matters of the present invention. It will be obvious to those who have knowledge. Therefore, the scope of the present invention is indicated by the claims to be described later, and all changes or modifications derived from the meaning and scope of the claims and their equivalent concepts should be interpreted as being included in the scope of the present invention.

100: 표시 패널 200, 400: 패널 구동부
210, 310, 410: 타이밍 제어부 211, 411: 제어 신호 생성부
213, 413: 데이터 처리부 215: 데이터 분석부
217: 레퍼런스 전압 설정부 220, 420: 로우(row) 구동부
230, 430: 레퍼런스 전압 생성부 240, 440: 기준 감마 전압 생성부
250, 450: 컬럼(column) 구동부 319: 감마 전압 설정부
412: 센싱 데이터 처리부 452: 데이터 구동부
454: 스위칭부 456: 센싱부
100: display panel 200, 400: panel driver
210, 310, 410: timing control unit 211, 411: control signal generation unit
213, 413: data processing unit 215: data analysis unit
217: reference voltage setting unit 220, 420: row driving unit
230, 430: reference voltage generator 240, 440: reference gamma voltage generator
250, 450: column driver 319: gamma voltage setting unit
412: sensing data processing unit 452: data driving unit
454: switching unit 456: sensing unit

Claims (10)

제 1 스캔 펄스에 의해 스위칭되어 데이터 라인에 공급되는 데이터 전압을 출력하는 제 1 스위칭 트랜지스터, 제 2 스캔 펄스에 의해 스위칭되어 레퍼런스 라인에 공급되는 레퍼런스 전압을 출력하는 제 2 스위칭 트랜지스터, 상기 제 1 스위칭 트랜지스터 출력단이 접속되는 제 1 노드에 공급되는 상기 데이터 전압과 제 2 스위칭 트랜지스터의 출력단이 접속되는 제 2 노드에 공급되는 상기 레퍼런스 전압의 차전압에 따라 구동되는 구동 트랜지스터 및 상기 구동 트랜지스터의 구동에 따라 흐르는 전류에 의해 발광하는 유기 발광 소자를 포함하는 복수의 화소를 가지는 표시 패널; 및
프레임 단위로 입력되는 입력 영상의 입력 데이터로부터 산출된 프레임 영상 레벨에 따라 상기 레퍼런스 전압을 가변하고, 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하는 패널 구동부를 포함하여 구성된 것을 특징으로 하는 유기 발광 표시 장치.
A first switching transistor switched by a first scan pulse to output a data voltage supplied to the data line, a second switching transistor switched by a second scan pulse to output a reference voltage supplied to a reference line, the first switching According to a driving transistor driven according to a difference voltage between the data voltage supplied to a first node connected to the transistor output terminal and the reference voltage supplied to a second node connected to an output terminal of the second switching transistor and the driving transistor A display panel having a plurality of pixels including an organic light-emitting device emitting light by flowing current; And
Comprising a panel driver for varying the reference voltage according to the frame image level calculated from the input data of the input image input in a frame unit, and converting the input data into the data voltage by using a plurality of reference gamma voltages. An organic light-emitting display device comprising:
제 1 항에 있어서,
상기 복수의 화소 각각은 상기 제 1 노드에 접속되는 제 1 전극과 상기 제 2 노드에 접속되는 제 2 전극을 포함하며, 상기 제 1 및 제 2 스위칭 트랜지스터 각각의 스위칭에 따라 상기 제 1 노드에 공급되는 상기 데이터 전압과 상기 제 2 노드에 공급되는 상기 레퍼런스 전압의 차 전압을 충전한 후, 충전된 전압에 따라 상기 구동 트랜지스터를 스위칭하는 커패시터를 더 포함하여 구성된 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 1,
Each of the plurality of pixels includes a first electrode connected to the first node and a second electrode connected to the second node, and supplied to the first node according to the switching of each of the first and second switching transistors. And a capacitor configured to switch the driving transistor according to the charged voltage after charging a voltage difference between the data voltage and the reference voltage supplied to the second node.
제 2 항에 있어서,
상기 패널 구동부는 설정된 레퍼런스 전압의 상한 마진 전압과 하한 마진 전압 범위 내에서 상기 프레임 영상 레벨에 따라 상기 레퍼런스 전압을 가변하는 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 2,
Wherein the panel driver varies the reference voltage according to the frame image level within a range of an upper limit margin voltage and a lower limit margin voltage of a set reference voltage.
제 3 항에 있어서,
상기 레퍼런스 전압은 상기 프레임 영상 레벨의 크기에 비례하여 가변되는 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 3,
The organic light-emitting display device, wherein the reference voltage varies in proportion to the level of the frame image.
제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
상기 프레임 영상 레벨은 한 프레임의 입력 데이터에 대한 평균 계조 값인 것을 특징으로 하는 유기 발광 표시 장치.
The method according to any one of claims 1 to 4,
The frame image level is an average gray scale value for input data of one frame.
제 1 항에 있어서,
상기 패널 구동부는,
상기 입력 영상의 입력 데이터를 프레임 단위로 분석하여 상기 프레임 영상 레벨을 생성하고, 상기 프레임 영상 레벨에 따라 레퍼런스 전압 설정 데이터를 생성하는 타이밍 제어부;
상기 레퍼런스 전압 설정 데이터를 상기 레퍼런스 전압으로 변환하여 상기 레퍼런스 라인에 공급하는 레퍼런스 전압 생성부;
상기 복수의 기준 감마 전압을 생성하는 기준 감마 전압 생성부; 및
상기 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하여 상기 데이터 라인에 공급하는 컬럼(column) 구동부를 포함하여 구성된 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 1,
The panel driver,
A timing controller configured to generate the frame image level by analyzing the input data of the input image frame by frame, and to generate reference voltage setting data according to the frame image level;
A reference voltage generator converting the reference voltage setting data into the reference voltage and supplying it to the reference line;
A reference gamma voltage generator for generating the plurality of reference gamma voltages; And
And a column driver configured to convert the input data into the data voltage using the plurality of reference gamma voltages and supply the data to the data line.
제 1 항에 있어서,
상기 패널 구동부는 상기 프레임 영상 레벨에 따라 상기 복수의 기준 감마 전압을 가변하는 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 1,
Wherein the panel driver varies the plurality of reference gamma voltages according to the frame image level.
제 7 항에 있어서,
상기 패널 구동부는,
상기 입력 영상의 입력 데이터를 프레임 단위로 분석하여 상기 프레임 영상 레벨을 생성하고, 상기 프레임 영상 레벨에 따라 레퍼런스 전압 설정 데이터와 상기 입력 영상의 피크 휘도를 제한하기 위한 감마 전압 설정 데이터를 생성하는 타이밍 제어부;
상기 레퍼런스 전압 설정 데이터를 상기 레퍼런스 전압으로 변환하여 상기 레퍼런스 라인에 공급하는 레퍼런스 전압 생성부;
상기 감마 전압 설정 데이터에 기초하여 상기 복수의 기준 감마 전압을 생성하는 기준 감마 전압 생성부; 및
상기 복수의 기준 감마 전압을 이용하여 상기 입력 데이터를 상기 데이터 전압으로 변환하여 상기 데이터 라인에 공급하는 컬럼(column) 구동부를 포함하여 구성된 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 7,
The panel driver,
Timing controller for generating the frame image level by analyzing the input data of the input image frame by frame, and generating reference voltage setting data and gamma voltage setting data for limiting the peak luminance of the input image according to the frame image level ;
A reference voltage generator converting the reference voltage setting data into the reference voltage and supplying it to the reference line;
A reference gamma voltage generator configured to generate the plurality of reference gamma voltages based on the gamma voltage setting data; And
And a column driver configured to convert the input data into the data voltage using the plurality of reference gamma voltages and supply the data to the data line.
제 6 항 또는 제 8 항에 있어서,
상기 컬럼(column) 구동부는 센싱 모드에 따른 상기 타이밍 제어부의 제어에 응답하여, 상기 레퍼런스 라인을 통해 해당 화소에 포함된 구동 트랜지스터의 특성 값을 센싱하여 센싱 데이터를 생성하고,
상기 타이밍 제어부는 상기 센싱 데이터를 기반으로 화소별 보상 데이터를 산출하고, 산출된 화소별 보상 데이터에 따라 화소별 입력 데이터를 보정하여 상기 컬럼(column) 구동부에 제공하는 것을 특징으로 하는 유기 발광 표시 장치.
The method according to claim 6 or 8,
The column driver generates sensing data by sensing a characteristic value of a driving transistor included in a corresponding pixel through the reference line in response to the control of the timing controller according to the sensing mode,
Wherein the timing controller calculates compensation data for each pixel based on the sensing data, corrects input data for each pixel according to the calculated compensation data for each pixel, and provides it to the column driver. .
제 9 항에 있어서,
상기 컬럼(column) 구동부는 표시 모드에 따른 상기 타이밍 제어부의 제어에 응답하여, 상기 레퍼런스 전압 생성부로부터 공급되는 상기 레퍼런스 전압을 상기 레퍼런스 라인에 공급하는 것을 특징으로 하는 유기 발광 표시 장치.
The method of claim 9,
Wherein the column driver supplies the reference voltage supplied from the reference voltage generator to the reference line in response to a control of the timing controller according to a display mode.
KR1020130159899A 2013-12-20 2013-12-20 Organic light emitting display device KR102181944B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130159899A KR102181944B1 (en) 2013-12-20 2013-12-20 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130159899A KR102181944B1 (en) 2013-12-20 2013-12-20 Organic light emitting display device

Publications (2)

Publication Number Publication Date
KR20150072593A KR20150072593A (en) 2015-06-30
KR102181944B1 true KR102181944B1 (en) 2020-11-23

Family

ID=53518501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130159899A KR102181944B1 (en) 2013-12-20 2013-12-20 Organic light emitting display device

Country Status (1)

Country Link
KR (1) KR102181944B1 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102457405B1 (en) * 2015-12-30 2022-10-21 엘지디스플레이 주식회사 Organic light emitting display panel and organic light emitting display device
KR102410630B1 (en) * 2017-08-23 2022-06-17 엘지디스플레이 주식회사 Organic Light Emitting Diode display device
KR102424857B1 (en) 2018-02-28 2022-07-26 삼성디스플레이 주식회사 Display device and driving method of the same
CN109493801B (en) * 2019-01-11 2020-07-21 京东方科技集团股份有限公司 Gamma correction method, gamma correction device and electronic equipment with display function
KR20210149944A (en) 2020-06-02 2021-12-10 삼성디스플레이 주식회사 Pixel of an organic light emitting diode display device, and organic light emitting diode display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011013340A (en) * 2009-06-30 2011-01-20 Hitachi Displays Ltd Light-emitting element display device and display method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101572270B1 (en) * 2009-10-08 2015-11-27 엘지디스플레이 주식회사 Organic Light Emitting Diode Display And Driving Method Thereof
KR101720345B1 (en) * 2010-12-28 2017-03-27 엘지디스플레이 주식회사 Organic Light Emitting Diode Display And Driving Method Thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011013340A (en) * 2009-06-30 2011-01-20 Hitachi Displays Ltd Light-emitting element display device and display method

Also Published As

Publication number Publication date
KR20150072593A (en) 2015-06-30

Similar Documents

Publication Publication Date Title
KR102223552B1 (en) Organic light emitting display device and method for driving thereof
KR102101182B1 (en) Organic light emitting display device
KR101969436B1 (en) Driving method for organic light emitting display
KR102050268B1 (en) Organic light emitting display device
US9646533B2 (en) Organic light emitting display device
KR102091485B1 (en) Organic light emitting display device and method for driving thereof
KR102027169B1 (en) Organic light emitting display device and method for driving the same
KR102075920B1 (en) Organic Light Emitting Display And Threshold Voltage Compensation Method Thereof
KR102582286B1 (en) Organic Light Emitting Diode Display Device and Method for Compensating Image Quality of Organic Light Emitting Diode Display Device
KR102168014B1 (en) Display device
KR102141581B1 (en) Organic light emitting display device and method for driving thereof
KR102136263B1 (en) Organic light emitting display device
KR20180050083A (en) Driving Circuit For External Compensation In Real Time And Electroluminescent Display Device Including The Same
KR102090610B1 (en) Organic light emitting display device and method for driving thereof
KR102181944B1 (en) Organic light emitting display device
KR102004285B1 (en) Driving method for organic light emitting display
KR102120124B1 (en) Organic light emitting display device
KR20150073420A (en) Organic light emitting display device
KR20150077706A (en) Organic light emitting display device
KR20160059838A (en) Organic light emmiting diode display device and driving method of the same
KR20110094598A (en) Pixel and organic light emitting display device using the same
KR102416677B1 (en) Organic light emitting diode display device
KR102282934B1 (en) Organic light emitting display device and methdo of driving the same
KR20120003154A (en) Organic light emitting diode display device and method for driving the same
KR102264271B1 (en) Organic Light Emitting Display And Driving Method Thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant