KR102155370B1 - 유기 발광 표시장치 및 그의 제조방법 - Google Patents

유기 발광 표시장치 및 그의 제조방법 Download PDF

Info

Publication number
KR102155370B1
KR102155370B1 KR1020130148648A KR20130148648A KR102155370B1 KR 102155370 B1 KR102155370 B1 KR 102155370B1 KR 1020130148648 A KR1020130148648 A KR 1020130148648A KR 20130148648 A KR20130148648 A KR 20130148648A KR 102155370 B1 KR102155370 B1 KR 102155370B1
Authority
KR
South Korea
Prior art keywords
layer
electrode
organic light
conductive
metal layer
Prior art date
Application number
KR1020130148648A
Other languages
English (en)
Other versions
KR20150063818A (ko
Inventor
김정환
허성권
박종현
이창호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130148648A priority Critical patent/KR102155370B1/ko
Priority to US14/535,277 priority patent/US9570526B2/en
Priority to CN201410698435.8A priority patent/CN104681587B/zh
Publication of KR20150063818A publication Critical patent/KR20150063818A/ko
Application granted granted Critical
Publication of KR102155370B1 publication Critical patent/KR102155370B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/621Providing a shape to conductive layers, e.g. patterning or selective deposition

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 발광 영역과 비발광 영역을 포함하는 유기 발광 표시장치에 있어서, 상기 발광 영역에 배치되어 제1 및 제2 전극과, 두 전극 사이에 형성된 유기 발광층을 포함하는 유기 발광 소자와, 상기 비발광 영역에 배치되어 상기 제1 및 제2 전극으로 구동 전압을 제공하는 구동전압 공급라인과, 상기 비발광 영역에 배치되며 상기 제1 전극과 접촉되어 상기 구동전압 공급라인으로부터 제공되는 구동전압을 상기 접촉되는 전극으로 공급하는 컨택부를 포함하고, 상기 컨택부는 제2 도전층이 제1 도전층을 감싸는 형태로 패터닝된 다중 레이어로 형성된다.
본 발명에 따르면 비발광 영역의 전극 컨택부의 언더 컷(under-cut) 구조를 최소화할 수 있는 유기 발광 표시장치 및 그의 제조방법에 관한 것이다.

Description

유기 발광 표시장치 및 그의 제조방법{Organic Light Emitting Display and Fabrication Method for the same}
본 발명은 유기 발광 표시장치에 관한 것으로, 특히 전극 컨택부에서의 언더 컷(under-cut) 구조에 의한 불량을 최소화하는 유기 발광 표시장치 및 그의 제조방법에 관한 것이다.
유기 발광 표시장치(organic light emitting display)는 빛을 방출하는 유기 발광 소자를 가지고 화상을 표시하는 자발광형 표시장치이다. 유기 발광 표시장치는 액정표시장치(liquid cyrstal display)와 달리 별도의 광원을 필요로 하지 않으므로 상대적으로 두께와 무게를 줄일 수 있다.
또한, 유기 발광 표시장치는 낮은 소비 전력, 높은 휘도 및 높은 반응 속도 등의 고품위 특성을 나타내므로 전자 기기의 차세대 표시장치로 주목받고 있다.
일반적으로 유기 발광 소자는 제1 전극과 제2 전극 사이에 유기 발광층(EML: Emitting Layer)을 포함하고 있어 각 전극에 전압을 가하면, 제1 전극으로부터 공급받는 정공(Hole)과 제2 전극으로부터 공급받은 전자(electron)가 유기 발광층 내부로 주입되어 유기 발광층 내에서 전자와 정공이 재결합하여 정공-전자 쌓인 여기자(exciton)을 형성하고 다시 여기자가 바닥 상태로 돌아오면서 발생되는 에너지에 의해 발광하게 된다.
제1 전극과 제2 전극은 각각 대응되는 배선에 접속되어 외부의 구동부로부터 구동 전압을 제공받아 유기 발광층에 전계를 인가한다.
한편, 제1 전극 또는 제2 전극은 기판의 비발광 영역에 위치하는 컨택부를 통해 외부의 구동부(배선 포함)와 전기적으로 접속된다. 컨택부는 제1 전극 또는 제2 전극과 컨택홀 등을 통해 전기적으로 접속되는 구동전압배선들로 구성될 수 있다.
컨택부에 위치하는 구동전압배선들은 기판 상에 형성된 투명한 도전층, 게이트 전극층 및 데이터 전극층 등을 포함하는 레이어로 구성될 수 있으며 일괄 식각 공정을 통해 패터닝된다.
일괄 식각 공정 시, 식각액에 반응하여 게이트 전극층의 측면이 식각되어 언더 컷(under-cut) 형태를 이루게 되고 상기 언더 컷(under-cut) 부분에 공극이 발생한다.
이러한 언더 컷(under-cut) 구조에 의한 공극 발생으로 인해 게이트 전극층 상부에 형성되는 절연막의 크랙(crack) 또는 끊김이 발생할 수 있고 이로 인해 절연 기능이 저하되어 컨택부에서 게이트 전극층과 데이터 전극층 간에 쇼트가 발생할 수 있다.
또한, 컨택부의 패터닝 공정 이후 세정 공정 등을 거치면서 수분 등이 언더 컷(under-cut) 구조에 잔류하여 후속 공정에 영향을 미쳐 컨택부의 불량을 초래할 수 있다.
상술한 문제점을 해결하기 위해 안출된 본 발명의 목적은 전극 컨택부에서 언더 컷(under-cut) 불량을 최소화할 수 있는 유기 발광 표시장치 및 그의 제조방법을 제공하는 것이다.
상기한 바와 같은 목적을 달성하기 위한 본 발명의 실시예의 특징에 따르면, 본 발명은 발광 영역과 비발광 영역을 포함하는 유기 발광 표시장치에 있어서, 상기 발광 영역에 배치되어 제1 및 제2 전극과, 두 전극 사이에 형성된 유기 발광층을 포함하는 유기 발광 소자와, 상기 비발광 영역에 배치되어 상기 제1 및 제2 전극으로 구동 전압을 제공하는 구동전압 공급라인과, 상기 비발광 영역에 배치되며 상기 제1 전극과 접촉되어 상기 구동전압 공급라인으로부터 제공되는 구동전압을 상기 접촉되는 전극으로 공급하는 컨택부를 포함하고, 상기 컨택부는 제2 도전층이 제1 도전층을 감싸는 형태로 패터닝된 다중 레이어로 형성되는 것을 특징으로 한다.
또한, 상기 제1 도전층은 게이트 전극층이고, 상기 제2 도전층은 데이터 전극층인 것을 특징으로 한다.
또한, 상기 제1 및 제2 도전층은 일괄 식각되는 것을 특징으로 한다.
또한, 상기 컨택부는 상기 제1 도전층 하부에 형성되어 컨택홀을 통해 상기 제1 전극과 전기적으로 연결되는 금속층을 더 포함하는 것을 특징으로 한다.
또한, 상기 금속층은 투명한 도전 물질로 이루어지는 것을 특징으로 한다.
또한, 상기 제1 전극은 화소 전극인 것을 특징으로 한다.
또한, 상기 화소 전극은 애노드 전극인 것을 특징으로 한다.
또한, 본 발명은 발광 영역과 비발광 영역이 정의된 기판 상에 제1 도전 패턴을 형성하는 단계와, 상기 비발광 영역에 형성된 제1 도전 패턴 상에서 상기 제1 도전 패턴과 직접적으로 접촉되는 제1 금속층을 형성하는 단계와, 상기 제1 금속층 상에 층간 절연막 및 제2 금속층을 순차적으로 형성하는 단계와, 상기 제1 및 제2 금속층을 일괄 식각하여 제1 도전 패턴의 일부를 노출시키도록 상기 제1 금속층을 패터닝하여 제2 도전 패턴을 형성함과 동시에 상기 제2 도전 패턴의 가장자리를 감싸는 상기 제2 금속층을 패터닝하여 제3 도전 패턴을 형성하는 단계와, 상기 발광 영역에서 상기 비발광 영역의 노출된 제1 도전 패턴과 전기적으로 접속되는 화소 전극을 형성하는 단계를 포함한다.
또한, 상기 제2 및 제3 도전 패턴을 형성하는 단계는, 상기 층간 절연막 및 제2 금속층이 형성된 기판 전면에 포토레지스트층을 순차적으로 증착하고, 상기 제2 금속층의 일부를 노출시키는 형태의 포토레지스트 패턴을 형성하는 단계와, 상기 포토레지스트 패턴이 형성된 기판을 식각액에 노출시켜 상기 노출된 제2 금속층 및 그 하부에 대응되게 증착된 제1 금속층을 동시에 제거하여 상기 제1 도전 패턴의 일부를 하부에 대응되게 증착된 제1 금속층을 동시에 제거하여 상기 제1 도전 패턴의 일부를 노출시키도록 상기 제1 및 제2 금속층을 패터닝하는 단계를 더 포함한다.
또한, 상기 제2 도전 패턴은 게이트 전극층이고, 상기 제3 도전 패턴은 데이터 전극층인 것을 특징으로 한다.
또한, 상기 화소 전극은 애노드 전극인 것을 특징으로 한다.
또한, 상기 제1 도전 패턴은 투명한 도전 물질인 것을 특징으로 한다.
이상 살펴본 바와 같은 본 발명에 따르면, 전극 컨택부에서 게이트 전극의 측면부가 식각되지 않도록 데이터 전극층으로 게이트 전극층을 커버하여 일괄 식각하여 게이트 전극의 언더 컷(under-cut) 구조를 방지할 수 있는 유기 발광 표시장치 및 그의 제조방법을 제공할 수 있다.
도 1은 본 발명의 실시예에 따른 유기 발광 표시장치의 한 화소에 대한 등가 회로도이다.
도 2는 도 1의 구동 박막트랜지스터의 개략적인 단면도이다.
도 3은 본 발명의 실시예에 따른 유기 발광 표시장치의 전극 컨택부 및 전원 라인의 개략적인 단면도이다.
도 4a 내지 도 4e는 도 3의 전극 컨택부 및 전원라인의 제조 공정을 순차적으로 나타낸 단면도들이다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되는 실시예들을 참조하면 명확해질 것이다.
그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 고안의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다.
또한, 본 발명을 명확하게 설명하기 위해서는 설명과 관계없는 부분은 생략하였으며, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로 본 발명이 반드시 도시된 바에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서 설명의 편의를 위해 일부 층 및 영역의 두께를 과장되게 나타내었다.
층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
이하, 본 발명의 실시예들 및 이를 설명하기 위한 도면들을 참고하여 본 발명의 실시예에 의한 유기 발광 표시장치 및 그의 제조방법에 대해 설명하도록 한다.
도 1은 본 발명의 실시예에 따른 유기 발광 표시장치의 한 화소에 대한 등가 회로도이고, 도 2는 도 1의 구동 박막트랜지스터의 개략적인 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 실시예에 따른 유기 발광 표시장치의 한 화소는 게이트라인(GL) 및 데이터라인(DL)과 접속된 스위치 박막트랜지스터(T1)와, 스위치 박막트랜지스터(T1) 및 전원 라인(PL)과 유기 발광 소자(E)에 접속된 구동 박막트랜지스터(T2)와, 전원 라인(PL)과 스위칭 박막트랜지스터(T1)의 드레인 전극 사이에 접속된 스토리지 캐패시터(C)와, 구동 박막트랜지스터(T2)에 접속된 유기 발광 소자(E)를 포함한다.
스위칭 박막트랜지스터(T1)는 게이트라인(GL)에 스캔 펄스가 공급되면 턴-온 되어 데이터라인(DL)에 공급된 데이터 신호를 스토리지 캐패시터(C) 및 구동 박막트랜지스터(T2)의 게이트 전극으로 공급한다.
구동 박막트랜지스터(T2)는 게이트 전극으로 공급되는 데이터 신호에 응답하여 전원 라인(PL)으로부터 유기 발광 소자(E)로 공급되는 전류를 제어함으로써 유기 발광 소자의 발광 량을 조절하게 된다.
그리고, 스위치 박막트랜지스터(T1)가 턴-오프(turn-off) 되더라도 스토리지 캐패시터(C)에 충전된 전압에 의해 구동 박막트랜지스터(T2)는 다음 프레임의 데이터 신호가 공급될 때까지 일정한 전류를 공급하여 유기 발광 소자(E)의 발광을 유지하게 한다.
구동 박막트랜지스터(T2)는 도 2에 도시된 바와 같이, 기판(11) 상에 형성된 버퍼층(13)과, 버퍼층(13) 상에 형성되며 액티브층(12a)과 소스 및 드레인 영역(12b, 12c)을 포함한 반도체층(12)과, 반도체층(12) 상에 형성된 제1 절연막(15)과, 제1 절연막(15)의 일 영역 상에 형성되며 액티브층(12a)의 폭에 대응되는 크기를 갖는 게이트 전극(14)과, 게이트 전극(14) 상에 형성된 제2 절연막(17)과, 제2 절연막(17) 상에 형성된 소스 및 드레인 전극(16a, 16b)과, 소스 및 드레인 전극(16a, 16b) 상에 형성된 보호층(21)을 포함한다.
구동 박막트랜지스터(T2)의 게이트 전극(14)은 서로 상이한 재질의 금속층이 순차적으로 적층된 제1 및 제2 게이트 전극(14a, 14b)으로 구성될 수 있다.
구동 박막트랜지스터(T2)의 드레인 전극(16b)은 보호층(21) 상에 형성된 관통홀을 통해 제1 전극(18)과 전기적으로 접속된다.
제1 전극(18)이 형성된 기판(11)은 제1 전극(18)의 일 영역을 노출하는 개구부를 구비한 화소 정의막(25)과, 화소 정의막(25) 상에 형성된 유기 발광층(19)과, 유기 발광층(19)을 포함하여 화소 정의막(25) 상에 형성된 제2 전극(20)을 포함한다.
제1 및 제2 전극(18, 20)과 그 사이에 형성된 유기 발광층(19)은 유기 발광 소자(E)를 구성한다.
유기 발광 소자(E)의 제1 전극(18)은 화소마다 형성되는 애노드 전극으로 화소 전극의 기능을 수행하고, 제2 전극(20)은 기판(11) 전면에 형성되는 캐소드 전극으로 공통전극의 기능을 수행할 수 있다. 이때, 제1 및 제2 전극(18, 20)의 극성은 반대로 되어도 무방하다.
기판(11)의 방향으로 화상이 구현되는 배면 발광형(bottom emission type)일 경우, 제1 전극(18)은 투명 전극이 되고, 제2 전극(20)은 반사 전극이 될 수 있다. 이때, 제1 전극(18)은 일함수가 높은 ITO, IZO, ZnO, In203 등으로 형성되고, 제2 전극(20)은 일함수가 작은 금속 즉, Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca 등으로 형성될 수 있다.
제2 전극(20)의 방향으로 화상이 구현되는 전면 발광형(top emission type)일 경우, 제1 전극(18)은 반사 전극으로 구비될 수 있고, 제2 전극(20)은 투명 전극으로 구비될 수 있다. 이때, 제1 전극(18)이 되는 반사 전극은 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca 및 이들의 화합물 등으로 형성된 반사막과, 일함수가 높은 ITO, IZO, ZnO 또는 In203 등을 포함하여 구비될 수 있다. 또한, 제2 전극(20)이 되는 투명 전극은 일함수가 작은 금속 즉, Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca 및 이들의 화합물을 증착한 후, 그 위에 ITO, IZO, ZnO 또는 In203 등의 투명 도전물질로 보조 전극층이나 버스 전극 라인을 형성할 수 있다.
양면 발광형의 경우, 제1 및 제2 전극(18, 20) 모두를 투명 전극으로 구비될 수 있다.
제1 및 제2 전극(18, 20)은 반드시 상술한 물질로 형성되는 것에 한정되지 않으며, 전도성 유기물이나, Ag, Mg, Cu 등 도전 입자들이 포함된 전도성 페이스트 등으로 형성할 수도 있다. 이러한 전도성 페이스트를 사용할 경우, 잉크젯 프린팅 방법을 사용하여 프린팅할 수 있으며, 프린팅 후에는 소성하여 전극으로 형성할 수 있다.
한편, 제1 전극(18)은 전원 라인(PL)으로부터 전원 전압을 제공받으며, 전극 컨택부(도시하지 않음)에 의해 전원 라인(PL)과 전기적으로 접속된다. 이러한 전극 컨택부는 비발광 영역에 위치하여 화소에 형성된 제1 전극(18)과 전원 라인(PL)을 전기적으로 연결한다.
도 3은 본 발명의 실시예에 따른 유기 발광 표시장치의 전극 컨택부 및 전원 라인의 개략적인 단면도이다.
도 3을 참조하면, 유기 발광 표시장치의 전극 컨택부 및 전원 라인은 기판(11) 상에 형성된 버퍼층(13)과, 버퍼층(13) 상에 형성된 제1 절연막(15)과, 제1 절연막(15) 상에 형성된 제1 금속 패턴(421)과, 제1 금속 패턴(421) 상에 형성된 제2 금속 패턴(230)과, 제2 금속 패턴(230) 상에 형성되어 제2 금속 패턴(230)을 감싸는 제3 금속 패턴(240) 및 제1 금속 패턴(421)과 컨택홀(425)을 통해 전기적으로 접속된 도전층(243)을 포함한다.
또한, 유기 발광 표시장치의 컨택부는 제2 및 제3 금속 패턴(230, 240) 사이에 형성된 제2 절연막(17)을 더 포함한다.
제2 절연막(17)을 사이에 두고 기판(11) 상에 형성된 제2 및 제3 금속 패턴(230, 240)은 전원 라인(PL)을 구성하고, 제1 금속 패턴(421)은 전원 라인(PL)과 제1 전극(도 2의 18)으로부터 연장된 도전층(243)을 전기적으로 연결하는 전극 컨택부의 기능을 수행한다.
기판(11)은 소자를 형성하기 위한 재료로 기계적 강도나 치수 안정성이 우수한 것을 선택할 수 있다. 기판(11)의 재료로는 유리판, 금속판, 세라믹판 또는 플라스틱(폴리카보네이트 수지, 아크릴 수지, 염화비닐 수지, 폴리에틸렌테레프탈레이트 수지, 폴리이미드 수지, 폴리에스테르 수지, 에폭시 수지, 실리콘 수지, 불소 수지 등)등을 예로 들 수 있으나 이에 한정되지 않는다.
버퍼층(13)은 기판(11)에서 유출되는 알칼리 이온 등과 같은 불순물로부터 후속 공정에서 형성되는 구동 소자들을 보호하기 위해 형성될 수 있으며, 기판(11)의 재질에 따라 생략할 수도 있다.
제1 및 제2 절연막(15, 17)은 실리콘 산화막(SiO2), 실리콘 질화막(SiN2) 또는 이들의 이중층으로 형성되며 그 하부 및 상부에 위치하는 금속층들을 절연시키는 역할을 한다.
제1 금속 패턴(421)은 제1 절연막(15) 상에 형성되며 후속 공정에 의해 형성되는 컨택홀(425)을 통해 도전층(243)과 전기적으로 접속되고, 구동 박막트랜지스터(T2)의 제1 게이트 전극(14a)과 동일한 재질 및 동일 공정으로 형성될 수 있다.
일예로, 제1 금속 패턴(421)은 투명한 도전 물질인 ITO 등으로 형성될 수 있다.
이때, 도전층(243)은 구동 박막트랜지스터(T2)의 드레인 전극(16b)과 전기적으로 접속된 제1 전극(18)으로부터 연장되며, 제1 전극(18)과 상이한 명칭을 부여하여 제1 전극(18)과 도전층(243)을 구분하기로 한다.
이로 인해, 도전층(243)과 연장된 제1 전극(18)이 제1 금속 패턴(421)을 통해 전원 라인(PL)과 전기적으로 접속되어 전원 라인(PL)으로부터 전원 전압을 제공받는다.
제2 금속 패턴(230)은 도전성 금속으로 제1 금속 패턴(421) 상에 직접적으로 형성되며, 알루미늄(Al), 알루미늄 합금(Al alloy), 텅스텐(W), 몰리브덴(Mo), 크롬(Cr) 및 티타늄(Ti) 등으로 이루어진 군에서 선택되는 1종일 수 있다.
이때, 제2 금속 패턴(230)은 구동 박막트랜지스터(T2)의 제2 게이트 전극(14b)과 동일한 재질 및 동일 공정으로 형성될 수 있다.
제 3 금속 패턴(240)은 크롬(Cr), 몰리브덴(Mo), 텅스텐(W), 텅스텐몰리브덴(MoW), 티타늄(Ti), 알루미늄(Al) 및 알루미늄합금(Al alloy) 등으로 이루어진 군에서 1종 이상으로 선택되며 제2 절연막(17) 상에서 제2 금속 패턴(230)을 감싸는 형태로 형성된다.
이때, 제3 금속 패턴(240)은 구동 박막트랜지스터(T2)의 소스 및 드레인 전극(16a, 16b)과 동일한 재질 및 동일 공정으로 형성될 수 있다.
제2 및 제3 금속 패턴(230, 240)은 동시에 식각되어 패터닝되는데, 제3 금속 패턴(240)이 제2 금속 패턴(230)을 감싸는 형태로 이루어져 있어 식각 공정에서 제2 금속 패턴(230)의 측면 식각 정도를 제어하여 제2 금속 패턴(230)의 측면부가 오버 식각되어 발생하는 언더 컷(under-cut) 구조를 방지할 수 있다.
즉, 제3 금속 패턴(240)은 제2 금속 패턴(230)의 측면을 감싸고 있어 식각 공정 시 제2 금속 패턴(230)의 측면부가 오버 식각되지 않게 하여 제2 금속 패턴(230)의 언더 컷(under-cut) 구조를 방지하고 언더 컷(under-cut) 구조에 의한 공극 발생을 줄여 그에 따른 불량을 방지한다.
이하, 전극 컨택부의 제조 방법에 대해 상세히 설명한다.
도 4a 내지 도 4e는 도 3의 전극 컨택부 및 전원 라인의 제조 공정을 순차적으로 나타낸 단면도들이다.
도 4a에 도시된 바와 같이, 기판(11) 상에 버퍼층(13), 제1 절연막(15) 및 투명한 도전 물질로 구성된 제1 금속 패턴(421)을 순차적으로 형성한다.
이어, 제1 금속 패턴(421)이 형성된 기판(11) 상에 제1 금속 패턴(421)을 전부 감싸는 제2 금속층(230')을 형성한다.
제2 금속층(230')의 재료로는 상술한 바와 같이 알루미늄(Al), 알루미늄 합금(Al alloy), 티타늄(Ti), 은(Ag), 몰리브덴(Mo), 몰리브덴 합금(Mo alloy), 텅스텐(W), 텅스텐 실리사이드(WSi2) 등을 예로 들 수 있으나 이에 한정되지 않는다.
이때, 제2 금속층(230')은 기판(11) 상에서 제1 절연막(15)의 일부분이 노출되도록 패터닝될 수 있다.
다음, 도 4b에 도시된 바와 같이, 제2 금속층(230')이 형성된 기판(11) 상에 제2 절연막(17)을 형성한다. 또한, 제2 절연막(17)이 형성된 기판(11) 전면에 제3 금속층(240')을 형성한다.
이때, 제2 절연막(17)은 제1 절연막(15)의 노출된 부분과 제2 금속층(230')의 일부분 상에 형성되도록 사진, 식각 방법에 의해 패터닝될 수 있으며 식각 방법으로는 건식 식각 방법으로 사용할 수 있으나 이에 한정되지 않는다.
제3 금속층(240')은 패터닝된 제2 절연막(17)이 형성된 기판(11) 전면에 형성된다. 제3 금속층(240')의 재료로는 알루미늄(Al), 알미네리윰(AlNd), 몰리브덴(Mo), 크롬(Cr), 티타늄 나이트라이드(TiN), 몰리브덴 나이트라이드(MoN) 또는 크롬 나이트라이드(CrN) 등과 같은 금속층을 포함하여 단층 또는 다층 구조로 형성될 수 있으나 이에 한정되지 않는다.
다음, 도 4c에 도시된 바와 같이, 제3 금속층(240')이 형성된 기판(11) 상에 제3 금속층(240')의 일부를 노출시키는 포토레지스트 패턴(250)을 형성한다.
연속하여 도 4d에 도시된 바와 같이, 포토레지스트 패턴(250)을 마스크로 하여 기판(11) 상에 형성된 제3 금속층(240')의 식각 공정을 수행하여 기판(11)의 일부 영역에 형성된 제2 절연막(17)을 노출시키는 제3 금속 패턴(240)이 형성된다.
제3 금속층(240')이 식각될 때 제2 금속층(230')도 동시에 식각되어 기판(11) 상에서 제1 금속 패턴(421)의 일부를 노출시키는 컨택홀(425)을 포함한 제2 금속 패턴(230)이 형성된다.
제3 금속층(240')이 제2 금속층(230')을 감싸도록 기판(11) 상에 형성되기 때문에 식각 공정에서 제2 금속층(230')의 측면부는 오버 식각되지 않아 언더 컷(under-cut) 형태를 갖지 않는다.
도 4e에 도시된 바와 같이, 제2 및 제3 금속 패턴(230, 240)이 형성된 기판(11) 상에서 제1 전극(도 2의 18)으로부터 연장 형성되며 컨택홀(425)에 의해 제1 금속 패턴(421)과 전기적으로 접속되는 도전층(243)이 형성된다. 도전층(243)은 제1 전극(도 2의 18)으로부터 연장되며 제1 전극(18)과 동일한 재질 및 동일 공정으로 형성된다.
상술한 바와 같이, 유기 발광 표시장치의 전극 컨택부에서 제2 금속 패턴(230)의 측면부가 언더 컷(under-cut) 구조를 갖지 않으므로 언더 컷(under-cut)에 의한 공극 발생을 최소화하며 공극에 따른 불량도 방지할 수 있다.
본 발명이 속하는 기술분야의 상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허 청구범위에 의하여 나타내어지며, 특히 청구범위의 의미 및 범위 그리고 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
11: 기판 12: 반도체층
13: 버퍼층 14: 게이트 전극
15: 제1 절연막 16a/16b: 소스 및 드레인 전극
17: 제2 절연막 18: 제1 전극
19: 유기 발광층 20: 제2 전극
21: 보호층 25: 화소 정의막
230: 제2 금속 패턴 240: 제3 금속 패턴
243: 도전층 421: 제1 금속 패턴
425: 컨택홀

Claims (13)

  1. 발광 영역과 비발광 영역을 포함하는 유기 발광 표시장치에 있어서,
    상기 발광 영역에 배치되는 제1 및 제2 전극과, 두 전극 사이에 형성된 유기 발광층을 포함하는 유기 발광 소자;
    상기 비발광 영역에 배치되어 상기 제1 및 제2 전극으로 구동 전압을 제공하는 구동전압 공급라인;
    상기 비발광 영역에 배치되어 상기 제1 전극과 접촉되어 상기 구동전압 공급라인으로부터 제공되는 구동전압을 상기 접촉되는 제1 전극으로 공급하는 컨택부;를 포함하고,
    상기 컨택부는 제2 도전층이 제1 도전층을 감싸는 형태로 패터닝된 다중 레이어로 형성되며,
    상기 제1 및 제2 도전층들은 일괄 식각되는 것을 특징으로 하는 유기 발광 표시장치.
  2. 제1 항에 있어서,
    상기 제1 도전층은 게이트 전극층이고, 상기 제2 도전층은 데이터 전극층인 것을 특징으로 하는 유기 발광 표시장치.
  3. 제1 항에 있어서,
    상기 컨택부는 상기 제1 및 제2 도전층 사이에 형성된 층간 절연막을 더 포함하는 것을 특징으로 하는 유기 발광 표시장치.
  4. 삭제
  5. 제1 항에 있어서,
    상기 컨택부는 상기 제1 도전층 하부에 형성되어 컨택홀을 통해 상기 제1 전극과 전기적으로 연결되는 금속층을 더 포함하는 것을 특징으로 하는 유기 발광 표시장치.
  6. 제5 항에 있어서,
    상기 금속층은 투명한 도전 물질로 이루어지는 것을 특징으로 하는 유기 발광 표시장치.
  7. 제1 항에 있어서,
    상기 제1 전극은 화소 전극인 것을 특징으로 하는 유기 발광 표시장치.
  8. 제7 항에 있어서,
    상기 화소 전극은 애노드 전극인 것을 특징으로 하는 유기 발광 표시장치.
  9. 발광 영역과 비발광 영역이 정의된 기판 상에 제1 도전 패턴을 형성하는 단계;
    상기 비발광 영역에 형성된 제1 도전 패턴 상에서 상기 제1 도전 패턴과 직접적으로 접촉되는 제1 금속층을 형성하는 단계;
    상기 제1 금속층 상에 층간 절연막 및 제2 금속층을 순차적으로 형성하는 단계;
    상기 제1 및 제2 금속층을 일괄 식각하여 제1 도전 패턴의 일부를 노출시키도록 상기 제1 금속층을 패터닝하여 제2 도전 패턴을 형성함과 동시에 상기 제2 도전 패턴의 가장자리를 감싸는 상기 제2 금속층을 패터닝하여 제3 도전 패턴을 형성하는 단계;
    상기 발광 영역에서 상기 비발광 영역의 노출된 제1 도전 패턴과 전기적으로 접속되는 화소 전극을 형성하는 단계;를 포함하는 것을 특징으로 하는 유기 발광 표시장치의 제조방법.
  10. 제9 항에 있어서,
    상기 제2 및 제3 도전 패턴을 형성하는 단계는,
    상기 층간 절연막 및 제2 금속층이 형성된 기판 전면에 포토레지스트 층을 순차적으로 증착하고, 상기 제2 금속층의 일부를 노출시키는 형태의 포토레지스트 패턴을 형성하는 단계;
    상기 포토레지스트 패턴이 형성된 기판을 식각액에 노출시켜 상기 노출된 제2 금속층 및 그 하부에 대응되게 증착된 제1 금속층을 동시에 제거하여 상기 제1 도전 패턴의 일부를 노출시키도록 상기 제1 및 제2 금속층을 패터닝하는 단계;를 더 포함하는 것을 특징으로 하는 유기 발광 표시장치의 제조방법.
  11. 제9 항에 있어서,
    상기 제2 도전 패턴은 게이트 전극층이고, 상기 제3 도전 패턴은 데이터 전극층인 것을 특징으로 하는 유기 발광 표시장치의 제조방법.
  12. 제9 항에 있어서,
    상기 화소 전극은 애노드 전극인 것을 특징으로 하는 유기 발광 표시장치의 제조방법.
  13. 제9 항에 있어서,
    상기 제1 도전 패턴은 투명한 도전 물질인 것을 특징으로 하는 유기 발광 표시장치의 제조방법.
KR1020130148648A 2013-12-02 2013-12-02 유기 발광 표시장치 및 그의 제조방법 KR102155370B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020130148648A KR102155370B1 (ko) 2013-12-02 2013-12-02 유기 발광 표시장치 및 그의 제조방법
US14/535,277 US9570526B2 (en) 2013-12-02 2014-11-06 Organic light emitting display device and manufacturing method thereof
CN201410698435.8A CN104681587B (zh) 2013-12-02 2014-11-27 有机发光显示装置及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130148648A KR102155370B1 (ko) 2013-12-02 2013-12-02 유기 발광 표시장치 및 그의 제조방법

Publications (2)

Publication Number Publication Date
KR20150063818A KR20150063818A (ko) 2015-06-10
KR102155370B1 true KR102155370B1 (ko) 2020-09-22

Family

ID=53265993

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130148648A KR102155370B1 (ko) 2013-12-02 2013-12-02 유기 발광 표시장치 및 그의 제조방법

Country Status (3)

Country Link
US (1) US9570526B2 (ko)
KR (1) KR102155370B1 (ko)
CN (1) CN104681587B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102554290B1 (ko) * 2016-05-23 2023-07-13 삼성디스플레이 주식회사 표시 장치
CN107871776B (zh) * 2017-10-31 2020-10-16 昆山国显光电有限公司 有机电致发光器件、显示器及移动通信设备
KR102607781B1 (ko) * 2018-12-28 2023-11-28 엘지디스플레이 주식회사 고 개구율 전계 발광 조명장치
CN113872412B (zh) * 2021-09-27 2022-10-18 武汉天马微电子有限公司 显示面板和显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050012694A1 (en) * 2002-12-31 2005-01-20 Lg.Philips Lcd Co., Ltd. Active matrix organic electroluminescent display device and method of fabricating the same

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101043992B1 (ko) * 2004-08-12 2011-06-24 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
US7615495B2 (en) * 2005-11-17 2009-11-10 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the same
JP4600786B2 (ja) * 2007-12-18 2010-12-15 ソニー株式会社 表示装置およびその製造方法
US8692455B2 (en) * 2007-12-18 2014-04-08 Sony Corporation Display device and method for production thereof
KR101117642B1 (ko) 2009-11-16 2012-03-05 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101695022B1 (ko) * 2010-04-09 2017-01-11 엘지디스플레이 주식회사 프린지 필드 스위칭 방식의 박막 트랜지스터 기판 및 그 제조 방법
KR101810047B1 (ko) 2011-07-28 2017-12-19 삼성디스플레이 주식회사 유기발광표시장치 및 그 제조방법
KR101811703B1 (ko) 2011-08-04 2017-12-26 삼성디스플레이 주식회사 유기발광표시장치 및 그 제조방법
US20130069067A1 (en) 2011-09-20 2013-03-21 Keun Chun Youn Organic light emitting diode (oled) display device and method for manufacturing the same
KR101916949B1 (ko) 2011-11-03 2018-11-09 엘지디스플레이 주식회사 프린지 필드형 액정표시장치 및 그 제조방법
JP5950638B2 (ja) * 2012-03-12 2016-07-13 三菱電機株式会社 配線構造及びそれを備える薄膜トランジスタアレイ基板並びに表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050012694A1 (en) * 2002-12-31 2005-01-20 Lg.Philips Lcd Co., Ltd. Active matrix organic electroluminescent display device and method of fabricating the same

Also Published As

Publication number Publication date
US9570526B2 (en) 2017-02-14
US20150155342A1 (en) 2015-06-04
CN104681587B (zh) 2019-03-22
KR20150063818A (ko) 2015-06-10
CN104681587A (zh) 2015-06-03

Similar Documents

Publication Publication Date Title
KR101901574B1 (ko) 유기 전계 발광 표시 장치 및 그 제조 방법
US9190630B2 (en) Flexible organic electroluminescent device and method for fabricating the same
KR101155903B1 (ko) 유기 발광 표시 장치 및 이의 제조 방법
KR100752388B1 (ko) 평판표시장치 및 그의 제조방법
US9281349B2 (en) Organic light-emitting display device
KR100879294B1 (ko) 유기 발광 표시 장치
KR102139677B1 (ko) 플렉서블 유기전계 발광장치 및 그 제조방법
JP2011107680A (ja) 有機発光表示装置及びその製造方法
KR100667081B1 (ko) 유기전계발광표시장치 및 그의 제조방법
KR20120003216A (ko) 유기 발광 표시 장치 및 그 제조 방법
KR20110065717A (ko) 유기발광 표시장치의 제조방법
KR20150026709A (ko) 플라스틱 유기전계 발광장치 및 그 제조방법
KR20150069834A (ko) 유기전계발광 표시장치
KR102155370B1 (ko) 유기 발광 표시장치 및 그의 제조방법
JP6500196B2 (ja) 表示装置および電子機器
TW201503360A (zh) 有機發光顯示設備
JP6871023B2 (ja) 表示装置、および表示装置の製造方法
KR20090002717A (ko) 전계발광소자 및 그 제조방법
US8564194B2 (en) Organic light emitting diode device and method for fabricating the same
JP2007026866A (ja) 表示装置の製造方法
JP2007066774A (ja) 有機エレクトロルミネッセンス表示装置及びその製造方法
KR101929980B1 (ko) 유기 발광 표시 장치
KR100784707B1 (ko) 오엘이디 디스플레이 패널의 제조방법
KR100866886B1 (ko) 오엘이디 소자의 제조 방법
CN111384087A (zh) 有机发光二极管显示面板

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant