KR102142718B1 - Light emitting device and light apparatus having thereof - Google Patents

Light emitting device and light apparatus having thereof Download PDF

Info

Publication number
KR102142718B1
KR102142718B1 KR1020140032518A KR20140032518A KR102142718B1 KR 102142718 B1 KR102142718 B1 KR 102142718B1 KR 1020140032518 A KR1020140032518 A KR 1020140032518A KR 20140032518 A KR20140032518 A KR 20140032518A KR 102142718 B1 KR102142718 B1 KR 102142718B1
Authority
KR
South Korea
Prior art keywords
layer
light
light emitting
phosphor
emitting chip
Prior art date
Application number
KR1020140032518A
Other languages
Korean (ko)
Other versions
KR20150109595A (en
Inventor
성기명
오성주
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020140032518A priority Critical patent/KR102142718B1/en
Publication of KR20150109595A publication Critical patent/KR20150109595A/en
Application granted granted Critical
Publication of KR102142718B1 publication Critical patent/KR102142718B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • H01L33/502Wavelength conversion materials
    • H01L33/504Elements with two or more wavelength conversion materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • H01L33/60Reflective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Device Packages (AREA)

Abstract

실시 예에 따른 발광 소자는, 제1 및 제2 리드 프레임을 갖는 복수의 리드 프레임; 상기 제1 및 제2리드 프레임 중 적어도 하나의 위에 배치된 제1발광 칩; 상기 제1발광 칩의 둘레에 배치되며 상기 제1 및 제2리드 프레임과 결합된 지지층; 상기 제1발광 칩 상에 배치된 투광층; 상기 투광층의 둘레에 상기 지지층과 수직 방향으로 오버랩되게 배치된 복수의 형광체층; 및 상기 투광층 상에 배치된 반사층을 포함하며, 상기 복수의 형광체층은 상기 발광 칩으로부터 방출된 광을 파장 변환하여 서로 다른 컬러의 피크 파장을 발광하며, 상기 복수의 형광체층 중 적어도 2층은 상기 발광 칩과 수직 방향으로 오버랩되지 않게 배치되며, 및 상기 복수의 형광체층 중 상기 발광 칩에 인접한 층으로부터 방출된 광은 다른 층에 비해 단 파장의 광을 포함한다.The light emitting device according to the embodiment may include a plurality of lead frames having first and second lead frames; A first light emitting chip disposed on at least one of the first and second lead frames; A support layer disposed around the first light emitting chip and coupled to the first and second lead frames; A light-transmitting layer disposed on the first light-emitting chip; A plurality of phosphor layers arranged to overlap the support layer in a vertical direction around the light-transmitting layer; And a reflective layer disposed on the light-transmitting layer, wherein the plurality of phosphor layers wavelength-convert light emitted from the light-emitting chip to emit peak wavelengths of different colors, and at least two layers of the plurality of phosphor layers are The light is not overlapped with the light emitting chip in the vertical direction, and light emitted from a layer adjacent to the light emitting chip among the plurality of phosphor layers includes light having a shorter wavelength than other layers.

Description

발광 소자 및 이를 구비한 조명 장치{LIGHT EMITTING DEVICE AND LIGHT APPARATUS HAVING THEREOF}Light-emitting element and lighting device having same{LIGHT EMITTING DEVICE AND LIGHT APPARATUS HAVING THEREOF}

실시 예는 발광 소자 및 이를 구비한 조명 장치에 관한 것이다.The embodiment relates to a light emitting device and a lighting device having the same.

발광 소자, 예컨대 발광 다이오드(Light Emitting Device)는 전기 에너지를 빛으로 변환하는 반도체 소자의 일종으로, 기존의 형광등, 백열등을 대체하여 차세대 광원으로서 각광받고 있다.A light emitting device, such as a light emitting diode (Light Emitting Device), is a type of semiconductor device that converts electrical energy into light, and has been spotlighted as a next-generation light source by replacing conventional fluorescent and incandescent lamps.

발광 다이오드는 반도체 소자를 이용하여 빛을 생성하므로, 텅스텐을 가열하여 빛을 생성하는 백열등이나, 또는 고압 방전을 통해 생성된 자외선을 형광체에 충돌시켜 빛을 생성하는 형광등에 비해 매우 낮은 전력만을 소모한다.Since the light emitting diode generates light using a semiconductor device, it consumes very low power compared to an incandescent lamp that generates light by heating tungsten or a fluorescent lamp that generates light by colliding ultraviolet light generated through high-pressure discharge to a phosphor. .

또한, 발광 다이오드는 반도체 소자의 전위 갭을 이용하여 빛을 생성하므로 기존의 광원에 비해 수명이 길고 응답특성이 빠르며, 친환경적 특징을 갖는다.In addition, since the light emitting diode generates light using a potential gap of a semiconductor device, it has a longer life span, faster response characteristics, and eco-friendly characteristics than conventional light sources.

이에 따라, 기존의 광원을 발광 다이오드로 대체하기 위한 많은 연구가 진행되고 있으며, 발광 다이오드는 실내외에서 사용되는 각종 램프, 액정표시장치, 전광판, 가로등 등의 조명 장치의 광원으로서 사용이 증가하고 있다. Accordingly, many studies have been conducted to replace existing light sources with light emitting diodes, and light emitting diodes are increasingly used as light sources for lighting devices such as various lamps, liquid crystal displays, electronic displays, and street lights used indoors and outdoors.

실시 예는 측면 광 추출 구조를 갖는 발광 소자를 제공한다. The embodiment provides a light emitting device having a side light extraction structure.

실시 예는 넓은 광 지향각 분포를 갖는 발광 소자를 제공한다.The embodiment provides a light emitting device having a wide light directing angle distribution.

실시 예는 발광 칩 상에 배치된 투광층의 둘레에 복수의 형광체층을 갖는 발광 소자를 제공한다.An embodiment provides a light emitting device having a plurality of phosphor layers around a light-transmitting layer disposed on a light emitting chip.

실시 예는 투광층의 둘레에 서로 다른 복수의 형광체층을 갖는 발광 소자를 제공한다.The embodiment provides a light emitting device having a plurality of different phosphor layers around the light-transmitting layer.

실시 예는 발광 소자 및 이를 구비한 조명 장치를 제공한다.The embodiment provides a light emitting device and a lighting device having the same.

실시 예에 따른 발광 소자는, 제1 및 제2 리드 프레임을 갖는 복수의 리드 프레임; 상기 제1 및 제2리드 프레임 중 적어도 하나의 위에 배치된 제1발광 칩; 상기 제1발광 칩의 둘레에 배치되며 상기 제1 및 제2리드 프레임과 결합된 지지층; 상기 제1발광 칩 상에 배치된 투광층; 상기 투광층의 둘레에 상기 지지층과 수직 방향으로 오버랩되게 배치된 복수의 형광체층; 및 상기 투광층 상에 배치된 반사층을 포함하며, 상기 복수의 형광체층은 상기 발광 칩으로부터 방출된 광을 파장 변환하여 서로 다른 컬러의 피크 파장을 발광하며, 상기 복수의 형광체층 중 적어도 2층은 상기 발광 칩과 수직 방향으로 오버랩되지 않게 배치되며, 및 상기 복수의 형광체층 중 상기 발광 칩에 인접한 층으로부터 방출된 광은 다른 층에 비해 단 파장의 광을 포함한다.The light emitting device according to the embodiment may include a plurality of lead frames having first and second lead frames; A first light emitting chip disposed on at least one of the first and second lead frames; A support layer disposed around the first light emitting chip and coupled to the first and second lead frames; A light-transmitting layer disposed on the first light-emitting chip; A plurality of phosphor layers arranged to overlap the support layer in a vertical direction around the light-transmitting layer; And a reflective layer disposed on the light-transmitting layer, wherein the plurality of phosphor layers wavelength-convert light emitted from the light-emitting chip to emit peak wavelengths of different colors, and at least two layers of the plurality of phosphor layers are The light is not overlapped with the light emitting chip in a vertical direction, and light emitted from a layer adjacent to the light emitting chip among the plurality of phosphor layers includes light having a shorter wavelength than other layers.

실시 예는 새로운 광 추출 구조를 갖는 백색 발광 소자를 제공할 수 있다.The embodiment may provide a white light emitting device having a new light extraction structure.

실시 예는 수평 방향의 광 지향각 분포를 갖는 발광 소자를 제공할 수 있다.The embodiment may provide a light emitting device having a horizontal light directing angle distribution.

실시 예는 발광 소자의 측면 광의 색 분포를 개선시켜 줄 수 있다.The embodiment may improve the color distribution of side light of the light emitting device.

실시 예는 발광 소자와 이를 구비한 조명 장치의 신뢰성을 개선시켜 줄 수 있다. The embodiment can improve the reliability of the light emitting device and the lighting device having the same.

도 1은 제1실시 예에 따른 발광 소자의 평면도이다.
도 2는 도 1의 발광 소자의 측 단면도이다.
도 3은 실시 예에 따른 발광 소자의 발광 칩을 나타낸 도면이다.
도 4는 제2실시 예에 따른 발광 소자의 평면도이다.
도 5는 도 4의 발광 소자의 측 단면도이다.
도 6은 제3실시 예에 따른 발광 소자의 평면도이다.
도 7은 도 6의 발광 소자의 측 단면도이다.
도 8은 제4실시 예에 따른 발광 소자의 측 단면도이다.
도 9는 제5실시 예에 따른 발광 소자의 측 단면도이다.
도 10은 제6실시 예에 따른 발광 소자의 측 단면도이다.
도 11은 제7실시 예에 따른 발광 소자의 측 단면도이다.
도 12는 실시 예에 따른 발광 소자의 제조 공정의 예를 나타낸 도면이다.
도 13은 실시 예에 따른 발광 소자의 다른 제조 공정을 나타낸 도면이다.
도 14는 실시 예에 따른 형광체층의 적층 구조를 나타낸 단면이다.
도 15는 실시 예에 따른 형광체층의 다른 적층 구조를 나타낸 단면이다.
도 16는 실시 예에 따른 형광체층의 또 다른 적층 구조를 나타낸 도면이다.
도 17은 실시 예에 따른 발광 소자를 갖는 표시 장치의 사시도를 나타낸다.
도 18은 실시 예에 따른 발광 소자를 갖는 표시 장치의 다른 예를 나타낸 측 단면도이다.
도 19는 실시 예에 따른 발광 소자를 갖는 조명 장치의 분해 사시도를 나타낸다.
1 is a plan view of a light emitting device according to a first embodiment.
2 is a side cross-sectional view of the light emitting device of FIG. 1.
3 is a view showing a light emitting chip of a light emitting device according to an embodiment.
4 is a plan view of a light emitting device according to a second embodiment.
5 is a side cross-sectional view of the light emitting device of FIG. 4.
6 is a plan view of a light emitting device according to a third embodiment.
7 is a side cross-sectional view of the light emitting device of FIG. 6.
8 is a side cross-sectional view of a light emitting device according to a fourth embodiment.
9 is a side cross-sectional view of a light emitting device according to a fifth embodiment.
10 is a side cross-sectional view of a light emitting device according to a sixth embodiment.
11 is a side cross-sectional view of a light emitting device according to a seventh embodiment.
12 is a view showing an example of a manufacturing process of a light emitting device according to an embodiment.
13 is a view showing another manufacturing process of the light emitting device according to the embodiment.
14 is a cross-sectional view showing a layered structure of a phosphor layer according to an embodiment.
15 is a cross-sectional view showing another layered structure of the phosphor layer according to the embodiment.
16 is a view showing another layered structure of the phosphor layer according to the embodiment.
17 is a perspective view of a display device having a light emitting device according to an embodiment.
18 is a side cross-sectional view illustrating another example of a display device having a light emitting device according to an embodiment.
19 is an exploded perspective view of a lighting device having a light emitting device according to an embodiment.

이하, 실시 예들은 첨부된 도면 및 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다. 실시 예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 "상/위(on)"에 또는 "하/아래(under)"에 형성되는 것으로 기재되는 경우에 있어, "상/위(on)"와 "하/아래(under)"는 "직접(directly)" 또는 "다른 층을 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다.Hereinafter, embodiments will be apparent through the description of the accompanying drawings and embodiments. In the description of the embodiments, each layer (film), region, pattern or structure may be "on/on" or "under/under" the substrate, each layer (film), region, pad or pattern. In the case of being described as being formed in ", both "on/top" and "under/under" are formed "directly" or "indirectly" through another layer. Includes. In addition, the criteria for the top/top or bottom/bottom of each layer will be described based on the drawings.

이하, 첨부된 도면을 참조하여 실시 예에 따른 발광 소자를 설명한다.Hereinafter, a light emitting device according to an embodiment will be described with reference to the accompanying drawings.

도 1은 제1실시 예에 따른 발광 소자의 평면도이며, 도 2는 도 1의 발광 소자의 측 단면도이며, 도 3는 도 1의 발광 소자의 발광 칩을 나타낸 도면이다. 1 is a plan view of a light emitting device according to a first embodiment, FIG. 2 is a side cross-sectional view of the light emitting device of FIG. 1, and FIG. 3 is a view showing a light emitting chip of the light emitting device of FIG. 1.

도 1 내지 도 3을 참조하면, 발광 소자(10)는, 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 투광층(71)의 둘레에 배치된 지지층(41)과, 상기 지지층(41) 위에 배치된 복수의 형광체층(51,61)과, 상기 발광 칩(201) 상에 배치된 투광층(71)과, 상기 투광층(71) 및 형광체층(51,61)상에 배치된 반사층(81)을 포함한다.
1 to 3, the light emitting device 10 includes a plurality of lead frames 21 and 31, a gap 25 between the plurality of lead frames 21 and 31, and the plurality of leads A light emitting chip 201 on the frames 21 and 23, a support layer 41 disposed around the transmissive layer 71, and a plurality of phosphor layers 51 and 61 disposed on the support layer 41, , A light-transmitting layer 71 disposed on the light emitting chip 201, and a reflective layer 81 disposed on the light-transmitting layer 71 and the phosphor layers 51 and 61.

실시 예에 따른 발광 소자(10)는 제1방향의 길이(D1)와 상기 제1방향에 직교하는 제2방향의 길이(D2)가 동일하거나, 제1방향의 길이(D1)이 길이(D2)보다 더 길게 형성될 수 있다. 상기 제1방향의 길이(D1)는 복수의 리드 프레임(21,31)의 양 측면 간의 간격이며, 지지층(41), 형광체층(51,61) 또는 반사층(81)의 너비보다는 길게 형성될 수 있다. 상기 제2방향의 길이(D2)는 각 리드 프레임(21,31)의 길이와 같거나, 지지층(41), 형광체층(51,61) 또는 반사층(81)의 길이와 같을 수 있다.In the light emitting device 10 according to the embodiment, the length D1 in the first direction and the length D2 in the second direction orthogonal to the first direction are the same, or the length D1 in the first direction is the length D2. ). The length D1 in the first direction is an interval between both sides of the plurality of lead frames 21 and 31, and may be formed to be longer than the width of the support layer 41, the phosphor layers 51 and 61, or the reflective layer 81. have. The length D2 in the second direction may be the same as the length of each lead frame 21 and 31, or the length of the support layer 41, the phosphor layers 51 and 61, or the reflective layer 81.

상기 복수의 리드 프레임(21,31)은 발광 소자(10)의 베이스에 배치되며, 간극부(25) 및 지지층(41)에 의해 지지된다. 상기 간극부(25)는 상기 복수의 리드 프레임(21,31) 사이에 배치되고 상기 복수의 리드 프레임(21,31)을 서로 절연시켜 준다. 상기 지지층(41)은 상기 복수의 리드 프레임(21,31)의 상면에 결합된다. 상기 지지층(41)은 상기 투광층(71)의 외곽 둘레에서 상기 간극부(25)와 결합될 수 있다.The plurality of lead frames 21 and 31 are disposed on the base of the light emitting element 10 and are supported by the gap portion 25 and the support layer 41. The gap portion 25 is disposed between the plurality of lead frames 21 and 31 and insulates the plurality of lead frames 21 and 31 from each other. The support layer 41 is coupled to the upper surfaces of the plurality of lead frames 21 and 31. The support layer 41 may be combined with the gap portion 25 around the outer periphery of the transparent layer 71.

상기 간극부(25) 및 상기 지지층(41)은 절연 재질 예컨대, 반사율이 투과율보다 높은 재질로 형성될 수 있다. 상기 절연 재질은 수지 계열 예컨대, 폴리프탈아미드(PPA: Polyphthalamide), 실리콘, 에폭시 수지, 플라스틱 재질을 포함하는 열 경화성 수지, 고내열성, 또는 고 내광성 재질로 형성될 수 있다. 상기의 실리콘 또는 에폭시는 백색 계열의 수지를 포함하며, 예컨대, 실리콘 또는 에폭시 내에 산무수물, 산화 방지제, 이형재, 광 반사재, 무기 충전재, 경화 촉매, 광 안정제, 윤활제, 이산화티탄 중에서 선택적으로 첨가될 수 있다. 상기 절연 재질은 변성 에폭시 수지, 변성 실리콘 수지, 아크릴 수지, 우레탄 수지로 이루어지는 군으로부터 선택되는 적어도 1종에 의해 성형될 수 있다. 예를 들면, 트리글리시딜이소시아누레이트, 수소화 비스페놀 A 디글리시딜에테르 등으로 이루어지는 에폭시 수지와, 헥사히드로 무수 프탈산, 3-메틸헥사히드로 무수 프탈산4-메틸헥사히드로 무수프탈산 등으로 이루어지는 산무수물을, 에폭시 수지에 경화 촉진제로서 DBU(1,8-Diazabicyclo(5,4,0)undecene-7), 조촉매로서 에틸렌 그리콜, 산화티탄 안료, 글래스 섬유를 첨가하고, 가열에 의해 부분적으로 경화 반응시켜 B 스테이지화한 고형상 에폭시 수지 조성물을 사용할 수 있으며, 이에 대해 한정하지는 않는다.
The gap portion 25 and the support layer 41 may be formed of an insulating material, for example, a material having a reflectance higher than the transmittance. The insulating material may be formed of a resin-based material, for example, polyphthalamide (PPA), silicone, epoxy resin, or thermosetting resin including a plastic material, high heat resistance, or high light resistance material. The silicone or epoxy includes a white-based resin, for example, an acid anhydride, an antioxidant, a release agent, a light reflector, an inorganic filler, a curing catalyst, a light stabilizer, a lubricant, and titanium dioxide may be selectively added in the silicone or epoxy. have. The insulating material may be molded by at least one selected from the group consisting of modified epoxy resin, modified silicone resin, acrylic resin, and urethane resin. For example, an epoxy resin composed of triglycidyl isocyanurate, hydrogenated bisphenol A diglycidyl ether, and the like, and an acid composed of hexahydro phthalic anhydride, 3-methylhexahydro phthalic anhydride, 4-methylhexahydro phthalic anhydride, and the like. Anhydride is added to the epoxy resin as a curing accelerator, DBU (1,8-Diazabicyclo(5,4,0)undecene-7), ethylene glycol, titanium oxide pigment, and glass fiber are added as a cocatalyst and partially heated. A solid epoxy resin composition B-staged by curing reaction may be used, but is not limited thereto.

상기 복수의 리드 프레임(21,31)은 2개 또는 그 이상의 프레임으로 배치될 수 있으며, 예컨대, 발광 칩(201)과 전기적으로 연결된 제1 및 제2리드 프레임(21,31)을 포함한다. 상기 제1 및 제2리드 프레임(21,31)의 바닥 면은 동일 수평 면으로 배치되고, 기판(PCB)에 탑재될 수 있다. 상기 제1 및 제2리드 프레임(21,31)의 외측부(22,32)는 상기 지지층(41)의 외 측면보다 더 외측으로 돌출되므로, 기판 상에서 효과적으로 본딩될 수 있다. 상기 제1 및 제2리드 프레임(21,31)은 내부에 적어도 하나의 홈(미도시) 또는 구멍(미도시)을 구비하며, 상기 홈 또는 구멍에는 상기 지지층(41)의 일부가 결합될 수 있다. 또는 리드 프레임(21,31)과 지지층(41)의 결합 구조는 요철 구조로 결합될 수 있으며, 이에 대해 한정하지는 않는다.The plurality of lead frames 21 and 31 may be arranged in two or more frames, and include, for example, first and second lead frames 21 and 31 electrically connected to the light emitting chip 201. The bottom surfaces of the first and second lead frames 21 and 31 are disposed on the same horizontal surface, and may be mounted on the substrate PCB. Since the outer portions 22 and 32 of the first and second lead frames 21 and 31 protrude more outside than the outer side surfaces of the support layer 41, it can be effectively bonded on the substrate. The first and second lead frames 21 and 31 have at least one groove (not shown) or a hole (not shown) therein, and a part of the support layer 41 may be coupled to the groove or hole. have. Alternatively, the coupling structure between the lead frames 21 and 31 and the supporting layer 41 may be combined with an uneven structure, but is not limited thereto.

상기 제1리드 프레임(21)과 제2리드 프레임(31)은 금속 재질, 예를 들어, 티타늄(Ti), 구리(Cu), 니켈(Ni), 금(Au), 크롬(Cr), 탄탈늄(Ta), 백금(Pt), 주석(Sn), 은(Ag), 인(P) 중 적어도 하나 또는 2이상의 합금을 포함하며, 또한 단층 또는 서로 다른 금속층으로 형성될 수 있으며, 이에 대해 한정하지는 않는다. 상기 제1 및 제2 리드 프레임(21,31)은 금속 재질, 예를 들어, 티타늄(Ti), 구리(Cu), 니켈(Ni), 금(Au), 크롬(Cr), 탄탈늄(Ta), 백금(Pt), 주석(Sn), 은(Ag), 인(P) 중 적어도 하나 또는 두 물질 이상의 합금을 포함할 수 있다. 상기 제1 및 제2리드 프레임(21,31)은 어느 한 층이 합금인 경우, 구리(Cu)와 적어도 한 종류의 금속 합금으로서, 예컨대 구리-아연 합금, 구리-철 합금, 구리- 크롬 합금, 구리-은-철과 같은 합금을 포함한다. 상기 제1 및 제2리드 프레임(21,31)의 두께는 0.23mm~1.5mm일 수 있으며, 예컨대 0.25mm~0.5mm 범위를 포함한다.
The first lead frame 21 and the second lead frame 31 are metal materials, for example, titanium (Ti), copper (Cu), nickel (Ni), gold (Au), chromium (Cr), tantalum It includes at least one or two or more alloys of nium (Ta), platinum (Pt), tin (Sn), silver (Ag), and phosphorus (P), and may also be formed of a single layer or different metal layers. Does not. The first and second lead frames 21 and 31 are metal materials, for example, titanium (Ti), copper (Cu), nickel (Ni), gold (Au), chromium (Cr), and tantalum (Ta). ), platinum (Pt), tin (Sn), silver (Ag), phosphorus (P), or may include an alloy of at least one or more materials. The first and second lead frames 21 and 31 are copper (Cu) and at least one metal alloy when one layer is an alloy, for example, copper-zinc alloy, copper-iron alloy, copper-chromium alloy , Copper-silver-iron. The thickness of the first and second lead frames 21 and 31 may be 0.23 mm to 1.5 mm, and includes, for example, a range of 0.25 mm to 0.5 mm.

상기 발광 칩(201)은 상기 제1 및 제2리드 프레임(21,31) 중 적어도 하나의 위에 배치될 수 있으며, 예컨대 제1 및 제2리드 프레임(21,41) 상에 배치될 수 있다. 본딩 부재(11,13)는 상기 발광 칩(201)을 제1 및 제2리드 프레임(21,31) 상에 본딩시켜 준다. 상기 본딩 부재(11,13)는 전기 전도성을 갖는 물질 예컨대, 솔더 페이스트(Solder paste)로 형성될 수 있다. The light emitting chip 201 may be disposed on at least one of the first and second lead frames 21 and 31, for example, on the first and second lead frames 21 and 41. The bonding members 11 and 13 bond the light emitting chip 201 onto the first and second lead frames 21 and 31. The bonding members 11 and 13 may be formed of a material having electrical conductivity, for example, solder paste.

상기 발광 칩(201)은 반도체 화합물을 이용한 LED 칩 예컨대, UV(Ultraviolet) LED 칩, 청색 LED 칩, 녹색 LED 칩, 백색 LED 칩, 적색 LED 칩 중 적어도 하나를 포함할 수 있다. 상기 발광 칩(201)의 두께는 150㎛-500㎛ 범위 예컨대, 150㎛-300㎛ 범위로 형성될 수 있으며, 이에 대해 한정하지는 않는다. The light emitting chip 201 may include at least one of an LED chip using a semiconductor compound, for example, a UV (Ultraviolet) LED chip, a blue LED chip, a green LED chip, a white LED chip, and a red LED chip. The thickness of the light emitting chip 201 may be formed in a range of 150 μm to 500 μm, for example, 150 μm to 300 μm, but is not limited thereto.

상기 발광 칩(201)는 제1 및 제2리드 프레임(21,31) 위에 플립 방식으로 탑재되며, 상면 방향으로 대부분의 광이 방출되고, 일부 광은 측 방향으로 방출된다. 이에 따라 발광 칩(201)의 광 추출 효율 및 방열 효율은 개선될 수 있다.
The light emitting chip 201 is mounted on the first and second lead frames 21 and 31 in a flip manner, and most of the light is emitted in the upward direction, and some of the light is emitted in the lateral direction. Accordingly, light extraction efficiency and heat dissipation efficiency of the light emitting chip 201 may be improved.

상기 투광층(71)은 복수의 리드 프레임(21,31) 상에 배치되며, 형광체와 같은 불순물을 갖지 않는 층으로 정의될 수 있다. 상기 투광층(71)은 공기로 채워지거나, 투명한 실리콘 또는 에폭시와 같은 수지 재질로 채워질 수 있다. 상기 투광층(71)은 상기 발광 칩(201)를 보호하며, 상기 지지층(41), 복수의 형광체층(51,61) 및 반사층(81)과 접촉될 수 있다.The light-transmitting layer 71 is disposed on the plurality of lead frames 21 and 31 and may be defined as a layer having no impurities such as phosphors. The transparent layer 71 may be filled with air or a resin material such as transparent silicone or epoxy. The light-transmitting layer 71 protects the light-emitting chip 201, and may be in contact with the support layer 41, a plurality of phosphor layers 51 and 61, and a reflective layer 81.

상기 투광층(71)은 상기 반사층(81)과 상기 리드 프레임(21,31) 사이의 간격에 대응되는 두께를 갖고, 외 측면이 곡면인 형상 예컨대, 원 기둥 형상으로 형성될 수 있다. 상기 투광층(71)은 하부 너비는 상부 너비보다 작게 형성될 수 있으며, 예컨대 하부에서 상부로 갈수록 너비가 점차 넓어질 수 있다. The light-transmitting layer 71 may have a thickness corresponding to the distance between the reflective layer 81 and the lead frames 21 and 31, and may be formed in a shape having a curved outer surface, for example, a circular column shape. The light-transmitting layer 71 may be formed to have a lower width than the upper width, for example, the width may gradually widen from the bottom to the top.

상기 지지층(41) 및 상기 형광체층(51,61)은 상기 투광층(71)의 둘레에 배치된다. 상기 지지층(41)은 상기 리드 프레임(21,31)과 상기 복수의 형광체층(51,61) 사이에 배치되며, 입사되는 광을 반사하게 된다. 상기 복수의 형광체층(51,61)은 상기 지지층(41)과 상기 반사층(81) 사이에 배치되며, 입사되는 광의 일부를 파장 변환하게 된다. The support layer 41 and the phosphor layers 51 and 61 are disposed around the light-transmitting layer 71. The support layer 41 is disposed between the lead frames 21 and 31 and the plurality of phosphor layers 51 and 61 and reflects incident light. The plurality of phosphor layers 51 and 61 are disposed between the support layer 41 and the reflective layer 81, and wavelength conversion of a portion of the incident light is performed.

상기 복수의 형광체층(51,61)은 상기 발광 칩(201)으로부터 방출된 광을 파장 변환하여 서로 다른 컬러의 피크 파장을 발광한다. 상기 복수의 형광체층(51,61) 중 상기 발광 칩(201)에 인접한 층은 상기 반사층(81)에 인접한 층에 비해 단 파장의 광을 발광하게 된다. 상기 복수의 형광체층(51,61)은 상기 지지층(41) 위에 배치된 제1형광체층(51) 및 상기 제1형광체층(51) 위에 배치된 제2형광체층(61)을 포함한다. 상기 제1 및 제2형광체층(51,61)은 상기 지지층(41)과 수직 방향으로 오버랩되게 배치된다. The plurality of phosphor layers 51 and 61 wavelength-convert light emitted from the light-emitting chip 201 to emit peak wavelengths of different colors. The layer adjacent to the light emitting chip 201 among the plurality of phosphor layers 51 and 61 emits light having a shorter wavelength than the layer adjacent to the reflective layer 81. The plurality of phosphor layers 51 and 61 includes a first phosphor layer 51 disposed on the support layer 41 and a second phosphor layer 61 disposed on the first phosphor layer 51. The first and second phosphor layers 51 and 61 are disposed to overlap the support layer 41 in a vertical direction.

상기 제1형광체층(51)과 제2형광체층(61)은 서로 다른 종류의 형광체를 포함하며, 서로 다른 파장 대역의 광을 발광하게 된다. 예를 들면, 상기 제1형광체층(51)은 상기 제2형광체층(61)로부터 방출된 광보다 단 파장의 광을 방출하게 된다.The first phosphor layer 51 and the second phosphor layer 61 include different types of phosphors and emit light in different wavelength bands. For example, the first phosphor layer 51 emits light of a shorter wavelength than light emitted from the second phosphor layer 61.

상기 제1형광체층(51)은 상기 발광 칩(201)으로부터 방출된 제1파장 대역을 제2파장 대역으로 변환하게 되며, 상기 제2형광체층(61)은 상기 발광 칩(201)으로부터 방출된 제1 피크 파장을 제3피크 파장으로 발광하게 된다. 상기 제3피크 파장은 상기 제2피크 파장보다 장 파장일 수 있다. 상기 발광 칩(201)은 예컨대, 청색 광을 발광하며, 상기 청색 광은 410nm 내지 460nm 범위의 피크 파장을 포함한다. The first phosphor layer 51 converts the first wavelength band emitted from the light emitting chip 201 into a second wavelength band, and the second phosphor layer 61 is emitted from the light emitting chip 201. The first peak wavelength emits light at the third peak wavelength. The third peak wavelength may be a longer wavelength than the second peak wavelength. The light emitting chip 201 emits blue light, for example, and the blue light includes a peak wavelength in the range of 410 nm to 460 nm.

상기 제1형광체층(51)은 녹색 광을 발광하는 녹색 형광체를 포함하며, 상기 제2형광체층(61)은 적색 광을 발광하는 적색 형광체를 포함한다. 상기 녹색 형광체는 525nm 내지 535nm 범위의 피크 파장을 발광하며, 적색 형광체는 615nm 내지 630nm 범위의 피크 파장을 발광한다.The first phosphor layer 51 includes a green phosphor that emits green light, and the second phosphor layer 61 includes a red phosphor that emits red light. The green phosphor emits a peak wavelength in the range of 525 nm to 535 nm, and the red phosphor emits a peak wavelength in the range of 615 nm to 630 nm.

상기 제1 및 제2형광체층(51,61)은 실리콘 또는 에폭시와 같은 수지 재질에 녹색 및 적색 형광체가 첨가될 수 있다. 상기 녹색 형광체는, ZnS:Cu+(Al3+), SrGa2S4:Eu2 +, CaMgSi2O7:Eu2 +, Ca8Mg(SiO4)Cl2:Eu2 +(Mn2 +), (Ba, Sr)2SiO4:Eu2+ 중 적어도 하나를 포함할 수 있다. 상기 적색 형광체는 La2O2S:Eu3 +, Y2O2S:Eu3 +, Y2O3:Eu3 +(Bi3 +), CaS:Eu2 +, (Zn,Cd)S:Ag+(Cl-), K5(WO4)6.25:Eu3 + 2.5, LiLa2O2BO3:Eu3 + 중 적어도 하나를 포함할 수 있다.
Green and red phosphors may be added to the first and second phosphor layers 51 and 61 to a resin material such as silicone or epoxy. The green phosphor, ZnS:Cu + (Al 3+ ), SrGa 2 S 4 :Eu 2 + , CaMgSi 2 O 7 :Eu 2 + , Ca 8 Mg(SiO 4 )Cl 2 :Eu 2 + (Mn 2 + ), (Ba, Sr) 2 SiO 4 :Eu 2+ . The red phosphor is La 2 O 2 S:Eu 3 + , Y 2 O 2 S:Eu 3 + , Y 2 O 3 :Eu 3 + (Bi 3 + ), CaS:Eu 2 + , (Zn,Cd)S - can include at least one of Eu 3 +: Ag +, K 5 (WO 4) 6.25 (Cl): Eu 3 + 2.5, LiLa 2 O 2 BO 3.

상기 제1형광체층(51)의 하면 면적은 상기 지지층(41)의 하면 면적보다는 작고 상기 지지층(41)의 상면 면적보다 작거나 같을 수 있다. 상기 제2형광체층(61)의 하면 면적은 상기 제1형광체층(51)의 하면 면적보다 작고 상기 제1형광체층(51)의 상면 면적보다 작거나 같을 수 있다. The lower surface area of the first phosphor layer 51 may be smaller than the lower surface area of the support layer 41 and may be smaller than or equal to the upper surface area of the support layer 41. The bottom surface area of the second phosphor layer 61 may be smaller than the bottom surface area of the first phosphor layer 51 and may be smaller than or equal to the top surface area of the first phosphor layer 51.

상기 제1 및 제2형광체층(51,61)의 내 측면(S3)은 경사진 면으로 형성되어, 광이 효과적으로 입사될 수 있다. 상기 지지층(41), 상기 제1 및 제2형광체층(51,61)의 외 측면(S4)은 동일 평면 상에 배치될 수 있다. 상기 지지층(41)과 상기 제1형광체층(51) 사이의 계면(2)은 접착제로 접착될 수 있으며, 상기 제1형광체층(51)과 상기 제2형광체층(61) 사이의 계면(4)은 접착제로 접착될 수 있다. 상기 접착제는 실리콘 재질을 포함한다. 상기 지지층(41) 및 제1 및 제2형광체층(51, 61)은 상기 발광 칩(201)과 수직 방향으로 오버랩되지 않는 영역에 배치될 수 있다. 상기 지지층(41) 및 제1 및 제2형광체층(51, 61)은 상기 발광 칩(201)의 상면 영역으로부터 어긋나게 배치될 수 있다. 이에 따라 상기 발광 칩(201)으로부터 방출된 광은 투광층(71)에 의해 확산되며, 상기 확산된 광은 형광체층(51,61)을 통해 측 방향으로 방출될 수 있다. Inner side surfaces S3 of the first and second phosphor layers 51 and 61 are formed as inclined surfaces, so that light can be effectively incident. The support layer 41 and the outer side surfaces S4 of the first and second phosphor layers 51 and 61 may be disposed on the same plane. The interface 2 between the support layer 41 and the first phosphor layer 51 may be adhered with an adhesive, and an interface 4 between the first phosphor layer 51 and the second phosphor layer 61 ) Can be glued. The adhesive comprises a silicone material. The support layer 41 and the first and second phosphor layers 51 and 61 may be disposed in a region that does not overlap the light emitting chip 201 in a vertical direction. The support layer 41 and the first and second phosphor layers 51 and 61 may be disposed to be shifted from an upper surface area of the light emitting chip 201. Accordingly, light emitted from the light emitting chip 201 is diffused by the light-transmitting layer 71, and the diffused light can be emitted in the lateral direction through the phosphor layers 51 and 61.

상기 제1형광체층(51) 및 상기 제2형광체층(61)은 내부가 관통된 오픈 영역이 배치되며, 상기 오픈 영역은 상기 투광층(71)의 영역으로서, 탑뷰에서 보면 서로 다른 직경을 갖는 원 형상으로 형성될 수 있다. 상기 제2형광체층(61)의 오픈 영역의 상단 내주 직경(R)은 상기 지지층(41)의 오픈 영역의 하단 내주 직경(r)보다 크게 형성될 수 있다. The first phosphor layer 51 and the second phosphor layer 61 are arranged with an open area through which the inside penetrates, and the open area is an area of the light-transmitting layer 71 and has different diameters when viewed from the top view. It may be formed in a circular shape. The upper inner circumferential diameter R of the open region of the second phosphor layer 61 may be formed to be larger than the lower inner circumferential diameter r of the open region of the support layer 41.

상기 지지층(41)의 하면의 내주 너비(r)를 1이라 할 때, 상기 제2형광체층(61)의 상면의 내주 너비(R)는 0.95~0.85 범위로 형성될 수 있다. When the inner circumferential width r of the lower surface of the support layer 41 is 1, the inner circumferential width R of the upper surface of the second phosphor layer 61 may be formed in a range of 0.95 to 0.85.

상기 제1형광체층(51)의 하면의 내측(P1)은 효과적인 광의 입사를 위해 상기 발광 칩(201)의 지향각 분포에 따라 위치될 수 있으며, 예컨대 상기 발광 칩(201)의 하면 에지(Edge)와 상기 발광 칩(201)의 하면(또는 리드 프레임의 상면)의 수평한 선분에 대해 30도 이내의 각도(θ1)로 위치될 수 있다. 상기 발광 칩(201)의 지향각은 120도 내지 160도 범위로 분포할 수 있으며, 상기 제1형광체층(51)의 내측(P1)은 상기 발광 칩(201)의 하면 에지와 수평한 선분에 대해 10도 내지 30도 범위의 각도(θ1) 내에서 위치될 수 있다. 상기 제1형광체층(51)의 하면이 상기 발광 칩(201)의 상면보다 낮게 위치하므로, 광을 입사 효율은 개선될 수 있다. 상기 제1형광체층(51)의 하면이 상기 발광 칩(201) 내의 반사 전극층(도 3의 230)의 위치보다 높게 배치될 수 있다.The inner side P1 of the lower surface of the first phosphor layer 51 may be positioned according to the distribution of the directional angle of the light emitting chip 201 for effective light incidence. For example, an edge (Edge) of the lower surface of the light emitting chip 201 ) And the horizontal line segment of the lower surface of the light emitting chip 201 (or the upper surface of the lead frame) may be positioned at an angle θ1 within 30 degrees. The directivity angle of the light emitting chip 201 may be distributed in a range of 120 degrees to 160 degrees, and the inside P1 of the first phosphor layer 51 is at a horizontal line segment with a lower edge of the light emitting chip 201. It can be positioned within an angle θ1 in a range of 10 degrees to 30 degrees with respect to. Since the lower surface of the first phosphor layer 51 is positioned lower than the upper surface of the light emitting chip 201, the efficiency of incident light can be improved. The lower surface of the first phosphor layer 51 may be disposed higher than the position of the reflective electrode layer (230 in FIG. 3) in the light emitting chip 201.

상기 제1형광체층(51)의 하면의 내측(P1)을 상기 발광 칩(201)의 지향각 분포 내에 맞추어 줌으로써, 발광 칩(201)의 지향각 분포로 입사된 광은 손실 없이 제1 및 제2형광체층(51,61)에 의해 파장 변환시킬 수 있고, 상기 발광 칩(201)의 지향각 분포를 벗어난 광은 지지층(41)에 의해 반사시켜 줄 수 있다. 상기 지지층(41)의 두께(h1), 상기 지지층(41)과 발광 칩(201) 사이의 간격은 상기 제1형광체층(51)의 하면 내주 위치(P1)에 따라 결정될 수 있다.By aligning the inner side P1 of the lower surface of the first phosphor layer 51 within the angular distribution of the light emitting chip 201, light incident to the angular distribution of the light emitting chip 201 is first and first without loss. The wavelengths can be converted by the two phosphor layers 51 and 61, and light outside the distribution of the directivity angle of the light emitting chip 201 can be reflected by the support layer 41. The thickness h1 of the support layer 41 and the distance between the support layer 41 and the light emitting chip 201 may be determined according to the inner peripheral position P1 of the lower surface of the first phosphor layer 51.

상기 상기 지지층(41), 제1 및 제2형광체층(51,61)의 두께의 합(H1=h1+h2+h3) 또는 상기 반사층(81)의 하면 높이(H1)를 100%라 할 때, 상기 지지층(41)은 20% 이하의 두께(h1), 상기 제1형광체층(51)은 40% 이하의 두께(h2), 상기 제2형광체층(61)은 40% 이하의 두께(h3)로 형성될 수 있다. 상기 지지층(41)의 두께(h1)는 상기 제1 또는 제2형광체층(51,61)의 두께(h2, h3)의 1/2 이하일 수 있다. When the sum of the thicknesses of the support layer 41, the first and second phosphor layers 51 and 61 (H1=h1+h2+h3) or the lower surface height H1 of the reflective layer 81 is 100% , The support layer 41 is 20% or less in thickness (h1), the first phosphor layer 51 is 40% or less in thickness (h2), and the second phosphor layer 61 is 40% or less in thickness (h3) ). The thickness h1 of the support layer 41 may be 1/2 or less of the thickness h2, h3 of the first or second phosphor layers 51 and 61.

상기 제1형광체층(61)의 두께(h2)은 상기 제2형광체층(61)의 두께(h1)보다 두껍게 배치될 수 있다. 예로서, 상기 제1형광체층(51) 대 제2형광체층(61)의 두께 비율(h2:h3)은 9:1 ~ 5:5 비율로 형성될 수 있다.
The thickness h2 of the first phosphor layer 61 may be disposed thicker than the thickness h1 of the second phosphor layer 61. For example, the thickness ratio (h2:h3) of the first phosphor layer 51 to the second phosphor layer 61 may be formed in a ratio of 9:1 to 5:5.

상기 반사층(81)은 상기 제2형광체층(61) 및 상기 투광층(71) 위에 배치되며, 상기 투광층(71)으로 입사된 광을 다른 방향으로 반사시켜 주게 된다. 상기 반사층(81)은 반사율이 80% 이상이며, 일부 광을 투과시켜 줄 수 있다. 상기 반사층(81)의 하면은 광 추출을 위해 요철 구조로 형성될 수 있다. 상기 반사층(81)은 상기 제2형광체층(61)의 상면 전체를 커버하는 크기로 형성될 수 있으며, 이에 대해 한정하지는 않는다. 상기 반사층(81)은 실리콘 또는 에폭시와 같은 수지에 금속 산화물이 첨가된 백색 수지로 형성될 수 있으며, 이에 대해 한정하지는 않는다. 상기 금속 산화물은 TiO2, SiO2, ZrO3, Y2O3 및 Al2O3 중 적어도 하나를 포함할 수 있다.The reflective layer 81 is disposed on the second phosphor layer 61 and the light-transmitting layer 71, and reflects light incident on the light-transmitting layer 71 in different directions. The reflective layer 81 has a reflectance of 80% or more, and may transmit some light. The lower surface of the reflective layer 81 may be formed in an uneven structure for light extraction. The reflective layer 81 may be formed to have a size that covers the entire upper surface of the second phosphor layer 61, but is not limited thereto. The reflective layer 81 may be formed of a white resin in which a metal oxide is added to a resin such as silicon or epoxy, but is not limited thereto. The metal oxide is TiO 2 , SiO 2 , ZrO 3 , Y 2 O 3 And Al 2 O 3 It may include at least one.

상기 발광 소자(10)는 발광 칩(201)과, 제1형광체층(51) 및 제2형광체층(61)로부터 방출된 광의 조합에 의해 백색 광을 발광할 수 있다. 또한 상기 발광 소자(10)는 발광 칩(201)에 대해 수직 상 방향으로 방출된 광을 측 방향으로 반사시켜 제1 및 제2형광체층(51,61)을 통해 방출할 수 있다. The light emitting device 10 may emit white light by a combination of a light emitting chip 201 and light emitted from the first phosphor layer 51 and the second phosphor layer 61. In addition, the light emitting device 10 may reflect light emitted in the vertical direction with respect to the light emitting chip 201 in a lateral direction and emit light through the first and second phosphor layers 51 and 61.

또한 상기 복수의 형광체층(51,61)의 다른 예로서, 수직 방향으로 4개 이상의 형광체층이 배치될 수 있다. 예컨대, 4개 이상의 층은 지지층(41) 상에 수직 방향으로 G-G-R-R의 적층 구조로 형성되거나, R-G-G-R-R의 적층 구조로 형성될 수 있다. 여기서, G는 녹색 형광체를 갖는 형광체층이며, R은 적색 형광체를 갖는 형광체층이다. 즉, 녹색 형광체층 및 적색 형광체층 중 적어도 하나는 연속적으로 수직하게 적층될 수 있다.
Also, as another example of the plurality of phosphor layers 51 and 61, four or more phosphor layers may be arranged in a vertical direction. For example, the four or more layers may be formed on the support layer 41 in the vertical direction in a stacked structure of GGRR, or in a stacked structure of RGGRR. Here, G is a phosphor layer having a green phosphor, and R is a phosphor layer having a red phosphor. That is, at least one of the green phosphor layer and the red phosphor layer may be continuously vertically stacked.

도 3은 실시 예에 따른 발광 칩을 나타낸 도면이다. 3 is a view showing a light emitting chip according to an embodiment.

도 3을 참조하면, 발광 칩(201)는 기판(211), 발광 구조물(220), 반사 전극층(230), 제1절연층(221), 제1전극 구조(231,233,235), 제2전극 구조(232,234,236), 제2절연층(223), 제1연결 전극(241), 제2연결 전극(243) 및 지지부재(251)를 포함한다.Referring to FIG. 3, the light emitting chip 201 includes a substrate 211, a light emitting structure 220, a reflective electrode layer 230, a first insulating layer 221, a first electrode structure 231,233,235, and a second electrode structure ( 232,234,236), a second insulating layer 223, a first connecting electrode 241, a second connecting electrode 243, and a supporting member 251.

상기 기판(211)은 투광성 재질로서, 절연성 또는 도전성 기판을 이용할 수 있으며, 예컨대, 사파이어(Al2O3), SiC, Si, GaAs, GaN, ZnO, Si, GaP, InP, Ge, Ga2O3 중 적어도 하나를 이용할 수 있다. 상기 기판(211)의 상면 및 하면 중 어느 하나 또는 양 측면에는 요철 패턴과 같은 광 추출 구조가 형성될 수 있다. 다른 예로서, 상기 기판(211)은 상기 발광 구조물(220)로부터 분리되어 제거될 수 있다.The substrate 211 is a translucent material, and an insulating or conductive substrate may be used. For example, sapphire (Al 2 O 3 ), SiC, Si, GaAs, GaN, ZnO, Si, GaP, InP, Ge, Ga 2 O At least one of 3 can be used. A light extraction structure such as an uneven pattern may be formed on one or both sides of the upper and lower surfaces of the substrate 211. As another example, the substrate 211 may be separated and removed from the light emitting structure 220.

상기 발광 구조물(220)은 상기 기판(211) 아래에 배치되며, II족 내지 VI족 화합물 반도체 중 적어도 2원계 이상의 화합물 반도체를 포함할 수 있으며, 예컨대, GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP 중 적어도 하나를 포함할 수 있다. The light emitting structure 220 is disposed under the substrate 211 and may include at least two or more compound semiconductors of group II to group VI compound semiconductors, for example, GaN, InN, AlN, InGaN, AlGaN, InAlGaN , AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP.

상기 발광 구조물(220)과 기판(211) 사이에는 버퍼층 또는/및 언도프드 반도체층을 포함할 수 있으며, 상기 버퍼층은 상기 기판(211)과 질화물 반도체층 간의 격자 상수의 차이를 줄여주며, 상기 언도프드 반도체층은 III족-V족 화합물 반도체 예컨대, GaN계 반도체로 구현될 수 있다. A buffer layer or/and an undoped semiconductor layer may be included between the light emitting structure 220 and the substrate 211, and the buffer layer reduces a difference in lattice constant between the substrate 211 and the nitride semiconductor layer, and The fred semiconductor layer may be implemented as a group III-V compound semiconductor, such as a GaN semiconductor.

상기 발광 구조물(220)은 제1도전형 반도체층(215), 상기 제1도전형 반도체층(215) 아래에 제2도전형 반도체층(219), 상기 제1도전형 반도체층(215)과 상기 제2도전형 반도체층(219) 사이에 활성층(217)을 포함한다. The light emitting structure 220 includes a first conductive type semiconductor layer 215, a second conductive type semiconductor layer 219 under the first conductive type semiconductor layer 215, and the first conductive type semiconductor layer 215. An active layer 217 is included between the second conductive semiconductor layers 219.

상기 제1도전형 반도체층(215)은 제1도전형 도펀트가 도핑된 III족-V족 화합물 반도체로 구현되며, 예컨대 n형 도펀트가 첨가된 n형 반도체층을 포함할 수 있다. 상기 제1도전형 반도체층(215)은 예컨대, GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP와 같은 화합물 반도체 중 어느 하나로 이루어질 수 있다. The first conductive semiconductor layer 215 is implemented as a group III-V compound semiconductor doped with a first conductive dopant, and may include, for example, an n-type semiconductor layer to which an n-type dopant is added. The first conductive semiconductor layer 215 may be made of any one of compound semiconductors such as GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP, for example.

상기 제1도전형 반도체층(215) 아래에는 활성층(217)이 형성된다. 상기 활성층(217)은 단일 양자 우물, 다중 양자 우물(MQW), 양자 선(quantum wire) 구조 또는 양자 점(quantum dot) 구조를 선택적으로 포함하며, 우물층과 장벽층의 주기를 포함한다. 상기 우물층은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 포함하며, 상기 장벽층은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 포함할 수 있다. 상기 우물층/장벽층의 주기는 예컨대, InGaN/GaN, GaN/AlGaN, InGaN/AlGaN, InGaN/InGaN, InAlGaN/InAlGaN의 적층 구조를 이용하여 2~30주기 이상으로 형성될 수 있다. 상기 장벽층은 상기 우물층의 밴드 갭보다 높은 밴드 갭을 가지는 반도체 물질로 형성될 수 있다. The active layer 217 is formed under the first conductive semiconductor layer 215. The active layer 217 selectively includes a single quantum well, multiple quantum wells (MQWs), a quantum wire structure, or a quantum dot structure, and includes a cycle of the well layer and the barrier layer. The well layer includes a composition formula of In x Al y Ga 1 -x- y N (0≤x≤1, 0≤y≤1, 0≤x+y≤1), and the barrier layer is In x Al y Ga 1 -x- y N (0≤x≤1, 0≤y≤1, 0≤x+y≤1) may include a composition formula. The cycle of the well layer/barrier layer may be formed in 2 to 30 cycles or more using, for example, a stacked structure of InGaN/GaN, GaN/AlGaN, InGaN/AlGaN, InGaN/InGaN, and InAlGaN/InAlGaN. The barrier layer may be formed of a semiconductor material having a band gap higher than that of the well layer.

상기 제1도전형 반도체층(215) 또는 제2도전형 반도체층(219)과 상기 활성층(217) 사이에는 클래드층이 형성될 수 있다. 상기 클래드층은 GaN계 반도체로 형성될 수 있으며, 그 밴드 갭은 상기 활성층(217)의 밴드 갭 이상으로 형성될 수 있다. A cladding layer may be formed between the first conductive semiconductor layer 215 or the second conductive semiconductor layer 219 and the active layer 217. The clad layer may be formed of a GaN-based semiconductor, and the band gap may be formed over the band gap of the active layer 217.

상기 상기 제2도전형 반도체층(219)은 활성층(217) 아래에 배치되고, p형 도펀트가 첨가된 II족-V족 화합물 반도체 예컨대, GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, , AlGaAs, GaP, GaAs, GaAsP, AlGaInP 와 같은 화합물 반도체 중 어느 하나로 이루어질 수 있다. 상기 제2도전형 반도체층(219)은 p형 반도체층을 포함할 수 있다. The second conductive semiconductor layer 219 is disposed under the active layer 217, and a group II-V compound semiconductor to which a p-type dopant is added, such as GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, , AlGaAs, GaP, GaAs, GaAsP, AlGaInP can be made of any one of the compound semiconductor. The second conductive semiconductor layer 219 may include a p-type semiconductor layer.

상기 발광 구조물(220)은 n-p 접합 구조, p-n 접합 구조, n-p-n 접합 구조, p-n-p 접합 구조 중 어느 한 구조로 구현할 수 있다. 여기서, 상기 p는 p형 반도체층이며, 상기 n은 n형 반도체층이며, 상기 -은 p형 반도체층과 n형 반도체층이 직접 접촉되거나 간접 접촉된 구조를 포함한다. 이하, 설명의 편의를 위해, 발광 구조물의 최 하층은 제2도전형 반도체층(219)으로 설명하기로 한다.The light emitting structure 220 may be implemented as any one of n-p junction structure, p-n junction structure, n-p-n junction structure, and p-n-p junction structure. Here, p is a p-type semiconductor layer, n is an n-type semiconductor layer, and-includes a structure in which the p-type semiconductor layer and the n-type semiconductor layer are in direct or indirect contact. Hereinafter, for convenience of description, the lowermost layer of the light emitting structure will be described as the second conductive semiconductor layer 219.

상기 제2도전형 반도체층(219) 아래에는 반사 전극층(230)이 형성된다. 상기 반사 전극층(230)은 오믹 접촉층, 반사층, 및 확산 방지층, 보호층 중 적어도 하나를 포함한다. 여기서, 상기 반사 전극층(230)은 입사되는 광을 반사시켜 줄 수 있다. The reflective electrode layer 230 is formed under the second conductive semiconductor layer 219. The reflective electrode layer 230 includes at least one of an ohmic contact layer, a reflective layer, a diffusion barrier layer, and a protective layer. Here, the reflective electrode layer 230 may reflect incident light.

제1절연층(221)은 상기 반사 전극층(230) 아래에 배치되고, 상기 제2도전형 반도체층(219)의 하면, 상기 제2도전형 반도체층(219) 및 상기 활성층(217)의 측면, 상기 제1도전형 반도체층(215)의 일부 영역에 형성될 수 있다. 상기 제1절연층(221)은 상기 복수의 반도체층(220)의 하부 영역 중에서 상기 반사 전극층(230), 제1전극(231) 및 제2전극(232)을 제외한 영역에 형성되어, 상기 반도체층(220)의 하부를 전기적으로 보호하게 된다. 상기 제1절연층(221)은 예컨대, SiO2, Si3N4, Al2O3, TiO2 중에서 선택적으로 형성될 수 있다. The first insulating layer 221 is disposed under the reflective electrode layer 230, and a lower surface of the second conductive semiconductor layer 219, side surfaces of the second conductive semiconductor layer 219 and the active layer 217 , May be formed in a portion of the first conductive semiconductor layer 215. The first insulating layer 221 is formed in regions excluding the reflective electrode layer 230, the first electrode 231 and the second electrode 232 among the lower regions of the plurality of semiconductor layers 220, and the semiconductor. The lower portion of the layer 220 is electrically protected. The first insulating layer 221 may be selectively formed of SiO 2 , Si 3 N 4 , Al 2 O 3 , TiO 2 , for example.

제1전극(231)은 상기 제1도전형 반도체층(215)의 일부 영역 아래에 형성되며, 상기 제1접합 전극(233)은 상기 제1전극(231)의 아래에 배치되고, 상기 제3접합 전극(235)은 상기 제1접합 전극(233)의 아래에 배치된다. 상기 제1전극(231)은 상기 제1접합 전극(233) 및 제3접합 전극(235)과 전기적으로 연결된다. 상기 제1접합 전극(233)과 상기 제3접합 전극(235)은 상기 제1전극(231)과 상기 제1연결 전극(241) 사이를 서로 접합시켜 주며, 적어도 하나는 형성하지 않을 수 있다.The first electrode 231 is formed under a partial region of the first conductive type semiconductor layer 215, the first junction electrode 233 is disposed under the first electrode 231, and the third electrode The bonding electrode 235 is disposed under the first bonding electrode 233. The first electrode 231 is electrically connected to the first junction electrode 233 and the third junction electrode 235. The first bonding electrode 233 and the third bonding electrode 235 bond between the first electrode 231 and the first connection electrode 241, and at least one may not be formed.

상기 제1접합 전극(233)의 일부(233A)는 상기 제1절연층(221)의 아래로 연장되어 반도체층(220)과 수직 방향으로 오버랩되게 배치될 수 있으며, 상기 제2접합 전극(235)의 일부(235A)는 상기 제1접합 전극(233)의 일부(235A) 아래로 연장될 수 있다. A portion 233A of the first bonding electrode 233 may extend below the first insulating layer 221 and be disposed to overlap the semiconductor layer 220 in a vertical direction, and the second bonding electrode 235 ), part 235A may extend below part 235A of the first junction electrode 233.

제2전극(232)은 상기 반사 전극층(230)의 일부 아래에 형성될 수 있다. 상기 제2전극(232)의 아래에는 제2접합 전극(234)이 배치되고, 상기 제2접합 전극(234)의 아래에는 제4접합 전극(236)이 배치된다. 상기 제2전극(232)은 상기 반사 전극층(230)의 아래에 접촉될 수 있으며, 상기 제2접합 전극(234) 및 제4접합 전극(236)과 전기적으로 연결된다. 상기 제2접합 전극(234)과 상기 제4접합 전극(236)은 상기 제2전극(232)과 상기 제2연결 전극(243) 사이를 서로 접합시켜 주게 되며, 적어도 하나는 형성하지 않을 수 있으며, 이에 대해 한정하지는 않는다. The second electrode 232 may be formed under a portion of the reflective electrode layer 230. A second junction electrode 234 is disposed under the second electrode 232, and a fourth junction electrode 236 is disposed under the second junction electrode 234. The second electrode 232 may be contacted under the reflective electrode layer 230 and is electrically connected to the second bonding electrode 234 and the fourth bonding electrode 236. The second junction electrode 234 and the fourth junction electrode 236 are joined to each other between the second electrode 232 and the second connection electrode 243, and at least one may not be formed. , It is not limited to this.

상기 제1전극 구조(231,233,235)와 상기 제2전극 구조(232,234,236)의 적층 구조는 동일한 적층 구조이거나, 서로 다른 적층 구조를 포함한다.The stacked structures of the first electrode structures 231, 233, 235 and the second electrode structures 232, 234, 236 are the same stacked structure or include different stacked structures.

상기 제1전극(231) 및 상기 제2전극(232) 중 적어도 하나는 전극 패드로부터 분기된 암(arm) 또는 핑거(finger) 구조와 같은 전류 확산 패턴이 더 형성될 수 있다. 또한 상기 제1전극(231) 및 상기 제2전극(232)의 전극 패드는 하나 또는 복수로 형성될 수 있다. 상기 복수의 반도체층(220) 내에 비아 구조를 통해 제1도전형 반도체층(215)를 노출시킨 후, 상기 제1전극(231)을 비아 구조로 연결할 수 있다. At least one of the first electrode 231 and the second electrode 232 may further have a current diffusion pattern such as an arm or finger structure branched from the electrode pad. Also, one or a plurality of electrode pads of the first electrode 231 and the second electrode 232 may be formed. After exposing the first conductive semiconductor layer 215 through the via structure in the plurality of semiconductor layers 220, the first electrode 231 may be connected to the via structure.

상기 제3접합 전극(235)의 아래에는 제2절연층(223)이 배치되며, 상기 제2절연층(223)의 일부는 상기 제1절연층(221)에 접촉되고, 상기 제2연결 전극(243)의 둘레에 배치될 수 있다. 상기 제2절연층(223)은 상기 제1절연층(221)과 동일한 재질이거나, 다른 재질일 수 있다. A second insulating layer 223 is disposed under the third bonding electrode 235, and a portion of the second insulating layer 223 contacts the first insulating layer 221 and the second connecting electrode It may be disposed around the (243). The second insulating layer 223 may be the same material as the first insulating layer 221 or a different material.

상기 제1전극 구조(231,233,235)의 아래 예컨대, 상기 제3접합 전극(235)의 아래에는 적어도 하나의 제1연결 전극(241)이 배치된다. 상기 제2전극 구조(232,234,236)의 아래 예컨대, 상기 제4접합 전극(236)의 아래에는 적어도 하나의 제2연결 전극(243)이 배치된다. At least one first connection electrode 241 is disposed below the first electrode structures 231, 233, and 235, for example, under the third junction electrode 235. At least one second connection electrode 243 is disposed under the second electrode structure 232, 234, 236, for example, under the fourth junction electrode 236.

상기 제1연결 전극(241) 및 상기 제2연결 전극(243)은 전원을 공급하는 리드(lead) 기능과 방열 경로를 제공하며, 바텀 뷰 형상이 기둥 형상 예컨대, 구형, 원 기둥 또는 다각 기둥과 같은 형상일 수 있다. The first connection electrode 241 and the second connection electrode 243 provide a lead function for supplying power and a heat dissipation path, and the bottom view shape has a column shape, for example, a spherical, circular column or polygonal column. It may be of the same shape.

여기서, 상기 제1연결 전극(241)의 두께는 상기 제2연결 전극(243)의 두께보다 더 두껍게 형성될 수 있으며, 상기 제1연결 전극(241) 및 상기 제2연결 전극(243)의 하면은 동일한 평면 (즉, 수평 면) 상에 배치될 수 있다. 상기 제1연결 전극(241) 및 제2연결 전극(243)은 Ag, Al, Au, Cr, Co, Cu, Fe, Hf, In, Mo, Ni, Si, Sn, Ta, Ti, W 및 이들 금속의 선택적 합금 중 어느 하나로 형성될 수 있다. Here, the thickness of the first connection electrode 241 may be formed to be thicker than the thickness of the second connection electrode 243, and the bottom surface of the first connection electrode 241 and the second connection electrode 243 Can be placed on the same plane (ie, horizontal plane). The first connection electrode 241 and the second connection electrode 243 are Ag, Al, Au, Cr, Co, Cu, Fe, Hf, In, Mo, Ni, Si, Sn, Ta, Ti, W and these It can be formed of any one of metal selective alloys.

상기 지지 부재(251)는 발광 칩(201)를 지지하는 층으로 사용된다. 상기 지지 부재(251)는 절연성 재질로 형성되며, 상기 절연성 재질은 예컨대, 실리콘 또는 에폭시와 같은 수지층으로 형성된다. 다른 예로서, 상기 절연성 재질은 페이스트 또는 절연성 잉크를 포함할 수 있다. 상기 절연성 재질의 재질은 그 종류는 polyacrylate resin, epoxy resin, phenolic resin, polyamides resin, polyimides rein, unsaturated polyesters resin, polyphenylene ether resin (PPE), polyphenilene oxide resin (PPO), polyphenylenesulfides resin, cyanate ester resin, benzocyclobutene (BCB), Polyamido-amine Dendrimers (PAMAM), 및 Polypropylene-imine, Dendrimers (PPI), 및 PAMAM 내부 구조 및 유기-실리콘 외면을 갖는 PAMAM-OS(organosilicon)를 단독 또는 이들의 조합을 포함한 수지로 구성될 수 있다. 상기 지지부재(251)는 상기 제1절연층(221)과 다른 물질로 형성될 수 있다.The support member 251 is used as a layer supporting the light emitting chip 201. The support member 251 is formed of an insulating material, and the insulating material is formed of, for example, a resin layer such as silicone or epoxy. As another example, the insulating material may include paste or insulating ink. The material of the insulating material is polyacrylate resin, epoxy resin, phenolic resin, polyamides resin, polyimides rein, unsaturated polyesters resin, polyphenylene ether resin (PPE), polyphenilene oxide resin (PPO), polyphenylenesulfides resin, cyanate ester resin, benzocyclobutene (BCB), Polyamido-amine Dendrimers (PAMAM), and Polypropylene-imine, Dendrimers (PPI), and PAMAM-OS (organosilicon) with PAMAM internal structure and organo-silicone exterior, composed of resins alone or in combination. Can be. The support member 251 may be formed of a material different from the first insulating layer 221.

상기 지지 부재(251) 내에는 Al, Cr, Si, Ti, Zn, Zr 중 적어도 하나를 갖는 산화물, 질화물, 불화물, 황화물과 같은 화합물들 중 적어도 하나가 첨가될 수 있다. 여기서, 상기 지지 부재(251) 내에 첨가된 화합물은 열 확산제일 수 있으며, 상기 열 확산제는 세라믹 재질을 포함하며, 상기 세라믹 재질은 동시 소성되는 저온 소성 세라믹(LTCC: low temperature co-fired ceramic), 고온 소성 세라믹(HTCC: high temperature co-fired ceramic), 알루미나(alumina), 수정(quartz), 칼슘지르코네이트(calcium zirconate), 감람석(forsterite), SiC, 흑연, 용융실리카(fusedsilica), 뮬라이트(mullite), 근청석(cordierite), 지르코니아(zirconia), 베릴리아(beryllia), 및 질화알루미늄(aluminum nitride) 중 적어도 하나를 포함한다. 상기 지지 부재(251)는 단층 또는 다층으로 형성될 수 있으며, 이에 대해 한정하지는 않는다. 상기 지지 부재(251)는 내부에 세라믹 물질의 분말을 포함함으로써, 지지 부재(251)의 강도는 개선되고, 열 전도율 또한 개선될 수 있다. At least one of compounds such as oxide, nitride, fluoride, and sulfide having at least one of Al, Cr, Si, Ti, Zn, and Zr may be added to the support member 251. Here, the compound added in the support member 251 may be a heat diffusion agent, the heat diffusion agent includes a ceramic material, and the ceramic material is a low temperature co-fired ceramic (LTCC: low temperature co-fired ceramic) , High temperature co-fired ceramic (HTCC), alumina, quartz, calcium zirconate, forsterite, SiC, graphite, fusedsilica, mullite (mullite), cordierite (zirconia), beryllia (beryllia), and aluminum nitride (aluminum nitride). The support member 251 may be formed of a single layer or multiple layers, but is not limited thereto. Since the support member 251 includes a powder of a ceramic material therein, the strength of the support member 251 may be improved, and thermal conductivity may also be improved.

또한 발광 칩(201)의 하면에서 볼 때, 상기 제1 및 제2연결 전극(241,243) 중 적어도 하나는 복수로 노출될 수 있다. 상기 지지 부재(251)는 상기 제1연결 전극(241) 및 상기 제2연결 전극(243)의 둘레 면에 접촉된다. 이에 따라 상기 제1연결 전극(241) 및 상기 제2연결 전극(243)으로부터 전도된 열은 상기 지지 부재(251)를 통해 확산되고 방열될 수 있다. 이때 상기 지지 부재(251)는 내부의 열 확산제에 의해 열 전도율이 개선되고, 전 표면을 통해 방열을 수행하게 된다. 따라서, 상기 발광 칩(201)은 열에 의한 신뢰성을 개선시켜 줄 수 있다.Also, when viewed from the lower surface of the light emitting chip 201, at least one of the first and second connection electrodes 241 and 243 may be exposed in plural. The support member 251 is in contact with the circumferential surfaces of the first connecting electrode 241 and the second connecting electrode 243. Accordingly, heat conducted from the first connection electrode 241 and the second connection electrode 243 may be diffused and radiated through the support member 251. At this time, the support member 251 is improved thermal conductivity by an internal heat diffusion agent, and performs heat dissipation through the entire surface. Therefore, the light emitting chip 201 may improve reliability due to heat.

상기의 발광 칩(201)는 플립 방식으로 탑재되며, 상기 기판(211)의 상면 방향으로 대부분의 광이 방출되고, 일부 광은 상기 기판(211)의 측면 및 상기 복수의 반도체층(220)의 측면을 통해 방출된다. 이에 따라 발광 칩(201)의 광 추출 효율 및 방열 효율은 개선될 수 있다.
The light emitting chip 201 is mounted in a flip manner, and most of the light is emitted in the upper surface direction of the substrate 211, and some of the light is emitted from the side surface of the substrate 211 and the plurality of semiconductor layers 220. Is released through the sides. Accordingly, light extraction efficiency and heat dissipation efficiency of the light emitting chip 201 may be improved.

도 4 및 도 5는 제2실시 예에 따른 발광 소자를 나타낸 도면이다. 제2실시 예를 설명함에 있어서, 제1실시 예와 동일한 구성은 제1실시 예의 설명을 참조하기로 한다.4 and 5 are views showing a light emitting device according to a second embodiment. In describing the second embodiment, the same configuration as the first embodiment will be described with reference to the first embodiment.

도 4 및 도 5를 참조하면, 발광 소자는 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 발광 칩(201)의 둘레에 배치된 지지층(42)과, 상기 지지층(42) 위에 배치된 복수의 형광체층(52,62)과, 상기 발광 칩(201) 상에 배치된 투광층(71)과, 상기 투광층(71) 상에 배치된 반사층(82)을 포함한다.4 and 5, the light emitting device includes a plurality of lead frames 21 and 31, a gap portion 25 between the plurality of lead frames 21 and 31, and the plurality of lead frames 21, 23) a light emitting chip 201, a support layer 42 disposed around the light emitting chip 201, a plurality of phosphor layers 52 and 62 disposed on the support layer 42, and the light emitting chip It includes a light-transmitting layer 71 disposed on the (201), and a reflective layer 82 disposed on the light-transmitting layer 71.

상기 복수의 형광체층(52,62)은 상기 지지층(42) 상에 상기 발광 칩(201)과 수직 방향으로 오버랩되지 않도록 적층되며, 제1 및 제2형광체층(52,62)을 포함한다.The plurality of phosphor layers 52 and 62 are stacked on the support layer 42 so as not to overlap the light emitting chip 201 in a vertical direction, and include first and second phosphor layers 52 and 62.

상기 발광 칩(201)은 예컨대, 청색 광을 발광할 수 있다. 상기 제1형광체층(52)은 황색 광을 방출하는 형광체를 포함하며, 상기 제2형광체층(62)은 적색 광을 방출하는 형광체를 포함한다. 상기 황색 형광체는 YAG, TAG, Silicate, Nitride, Oxynitride계 재질 중 적어도 하나를 포함한다.The light emitting chip 201 may emit blue light, for example. The first phosphor layer 52 includes a phosphor that emits yellow light, and the second phosphor layer 62 includes a phosphor that emits red light. The yellow phosphor includes at least one of YAG, TAG, Silicate, Nitride, and Oxynitride-based materials.

상기 제2형광체층(62)의 상면 높이(H1)를 100%라 할 때, 상기 지지층(42)은 20% 이하의 두께(h1), 상기 제1형광체층(52)은 60% 이하의 두께(h2), 상기 제2형광체층(62)은 20% 이하의 두께(h3)로 형성될 수 있다. 상기 제1형광체층(51)의 두께(h2)는 상기 지지층(42)의 두께(h1) 또는 상기 제2형광체층(61)의 두께(h3)의 3배 이상으로 배치될 수 있다. 다른 예로서, 제1형광체층(52)과 제2형광체층(62)의 두께 비율(h2:h3)은 9:1 ~ 6:2 비율로 하여, 색 재현율을 개선시켜 줄 수 있다. When the top surface height H1 of the second phosphor layer 62 is 100%, the support layer 42 has a thickness h1 of 20% or less, and the first phosphor layer 52 has a thickness of 60% or less. (h2), the second phosphor layer 62 may be formed to a thickness h3 of 20% or less. The thickness h2 of the first phosphor layer 51 may be arranged at least three times the thickness h1 of the support layer 42 or the thickness h3 of the second phosphor layer 61. As another example, the thickness ratio (h2:h3) of the first phosphor layer 52 and the second phosphor layer 62 is in a ratio of 9:1 to 6:2, thereby improving color reproduction.

상기 지지층(42)의 하면의 내주 너비(r)는 상기 제2형광체층(62)의 상면의 내주 너비(R)보다 크게 형성될 수 있다. 상기 지지층(42)의 하면의 내주 너비(r)를 1이라 할 때, 상기 제2형광체층(62)의 상면의 내주 너비(R)는 0.88~0.82 범위로 형성될 수 있다. 이에 따라 투광층(71)의 하면 너비는 상면 너비보다 작게 형성될 수 있다. The inner peripheral width r of the lower surface of the support layer 42 may be formed to be larger than the inner peripheral width R of the upper surface of the second phosphor layer 62. When the inner circumferential width r of the lower surface of the support layer 42 is 1, the inner circumferential width R of the upper surface of the second phosphor layer 62 may be formed in a range of 0.88 to 0.82. Accordingly, the width of the lower surface of the transparent layer 71 may be smaller than the width of the upper surface.

또한 상기 복수의 형광체층(52,62)의 다른 예로서, 수직 방향으로 4개 이상의 형광체층이 배치될 수 있다. 예컨대, 4개 이상의 층은 지지층(41) 상에 수직 방향으로 Y-Y-R-R의 적층 구조로 형성되거나, Y-R-R-Y의 적층 구조로 형성될 수 있다. 여기서, Y는 황색(Yellow) 형광체를 갖는 형광체층이며, R은 적색(Red) 형광체를 갖는 형광체층이다. 즉, 황색 형광체층 및 적색 형광체층 중 적어도 하나는 연속적으로 수직하게 적층될 수 있다.Also, as another example of the plurality of phosphor layers 52 and 62, four or more phosphor layers may be disposed in a vertical direction. For example, four or more layers may be formed on the support layer 41 in the vertical direction in a stacked structure of Y-Y-R-R, or may be formed in a stacked structure of Y-R-R-Y. Here, Y is a phosphor layer having a yellow (Yellow) phosphor, R is a phosphor layer having a red (Red) phosphor. That is, at least one of the yellow phosphor layer and the red phosphor layer may be continuously vertically stacked.

상기 반사층(82)은 상기 제2형광체층(62)을 커버하는 크기로 형성될 수 있으며, 예컨대 반사층(82)의 외측부(82A)는 상기 제2형광체층(61)의 외 측면보다 더 외측으로 돌출될 수 있다. 이에 따라 상기 제1 및 제2형광체층(52,62)의 외 측면을 통해 방출된 일부 광은 상기 반사층(81)의 외측부(82A)에 의해 반사될 수 있다. 이에 따라 발광 소자의 지향각 분포는 160도 이상이 될 수 있다.
The reflective layer 82 may be formed to have a size that covers the second phosphor layer 62, for example, the outer portion 82A of the reflective layer 82 is more outward than the outer side of the second phosphor layer 61. It can protrude. Accordingly, some light emitted through the outer side surfaces of the first and second phosphor layers 52 and 62 may be reflected by the outer portion 82A of the reflective layer 81. Accordingly, the directivity distribution of the light emitting device may be 160 degrees or more.

도 6 및 도 7은 제3실시 예를 나타낸 도면이다. 제3실시 예를 설명함에 있어서, 제1실시 예와 동일한 부분은 제1실시 예의 설명을 참조하기로 한다.6 and 7 are views showing a third embodiment. In describing the third embodiment, the same parts as the first embodiment will be described with reference to the first embodiment.

도 6 및 도 7을 참조하면, 발광 소자는 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 발광 칩(201)의 둘레에 배치된 지지층(43)과, 상기 지지층(43) 위에 배치된 복수의 형광체층(53,63,63A)과, 상기 발광 칩(201) 상에 배치된 투광층(71)과, 상기 투광층(71) 상에 배치된 반사층(81)을 포함한다.6 and 7, the light emitting device includes a plurality of lead frames 21 and 31, a gap portion 25 between the plurality of lead frames 21 and 31, and the plurality of lead frames 21, 23) a light emitting chip 201, a support layer 43 disposed around the light emitting chip 201, a plurality of phosphor layers 53, 63, 63A disposed on the support layer 43, and It includes a light-transmitting layer 71 disposed on the light-emitting chip 201, and a reflective layer 81 disposed on the light-transmitting layer 71.

상기 발광 칩(201)은 청색 광을 발광하며, 상기 복수의 형광체층(53,63,63A)은 상기 지지층(41) 상에 수직 방향으로, 제1형광체층(53), 제2형광체층(63) 및 제3형광체층(63A)을 포함하며, 상기 제1형광체층(53)은 황색 또는 녹색 형광체를 포함하며, 상기 제2 및 제3형광체층(63,63A)은 적색 형광체를 포함한다.The light emitting chip 201 emits blue light, and the plurality of phosphor layers 53, 63, and 63A are vertically disposed on the support layer 41, with the first phosphor layer 53 and the second phosphor layer ( 63) and a third phosphor layer 63A, the first phosphor layer 53 includes a yellow or green phosphor, and the second and third phosphor layers 63, 63A include a red phosphor. .

상기 제2 및 제3형광체층(63,6A)에 첨가된 적색 형광체는 동일한 피크 파장을 발광하거나 서로 다른 피크 파장을 발광할 수 있다. 또한 상기 제2 및 제3형광체층(63,63A)은 동일한 종류의 적색 형광체 또는 서로 다른 종류의 적색 형광체를 포함할 수 있다.The red phosphor added to the second and third phosphor layers 63 and 6A may emit the same peak wavelength or emit different peak wavelengths. In addition, the second and third phosphor layers 63 and 63A may include the same type of red phosphor or different types of red phosphor.

상기 제1형광체층(53)의 두께(h2)는 상기 제2 및 제3형광체층(63,63A)의 두께(h3,h4)보다 두껍게 배치될 수 있으며, 예컨대 상기 제1형광체층(53)의 두께(h2)는 상기 제2형광체층(63)의 두께(h3)보다 2배 이상으로 두꺼울 수 있고, 제3형광체층(63A)이 두께(h4)보다 5배 이상으로 두꺼울 수 있다. 상기 제3형광체층(63A)의 상면 높이(H1)를 100%라 할 때, 상기 지지층(43)의 두께(h1)는 20% 이하, 상기 제1형광체층(53)의 두께(h2)는 50% 이하, 상기 제2형광체층(63)의 두께(h3)는 20% 이하, 상기 제3형광체층(63A)의 두께(h4)는 10% 이하로 형성될 수 있다. 상기 제3형광체층(63A)의 두께(h4)는 상기 제2형광체층(63)의 두께(h3)의 1/2 이하이거나, 상기 제1형광체층(53)의 두께(h2)의 1/5 이하로 형성될 수 있다.The thickness h2 of the first phosphor layer 53 may be disposed thicker than the thickness h3,h4 of the second and third phosphor layers 63, 63A, for example, the first phosphor layer 53 The thickness h2 of the second phosphor layer 63 may be thicker than twice the thickness h3 of the second phosphor layer 63A, and the third phosphor layer 63A may be thicker than the thickness h4 of five times or more. When the top surface height H1 of the third phosphor layer 63A is 100%, the thickness h1 of the support layer 43 is 20% or less, and the thickness h2 of the first phosphor layer 53 is 50% or less, the thickness h3 of the second phosphor layer 63 may be 20% or less, and the thickness h4 of the third phosphor layer 63A may be 10% or less. The thickness h4 of the third phosphor layer 63A is 1/2 or less of the thickness h3 of the second phosphor layer 63, or 1/th of the thickness h2 of the first phosphor layer 53. 5 or less.

상기 지지층(41)의 하면의 내주 너비(r)를 1이라 할 때, 상기 제3형광체층(63A)의 상면의 내주 너비(R)는 0.88~0.82 범위로 형성될 수 있다.When the inner circumferential width r of the lower surface of the support layer 41 is 1, the inner circumferential width R of the upper surface of the third phosphor layer 63A may be formed in a range of 0.88 to 0.82.

다른 예로서, 상기 발광 칩(201)이 자외선(UV) 광을 발광하는 경우, 상기 제1형광체층(53)은 청색 형광체를 발광할 수 있으며, 상기 제2형광체층(63)은 녹색 형광체를 포함하며, 상기 제3형광체층(64A)은 적색 형광체를 포함할 수 있다.
As another example, when the light emitting chip 201 emits ultraviolet (UV) light, the first phosphor layer 53 may emit blue phosphor, and the second phosphor layer 63 may emit green phosphor. Including, the third phosphor layer 64A may include a red phosphor.

도 8은 제4실시 예에 따른 발광 소자를 나타낸 측 단면도이다. 제4실시 예를 설명함에 있어서, 제1 및 제3실시 예와 동일한 구성은 제1 및 제3실시 예의 설명을 참조하기로 한다.8 is a side sectional view showing a light emitting device according to a fourth embodiment. In describing the fourth embodiment, the same configuration as the first and third embodiments will be described with reference to the first and third embodiments.

도 8을 참조하면, 발광 소자는 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 발광 칩(201)의 둘레에 배치된 지지층(43)과, 상기 지지층(43) 위에 배치된 복수의 형광체층(53,63,63B)과, 상기 발광 칩(201) 상에 배치된 투광층(71)과, 상기 투광층(71) 상에 배치된 반사층(81)을 포함한다.Referring to FIG. 8, the light emitting device includes a plurality of lead frames 21 and 31, a gap portion 25 between the plurality of lead frames 21 and 31, and the plurality of lead frames 21 and 23. A light emitting chip 201, a support layer 43 disposed around the light emitting chip 201, a plurality of phosphor layers 53, 63, 63B disposed on the support layer 43, and the light emitting chip ( 201) and a transmissive layer 71 disposed on the transmissive layer 71 and a reflective layer 81 disposed on the transmissive layer 71.

상기 복수의 형광체층(53,63,63B)은 상기 지지층(41) 상에 제1, 2, 3형광체층(53,63,63B)의 적층 구조를 포함하며, 적어도 하나는 오픈 영역을 구비하지 않을 수 있다.The plurality of phosphor layers (53,63,63B) includes a stacked structure of first, second, and third phosphor layers (53,63,63B) on the support layer (41), and at least one does not have an open area It may not.

상기 복수의 형광체층(53,63,63B) 중 적어도 하나는 상기 투광층(71)으로 연장될 수 있으며, 예컨대 제3형광체층(63B)은 상기 투광층(71)과 상기 반사층(81) 사이에 배치될 수 있다. 여기서, 상기 제1 내지 제3형광체층(53,63,63B)은 상기 지지층(41)과 수직 방향으로 오버랩된다. 또한 상기 제1 및 제2형광체층(53,63)은 상기 발광 칩(201)과 수직 방향으로 오버랩되지 않고, 상기 제3형광체층(63B)의 센터 영역은 상기 발광 칩(201)과 수직 방향으로 오버랩되게 배치된다.At least one of the plurality of phosphor layers 53, 63, and 63B may extend to the transmissive layer 71, for example, the third phosphor layer 63B is between the transmissive layer 71 and the reflective layer 81. Can be placed on. Here, the first to third phosphor layers 53, 63, and 63B overlap the support layer 41 in a vertical direction. In addition, the first and second phosphor layers 53 and 63 do not overlap with the light emitting chip 201 in a vertical direction, and a center region of the third phosphor layer 63B is perpendicular to the light emitting chip 201. It is arranged to overlap.

상기 제1 내지 제3형광체층(53,63,63B)은 황색/적색/적색 형광체층이거나, 청색/녹색/적색 형광체층이거나, 녹색/적색/적색 형광체층일 수 있으며, 이에 대해 한정하지는 않는다.The first to third phosphor layers 53, 63, and 63B may be yellow/red/red phosphor layers, blue/green/red phosphor layers, or green/red/red phosphor layers, but are not limited thereto.

상기 제3형광체층(63B)은 가장 넓은 면적을 갖고, 발광 칩(201)으로부터 방출된 많은 양의 광을 파장 변환할 수 있기 때문에, 복수의 형광체층(53,63,63B) 중 단파장의 광을 발광하는 형광체층으로 구현될 수 있으며, 예컨대 청색, 녹색 또는 황색 형광체 중 어느 하나를 발광하는 형광체를 포함할 수 있다.
Since the third phosphor layer 63B has the largest area and can wavelength-convert a large amount of light emitted from the light emitting chip 201, a short wavelength light among the plurality of phosphor layers 53, 63, and 63B It may be implemented as a phosphor layer that emits, for example, may include a phosphor that emits any one of blue, green, or yellow phosphors.

도 9는 제5실시 예에 따른 발광 소자를 나타낸 측 단면도이다. 제5실시 예를 설명함에 있어서, 제1실시 예와 동일한 구성은 제1실시 예의 설명을 참조하기로 한다.9 is a side sectional view showing a light emitting device according to a fifth embodiment. In describing the fifth embodiment, the same configuration as the first embodiment will be described with reference to the first embodiment.

도 9를 참조하면, 발광 소자는 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 투광층(71)의 둘레에 배치된 지지층(41)과, 상기 지지층(41) 위에 배치된 복수의 형광체층(51,61)과, 상기 발광 칩(201) 상에 배치된 투광층(71)과, 상기 투광층(71) 및 형광체층(51,61)상에 배치된 반사층(83)을 포함한다.Referring to FIG. 9, the light emitting device includes a plurality of lead frames 21 and 31, a gap portion 25 between the plurality of lead frames 21 and 31, and the plurality of lead frames 21 and 23. A light emitting chip 201, a support layer 41 disposed around the light-transmitting layer 71, a plurality of phosphor layers 51 and 61 disposed on the support layer 41, and the light emitting chip 201 It includes a light-transmitting layer 71 disposed on, and a reflective layer 83 disposed on the light-transmitting layer 71 and phosphor layers 51 and 61.

상기 반사층(83)은 상기 투광층(71) 및 상기 복수의 형광체층(51,61) 위에 배치되며, 하부에 전 반사면(83A)을 포함한다. 상기 전 반사면(83A)은 제2형광체층(61)의 상면보다 낮게 돌출될 수 있으며, 상기 발광 칩(201) 방향으로 볼록한 면으로 형성된다. 상기 전 반사면(83A)은 센터 방향으로 갈수록 더 돌출된 반구형 형상으로 형성될 수 있으며, 그 직경은 상기 제2형광체층(61)의 상면 내주(R)와 동일하거나 더 넓게 형성될 수 있다. 이러한 반사층(83)의 전 반사면(83A)은 입사된 광의 입사 각도에 따라 정해진 측 방향으로 반사시켜 줄 수 있어, 측 방향으로 균일한 광 분포를 제공할 수 있다.
The reflective layer 83 is disposed on the light-transmitting layer 71 and the plurality of phosphor layers 51 and 61, and includes a total reflective surface 83A on the lower portion. The total reflective surface 83A may protrude lower than the upper surface of the second phosphor layer 61, and is formed as a convex surface in the direction of the light emitting chip 201. The front reflective surface 83A may be formed in a hemispherical shape that protrudes toward the center, and its diameter may be the same as or larger than the inner circumference R of the upper surface of the second phosphor layer 61. The entire reflective surface 83A of the reflective layer 83 may reflect in a predetermined lateral direction according to the incident angle of the incident light, thereby providing a uniform light distribution in the lateral direction.

도 10은 제6실시 예에 따른 발광 소자를 나타낸 측 단면도이다. 제6실시 예를 설명함에 있어서, 제1실시 예와 동일한 구성은 제1실시 예의 설명을 참조하기로 한다.10 is a side sectional view showing a light emitting device according to a sixth embodiment. In describing the sixth embodiment, the same configuration as the first embodiment will be described with reference to the first embodiment.

도 10을 참조하면, 발광 소자는 복수의 리드 프레임(21,31)과, 상기 복수의 리드 프레임(21,31) 사이에 간극부(25)와, 상기 복수의 리드 프레임(21,23) 상에 발광 칩(201)과, 상기 발광 칩(201)의 둘레에 배치된 지지층(44)과, 상기 지지층(44)의 일부 영역에 배치된 복수의 형광체층(54,64)과, 상기 발광 칩(201) 상에 배치된 투광층(74)과, 상기 투광층(74) 상에 배치된 반사층(84)을 포함한다.Referring to FIG. 10, the light emitting element is provided on a plurality of lead frames 21 and 31, a gap 25 between the plurality of lead frames 21 and 31, and the plurality of lead frames 21 and 23. A light emitting chip 201, a support layer 44 disposed around the light emitting chip 201, a plurality of phosphor layers 54 and 64 disposed in a part of the support layer 44, and the light emitting chip It includes a light-transmitting layer 74 disposed on 201 and a reflective layer 84 disposed on the light-transmitting layer 74.

상기 지지층(44)은 복수의 리드 프레임(21,31)의 상면에 결합되며, 오픈 영역을 갖고 발광 칩(201)에 인접한 제1영역(44A)과, 상기 제1영역(44A)으로부터 외측으로 연장된 제2영역(44B)을 포함한다. 상기 제1영역(44A)은 상면이 경사진 면으로 형성되며, 상기 발광 칩(201)의 반사 전극층(230)보다 낮은 위치에 배치될 수 있다. 상기 제1영역(44A)의 두께는 상기 제1형광체층(51)과 오버랩되는 영역부터 투광층(71)과 오버랩된 영역까지 점차 얇아지게 형성되어, 입사된 광을 효과적으로 측 방향을 반사시켜 줄 수 있다. 상기 제1영역(44A)의 경사진 각도(θ2)는 상기 리드 프레임(21,31)의 상면에 대해 5도 이하 예컨대, 1도 내지 3도 범위로 형성될 수 있다.The support layer 44 is coupled to the upper surfaces of the plurality of lead frames 21 and 31, and has an open area and is adjacent to the first area 44A adjacent to the light emitting chip 201 and outwardly from the first area 44A. It includes an extended second region 44B. The first region 44A is formed with an inclined top surface and may be disposed at a lower position than the reflective electrode layer 230 of the light emitting chip 201. The thickness of the first region 44A is gradually thinned from the region overlapping the first phosphor layer 51 to the region overlapping with the light-transmitting layer 71, thereby effectively reflecting the incident light. Can. The inclined angle θ2 of the first region 44A may be formed in a range of 5 degrees or less, for example, 1 degree to 3 degrees with respect to the upper surfaces of the lead frames 21 and 31.

상기 제2영역(44B)은 상면이 평탄한 면으로 형성될 수 있으며, 상기 형광체층(54,64)의 외측보다 외측에 배치될 수 있다. 상기 제2영역(44B)의 두께(T1)는 상기 제1영역(44A) 중에서 상기 투광층(74)과 오버랩되는 영역의 두께보다 두껍게 형성될 수 있다.The second region 44B may have a top surface that is formed as a flat surface, and may be disposed outside the outside of the phosphor layers 54 and 64. The thickness T1 of the second region 44B may be greater than that of the region overlapping the light-transmitting layer 74 in the first region 44A.

상기 복수의 형광체층(54,64)은 상기 지지층(41)의 제1영역(44A) 상에 수직하게 오버랩되도록 배치되며, 제1 및 제2형광체층(54,64)을 포함한다. 상기 제1형광체층(54)은 녹색 또는 황색 형광체를 포함하며, 상기 제2형광체층(64)은 적색 형광체를 포함한다.The plurality of phosphor layers 54 and 64 are disposed to overlap vertically on the first region 44A of the support layer 41 and include first and second phosphor layers 54 and 64. The first phosphor layer 54 includes a green or yellow phosphor, and the second phosphor layer 64 includes a red phosphor.

상기 반사층(84)은 상기 제2형광체층(64)의 오픈 영역에 배치되어, 상기 제2형광체층(64)의 내 측면과 접촉될 수 있다. 예컨대, 상기 반사층(84)의 하면은 상기 제2형광체층(64)의 상면보다 낮은 위치에 배치될 수 있으며, 입사되는 광을 효과적으로 반사시켜 줄 수 있다. 상기 제2형광체층(64)은 상기 반사층(84)의 둘레에 배치되어, 제2형광체층(64)의 외 측면 및 상면을 통해 광을 방출할 수 있다.
The reflective layer 84 is disposed in an open area of the second phosphor layer 64 and may be in contact with an inner side surface of the second phosphor layer 64. For example, the lower surface of the reflective layer 84 may be disposed at a position lower than the upper surface of the second phosphor layer 64, and may effectively reflect incident light. The second phosphor layer 64 is disposed around the reflective layer 84 to emit light through the outer side and upper surfaces of the second phosphor layer 64.

도 11은 제7실시 예에 따른 발광 소자를 나타낸 측 단면도이다. 제7실시 예를 설명함에 있어서, 제1실시 예와 동일한 구성은 제1실시 예의 설명을 참조하기로 한다.11 is a side sectional view showing a light emitting device according to a seventh embodiment. In describing the seventh embodiment, the same configuration as the first embodiment will be described with reference to the first embodiment.

도 11을 참조하면, 발광 소자는 복수의 리드 프레임(121,131,122,132)과, 상기 복수의 리드 프레임(121,131,122,132) 사이에 간극부(125,126)와, 상기 복수의 리드 프레임(121,131,122,132) 상에 발광 칩(202,203)과, 상기 발광 칩(202,203) 상에 배치된 투광층(171)과, 상기 투광층(171)의 둘레에 배치된 지지층(141,143)과, 상기 지지층(141,143) 사이에 배치된 복수의 형광체층(151,161,165)을 포함한다.Referring to FIG. 11, the light emitting device includes a plurality of lead frames 121, 131, 122, 132, a gap portion 125,126 between the plurality of lead frames 121, 131, 122, 132, and light emitting chips 202, 203 on the plurality of lead frames 121, 131, 122, 132 And, a light-transmitting layer 171 disposed on the light emitting chip (202,203), a support layer (141,143) disposed around the light-transmitting layer 171, and a plurality of phosphor layers disposed between the support layers (141,143) ( 151,161,165).

실시 예는 서로 대면하는 두 쌍의 리드 프레임(121,131)(122,132)을 반사층으로 이용할 수 있다. 상기 복수의 리드 프레임(121,131,122,132) 중에서 제1 및 제2리드 프레임(121,131)은 제3 및 제4리드 프레임(122,132)와 대면되게 배치된다. In an embodiment, two pairs of lead frames 121, 131, and 122,132 facing each other may be used as a reflective layer. The first and second lead frames 121 and 131 among the plurality of lead frames 121, 131, 122 and 132 are disposed to face the third and fourth lead frames 122 and 132.

상기 투광층(171)은 제1 및 제2리드 프레임(121,131)과, 제3 및 제4리드 프레임(122,132) 사이에 배치되며, 제1 및 제2발광 칩(202,203)을 보호한다. 상기 투광층(171)은 공기로 채워지거나 투명한 실리콘 또는 에폭시와 같은 수지 재질로 형성될 수 있다.The light-transmitting layer 171 is disposed between the first and second lead frames 121 and 131 and the third and fourth lead frames 122 and 132, and protects the first and second light-emitting chips 202 and 203. The transparent layer 171 may be filled with air or formed of a resin material such as transparent silicone or epoxy.

제1발광 칩(202)은 제1 및 제2리드 프레임(121,131) 중 적어도 하나의 위에 배치될 수 있으며, 예컨대, 상기 제1 및 제2리드 프레임(121,131) 상에 본딩 부재(115,116)에 의해 플립 본딩되거나, 하나 또는 복수의 와이어로 제1 및 제2리드 프레임(121,131)에 선택적으로 연결될 수 있다.The first light emitting chip 202 may be disposed on at least one of the first and second lead frames 121 and 131, for example, by bonding members 115 and 116 on the first and second lead frames 121 and 131. It may be flip-bonded or selectively connected to the first and second lead frames 121 and 131 with one or a plurality of wires.

제2발광 칩(203)은 제3 및 제4리드 프레임(122,132) 중 적어도 하나의 위에 배치될 수 있으며, 예컨대, 상기 제3 및 제4리드 프레임(122,132) 상에 본딩 부재(115,116)에 의해 플립 본딩되거나, 하나 또는 복수의 와이어로 제3 및 제4 리드 프레임(122,132)에 선택적으로 연결될 수 있다. 상기 제1발광 칩(202)과 상기 제2발광 칩(203)은 수직 방향으로 서로 오버랩되게 배치되거나, 어긋나게 배치될 수 있다. 상기 제1 및 제2발광 칩(202,203)은 도 3의 구성을 참조하기로 한다.The second light emitting chip 203 may be disposed on at least one of the third and fourth lead frames 122 and 132, for example, by the bonding members 115 and 116 on the third and fourth lead frames 122 and 132. It may be flip-bonded or selectively connected to the third and fourth lead frames 122 and 132 with one or a plurality of wires. The first light-emitting chip 202 and the second light-emitting chip 203 may be disposed to overlap each other in a vertical direction or may be displaced. The first and second light emitting chips 202 and 203 will be referred to the configuration of FIG. 3.

상기 투광층(171)의 둘레에는 제1지지층(141), 복수의 형광체층(151,161,165) 및 제2지지층(143)을 포함하며, 상기 제1지지층(141)은 상기 제1 및 제2리드 프레임(121,131)을 지지하며 제1간극부(125)와 연결된다. 제2지지층(143)은 상기 제3 및 제4리드 프레임(122,132)을 지지하며 제2간극부(126)와 연결된다.A circumference of the transmissive layer 171 includes a first support layer 141, a plurality of phosphor layers 151,161,165, and a second support layer 143, and the first support layer 141 includes the first and second lead frames It supports (121,131) and is connected to the first gap portion (125). The second support layer 143 supports the third and fourth lead frames 122 and 132 and is connected to the second gap portion 126.

상기 제1지지층(141)은 상기 제1 및 제2리드 프레임(121,131) 상에 결합되며, 상기 제2지지층(143)은 상기 제3 및 제4리드 프레임(122,132) 상에 결합된다. 상기 제1 및 제2리드 프레임(121,131) 및 상기 제3 및 제4리드 프레임(122,132)은 기판 상에 탑재될 수 있으며, 상기 탑재될 영역은 각 리드 프레임(121,131,122,132)의 측면이 될 수 있다.The first support layer 141 is coupled to the first and second lead frames 121 and 131, and the second support layer 143 is coupled to the third and fourth lead frames 122 and 132. The first and second lead frames 121 and 131 and the third and fourth lead frames 122 and 132 may be mounted on a substrate, and the area to be mounted may be a side surface of each of the lead frames 121, 131, 122 and 132.

상기 복수의 형광체층(151,161,165)은 제1및 제2지지층(141,143) 사이에 배치되며, 2개 이상의 형광체층으로 적층될 수 있다. 상기 복수의 형광체층(151,161,165)은 상기 제1지지층(141) 위에 제1형광체층(151), 상기 제1형광체층(151) 위에 제2형광체층(161), 상기 제2형광체층(161)과 제2지지층(143) 사이에 제3형광체층(165)을 포함한다.The plurality of phosphor layers 151, 161, and 165 are disposed between the first and second support layers 141, 143, and may be stacked with two or more phosphor layers. The plurality of phosphor layers 151, 161, and 165 may include a first phosphor layer 151 on the first support layer 141, a second phosphor layer 161 on the first phosphor layer 151, and a second phosphor layer 161. And a third phosphor layer 165 between the and the second support layer 143.

상기 제1 및 제3형광체층(151,165)은 녹색, 황색 및 청색 형광체 중 어느 하나를 포함하며, 상기 제2형광체층(161)은 제1 및 제3형광체층(151,165)의 형광체와 다른 형광체 예컨대, 적색 형광체를 포함한다. 예를 들면, 제1 및 제2발광 칩(202,203)이 청색 광을 발광하는 경우, 제1형광체층(151)은 녹색 형광체를 갖고, 제2형광체층(161)은 적색 형광체를 갖고, 제3형광체층(165)은 녹색 형광체를 포함할 수 있다. 또는 제1 및 제2발광 칩(202,203)이 청색 광을 발광하는 경우, 제1형광체층(151)은 녹색 형광체를 갖고, 제2형광체층(161)은 적색 형광체를 갖고, 제3형광체층(165)은 황색 형광체를 포함할 수 있다.The first and third phosphor layers 151 and 165 include any one of green, yellow, and blue phosphors, and the second phosphor layer 161 is different from the phosphors of the first and third phosphor layers 151 and 165, for example , Red phosphor. For example, when the first and second light emitting chips 202 and 203 emit blue light, the first phosphor layer 151 has a green phosphor, the second phosphor layer 161 has a red phosphor, and the third The phosphor layer 165 may include a green phosphor. Alternatively, when the first and second light emitting chips 202 and 203 emit blue light, the first phosphor layer 151 has a green phosphor, the second phosphor layer 161 has a red phosphor, and the third phosphor layer ( 165) may include a yellow phosphor.

또는 제1 및 제2발광 칩(202,203)이 자외선(UV) 광을 발광하는 경우, 제1형광체층(151)은 청색 형광체, 제2형광체층(161)은 녹색 형광체, 제3형광체층(165)은 적색 형광체를 포함할 수 있다.Alternatively, when the first and second light emitting chips 202 and 203 emit ultraviolet (UV) light, the first phosphor layer 151 is a blue phosphor, the second phosphor layer 161 is a green phosphor, and the third phosphor layer 165 ) May include a red phosphor.

또는 제1발광 칩(202)이 청색 광을 발광하고, 제2발광 칩(203)이 녹색 또는 적색 광을 발광하는 경우 제1 내지 제3형광체층(151,161,165)은 제2발광 칩(203)과 다른 광을 발광하는 형광체 예컨대, 적색 또는 녹색 형광체를 포함할 수 있다.Alternatively, when the first light emitting chip 202 emits blue light, and the second light emitting chip 203 emits green or red light, the first to third phosphor layers 151, 161, and 165 are coupled with the second light emitting chip 203. Phosphors that emit other light, such as red or green phosphors.

또는 제1발광 칩(202)이 청색 광을 발광하고, 제2발광 칩(203)이 자외선 광을 발광하는 경우, 제1 및 제3형광체층(151,165)은 녹색 형광체를 포함하고, 제2형광체층(161)은 적색 형광체를 포함할 수 있다. Alternatively, when the first light emitting chip 202 emits blue light and the second light emitting chip 203 emits ultraviolet light, the first and third phosphor layers 151 and 165 include a green phosphor, and the second phosphor The layer 161 may include a red phosphor.

상기 투광층(171)의 두께는 제1지지층(141)의 하면부터 제2지지층(143)의 상면까지의 간격으로서, 투광층(171)의 구조물들의 전체 높이(H1)로 정의할 수 있다. 상기 높이(H1)를 100%라 할 때, 상기 제1 및 제2지지층(141,143) 각각은 10% 이하의 두께(h1), 상기 제1형광체층(151)은 30% 이하의 두께(h2), 상기 제2형광체층(161)은 20% 이하의 두께(h3), 상기 제3형광체층(165)은 30% 이하의 두께(h4)로 형성될 수 있다. 상기 제2형광체층(161)은 상기 제1 및 제3형광체층(151,165)의 각각의 두께(h2,h4)보다 얇은 두께(h3)로 형성될 수 있다. The thickness of the light-transmitting layer 171 is an interval from the bottom surface of the first support layer 141 to the top surface of the second support layer 143, and may be defined as the overall height H1 of the structures of the light-transmitting layer 171. When the height H1 is 100%, each of the first and second support layers 141 and 143 has a thickness h1 of 10% or less, and the first phosphor layer 151 has a thickness h2 of 30% or less. , The second phosphor layer 161 may be formed to a thickness h3 of 20% or less, and the third phosphor layer 165 may be formed to a thickness h4 of 30% or less. The second phosphor layer 161 may be formed to a thickness h3 smaller than the respective thicknesses h2 and h4 of the first and third phosphor layers 151 and 165.

이와 같이 서로 반대측에 배치된 제1 및 제2발광 칩(202,203)을 배치하고, 투광층(171)의 둘레에 복수의 형광체층(151,161,165)을 상기 발광 칩(202,230)과 수직 방향으로 오버랩되지 않도록 배치함으로써, 발광 소자의 광도를 증가시켜 줄 수 있고, 색 재현율을 개선시켜 줄 수 있다.
As described above, the first and second light emitting chips 202 and 203 disposed on opposite sides of each other are disposed, and the plurality of phosphor layers 151 and 161 and 165 are not overlapped with the light emitting chips 202 and 230 around the light transmitting layer 171. By arranging, the light intensity of the light emitting element can be increased, and the color reproduction rate can be improved.

도 12의 (A)(B)는 실시 예에 따른 발광 소자의 제조 과정을 나타낸 도면이다.12A and 12B are views showing a manufacturing process of a light emitting device according to an embodiment.

도 12의 (A)와 같이, 복수의 리드 프레임(21,31)을 지지층(41) 및 간극부(25)로 지지한 후, 발광 칩(201)을 본딩 부재(11,13)로 복수의 리드 프레임(21,31) 상에 탑재한다. 그리고, 지지층(41) 위에 오픈 영역을 갖는 제1형광체층(51)을 접착제로 접착하고, 제1형광체층(51) 위에 오픈 영역을 갖는 제2형광체층(61)을 접착제로 접착하게 된다. 상기 지지층(41), 상기 제1 및 제2형광체층(61)은 원 형상의 오픈 영역을 구비하며, 상기 오픈 영역의 크기는 지지층(41)의 하면 내주로부터 제2형광체층(61)의 상면 내주까지 점차 감소하는 크기로 형성될 수 있다.12(A), after supporting the plurality of lead frames 21 and 31 with the support layer 41 and the gap portion 25, the light emitting chip 201 is bonded with a plurality of bonding members 11 and 13 It is mounted on the lead frames 21,31. Then, the first phosphor layer 51 having an open area on the support layer 41 is bonded with an adhesive, and the second phosphor layer 61 having an open area on the first phosphor layer 51 is bonded with an adhesive. The support layer 41 and the first and second phosphor layers 61 have a circular open area, and the size of the open area is the upper surface of the second phosphor layer 61 from the inner circumference of the lower surface of the support layer 41. It can be formed to a size that gradually decreases to the inner periphery.

도 12의 (B)와 같이, 상기 제2형광체층(61) 위에 상기 제2형광체층(61)을 커버하는 크기의 반사층(81)을 부착시켜 준다. 이에 따라 상기 복수의 리드 프레임(21,31)과 반사층(81) 사이의 영역은 투광층(71)의 영역이 되며, 이러한 투광층(71)의 영역은 공기로 채워질 수 있다.
As shown in FIG. 12B, a reflective layer 81 having a size covering the second phosphor layer 61 is attached to the second phosphor layer 61. Accordingly, an area between the plurality of lead frames 21 and 31 and the reflective layer 81 becomes an area of the light-transmitting layer 71, and the area of the light-transmitting layer 71 may be filled with air.

도 13의 (A)(B)는 실시 예에 따른 발광 소자의 다른 제조 과정을 나타낸 도면이다.13 (A) (B) is a view showing another manufacturing process of the light emitting device according to the embodiment.

도 13의 (A)를 참조하면, 복수의 리드 프레임(21,31)을 지지층(41) 및 간극부(25)로 지지한 후, 발광 칩(201)을 본딩 부재(11,13)로 복수의 리드 프레임(21,31) 상에 탑재한다. 그리고, 지지층(41) 위에 제1형광체층(51)을 접착제로 접착하고, 제1형광체층(51) 위에 제2형광체층(61)을 접착제로 접착하게 된다. 상기 지지층(41), 상기 제1 및 제2형광체층(51,61)은 내부에 원 형상의 오픈 영역을 구비하며, 상기 오픈 영역의 크기는 지지층(41)의 하면 내주로부터 제2형광체층(61)의 상면 내주까지 점차 감소하는 크기로 형성될 수 있다. Referring to FIG. 13A, after supporting a plurality of lead frames 21 and 31 with a support layer 41 and a gap portion 25, a plurality of light emitting chips 201 are used as bonding members 11 and 13. It is mounted on the lead frames (21,31). Then, the first phosphor layer 51 is adhered to the support layer 41 with an adhesive, and the second phosphor layer 61 is adhered to the first phosphor layer 51 with an adhesive. The support layer 41 and the first and second phosphor layers 51 and 61 have a circular open area therein, and the size of the open area is a second phosphor layer from the inner periphery of the lower surface of the support layer 41. 61) may be formed to gradually decrease in size to the inner periphery of the upper surface.

도 13의 (B)와 같이, 상기 지지층(41), 제1 및 제2형광체층(51,61)의 오픈 영역에 투광성 수지 재질의 투광층(71)을 몰딩하게 된다. 상기 투광층(71)이 경화되면 상기 제2형광체층(61)을 커버하는 크기의 반사층(81)을 상기 투광층(71) 및 상기 제2형광체층(61) 상에 부착시켜 준다. 이에 따라 상기 복수의 리드 프레임(21,31)과 반사층(81) 사이에 배치된 투광층(71)은 투명한 수지 재질로 채워질 수 있다.
As shown in FIG. 13B, the light-transmitting layer 71 made of a light-transmitting resin material is molded in the open areas of the support layer 41, the first and second phosphor layers 51 and 61. When the light-transmitting layer 71 is cured, a reflective layer 81 having a size covering the second phosphor layer 61 is attached to the light-transmitting layer 71 and the second phosphor layer 61. Accordingly, the light-transmitting layer 71 disposed between the plurality of lead frames 21 and 31 and the reflective layer 81 may be filled with a transparent resin material.

도 14의 (A)(B)는 실시 예에 따른 복수의 형광체층의 적층 구조를 나타낸 도면이다.14A and 14B are views showing a stacked structure of a plurality of phosphor layers according to an embodiment.

도 14의 (A)를 참조하면, 복수의 형광체층(66,76)은 내측면(S3)이 연속적으로 연결된 곡면으로 형성되고, 외측면(S4)이 수직한 면으로 형성될 수 있다. 상기 복수의 형광체층(66,76)의 하면 너비(D3)은 넓고 상면 너비(D5)는 하면 너비(D3)보다 좁은 너비로 형성될 수 있다. 이에 따라 복수의 형광체층(66,76)은 내측면(S3)인 곡면으로 광을 효과적으로 입사받을 수 있다. 상기 내측면(S3)은 광이 입사되는 면이며, 외측면(S4)은 광이 방출되는 면이 된다. Referring to FIG. 14A, the plurality of phosphor layers 66 and 76 may be formed of a curved surface in which the inner surface S3 is continuously connected, and the outer surface S4 may be formed in a vertical surface. The lower surface width D3 of the plurality of phosphor layers 66 and 76 may be wide and the upper surface width D5 may be formed to be narrower than the lower surface width D3. Accordingly, the plurality of phosphor layers 66 and 76 can effectively receive light through the curved surface that is the inner surface S3. The inner surface S3 is a surface on which light is incident, and the outer surface S4 is a surface on which light is emitted.

도 14의 (B)를 참조하면, 복수의 형광체층(66,76)은 내측면(S3)과 외 측면(S4)은 경사진 면 예컨대, 경사진 수직 면으로 형성될 수 있다. 상기 복수의 형광체층(66,76)의 하면 너비(D3)는 상면 너비(D5)보다 넓게 형성될 수 있다. Referring to FIG. 14B, the plurality of phosphor layers 66 and 76 may have an inner surface S3 and an outer side surface S4 having an inclined surface, for example, an inclined vertical surface. The lower surface width D3 of the plurality of phosphor layers 66 and 76 may be formed to be wider than the upper surface width D5.

도 15의 (A)(B)는 실시 예에 따른 복수의 형광체층의 적층 구조를 나타낸 도면이다.15A and 15B are views showing a stacked structure of a plurality of phosphor layers according to an embodiment.

도 15의 (A)를 참조하면, 복수의 형광체층(67,77)은 내측면(S3)이 연속적으로 연결된 곡면으로 형성되고, 외측면(S4)이 연속적인 곡면으로 형성될 수 있다. 상기 복수의 형광체층(67,77)의 하면 너비(D3)는 상면 너비(D5)보다 넓게 형성될 수 있다. 상기 복수의 형광체층(67,77)의 경계 영역은 발광 칩에 수직한 법선 방향을 기준으로 외측 방향으로 볼록한 곡면으로 돌출될 수 있다.Referring to FIG. 15(A), the plurality of phosphor layers 67 and 77 may be formed as a curved surface having an inner surface S3 continuously connected, and an outer surface S4 as a continuous curved surface. The lower surface width D3 of the plurality of phosphor layers 67 and 77 may be formed to be wider than the upper surface width D5. The boundary regions of the plurality of phosphor layers 67 and 77 may protrude in a convex curved surface in an outer direction based on a normal direction perpendicular to the light emitting chip.

도 15의 (B)를 참조하면, 복수의 형광체층(67,77)은 내측면(S3)이 연속적으로 연결된 곡면으로 형성되고, 외측면(S4)이 연속적으로 연결된 곡면으로 형성될 수 있다. 상기 복수의 형광체층(67,77)의 하면 너비(D3)는 상면 너비(D5)와 동일한 너비로 형성될 수 있다. 상기 복수의 형광체층(67,77)의 경계 영역은 발광 칩에 수직한 법선 방향을 기준으로 외측 방향으로 볼록한 곡면으로 돌출될 수 있다.Referring to FIG. 15B, the plurality of phosphor layers 67 and 77 may be formed of a curved surface in which the inner surface S3 is continuously connected, and a curved surface in which the outer surface S4 is continuously connected. The lower surface width D3 of the plurality of phosphor layers 67 and 77 may be formed to have the same width as the upper surface width D5. The boundary regions of the plurality of phosphor layers 67 and 77 may protrude in a convex curved surface in an outer direction based on a normal direction perpendicular to the light emitting chip.

도 16은 실시 예에 따른 형광체층의 적층 구조를 나타낸 도면이다.16 is a view showing a stacked structure of a phosphor layer according to an embodiment.

도 16을 참조하면, 복수의 형광체층(68,78) 사이의 계면이 단차진 구조를 갖고, 접촉 면적을 증가시켜 줄 수 있다. 예를 들면, 제1형광체층(68)의 상면이 요철 구조(68A, 68B)를 갖고, 제2형광체층(61)의 하면과 결합할 수 있다. 이에 따라 제1 및 제2형광체층(68,78)은 경계 영역에서 수평 방향으로 서로 오버랩되게 배치될 수 있다.Referring to FIG. 16, the interface between the plurality of phosphor layers 68 and 78 has a stepped structure, and the contact area can be increased. For example, the top surface of the first phosphor layer 68 has uneven structures 68A and 68B, and can be combined with the bottom surface of the second phosphor layer 61. Accordingly, the first and second phosphor layers 68 and 78 may be disposed to overlap each other in the horizontal direction in the boundary area.

도 14 내지 도 16의 실시 예에서, 복수의 형광체층은 2층으로 도시하였으나, 3층 내지 5층으로 수직하게 적층될 수 있으며, 이에 대해 한정하지는 않는다.
In the embodiments of FIGS. 14 to 16, the plurality of phosphor layers is illustrated in two layers, but may be vertically stacked in three to five layers, but is not limited thereto.

실시예에 따른 발광 소자는 조명 시스템에 적용될 수 있다. 상기 조명 시스템은 하나 또는 복수의 발광소자를 갖는 구조를 포함하며, 도 17 및 도 18에 도시된 표시 장치, 도 19에 도시된 조명 장치를 포함하고, 조명등, 신호등, 차량 전조등, 전광판 등이 포함될 수 있다.The light emitting device according to the embodiment may be applied to an illumination system. The lighting system includes a structure having one or a plurality of light emitting elements, and includes the display device shown in FIGS. 17 and 18, the lighting device shown in FIG. 19, and includes a lighting lamp, a traffic light, a vehicle headlight, and a signboard. Can.

도 17은 실시 예에 따른 표시 장치의 분해 사시도이다. 17 is an exploded perspective view of a display device according to an exemplary embodiment.

도 17을 참조하면, 표시 장치(1000)는 도광판(1041)과, 상기 도광판(1041)에 빛을 제공하는 광원 모듈(1031)와, 상기 도광판(1041) 아래에 반사 부재(1022)와, 상기 도광판(1041) 위에 광학 시트(1051)와, 상기 광학 시트(1051) 위에 표시 패널(1061)과, 상기 도광판(1041), 광원 모듈(1031) 및 반사 부재(1022)를 수납하는 바텀 커버(1011)를 포함할 수 있으나, 이에 한정되지 않는다.Referring to FIG. 17, the display device 1000 includes a light guide plate 1041, a light source module 1031 providing light to the light guide plate 1041, a reflective member 1022 under the light guide plate 1041, and the A bottom cover 1011 for storing the optical sheet 1051 on the light guide plate 1041, the display panel 1061 on the optical sheet 1051, the light guide plate 1041, the light source module 1031, and the reflective member 1022. ) May be included, but is not limited thereto.

상기 바텀 커버(1011), 반사시트(1022), 도광판(1041), 광학 시트(1051)는 라이트 유닛(1050)으로 정의될 수 있다.The bottom cover 1011, the reflective sheet 1022, the light guide plate 1041, and the optical sheet 1051 may be defined as a light unit 1050.

상기 도광판(1041)은 상기 광원 모듈(1031)로부터 제공된 빛을 확산시켜 면광원화 시키는 역할을 한다. 상기 도광판(1041)은 투명한 재질로 이루어지며, 예를 들어, PMMA(polymethyl methacrylate)와 같은 아크릴 수지 계열, PET(polyethylene terephthalate), PC(poly carbonate), COC(cycloolefin copolymer) 및 PEN(polyethylene naphthalate) 수지 중 하나를 포함할 수 있다. The light guide plate 1041 serves to diffuse the light provided from the light source module 1031 and to make a surface light source. The light guide plate 1041 is made of a transparent material, for example, acrylic resin series such as PMMA (polymethyl methacrylate), PET (polyethylene terephthalate), PC (poly carbonate), COC (cycloolefin copolymer) and PEN (polyethylene naphthalate) It may include one of the resin.

상기 광원 모듈(1031)은 상기 도광판(1041)의 적어도 일 측면에 배치되어 상기 도광판(1041)의 적어도 일 측면에 빛을 제공하며, 궁극적으로는 표시 장치의 광원으로써 작용하게 된다.The light source module 1031 is disposed on at least one side of the light guide plate 1041 to provide light to at least one side of the light guide plate 1041, and ultimately acts as a light source of the display device.

상기 광원 모듈(1031)은 상기 바텀 커버(1011) 내에 적어도 하나가 배치되며, 상기 도광판(1041)의 일 측면에서 직접 또는 간접적으로 광을 제공할 수 있다. 상기 광원 모듈(1031)은 회로 기판(1033)와 상기에 개시된 실시 예에 따른 발광소자(1035)를 포함하며, 상기 발광소자(1035)는 광학렌즈가 결합되며 상기 회로 기판(1033) 상에 소정 간격으로 어레이될 수 있다. 상기 회로 기판은 인쇄회로기판(printed circuit board)일 수 있지만, 이에 한정하지 않는다. 또한 상기 회로 기판(1033)은 메탈 코어 PCB(MCPCB, Metal Core PCB), 연성 PCB(FPCB, Flexible PCB) 등을 포함할 수도 있으며, 이에 대해 한정하지는 않는다. 상기 발광소자(1035)는 상기 바텀 커버(1011)의 측면 또는 방열 플레이트 상에 탑재될 경우, 상기 회로 기판(1033)는 제거될 수 있다. 상기 방열 플레이트의 일부는 상기 바텀 커버(1011)의 상면에 접촉될 수 있다. 따라서, 발광소자(1035)에서 발생된 열은 방열 플레이트를 경유하여 바텀 커버(1011)로 방출될 수 있다.At least one of the light source modules 1031 is disposed in the bottom cover 1011, and light can be directly or indirectly provided on one side of the light guide plate 1041. The light source module 1031 includes a circuit board 1033 and a light emitting device 1035 according to the embodiment disclosed above, wherein the light emitting device 1035 is coupled with an optical lens and predetermined on the circuit board 1033 It can be arranged at intervals. The circuit board may be a printed circuit board, but is not limited thereto. In addition, the circuit board 1033 may include a metal core PCB (MCPCB, metal core PCB), a flexible PCB (FPCB, flexible PCB), and the like, but is not limited thereto. When the light emitting device 1035 is mounted on a side surface of the bottom cover 1011 or on a heat radiation plate, the circuit board 1033 may be removed. A portion of the heat dissipation plate may contact the top surface of the bottom cover 1011. Therefore, heat generated in the light emitting device 1035 may be discharged to the bottom cover 1011 via a heat radiation plate.

상기 복수의 발광소자(1035)는 상기 회로 기판(1033) 상에 빛이 방출되는 출사면이 상기 도광판(1041)과 소정 거리 이격되도록 탑재될 수 있으며, 이에 대해 한정하지는 않는다. 상기 발광소자(1035)는 상기 도광판(1041)의 일 측면인 입광부에 광을 직접 또는 간접적으로 제공할 수 있으며, 이에 대해 한정하지는 않는다. The plurality of light emitting devices 1035 may be mounted such that an emission surface on which the light is emitted on the circuit board 1033 is spaced apart from the light guide plate 1041 by a predetermined distance, but is not limited thereto. The light emitting device 1035 may directly or indirectly provide light to the light incident portion, which is one side of the light guide plate 1041, but is not limited thereto.

상기 도광판(1041) 아래에는 상기 반사 부재(1022)가 배치될 수 있다. 상기 반사 부재(1022)는 상기 도광판(1041)의 하면으로 입사된 빛을 반사시켜 상기 표시 패널(1061)로 공급함으로써, 상기 표시 패널(1061)의 휘도를 향상시킬 수 있다. 상기 반사 부재(1022)는 예를 들어, PET, PC, PVC 레진 등으로 형성될 수 있으나, 이에 대해 한정하지는 않는다. 상기 반사 부재(1022)는 상기 바텀 커버(1011)의 상면일 수 있으며, 이에 대해 한정하지는 않는다.The reflective member 1022 may be disposed under the light guide plate 1041. The reflection member 1022 reflects light incident on the lower surface of the light guide plate 1041 and supplies the light to the display panel 1061, thereby improving the brightness of the display panel 1061. The reflective member 1022 may be formed of, for example, PET, PC, or PVC resin, but is not limited thereto. The reflective member 1022 may be an upper surface of the bottom cover 1011, but is not limited thereto.

상기 바텀 커버(1011)는 상기 도광판(1041), 광원 모듈(1031) 및 반사 부재(1022) 등을 수납할 수 있다. 이를 위해, 상기 바텀 커버(1011)는 상면이 개구된 박스(box) 형상을 갖는 수납부(1012)가 구비될 수 있으며, 이에 대해 한정하지는 않는다. 상기 바텀 커버(1011)는 탑 커버(미도시)와 결합될 수 있으며, 이에 대해 한정하지는 않는다.The bottom cover 1011 may accommodate the light guide plate 1041, a light source module 1031, a reflective member 1022, and the like. To this end, the bottom cover 1011 may be provided with an accommodating portion 1012 having a box shape with an open top surface, but is not limited thereto. The bottom cover 1011 may be combined with a top cover (not shown), but is not limited thereto.

상기 바텀 커버(1011)는 금속 재질 또는 수지 재질로 형성될 수 있으며, 프레스 성형 또는 압출 성형 등의 공정을 이용하여 제조될 수 있다. 또한 상기 바텀 커버(1011)는 열 전도성이 좋은 금속 또는 비 금속 재료를 포함할 수 있으며, 이에 대해 한정하지는 않는다.The bottom cover 1011 may be formed of a metal material or a resin material, and may be manufactured using a process such as press molding or extrusion molding. In addition, the bottom cover 1011 may include a metal or non-metal material having good thermal conductivity, but is not limited thereto.

상기 표시 패널(1061)은 예컨대, LCD 패널로서, 서로 대향되는 투명한 재질의 제 1 및 제 2기판, 그리고 제 1 및 제 2기판 사이에 개재된 액정층을 포함한다. 상기 표시 패널(1061)의 적어도 일면에는 편광판이 부착될 수 있으며, 이러한 편광판의 부착 구조로 한정하지는 않는다. 상기 표시 패널(1061)은 상기 광원 모듈(1031)로부터 제공된 광을 투과 또는 차단시켜 정보를 표시하게 된다. 이러한 표시 장치(1000)는 각 종 휴대 단말기, 노트북 컴퓨터의 모니터, 랩탑 컴퓨터의 모니터, 텔레비전과 같은 영상 표시 장치에 적용될 수 있다. The display panel 1061 is, for example, an LCD panel, and includes first and second substrates of transparent materials facing each other, and a liquid crystal layer interposed between the first and second substrates. A polarizing plate may be attached to at least one surface of the display panel 1061, and is not limited to the attachment structure of the polarizing plate. The display panel 1061 transmits or blocks light provided from the light source module 1031 to display information. The display device 1000 may be applied to various types of portable terminals, notebook computer monitors, laptop computer monitors, and video display devices such as televisions.

상기 광학 시트(1051)는 상기 표시 패널(1061)과 상기 도광판(1041) 사이에 배치되며, 적어도 한 장 이상의 투광성 시트를 포함한다. 상기 광학 시트(1051)는 예컨대 확산 시트(diffusion sheet), 수평 및 수직 프리즘 시트(horizontal/vertical prism sheet), 및 휘도 강화 시트(brightness enhanced sheet) 등과 같은 시트 중에서 적어도 하나를 포함할 수 있다. 상기 확산 시트는 입사되는 광을 확산시켜 주고, 상기 수평 또는/및 수직 프리즘 시트는 입사되는 광을 상기 표시 패널(1061)로 집광시켜 주며, 상기 휘도 강화 시트는 손실되는 광을 재사용하여 휘도를 향상시켜 준다. 또한 상기 표시 패널(1061) 위에는 보호 시트가 배치될 수 있으며, 이에 대해 한정하지는 않는다.The optical sheet 1051 is disposed between the display panel 1061 and the light guide plate 1041 and includes at least one light-transmitting sheet. The optical sheet 1051 may include at least one of a sheet such as, for example, a diffusion sheet, a horizontal/vertical prism sheet, and a brightness enhanced sheet. The diffusion sheet diffuses incident light, and the horizontal or/and vertical prism sheet condenses the incident light to the display panel 1061, and the luminance enhancement sheet reuses the lost light to improve luminance. Let me do it. In addition, a protective sheet may be disposed on the display panel 1061, but is not limited thereto.

상기 광원 모듈(1031)의 광 경로 상에는 광학 부재로서, 상기 도광판(1041), 및 광학 시트(1051)를 포함할 수 있으며, 이에 대해 한정하지는 않는다.
An optical member on the light path of the light source module 1031 may include the light guide plate 1041 and the optical sheet 1051, but is not limited thereto.

도 18는 실시 예에 따른 발광소자를 갖는 표시 장치를 나타낸 도면이다. 18 is a view showing a display device having a light emitting device according to an embodiment.

도 18를 참조하면, 표시 장치(1100)는 바텀 커버(1152), 상기에 개시된 실시 예의 발광소자(1124)가 어레이된 회로 기판(1120), 광학 부재(1154), 및 표시 패널(1155)을 포함한다. Referring to FIG. 18, the display device 1100 includes a bottom cover 1152, a circuit board 1120 in which the light emitting devices 1124 of the embodiments disclosed above are arrayed, an optical member 1154, and a display panel 1155. Includes.

상기 회로 기판(1120)와 상기 광학렌즈가 결합된 발광소자(1124)는 광원 모듈(1160)로 정의될 수 있다. 상기 바텀 커버(1152), 적어도 하나의 광원 모듈(1160), 광학 부재(1154)는 라이트 유닛(1150)으로 정의될 수 있다. The light emitting device 1124 in which the circuit board 1120 and the optical lens are combined may be defined as a light source module 1160. The bottom cover 1152, at least one light source module 1160, and the optical member 1154 may be defined as a light unit 1150.

상기 바텀 커버(1152)에는 수납부(1153)를 구비할 수 있으며, 이에 대해 한정하지는 않는다.The bottom cover 1152 may include a storage unit 1153, which is not limited thereto.

상기 광학 부재(1154)는 렌즈, 도광판, 확산 시트, 수평 및 수직 프리즘 시트, 및 휘도 강화 시트 등에서 적어도 하나를 포함할 수 있다. 상기 도광판은 PC 재질 또는 PMMA(Poly methy methacrylate) 재질로 이루어질 수 있으며, 이러한 도광판은 제거될 수 있다. 상기 확산 시트는 입사되는 광을 확산시켜 주고, 상기 수평 및 수직 프리즘 시트는 입사되는 광을 상기 표시 패널(1155)으로 집광시켜 주며, 상기 휘도 강화 시트는 손실되는 광을 재사용하여 휘도를 향상시켜 준다. The optical member 1154 may include at least one of a lens, a light guide plate, a diffusion sheet, a horizontal and vertical prism sheet, and a brightness enhancement sheet. The light guide plate may be made of PC material or poly methy methacrylate (PMMA) material, and the light guide plate may be removed. The diffusion sheet diffuses incident light, and the horizontal and vertical prism sheets converge the incident light to the display panel 1155, and the luminance enhancement sheet reuses the lost light to improve luminance. .

상기 광학 부재(1154)는 상기 광원 모듈(1160) 위에 배치되며, 상기 광원 모듈(1160)로부터 방출된 광을 면 광원하거나, 확산, 집광 등을 수행하게 된다.
The optical member 1154 is disposed on the light source module 1160 and performs surface light or diffusion, condensing, and the like, emitted from the light source module 1160.

도 19는 실시 예에 따른 조명소자를 갖는 조명장치의 분해 사시도이다.19 is an exploded perspective view of a lighting device having a lighting element according to an embodiment.

도 19와 같이, 실시 예에 따른 조명 장치는 커버(2100), 광원 모듈(2200), 방열체(2400), 전원 제공부(2600), 내부 케이스(2700), 소켓(2800)을 포함할 수 있다. 또한, 실시 예에 따른 조명 장치는 부재(2300)와 홀더(2500) 중 어느 하나 이상을 더 포함할 수 있다. 상기 광원 모듈(2200)은 실시 예에 따른 발광 소자를 포함할 수 있다.19, the lighting device according to the embodiment may include a cover 2100, a light source module 2200, a radiator 2400, a power supply unit 2600, an inner case 2700, a socket 2800. have. In addition, the lighting device according to the embodiment may further include any one or more of the member 2300 and the holder 2500. The light source module 2200 may include a light emitting device according to an embodiment.

예컨대, 상기 커버(2100)는 벌브(bulb) 또는 반구의 형상을 가지며, 속이 비어 있고, 일 부분이 개구된 형상으로 제공될 수 있다. 상기 커버(2100)는 상기 광원 모듈(2200)과 광학적으로 결합되고, 상기 방열체(2400)와 결합될 수 있다. 상기 커버(2100)는 상기 방열체(2400)와 결합하는 결합부를 가질 수 있다.For example, the cover 2100 may have a shape of a bulb or a hemisphere, a hollow portion, and a portion of the cover 2100. The cover 2100 may be optically coupled to the light source module 2200 and coupled to the heat dissipation body 2400. The cover 2100 may have a coupling portion coupled to the heat radiator 2400.

상기 커버(2100)의 내면에는 확산재를 갖는 유백색 도료가 코팅될 수 있다. 이러한 유백색 재료를 이용하여 상기 광원 모듈(2200)로부터의 빛을 산란 및 확산되어 외부로 방출시킬 수 있다. A milky white coating having a diffusion material may be coated on the inner surface of the cover 2100. Light from the light source module 2200 may be scattered and diffused to emit light using the milky white material.

상기 커버(2100)의 재질은 유리(glass), 플라스틱, 폴리프로필렌(PP), 폴리에틸렌(PE), 폴리카보네이트(PC) 등일 수 있다. 여기서, 폴리카보네이트는 내광성, 내열성, 강도가 뛰어나다. 상기 커버(2100)는 외부에서 상기 광원 모듈(2200)이 보이도록 투명할 수 있고, 불투명할 수 있다. 상기 커버(2100)는 블로우(blow) 성형을 통해 형성될 수 있다.The cover 2100 may be made of glass, plastic, polypropylene (PP), polyethylene (PE), polycarbonate (PC), or the like. Here, polycarbonate has excellent light resistance, heat resistance, and strength. The cover 2100 may be transparent so that the light source module 2200 is visible from the outside, and may be opaque. The cover 2100 may be formed through blow molding.

상기 광원 모듈(2200)은 상기 방열체(2400)의 일 면에 배치될 수 있다. 따라서, 상기 광원 모듈(2200)로부터의 열은 상기 방열체(2400)로 전도된다. 상기 광원 모듈(2200)은 발광 소자(2210), 연결 플레이트(2230), 커넥터(2250)를 포함할 수 있다.The light source module 2200 may be disposed on one surface of the heat radiator 2400. Thus, heat from the light source module 2200 is conducted to the heat sink 2400. The light source module 2200 may include a light emitting device 2210, a connection plate 2230, and a connector 2250.

상기 부재(2300)는 상기 방열체(2400)의 상면 위에 배치되고, 복수의 조명소자(2210)들과 커넥터(2250)이 삽입되는 가이드홈(2310)들을 갖는다. 상기 가이드홈(2310)은 상기 조명소자(2210)의 기판 및 커넥터(2250)와 대응된다.The member 2300 is disposed on an upper surface of the radiator 2400 and has guide grooves 2310 into which a plurality of lighting elements 2210 and a connector 2250 are inserted. The guide groove 2310 corresponds to the substrate and connector 2250 of the lighting element 2210.

상기 부재(2300)의 표면은 백색의 도료로 도포 또는 코팅된 것일 수 있다. 이러한 상기 부재(2300)는 상기 커버(2100)의 내면에 반사되어 상기 광원 모듈(2200)측 방향으로 되돌아오는 빛을 다시 상기 커버(2100) 방향으로 반사한다. 따라서, 실시 예에 따른 조명 장치의 광 효율을 향상시킬 수 있다.The surface of the member 2300 may be coated or coated with a white paint. The member 2300 reflects light that is reflected on the inner surface of the cover 2100 and returns to the light source module 2200 in the direction of the cover 2100 again. Therefore, it is possible to improve the light efficiency of the lighting device according to the embodiment.

상기 부재(2300)는 예로서 절연 물질로 이루어질 수 있다. 상기 광원 모듈(2200)의 연결 플레이트(2230)는 전기 전도성의 물질을 포함할 수 있다. 따라서, 상기 방열체(2400)와 상기 연결 플레이트(2230) 사이에 전기적인 접촉이 이루어질 수 있다. 상기 부재(2300)는 절연 물질로 구성되어 상기 연결 플레이트(2230)와 상기 방열체(2400)의 전기적 단락을 차단할 수 있다. 상기 방열체(2400)는 상기 광원 모듈(2200)로부터의 열과 상기 전원 제공부(2600)로부터의 열을 전달받아 방열한다.The member 2300 may be made of, for example, an insulating material. The connection plate 2230 of the light source module 2200 may include an electrically conductive material. Therefore, electrical contact may be made between the heat sink 2400 and the connection plate 2230. The member 2300 may be formed of an insulating material to block electrical shorts between the connection plate 2230 and the heat radiator 2400. The radiator 2400 radiates heat by receiving heat from the light source module 2200 and heat from the power supply unit 2600.

상기 홀더(2500)는 내부 케이스(2700)의 절연부(2710)의 수납홈(2719)을 막는다. 따라서, 상기 내부 케이스(2700)의 상기 절연부(2710)에 수납되는 상기 전원 제공부(2600)는 밀폐된다. 상기 홀더(2500)는 가이드 돌출부(2510)를 갖는다. 상기 가이드 돌출부(2510)는 상기 전원 제공부(2600)의 돌출부(2610)가 관통하는 홀을 구비할 수 있다.The holder 2500 closes the storage groove 2719 of the insulating portion 2710 of the inner case 2700. Therefore, the power supply unit 2600 accommodated in the insulation portion 2710 of the inner case 2700 is sealed. The holder 2500 has a guide protrusion 2510. The guide protrusion 2510 may include a hole through which the protrusion 2610 of the power supply unit 2600 passes.

상기 전원 제공부(2600)는 외부로부터 제공받은 전기적 신호를 처리 또는 변환하여 상기 광원 모듈(2200)로 제공한다. 상기 전원 제공부(2600)는 상기 내부 케이스(2700)의 수납홈(2719)에 수납되고, 상기 홀더(2500)에 의해 상기 내부 케이스(2700)의 내부에 밀폐된다.The power supply unit 2600 processes or converts an electrical signal provided from the outside and provides it to the light source module 2200. The power supply unit 2600 is accommodated in a storage groove 2719 of the inner case 2700 and is sealed inside the inner case 2700 by the holder 2500.

상기 전원 제공부(2600)는 돌출부(2610), 가이드부(2630), 베이스(2650), 연장부(2670)를 포함할 수 있다.The power supply unit 2600 may include a protrusion 2610, a guide unit 2630, a base 2650, and an extension unit 2670.

상기 가이드부(2630)는 상기 베이스(2650)의 일 측에서 외부로 돌출된 형상을 갖는다. 상기 가이드부(2630)는 상기 홀더(2500)에 삽입될 수 있다. 상기 베이스(2650)의 일 면 위에 다수의 부품이 배치될 수 있다. 다수의 부품은 예를 들어, 직류변환장치, 상기 광원 모듈(2200)의 구동을 제어하는 구동칩, 상기 광원 모듈(2200)을 보호하기 위한 ESD(ElectroStatic discharge) 보호 소자 등을 포함할 수 있으나 이에 대해 한정하지는 않는다.The guide portion 2630 has a shape protruding from the side of the base 2650 to the outside. The guide part 2630 may be inserted into the holder 2500. A plurality of parts may be disposed on one surface of the base 2650. The plurality of components may include, for example, a DC converter, a driving chip for controlling the driving of the light source module 2200, an ESD (ElectroStatic discharge) protection element to protect the light source module 2200, etc. It is not limited.

상기 연장부(2670)는 상기 베이스(2650)의 다른 일 측에서 외부로 돌출된 형상을 갖는다. 상기 연장부(2670)는 상기 내부 케이스(2700)의 연결부(2750) 내부에 삽입되고, 외부로부터의 전기적 신호를 제공받는다. 예컨대, 상기 연장부(2670)는 상기 내부 케이스(2700)의 연결부(2750)의 폭과 같거나 작게 제공될 수 있다. 상기 연장부(2670)는 전선을 통해 소켓(2800)에 전기적으로 연결될 수 있다.The extension portion 2670 has a shape protruding from the other side of the base 2650 to the outside. The extension portion 2670 is inserted into the connection portion 2750 of the inner case 2700 and receives an electrical signal from the outside. For example, the extension part 2670 may be provided equal to or smaller than the width of the connection part 2750 of the inner case 2700. The extension 2670 may be electrically connected to the socket 2800 through a wire.

상기 내부 케이스(2700)는 내부에 상기 전원 제공부(2600)와 함께 몰딩부를 포함할 수 있다. 몰딩부는 몰딩 액체가 굳어진 부분으로서, 상기 전원 제공부(2600)가 상기 내부 케이스(2700) 내부에 고정될 수 있도록 한다.
The inner case 2700 may include a molding unit together with the power supply unit 2600 therein. The molding portion is a portion in which the molding liquid is hardened, so that the power supply unit 2600 can be fixed inside the inner case 2700.

이상에서 실시예들에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의해 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.Features, structures, effects, etc. described in the above embodiments are included in at least one embodiment of the present invention, and are not necessarily limited to only one embodiment. Furthermore, features, structures, effects, and the like exemplified in each embodiment may be combined or modified for other embodiments by a person having ordinary knowledge in the field to which the embodiments belong. Therefore, the contents related to such combinations and modifications should be interpreted as being included in the scope of the present invention.

또한, 이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
In addition, although the embodiments have been mainly described above, these are merely examples and do not limit the present invention, and those skilled in the art to which the present invention pertains are exemplified above without departing from the essential characteristics of this embodiment. It will be appreciated that various modifications and applications are possible. For example, each component specifically shown in the embodiments can be implemented by modification. And differences related to these modifications and applications should be construed as being included in the scope of the invention defined in the appended claims.

10: 발광 소자
21,31,121,122,131,132: 리드 프레임
25, 125, 126: 간극부
41, 42, 43, 44, 141, 143: 지지층
51,52,53,54,61,62,63,63A,64,66,67,68,76,77,78,151,161,165: 형광체층
71,74,171: 투광층
81, 82, 83, 84: 반사층
201,202,203: 발광 칩
10: light-emitting element
21,31,121,122,131,132: lead frame
25, 125, 126: gap
41, 42, 43, 44, 141, 143: support layer
51,52,53,54,61,62,63,63A,64,66,67,68,76,77,78,151,161,165: phosphor layer
71,74,171: Transmissive layer
81, 82, 83, 84: reflective layer
201,202,203: light emitting chip

Claims (12)

제1 및 제2 리드 프레임을 갖는 복수의 리드 프레임;
상기 제1 및 제2리드 프레임 중 적어도 하나의 위에 배치된 제1발광 칩;
상기 제1발광 칩의 둘레에 배치되며 상기 제1 및 제2리드 프레임과 결합된 지지층;
상기 제1발광 칩 상에 배치된 투광층;
상기 투광층의 둘레에 상기 지지층과 수직 방향으로 오버랩되게 배치된 복수의 형광체층; 및
상기 투광층 상에 배치된 반사층을 포함하며,
상기 복수의 형광체층은 상기 제1발광 칩으로부터 방출된 광을 파장 변환하여 서로 다른 컬러의 피크 파장을 발광하며,
상기 복수의 형광체층 중 적어도 2층은 상기 제1발광 칩과 수직 방향으로 오버랩되지 않게 배치되며, 및
상기 복수의 형광체층 중 상기 제1발광 칩에 인접한 층으로부터 방출된 광은 다른 층에 비해 단 파장의 광을 포함하는 발광 소자.
A plurality of lead frames having first and second lead frames;
A first light emitting chip disposed on at least one of the first and second lead frames;
A support layer disposed around the first light emitting chip and coupled to the first and second lead frames;
A light-transmitting layer disposed on the first light-emitting chip;
A plurality of phosphor layers arranged to overlap the support layer in a vertical direction around the light-transmitting layer; And
It includes a reflective layer disposed on the light-transmitting layer,
The plurality of phosphor layers wavelength-convert light emitted from the first light emitting chip to emit peak wavelengths of different colors,
At least two of the plurality of phosphor layers are disposed so as not to overlap in the vertical direction with the first light emitting chip, and
The light emitted from the layer adjacent to the first light emitting chip among the plurality of phosphor layers includes light having a shorter wavelength than other layers.
제1항에 있어서,
상기 복수의 형광체층은,
상기 지지층 및 상기 반사층 사이에 배치되며 상기 복수의 형광체층 중 최하부에 배치된 제1형광체층; 및
상기 제1형광체층 및 상기 반사층 사이에 배치된 제2형광체층을 포함하고,
상기 제1형광체층의 하면은 상기 제1발광 칩의 상면보다 낮게 위치하는 발광 소자.
According to claim 1,
The plurality of phosphor layers,
A first phosphor layer disposed between the support layer and the reflective layer and disposed at the bottom of the plurality of phosphor layers; And
And a second phosphor layer disposed between the first phosphor layer and the reflective layer,
The lower surface of the first phosphor layer is positioned lower than the upper surface of the first light emitting chip.
제2항에 있어서,
상기 제1형광체층의 하면 내측은 상기 제1발광 칩의 하면 에지와 상기 제1발광 칩의 하면의 수평한 선분에 대해 30도 이내의 각도로 위치되는 발광 소자.
According to claim 2,
The inside of the lower surface of the first phosphor layer is positioned at an angle within 30 degrees with respect to the horizontal line segment of the lower edge of the first light emitting chip and the lower surface of the first light emitting chip.
삭제delete 제2항 또는 제3항에 있어서,
상기 제1형광체층은 상기 제2형광체층의 두께보다 2배 이상 두꺼운 두께를 갖는 발광 소자.
The method of claim 2 or 3,
The first phosphor layer is a light emitting device having a thickness of at least twice the thickness of the second phosphor layer.
제2항 또는 제3항에 있어서,
상기 반사층은 상기 제1발광 칩의 방향으로 돌출된 전 반사면을 포함하는 발광 소자.
The method of claim 2 or 3,
The reflective layer is a light emitting device including a total reflective surface protruding in the direction of the first light emitting chip.
제2항 또는 제3항에 있어서,
상기 지지층 및 상기 복수의 형광체층은 내부에 원 형상의 오픈 영역을 포함하며,
상기 투광층은 상기 오픈 영역 내에 배치되며,
상기 투광층의 하면 너비는 상면 너비보다 작은 발광 소자.
The method of claim 2 or 3,
The support layer and the plurality of phosphor layers include an open area in a circular shape therein,
The transparent layer is disposed in the open area,
The width of the lower surface of the light-transmitting layer is smaller than the width of the upper surface.
제5항에 있어서,
상기 제2형광체층은 적어도 하나의 적색 형광체층을 포함하며,
상기 제1형광체층은 녹색 또는 황색 형광체 중 어느 하나를 포함하는 발광 소자.
The method of claim 5,
The second phosphor layer includes at least one red phosphor layer,
The first phosphor layer is a light emitting device comprising any one of the green or yellow phosphor.
제5항에 있어서,
상기 제1 및 제2형광체층 상에 배치되며 상기 투광층과 상기 반사층 사이의 영역으로 연장된 제3형광체층을 포함하며,
상기 제3형광체층은 녹색, 황색, 적색 형광체 중 어느 하나를 포함하는 발광 소자.
The method of claim 5,
A third phosphor layer disposed on the first and second phosphor layers and extending into an area between the light-transmitting layer and the reflective layer,
The third phosphor layer is a light emitting device including any one of green, yellow, and red phosphor.
제2항 또는 제3항에 있어서,
상기 지지층은 상기 투광층의 아래에 경사진 상면을 포함하는 발광 소자.
The method of claim 2 or 3,
The support layer is a light emitting device including an upper surface inclined below the light-transmitting layer.
제2항 또는 제3항에 있어서,
상기 반사층은 상기 제1 및 제2리드 프레임과 대면하는 제3 및 제4리드 프레임을 포함하며,
상기 제3 및 제4리드 프레임 중 적어도 하나에 배치된 제2발광 칩; 및 상기 제3 및 제4리드 프레임에 결합된 다른 지지층을 포함하는 발광 소자.
The method of claim 2 or 3,
The reflective layer includes third and fourth lead frames facing the first and second lead frames,
A second light emitting chip disposed on at least one of the third and fourth lead frames; And another support layer coupled to the third and fourth lead frames.
제11항에 있어서,
상기 제1 및 제2발광 칩은 서로 대면하고 동일한 컬러를 발광하는 발광 소자.
The method of claim 11,
The first and second light emitting chips face each other and emit light of the same color.
KR1020140032518A 2014-03-20 2014-03-20 Light emitting device and light apparatus having thereof KR102142718B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140032518A KR102142718B1 (en) 2014-03-20 2014-03-20 Light emitting device and light apparatus having thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140032518A KR102142718B1 (en) 2014-03-20 2014-03-20 Light emitting device and light apparatus having thereof

Publications (2)

Publication Number Publication Date
KR20150109595A KR20150109595A (en) 2015-10-02
KR102142718B1 true KR102142718B1 (en) 2020-08-07

Family

ID=54340892

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140032518A KR102142718B1 (en) 2014-03-20 2014-03-20 Light emitting device and light apparatus having thereof

Country Status (1)

Country Link
KR (1) KR102142718B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102593592B1 (en) * 2018-05-04 2023-10-25 엘지이노텍 주식회사 Lighting apparatus

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007221044A (en) 2006-02-20 2007-08-30 Kyocera Corp Light emitting device
US20100067233A1 (en) 2006-11-07 2010-03-18 Koninklijke Philips Electronics N.V. Arrangement for emitting mixed light
JP2010087267A (en) 2008-09-30 2010-04-15 Toyoda Gosei Co Ltd Led light-emitting device
KR100977087B1 (en) 2010-01-29 2010-08-20 주식회사 보운 Led lamp and non-slip which uses this
JP2013089645A (en) 2011-10-13 2013-05-13 Citizen Electronics Co Ltd Semiconductor light-emitting device and manufacturing method of the same
JP2013251393A (en) 2012-05-31 2013-12-12 Citizen Electronics Co Ltd Side face irradiation type led light-emitting device and side irradiation type led light-emitting device manufacturing method

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101337602B1 (en) * 2007-06-01 2013-12-06 서울반도체 주식회사 Light emitting device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007221044A (en) 2006-02-20 2007-08-30 Kyocera Corp Light emitting device
US20100067233A1 (en) 2006-11-07 2010-03-18 Koninklijke Philips Electronics N.V. Arrangement for emitting mixed light
JP2010087267A (en) 2008-09-30 2010-04-15 Toyoda Gosei Co Ltd Led light-emitting device
KR100977087B1 (en) 2010-01-29 2010-08-20 주식회사 보운 Led lamp and non-slip which uses this
JP2013089645A (en) 2011-10-13 2013-05-13 Citizen Electronics Co Ltd Semiconductor light-emitting device and manufacturing method of the same
JP2013251393A (en) 2012-05-31 2013-12-12 Citizen Electronics Co Ltd Side face irradiation type led light-emitting device and side irradiation type led light-emitting device manufacturing method

Also Published As

Publication number Publication date
KR20150109595A (en) 2015-10-02

Similar Documents

Publication Publication Date Title
US10128423B2 (en) Light emitting device and lighting apparatus having the same
US9625118B2 (en) Optical lens, light emitting device, and lighting device having the same
KR101997247B1 (en) Light emitting device and light apparatus having thereof
JP6088004B2 (en) Light emitting element
JP5745495B2 (en) LIGHT EMITTING ELEMENT AND LIGHTING SYSTEM HAVING THE SAME
US20130026500A1 (en) Light emitting device package and lighting system using the same
KR101979942B1 (en) Light emitting device and lighting system having the same
KR101997257B1 (en) Light emitting device and light apparatus having thereof
KR102063482B1 (en) Light emitting device and light apparatus having thereof
US11342486B2 (en) Light-emitting device package and lighting device having same
KR101943824B1 (en) Light emitting device, light emitting device package and lighting system
EP2813758B1 (en) Light emitting module
KR102153082B1 (en) Light emitting apparatus
KR102098870B1 (en) Light emitting apparatus
KR102142718B1 (en) Light emitting device and light apparatus having thereof
KR101976547B1 (en) Light emitting device and lighting system
KR102053287B1 (en) Light emitting device and lighting system
KR102063508B1 (en) Light emitting device and lighting system
KR102109139B1 (en) Light emitting device and lighting system
KR102019498B1 (en) Light emitting device and lighting system
KR20130119132A (en) Light emitting device, lightr emitting module and lighting system
KR20140072538A (en) Light emitting device and lighting system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant