KR102084493B1 - Method of planarizing substrate and method of manufacturing thin film transistor using the same - Google Patents

Method of planarizing substrate and method of manufacturing thin film transistor using the same Download PDF

Info

Publication number
KR102084493B1
KR102084493B1 KR1020190018887A KR20190018887A KR102084493B1 KR 102084493 B1 KR102084493 B1 KR 102084493B1 KR 1020190018887 A KR1020190018887 A KR 1020190018887A KR 20190018887 A KR20190018887 A KR 20190018887A KR 102084493 B1 KR102084493 B1 KR 102084493B1
Authority
KR
South Korea
Prior art keywords
protrusion
layer
planarization
conductive pattern
base substrate
Prior art date
Application number
KR1020190018887A
Other languages
Korean (ko)
Other versions
KR20190019990A (en
Inventor
심승보
공향식
주진호
김준기
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190018887A priority Critical patent/KR102084493B1/en
Publication of KR20190019990A publication Critical patent/KR20190019990A/en
Application granted granted Critical
Publication of KR102084493B1 publication Critical patent/KR102084493B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02697Forming conducting materials on a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Abstract

기판의 평탄화 방법은 베이스 기판의 제1 면 상에 도전성 패턴을 형성하는 단계, 상기 베이스 기판 및 상기 도전성 패턴 상에 포지티브 포토레지스트층을 형성하는 단계, 상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계, 상기 포지티브 포토레지스트층을 현상하여 상기 도전성 패턴 상에 돌출부를 형성하는 단계, 상기 베이스 기판 및 상기 돌출부 상에 평탄화층을 형성하는 단계 및 상기 돌출부를 제거하는 단계를 포함한다.A planarization method of a substrate may include forming a conductive pattern on a first surface of a base substrate, forming a positive photoresist layer on the base substrate and the conductive pattern, and forming a conductive pattern on the first surface of the base substrate. Exposing the positive photoresist layer on two sides; developing the positive photoresist layer to form protrusions on the conductive pattern; forming a planarization layer on the base substrate and the protrusions; and Removing.

Description

기판의 평탄화 방법, 상기 평탄화 방법을 이용한 박막 트랜지스터의 제조 방법{METHOD OF PLANARIZING SUBSTRATE AND METHOD OF MANUFACTURING THIN FILM TRANSISTOR USING THE SAME}TECHNICAL FIELD [0001] A method of fabricating a thin film transistor using the planarization method of a substrate and the planarization method.

본 발명은 기판의 평탄화 방법 및 이를 이용한 박막 트랜지스터의 제조 방법에 관한 것으로, 보다 상세하게는 제조 공정의 신뢰성을 향상시킬 수 있는 기판의 평탄화 방법 및 이를 이용한 박막 트랜지스터의 제조 방법에 관한 것이다.The present invention relates to a planarization method of a substrate and a method of manufacturing a thin film transistor using the same, and more particularly, to a planarization method of a substrate capable of improving reliability of a manufacturing process and a method of manufacturing a thin film transistor using the same.

일반적으로, 표시 장치는 스위칭 소자를 포함하는 어레이 기판과 상기 어레이 기판에 대향하는 대향 기판을 포함한다. 상기 스위칭 소자는 게이트 라인과 연결된 게이트 전극, 상기 게이트 전극과 절연된 반도체층, 상기 데이터 라인과 연결되어 상기 반도체층과 전기적으로 연결된 소스 전극 및 상기 소스 전극과 이격되어 상기 반도체층과 전기적으로 연결된 드레인 전극을 포함한다.In general, a display device includes an array substrate including a switching element and an opposing substrate facing the array substrate. The switching element may include a gate electrode connected to a gate line, a semiconductor layer insulated from the gate electrode, a source electrode connected to the data line and electrically connected to the semiconductor layer, and a drain spaced apart from the source electrode and electrically connected to the semiconductor layer. An electrode.

상기 어레이 기판 및 상기 스위칭 소자는 복수의 층들을 적층하여 형성한다. 상기 층의 상면이 평탄하지 않은 경우, 상기 평탄하지 않은 상면에 형성되는 패턴에 단선이 발생하여 표시 장치의 신뢰성이 감소하는 문제점이 있다.The array substrate and the switching element are formed by stacking a plurality of layers. When the top surface of the layer is not flat, disconnection occurs in a pattern formed on the uneven top surface, thereby reducing the reliability of the display device.

또한, 상기 어레이 기판 및 상기 대향 기판을 평탄화하지 않으면, 상기 어레이 기판 및 상기 대향 기판 사이의 셀 갭이 불균일하게 되어 표시 패널에 얼룩이 발생할 수 있다. 따라서, 표시 장치의 표시 품질이 감소하는 문제점이 있다. In addition, if the array substrate and the opposing substrate are not planarized, cell gaps between the array substrate and the opposing substrate may be nonuniform, resulting in unevenness of the display panel. Therefore, there is a problem that the display quality of the display device is reduced.

본 발명의 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 도전성 패턴 상에 돌출부를 형성하여 기판을 효과적으로 평탄화할 수 있는 기판의 평탄화 방법을 제공하는 것이다.The problem of the present invention was conceived in this respect, and an object of the present invention is to provide a planarization method of a substrate which can effectively planarize the substrate by forming a protrusion on the conductive pattern.

본 발명의 다른 목적은 상기 기판의 평탄화 방법을 이용하는 박막 트랜지스터의 제조 방법을 제공하는 것이다.Another object of the present invention is to provide a method of manufacturing a thin film transistor using the planarization method of the substrate.

상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 기판의 평탄화 방법은 베이스 기판의 제1 면 상에 도전성 패턴을 형성하는 단계, 상기 베이스 기판 및 상기 도전성 패턴 상에 포지티브 포토레지스트층을 형성하는 단계, 상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계, 상기 포지티브 포토레지스트층을 현상하여 상기 도전성 패턴 상에 돌출부를 형성하는 단계, 상기 베이스 기판 및 상기 돌출부 상에 평탄화층을 형성하는 단계 및 상기 돌출부를 제거하는 단계를 포함한다.According to one or more exemplary embodiments, a planarization method of a substrate may include forming a conductive pattern on a first surface of a base substrate, and forming a positive photoresist layer on the base substrate and the conductive pattern. Exposing the positive photoresist layer on a second surface opposite the first surface of the base substrate; developing the positive photoresist layer to form protrusions on the conductive pattern; And forming a planarization layer on the protrusion and removing the protrusion.

본 발명의 일 실시예에 있어서, 상기 도전성 패턴의 두께는 1μm 내지 3μm일 수 있다. In one embodiment of the present invention, the thickness of the conductive pattern may be 1μm to 3μm.

본 발명의 일 실시예에 있어서, 상기 평탄화층은 점성을 갖는 액체를 이용하여 형성될 수 있다.In one embodiment of the present invention, the planarization layer may be formed using a liquid having a viscosity.

본 발명의 일 실시예에 있어서, 상기 평탄화층은 상기 도전성 패턴과 반응하지 않을 수 있다. In one embodiment of the present invention, the planarization layer may not react with the conductive pattern.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부와 상기 평탄화층 중 상기 돌출부와 선택적으로 반응하는 스트립 용액을 이용할 수 있다. In one embodiment of the present invention, the removing of the protrusions may use a strip solution that selectively reacts with the protrusions of the protrusions and the planarization layer.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 감싸는 상기 평탄화층으로부터 상기 돌출부를 노출시키는 단계를 포함할 수 있다. In an embodiment of the present disclosure, removing the protrusion may include exposing the protrusion from the planarization layer surrounding the protrusion.

본 발명의 일 실시예에 있어서, 상기 돌출부를 노출시키는 단계는 애싱(ashing) 단계를 포함할 수 있다.In one embodiment of the present invention, exposing the protrusion may include an ashing step.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 노광하는 단계 및 상기 돌출부를 현상하는 단계를 포함할 수 있다. In one embodiment of the present invention, removing the protrusion may include exposing the protrusion and developing the protrusion.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 감싸는 상기 평탄화층으로부터 상기 돌출부를 노출시키는 단계를 더 포함할 수 있다. In an embodiment of the present disclosure, removing the protrusion may further include exposing the protrusion from the planarization layer surrounding the protrusion.

본 발명의 일 실시예에 있어서, 상기 돌출부를 노출시키는 단계는 애싱(ashing) 단계를 포함할 수 있다. In one embodiment of the present invention, exposing the protrusion may include an ashing step.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 균열시키는 단계 및 상기 균열된 돌출부를 상기 도전성 패턴으로부터 분리하는 단계를 포함할 수 있다. In one embodiment of the present invention, removing the protrusion may include cracking the protrusion and separating the cracked protrusion from the conductive pattern.

본 발명의 일 실시예에 있어서, 상기 돌출부를 균열시키는 단계는 상기 돌출부에 자외선을 조사하는 단계를 포함할 수 있다. In one embodiment of the present invention, the cracking of the protrusion may include irradiating ultraviolet rays to the protrusion.

본 발명의 일 실시예에 있어서, 상기 돌출부를 균열시키는 단계는 상기 돌출부를 가열하는 단계를 포함할 수 있다.In one embodiment of the present invention, the cracking of the protrusion may include heating the protrusion.

본 발명의 일 실시예에 있어서, 상기 균열된 돌출부를 상기 도전성 패턴으로부터 분리하는 단계는 스트립 용액을 이용할 수 있다.In one embodiment of the present invention, the step of separating the cracked protrusion from the conductive pattern may use a strip solution.

본 발명의 일 실시예에 있어서, 상기 균열된 돌출부를 상기 도전성 패턴으로부터 분리하는 단계는 상기 균열된 돌출부를 롤러 또는 스크러버를 이용하여 물리적으로 분리할 수 있다.In one embodiment of the present invention, the separating the cracked protrusions from the conductive pattern may be physically separated by using a roller or a scrubber.

상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 기판의 평탄화 방법은 베이스 기판의 제1 면 상에 도전성 패턴을 형성하는 단계, 상기 베이스 기판 및 상기 도전성 패턴 상에 보호층을 형성하는 단계, 상기 보호층 상에 포지티브 포토레지스트층을 형성하는 단계, 상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계, 상기 포지티브 포토레지스트층을 현상하여 상기 도전성 패턴에 대응하는 보호층 상에 돌출부를 형성하는 단계, 상기 보호층 및 상기 돌출부 상에 평탄화층을 형성하는 단계 및 상기 돌출부를 제거하는 단계를 포함한다.According to another aspect of the present invention, there is provided a method of planarizing a substrate, the method including forming a conductive pattern on a first surface of the base substrate, and forming a protective layer on the base substrate and the conductive pattern. Forming a positive photoresist layer on the protective layer, exposing the positive photoresist layer on a second side opposite to the first side of the base substrate, developing the positive photoresist layer to develop the conductive Forming a protrusion on the protective layer corresponding to the pattern, forming a planarization layer on the protective layer and the protrusion, and removing the protrusion.

본 발명의 일 실시예에 있어서, 상기 보호층은 투명한 재질을 포함할 수 있다.In one embodiment of the present invention, the protective layer may comprise a transparent material.

상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 박막트랜지스터의 제조 방법은 베이스 기판의 제1 면 상에 게이트 전극을 형성하는 단계, 상기 베이스 기판 및 상기 게이트 전극 상에 포지티브 포토레지스트층을 형성하는 단계, 상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계, 상기 포지티브 포토레지스트층을 현상하여 상기 게이트 전극 상에 돌출부를 형성하는 단계, 상기 베이스 기판 및 상기 돌출부 상에 평탄화층을 형성하는 단계, 상기 돌출부를 제거하는 단계, 상기 평탄화층 및 상기 게이트 전극 상에 게이트 절연층을 형성하는 단계, 상기 게이트 절연층 상에 상기 게이트 전극과 중첩되는 반도체층을 형성하는 단계 및 상기 반도체층 상에 상기 반도체층과 중첩되는 소스 전극 및 상기 반도체층과 중첩되고 상기 소스 전극과 이격되는 드레인 전극을 형성하는 단계를 포함한다.According to another aspect of the present invention, there is provided a method of manufacturing a thin film transistor, including forming a gate electrode on a first surface of a base substrate, and forming a positive photoresist layer on the base substrate and the gate electrode. Exposing the positive photoresist layer on a second surface opposite to the first surface of the base substrate; developing the positive photoresist layer to form protrusions on the gate electrode; Forming a planarization layer on a base substrate and the protrusion, removing the protrusion, forming a gate insulation layer on the planarization layer and the gate electrode, and overlapping the gate electrode on the gate insulation layer Forming a semiconductor layer and source overlying the semiconductor layer on the semiconductor layer; And the semiconductor layer overlaps and forming a drain electrode that are spaced apart from the source electrode and.

본 발명의 일 실시예에 있어서, 상기 게이트 전극의 두께는 1μm 내지 3μm일 수 있다. In one embodiment of the present invention, the thickness of the gate electrode may be 1μm to 3μm.

본 발명의 일 실시예에 있어서, 상기 평탄화층은 점성을 갖는 액체를 이용하여 형성될 수 있다.In one embodiment of the present invention, the planarization layer may be formed using a liquid having a viscosity.

본 발명의 일 실시예에 있어서, 상기 평탄화층은 상기 게이트 전극과 반응하지 않을 수 있다.In one embodiment of the present invention, the planarization layer may not react with the gate electrode.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부와 상기 평탄화층 중 상기 돌출부와 선택적으로 반응하는 스트립 용액을 이용할 수 있다. In one embodiment of the present invention, the removing of the protrusions may use a strip solution that selectively reacts with the protrusions of the protrusions and the planarization layer.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 노광하는 단계 및 상기 돌출부를 현상하는 단계를 포함할 수 있다. In one embodiment of the present invention, removing the protrusion may include exposing the protrusion and developing the protrusion.

본 발명의 일 실시예에 있어서, 상기 돌출부를 제거하는 단계는 상기 돌출부를 균열시키는 단계 및 상기 균열된 돌출부를 상기 게이트 전극으로부터 분리하는 단계를 포함할 수 있다.In an embodiment of the present disclosure, removing the protrusion may include cracking the protrusion and separating the cracked protrusion from the gate electrode.

상기한 본 발명의 다른 목적을 실현하기 위한 다른 실시예에 따른 박막트랜지스터의 제조 방법은 베이스 기판의 제1 면 상에 도전성 패턴을 형성하는 단계, 상기 베이스 기판 및 상기 도전성 패턴 상에 보호층을 형성하는 단계, 상기 보호층 상에 포지티브 포토레지스트층을 형성하는 단계, 상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계, 상기 포지티브 포토레지스트층을 현상하여 상기 도전성 패턴에 대응하는 보호층 상에 돌출부를 형성하는 단계, 상기 보호층 및 상기 돌출부 상에 평탄화층을 형성하는 단계, 상기 돌출부를 제거하는 단계, 상기 게이트 전극과 중첩되는 반도체층을 형성하는 단계 및 상기 반도체층 상에 상기 반도체층과 중첩되는 소스 전극 및 상기 반도체층과 중첩되고 상기 소스 전극과 이격되는 드레인 전극을 형성하는 단계를 포함한다. According to another aspect of the present invention, there is provided a method of manufacturing a thin film transistor, forming a conductive pattern on a first surface of a base substrate, and forming a protective layer on the base substrate and the conductive pattern. Forming a positive photoresist layer on the passivation layer; exposing the positive photoresist layer on a second side opposite to the first side of the base substrate; developing the positive photoresist layer. Forming a protrusion on the protective layer corresponding to the conductive pattern, forming a planarization layer on the protective layer and the protrusion, removing the protrusion, and forming a semiconductor layer overlapping the gate electrode. And a source electrode overlapping with the semiconductor layer on the semiconductor layer, and overlapping with the semiconductor layer. And forming a drain electrode which is the electrode spacing.

본 발명의 일 실시예에 있어서, 상기 박막트랜지스터의 제조 방법은 상기 반도체층을 형성하기 전에 상기 평탄화층 상에 게이트 절연층을 형성하는 단계를 더 포함할 수 있다. 본 발명의 일 실시예에 있어서, 상기 박막트랜지스터의 제조 방법은 상기 게이트 절연층을 형성하기 전에 상기 보호층을 식각하여 상기 게이트 전극을 노출시키는 단계를 더 포함할 수 있다. In an embodiment of the present disclosure, the method of manufacturing the thin film transistor may further include forming a gate insulating layer on the planarization layer before forming the semiconductor layer. In an embodiment of the present disclosure, the method of manufacturing the thin film transistor may further include exposing the gate electrode by etching the protective layer before forming the gate insulating layer.

본 발명에 따른 상기 기판의 평탄화 방법 및 상기 박막 트랜지스터의 제조 방법에 따르면, 배면 노광을 통해 상기 도전성 패턴 상에 돌출부를 형성하여 상기 평탄화층의 평탄화 특성을 향상시킬 수 있다. According to the planarization method of the substrate and the manufacturing method of the thin film transistor according to the present invention, the planarization characteristics of the planarization layer may be improved by forming a protrusion on the conductive pattern through the back exposure.

따라서, 표시 장치의 신뢰성을 향상시킬 수 있고, 표시 장치의 표시 품질을 향상시킬 수 있다. Therefore, the reliability of the display device can be improved, and the display quality of the display device can be improved.

도 1은 본 발명의 일 실시예에 따른 기판의 단면도이다.
도 2a 내지 도 2e는 상기 도 1의 기판을 평탄화하는 방법을 나타내는 단면도들이다.
도 3a 내지 도 3e는 본 발명의 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다.
도 4a 내지 도 4f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다.
도 5a 내지 도 5f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다.
도 6a 내지 도 6f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다.
도 7은 본 발명의 또 다른 실시예에 따른 기판의 단면도이다.
도 8a 내지 도 8f는 상기 도 7의 기판을 평탄화하는 방법을 나타내는 단면도들이다.
도 9a 내지 도 9f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다.
도 10은 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다.
도 11a 내지 도 11j는 도 10의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다.
도 12는 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다.
도 13a 내지 도 13k는 도 12의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다.
도 14는 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다.
도 15a 내지 도 15j는 도 14의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다.
도 16은 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다.
도 17a 내지 도 17k는 도 16의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다.
1 is a cross-sectional view of a substrate according to an embodiment of the present invention.
2A through 2E are cross-sectional views illustrating a method of planarizing the substrate of FIG. 1.
3A to 3E are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.
4A to 4F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.
5A to 5F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.
6A through 6F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.
7 is a cross-sectional view of a substrate according to another embodiment of the present invention.
8A through 8F are cross-sectional views illustrating a method of planarizing the substrate of FIG. 7.
9A through 9F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.
10 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention.
11A through 11J are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 10.
12 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention.
13A to 13K are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 12.
14 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention.
15A to 15J are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 14.
16 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention.
17A to 17K are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 16.

이하, 도면들을 참조하여 본 발명에 따른 실시예들을 보다 상세하게 설명하기로 한다.Hereinafter, embodiments according to the present invention will be described in more detail with reference to the drawings.

도 1은 본 발명의 일 실시예에 따른 기판의 단면도이다.1 is a cross-sectional view of a substrate according to an embodiment of the present invention.

도 1을 참조하면, 상기 기판은 베이스 기판(110) 및 상기 베이스 기판(110) 상에 배치되는 도전성 패턴(GE) 및 평탄화층(130)을 포함한다. 예를 들어, 상기 도전성 패턴(GE)은 표시 장치의 스위칭 소자인 박막 트랜지스터의 게이트 전극일 수 있다. Referring to FIG. 1, the substrate includes a base substrate 110, a conductive pattern GE, and a planarization layer 130 disposed on the base substrate 110. For example, the conductive pattern GE may be a gate electrode of a thin film transistor that is a switching element of a display device.

상기 도전성 패턴(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 도전성 패턴(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 도전성 패턴(GE)의 두께는 1μm 내지 3μm일 수 있다. The conductive pattern GE may have a relatively thick thickness. For example, the thickness of the conductive pattern GE may be 1 μm or more. For example, the thickness of the conductive pattern GE may be 1 μm to 3 μm.

상기 도전성 패턴(GE)을 두껍게 형성하여, 상기 도전성 패턴(GE)의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 도전성 패턴(GE)을 두껍게 형성하므로, 상기 도전성 패턴(GE)의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the conductive pattern GE thickly, the wiring resistance of the conductive pattern GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the conductive pattern GE is formed thick, an area of the conductive pattern GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 평탄화층(130)은 상기 기판을 평탄화한다. 상기 평탄화층(130)은 상기 도전성 패턴(GE)이 형성된 영역을 제외한 상기 베이스 기판(110)의 전 영역에 대응하여 형성될 수 있다. The planarization layer 130 planarizes the substrate. The planarization layer 130 may be formed to correspond to the entire area of the base substrate 110 except for the area where the conductive pattern GE is formed.

상기 평탄화층(130)은 상기 도전성 패턴(GE) 상에는 형성되지 않을 수 있다. 이와는 달리, 상기 평탄화층(130)은 상기 도전성 패턴(GE) 상에 상대적으로 얇게 형성될 수 있다.The planarization layer 130 may not be formed on the conductive pattern GE. Unlike this, the planarization layer 130 may be formed relatively thin on the conductive pattern GE.

도 2a 내지 도 2e는 상기 도 1의 기판을 평탄화하는 방법을 나타내는 단면도들이다. 2A through 2E are cross-sectional views illustrating a method of planarizing the substrate of FIG. 1.

이하에서는 도 2a 내지 도 2e를 참조하여 상기 기판을 평탄화하는 방법을 구체적으로 설명한다. Hereinafter, a method of planarizing the substrate will be described in detail with reference to FIGS. 2A to 2E.

도 2a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. 상기 도전성 패턴(GE)은 제1 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다. 이와는 달리, 상기 도전성 패턴(GE)은 상기 도전성 패턴(GE)의 형상에 대응하는 제1 트렌치를 포함하는 유기층을 이용하여 형성될 수 있다. 상기 제1 트렌치는 상기 유기층 내에 드라이 에칭을 통해 형성될 수 있다.Referring to FIG. 2A, a conductive pattern GE is formed on the first surface of the base substrate 110. The conductive pattern GE may be formed by a photoresist process using a first mask. Alternatively, the conductive pattern GE may be formed using an organic layer including a first trench corresponding to the shape of the conductive pattern GE. The first trench may be formed through dry etching in the organic layer.

상기 도전성 패턴(GE)은 알루미늄(Al), 구리(Cu), 몰리브덴(Mo), 티타늄(Ti), 등의 금속 또는 이들의 합금 등을 포함할 수 있다. 예를 들어, 상기 도전성 패턴(GE)은 인듐 틴 옥사이드(Indium Tin Oxide, ITO), 인듐 징크 옥사이드(Indium Zinc Oxide, IZO), 알루미늄 도핑된 징크 옥사이드(Aluminium doped Zinc Oxide, AZO)와 같은 가시 광을 투과시키는 투명 도전체를 포함할 수 있다. 반면, 상기 도전성 패턴(GE)은 상기 베이스 기판(110)의 배면에서 입사하는 광은 부분적으로 또는 전체적으로 차단한다. 단, 본 발명은 상기 도전성 패턴(GE)의 물질에 한정되지 않는다.The conductive pattern GE may include a metal such as aluminum (Al), copper (Cu), molybdenum (Mo), titanium (Ti), or an alloy thereof. For example, the conductive pattern GE may be visible light such as indium tin oxide (ITO), indium zinc oxide (IZO), or aluminum doped zinc oxide (AZO). It may include a transparent conductor for transmitting. On the other hand, the conductive pattern GE blocks the light incident from the rear surface of the base substrate 110 partially or entirely. However, the present invention is not limited to the material of the conductive pattern GE.

상기 도전성 패턴(GE)은 단층 구조를 가질 수 있다. 상기 도전성 패턴(GE)은 복수의 도전층들이 적층되거나 도전층과 절연층이 적층되는 다층 구조를 가질 수 있다. The conductive pattern GE may have a single layer structure. The conductive pattern GE may have a multilayer structure in which a plurality of conductive layers are stacked or a conductive layer and an insulating layer are stacked.

도 2b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 포지티브 포토레지스트층(150)은 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 코팅될 수 있다. Referring to FIG. 2B, a positive photoresist layer 150 is formed on the base substrate 110 and the conductive pattern GE. The positive photoresist layer 150 may be coated on the base substrate 110 and the conductive pattern GE.

상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 즉, 상기 포지티브 포토레지스트층(150)은 배면 노광된다. 상기 포지티브 포토레지스트층(150) 중 상기 도전성 패턴(GE)에 대응하는 부분은 광을 받지 않고, 상기 도전성 패턴(GE)에 대응하지 않는 부분은 광을 받는다.The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. That is, the positive photoresist layer 150 is back exposed. A portion of the positive photoresist layer 150 corresponding to the conductive pattern GE does not receive light, and a portion of the positive photoresist layer 150 that does not correspond to the conductive pattern GE receives light.

도 2c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상한다. 상기 포지티브 포토레지스트층(150)은 포지티브 포토레지스트 물질을 포함하므로, 상기 현상 과정에서 광을 받은 부분은 제거되고, 광을 받지 않은 부분은 남는다. 따라서, 상기 도전성 패턴(GE)에 대응하지 않는 부분은 제거되고, 상기 도전성 패턴(GE)에 대응하는 부분은 상기 도전성 패턴(GE) 상에 남는다. 결과적으로, 상기 도전성 패턴(GE) 상에 돌출부(150)가 형성된다. Referring to FIG. 2C, the exposed positive photoresist layer 150 is developed. Since the positive photoresist layer 150 includes a positive photoresist material, the light-received portion is removed and the unlighted portion remains. Therefore, the portion not corresponding to the conductive pattern GE is removed, and the portion corresponding to the conductive pattern GE remains on the conductive pattern GE. As a result, the protrusion 150 is formed on the conductive pattern GE.

상기 포지티브 포토레지스트층(150)은 현상액을 이용하여 현상될 수 있다. 상기 포지티브 포토레지스트층(150)에 현상액을 일정 시간동안 접촉시켜 상기 포지티브 포토레지스트층(150)의 상기 도전성 패턴(GE)에 대응하지 않는 부분을 제거할 수 있다.The positive photoresist layer 150 may be developed using a developer. The developer may be contacted with the positive photoresist layer 150 for a predetermined time to remove a portion of the positive photoresist layer 150 that does not correspond to the conductive pattern GE.

예를 들어, 상기 돌출부(150)의 두께는 상기 도전성 패턴(GE)의 두께와 동일하게 형성할 수 있다. 상기 돌출부(150)의 두께는 상기 도전성 패턴(GE)의 두께보다 크게 형성할 수 있다. 상기 돌출부(150)의 두께는 상기 평탄화층(130)의 점성 및 평탄화 특성 등에 따라 조절될 수 있다.For example, the thickness of the protrusion 150 may be the same as the thickness of the conductive pattern GE. The protrusion 150 may have a thickness greater than that of the conductive pattern GE. The thickness of the protrusion 150 may be adjusted according to viscosity and planarization characteristics of the planarization layer 130.

도 2d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 2D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the base substrate 110.

상기 도전성 패턴(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the conductive pattern GE. The material of the conductive pattern GE is not diffused into the planarization layer 130. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하여 상기 돌출부(150)를 제거할 수 있다. 상기 스트립 용액을 이용하면, 상기 평탄화층(130) 및 상기 도전성 패턴(GE)은 상기 베이스 기판(110) 상에 남고 상기 돌출부(150)는 제거된다. The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a portion of the upper and side portions of the protrusion 150, a strip solution that selectively reacts with the protrusion 150 of the protrusion 150 and the planarization layer 130 is used. By doing so, the protrusion 150 may be removed. When the strip solution is used, the planarization layer 130 and the conductive pattern GE remain on the base substrate 110 and the protrusion 150 is removed.

도 2e를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 2E, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 3a 내지 도 3e는 본 발명의 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다. 3A to 3E are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.

본 실시예에 따른 기판의 평탄화 방법은 돌출부를 제거하는 방법을 제외하면 도 1, 도 2a 내지 도 2e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 1 and 2A to 2E except for the method of removing the protrusions, and thus redundant description thereof will be omitted.

이하에서는 도 3a 내지 도 3e를 참조하여 상기 기판의 평탄화 방법을 구체적으로 설명한다. Hereinafter, the planarization method of the substrate will be described in detail with reference to FIGS. 3A to 3E.

도 3a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 3A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 3b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. Referring to FIG. 3B, a positive photoresist layer 150 is formed on the base substrate 110 and the conductive pattern GE. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface.

도 3c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE) 상에 돌출부(150)를 형성한다. Referring to FIG. 3C, the exposed positive photoresist layer 150 is developed to form the protrusion 150 on the conductive pattern GE.

도 3d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 3D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the base substrate 110.

상기 도전성 패턴(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the conductive pattern GE. The material of the conductive pattern GE is not diffused into the planarization layer 130. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 상기 돌출부(150)를 노광하고, 현상하여 상기 돌출부(150)를 제거할 수 있다. 이때, 상기 돌출부(150)는 전면 노광된다. The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a portion of the upper and side portions of the protrusion 150, the protrusion 150 may be exposed and developed to remove the protrusion 150. In this case, the protrusion 150 is exposed to the entire surface.

상기 돌출부(150)의 상부 및 측부가 일부 노출되므로, 상기 돌출부(150)에 광을 조사하고 현상하면, 상기 돌출부(150)는 포지티브 포토레지스트 물질을 포함하므로 상기 돌출부(150)는 제거된다. 결과적으로, 상기 평탄화층(130) 및 상기 도전성 패턴(GE)은 상기 베이스 기판(110) 상에 남고 상기 돌출부(150)는 제거된다. Since the upper and side portions of the protrusion 150 are partially exposed, when the light is irradiated and developed on the protrusion 150, the protrusion 150 includes a positive photoresist material, and thus the protrusion 150 is removed. As a result, the planarization layer 130 and the conductive pattern GE remain on the base substrate 110 and the protrusion 150 is removed.

도 3e를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 3E, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 4a 내지 도 4f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다. 4A to 4F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.

본 실시예에 따른 기판의 평탄화 방법은 돌출부를 제거하는 방법을 제외하면 도 1, 도 2a 내지 도 2e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 1 and 2A to 2E except for the method of removing the protrusions, and thus redundant description thereof will be omitted.

이하에서는 도 4a 내지 도 4f를 참조하여 상기 기판의 평탄화 방법을 구체적으로 설명한다. Hereinafter, the planarization method of the substrate will be described in detail with reference to FIGS. 4A to 4F.

도 4a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 4A, the conductive pattern GE is formed on the first surface of the base substrate 110.

도 4b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. Referring to FIG. 4B, a positive photoresist layer 150 is formed on the base substrate 110 and the conductive pattern GE. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface.

도 4c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE) 상에 돌출부(150)를 형성한다. Referring to FIG. 4C, the exposed positive photoresist layer 150 is developed to form the protrusion 150 on the conductive pattern GE.

도 4d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 4D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the base substrate 110.

상기 도전성 패턴(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the conductive pattern GE. The material of the conductive pattern GE is not diffused into the planarization layer 130. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킨다. 상기 돌출부(150)의 상부 및 상기 베이스 기판(110) 상에 형성된 상기 평탄화층(130)을 애싱(ashing)하여 상기 돌출부(150)를 노출시킬 수 있다. 예를 들어, 상기 평탄화층(130)은 산소 플라즈마를 이용하여 애싱(ashing)될 수 있다.The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ). The protrusion 150 may be exposed by ashing the planarization layer 130 formed on the upper portion of the protrusion 150 and the base substrate 110. For example, the planarization layer 130 may be ashed using oxygen plasma.

도 4e를 참조하면, 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하여 상기 노출된 돌출부(150)를 제거할 수 있다. 상기 스트립 용액을 이용하면, 상기 평탄화층(130) 및 상기 도전성 패턴(GE)은 상기 베이스 기판(110) 상에 남고 상기 돌출부(150)는 제거된다.Referring to FIG. 4E, the exposed protrusion 150 may be removed using a strip solution that selectively reacts with the protrusion 150 of the protrusion 150 and the planarization layer 130. When the strip solution is used, the planarization layer 130 and the conductive pattern GE remain on the base substrate 110 and the protrusion 150 is removed.

도 4f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 4F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 5a 내지 도 5f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다. 5A to 5F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.

본 실시예에 따른 기판의 평탄화 방법은 돌출부를 제거하는 방법을 제외하면 도 1, 도 2a 내지 도 2e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 1 and 2A to 2E except for the method of removing the protrusions, and thus redundant description thereof will be omitted.

이하에서는 도 5a 내지 도 5f를 참조하여 상기 기판의 평탄화 방법을 구체적으로 설명한다. Hereinafter, the planarization method of the substrate will be described in detail with reference to FIGS. 5A to 5F.

도 5a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 5A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 5b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. Referring to FIG. 5B, a positive photoresist layer 150 is formed on the base substrate 110 and the conductive pattern GE. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface.

도 5c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE) 상에 돌출부(150)를 형성한다. Referring to FIG. 5C, the exposed positive photoresist layer 150 is developed to form the protrusion 150 on the conductive pattern GE.

도 5d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 5D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the base substrate 110.

예를 들어, 상기 평탄화 물질은 유기 무기 복합 물질을 포함할 수 있다. 예를 들어, 상기 평탄화 물질은 실록산(Siloxane)을 포함할 수 있다. 예를 들어, 상기 평탄화 물질은 실세스퀴옥산(Silsesquioxane)을 포함할 수 있다. For example, the planarization material may include an organic inorganic composite material. For example, the planarization material may include siloxane. For example, the planarization material may include silsesquioxane.

상기 도전성 패턴(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the conductive pattern GE. The material of the conductive pattern GE is not diffused into the planarization layer 130. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킨다. 상기 돌출부(150)의 상부 및 상기 베이스 기판(110) 상에 형성된 상기 평탄화층(130)을 애싱(ashing)하여 상기 돌출부(150)를 노출시킬 수 있다. 예를 들어, 상기 평탄화층(130)은 산소 플라즈마를 이용하여 애싱(ashing)될 수 있다.The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ). The protrusion 150 may be exposed by ashing the planarization layer 130 formed on the upper portion of the protrusion 150 and the base substrate 110. For example, the planarization layer 130 may be ashed using oxygen plasma.

도 5e를 참조하면, 상기 돌출부(150)를 노광하고, 현상하여 상기 돌출부(150)를 제거할 수 있다. 이때, 상기 돌출부(150)는 전면 노광된다. Referring to FIG. 5E, the protrusion 150 may be exposed and developed to remove the protrusion 150. In this case, the protrusion 150 is exposed to the entire surface.

상기 돌출부(150)의 상부가 완전히 노출되므로, 상기 돌출부(150)에 광을 조사하고 현상하면, 상기 돌출부(150)는 포지티브 포토레지스트 물질을 포함하므로 상기 돌출부(150)는 제거된다. 결과적으로, 상기 평탄화층(130) 및 상기 도전성 패턴(GE)은 상기 베이스 기판(110) 상에 남고 상기 돌출부(150)는 제거된다.Since the upper part of the protrusion 150 is completely exposed, when the light is irradiated and developed on the protrusion 150, the protrusion 150 includes a positive photoresist material, and thus the protrusion 150 is removed. As a result, the planarization layer 130 and the conductive pattern GE remain on the base substrate 110 and the protrusion 150 is removed.

도 5f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 5F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 6a 내지 도 6f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다. 6A through 6F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.

본 실시예에 따른 기판의 평탄화 방법은 돌출부를 제거하는 방법을 제외하면 도 1, 도 2a 내지 도 2e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 1 and 2A to 2E except for the method of removing the protrusions, and thus redundant description thereof will be omitted.

이하에서는 도 6a 내지 도 6f를 참조하여 상기 기판의 평탄화 방법을 구체적으로 설명한다. Hereinafter, the planarization method of the substrate will be described in detail with reference to FIGS. 6A to 6F.

도 6a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 6A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 6b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. Referring to FIG. 6B, a positive photoresist layer 150 is formed on the base substrate 110 and the conductive pattern GE. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface.

도 6c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE) 상에 돌출부(150)를 형성한다. Referring to FIG. 6C, the exposed positive photoresist layer 150 is developed to form the protrusion 150 on the conductive pattern GE.

도 6d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 6D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the base substrate 110.

상기 도전성 패턴(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the conductive pattern GE. The material of the conductive pattern GE is not diffused into the planarization layer 130. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material.

도 6e를 참조하면, 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 도전성 패턴(GE)으로부터 분리시킬 수 있다.Referring to FIG. 6E, when the planarization layer 130 completely covers the top and sides of the protrusion 150, the protrusion 150 is cracked to remove the protrusion 150, and the cracked The protrusion 150 may be separated from the conductive pattern GE.

상기 돌출부(150)를 균열시키는 단계는 상기 돌출부(150)에 자외선을 조사할 수 있다. 이와는 달리, 상기 돌출부(150)를 균열시키는 단계는 상기 돌출부(150)를 가열할 수 있다. Cracking the protrusion 150 may irradiate the protrusion 150 with ultraviolet rays. Unlike this, the cracking of the protrusion 150 may heat the protrusion 150.

상기 돌출부(150)의 포지티브 포토레지스트 물질은 상기 자외선 또는 열에 의해 균열을 일으켜, 상기 돌출부(150)를 커버하는 상기 평탄화층(130)을 균열시킨다. 또한, 상기 자외선 또는 열에 의해 상기 돌출부(150) 및 상기 도전성 패턴(GE)의 결합력이 감소한다.The positive photoresist material of the protrusion 150 cracks by the ultraviolet rays or heat, thereby cracking the planarization layer 130 covering the protrusion 150. In addition, the bonding force between the protrusion 150 and the conductive pattern GE is reduced by the ultraviolet rays or heat.

상기 균열된 돌출부(150)를 상기 도전성 패턴(GE)으로부터 분리하는 단계는 스트립 용액을 이용할 수 있다. 상기 스트립 용액은 상기 균열된 상기 평탄화층(130) 사이로 흡수되어 상기 균열된 돌출부(150)를 상기 도전성 패턴(GE)으로부터 분리할 수 있다.Separating the cracked protrusion 150 from the conductive pattern GE may use a strip solution. The strip solution may be absorbed between the cracked planarization layer 130 to separate the cracked protrusion 150 from the conductive pattern GE.

이와는 달리, 상기 균열된 돌출부(150)를 상기 도전성 패턴(GE)으로부터 분리하는 단계는 상기 균열된 돌출부(150)를 롤러(roller) 또는 스크러버(scrubber)를 이용하여 물리적으로 분리할 수 있다. 상기 균열된 돌출부(150) 및 상기 도전성 패턴(GE) 사이의 결합력이 감소하였으므로, 상기 롤러 또는 상기 스크러버를 이용하여 상기 돌출부(150)를 일 방향으로 밀어내면, 상기 돌출부(150)는 상기 도전성 패턴(GE)으로부터 분리될 수 있다.On the contrary, in the step of separating the cracked protrusion 150 from the conductive pattern GE, the cracked protrusion 150 may be physically separated using a roller or a scrubber. Since the bonding force between the cracked protrusion 150 and the conductive pattern GE is reduced, when the protrusion 150 is pushed in one direction by using the roller or the scrubber, the protrusion 150 is the conductive pattern. May be separated from (GE).

도 6f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 6F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 7은 본 발명의 또 다른 실시예에 따른 기판의 단면도이다. 도 8a 내지 도 8f는 상기 도 7의 기판을 평탄화하는 방법을 나타내는 단면도들이다. 7 is a cross-sectional view of a substrate according to another embodiment of the present invention. 8A through 8F are cross-sectional views illustrating a method of planarizing the substrate of FIG. 7.

본 실시예에 따른 기판은 보호층을 더 포함하는 것을 제외하면 도 1의 기판과 실질적으로 동일하므로, 중복되는 설명은 생략한다. 본 실시예에 따른 기판의 평탄화 방법은 보호층을 형성하는 단계를 더 포함하는 것을 제외하면 도 2a 내지 도 2e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.Since the substrate according to the present exemplary embodiment is substantially the same as the substrate of FIG. 1 except that the substrate further includes a protective layer, overlapping descriptions are omitted. The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 2A to 2E except that the method further includes forming a protective layer.

도 7을 참조하면, 상기 기판은 베이스 기판(110) 및 상기 베이스 기판(110) 상에 배치되는 도전성 패턴(GE), 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 배치되는 보호층(120) 및 상기 보호층(120) 상에 평탄화층(130)을 포함한다. 예를 들어, 상기 도전성 패턴(GE)은 표시 장치의 스위칭 소자인 박막 트랜지스터의 게이트 전극일 수 있다. Referring to FIG. 7, the substrate may include a conductive pattern GE disposed on the base substrate 110 and the base substrate 110, and a protective layer disposed on the base substrate 110 and the conductive pattern GE. And a planarization layer 130 on the protective layer 120. For example, the conductive pattern GE may be a gate electrode of a thin film transistor that is a switching element of a display device.

상기 도전성 패턴(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 도전성 패턴(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 도전성 패턴(GE)의 두께는 1μm 내지 3μm일 수 있다. The conductive pattern GE may have a relatively thick thickness. For example, the thickness of the conductive pattern GE may be 1 μm or more. For example, the thickness of the conductive pattern GE may be 1 μm to 3 μm.

상기 도전성 패턴(GE)을 두껍게 형성하여, 상기 도전성 패턴(GE)의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 도전성 패턴(GE)을 두껍게 형성하므로, 상기 도전성 패턴(GE)의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the conductive pattern GE thickly, the wiring resistance of the conductive pattern GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the conductive pattern GE is formed thick, an area of the conductive pattern GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 보호층(120)은 상기 도전성 패턴(GE)이 상기 평탄화층(130)과 반응하는 것을 방지한다. 상기 보호층(120)은 상기 도전성 패턴(GE)의 물질이 상기 평탄화층(130)으로 확산되어 상기 도전성 패턴(GE)의 도전 특성이 감소하는 것을 방지한다. The protective layer 120 prevents the conductive pattern GE from reacting with the planarization layer 130. The protective layer 120 prevents the material of the conductive pattern GE from being diffused into the planarization layer 130 to reduce the conductivity of the conductive pattern GE.

상기 보호층(120)은 투명 물질을 포함한다. 상기 보호층(120)은 광을 통과시킨다. 상기 보호층(120)은 상기 베이스 기판(110)의 배면에서 입사하는 광을 통과시킨다.The protective layer 120 includes a transparent material. The protective layer 120 allows light to pass through. The passivation layer 120 passes light incident from the rear surface of the base substrate 110.

상기 보호층(120)은 절연 물질을 포함할 수 있다. 상기 도전성 패턴(GE)이 게이트 전극인 경우, 상기 보호층(120)은 게이트 절연층일 수 있다. The protective layer 120 may include an insulating material. When the conductive pattern GE is a gate electrode, the protective layer 120 may be a gate insulating layer.

상기 평탄화층(130)은 상기 기판을 평탄화한다. 상기 평탄화층(130)은 상기 도전성 패턴(GE)이 형성된 영역을 제외한 상기 베이스 기판(110)의 전 영역에 대응하여 형성될 수 있다. The planarization layer 130 planarizes the substrate. The planarization layer 130 may be formed to correspond to the entire area of the base substrate 110 except for the area where the conductive pattern GE is formed.

상기 평탄화층(130)은 상기 도전성 패턴(GE) 상에는 형성되지 않을 수 있다. 이와는 달리, 상기 평탄화층(130)은 상기 도전성 패턴(GE) 상에 상대적으로 얇게 형성될 수 있다.The planarization layer 130 may not be formed on the conductive pattern GE. Unlike this, the planarization layer 130 may be formed relatively thin on the conductive pattern GE.

이하에서는 도 8a 내지 도 8f를 참조하여 상기 기판을 평탄화하는 방법을 구체적으로 설명한다. Hereinafter, a method of planarizing the substrate will be described in detail with reference to FIGS. 8A to 8F.

도 8a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 8A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 8b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 보호층(120)을 형성한다.Referring to FIG. 8B, a protective layer 120 is formed on the base substrate 110 and the conductive pattern GE.

도 8c를 참조하면, 상기 보호층(120) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 이 때, 상기 광은 상기 보호층(120)을 통과할 수 있다.Referring to FIG. 8C, a positive photoresist layer 150 is formed on the protective layer 120. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. In this case, the light may pass through the protective layer 120.

도 8d를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE)에 대응하는 상기 보호층(120) 상에 돌출부(150)를 형성한다. Referring to FIG. 8D, the exposed positive photoresist layer 150 is developed to form protrusions 150 on the protective layer 120 corresponding to the conductive pattern GE.

도 8e를 참조하면, 상기 보호층(120) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 보호층(120) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 8E, a planarization layer 130 is formed on the protective layer 120 and the protrusion 150. The planarization layer 130 may be coated on the protective layer 120 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 보호층(120) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the protective layer 120.

상기 도전성 패턴(GE)에 대응하여 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 보호층(120)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed to correspond to the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the protective layer 120 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 보호층(120)에 의해 상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 does not react with the conductive pattern GE by the protective layer 120. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 도 2d를 참조하여 설명한 바와 같이 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하거나, 도 3d를 참조하여 설명한 바와 같이 노광 및 현상 공정을 통하여 상기 돌출부(150)를 제거할 수 있다.The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a part of the upper and side portions of the protrusion 150, as described with reference to FIG. 2D, the protrusion 150 and the protrusion 150 of the planarization layer 130 may be separated from each other. The protrusion 150 may be removed using a strip solution that selectively reacts or through an exposure and development process as described with reference to FIG. 3D.

도 8f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 8F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 9a 내지 도 9f는 본 발명의 또 다른 실시예에 따른 기판의 평탄화 방법을 나타내는 단면도들이다. 9A through 9F are cross-sectional views illustrating a planarization method of a substrate according to another exemplary embodiment of the present invention.

본 실시예에 따른 기판의 평탄화 방법은 돌출부를 제거하는 방법을 제외하면 도 7, 도 8a 내지 도 8e에 따른 기판의 평탄화 방법과 실질적으로 동일하므로, 중복되는 설명은 생략한다.The planarization method of the substrate according to the present exemplary embodiment is substantially the same as the planarization method of the substrate according to FIGS. 7 and 8A to 8E except for the method of removing the protrusions, and thus redundant description thereof will be omitted.

이하에서는 도 9a 내지 도 9f를 참조하여 상기 기판을 평탄화하는 방법을 구체적으로 설명한다. Hereinafter, a method of planarizing the substrate will be described in detail with reference to FIGS. 9A to 9F.

도 9a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 9A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 9b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 보호층(120)을 형성한다.Referring to FIG. 9B, a protective layer 120 is formed on the base substrate 110 and the conductive pattern GE.

도 9c를 참조하면, 상기 보호층(120) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 이 때, 상기 광은 상기 보호층(120)을 통과할 수 있다.Referring to FIG. 9C, a positive photoresist layer 150 is formed on the protective layer 120. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. In this case, the light may pass through the protective layer 120.

도 9d를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE)에 대응하는 상기 보호층(120) 상에 돌출부(150)를 형성한다. Referring to FIG. 9D, the exposed positive photoresist layer 150 is developed to form protrusions 150 on the protective layer 120 corresponding to the conductive pattern GE.

도 9e를 참조하면, 상기 보호층(120) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 보호층(120) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 9E, the planarization layer 130 is formed on the protective layer 120 and the protrusion 150. The planarization layer 130 may be coated on the protective layer 120 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 보호층(120) 상의 상기 도전성 패턴(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the conductive pattern GE on the protective layer 120.

상기 도전성 패턴(GE)에 대응하여 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 보호층(120)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed to correspond to the conductive pattern GE, energy of the planarization material flowing from the protrusion 150 to the protective layer 120 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 보호층(120)에 의해 상기 평탄화층(130)은 상기 도전성 패턴(GE)과 반응하지 않는다. 따라서, 상기 도전성 패턴(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 does not react with the conductive pattern GE by the protective layer 120. Therefore, the conductivity of the conductive pattern GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킬 수 있다. 상기 돌출부를 노출시킨 후에는, 도 4e를 참조하여 설명한 바와 같이 스트립 용액을 이용하거나, 도 5e를 참조하여 설명한 바와 같이 노광 및 현상하여 상기 돌출부(150)를 제거할 수 있다. 이와는 달리, 상기 돌출부(150)를 제거하기 위해, 도 6e를 참조하여 설명한 바와 같이 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 보호층(120)으로부터 분리시킬 수 있다.The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ) Can be exposed. After exposing the protrusion, the protrusion 150 may be removed by using a strip solution as described with reference to FIG. 4E or by exposing and developing as described with reference to FIG. 5E. Alternatively, in order to remove the protrusion 150, the protrusion 150 may be cracked and the cracked protrusion 150 may be separated from the protective layer 120 as described with reference to FIG. 6E.

도 9f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 9F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

본 실시예에 따르면, 배면 노광을 통해 상기 도전성 패턴(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the conductive pattern GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 10은 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다. 도 11a 내지 도 11j는 도 10의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다. 10 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention. 11A through 11J are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 10.

본 실시예에 따른 박막 트랜지스터는 도 1에 따른 기판을 포함하고, 박막 트랜지스터의 제조 방법은 도 2a 내지 도 2e에 따른 기판의 평탄화 방법을 포함하므로, 중복되는 설명은 생략한다.The thin film transistor according to the present exemplary embodiment includes the substrate of FIG. 1, and the method of manufacturing the thin film transistor includes the method of planarizing the substrate of FIGS.

도 10을 참조하면, 상기 박막 트랜지스터는 게이트 라인 및 데이터 라인에 전기적으로 연결된다. 상기 박막 트랜지스터는 상기 게이트 라인 및 상기 데이터 라인이 교차하는 영역에 배치될 수 있다. Referring to FIG. 10, the thin film transistor is electrically connected to a gate line and a data line. The thin film transistor may be disposed in an area where the gate line and the data line cross each other.

상기 박막 트랜지스터는 게이트 전극(GE), 소스 전극(SE), 드레인 전극(DE) 및 반도체층(CH)을 포함한다. 상기 게이트 전극(GE)은 상기 게이트 라인과 전기적으로 연결된다. The thin film transistor includes a gate electrode GE, a source electrode SE, a drain electrode DE, and a semiconductor layer CH. The gate electrode GE is electrically connected to the gate line.

예를 들어, 상기 게이트 전극(GE)은 상기 게이트 라인과 일체로 형성될 수 있다. 상기 게이트 전극(GE)은 상기 게이트 라인으로부터 돌출된 형상을 가질 수 있다. For example, the gate electrode GE may be integrally formed with the gate line. The gate electrode GE may have a shape protruding from the gate line.

상기 게이트 전극(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 내지 3μm일 수 있다. The gate electrode GE may have a relatively thick thickness. For example, the thickness of the gate electrode GE may be 1 μm or more. For example, the thickness of the gate electrode GE may be 1 μm to 3 μm.

상기 게이트 전극(GE)을 두껍게 형성하여, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 게이트 전극(GE)을 두껍게 형성하므로, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the gate electrode GE thickly, the wiring resistance of the gate pattern including the gate electrode GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the gate electrode GE is formed thick, an area of the gate pattern including the gate electrode GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 게이트 전극(GE)은 알루미늄(Al), 구리(Cu), 몰리브덴(Mo), 티타늄(Ti), 등의 금속 또는 이들의 합금 등을 포함할 수 있다. 예를 들어, 상기 게이트 전극(GE)은 인듐 틴 옥사이드(Indium Tin Oxide, ITO), 인듐 징크 옥사이드(Indium Zinc Oxide, IZO), 알루미늄 도핑된 징크 옥사이드(Aluminium doped Zinc Oxide, AZO)와 같은 가시 광을 투과시키는 투명 도전체를 포함할 수 있다. 반면, 상기 게이트 전극(GE)은 상기 베이스 기판(110)의 배면에서 입사하는 광은 부분적으로 또는 전체적으로 차단한다. 단, 본 발명은 상기 게이트 전극(GE)의 물질에 한정되지 않는다.The gate electrode GE may include a metal such as aluminum (Al), copper (Cu), molybdenum (Mo), titanium (Ti), or an alloy thereof. For example, the gate electrode GE may be visible light such as indium tin oxide (ITO), indium zinc oxide (IZO), or aluminum doped zinc oxide (AZO). It may include a transparent conductor for transmitting. On the other hand, the gate electrode GE blocks the light incident from the rear surface of the base substrate 110 partially or entirely. However, the present invention is not limited to the material of the gate electrode GE.

상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 상기 박막 트랜지스터의 채널층으로 사용된다.The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH is used as a channel layer of the thin film transistor.

상기 반도체층(CH)은 비정질 실리콘(amorphous silicon) 반도체를 포함할 수 있다. 상기 반도체층(CH)은 액티브층과 오믹 콘택층을 포함할 수 있다. 상기 액티브층은 비정질 실리콘을 포함하고, 상기 오믹 콘택층은 불순물이 도핑된 비정질 실리콘을 포함할 수 있다. The semiconductor layer CH may include an amorphous silicon semiconductor. The semiconductor layer CH may include an active layer and an ohmic contact layer. The active layer may include amorphous silicon, and the ohmic contact layer may include amorphous silicon doped with impurities.

상기 반도체층(CH)은 산화물 반도체를 포함할 수 있다. 예를 들어, 상기 반도체층(CH)은 아연 산화물(Zinc Oxide), 주석 산화물(Tin Oxide), 갈륨-인듐-아연 산화물(Ga-In-Zn Oxide), 인듐-아연 산화물(In-Zn Oxide), 인듐-주석 산화물(In-Sn Oxide), 인듐-주석-아연 산화물(In-Sn-Zn Oxide) 등과 같은 산화물 반도체를 포함할 수 있다. 이들은 단독으로 또는 서로 혼합되어 사용될 수 있다. 또한, 이들 산화물 반도체 물질에 알루미늄(Al), 니켈(Ni), 구리(Cu), 탄탈륨(Ta), 몰리브덴(Mo), 하프늄(Hf), 티타늄(Ti), 니오븀(Nb), 크롬(Cr), 텅스텐(W) 등과 같은 금속을 도핑한 물질을 포함할 수도 있다. 그러나, 본 발명에 사용될 수 있는 산화물 반도체 물질은 여기에 한정되지 않는다.The semiconductor layer CH may include an oxide semiconductor. For example, the semiconductor layer CH may include zinc oxide, tin oxide, gallium-indium-zinc oxide, and indium-zn oxide. Oxide semiconductors such as In-Sn Oxide, In-Sn-Zn Oxide, and the like. These may be used alone or in combination with each other. In addition, these oxide semiconductor materials include aluminum (Al), nickel (Ni), copper (Cu), tantalum (Ta), molybdenum (Mo), hafnium (Hf), titanium (Ti), niobium (Nb), and chromium (Cr). ) And a material doped with a metal such as tungsten (W). However, oxide semiconductor materials that can be used in the present invention are not limited thereto.

상기 소스 전극(SE)은 상기 데이터 라인과 일체로 형성될 수 있다. 상기 소스 전극(SE)은 상기 데이터 라인으로부터 돌출된 형상을 가질 수 있다. 상기 소스 전극(SE)은 상기 반도체층(CH)과 중첩된다. The source electrode SE may be integrally formed with the data line. The source electrode SE may have a shape protruding from the data line. The source electrode SE overlaps the semiconductor layer CH.

상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩되고, 상기 소스 전극(SE)과 이격된다. The drain electrode DE overlaps the semiconductor layer CH and is spaced apart from the source electrode SE.

상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 게이트 전극(GE)에 비해 상대적으로 얇은 두께를 가질 수 있다. 이와는 달리, 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 게이트 전극(GE)과 동일한 두께를 가질 수 있다. The source electrode SE and the drain electrode DE may have a thickness relatively thinner than that of the gate electrode GE. Alternatively, the source electrode SE and the drain electrode DE may have the same thickness as the gate electrode GE.

상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 알루미늄(Al), 구리(Cu), 몰리브덴(Mo), 티타늄(Ti), 등의 금속 또는 이들의 합금 등을 포함할 수 있다. 예를 들어, 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 인듐 틴 옥사이드(Indium Tin Oxide, ITO), 인듐 징크 옥사이드(Indium Zinc Oxide, IZO), 알루미늄 도핑된 징크 옥사이드(Aluminium doped Zinc Oxide, AZO)와 같은 가시 광을 투과시키는 투명 도전체를 포함할 수 있다. 단, 본 발명은 상기 소스 전극(SE) 및 상기 드레인 전극(DE)의 물질에 한정되지 않는다.The source electrode SE and the drain electrode DE may include a metal such as aluminum (Al), copper (Cu), molybdenum (Mo), titanium (Ti), or an alloy thereof. For example, the source electrode SE and the drain electrode DE may be indium tin oxide (ITO), indium zinc oxide (IZO), or aluminum doped zinc oxide. , AZO) may include a transparent conductor that transmits visible light. However, the present invention is not limited to the materials of the source electrode SE and the drain electrode DE.

화소 전극(180)은 상기 박막 트랜지스터의 상기 드레인 전극(DE)과 전기적으로 연결된다. 상기 화소 전극(180)은 상기 드레인 전극(DE)과 콘택홀(CNT)을 통하여 연결된다. 상기 박막 트랜지스터가 턴온이 되면, 상기 데이터 라인에 인가되는 데이터 전압은 상기 화소 전극(180)으로 전달된다.The pixel electrode 180 is electrically connected to the drain electrode DE of the thin film transistor. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT. When the thin film transistor is turned on, the data voltage applied to the data line is transferred to the pixel electrode 180.

이하에서는 도 11a 내지 도 11j를 참조하여 상기 박막 트랜지스터를 제조하는 방법을 구체적으로 설명한다. Hereinafter, a method of manufacturing the thin film transistor will be described in detail with reference to FIGS. 11A to 11J.

도 11a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 게이트 전극(GE)을 형성한다. 상기 게이트 전극(GE)은 제1 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다. 이와는 달리, 상기 게이트 전극(GE)은 상기 게이트 전극(GE)의 형상에 대응하는 제1 트렌치를 포함하는 유기층을 이용하여 형성될 수 있다. 상기 제1 트렌치는 상기 유기층 내에 드라이 에칭을 통해 형성될 수 있다.Referring to FIG. 11A, a gate electrode GE is formed on a first surface of the base substrate 110. The gate electrode GE may be formed by a photoresist process using a first mask. Alternatively, the gate electrode GE may be formed using an organic layer including a first trench corresponding to the shape of the gate electrode GE. The first trench may be formed through dry etching in the organic layer.

도 11b를 참조하면, 상기 베이스 기판(110) 및 상기 게이트 전극(GE) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 게이트 전극(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. Referring to FIG. 11B, a positive photoresist layer 150 is formed on the base substrate 110 and the gate electrode GE. Light incident on the second surface opposite to the first surface of the base substrate 110 on which the gate electrode GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface.

도 11c를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 게이트 전극(GE) 상에 돌출부(150)를 형성한다. Referring to FIG. 11C, the exposed positive photoresist layer 150 is developed to form the protrusion 150 on the gate electrode GE.

도 11d를 참조하면, 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 베이스 기판(110) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 11D, a planarization layer 130 is formed on the base substrate 110 and the protrusion 150. The planarization layer 130 may be coated on the base substrate 110 and the protrusion 150.

상기 평탄화층(130)은 점성을 갖는 액체를 이용하여 형성될 수 있다. 즉, 상기 평탄화층(130)을 형성할 때, 상기 점성을 갖는 액체의 평탄화 물질은 상기 베이스 기판(110) 상의 상기 게이트 전극(GE)의 주변부로 흘러 내려간다. The planarization layer 130 may be formed using a liquid having a viscosity. That is, when the planarization layer 130 is formed, the viscous liquid planarization material flows down to the periphery of the gate electrode GE on the base substrate 110.

상기 게이트 전극(GE) 상에는 상기 돌출부(150)가 형성되므로, 위치 에너지에 의해 상기 평탄화 물질이 상기 돌출부(150)로부터 상기 베이스 기판(110)으로 흘러 내리는 에너지가 증가한다. 따라서, 상기 평탄화층(130)의 평탄화 특성이 향상된다. Since the protrusion 150 is formed on the gate electrode GE, energy of the planarization material flowing from the protrusion 150 to the base substrate 110 increases due to potential energy. Therefore, the planarization characteristic of the planarization layer 130 is improved.

상기 평탄화층(130)은 상기 게이트 전극(GE)과 반응하지 않는 물질을 포함할 수 있다. 상기 게이트 전극(GE)의 물질이 상기 평탄화층(130) 내로 확산되지 않는다. 따라서, 상기 게이트 전극(GE)의 도전 특성이 감소하지 않는다.The planarization layer 130 may include a material that does not react with the gate electrode GE. The material of the gate electrode GE does not diffuse into the planarization layer 130. Therefore, the conductivity of the gate electrode GE does not decrease.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 도 2d를 참조하여 설명한 바와 같이 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하거나, 도 3d를 참조하여 설명한 바와 같이 노광 및 현상 공정을 통하여 상기 돌출부(150)를 제거할 수 있다.The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a part of the upper and side portions of the protrusion 150, as described with reference to FIG. 2D, the protrusion 150 and the protrusion 150 of the planarization layer 130 may be separated from each other. The protrusion 150 may be removed using a strip solution that selectively reacts or through an exposure and development process as described with reference to FIG. 3D.

도시한 바와 달리, 상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킬 수 있다. 상기 돌출부를 노출시킨 후에는, 도 4e를 참조하여 설명한 바와 같이 스트립 용액을 이용하거나 도 5e를 참조하여 설명한 바와 같이 노광 및 현상하여 상기 돌출부(150)를 제거할 수 있다. 이와는 달리, 상기 돌출부(150)를 제거하기 위해, 도 6e를 참조하여 설명한 바와 같이 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 게이트 전극(GE)으로부터 분리시킬 수 있다.Unlike shown, the planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ) Can be exposed. After exposing the protrusion, the protrusion 150 may be removed by using strip solution as described with reference to FIG. 4E or exposing and developing as described with reference to FIG. 5E. Alternatively, in order to remove the protrusion 150, the protrusion 150 may be cracked and the cracked protrusion 150 may be separated from the gate electrode GE as described with reference to FIG. 6E.

도 11e를 참조하면, 상기 돌출부(150)가 제거되어, 상기 게이트 전극(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 11E, the protrusion 150 is removed to planarize the substrate on which the gate electrode GE is formed.

도 11f를 참조하면, 상기 게이트 전극(GE) 및 상기 평탄화층(130) 상에 게이트 절연층(160)을 형성한다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 서로 절연시킨다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 반도체층(CH)을 서로 절연시킨다. Referring to FIG. 11F, a gate insulating layer 160 is formed on the gate electrode GE and the planarization layer 130. The gate insulating layer 160 insulates the gate electrode GE, the source electrode SE, and the drain electrode DE from each other. The gate insulating layer 160 insulates the gate electrode GE and the semiconductor layer CH from each other.

예를 들어, 상기 게이트 절연층(160)은 질화 실리콘(SiNx)을 포함할 수 있다. 예를 들어, 상기 게이트 절연층(160)은 산화 실리콘(SiOx)을 포함할 수 있다.For example, the gate insulating layer 160 may include silicon nitride (SiNx). For example, the gate insulating layer 160 may include silicon oxide (SiOx).

도 11g를 참조하면, 상기 게이트 절연층(160) 상에 상기 반도체층(CH)을 형성한다. 상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 제2 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 11G, the semiconductor layer CH is formed on the gate insulating layer 160. The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH may be formed by a photoresist process using a second mask.

도 11h를 참조하면, 상기 게이트 절연층(160) 및 상기 반도체층(CH) 상에 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 형성한다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩된다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 제3 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 11H, the source electrode SE and the drain electrode DE are formed on the gate insulating layer 160 and the semiconductor layer CH. The source electrode SE and the drain electrode DE overlap with the semiconductor layer CH. The source electrode SE and the drain electrode DE may be formed by a photoresist process using a third mask.

도 11i를 참조하면, 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH) 상에 패시베이션층(170)을 형성한다. 도시한 바와 달리, 상기 패시베이션층(170)은 평평한 상면을 가질 수 있다. Referring to FIG. 11I, a passivation layer 170 is formed on the source electrode SE, the drain electrode DE, and the semiconductor layer CH. Unlike shown, the passivation layer 170 may have a flat top surface.

상기 패시베이션층(170)에는 상기 드레인 전극(DE)을 노출시키는 콘택홀(CNT)이 형성된다. 상기 콘택홀(CNT)은 제4 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.In the passivation layer 170, a contact hole CNT exposing the drain electrode DE is formed. The contact hole CNT may be formed by a photoresist process using a fourth mask.

도 11j를 참조하면, 상기 콘택홀(CNT)에 대응하여 상기 화소 전극(180)을 형성한다. 상기 화소 전극(180)은 상기 콘택홀(CNT)을 통해 상기 드레인 전극(DE)과 연결된다. Referring to FIG. 11J, the pixel electrode 180 is formed to correspond to the contact hole CNT. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT.

본 실시예에 따르면, 배면 노광을 통해 상기 게이트 전극(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the gate electrode GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도시한 바와 달리, 도 2a 내지 도 2e에 따른 기판의 평탄화 방법은 본 실시예의 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 평탄화하기 위해 사용될 수 있다.Unlike the illustrated example, the planarization method of the substrate according to FIGS. 2A to 2E may be used to planarize the source electrode SE and the drain electrode DE of the present embodiment.

도 12는 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다. 도 13a 내지 도 13k는 도 12의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다. 12 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention. 13A to 13K are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 12.

본 실시예에 따른 박막 트랜지스터는 도 7에 따른 기판을 포함하고, 박막 트랜지스터의 제조 방법은 도 8a 내지 도 8f에 따른 기판의 평탄화 방법을 포함하므로, 중복되는 설명은 생략한다.Since the thin film transistor according to the present exemplary embodiment includes the substrate of FIG. 7, and the method of manufacturing the thin film transistor includes the method of planarizing the substrate of FIGS. 8A to 8F, redundant description thereof will be omitted.

도 12를 참조하면, 상기 박막 트랜지스터는 게이트 라인 및 데이터 라인에 전기적으로 연결된다. 상기 박막 트랜지스터는 상기 게이트 라인 및 상기 데이터 라인이 교차하는 영역에 배치될 수 있다. Referring to FIG. 12, the thin film transistor is electrically connected to a gate line and a data line. The thin film transistor may be disposed in an area where the gate line and the data line cross each other.

상기 박막 트랜지스터는 게이트 전극(GE), 소스 전극(SE), 드레인 전극(DE) 및 반도체층(CH)을 포함한다. 상기 게이트 전극(GE)은 상기 게이트 라인과 전기적으로 연결된다. The thin film transistor includes a gate electrode GE, a source electrode SE, a drain electrode DE, and a semiconductor layer CH. The gate electrode GE is electrically connected to the gate line.

상기 게이트 전극(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 내지 3μm일 수 있다. The gate electrode GE may have a relatively thick thickness. For example, the thickness of the gate electrode GE may be 1 μm or more. For example, the thickness of the gate electrode GE may be 1 μm to 3 μm.

상기 게이트 전극(GE)을 두껍게 형성하여, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 게이트 전극(GE)을 두껍게 형성하므로, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the gate electrode GE thickly, the wiring resistance of the gate pattern including the gate electrode GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the gate electrode GE is formed thick, an area of the gate pattern including the gate electrode GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 상기 박막 트랜지스터의 채널층으로 사용된다.The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH is used as a channel layer of the thin film transistor.

상기 소스 전극(SE)은 상기 반도체층(CH)과 중첩된다. 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩되고, 상기 소스 전극(SE)과 이격된다. The source electrode SE overlaps the semiconductor layer CH. The drain electrode DE overlaps the semiconductor layer CH and is spaced apart from the source electrode SE.

화소 전극(180)은 상기 박막 트랜지스터의 상기 드레인 전극(DE)과 전기적으로 연결된다. 상기 화소 전극(180)은 상기 드레인 전극(DE)과 콘택홀(CNT)을 통하여 연결된다. 상기 박막 트랜지스터가 턴온이 되면, 상기 데이터 라인에 인가되는 데이터 전압은 상기 화소 전극(180)으로 전달된다.The pixel electrode 180 is electrically connected to the drain electrode DE of the thin film transistor. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT. When the thin film transistor is turned on, the data voltage applied to the data line is transferred to the pixel electrode 180.

이하에서는 도 13a 내지 도 13k를 참조하여 상기 박막 트랜지스터를 제조하는 방법을 구체적으로 설명한다. Hereinafter, a method of manufacturing the thin film transistor will be described in detail with reference to FIGS. 13A to 13K.

도 13a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 13A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 13b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 보호층(120)을 형성한다.Referring to FIG. 13B, a protective layer 120 is formed on the base substrate 110 and the conductive pattern GE.

도 13c를 참조하면, 상기 보호층(120) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 이 때, 상기 광은 상기 보호층(120)을 통과할 수 있다.Referring to FIG. 13C, a positive photoresist layer 150 is formed on the protective layer 120. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. In this case, the light may pass through the protective layer 120.

도 13d를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE)에 대응하는 상기 보호층(120) 상에 돌출부(150)를 형성한다. Referring to FIG. 13D, the exposed positive photoresist layer 150 is developed to form protrusions 150 on the protective layer 120 corresponding to the conductive pattern GE.

도 13e를 참조하면, 상기 보호층(120) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 보호층(120) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 13E, a planarization layer 130 is formed on the protective layer 120 and the protrusion 150. The planarization layer 130 may be coated on the protective layer 120 and the protrusion 150.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 도 2d를 참조하여 설명한 바와 같이 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하거나, 도 3d를 참조하여 설명한 바와 같이 노광 및 현상 공정을 통하여 상기 돌출부(150)를 제거할 수 있다.The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a part of the upper and side portions of the protrusion 150, as described with reference to FIG. 2D, the protrusion 150 and the protrusion 150 of the planarization layer 130 may be separated from each other. The protrusion 150 may be removed using a strip solution that selectively reacts or through an exposure and development process as described with reference to FIG. 3D.

도시한 바와 달리, 상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킬 수 있다. 상기 돌출부를 노출시킨 후에는, 도 4e를 참조하여 설명한 바와 같이 스트립 용액을 이용하거나, 도 5e를 참조하여 설명한 바와 같이 노광 및 현상하여 상기 돌출부(150)를 제거할 수 있다. 이와는 달리, 상기 돌출부(150)를 제거하기 위해, 도 6e를 참조하여 설명한 바와 같이 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 보호층(120)으로부터 분리시킬 수 있다.Unlike shown, the planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ) Can be exposed. After exposing the protrusion, the protrusion 150 may be removed by using a strip solution as described with reference to FIG. 4E or by exposing and developing as described with reference to FIG. 5E. Alternatively, in order to remove the protrusion 150, the protrusion 150 may be cracked and the cracked protrusion 150 may be separated from the protective layer 120 as described with reference to FIG. 6E.

도 13f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 13F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

도 13g를 참조하면, 상기 보호층(120) 및 상기 평탄화층(130) 상에 게이트 절연층(160)을 형성한다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 서로 절연시킨다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 반도체층(CH)을 서로 절연시킨다. Referring to FIG. 13G, a gate insulating layer 160 is formed on the passivation layer 120 and the planarization layer 130. The gate insulating layer 160 insulates the gate electrode GE, the source electrode SE, and the drain electrode DE from each other. The gate insulating layer 160 insulates the gate electrode GE and the semiconductor layer CH from each other.

예를 들어, 상기 게이트 절연층(160)은 질화 실리콘(SiNx)을 포함할 수 있다. 예를 들어, 상기 게이트 절연층(160)은 산화 실리콘(SiOx)을 포함할 수 있다.For example, the gate insulating layer 160 may include silicon nitride (SiNx). For example, the gate insulating layer 160 may include silicon oxide (SiOx).

본 실시예에서, 상기 보호층(120) 상에 상기 게이트 절연층(160)을 형성하여 상기 게이트 전극(GE)을 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH)으로부터 안정적으로 절연시킬 수 있고, 상기 기판을 더욱 평탄화 시킬 수 있다.In an embodiment, the gate insulating layer 160 is formed on the passivation layer 120 to form the gate electrode GE, the source electrode SE, the drain electrode DE, and the semiconductor layer CH. Can be stably insulated from the substrate, and the substrate can be further planarized.

도 13h를 참조하면, 상기 게이트 절연층(160) 상에 상기 반도체층(CH)을 형성한다. 상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 제2 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 13H, the semiconductor layer CH is formed on the gate insulating layer 160. The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH may be formed by a photoresist process using a second mask.

도 13i를 참조하면, 상기 게이트 절연층(160) 및 상기 반도체층(CH) 상에 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 형성한다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩된다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 제3 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 13I, the source electrode SE and the drain electrode DE are formed on the gate insulating layer 160 and the semiconductor layer CH. The source electrode SE and the drain electrode DE overlap with the semiconductor layer CH. The source electrode SE and the drain electrode DE may be formed by a photoresist process using a third mask.

도 13j를 참조하면, 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH) 상에 패시베이션층(170)을 형성한다. 도시한 바와 달리, 상기 패시베이션층(170)은 평평한 상면을 가질 수 있다. Referring to FIG. 13J, a passivation layer 170 is formed on the source electrode SE, the drain electrode DE, and the semiconductor layer CH. Unlike shown, the passivation layer 170 may have a flat top surface.

상기 패시베이션층(170)에는 상기 드레인 전극(DE)을 노출시키는 콘택홀(CNT)이 형성된다. 상기 콘택홀(CNT)은 제4 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.In the passivation layer 170, a contact hole CNT exposing the drain electrode DE is formed. The contact hole CNT may be formed by a photoresist process using a fourth mask.

도 13k를 참조하면, 상기 콘택홀(CNT)에 대응하여 상기 화소 전극(180)을 형성한다. 상기 화소 전극(180)은 상기 콘택홀(CNT)을 통해 상기 드레인 전극(DE)과 연결된다. Referring to FIG. 13K, the pixel electrode 180 is formed to correspond to the contact hole CNT. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT.

본 실시예에 따르면, 배면 노광을 통해 상기 게이트 전극(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the gate electrode GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도시한 바와 달리, 도 8a 내지 도 8f에 따른 기판의 평탄화 방법은 본 실시예의 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 평탄화하기 위해 사용될 수 있다.Unlike illustrated, the planarization method of the substrate according to FIGS. 8A to 8F may be used to planarize the source electrode SE and the drain electrode DE of the present embodiment.

도 14는 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다. 도 15a 내지 도 15j는 도 14의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다. 14 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention. 15A to 15J are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 14.

본 실시예에 따른 박막 트랜지스터는 상기 게이트 절연층(160)을 포함하지 않는 것을 제외하면 도 12의 박막 트랜지스터와 실질적으로 동일하므로, 중복되는 설명은 생략한다. 본 실시예에 따른 박막 트랜지스터의 제조 방법은 상기 게이트 절연층(160)을 형성하는 단계를 포함하지 않는 것을 제외하면 도 13a 내지 도 13k의 박막 트랜지스터와 실질적으로 동일하므로, 중복되는 설명은 생략한다.Since the thin film transistor according to the present exemplary embodiment is substantially the same as the thin film transistor of FIG. 12 except that the gate insulating layer 160 is not included, overlapping description is omitted. Since the method of manufacturing the thin film transistor according to the present exemplary embodiment is substantially the same as the thin film transistor of FIGS. 13A to 13K except that the step of forming the gate insulating layer 160 is omitted, overlapping description thereof will be omitted.

도 14를 참조하면, 상기 박막 트랜지스터는 게이트 라인 및 데이터 라인에 전기적으로 연결된다. 상기 박막 트랜지스터는 상기 게이트 라인 및 상기 데이터 라인이 교차하는 영역에 배치될 수 있다. Referring to FIG. 14, the thin film transistor is electrically connected to a gate line and a data line. The thin film transistor may be disposed in an area where the gate line and the data line cross each other.

상기 박막 트랜지스터는 게이트 전극(GE), 소스 전극(SE), 드레인 전극(DE) 및 반도체층(CH)을 포함한다. 상기 게이트 전극(GE)은 상기 게이트 라인과 전기적으로 연결된다. The thin film transistor includes a gate electrode GE, a source electrode SE, a drain electrode DE, and a semiconductor layer CH. The gate electrode GE is electrically connected to the gate line.

상기 게이트 전극(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 내지 3μm일 수 있다. The gate electrode GE may have a relatively thick thickness. For example, the thickness of the gate electrode GE may be 1 μm or more. For example, the thickness of the gate electrode GE may be 1 μm to 3 μm.

상기 게이트 전극(GE)을 두껍게 형성하여, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 게이트 전극(GE)을 두껍게 형성하므로, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the gate electrode GE thickly, the wiring resistance of the gate pattern including the gate electrode GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the gate electrode GE is formed thick, an area of the gate pattern including the gate electrode GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 상기 박막 트랜지스터의 채널층으로 사용된다.The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH is used as a channel layer of the thin film transistor.

상기 소스 전극(SE)은 상기 반도체층(CH)과 중첩된다. 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩되고, 상기 소스 전극(SE)과 이격된다. The source electrode SE overlaps the semiconductor layer CH. The drain electrode DE overlaps the semiconductor layer CH and is spaced apart from the source electrode SE.

화소 전극(180)은 상기 박막 트랜지스터의 상기 드레인 전극(DE)과 전기적으로 연결된다. 상기 화소 전극(180)은 상기 드레인 전극(DE)과 콘택홀(CNT)을 통하여 연결된다. 상기 박막 트랜지스터가 턴온이 되면, 상기 데이터 라인에 인가되는 데이터 전압은 상기 화소 전극(180)으로 전달된다.The pixel electrode 180 is electrically connected to the drain electrode DE of the thin film transistor. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT. When the thin film transistor is turned on, the data voltage applied to the data line is transferred to the pixel electrode 180.

이하에서는 도 15a 내지 도 15j를 참조하여 상기 박막 트랜지스터를 제조하는 방법을 구체적으로 설명한다. Hereinafter, a method of manufacturing the thin film transistor will be described in detail with reference to FIGS. 15A to 15J.

도 15a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 15A, a conductive pattern GE is formed on the first surface of the base substrate 110.

도 15b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 보호층(120)을 형성한다.Referring to FIG. 15B, a protective layer 120 is formed on the base substrate 110 and the conductive pattern GE.

도 15c를 참조하면, 상기 보호층(120) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 이 때, 상기 광은 상기 보호층(120)을 통과할 수 있다.Referring to FIG. 15C, a positive photoresist layer 150 is formed on the protective layer 120. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. In this case, the light may pass through the protective layer 120.

도 15d를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE)에 대응하는 상기 보호층(120) 상에 돌출부(150)를 형성한다. Referring to FIG. 15D, the exposed positive photoresist layer 150 is developed to form protrusions 150 on the protective layer 120 corresponding to the conductive pattern GE.

도 15e를 참조하면, 상기 보호층(120) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 보호층(120) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 15E, a planarization layer 130 is formed on the protective layer 120 and the protrusion 150. The planarization layer 130 may be coated on the protective layer 120 and the protrusion 150.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 도 2d를 참조하여 설명한 바와 같이 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하거나, 도 3d를 참조하여 설명한 바와 같이 노광 및 현상 공정을 통하여 상기 돌출부(150)를 제거할 수 있다.The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a part of the upper and side portions of the protrusion 150, as described with reference to FIG. 2D, the protrusion 150 and the protrusion 150 of the planarization layer 130 may be separated from each other. The protrusion 150 may be removed using a strip solution that selectively reacts or through an exposure and development process as described with reference to FIG. 3D.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킬 수 있다. 상기 돌출부를 노출시킨 후에는, 도 4e를 참조하여 설명한 바와 같이 스트립 용액을 이용하거나, 도 5e를 참조하여 설명한 바와 같이 노광 및 현상하여 상기 돌출부(150)를 제거할 수 있다. 이와는 달리, 상기 돌출부(150)를 제거하기 위해, 도 6e를 참조하여 설명한 바와 같이 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 보호층(120)으로부터 분리시킬 수 있다.The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ) Can be exposed. After exposing the protrusion, the protrusion 150 may be removed by using a strip solution as described with reference to FIG. 4E or by exposing and developing as described with reference to FIG. 5E. Alternatively, in order to remove the protrusion 150, the protrusion 150 may be cracked and the cracked protrusion 150 may be separated from the protective layer 120 as described with reference to FIG. 6E.

도 15f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 15F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

이때, 상기 보호층(120)은 상기 게이트 전극(GE)과 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 서로 절연시킨다. 상기 보호층(120)은 상기 게이트 전극(GE)과 상기 반도체층(CH)을 서로 절연시킨다. In this case, the protective layer 120 insulates the gate electrode GE, the source electrode SE, and the drain electrode DE from each other. The protective layer 120 insulates the gate electrode GE and the semiconductor layer CH from each other.

예를 들어, 상기 보호층(120)은 질화 실리콘(SiNx)을 포함할 수 있다. 예를 들어, 상기 보호층(120)은 산화 실리콘(SiOx)을 포함할 수 있다.For example, the protective layer 120 may include silicon nitride (SiNx). For example, the protective layer 120 may include silicon oxide (SiOx).

본 실시예에서, 상기 보호층(120) 상에 별도의 게이트 절연층을 형성하지 않고 상기 보호층(120)을 이용하여 상기 게이트 전극(GE)을 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH)으로부터 절연시켜 공정을 단순화시킬 수 있다. In the present exemplary embodiment, the gate electrode GE is connected to the source electrode SE and the drain electrode DE using the protective layer 120 without forming a separate gate insulating layer on the protective layer 120. ) And the semiconductor layer CH to simplify the process.

도 15g를 참조하면, 상기 보호층(120) 및 상기 평탄화층(130) 상에 상기 반도체층(CH)을 형성한다. 상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 제2 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 15G, the semiconductor layer CH is formed on the passivation layer 120 and the planarization layer 130. The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH may be formed by a photoresist process using a second mask.

도 15h를 참조하면, 상기 반도체층(CH) 상에 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 형성한다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩된다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 제3 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 15H, the source electrode SE and the drain electrode DE are formed on the semiconductor layer CH. The source electrode SE and the drain electrode DE overlap with the semiconductor layer CH. The source electrode SE and the drain electrode DE may be formed by a photoresist process using a third mask.

도 15i를 참조하면, 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH) 상에 패시베이션층(170)을 형성한다. 도시한 바와 달리, 상기 패시베이션층(170)은 평평한 상면을 가질 수 있다. Referring to FIG. 15I, a passivation layer 170 is formed on the source electrode SE, the drain electrode DE, and the semiconductor layer CH. Unlike shown, the passivation layer 170 may have a flat top surface.

상기 패시베이션층(170)에는 상기 드레인 전극(DE)을 노출시키는 콘택홀(CNT)이 형성된다. 상기 콘택홀(CNT)은 제4 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.In the passivation layer 170, a contact hole CNT exposing the drain electrode DE is formed. The contact hole CNT may be formed by a photoresist process using a fourth mask.

도 15j를 참조하면, 상기 콘택홀(CNT)에 대응하여 상기 화소 전극(180)을 형성한다. 상기 화소 전극(180)은 상기 콘택홀(CNT)을 통해 상기 드레인 전극(DE)과 연결된다. Referring to FIG. 15J, the pixel electrode 180 is formed to correspond to the contact hole CNT. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT.

본 실시예에 따르면, 배면 노광을 통해 상기 게이트 전극(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the gate electrode GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

도 16은 본 발명의 또 다른 실시예에 따른 박막 트랜지스터를 나타내는 단면도이다. 도 17a 내지 도 17k는 도 16의 박막 트랜지스터를 제조하는 방법을 나타내는 단면도들이다. 16 is a cross-sectional view illustrating a thin film transistor according to still another embodiment of the present invention. 17A to 17K are cross-sectional views illustrating a method of manufacturing the thin film transistor of FIG. 16.

본 실시예에 따른 박막 트랜지스터는 상기 게이트 전극(GE)의 상부를 덮고 있는 상기 보호층(120)의 일부가 제거되는 것을 제외하면 도 12의 박막 트랜지스터와 실질적으로 동일하므로, 중복되는 설명은 생략한다. 본 실시예에 따른 박막 트랜지스터의 제조 방법은 상기 보호층(120) 및 상기 평탄화층(130)을 식각하는 단계를 더 포함하는 것을 제외하면 도 13a 내지 도 13k의 박막 트랜지스터와 실질적으로 동일하므로, 중복되는 설명은 생략한다.Since the thin film transistor according to the present exemplary embodiment is substantially the same as the thin film transistor of FIG. 12 except that a part of the protective layer 120 covering the upper portion of the gate electrode GE is removed, a redundant description thereof will be omitted. . Since the method of manufacturing the thin film transistor according to the present exemplary embodiment is substantially the same as the thin film transistor of FIGS. 13A to 13K except that the method further includes etching the protective layer 120 and the planarization layer 130, the overlapping process may be performed. The description will be omitted.

도 16을 참조하면, 상기 박막 트랜지스터는 게이트 라인 및 데이터 라인에 전기적으로 연결된다. 상기 박막 트랜지스터는 상기 게이트 라인 및 상기 데이터 라인이 교차하는 영역에 배치될 수 있다. Referring to FIG. 16, the thin film transistor is electrically connected to a gate line and a data line. The thin film transistor may be disposed in an area where the gate line and the data line cross each other.

상기 박막 트랜지스터는 게이트 전극(GE), 소스 전극(SE), 드레인 전극(DE) 및 반도체층(CH)을 포함한다. 상기 게이트 전극(GE)은 상기 게이트 라인과 전기적으로 연결된다. The thin film transistor includes a gate electrode GE, a source electrode SE, a drain electrode DE, and a semiconductor layer CH. The gate electrode GE is electrically connected to the gate line.

상기 게이트 전극(GE)은 상대적으로 두꺼운 두께를 가질 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 이상일 수 있다. 예를 들어, 상기 게이트 전극(GE)의 두께는 1μm 내지 3μm일 수 있다. The gate electrode GE may have a relatively thick thickness. For example, the thickness of the gate electrode GE may be 1 μm or more. For example, the thickness of the gate electrode GE may be 1 μm to 3 μm.

상기 게이트 전극(GE)을 두껍게 형성하여, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 배선 저항을 감소시킬 수 있다. 따라서, 표시 패널을 상대적으로 고속으로 구동할 수 있다. 또한, 상기 게이트 전극(GE)을 두껍게 형성하므로, 상기 게이트 전극(GE)을 포함하는 게이트 패턴의 면적을 감소시킬 수 있다. 따라서, 상기 표시 패널의 개구율을 향상시킬 수 있다. By forming the gate electrode GE thickly, the wiring resistance of the gate pattern including the gate electrode GE may be reduced. Therefore, the display panel can be driven at a relatively high speed. In addition, since the gate electrode GE is formed thick, an area of the gate pattern including the gate electrode GE may be reduced. Therefore, the aperture ratio of the display panel can be improved.

상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 상기 박막 트랜지스터의 채널층으로 사용된다.The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH is used as a channel layer of the thin film transistor.

상기 소스 전극(SE)은 상기 반도체층(CH)과 중첩된다. 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩되고, 상기 소스 전극(SE)과 이격된다. The source electrode SE overlaps the semiconductor layer CH. The drain electrode DE overlaps the semiconductor layer CH and is spaced apart from the source electrode SE.

화소 전극(180)은 상기 박막 트랜지스터의 상기 드레인 전극(DE)과 전기적으로 연결된다. 상기 화소 전극(180)은 상기 드레인 전극(DE)과 콘택홀(CNT)을 통하여 연결된다. 상기 박막 트랜지스터가 턴온이 되면, 상기 데이터 라인에 인가되는 데이터 전압은 상기 화소 전극(180)으로 전달된다.The pixel electrode 180 is electrically connected to the drain electrode DE of the thin film transistor. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT. When the thin film transistor is turned on, the data voltage applied to the data line is transferred to the pixel electrode 180.

이하에서는 도 17a 내지 도 17k를 참조하여 상기 박막 트랜지스터를 제조하는 방법을 구체적으로 설명한다. Hereinafter, a method of manufacturing the thin film transistor will be described in detail with reference to FIGS. 17A to 17K.

도 17a를 참조하면, 상기 베이스 기판(110)의 제1 면 상에 도전성 패턴(GE)을 형성한다. Referring to FIG. 17A, the conductive pattern GE is formed on the first surface of the base substrate 110.

도 17b를 참조하면, 상기 베이스 기판(110) 및 상기 도전성 패턴(GE) 상에 보호층(120)을 형성한다.Referring to FIG. 17B, a protective layer 120 is formed on the base substrate 110 and the conductive pattern GE.

도 17c를 참조하면, 상기 보호층(120) 상에 포지티브 포토레지스트층(150)을 형성한다. 상기 도전성 패턴(GE)이 형성된 상기 베이스 기판(110)의 상기 제1 면에 반대되는 제2 면으로 입사하는 광을 조사한다. 상기 포지티브 포토레지스트층(150)은 상기 제2 면에서 노광된다. 이 때, 상기 광은 상기 보호층(120)을 통과할 수 있다.Referring to FIG. 17C, a positive photoresist layer 150 is formed on the protective layer 120. The light incident on the second surface opposite to the first surface of the base substrate 110 on which the conductive pattern GE is formed is irradiated. The positive photoresist layer 150 is exposed at the second surface. In this case, the light may pass through the protective layer 120.

도 17d를 참조하면, 상기 노광된 포지티브 포토레지스트층(150)을 현상하여 상기 도전성 패턴(GE)에 대응하는 상기 보호층(120) 상에 돌출부(150)를 형성한다. Referring to FIG. 17D, the exposed positive photoresist layer 150 is developed to form protrusions 150 on the protective layer 120 corresponding to the conductive pattern GE.

도 17e를 참조하면, 상기 보호층(120) 및 상기 돌출부(150) 상에 평탄화층(130)을 형성한다. 상기 평탄화층(130)은 상기 보호층(120) 및 상기 돌출부(150) 상에 코팅될 수 있다. Referring to FIG. 17E, a planarization layer 130 is formed on the protective layer 120 and the protrusion 150. The planarization layer 130 may be coated on the protective layer 120 and the protrusion 150.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부의 일부를 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부의 일부를 커버하는 경우, 도 2d를 참조하여 설명한 바와 같이 상기 돌출부(150)와 상기 평탄화층(130) 중 상기 돌출부(150)와 선택적으로 반응하는 스트립 용액을 이용하거나, 도 3d를 참조하여 설명한 바와 같이 노광 및 현상 공정을 통하여 상기 돌출부(150)를 제거할 수 있다.The planarization layer 130 may cover portions of the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 covers a part of the upper and side portions of the protrusion 150, as described with reference to FIG. 2D, the protrusion 150 and the protrusion 150 of the planarization layer 130 may be separated from each other. The protrusion 150 may be removed using a strip solution that selectively reacts or through an exposure and development process as described with reference to FIG. 3D.

상기 평탄화 물질의 특성에 따라 상기 평탄화층(130)은 상기 돌출부(150)의 상부 및 측부를 완전히 커버할 수 있다. 상기 평탄화층(130)이 상기 돌출부(150)의 상부 및 측부를 완전히 커버하는 경우, 상기 돌출부(150)를 제거하기 위해, 상기 돌출부(150)를 감싸는 상기 평탄화층(130)으로부터 상기 돌출부(150)를 노출시킬 수 있다. 상기 돌출부를 노출시킨 후에는, 도 4e를 참조하여 설명한 바와 같이 스트립 용액을 이용하거나, 도 5e를 참조하여 설명한 바와 같이 노광 및 현상하여 상기 돌출부(150)를 제거할 수 있다. 이와는 달리, 상기 돌출부(150)를 제거하기 위해, 도 6e를 참조하여 설명한 바와 같이 상기 돌출부(150)를 균열시키고, 상기 균열된 돌출부(150)를 상기 보호층(120)으로부터 분리시킬 수 있다.The planarization layer 130 may completely cover the upper and side portions of the protrusion 150 according to the characteristics of the planarization material. When the planarization layer 130 completely covers the upper and side portions of the protrusion 150, the protrusion 150 is formed from the planarization layer 130 surrounding the protrusion 150 to remove the protrusion 150. ) Can be exposed. After exposing the protrusion, the protrusion 150 may be removed by using a strip solution as described with reference to FIG. 4E or by exposing and developing as described with reference to FIG. 5E. Alternatively, in order to remove the protrusion 150, the protrusion 150 may be cracked and the cracked protrusion 150 may be separated from the protective layer 120 as described with reference to FIG. 6E.

도 17f를 참조하면, 상기 돌출부(150)가 제거되어, 상기 도전성 패턴(GE)이 형성된 기판이 평탄화된다.Referring to FIG. 17F, the protrusion 150 is removed to planarize the substrate on which the conductive pattern GE is formed.

도 17g를 참조하면, 상기 게이트 전극(GE)의 상부가 노출되도록, 상기 보호층(120) 및 상기 평탄화층(130)을 식각한다. Referring to FIG. 17G, the passivation layer 120 and the planarization layer 130 are etched to expose the upper portion of the gate electrode GE.

상기 게이트 전극(GE) 및 상기 평탄화층(130) 상에 게이트 절연층(160)을 형성한다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 서로 절연시킨다. 상기 게이트 절연층(160)은 상기 게이트 전극(GE)과 상기 반도체층(CH)을 서로 절연시킨다. A gate insulating layer 160 is formed on the gate electrode GE and the planarization layer 130. The gate insulating layer 160 insulates the gate electrode GE, the source electrode SE, and the drain electrode DE from each other. The gate insulating layer 160 insulates the gate electrode GE and the semiconductor layer CH from each other.

예를 들어, 상기 게이트 절연층(160)은 질화 실리콘(SiNx)을 포함할 수 있다. 예를 들어, 상기 게이트 절연층(160)은 산화 실리콘(SiOx)을 포함할 수 있다.For example, the gate insulating layer 160 may include silicon nitride (SiNx). For example, the gate insulating layer 160 may include silicon oxide (SiOx).

본 실시예에서, 상기 보호층(120)의 일부를 식각하고 상기 게이트 절연층(160)을 형성하여 상기 게이트 전극(GE)을 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH)으로부터 안정적으로 절연시킬 수 있고, 상기 기판을 더욱 평탄화 시킬 수 있다. In the present embodiment, a portion of the protective layer 120 is etched to form the gate insulating layer 160 to form the gate electrode GE as the source electrode SE, the drain electrode DE, and the semiconductor layer. It is possible to stably insulate from (CH), and to further planarize the substrate.

도 17h를 참조하면, 상기 게이트 절연층(160) 상에 상기 반도체층(CH)을 형성한다. 상기 반도체층(CH)은 상기 게이트 전극(GE)과 중첩된다. 상기 반도체층(CH)은 제2 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 17H, the semiconductor layer CH is formed on the gate insulating layer 160. The semiconductor layer CH overlaps the gate electrode GE. The semiconductor layer CH may be formed by a photoresist process using a second mask.

도 17i를 참조하면, 상기 게이트 절연층(160) 및 상기 반도체층(CH) 상에 상기 소스 전극(SE) 및 상기 드레인 전극(DE)을 형성한다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 상기 반도체층(CH)과 중첩된다. 상기 소스 전극(SE) 및 상기 드레인 전극(DE)은 제3 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.Referring to FIG. 17I, the source electrode SE and the drain electrode DE are formed on the gate insulating layer 160 and the semiconductor layer CH. The source electrode SE and the drain electrode DE overlap with the semiconductor layer CH. The source electrode SE and the drain electrode DE may be formed by a photoresist process using a third mask.

도 17j를 참조하면, 상기 소스 전극(SE), 상기 드레인 전극(DE) 및 상기 반도체층(CH) 상에 패시베이션층(170)을 형성한다. 도시한 바와 달리, 상기 패시베이션층(170)은 평평한 상면을 가질 수 있다. Referring to FIG. 17J, a passivation layer 170 is formed on the source electrode SE, the drain electrode DE, and the semiconductor layer CH. Unlike shown, the passivation layer 170 may have a flat top surface.

상기 패시베이션층(170)에는 상기 드레인 전극(DE)을 노출시키는 콘택홀(CNT)이 형성된다. 상기 콘택홀(CNT)은 제4 마스크를 이용하여 포토레지스트 공정에 의해 형성될 수 있다.In the passivation layer 170, a contact hole CNT exposing the drain electrode DE is formed. The contact hole CNT may be formed by a photoresist process using a fourth mask.

도 17k를 참조하면, 상기 콘택홀(CNT)에 대응하여 상기 화소 전극(180)을 형성한다. 상기 화소 전극(180)은 상기 콘택홀(CNT)을 통해 상기 드레인 전극(DE)과 연결된다. Referring to FIG. 17K, the pixel electrode 180 is formed to correspond to the contact hole CNT. The pixel electrode 180 is connected to the drain electrode DE through the contact hole CNT.

본 실시예에 따르면, 배면 노광을 통해 상기 게이트 전극(GE) 상에 일시적으로 돌출부(150)를 형성한 뒤, 평탄화층(130)을 형성하여 상기 평탄화층(130)의 평탄화 특성을 향상시킬 수 있다.According to the present exemplary embodiment, after the protrusion 150 is temporarily formed on the gate electrode GE through the back exposure, the planarization layer 130 may be formed to improve the planarization characteristics of the planarization layer 130. have.

이상에서 설명한 본 발명에 따르면, 배면 노광을 통해 상기 도전성 패턴 상에 돌출부를 형성하여 상기 평탄화층의 평탄화 특성을 향상시킬 수 있다. According to the present invention described above, it is possible to improve the planarization characteristics of the planarization layer by forming a protrusion on the conductive pattern through the back exposure.

따라서, 표시 장치의 신뢰성을 향상시킬 수 있고, 표시 장치의 표시 품질을 향상시킬 수 있다. Therefore, the reliability of the display device can be improved, and the display quality of the display device can be improved.

이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to preferred embodiments of the present invention, those skilled in the art or those skilled in the art without departing from the spirit and scope of the invention described in the claims to be described later It will be understood that various modifications and variations can be made within the scope of the invention.

110: 베이스 기판 120: 보호층
130: 평탄화층 150: 포지티브 포토레지스트층
160: 게이트 절연층 170: 패시베이션층
180: 화소 전극 GE: 도전성 패턴, 게이트 전극
SE: 소스 전극 DE: 드레인 전극
CH: 반도체층 CNT: 콘택홀
110: base substrate 120: protective layer
130: planarization layer 150: positive photoresist layer
160: gate insulating layer 170: passivation layer
180: pixel electrode GE: conductive pattern, gate electrode
SE: source electrode DE: drain electrode
CH: semiconductor layer CNT: contact hole

Claims (13)

베이스 기판의 제1 면 상에 도전성 패턴을 형성하는 단계;
상기 베이스 기판 및 상기 도전성 패턴 상에 포지티브 포토레지스트층을 형성하는 단계;
상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계;
상기 포지티브 포토레지스트층을 현상하여 상기 도전성 패턴 상에 돌출부를 형성하는 단계;
상기 베이스 기판 및 상기 돌출부 상에 평탄화층을 형성하는 단계; 및
상기 돌출부를 제거하는 단계를 포함하고,
상기 평탄화층은 전체적으로 평평한 상면을 갖는 것을 특징으로 하는 기판의 평탄화 방법.
Forming a conductive pattern on the first side of the base substrate;
Forming a positive photoresist layer on the base substrate and the conductive pattern;
Exposing the positive photoresist layer on a second side opposite the first side of the base substrate;
Developing the positive photoresist layer to form protrusions on the conductive pattern;
Forming a planarization layer on the base substrate and the protrusion; And
Removing the protrusion;
And the planarization layer has a flat upper surface as a whole.
제1항에 있어서, 상기 도전성 패턴의 두께는
1μm 내지 3μm인 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein the thickness of the conductive pattern
It is 1 micrometer-3 micrometers, The planarization method of the board | substrate characterized by the above-mentioned.
제1항에 있어서, 상기 평탄화층은
점성을 갖는 액체를 이용하여 형성되는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein the planarization layer
A flattening method of a substrate, characterized in that it is formed using a liquid having viscosity.
제1항에 있어서, 상기 평탄화층은
상기 도전성 패턴과 반응하지 않는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein the planarization layer
A method of planarizing a substrate, which does not react with the conductive pattern.
제1항에 있어서, 상기 돌출부를 제거하는 단계는
상기 돌출부와 상기 평탄화층 중 상기 돌출부와 선택적으로 반응하는 스트립 용액을 이용하는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein removing the protrusion
And using a strip solution to selectively react with the protrusions of the protrusions and the planarization layer.
제5항에 있어서, 상기 돌출부를 제거하는 단계는
상기 돌출부를 감싸는 상기 평탄화층으로부터 상기 돌출부를 노출시키는 단계를 포함하는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 5, wherein removing the protrusions
Exposing the protrusions from the planarization layer surrounding the protrusions.
제1항에 있어서, 상기 돌출부를 제거하는 단계는
상기 돌출부를 노광하는 단계; 및
상기 돌출부를 현상하는 단계를 포함하는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein removing the protrusion
Exposing the protrusions; And
And developing the protrusions.
제7항에 있어서, 상기 돌출부를 제거하는 단계는
상기 돌출부를 감싸는 상기 평탄화층으로부터 상기 돌출부를 노출시키는 단계를 더 포함하는 것을 특징으로 하는 기판의 평탄화 방법.
8. The method of claim 7, wherein removing the protrusion
Exposing the protrusion from the planarization layer surrounding the protrusion.
제1항에 있어서, 상기 돌출부를 제거하는 단계는
상기 돌출부를 균열시키는 단계; 및
상기 균열된 돌출부를 상기 도전성 패턴으로부터 분리하는 단계를 포함하는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 1, wherein removing the protrusion
Cracking the protrusion; And
And separating the cracked protrusion from the conductive pattern.
제9항에 있어서, 상기 돌출부를 균열시키는 단계는
상기 돌출부에 자외선을 조사하는 단계를 포함하는 것을 특징으로 하는 기판의 평탄화 방법.
The method of claim 9, wherein the cracking of the protrusions is performed.
And irradiating ultraviolet rays to the protrusions.
베이스 기판의 제1 면 상에 게이트 전극을 형성하는 단계;
상기 베이스 기판 및 상기 게이트 전극 상에 보호층을 형성하는 단계;
상기 보호층 상에 포지티브 포토레지스트층을 형성하는 단계;
상기 베이스 기판의 상기 제1 면에 반대인 제2 면에서 상기 포지티브 포토레지스트층을 노광하는 단계;
상기 포지티브 포토레지스트층을 현상하여 상기 게이트 전극에 대응하는 보호층 상에 돌출부를 형성하는 단계;
상기 보호층 및 상기 돌출부 상에 평탄화층을 형성하는 단계;
상기 돌출부를 제거하는 단계;
상기 게이트 전극과 중첩되는 반도체층을 형성하는 단계; 및
상기 반도체층 상에 상기 반도체층과 중첩되는 소스 전극 및 상기 반도체층과 중첩되고 상기 소스 전극과 이격되는 드레인 전극을 형성하는 단계를 포함하는 박막 트랜지스터의 제조 방법.
Forming a gate electrode on the first side of the base substrate;
Forming a protective layer on the base substrate and the gate electrode;
Forming a positive photoresist layer on the protective layer;
Exposing the positive photoresist layer on a second side opposite the first side of the base substrate;
Developing the positive photoresist layer to form protrusions on the protective layer corresponding to the gate electrode;
Forming a planarization layer on the protective layer and the protrusion;
Removing the protrusion;
Forming a semiconductor layer overlapping the gate electrode; And
Forming a source electrode overlapping the semiconductor layer and a drain electrode overlapping the semiconductor layer and spaced apart from the source electrode on the semiconductor layer.
제11항에 있어서, 상기 반도체층을 형성하기 전에 상기 평탄화층 상에 게이트 절연층을 형성하는 단계를 더 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.The method of claim 11, further comprising forming a gate insulating layer on the planarization layer before forming the semiconductor layer. 제12항에 있어서, 상기 게이트 절연층을 형성하기 전에 상기 보호층을 식각하여 상기 게이트 전극을 노출시키는 단계를 더 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.The method of claim 12, further comprising etching the protective layer to expose the gate electrode before forming the gate insulating layer.
KR1020190018887A 2019-02-19 2019-02-19 Method of planarizing substrate and method of manufacturing thin film transistor using the same KR102084493B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190018887A KR102084493B1 (en) 2019-02-19 2019-02-19 Method of planarizing substrate and method of manufacturing thin film transistor using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190018887A KR102084493B1 (en) 2019-02-19 2019-02-19 Method of planarizing substrate and method of manufacturing thin film transistor using the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020120014935A Division KR101951707B1 (en) 2012-02-14 2012-02-14 Method of planarizing substrate and method of manufacturing thin film transistor using the same

Publications (2)

Publication Number Publication Date
KR20190019990A KR20190019990A (en) 2019-02-27
KR102084493B1 true KR102084493B1 (en) 2020-03-05

Family

ID=65561007

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190018887A KR102084493B1 (en) 2019-02-19 2019-02-19 Method of planarizing substrate and method of manufacturing thin film transistor using the same

Country Status (1)

Country Link
KR (1) KR102084493B1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100173247A1 (en) 2009-01-08 2010-07-08 International Business Machines Corporation Substrate planarization with imprint materials and processes
US20100317147A1 (en) 2006-10-24 2010-12-16 Commissariat A L'energie Atomique Metallizing device and method

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03252139A (en) * 1990-03-01 1991-11-11 Fujitsu Ltd Flattening method for semiconductor substrate
US5130263A (en) * 1990-04-17 1992-07-14 General Electric Company Method for photolithographically forming a selfaligned mask using back-side exposure and a non-specular reflecting layer
KR100989262B1 (en) * 2003-12-12 2010-10-20 엘지디스플레이 주식회사 Liquid Crystal Display Device and the fabrication method thereof
KR100682864B1 (en) * 2005-02-19 2007-02-15 삼성에스디아이 주식회사 Method of preparing catalyst layer for synthesis of carbon nanotubes and method of synthesizing carbon nanotubes using the same
DE102006019505B4 (en) * 2006-04-26 2008-01-03 Infineon Technologies Ag Process for producing a structured bottom electrode in a piezoelectric component
JP6811741B2 (en) * 2018-04-18 2021-01-13 株式会社Joled Manufacturing method of organic EL display panel, organic EL display device, and organic EL display panel

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100317147A1 (en) 2006-10-24 2010-12-16 Commissariat A L'energie Atomique Metallizing device and method
US20100173247A1 (en) 2009-01-08 2010-07-08 International Business Machines Corporation Substrate planarization with imprint materials and processes

Also Published As

Publication number Publication date
KR20190019990A (en) 2019-02-27

Similar Documents

Publication Publication Date Title
US7172913B2 (en) Thin film transistor array panel and manufacturing method thereof
KR100796756B1 (en) Contact portion of semiconductor device and method for manufacturing the same, and thin film transistor array panel for display device including the contact portion and method for manufacturing the same
US7638373B2 (en) Method of manufacturing a thin-film transistor substrate
US8791459B2 (en) Array substrate, manufacturing method of the same, and fabricating method of display device including the array substrate
US20130222726A1 (en) Liquid crystal display device and method of fabricating the same
KR20090096226A (en) Thin film transistor panel and method of manufacturing for the same
JP2006133769A (en) Thin film transistor display plate and its manufacturing method
US7638375B2 (en) Method of manufacturing thin film transistor substrate
US20110177639A1 (en) Method for manufacturing a thin film transistor array panel
KR20120075048A (en) Thin film transistor substrate and method for manufacturing thereof
CN109524356B (en) Manufacturing method of array substrate, array substrate and display panel
KR101948174B1 (en) Liquid Crystal Display Device and the Method for fabricating thereof
KR102224457B1 (en) Display device and method of fabricating the same
KR100783702B1 (en) Thin film transistor array panel and method manufacturing the same
KR102084493B1 (en) Method of planarizing substrate and method of manufacturing thin film transistor using the same
KR101951707B1 (en) Method of planarizing substrate and method of manufacturing thin film transistor using the same
KR102120171B1 (en) Oxide thin film transitor and method for manufacturing the same
US10128274B2 (en) Thin film transistor array panel and a method for manufacturing the same
KR20020037845A (en) Thin film transistor substrte addressed liquid crystal display including method manufacturing the same
KR20060128521A (en) Thin film transistor panel for liquid crystal display and method for fabricating the same
KR100330097B1 (en) Thin film transistor substrate for liquid crystal display and manufacturing method thereof
KR100870009B1 (en) A contact portion of a wires, a method for manufacturing the contact portion, a thin film transistor array panel including the contact portion, and a method for manufacturing the panel
KR20080047935A (en) Tft substrate and manufacturing method thereof
KR100848110B1 (en) A thin film transistor array substrate for a liquid crystal display and method manufacturing the same
WO2020006716A1 (en) Array substrate, manufacturing method for same, and display device

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant