KR101934434B1 - Solar cell and method of fabricating the same - Google Patents

Solar cell and method of fabricating the same Download PDF

Info

Publication number
KR101934434B1
KR101934434B1 KR1020120113209A KR20120113209A KR101934434B1 KR 101934434 B1 KR101934434 B1 KR 101934434B1 KR 1020120113209 A KR1020120113209 A KR 1020120113209A KR 20120113209 A KR20120113209 A KR 20120113209A KR 101934434 B1 KR101934434 B1 KR 101934434B1
Authority
KR
South Korea
Prior art keywords
layer
buffer layer
holes
electrode layer
grooves
Prior art date
Application number
KR1020120113209A
Other languages
Korean (ko)
Other versions
KR20140047258A (en
Inventor
박기곤
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020120113209A priority Critical patent/KR101934434B1/en
Publication of KR20140047258A publication Critical patent/KR20140047258A/en
Application granted granted Critical
Publication of KR101934434B1 publication Critical patent/KR101934434B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/042PV modules or arrays of single PV cells
    • H01L31/0445PV modules or arrays of single PV cells including thin film solar cells, e.g. single thin film a-Si, CIS or CdTe solar cells
    • H01L31/046PV modules composed of a plurality of thin film solar cells deposited on the same substrate
    • H01L31/0463PV modules composed of a plurality of thin film solar cells deposited on the same substrate characterised by special patterning methods to connect the PV cells in a module, e.g. laser cutting of the conductive or active layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/032Inorganic materials including, apart from doping materials or other impurities, only compounds not provided for in groups H01L31/0272 - H01L31/0312
    • H01L31/0322Inorganic materials including, apart from doping materials or other impurities, only compounds not provided for in groups H01L31/0272 - H01L31/0312 comprising only AIBIIICVI chalcopyrite compounds, e.g. Cu In Se2, Cu Ga Se2, Cu In Ga Se2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/036Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes
    • H01L31/0392Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including thin films deposited on metallic or insulating substrates ; characterised by specific substrate materials or substrate features or by the presence of intermediate layers, e.g. barrier layers, on the substrate
    • H01L31/03923Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including thin films deposited on metallic or insulating substrates ; characterised by specific substrate materials or substrate features or by the presence of intermediate layers, e.g. barrier layers, on the substrate including AIBIIICVI compound materials, e.g. CIS, CIGS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/072Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type
    • H01L31/0749Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN heterojunction type including a AIBIIICVI compound, e.g. CdS/CulnSe2 [CIS] heterojunction solar cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Sustainable Development (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Power Engineering (AREA)
  • Sustainable Energy (AREA)
  • Manufacturing & Machinery (AREA)
  • Photovoltaic Devices (AREA)

Abstract

제 1 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계; 상기 후면 전극층 상에 광 흡수층을 형성하는 단계; 상기 광 흡수층 상에 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계; 상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계; 상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 버퍼층을 형성하는 단계; 상기 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및 상기 버퍼층 상에 전면 전극층을 형성하는 단계를 포함한다.
제 2 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계; 상기 후면 전극층 상에 광 흡수층을 형성하는 단계; 상기 광 흡수층 상에 버퍼층을 형성하는 단계; 상기 버퍼층 상에 상기 버퍼층 및 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계; 상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계; 상기 버퍼층, 상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 고저항 버퍼층을 형성하는 단계; 상기 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및 상기 버퍼층 상에 전면 전극층을 형성하는 단계를 포함한다.
The method for manufacturing a solar cell according to the first embodiment includes: forming a rear electrode layer on a supporting substrate; Forming a light absorption layer on the rear electrode layer; Forming first through grooves through the light absorbing layer on the light absorbing layer; Forming second through holes through the rear electrode layer exposed by the first through holes; Forming a buffer layer on the light absorbing layer, the rear electrode layer, and the supporting substrate; Forming third through holes through the buffer layer; And forming a front electrode layer on the buffer layer.
The method for manufacturing a solar cell according to the second embodiment includes: forming a rear electrode layer on a supporting substrate; Forming a light absorption layer on the rear electrode layer; Forming a buffer layer on the light absorbing layer; Forming first through holes through the buffer layer and the light absorbing layer on the buffer layer; Forming second through holes through the rear electrode layer exposed by the first through holes; Forming a high resistance buffer layer on the buffer layer, the light absorbing layer, the back electrode layer, and the supporting substrate; Forming third through holes through the buffer layer; And forming a front electrode layer on the buffer layer.

Description

태양전지 및 이의 제조 방법{SOLAR CELL AND METHOD OF FABRICATING THE SAME}SOLAR CELL AND METHOD OF FABRICATING THE SAME

실시예는 태양전지 및 이의 제조 방법에 관한 것이다.An embodiment relates to a solar cell and a manufacturing method thereof.

태양광 발전을 위한 태양전지의 제조방법은 다음과 같다. 먼저, 기판이 제공되고, 상기 기판 상에 후면전극층이 형성되고, 레이저에 의해서 패터닝되어, 다수 개의 이면전극들이 형성된다.A manufacturing method of a solar cell for solar power generation is as follows. First, a substrate is provided, a back electrode layer is formed on the substrate, and the back electrode layer is patterned by a laser to form a plurality of back surface electrodes.

이후, 상기 이면전극들 상에 광 흡수층, 버퍼층 및 고저항 버퍼층이 차례로 형성된다. 상기 광 흡수층을 형성하기 위해서 구리, 인듐, 갈륨, 셀레늄을 동시 또는 구분하여 증발시키면서 구리-인듐-갈륨-셀레나이드계(Cu(In,Ga)Se2;CIGS계)의 광 흡수층을 형성하는 방법과 금속 프리커서 막을 형성시킨 후 셀레니제이션(Selenization) 공정에 의해 형성시키는 방법이 폭넓게 사용되고 있다. 상기 광 흡수층의 에너지 밴드갭(band gap)은 약 1 내지 1.8 eV 이다.Then, a light absorption layer, a buffer layer, and a high-resistance buffer layer are sequentially formed on the back electrodes. A method of forming a light absorbing layer of copper-indium-gallium-selenide (Cu (In, Ga) Se 2; CIGS system) while simultaneously or separately evaporating copper, indium, gallium and selenium in order to form the above- A method in which a metal precursor film is formed and then formed by a selenization process is widely used. The band gap of the light absorption layer is about 1 to 1.8 eV.

이후, 상기 광 흡수층 상에 황화 카드뮴(CdS)을 포함하는 버퍼층이 스퍼터링 공정에 의해서 형성된다. 상기 버퍼층의 에너지 밴드갭은 약 2.2 내지 2.4 eV 이다. 이후, 상기 버퍼층 상에 산화아연(ZnO)을 포함하는 고저항 버퍼층이 스퍼터링 공정에 의해서 형성된다. 상기 고저항 버퍼층의 에너지 밴드갭은 약 3.1 내지 3.3 eV 이다.Thereafter, a buffer layer containing cadmium sulfide (CdS) is formed on the light absorption layer by a sputtering process. The energy band gap of the buffer layer is about 2.2 to 2.4 eV. Thereafter, a high-resistance buffer layer containing zinc oxide (ZnO) is formed on the buffer layer by a sputtering process. The energy band gap of the high resistance buffer layer is about 3.1 to 3.3 eV.

이후, 상기 광 흡수층, 상기 버퍼층 및 상기 고저항 버퍼층에 홈 패턴이 형성될 수 있다.Then, a groove pattern may be formed in the light absorption layer, the buffer layer, and the high resistance buffer layer.

이후, 상기 고저항 버퍼층 상에 투명한 도전물질이 적층되고, 상기 홈패턴이 상기 투명한 도전물질이 채워진다. 이에 따라서, 상기 고저항 버퍼층 상에 투명전극층이 형성되고, 상기 홈 패턴 내측에 접속배선들이 각각 형성된다. 상기 투명전극층 및 상기 접속배선으로 사용되는 물질의 예로서는 알루미늄 도핑된 산화아연 등을 들 수 있다. 상기 투명전극층의 에너지 밴드갭은 약 3.1 내지 3.3 eV 이다.Thereafter, a transparent conductive material is laminated on the high-resistance buffer layer, and the transparent conductive material is filled in the groove pattern. Accordingly, a transparent electrode layer is formed on the high-resistance buffer layer, and connection wirings are formed inside the groove pattern, respectively. Examples of the material used for the transparent electrode layer and the connection wiring include aluminum-doped zinc oxide and the like. The energy band gap of the transparent electrode layer is about 3.1 to 3.3 eV.

이후, 상기 투명전극층 등에 홈 패턴이 형성되어, 다수 개의 태양전지들이 형성될 수 있다. 상기 투명전극들 및 상기 고저항 버퍼들은 각각의 셀에 대응한다. 상기 투명전극들 및 상기 고저항 버퍼들은 스트라이프 형태 또는 매트릭스 형태로 배치될 수 있다.Thereafter, a groove pattern is formed on the transparent electrode layer and the like to form a plurality of solar cells. The transparent electrodes and the high-resistance buffers correspond to respective cells. The transparent electrodes and the high resistance buffers may be arranged in a stripe form or a matrix form.

상기 투명전극들 및 상기 이면전극들은 서로 미스 얼라인되며, 상기 투명전극들 및 상기 이면전극들은 상기 접속배선들에 의해서 각각 전기적으로 연결된다. 이에 따라서, 다수 개의 태양전지들이 서로 전기적으로 직렬로 연결될 수 있다.The transparent electrodes and the back electrodes are mutually misaligned, and the transparent electrodes and the back electrodes are electrically connected to each other by the connection wirings. Accordingly, a plurality of solar cells can be electrically connected to each other in series.

이와 같이, 태양광을 전기에너지로 변환시키기 위해서, 다양한 형태의 태양광 발전장치가 제조되고, 사용될 수 있다. 이와 같은 태양광 발전장치는 특허 공개 공보 10-2008-0088744 등에 개시된다.Thus, various types of photovoltaic devices can be manufactured and used to convert sunlight into electrical energy. Such a photovoltaic power generation apparatus is disclosed in, for example, Japanese Patent Application Laid-Open No. 10-2008-0088744.

실시예는 향상된 광-전 변환 효율을 가지는 태양전지 및 이의 제조 방법을 제공하고자 한다.The embodiments are intended to provide a solar cell having an improved photoelectric conversion efficiency and a method of manufacturing the same.

제 1 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계; 상기 후면 전극층 상에 광 흡수층을 형성하는 단계; 상기 광 흡수층 상에 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계; 상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계; 상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 버퍼층을 형성하는 단계; 상기 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및 상기 버퍼층 상에 전면 전극층을 형성하는 단계를 포함한다.The method for manufacturing a solar cell according to the first embodiment includes: forming a rear electrode layer on a supporting substrate; Forming a light absorption layer on the rear electrode layer; Forming first through grooves through the light absorbing layer on the light absorbing layer; Forming second through holes through the rear electrode layer exposed by the first through holes; Forming a buffer layer on the light absorbing layer, the rear electrode layer, and the supporting substrate; Forming third through holes through the buffer layer; And forming a front electrode layer on the buffer layer.

제 2 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계; 상기 후면 전극층 상에 광 흡수층을 형성하는 단계; 상기 광 흡수층 상에 버퍼층을 형성하는 단계; 상기 버퍼층 상에 상기 버퍼층 및 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계; 상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계; 상기 버퍼층, 상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 고저항 버퍼층을 형성하는 단계; 상기 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및 상기 버퍼층 상에 전면 전극층을 형성하는 단계를 포함한다.The method for manufacturing a solar cell according to the second embodiment includes: forming a rear electrode layer on a supporting substrate; Forming a light absorption layer on the rear electrode layer; Forming a buffer layer on the light absorbing layer; Forming first through holes through the buffer layer and the light absorbing layer on the buffer layer; Forming second through holes through the rear electrode layer exposed by the first through holes; Forming a high resistance buffer layer on the buffer layer, the light absorbing layer, the back electrode layer, and the supporting substrate; Forming third through holes through the buffer layer; And forming a front electrode layer on the buffer layer.

제 1 실시예에 따른 태양전지는, 지지 기판; 상기 지지 기판 상에 형성되는 후면 전극층; 상기 후면 전극층 상에 형성되는 광 흡수층; 상기 광 흡수층 및 상기 후면 전극층을 관통하는 제 1 관통홈들 및 상기 제 2 관통홈들; 상기 광 흡수층 상에 형성되는 버퍼층; 및 상기 버퍼층 상에 형성되는 전면 전극층을 포함하고, 상기 버퍼층은, 상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면에 형성된다.The solar cell according to the first embodiment includes: a support substrate; A back electrode layer formed on the supporting substrate; A light absorbing layer formed on the rear electrode layer; First through grooves passing through the light absorbing layer and the rear electrode layer, and second through grooves; A buffer layer formed on the light absorbing layer; And a front electrode layer formed on the buffer layer, wherein the buffer layer is formed on an upper surface and a side surface of the light absorbing layer, an upper surface and a side surface of the rear electrode layer, and an upper surface of the supporting substrate.

제 2 실시예에 따른 태양전지는, 지지 기판; 상기 지지 기판 상에 형성되는 후면 전극층; 상기 후면 전극층 상에 형성되는 광 흡수층; 상기 광 흡수층 상에 형성되는 버퍼층; 상기 버퍼층, 상기 광 흡수층 및 상기 후면 전극층을 관통하는 제 1 관통홈들 및 상기 제 2 관통홈들; 상기 버퍼층 상에 형성되는 고저항 버퍼층; 및 상기 고저항 버퍼층 상에 형성되는 전면 전극층을 포함하고, 상기 고저항 버퍼층은, 상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면에 형성된다.The solar cell according to the second embodiment includes: a support substrate; A back electrode layer formed on the supporting substrate; A light absorbing layer formed on the rear electrode layer; A buffer layer formed on the light absorbing layer; First through grooves passing through the buffer layer, the light absorbing layer and the rear electrode layer, and the second through grooves; A high resistance buffer layer formed on the buffer layer; And a front electrode layer formed on the high-resistance buffer layer, wherein the high-resistance buffer layer is formed on an upper surface and a side surface of the light absorbing layer, an upper surface and a side surface of the rear electrode layer, and an upper surface of the supporting substrate.

제 1 실시예 및 제 2 실시예에에 따른 태양전지 및 태양전지 제조방법에서는는, 상기 광 흡수층 및/또는 상기 제 1 버퍼층이 증착된 후, 패턴들이 형성된다, 즉, 실시예들에 따른 태양전지는, 상기 광 흡수층 및/또는 상기 제 1 버퍼층이 증착된 후, 상기 제 1 관통홈들, 상기 제 2 관통홈들, 상기 제 3 관통홈들 및 상기 제 4 관통홈들이 형성된다.In the solar cell and solar cell manufacturing method according to the first and second embodiments, patterns are formed after the light absorbing layer and / or the first buffer layer are deposited, that is, After the light absorbing layer and / or the first buffer layer are deposited, the first through grooves, the second through grooves, the third through grooves, and the fourth through grooves are formed.

종래에는, 상기 후면 전극층을 형성한 후, 제 1 관통홈들을 형성한 후, 이어서, 광 흡수층을 증착하였다. 그러나, 상기 광 흡수층을 증착하는 공정은 500℃ 이상의 고온에서 진행되기 때문에, 상기 광 흡수층 증착 공정시 상기 지지 기판이 휘는 현상이 발생할 수 있다. 이러한, 지지 기판의 휨 현상은 상기 지지 기판 상에 배치되는 상기 후면 전극층에도 함께 영향을 주며, 상기 후면 전극층에 형성되는 패터닝 즉, 제 1 관통홈들도 함께 휘어질 수 있다. 상기 제 1 관통홈들은 태양전지에서 발전이 되지 않는 데드존(dead zone) 영역인데, 상기 제 1 관통홈들이 휘어짐에 따라, 상기 제 1 관통홈들의 너비 즉, 데드존 영역이 증가하게 되고, 따라서 전체적인 태양전지의 효율을 감소시키는 원인이 되었다.Conventionally, after forming the rear electrode layer, first through-holes are formed, and then a light absorption layer is deposited. However, since the process of depositing the light absorbing layer proceeds at a high temperature of 500 ° C or more, the support substrate may bend during the light absorbing layer deposition process. Such a bending phenomenon of the supporting substrate also affects the rear electrode layer disposed on the supporting substrate, and the patterning formed on the rear electrode layer, that is, the first through holes may be bent together. The first through grooves are dead zone regions that are not generated in the solar cell. As the first through grooves are warped, the width of the first through grooves, i.e., the dead zone region increases, Thereby reducing the overall efficiency of the solar cell.

이에 따라, 실시예들에 따른 태양전지 및 제조방법에서는는 상기 광 흡수층 및 또는 제 1 버퍼층을 증착 후에 패터닝 공정이 진행되므로, 고온 공정인 광 흡수층 증착에 따라. 지지 기판이 휘어도 상기 패터닝 영역에는 영향을 주지 않는다. 이에 따라, 상기 데드존 영역을 감소할 수 있다.Accordingly, in the solar cell and the manufacturing method according to the embodiments, since the patterning process is performed after the light absorbing layer and / or the first buffer layer are deposited, according to the light absorbing layer deposition as the high temperature process. The patterning area is not affected even if the supporting substrate is warped. As a result, the dead zone area can be reduced.

또한, 상기 제 1 관통홈들 및 상기 제 2 관통홈들을 단차를 주어 형성하므로, 이후에 진행되는 버퍼층 공정시 발생할 수 있는 과립 현상을 억제할 수 있다.In addition, since the first through grooves and the second through grooves are formed by providing a step difference, granulation phenomenon that may occur in a subsequent buffer layer process can be suppressed.

즉, 실시예들에 따른 태양전지 및 태양전지 제조방법에 따르면 태양전지의 전체적인 효율을 향상시킬 수 있다.That is, according to the solar cell and the solar cell manufacturing method according to the embodiments, the overall efficiency of the solar cell can be improved.

도 1은 실시예에 따른 태양전지를 도시한 평면도이다.
도 2는 제 1 실시예에 따른 태양전지의 일 단면을 도시한 단면도이다.
도 3은 제 2 실시예에 따른 태양전지의 일 단면을 도시한 단면도이다.
도 4는 제 1 실시예에 따른 태양전지 제조방법의 공정 흐름도를 도시한 도면이다.
도 5 내지 도 12는 제 1 실시예에 따른 태양전지 제조방법을 설명하기 위한 도면들이다.
도 13은 제 1 실시예에 따른 태양전지 제조방법의 공정 흐름도를 도시한 도면이다.
도 14 내지 도 21은 제 2 실시예에 따른 태양전지 제조방법을 설명하기 위한 도면들이다.
1 is a plan view showing a solar cell according to an embodiment.
FIG. 2 is a cross-sectional view showing one end surface of a solar cell according to the first embodiment.
FIG. 3 is a cross-sectional view showing one end surface of the solar cell according to the second embodiment.
4 is a flowchart showing a process flow of a solar cell manufacturing method according to the first embodiment.
5 to 12 are views for explaining the method of manufacturing a solar cell according to the first embodiment.
13 is a view showing a process flow chart of a solar cell manufacturing method according to the first embodiment.
14 to 21 are views for explaining a solar cell manufacturing method according to the second embodiment.

실시예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 “상/위(on)”에 또는 “하/아래(under)”에 형성된다는 기재는, 직접(directly) 또는 다른 층을 개재하여 형성되는 것을 모두 포함한다. 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다. In the description of the embodiments, it is to be understood that each layer (film), area, pattern or structure may be referred to as being "on" or "under / under" Quot; includes all that is formed directly or through another layer. The criteria for top / bottom or bottom / bottom of each layer are described with reference to the drawings.

도면에서 각 층(막), 영역, 패턴 또는 구조물들의 두께나 크기는 설명의 명확성 및 편의를 위하여 변형될 수 있으므로, 실제 크기를 전적으로 반영하는 것은 아니다.
The thickness or the size of each layer (film), region, pattern or structure in the drawings may be modified for clarity and convenience of explanation, and thus does not entirely reflect the actual size.

이하, 첨부한 도면을 참조하여 본 발명의 실시예를 상세하게 설명하면 다음과 같다. Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1 내지 도 3을 참조하여, 실시예에 따른 태양전지를 상세하게 설명한다. 도 1은 실시예에 따른 태양전지를 도시한 평면도이고, 도 2는 제 1 실시예에 따른 태양전지의 일 단면을 도시한 단면도이며, 도 3은 제 2 실시예에 따른 태양전지의 일 단면을 도시한 단면도이다.1 to 3, a solar cell according to an embodiment will be described in detail. FIG. 1 is a plan view showing a solar cell according to an embodiment, FIG. 2 is a cross-sectional view showing one end surface of the solar cell according to the first embodiment, and FIG. 3 is a cross- Fig.

도 1 및 도 2를 참조하면, 제 1 실시예에 따른 태양전지는, 지지 기판(100), 후면 전극층(200), 광 흡수층(300), 버퍼층(400) 및 전면 전극층(500)을 포함한다.1 and 2, the solar cell according to the first embodiment includes a support substrate 100, a rear electrode layer 200, a light absorption layer 300, a buffer layer 400, and a front electrode layer 500 .

상기 지지 기판(100)은 플레이트 형상을 가지며, 상기 후면 전극층(200), 상기 광 흡수층(300), 상기 버퍼층(400) 및 상기 전면 전극층(500)을 지지한다.The supporting substrate 100 has a plate shape and supports the rear electrode layer 200, the light absorbing layer 300, the buffer layer 400, and the front electrode layer 500.

상기 지지 기판(100)은 절연체일 수 있다. 상기 지지 기판(100)은 유리 기판, 플라스틱 기판 또는 금속 기판일 수 있다. 더 자세하게, 상기 지지 기판(100)은 소다 라임 글래스(soda lime glass) 기판일 수 있다. 이와는 다르게, 상기 지지 기판(100)의 재질로 알루미나와 같은 세라믹 기판, 스테인레스 스틸, 유연성이 있는 고분자 등이 사용될 수 있다. 상기 지지 기판(100)은 투명할 수 있다. 상기 지지 기판(100)은 리지드(rigid)하거나 플렉서블(flexible)할 수 있다.The support substrate 100 may be an insulator. The support substrate 100 may be a glass substrate, a plastic substrate, or a metal substrate. More specifically, the support substrate 100 may be a soda lime glass substrate. Alternatively, a ceramic substrate such as alumina, stainless steel, a flexible polymer, or the like may be used as the support substrate 100. The supporting substrate 100 may be transparent. The support substrate 100 may be rigid or flexible.

상기 후면 전극층(200)은 상기 지지 기판(100) 상에 배치된다. 상기 후면 전극층(200)은 도전층이다. 상기 후면 전극층(200)은 몰리브덴(Mo), 금(Au), 알루미늄(Al), 크롬(Cr), 텅스템(W) 및 구리(Cu) 중 어느 하나로 형성될 수 있다. 이 가운데, 특히 몰리브덴은 다른 원소에 비해 상기 지지 기판(100)과 열팽창 계수의 차이가 적기 때문에, 접착성이 우수하여 박리 현상이 발생하는 것을 방지할 수 있다.The rear electrode layer 200 is disposed on the supporting substrate 100. The rear electrode layer 200 is a conductive layer. The rear electrode layer 200 may be formed of any one of molybdenum (Mo), gold (Au), aluminum (Al), chromium (Cr), tungsten (W), and copper (Cu). Of these, molybdenum has a smaller difference in thermal expansion coefficient than the support substrate 100 in comparison with other elements, so that it is possible to prevent peeling phenomenon from occurring due to its excellent adhesiveness.

또한, 상기 후면 전극층(200)은 두 개 이상의 층들을 포함할 수 있다. 이때, 각각의 층들은 같은 금속으로 형성되거나 서로 다른 금속으로 형성될 수 있다.In addition, the rear electrode layer 200 may include two or more layers. At this time, the respective layers may be formed of the same metal or may be formed of different metals.

상기 광 흡수층(300)은 상기 후면전극층(200) 상에 배치된다.The light absorption layer 300 is disposed on the rear electrode layer 200.

상기 광 흡수층(300)은 Ⅰ-Ⅲ-Ⅵ족 계 화합물을 포함한다. 예를 들어, 상기 광 흡수층(300)은 구리-인듐-갈륨-셀레나이드계(Cu(In,Ga)Se2;CIGS계) 결정 구조, 구리-인듐-셀레나이드계 또는 구리-갈륨-셀레나이드계 결정 구조를 가질 수 있다.The light absorption layer 300 includes an I-III-VI group compound. For example, the light absorbing layer 300 is copper-indium-gallium-selenide-based (Cu (In, Ga) Se 2; CIGS-based) crystal structure, a copper-indium-selenide-based or copper-gallium-selenide Crystal structure.

상기 광 흡수층(300)의 에너지 밴드갭(band gap)은 약 1eV 내지 1.8eV일 수 있다.The energy band gap of the light absorption layer 300 may be about 1 eV to 1.8 eV.

상기 광 흡수층(300) 상에는 제 1 관통홈들(TH1a) 및 제 2 관통홈들(TH1b)이 형성된다. 자세하게, 상기 광 흡수층(300) 상에는 상기 제 1 관통홈들(TH1a)이 형성되고, 상기 제 1 관통홈들(TH1a)에 의해 노출되는 상기 후면 전극층(200) 상에 상기 제 2 관통홈들(TH1b)이 형성된다.The first through grooves TH1a and the second through grooves TH1b are formed on the light absorbing layer 300. [ The first through grooves TH1a are formed on the light absorbing layer 300 and the second through grooves TH1a are formed on the rear electrode layer 200 exposed by the first through holes TH1a. TH1b are formed.

상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)은 서로 중첩되는 위치에 형성된다. 즉, 상기 제 2 관통홈들(TH1b)이 형성되는 위치는 상기 제 1 관통홈들(TH1a)이 형성되는 위치에 대응될 수 있다.The first through grooves TH1a and the second through grooves TH1b are formed at positions overlapping each other. In other words, the position where the second through grooves TH1b are formed may correspond to the position where the first through grooves TH1a are formed.

또한, 상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)은 서로 단차를 가지면서 형성될 수 있다. 상기 제 1 관통홈들(TH1a)의 너비는 상기 제 2 관통홈들(TH1b)의 너비보다 더 클 수 있다. 자세하게, 상기 제 1 관통홈들(TH1a)의 너비는 약 80㎛ 내지 90㎛일 수 있다. 또한, 상기 제 2 관통홈들(TH1b)의 너비는 40㎛ 내지 70㎛ 일 수 있다.In addition, the first through grooves TH1a and the second through grooves TH1b may be formed with a step difference from each other. The width of the first through-holes TH1a may be greater than the width of the second through-holes TH1b. In detail, the width of the first through grooves TH1a may be about 80 탆 to 90 탆. In addition, the width of the second through grooves TH1b may be 40 탆 to 70 탆.

이에 따라, 상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)은 상기 너비의 차이에 따라 일정한 단차를 형성할 수 있다. 또한, 상기 제 2 관통홈들(TH1b)은 상기 제 1 관통홈들(TH1a)의 중앙 부분이 아닌 좌우 측면 중 적어도 일면에 치우쳐서 형성될 수 있다. 또한, 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)은 일체로 형성될 수 있다.Accordingly, the first through grooves TH1a and the second through grooves TH1b may form a constant step according to the difference of the width. In addition, the second through grooves TH1b may be formed on at least one side of the right and left side surfaces rather than the central portion of the first through grooves TH1a. In addition, the first through grooves TH1a and the second through grooves TH1b may be integrally formed.

이어서, 상기 버퍼층(400)은 상기 광 흡수층(300) 상에 배치된다. 자세하게, 상기 버퍼층(400)은 상기 광흡수층은 상기 광 흡수층의 상면에 증착되고, 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)에 채워질 수 있다. 더 자세하게, 상기 버퍼층(400)은 상기 광 흡수층(300)의 상면에 증착되고, 상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)에 의해 노출되는 상기 광 흡수층의 측면, 상기 후면 전극층의 상면 및 측면, 상기 지지 기판(100)의 상면에 증착될 수 있다. 즉, 서로 단차를 가지는 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)에 의해, 상기 버퍼층은 상기 광 흡수층(300), 상기 후면 전극층(200) 및 상기 지지 기판(100) 상에 증착될 수 있다.Then, the buffer layer 400 is disposed on the light absorption layer 300. In detail, the buffer layer 400 may be deposited on the upper surface of the light absorption layer and filled in the first through holes TH1a and the second through holes TH1b. More specifically, the buffer layer 400 is deposited on the upper surface of the light absorbing layer 300, and the side surfaces of the light absorbing layer exposed by the first through holes TH1a and the second through holes TH1b, The upper surface and the side surface of the rear electrode layer, and the upper surface of the supporting substrate 100. That is, by the first through grooves TH1a and TH1b having a step difference from each other, the buffer layer is sandwiched between the light absorbing layer 300, the back electrode layer 200, and the support substrate 100 ). ≪ / RTI >

상기 버퍼층(400)의 두께는 약 50㎚ 내지 약 150㎚ 일 수 있다.The thickness of the buffer layer 400 may be about 50 nm to about 150 nm.

상기 버퍼층(400)은 2층 이상으로 형성될 수 있다. 자세하게, 상기 버퍼층(400)은 제 1 버퍼층(410)과 제 2 버퍼층(420)을 포함할 수 있다. 이때, 상기 제 1 버퍼층(410)은 앞서 말한 황화 카드뮴(CdS), 황화 아연(ZnS), InXSY 및 InXSeYZn(O, OH) 등을 포함할 수 있다. 상기 제 1 버퍼층(400)의 에너지 밴드갭은 약 2.2 eV 내지 2.4 eV 일 수 있다.The buffer layer 400 may be formed of two or more layers. In detail, the buffer layer 400 may include a first buffer layer 410 and a second buffer layer 420. At this time, the first buffer layer 410 may include the foregoing cadmium sulfide (CdS), zinc sulfide (ZnS), In X X S Y Se Y Zn and In (O, OH) and the like. The energy band gap of the first buffer layer 400 may be about 2.2 eV to 2.4 eV.

또한, 상기 제 2 버퍼층(420)은 고저항 버퍼층일 수 있다. 상기 고저항 버퍼층은 상기 제 1 버퍼층(410) 상에 증착될 수 있다. 즉, 상기 고저항 버퍼층은 상기 광 흡수층(300), 상기 후면 전극층(200) 및 상기 지지 기판(100) 상에 증착되는 상기 제 1 버퍼층(410)과 직접 접촉하여 증착될 수 있다. 상기 고저항 버퍼층(420)은 불순물이 도핑되지 않은 산화아연(i-ZnO)을 포함한다. 상기 고저항 버퍼층(420)의 에너지 밴드갭은 약 3.1 eV 내지 약 3.3 eV 일 수 있다Also, the second buffer layer 420 may be a high resistance buffer layer. The high resistance buffer layer may be deposited on the first buffer layer 410. That is, the high-resistance buffer layer may be deposited in direct contact with the light absorbing layer 300, the rear electrode layer 200, and the first buffer layer 410 deposited on the supporting substrate 100. The high-resistance buffer layer 420 includes zinc oxide (i-ZnO) that is not doped with an impurity. The energy band gap of the high resistance buffer layer 420 may be about 3.1 eV to about 3.3 eV

상기 버퍼층(400) 상에는 제 3 관통홈들(TH2)이 형성될 수 있다. 상기 제 3 관통홈들(TH2)은 상기 후면 전극층(200)의 상면을 노출하는 오픈 영역이다. 상기 제 2 관통홈들(TH2)은 평면에서 보았을 때, 일 방향으로 연장되는 형상을 가질 수 있다. 상기 제 2 관통홈들(TH2)의 폭은 약 45㎛ 내지 55㎛ 일 수 있으나, 이에 제한되는 것은 아니다.Third through holes TH2 may be formed on the buffer layer 400. [ The third through holes TH2 are open regions that expose the upper surface of the rear electrode layer 200. [ The second through grooves TH2 may have a shape extending in one direction when viewed in a plan view. The width of the second through grooves TH2 may be about 45 탆 to 55 탆, but is not limited thereto.

상기 버퍼층(400)은 상기 제 3 관통홈들(TH2)에 의해서, 다수 개의 버퍼층들로 정의된다. 즉, 상기 버퍼층(400)은 상기 제 3 관통홈들(TH2)에 의해서, 상기 버퍼층들로 구분된다.The buffer layer 400 is defined as a plurality of buffer layers by the third through grooves TH2. That is, the buffer layer 400 is divided into the buffer layers by the third through grooves TH2.

이어서, 상기 전면 전극층(500)은 상기 버퍼층(400) 상에 배치된다. 자세하게, 상기 전면 전극층(500)은 상기 고저항 버퍼층 상에 배치된다. 상기 전면 전극층(500)은 투명하며 도전층이다. 또한, 상기 전면 전극층(500)의 저항은 상기 후면 전극층(200)의 저항보다 높다.Next, the front electrode layer 500 is disposed on the buffer layer 400. In detail, the front electrode layer 500 is disposed on the high-resistance buffer layer. The front electrode layer 500 is transparent and is a conductive layer. Also, the resistance of the front electrode layer 500 is higher than the resistance of the rear electrode layer 200.

상기 전면 전극층(500)은 산화물을 포함한다. 일례로, 상기 전면 전극층(500)으로 사용되는 물질의 예로서는 알루미늄이 도핑된 산화아연(Al doped ZnC;AZO), 인듐 산화아연(indium zinc oxide;IZO) 또는 인듐 틴 옥사이드(indium tin oxide;ITO) 등을 들 수 있다.The front electrode layer 500 includes an oxide. Examples of the material used for the front electrode layer 500 include Al doped ZnC (indium zinc oxide), indium zinc oxide (IZO), indium tin oxide (ITO) And the like.

상기 전면 전극층(500)의 두께는 약 500㎚ 내지 약 1.5㎛일 수 있다. 또한, 상기 전면 전극층(500)이 알루미늄이 도핑되는 산화아연으로 형성되는 경우, 알루미늄은 약 2.5wt% 내지 약 3.5wt%의 비율로 도핑될 수 있다.The thickness of the front electrode layer 500 may be about 500 nm to about 1.5 占 퐉. In addition, when the front electrode layer 500 is formed of zinc oxide doped with aluminum, aluminum may be doped at a ratio of about 2.5 wt% to about 3.5 wt%.

상기 전면 전극층(500)에는 제 4 관통홈들(TH3)이 형성된다. 상기 제 4 관통홈들(TH3)은 상기 전면 전극층(500)을 관통할 수 있다. 즉, 상기 제 4 관통홈(TH3)들은 상기 후면 전극층(200)의 상면을 노출시킬 수 있다.The front electrode layer 500 is formed with fourth through holes TH3. The fourth through holes (TH3) may pass through the front electrode layer (500). That is, the fourth through-holes TH3 may expose the upper surface of the rear electrode layer 200. [

상기 제 4 관통홈(TH3)들은 상기 제 3 관통홈(TH2)들에 인접하는 위치에 형성된다. 더 자세하게, 상기 제 4 관통홈(TH3)들은 상기 제 3 관통홈(TH2)들 옆에 배치된다. 즉, 평면에서 보았을 때, 상기 제 4 관통홈(TH3)들은 상기 제 3 관통홈(TH2)들 옆에 나란히 배치된다. 상기 제 4 관통홈(TH3)들은 상기 제 1 방향으로 연장되는 형상을 가질 수 있다.The fourth through-holes TH3 are formed at positions adjacent to the third through-holes TH2. More specifically, the fourth through-holes TH3 are disposed beside the third through-holes TH2. That is, when viewed in plan, the fourth through-holes TH3 are arranged next to the third through-holes TH2. The fourth through holes (TH3) may have a shape extending in the first direction.

상기 제 4 관통홈(TH3)들에 의해서, 상기 전면 전극층(500)은 다수 개의 전면 전극들로 구분된다. 즉, 상기 전면 전극들은 상기 제 4 관통홈(TH3)들에 의해서 정의된다.The front electrode layer 500 is divided into a plurality of front electrodes by the fourth through holes TH3. That is, the front electrodes are defined by the fourth through holes TH3.

상기 전면 전극들은 상기 후면 전극들과 대응되는 형상을 가진다. 즉, 상기 전면 전극들은 스트라이프 형태로 배치된다. 이와는 다르게, 상기 전면 전극들은 매트릭스 형태로 배치될 수 있다.The front electrodes have a shape corresponding to the rear electrodes. That is, the front electrodes are arranged in a stripe form. Alternatively, the front electrodes may be arranged in a matrix form.

또한, 상기 제 3 관통홈(TH3)들에 의해서, 다수 개의 태양전지들(C1, C2...)이 정의된다. 더 자세하게, 상기 제 2 관통홈(TH2)들 및 상기 제 3 관통홈(TH3)들에 의해서, 상기 태양전지들(C1, C2...)이 정의된다. 즉, 상기 제 2 관통홈(TH2)들 및 상기 제 3 관통홈(TH3)들에 의해서, 상기 태양전지들(C1, C2...)로 구분된다. 또한, 상기 태양전지들(C1, C2...)은 상기 제 1 방향과 교차하는 제 2 방향으로 서로 연결된다. 즉, 상기 태양전지들(C1, C2...)을 통하여 상기 제 2 방향으로 전류가 흐를 수 있다.In addition, a plurality of solar cells C1, C2, ... are defined by the third through holes TH3. More specifically, the solar cells (C1, C2, ...) are defined by the second through grooves (TH2) and the third through grooves (TH3). That is, the second through grooves TH2 and the third through grooves TH3 are divided into the solar cells C1, C2, .... The solar cells C1, C2, ... are connected to each other in a second direction intersecting with the first direction. That is, current can flow in the second direction through the solar cells C1, C2, ....

즉, 상기 태양전지 패널(10)은 상기 지지 기판(100) 및 상기 태양전지들(C1, C2...)을 포함한다. 상기 태양전지들(C1, C2...)은 상기 지지 기판(100) 상에 배치되고, 서로 이격된다.
That is, the solar cell panel 10 includes the support substrate 100 and the solar cells C1, C2,. The solar cells C1, C2, ... are disposed on the support substrate 100 and are spaced apart from each other.

이하, 제 2 실시예에 따른 태양전지를 설명한다. 제 2 실시예에 따른 태양전지에 대한 설명에서는 앞서 설명한 제 1 실시예에 따른 태양전지의 설명과 동일 또는 유사한 부분에 대한 설명은 편의상 생략한다. 즉, 제 2 실시예에 따른 태양전지에 대한 설명은 앞서 설명한 제 1 실시예에 따른 태양전지의 설명과 본질적으로 결합한다.
The solar cell according to the second embodiment will be described below. In the description of the solar cell according to the second embodiment, description of the same or similar parts to those of the solar cell according to the first embodiment described above will be omitted for the sake of convenience. That is, the description of the solar cell according to the second embodiment is essentially combined with the description of the solar cell according to the first embodiment described above.

도 1 및 도 3을 참조하면, 제 2 실시예에 따른 태양전지는, 지지 기판(100), 후면 전극층(200), 광 흡수층(300), 버퍼층(400) 및 전면 전극층(500)을 포함한다. 제 2 실시예에 따른 태양전지는, 지지 기판; 상기 지지 기판 상에 형성되는 후면 전극층; 상기 후면 전극층 상에 형성되는 광 흡수층; 상기 광 흡수층 상에 형성되는 버퍼층; 및 상기 버퍼층 상에 형성되는 고저항 버퍼층; 및 상기 고저항 버퍼층 상에 형성되는 전면 전극층을 포함한다.1 and 3, a solar cell according to a second embodiment includes a support substrate 100, a rear electrode layer 200, a light absorption layer 300, a buffer layer 400, and a front electrode layer 500 . The solar cell according to the second embodiment includes: a support substrate; A back electrode layer formed on the supporting substrate; A light absorbing layer formed on the rear electrode layer; A buffer layer formed on the light absorbing layer; And a high resistance buffer layer formed on the buffer layer; And a front electrode layer formed on the high-resistance buffer layer.

상기 버퍼층(400)은 제 1 버퍼층(410)과 제 2 버퍼층(420)을 포함한다. 즉, 제 1 실시예에 따른 버퍼층과 동일한 버퍼층을 포함한다.The buffer layer 400 includes a first buffer layer 410 and a second buffer layer 420. That is, it includes the same buffer layer as the buffer layer according to the first embodiment.

제 2 실시예에 따른 태양전지는, 상기 광 흡수층(300) 상에 상기 제 1 버퍼층(410)을 형성하고, 상기 제 1 버퍼층 상에는 상기 제 1 버퍼층(410), 상기 광 흡수층(300) 및 상기 후면 전극층(200)을 관통하는 제 1 관통홈들(TH1a) 및 제 2 관통홈들(TH1b)이 형성된다.The solar cell according to the second embodiment includes the first buffer layer 410 formed on the light absorbing layer 300 and the first buffer layer 410, the light absorbing layer 300, First through holes TH1a and second through holes TH1b that penetrate through the rear electrode layer 200 are formed.

또한, 상기 제 2 버퍼층(420) 즉, 상기 고저항 버퍼층은 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)에 의해 노출되는 상기 제 1 버퍼층(410)의 상면 및 측면, 상기 광 흡수층(300)의 측면, 상기 후면 전극층(200)의 상면 및 측면과 상기 지지 기판(100)의 상면에 증착된다.In addition, the second buffer layer 420, that is, the high resistance buffer layer may be formed on the upper surface and the side surface of the first buffer layer 410 exposed by the first through holes TH1a and the second through holes TH1b, A side surface of the light absorption layer 300, an upper surface and a side surface of the rear electrode layer 200, and an upper surface of the supporting substrate 100.

이어서, 상기 제 2 버퍼층(420)을 관통하고, 상기 제 2 버퍼층(420)을 다수개의 버퍼층으로 구분하는 제 3 관통홈들(TH2)이 형성되고, 상기 제 2 버퍼층(420) 상에 상기 전면 전극층(500)이 증착된다.Third through grooves TH2 penetrating the second buffer layer 420 and dividing the second buffer layer 420 into a plurality of buffer layers are formed on the second buffer layer 420, An electrode layer 500 is deposited.

이어서, 상기 전면 전극층(500)을 관통하고, 상기 전면 전극층(500)을 다수 개의 전면 전극층(500)으로 구분하는 제 4 관통홈들(TH3)들을 형성된다. The fourth through holes TH3 penetrating the front electrode layer 500 and dividing the front electrode layer 500 into a plurality of front electrode layers 500 are formed.

즉, 제 2 실시예에 따른 태양전지는, 상기 제 1 버퍼층(410)을 형성한 후, 상기 제 1 관통홈들(TH1a), 상기 제 2 관통홈들(TH1b), 상기 제 3 관통홈들(TH2) 및 상기 제 4 관통홈들(TH3)들을 형성한다.
That is, in the solar cell according to the second embodiment, after the first buffer layer 410 is formed, the first through-holes TH1a, the second through-holes TH1b, the third through- (TH2) and the fourth through grooves (TH3).

제 1 실시예 및 제 2 실시예에에 따른 태양전지는, 상기 광 흡수층 및/또는 상기 제 1 버퍼층이 증착된 후, 패턴들이 형성된다, 즉, 실시예들에 따른 태양전지는, 상기 광 흡수층 및/또는 상기 제 1 버퍼층이 증착된 후, 상기 제 1 관통홈들(TH1a), 상기 제 2 관통홈들(TH1b), 상기 제 3 관통홈들(TH2) 및 상기 제 4 관통홈들(TH3)들이 형성된다.In the solar cell according to the first embodiment and the second embodiment, patterns are formed after the light absorbing layer and / or the first buffer layer are deposited, that is, the solar cell according to the embodiments, And / or after the first buffer layer is deposited, the first through-holes TH1a, the second through-holes TH1b, the third through-holes TH2, and the fourth through-holes TH3 Are formed.

종래에는, 상기 후면 전극층을 형성한 후, 제 1 관통홈들을 형성한 후, 이어서, 광 흡수층을 증착하였다. 그러나, 상기 광 흡수층을 증착하는 공정은 500℃ 이상의 고온에서 진행되기 때문에, 상기 광 흡수층 증착 공정시 상기 지지 기판이 휘는 현상이 발생할 수 있다. 이러한, 지지 기판의 휨 현상은 상기 지지 기판 상에 배치되는 상기 후면 전극층에도 함께 영향을 주며, 상기 후면 전극층에 형성되는 패터닝 즉, 제 1 관통홈들도 함께 휘어질 수 있다. 상기 제 1 관통홈들은 태양전지에서 발전이 되지 않는 데드존(dead zone) 영역인데, 상기 제 1 관통홈들이 휘어짐에 따라, 상기 제 1 관통홈들의 너비 즉, 데드존 영역이 증가하게 되고, 따라서 전체적인 태양전지의 효율을 감소시키는 원인이 되었다.Conventionally, after forming the rear electrode layer, first through-holes are formed, and then a light absorption layer is deposited. However, since the process of depositing the light absorbing layer proceeds at a high temperature of 500 ° C or more, the support substrate may bend during the light absorbing layer deposition process. Such a bending phenomenon of the supporting substrate also affects the rear electrode layer disposed on the supporting substrate, and the patterning formed on the rear electrode layer, that is, the first through holes may be bent together. The first through grooves are dead zone regions that are not generated in the solar cell. As the first through grooves are warped, the width of the first through grooves, i.e., the dead zone region increases, Thereby reducing the overall efficiency of the solar cell.

이에 따라, 실시예들에 따른 태양전지는 상기 광 흡수층 및 또는 제 1 버퍼층을 증착 후에 패터닝 공정이 진행되므로, 고온 공정인 광 흡수층 증착에 따라. 지지 기판이 휘어도 상기 패터닝 영역에는 영향을 주지 않는다. 이에 따라, 상기 데드존 영역을 감소할 수 있다.Accordingly, in the solar cell according to the embodiments, since the patterning process is performed after the light absorbing layer and / or the first buffer layer are deposited, according to the light absorbing layer deposition as the high temperature process. The patterning area is not affected even if the supporting substrate is warped. As a result, the dead zone area can be reduced.

또한, 상기 제 1 관통홈들 및 상기 제 2 관통홈들을 단차를 주어 형성하므로, 이후에 진행되는 버퍼층 공정시 발생할 수 있는 과립 현상을 억제할 수 있다.In addition, since the first through grooves and the second through grooves are formed by providing a step difference, granulation phenomenon that may occur in a subsequent buffer layer process can be suppressed.

즉, 실시예들에 따른 태양전지는 태양전지의 전체적인 효율을 향상시킬 수 있다.
That is, the solar cell according to the embodiments can improve the overall efficiency of the solar cell.

이하, 도 4 내지 도 12를 참조하여, 제 1 실시예에 따른 태양전지의 제조방법을 설명한다. 도 4는 제 1 실시예에 따른 태양전지 제조방법의 공정 흐름도를 도시한 도면이고, 도 5 내지 도 12는 제 1 실시예에 따른 태양전지 제조방법을 설명하기 위한 도면들이다.Hereinafter, a manufacturing method of the solar cell according to the first embodiment will be described with reference to FIGS. 4 to 12. FIG. FIG. 4 is a flowchart illustrating a method of manufacturing a solar cell according to the first embodiment. FIGS. 5 to 12 are views for explaining a solar cell manufacturing method according to the first embodiment.

도 4 내지 도 12를 참조하면, 제 1 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계(ST10); 후면 전극층 상에 광 흡수층을 형성하는 단계(ST20); 제 1 관통홈들을 형성하는 단계(ST30); 제 2 관통홈들을 형성하는 단계(ST40); 버퍼층을 형성하는 단계(ST50); 제 3 관통홈들을 형성하는 단계(ST60); 전면 전극층을 형성하는 단계(ST70); 및 제 4 관통홈들을 형성하는 단계(TO80)를 포함한다.4 to 12, a solar cell manufacturing method according to the first embodiment includes: forming a rear electrode layer on a supporting substrate (ST10); Forming a light absorption layer on the rear electrode layer (ST20); Forming first through grooves (ST30); Forming second through grooves (ST40); Forming a buffer layer (ST50); Forming third through grooves (ST60); Forming a front electrode layer (ST70); And fourth through grooves (TO80).

상기 지지 기판 상에 후면 전극층을 형성하는 단계(ST10)에서는 도 5에 도시되어 있듯이, 상기 지지 기판(100) 상에 후면 전극층(200)이 형성된다. 상기 후면 전극층(200)은 PVD(Physical Vapor Deposition) 또는 도금의 방법으로 형성될 수 있다.5, in the step of forming the rear electrode layer on the supporting substrate, the rear electrode layer 200 is formed on the supporting substrate 100 as shown in FIG. The rear electrode layer 200 may be formed by PVD (Physical Vapor Deposition) or plating.

이어서, 상기 후면 전극층 상에 광 흡수층을 형성하는 단계(ST20)에서는 도 6에 도시되어 있듯이, 상기 후면전극층(200) 상에 광 흡수층(300)이 형성된다. 상기 광 흡수층(300)은 스퍼터링 공정 또는 증발법 등에 의해서 형성될 수 있다.6, a light absorption layer 300 is formed on the rear electrode layer 200 in step ST20 of forming a light absorption layer on the rear electrode layer. The light absorption layer 300 may be formed by a sputtering process or an evaporation process.

예를 들어, 상기 광 흡수층(300)을 형성하기 위해서 구리, 인듐, 갈륨, 셀레늄을 동시 또는 구분하여 증발시키면서 구리-인듐-갈륨-셀레나이드계(Cu(In,Ga)Se2;CIGS계)의 광 흡수층(300)을 형성하는 방법과 금속 프리커서 막을 형성시킨 후 셀레니제이션(Selenization) 공정에 의해 형성시키는 방법이 폭넓게 사용되고 있다.For example, a copper-indium-gallium-selenide (Cu (In, Ga) Se 2 ; CIGS system) is formed while simultaneously evaporating copper, indium, gallium, and selenium to form the light absorption layer 300. A method of forming a light absorbing layer 300 of a metal precursor film and a method of forming a metal precursor film by a selenization process are widely used.

금속 프리커서 막을 형성시킨 후 셀레니제이션 하는 것을 세분화하면, 구리 타겟, 인듐 타겟, 갈륨 타겟을 사용하는 스퍼터링 공정에 의해서, 상기 후면전극(200) 상에 금속 프리커서 막이 형성된다.When a metal precursor film is formed and then subjected to selenization, a metal precursor film is formed on the rear electrode 200 by a sputtering process using a copper target, an indium target, and a gallium target.

이후, 상기 금속 프리커서 막은 셀레이제이션(selenization) 공정에 의해서, 구리-인듐-갈륨-셀레나이드계(Cu(In,Ga)Se2;CIGS계)의 광 흡수층(300)이 형성된다.Then, the metal precursor film is formed with a light absorbing layer 300 of copper-indium-gallium-selenide (Cu (In, Ga) Se 2, CIGS system) by a selenization process.

이와는 다르게, 상기 구리 타겟, 인듐 타겟, 갈륨 타겟을 사용하는 스퍼터링 공정 및 상기 셀레니제이션 공정은 동시에 진행될 수 있다.Alternatively, the copper target, the indium target, the sputtering process using the gallium target, and the selenization process may be performed simultaneously.

이와는 다르게, 구리 타겟 및 인듐 타겟 만을 사용하거나, 구리 타겟 및 갈륨 타겟을 사용하는 스퍼터링 공정 및 셀레니제이션 공정에 의해서, CIS계 또는 CIG계 광 흡수층(300)이 형성될 수 있다.Alternatively, the CIS-based or CIG-based optical absorption layer 300 can be formed by using only a copper target and an indium target, or by a sputtering process and a selenization process using a copper target and a gallium target.

이어서, 상기 제 1 관통홈들을 형성하는 단계(ST30) 및 상기 제 2 관통홈들을 형성하는 단계(ST40)에서는 도 7 및 도 8에 도시되어 있듯이, 상기 광 흡수층 상에 제 1 관통홈들(TH1a) 및 제 2 관통홈들(TH1b) 패터닝된다.7 and 8, in the step ST30 of forming the first through grooves and the step ST40 of forming the second through grooves, the first through grooves TH1a (TH1a) are formed on the light absorbing layer And the second through grooves TH1b are patterned.

상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)은 팁 등의 기계적인 장치 또는 레이저 장치 등에 의해서 형성될 수 있다.The first through grooves TH1a and the second through grooves TH1b may be formed by a mechanical device such as a tip, a laser device, or the like.

도 7에 도시되어 있듯이. 상기 제 1 관통홈들(TH1a)은 상기 광 흡수층(300)을 관통하여 형성된다. 또한, 도 8에 도시되어 있듯이. 상기 제 2 관통홈들(TH1b)은 상기 후면 전극층(200)을 관통하여 형성된다. 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)이 형성되는 공정은 동시에 수행될 수 있다.As shown in Fig. The first through holes (TH1a) are formed through the light absorbing layer (300). Further, as shown in Fig. The second through holes (TH1b) are formed through the rear electrode layer (200). The process of forming the first through holes TH1a and the second through holes TH1b may be performed simultaneously.

상기 제 1 관통홈들(TH1a)이 형성되는 위치와 상기 제 2 관통홈들(TH1b)이 형성되는 위치는 서로 중첩될 수 있다. 즉, 상기 후면 전극층(200)을 관통하는 상기 제 2 관통홈들(TH1b)은 상기 제 1 관통홈들(TH1a)이 형성되는 위치와 대응되는 위치에 형성된다. 또한, 상기 제 2 관통홈들(TH1b)은 상기 제 1 관통홈들(TH1a)의 중앙 부분이 아닌 좌우 측면 중 적어도 일면에 치우쳐서 형성될 수 있다.The positions where the first through grooves TH1a are formed and the positions where the second through grooves TH1b are formed may overlap with each other. That is, the second through grooves TH1b passing through the rear electrode layer 200 are formed at positions corresponding to the positions where the first through grooves TH1a are formed. In addition, the second through grooves TH1b may be formed on at least one side of the right and left side surfaces rather than the central portion of the first through grooves TH1a.

또한, 상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)은 서로 단차를 가지면서 형성된다. 일례로, 상기 제 1 관통홈들(TH1a)과 상기 제 2 관통홈들(TH1b)은 서로 다른 너비를 가지면서 너비의 차이만큼 단차를 형성한다. 일례로, 상기 제 1 관통홈들(TH1a)은 상기 제 2 관통홈들(TH1b)의 너비보다 클 수 있다. 자세하게, 상기 제 1 관통홈들(TH1a)의 너비는 약 80㎛ 내지 약 90㎛일 수 있고, 상기 제 2 관통홈들(TH1b)의 너비는 약 40㎛ 내지 약 70㎛일 수 있다. 이에 따라, 서로 다른 너비를 가지는 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)은 서로 단차를 가지면서 형성될 수 있다.In addition, the first through grooves TH1a and the second through grooves TH1b are formed with a step difference from each other. For example, the first through grooves TH1a and the second through grooves TH1b have different widths and form steps by the difference in width. For example, the first through grooves TH1a may be greater than the width of the second through grooves TH1b. In detail, the width of the first through grooves TH1a may be about 80 占 퐉 to about 90 占 퐉, and the width of the second through grooves TH1b may be about 40 占 퐉 to about 70 占 퐉. Accordingly, the first penetration grooves TH1a and the second penetration grooves TH1b having different widths may be formed with a step difference from each other.

이어서, 상기 버퍼층을 형성하는 단계(ST50)에서는, 도 9에 도시되어 있듯이, 상기 광 흡수층(300) 상에 상기 버퍼층(400)이 증착된다. 자세하게, 상기 광 흡수층 상에 제 1 버퍼층(410) 및 제 2 버퍼층(420)이 증착된다.Next, in the step of forming the buffer layer (ST50), the buffer layer 400 is deposited on the light absorption layer 300 as shown in FIG. In detail, a first buffer layer 410 and a second buffer layer 420 are deposited on the light absorption layer.

상기 버퍼층(400)의 증착은 당업계에서 태양전지의 버퍼층 증착을 위해 사용하는 것이라면 특별히 제한없이 사용가능하다. 예를 들어, 상기 버퍼층(400)은 스퍼터링법(sputtering), 증발법(evaporation), 화학기상증착법(Chemical vapor deposition) 등에 의해 증착된다.The deposition of the buffer layer 400 can be used without any particular limitations as long as it is used in the art for deposition of a buffer layer of a solar cell. For example, the buffer layer 400 is deposited by sputtering, evaporation, chemical vapor deposition, or the like.

상기 버퍼층(400)은 상기 광 흡수층의 상면과 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)에 의해 노출되는 상기 후면 전극층(200) 및 상기 지지 기판(100) 상에도 증착된다. 자세하게, 상기 버퍼층(400)은 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)에 의해 노출되는 상기 광 흡수층(300)의 측면, 상기 후면 전극층(200)의 상면 및 측면, 상기 지지 기판(100)의 상면에 증착된다.The buffer layer 400 is also formed on the upper surface of the light absorbing layer and the back electrode layer 200 and the supporting substrate 100 exposed by the first through holes TH1a and the second through holes TH1b Lt; / RTI > The buffer layer 400 is formed on the side surfaces of the light absorbing layer 300 exposed by the first through holes TH1a and the second through holes TH1b and on the upper surface and the side surface of the rear electrode layer 200. [ And is deposited on the upper surface of the supporting substrate 100.

이어서, 상기 제 3 관통홈들을 형성하는 단계(ST60)에서는, 도 10에 도시되어 있듯이, 상기 버퍼층(400) 상에 제 3 관통홈들(TH2)을 형성한다. Next, in the step of forming the third through grooves ST60, third through grooves TH2 are formed on the buffer layer 400 as shown in FIG.

상기 제 3 관통홈들(TH2)은 팁 등의 기계적인 장치 또는 레이저 장치 등에 의해서 패터닝될 수 있다. 상기 제 3 관통홈들(TH2)은 약 45㎛ 내지 약 55㎛의 너비로 형성될 수 있다. 상기 제 3 관통홈들(TH2)에 의해 상기 버퍼층(400)은 다수 개의 버퍼층들로 구분된다.The third through holes TH2 may be patterned by a mechanical device such as a tip or a laser device. The third through grooves TH2 may have a width of about 45 mu m to about 55 mu m. The buffer layer 400 is divided into a plurality of buffer layers by the third through holes TH2.

이어서, 상기 전면 전극층을 형성하는 단계(ST70)에서는, 도 11에 도시되어 있듯이, 상기 버퍼층(400) 상에 전면 전극층(500)이 증착된다. 11, a front electrode layer 500 is deposited on the buffer layer 400 in step ST70. Referring to FIG.

상기 전면 전극층(500)은 화학기상증착(chemical vapor deposition, CVD), 유기금속 화학 증착(metal organic chemical vapor deposition, MOCVD) 또는 스퍼터링(sputtering)에 의해 증착될 수 있다.The front electrode layer 500 may be deposited by chemical vapor deposition (CVD), metal organic chemical vapor deposition (MOCVD), or sputtering.

상기 전면 전극층(500)은 상기 버퍼층(400)의 상면 및 상기 제 3 관통홈들(TH2)에 의해 노출되는 부분에 증착된다. 즉, 상기 전면 전극층(500)은 상기 제 1 버퍼층(410)의 상면과 상기 제 3 관통홈들(TH2)에 의해 노출되는 후면 전극층(200)의 상면에 증착된다.The front electrode layer 500 is deposited on the upper surface of the buffer layer 400 and the portion exposed by the third through holes TH2. That is, the front electrode layer 500 is deposited on the upper surface of the first buffer layer 410 and the upper surface of the rear electrode layer 200 exposed by the third through holes TH2.

이어서, 상기 제 4 관통홈들(TH3)을 형성하는 단계에서는, 도 12에 도시되어 있듯이, 상기 전면 전극층 상에 제 4 관통홈들(TH3)을 형성한다.Next, in the step of forming the fourth through holes TH3, fourth through holes TH3 are formed on the front electrode layer, as shown in FIG.

상기 제 4 관통홈들(TH3)은 팁 등의 기계적인 장치 또는 레이저 장치 등에 의해서 패터닝될 수 있다. 상기 제 4 관통홈들(TH3)은 약 45㎛ 내지 약 60㎛의 너비로 형성될 수 있다. 상기 제 4 관통홈들(TH3)에 의해 상기 전면 전극층(500)은 다수 개의 전면 전극층들로 구분된다.
The fourth through holes TH3 may be patterned by a mechanical device such as a tip or a laser device. The fourth through-holes TH3 may have a width of about 45 mu m to about 60 mu m. The front electrode layer 500 is divided into a plurality of front electrode layers by the fourth through holes TH3.

이하, 도 13 내지 도 21을 참고하여 제 2 실시예에 따른 태양전지 제조방법을 설명한다. 제 2 실시예에 따른 태양전지 제조방법에 대한 설명에서는 앞서 설명한 제 1 실시예에 따른 태양전지 제조방법의 설명과 동일 또는 유사한 부분에 대한 설명은 편의상 생략한다. 즉, 제 2 실시예에 따른 태양전지 제조방법에 대한 설명은 앞서 설명한 제 1 실시예에 따른 태양전지 제조방법의 설명과 본질적으로 결합한다.Hereinafter, a solar cell manufacturing method according to the second embodiment will be described with reference to FIGS. 13 to 21. FIG. In the description of the solar cell manufacturing method according to the second embodiment, the description of the same or similar parts as the description of the solar cell manufacturing method according to the first embodiment described above will be omitted for the sake of convenience. That is, the description of the solar cell manufacturing method according to the second embodiment is essentially combined with the description of the solar cell manufacturing method according to the first embodiment described above.

도 13 내지 도 21를 참조하면, 제 2 실시예에 따른 태양전지 제조방법은, 지지 기판 상에 후면 전극층을 형성하는 단계(ST100); 후면 전극층 상에 광 흡수층 및 버퍼층을 형성하는 단계(ST200); 제 1 관통홈들을 형성하는 단계(ST300); 제 2 관통홈들을 형성하는 단계(ST400); 고저항 버퍼층을 형성하는 단계(ST500); 제 3 관통홈들을 형성하는 단계(ST600); 전면 전극층을 형성하는 단계(ST700); 및 제 4 관통홈들을 형성하는 단계(TO800)를 포함한다.13 to 21, a solar cell manufacturing method according to a second embodiment includes: forming a rear electrode layer on a supporting substrate (ST100); Forming a light absorption layer and a buffer layer on the rear electrode layer (ST200); Forming first through holes (ST300); Forming second through grooves (ST400); Forming a high resistance buffer layer (ST500); Forming third through grooves (ST600); Forming a front electrode layer (ST700); And fourth through grooves (TO800).

제 2 실시예에 따른 태양전지 제조방법에서는, 상기 지지 기판(100) 상에 상기 후면 전극층(200), 상기 광 흡수층(300) 및 상기 제 1 버퍼층(410)을 형성한 후, 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)이 패터닝된다.In the method of manufacturing a solar cell according to the second embodiment, after the rear electrode layer 200, the light absorbing layer 300, and the first buffer layer 410 are formed on the supporting substrate 100, The grooves TH1a and the second through grooves TH1b are patterned.

즉, 도 14 내지 도 21에 도시되어 있듯이, 상기 지지 기판(100) 상에 상기 제 1 버퍼층(410)까지 증착한 후에, 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)을 패터닝 한 후, 상기 제 2 버퍼층(420) 즉, 고저항 버퍼층, 제 3 관통홈들(TH2), 전면 전극층(500) 및 제 4 관통홈들(TH3)이 형성된다.
14 to 21, after the first buffer layer 410 is deposited on the support substrate 100, the first through-holes TH1a and the second through-holes TH1b The second buffer layer 420, that is, the high resistance buffer layer, the third through holes TH2, the front electrode layer 500, and the fourth through holes TH3 are formed.

제 1 실시예 및 제 2 실시예에 따른 태양전지 제조방법에 따르면, 상기 제 1 관통홈들(TH1a) 및 상기 제 2 관통홈들(TH1b)을 패터닝하는 공정은 상기 광 흡수층 증착 공정 이후에 이루어진다.According to the manufacturing method of the solar cell according to the first and second embodiments, the step of patterning the first through grooves TH1a and the second through grooves TH1b is performed after the step of depositing the light absorbing layer .

즉, 종래에는 상기 후면 전극층을 증착 후에 상기 패터닝 공정이 수행되었으나, 이후에 진행되는 광 흡수층 증착 공정이 500℃ 이상의 온도에서 이루어지는 고온 공정이므로, 상기 고온에 의해 상기 지지 기판이 휘게되면서, 상기 지지 기판 상에 증착된 후면 전극층의 패터닝에도 함께 영향을 줄 수 있었다. 즉, 상기 패터닝이 지지 기판이 휘면서 함께 휘게 되므로, 원치 않는 데드존 영역이 증가하게 되고, 이는 태양전지의 전체적이 효율을 감소시키는 원인이 되었다.That is, conventionally, the patterning process is performed after the rear electrode layer is deposited, but the subsequent process of depositing the light absorbing layer is a high-temperature process at a temperature of 500 ° C or higher. As the supporting substrate is bent by the high temperature, And the patterning of the rear electrode layer deposited on the substrate. That is, since the patterning bends the supporting substrate while bending, an undesired dead zone area is increased, which causes the overall efficiency of the solar cell to be reduced.

그러나 실시예들에 따른 태양전지 제조방법에서는, 상기 광 흡수층 및/또는 상기 버퍼층 증착 이후에 패터닝 공정이 이루어지므로, 고온 공정에 의해 패터닝이 휘는 것을 방지할 수 있어 데드존 영역이 증가하는 것을 방지할 수 있다.However, in the solar cell manufacturing method according to the embodiments, since the patterning process is performed after the light absorption layer and / or the buffer layer is deposited, the patterning can be prevented from being warped by the high temperature process, .

또한, 상기 광 흡수층 및/또는 상기 버퍼층 상에 형성되는 패터닝에 단차를 주므로, 이후에 진행되는 버퍼층 또는 고저항 버퍼층 증착 공정시 발생할 수 있는 과립 현상을 방지할 수 있다.In addition, since the patterning formed on the light absorbing layer and / or the buffer layer is stepped, it is possible to prevent a granulation phenomenon that may occur in the subsequent buffer layer or high resistance buffer layer deposition process.

이에 따라, 실시예들에 따른 태양전지 제조방법은 데드존 영역을 감소시킬 수 있어, 전체적인 태양전지의 효율을 향상시킬 수 있다.
Accordingly, the manufacturing method of the solar cell according to the embodiments can reduce the dead zone area and improve the efficiency of the entire solar cell.

상술한 실시예에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의하여 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다. The features, structures, effects and the like described in the foregoing embodiments are included in at least one embodiment of the present invention and are not necessarily limited to one embodiment. Further, the features, structures, effects, and the like illustrated in the embodiments may be combined or modified in other embodiments by those skilled in the art to which the embodiments belong. Therefore, it should be understood that the present invention is not limited to these combinations and modifications.

또한, 이상에서 실시예들을 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예들에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부한 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.While the present invention has been particularly shown and described with reference to exemplary embodiments thereof, it is clearly understood that the same is by way of illustration and example only and is not to be construed as limiting the scope of the present invention. It can be seen that various modifications and applications are possible. For example, each component specifically shown in the embodiments may be modified and implemented. It is to be understood that the present invention may be embodied in many other specific forms without departing from the spirit or essential characteristics thereof.

Claims (19)

지지 기판 상에 후면 전극층을 형성하는 단계;
상기 후면 전극층 상에 광 흡수층을 형성하는 단계;
상기 광 흡수층 상에 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계;
상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계;
상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 버퍼층을 형성하는 단계;
상기 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및
상기 버퍼층 상에 전면 전극층을 형성하는 단계를 포함하고,
상기 제 2 관통홈들은 상기 제 1 관통홈들과 중첩되며 형성되고,
상기 제 1 관통홈들의 너비는 상기 제 2 관통홈들의 너비보다 크고,
상기 제 1 관통홈들은 상기 제 2 관통홈들과 단차를 가지며 형성되고,
상기 단차에 의해, 상기 후면 전극층의 상면 및 측면이 노출되고,
상기 버퍼층은,
상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되는 태양전지 제조방법.
Forming a rear electrode layer on the supporting substrate;
Forming a light absorption layer on the rear electrode layer;
Forming first through grooves through the light absorbing layer on the light absorbing layer;
Forming second through holes through the rear electrode layer exposed by the first through holes;
Forming a buffer layer on the light absorbing layer, the rear electrode layer, and the supporting substrate;
Forming third through holes through the buffer layer; And
And forming a front electrode layer on the buffer layer,
The second through grooves overlap and form the first through grooves,
Wherein the width of the first through-holes is greater than the width of the second through-
Wherein the first through-holes are formed with a step with the second through-holes,
The upper surface and the side surface of the rear electrode layer are exposed,
The buffer layer may be formed,
The upper surface and the side surface of the light absorbing layer, the upper surface and side surfaces of the rear electrode layer, and the upper surface of the supporting substrate.
제 1항에 있어서,
상기 버퍼층은 상기 광 흡수층 상에 배치되는 제 1 버퍼층; 및 상기 제 1 버퍼층 상에 배치되고, 상기 제 1 버퍼층보다 저항이 높은 제 2 버퍼층을 포함하는 태양전지 제조방법.
The method according to claim 1,
The buffer layer comprising: a first buffer layer disposed on the light absorption layer; And a second buffer layer disposed on the first buffer layer and having a higher resistance than the first buffer layer.
제 2항에 있어서,
상기 제 1 버퍼층은 상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되고,
상기 제 2 버퍼층은 상기 제 1 버퍼층 상에서 상기 제 1 버퍼층을 따라 연장하며 배치되는 태양전지 제조방법.
3. The method of claim 2,
Wherein the first buffer layer is disposed in direct contact with the upper surface and the side surface of the light absorbing layer, the upper surface and side surfaces of the rear electrode layer and the upper surface of the supporting substrate,
Wherein the second buffer layer extends along the first buffer layer on the first buffer layer.
제 3항에 있어서,
상기 제 1 관통홈들과 상기 제 2 관통홈들을 형성하는 단계는 동시에 수행되는 태양전지 제조방법.
The method of claim 3,
Wherein forming the first through-holes and the second through-holes is performed simultaneously.
제 1항에 있어서,
상기 제 1 관통홈들의 너비는 80㎛ 내지 90㎛이고,
상기 제 2 관통홈들의 너비는 40㎛ 내지 70㎛인 태양전지 제조방법.
The method according to claim 1,
The width of the first through-holes is 80 to 90 탆,
And the width of the second through grooves is 40 탆 to 70 탆.
지지 기판;
상기 지지 기판 상에 형성되는 후면 전극층;
상기 후면 전극층 상에 형성되는 광 흡수층;
상기 광 흡수층을 관통하는 제 1 관통홈들;
상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들;
상기 광 흡수층 상에 형성되는 버퍼층; 및
상기 버퍼층 상에 형성되는 전면 전극층을 포함하고,
상기 제 2 관통홈들은 상기 제 1 관통홈들과 중첩되며 형성되고,
상기 제 1 관통홈들의 너비는 상기 제 2 관통홈들의 너비보다 크고,
상기 제 1 관통홈들은 상기 제 2 관통홈들과 단차를 가지며 형성되고,
상기 단차에 의해, 상기 후면 전극층의 상면 및 측면이 노출되고,
상기 버퍼층은,
상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되는 태양전지.
A support substrate;
A back electrode layer formed on the supporting substrate;
A light absorbing layer formed on the rear electrode layer;
First through grooves passing through the light absorbing layer;
Second through-holes passing through the rear electrode layer exposed by the first through-holes;
A buffer layer formed on the light absorbing layer; And
And a front electrode layer formed on the buffer layer,
The second through grooves overlap and form the first through grooves,
Wherein the width of the first through-holes is greater than the width of the second through-
Wherein the first through-holes are formed with a step with the second through-holes,
The upper surface and the side surface of the rear electrode layer are exposed,
The buffer layer may be formed,
The upper surface and the side surface of the light absorbing layer, the upper surface and the side surface of the rear electrode layer, and the upper surface of the supporting substrate.
제 6항에 있어서,
상기 제 1 관통홈들 및 상기 제 2 관통홈들은 일체로 형성되는 태양전지.
The method according to claim 6,
Wherein the first through-holes and the second through-holes are integrally formed.
제 6항에 있어서,
상기 버퍼층은 상기 광 흡수층 상에 배치되는 제 1 버퍼층; 및 상기 제 1 버퍼층 상에 배치되고, 상기 제 1 버퍼층보다 저항이 높은 제 2 버퍼층을 포함하는 태양전지.
The method according to claim 6,
The buffer layer comprising: a first buffer layer disposed on the light absorption layer; And a second buffer layer disposed on the first buffer layer and having a higher resistance than the first buffer layer.
제 8항에 있어서,
상기 제 1 버퍼층은 상기 광 흡수층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되고,
상기 제 2 버퍼층은 상기 제 1 버퍼층 상에서 상기 제 1 버퍼층을 따라 연장하며 배치되는 태양전지.
9. The method of claim 8,
Wherein the first buffer layer is disposed in direct contact with the upper surface and the side surface of the light absorbing layer, the upper surface and side surfaces of the rear electrode layer and the upper surface of the supporting substrate,
And the second buffer layer extends along the first buffer layer on the first buffer layer.
제 6항에 있어서,
상기 제 1 관통홈들의 너비는 80㎛ 내지 90㎛이고,
상기 제 2 관통홈들의 너비는 40㎛ 내지 70㎛인 태양전지.
The method according to claim 6,
The width of the first through-holes is 80 to 90 탆,
And the width of the second through grooves is 40 占 퐉 to 70 占 퐉.
지지 기판 상에 후면 전극층을 형성하는 단계;
상기 후면 전극층 상에 광 흡수층을 형성하는 단계;
상기 광 흡수층 상에 제 1 버퍼층을 형성하는 단계;상기 제 1 버퍼층 상에 상기 제 1 버퍼층 및 상기 광 흡수층을 관통하는 제 1 관통홈들을 형성하는 단계;
상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들을 형성하는 단계;
상기 제 1 버퍼층, 상기 광 흡수층, 상기 후면 전극층, 상기 지지 기판 상에 상기 제 1 버퍼층보다 저항이 높은 제 2 버퍼층을 형성하는 단계;
상기 제 2 버퍼층을 관통하는 제 3 관통홈들을 형성하는 단계; 및
상기 제 2 버퍼층 상에 전면 전극층을 형성하는 단계를 포함하고,
상기 제 2 관통홈들은 상기 제 1 관통홈들과 중첩되며 형성되고,
상기 제 1 관통홈들의 너비는 상기 제 2 관통홈들의 너비보다 크고,
상기 제 1 관통홈들은 상기 제 2 관통홈들과 단차를 가지며 형성되고,
상기 단차에 의해, 상기 후면 전극층의 상면 및 측면이 노출되고,
상기 제 2 버퍼층은,
제 1 버퍼층의 상면 및 측면, 상기 광 흡수층의 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되는 태양전지 제조방법.
Forming a rear electrode layer on the supporting substrate;
Forming a light absorption layer on the rear electrode layer;
Forming a first buffer layer on the light absorbing layer, forming first through holes through the first buffer layer and the light absorbing layer on the first buffer layer,
Forming second through holes through the rear electrode layer exposed by the first through holes;
Forming a second buffer layer having a resistance higher than that of the first buffer layer on the first buffer layer, the light absorption layer, the back electrode layer, and the support substrate;
Forming third through grooves through the second buffer layer; And
And forming a front electrode layer on the second buffer layer,
The second through grooves overlap and form the first through grooves,
Wherein the width of the first through-holes is greater than the width of the second through-
Wherein the first through-holes are formed with a step with the second through-holes,
The upper surface and the side surface of the rear electrode layer are exposed,
Wherein the second buffer layer comprises:
Wherein the upper surface and the side surface of the first buffer layer, the side surface of the light absorbing layer, the upper surface and side surfaces of the rear electrode layer, and the upper surface of the supporting substrate are in direct contact with each other.
제 11항에 있어서,
상기 제 1 관통홈들의 너비는 80㎛ 내지 90㎛이고,
상기 제 2 관통홈들의 너비는 40㎛ 내지 70㎛인 태양전지 제조방법.
12. The method of claim 11,
The width of the first through-holes is 80 to 90 탆,
And the width of the second through grooves is 40 탆 to 70 탆.
제 12항에 있어서,
상기 전면 전극층은 상기 제 2 버퍼층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 직접 접촉하며 배치되는 태양전지 제조방법.
13. The method of claim 12,
Wherein the front electrode layer is disposed in direct contact with upper and side surfaces of the second buffer layer, upper surfaces and side surfaces of the rear electrode layer.
삭제delete 지지 기판;
상기 지지 기판 상에 형성되는 후면 전극층;
상기 후면 전극층 상에 형성되는 광 흡수층;
상기 광 흡수층 상에 형성되는 제 1 버퍼층;
상기 제 1 버퍼층 상에 상기 제 1 버퍼층 및 상기 광 흡수층을 관통하는 제 1 관통홈들;
상기 제 1 관통홈들에 의해 노출되는 상기 후면 전극층을 관통하는 제 2 관통홈들;
상기 제 1 버퍼층보다 저항이 높고, 상기 제 1 버퍼층 상에 형성되는 제 2 버퍼층; 및
상기 제 2 버퍼층 상에 형성되는 전면 전극층을 포함하고,
상기 제 2 관통홈들은 상기 제 1 관통홈들과 중첩되며 형성되고,
상기 제 1 관통홈들의 너비는 상기 제 2 관통홈들의 너비보다 크고,
상기 제 1 관통홈들은 상기 제 2 관통홈들과 단차를 가지며 형성되고,
상기 단차에 의해, 상기 후면 전극층의 상면 및 측면이 노출되고,
상기 제 2 버퍼층은,
상기 제 1 버퍼층의 상면 및 측면, 상기 광 흡수층의 측면, 상기 후면 전극층의 상면 및 측면과 상기 지지 기판의 상면과 직접 접촉하며 배치되는 태양전지.
A support substrate;
A back electrode layer formed on the supporting substrate;
A light absorbing layer formed on the rear electrode layer;
A first buffer layer formed on the light absorption layer;
First through grooves passing through the first buffer layer and the light absorbing layer on the first buffer layer;
Second through-holes passing through the rear electrode layer exposed by the first through-holes;
A second buffer layer having a resistance higher than that of the first buffer layer and formed on the first buffer layer; And
And a front electrode layer formed on the second buffer layer,
The second through grooves overlap and form the first through grooves,
Wherein the width of the first through-holes is greater than the width of the second through-
Wherein the first through-holes are formed with a step with the second through-holes,
The upper surface and the side surface of the rear electrode layer are exposed,
Wherein the second buffer layer comprises:
And the upper surface and the side surface of the first buffer layer, the side surface of the light absorbing layer, the upper surface and side surfaces of the rear electrode layer, and the upper surface of the supporting substrate.
제 15항에 있어서,
상기 제 1 관통홈들의 너비는 80㎛ 내지 90㎛이고,
상기 제 2 관통홈들의 너비는 40㎛ 내지 70㎛인 태양전지.
16. The method of claim 15,
The width of the first through-holes is 80 to 90 탆,
And the width of the second through grooves is 40 占 퐉 to 70 占 퐉.
제 16항에 있어서,
상기 전면 전극층은 상기 제 2 버퍼층의 상면 및 측면, 상기 후면 전극층의 상면 및 측면과 직접 접촉하며 배치되는 태양전지.
17. The method of claim 16,
Wherein the front electrode layer is disposed in direct contact with upper and side surfaces of the second buffer layer, upper surfaces and side surfaces of the rear electrode layer.
삭제delete 삭제delete
KR1020120113209A 2012-10-11 2012-10-11 Solar cell and method of fabricating the same KR101934434B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120113209A KR101934434B1 (en) 2012-10-11 2012-10-11 Solar cell and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120113209A KR101934434B1 (en) 2012-10-11 2012-10-11 Solar cell and method of fabricating the same

Publications (2)

Publication Number Publication Date
KR20140047258A KR20140047258A (en) 2014-04-22
KR101934434B1 true KR101934434B1 (en) 2019-01-02

Family

ID=50653877

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120113209A KR101934434B1 (en) 2012-10-11 2012-10-11 Solar cell and method of fabricating the same

Country Status (1)

Country Link
KR (1) KR101934434B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102295026B1 (en) 2014-08-26 2021-08-30 에스케이플래닛 주식회사 Apparatus and method for providing product information of offline store

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202919A (en) 2005-01-19 2006-08-03 Shinko Electric Ind Co Ltd Solar cell module and method of manufacturing same
JP2006222384A (en) 2005-02-14 2006-08-24 Matsushita Electric Ind Co Ltd Integrated thin film solar battery and its manufacturing method
JP2009512197A (en) 2005-10-07 2009-03-19 アプライド マテリアルズ インコーポレイテッド Systems and methods for forming improved thin film solar cell interconnects
JP2012114404A (en) * 2010-11-05 2012-06-14 Kataoka Seisakusho:Kk Method and apparatus of manufacturing thin film solar cell
JP2012114250A (en) 2010-11-25 2012-06-14 Kyocera Corp Manufacturing method of photoelectric conversion device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202919A (en) 2005-01-19 2006-08-03 Shinko Electric Ind Co Ltd Solar cell module and method of manufacturing same
JP2006222384A (en) 2005-02-14 2006-08-24 Matsushita Electric Ind Co Ltd Integrated thin film solar battery and its manufacturing method
JP2009512197A (en) 2005-10-07 2009-03-19 アプライド マテリアルズ インコーポレイテッド Systems and methods for forming improved thin film solar cell interconnects
JP2012114404A (en) * 2010-11-05 2012-06-14 Kataoka Seisakusho:Kk Method and apparatus of manufacturing thin film solar cell
JP2012114250A (en) 2010-11-25 2012-06-14 Kyocera Corp Manufacturing method of photoelectric conversion device

Also Published As

Publication number Publication date
KR20140047258A (en) 2014-04-22

Similar Documents

Publication Publication Date Title
KR101219948B1 (en) Solar cell apparatus and method of fabricating the same
KR20150031889A (en) Solar cell
US20120174977A1 (en) Solar Power Generation Apparatus and Manufacturing Method Thereof
US9379266B2 (en) Solar cell module and method of fabricating the same
US9705019B2 (en) Solar cell module and method of fabricating the same
KR101210046B1 (en) Solar cell and method of fabricating the same
JP5624153B2 (en) Solar cell and manufacturing method thereof
KR101241467B1 (en) Solar cell and preparing method of the same
KR101405639B1 (en) Solar cell and method of fabricating the same
KR20150039040A (en) Solar cell and method of fabricating the same
KR101934434B1 (en) Solar cell and method of fabricating the same
KR101306525B1 (en) Solar cell module and method of fabricating the same
KR20150039535A (en) Solar cell and method of fabricating the same
KR20130070461A (en) Solar cell and method of fabricating the same
KR101382884B1 (en) Solar cell and method of fabricating the same
KR101327102B1 (en) Solar cell and method of fabricating the same
KR101765922B1 (en) Solar cell apparatus and method of fabricating the same
KR101393743B1 (en) Solar cell and method of fabricating the same
KR101417321B1 (en) Solar cell and method of fabricating the same
KR101306436B1 (en) Solar cell apparatus and method of fabricating the same
KR101459830B1 (en) Solar cell and method of fabricating the same
KR20140047255A (en) Solar cell and method of fabricating the same
KR101459829B1 (en) Solar cell and method of fabricating the same
KR101349596B1 (en) Solar cell and method of fabricating the same
KR101349432B1 (en) Photovoltaic apparatus and method of fabricating the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant