KR101840875B1 - Liquid crystal display device and method for driving the same - Google Patents

Liquid crystal display device and method for driving the same Download PDF

Info

Publication number
KR101840875B1
KR101840875B1 KR1020110085294A KR20110085294A KR101840875B1 KR 101840875 B1 KR101840875 B1 KR 101840875B1 KR 1020110085294 A KR1020110085294 A KR 1020110085294A KR 20110085294 A KR20110085294 A KR 20110085294A KR 101840875 B1 KR101840875 B1 KR 101840875B1
Authority
KR
South Korea
Prior art keywords
sub
data
pixel
frame period
gate
Prior art date
Application number
KR1020110085294A
Other languages
Korean (ko)
Other versions
KR20130022600A (en
Inventor
서보건
윤세창
조용완
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110085294A priority Critical patent/KR101840875B1/en
Publication of KR20130022600A publication Critical patent/KR20130022600A/en
Application granted granted Critical
Publication of KR101840875B1 publication Critical patent/KR101840875B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치와 그 구동방법에 관한 것이다. 본 발명의 액정표시장치는 데이터 라인들과 게이트 라인들의 교차에 의해 정의되는 셀영역에 매트릭스 형태로 배치되는 픽셀들을 포함하는 표시패널; 상기 표시패널에 빛을 조사하는 광원들을 포함하는 백라이트 유닛; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및 상기 데이터 전압에 동기하여 상기 게이트 라인들에 게이트 펄스를 공급하는 게이트 구동부를 포함하고, 상기 픽셀들 각각은, 1 프레임 기간 동안 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 제1 서브 픽셀; 및 상기 1 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 색을 표시하는 제2 서브 픽셀을 포함하는 것을 특징으로 한다.The present invention relates to a liquid crystal display and a driving method thereof. A liquid crystal display device of the present invention includes: a display panel including pixels arranged in a matrix form in a cell region defined by intersection of data lines and gate lines; A backlight unit including light sources for emitting light to the display panel; A data driver for supplying a data voltage to the data lines; And a gate driver for supplying a gate pulse to the gate lines in synchronization with the data voltage, wherein each of the pixels includes a first transistor for sequentially displaying two colors of red, green, and blue for one frame period, Subpixels; And a second sub-pixel for displaying a color not displayed in the first sub-pixel during the one frame period.

Description

액정표시장치와 그 구동방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}TECHNICAL FIELD [0001] The present invention relates to a liquid crystal display (LCD)

본 발명은 액정표시장치와 그 구동방법에 관한 것이다.
The present invention relates to a liquid crystal display and a driving method thereof.

액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, CRT)에 비하여 소형화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 음극선관을 빠르게 대체하고 있다.A liquid crystal display device of an active matrix driving type displays a moving picture by using a thin film transistor (hereinafter referred to as "TFT") as a switching element. This liquid crystal display device can be downsized as compared with a cathode ray tube (CRT), and is applied to a display device in a portable information device, an office machine, a computer, etc., and is also applied to a television, thereby quickly replacing a cathode ray tube.

종래 액정표시장치는 도 1과 같이 백라이트 유닛(BLU)으로부터 백색광(W)을 입력받고, 액정셀(LC)에서 그레이 레벨(Gray level)에 따라 입력된 광을 변조한 후, R 컬러필터(RC), G 컬러필터(GC), 및 B 컬러필터(BC)를 이용하여 적색광(R), 녹색광(G), 및 청색광(B)을 출력한다. 사용자는 액정표시장치로부터 출력되는 적색광(R), 녹색광(G), 및 청색광(B)에 의해 표현되는 백색광(W)의 영상을 입력받는다. 종래 액정표시장치는 백라이트 유닛(BLU)으로부터 출사된 백색광(W) 중 일부가 블랙 매트릭스(BM)에 의해 차단될 뿐만 아니라, R 컬러필터(RC), G 컬러필터(GC), 및 B 컬러필터(BC)를 투과해야 하므로, 입력되는 광에 비하여 출력되는 광의 비율, 즉 투과율이 낮은 단점이 있다.1, the conventional liquid crystal display device receives a white light W from a backlight unit BLU and modulates light input in accordance with a gray level in a liquid crystal cell LC, Green light G and blue light B by using the red, green and blue color filters GC and BC. The user receives the image of the white light W represented by the red light R, green light G and blue light B outputted from the liquid crystal display device. The conventional liquid crystal display device is configured such that not only a part of the white light W emitted from the backlight unit BLU is blocked by the black matrix BM but also the R color filter RC, the G color filter GC, (BC), there is a disadvantage in that the ratio of light output, that is, the transmittance is lower than that of input light.

액정표시장치의 투과율을 개선하기 위해 도 2와 같이 적색광(R), 녹색광(G), 및 청색광(B)을 순차적으로 입력받고, 액정셀(LC)에서 순차적으로 변조한 후, 적색광(R), 녹색광(G), 및 청색광(B)을 순차적으로 출력하는 필드 순차 구동 방식이 제안되었다. 사용자는 액정표시장치로부터 순차적으로 출력되는 적색광(R), 녹색광(G), 및 청색광(B)에 의해 표현되는 백색광(W)의 영상을 입력받는다. 필드 순차 구동 방식의 액정표시장치는 블랙 매트릭스(BM)를 일부 제거할 수 있을 뿐만 아니라, 컬러필터들을 제거할 수 있으므로, 종래 액정표시장치에 비해 투과율을 높일 수 있는 장점이 있다. 하지만, 필드 순차 구동 방식의 액정표시장치는 1 프레임 기간 동안 액정셀(LC)에서 적색광(R), 녹색광(G), 및 청색광(B)을 각각의 그레이 레벨(Gray level)에 따라 순차적으로 변조하여야 하므로, 종래 액정표시장치에 비해 프레임 주파수를 3배 높여 구동해야 한다. 이 경우, 프레임 주파수가 증가한 만큼 액정의 응답시간이 빨라져야 하나, 액정의 응답시간 지연으로 인해 적색광(R), 녹색광(G), 및 청색광(B) 각각의 그레이 레벨(Gray level)이 제대로 표시되지 못하는 문제가 발생할 수 있다.
Green light G and blue light B in order to improve the transmittance of the liquid crystal display device as shown in FIG. 2, sequentially modulate the light in the liquid crystal cell LC, , Green light (G), and blue light (B) sequentially. The user receives an image of white light W expressed by red light R, green light G and blue light B sequentially outputted from the liquid crystal display device. The field sequential driving type liquid crystal display device can remove some of the black matrix (BM) as well as remove the color filters, so that the transmissivity can be increased compared to the conventional liquid crystal display device. However, the field sequential driving type liquid crystal display device sequentially modulates the red light R, the green light G and the blue light B in the liquid crystal cell LC according to the respective gray levels during one frame period It is necessary to increase the frame frequency by three times as compared with the conventional liquid crystal display device. In this case, although the response time of the liquid crystal should be faster as the frame frequency increases, the gray level of each of the red light (R), green light (G), and blue light (B) This can cause problems.

본 발명은 액정의 응답시간을 충분히 하여 적색광, 녹색광, 및 청색광 각각의 그레이 레벨을 제대로 표시할 수 있는 액정표시장치와 그 구동방법을 제공한다.
The present invention provides a liquid crystal display device capable of satisfactorily displaying the gray level of each of red light, green light and blue light with a sufficient response time of liquid crystal and a driving method thereof.

본 발명의 액정표시장치는 데이터 라인들과 게이트 라인들의 교차에 의해 정의되는 셀영역에 매트릭스 형태로 배치되는 픽셀들을 포함하는 표시패널; 상기 표시패널에 빛을 조사하는 광원들을 포함하는 백라이트 유닛; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및 상기 데이터 전압에 동기하여 상기 게이트 라인들에 게이트 펄스를 공급하는 게이트 구동부를 포함하고, 상기 픽셀들 각각은, 1 프레임 기간 동안 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 제1 서브 픽셀; 및 상기 1 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 색을 표시하는 제2 서브 픽셀을 포함하는 것을 특징으로 한다.A liquid crystal display device of the present invention includes: a display panel including pixels arranged in a matrix form in a cell region defined by intersection of data lines and gate lines; A backlight unit including light sources for emitting light to the display panel; A data driver for supplying a data voltage to the data lines; And a gate driver for supplying a gate pulse to the gate lines in synchronization with the data voltage, wherein each of the pixels includes a first transistor for sequentially displaying two colors of red, green, and blue for one frame period, Subpixels; And a second sub-pixel for displaying a color not displayed in the first sub-pixel during the one frame period.

본 발명의 액정표시장치 구동방법은 데이터 라인들과 게이트 라인들의 교차에 의해 정의되는 영역에 매트릭스 형태로 배치되는 픽셀들을 포함하는 표시패널; 상기 표시패널에 빛을 조사하는 광원들을 포함하는 백라이트 유닛; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및 상기 데이터 전압에 동기하여 상기 게이트 라인들에 게이트 펄스를 공급하는 게이트 구동부를 포함하는 액정표시장치에 있어서, 상기 픽셀들 각각의 제1 서브 픽셀에 1 프레임 기간 동안 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 단계; 및 상기 픽셀들 각각의 제2 서브 픽셀에 상기 1 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 색을 표시하는 단계를 포함한다.
A method of driving a liquid crystal display of the present invention includes: a display panel including pixels arranged in a matrix in an area defined by intersection of data lines and gate lines; A backlight unit including light sources for emitting light to the display panel; A data driver for supplying a data voltage to the data lines; And a gate driver for supplying a gate pulse to the gate lines in synchronization with the data voltage, the liquid crystal display comprising: a first sub-pixel of each of the pixels; Sequentially displaying branch colors; And displaying a color that is not displayed in the first sub-pixel during the one frame period in a second sub-pixel of each of the pixels.

본 발명은 픽셀을 제1 서브 픽셀과 제2 서브 픽셀로 분할하고, 제1 서브 픽셀을 적색, 녹색, 및 청색 중 두 가지의 색을 순차적으로 표시하게 하고, 제2 서브 픽셀을 제1 서브 픽셀에서 표시되지 않은 색을 표시하게 한다. 그 결과, 본 발명은 1 프레임 기간 동안 제1 서브 픽셀에서 두 가지의 색을 표시하면 되므로 액정 응답시간이 충분하기 때문에, 적색광, 녹색광, 및 청색광의 그레이 레벨을 제대로 표시할 수 있다. 또한, 본 발명은 블랙 매트릭스 및 컬러필터가 감소되므로, 개구율을 향상시킬 수 있다. 또한, 본 발명은 개구율 향상에 따른 휘도 상승으로 인해 백라이트 유닛의 광원들의 밝기를 감소시킬 수 있으므로, 소비전력을 줄일 수 있다.The present invention divides a pixel into a first subpixel and a second subpixel, and allows the first subpixel to sequentially display two colors of red, green, and blue, and the second subpixel to a first subpixel To display an unmarked color. As a result, since the liquid crystal response time is sufficient for displaying two colors in the first sub-pixel during one frame period, the gray level of red light, green light, and blue light can be properly displayed. Further, since the black matrix and the color filter are reduced in the present invention, the aperture ratio can be improved. In addition, the present invention can reduce the brightness of the light sources of the backlight unit due to the increase in brightness due to the improvement of the aperture ratio, thereby reducing power consumption.

나아가, 종래 필드 순차 구동 방식은 1 프레임 기간 동안 하나의 픽셀에서 3가지 색을 순차적으로 표시하지만, 본 발명은 1 프레임 기간 동안 하나의 서브 픽셀에서 2가지 색을 순차적으로 표시하고, 또 다른 서브 픽셀에서 1가지 색을 표시한다. 그 결과, 본 발명은 종래 필드 순차 구동 방식보다 컬러 깨짐 현상을 개선할 수 있다.
Furthermore, the conventional field sequential driving method sequentially displays three colors in one pixel during one frame period, but the present invention sequentially displays two colors in one subpixel during one frame period, One color is displayed. As a result, the present invention can improve the color blurring phenomenon over the conventional field sequential drive method.

도 1은 종래 액정표시장치의 일부분을 개략적으로 보여주는 단면도이다.
도 2는 필드 순차 구동 방식의 액정표시장치의 일부분을 개략적으로 보여주는 단면도이다.
도 3은 본 발명의 실시예에 따른 액정표시장치를 개략적으로 보여주는 블록도이다.
도 4는 본 발명의 실시예에 따른 액정표시장치의 일부분을 개략적으로 보여주는 단면도이다.
도 5는 적색, 녹색, 및 청색과 그들의 혼합으로 인해 만들어지는 색이 나타난 도면이다.
도 6은 본 발명의 실시예에 따른 액정표시장치의 화소 어레이에 형성된 픽셀을 보여주는 평면도이다.
도 7은 도 6의 제1 및 제2 픽셀회로에 공급되는 게이트 펄스, 제1 및 제2 서브픽셀의 액정 응답특성, 백라이트 유닛의 광원들의 온/오프 타이밍을 보여주는 도면이다.
도 8은 도 3의 표시패널의 데이터 어드레싱과 백라이트 유닛의 스캐닝 점등을 보여주는 도면이다.
도 9는 도 3의 표시패널과 백라이트 유닛의 블록을 보여주는 예시 도면이다.
1 is a cross-sectional view schematically showing a part of a conventional liquid crystal display device.
2 is a cross-sectional view schematically showing a part of a field sequential driving type liquid crystal display device.
3 is a block diagram schematically showing a liquid crystal display device according to an embodiment of the present invention.
4 is a cross-sectional view schematically showing a part of a liquid crystal display device according to an embodiment of the present invention.
FIG. 5 is a view showing colors produced by red, green, and blue and their mixture.
6 is a plan view showing pixels formed in a pixel array of a liquid crystal display device according to an embodiment of the present invention.
FIG. 7 is a view showing gate pulses supplied to the first and second pixel circuits of FIG. 6, the liquid crystal response characteristics of the first and second subpixels, and the on / off timing of the light sources of the backlight unit.
Fig. 8 is a diagram showing data addressing of the display panel of Fig. 3 and scanning lights of the backlight unit. Fig.
Fig. 9 is an exemplary view showing the display panel and the block of the backlight unit of Fig. 3;

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다.
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Reference will now be made in detail to the preferred embodiments of the present invention, examples of which are illustrated in the accompanying drawings. Like reference numerals throughout the specification denote substantially identical components. In the following description, a detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear. The component name used in the following description may be selected in consideration of easiness of specification, and may be different from the actual product name.

도 3은 본 발명의 실시예에 따른 액정표시장치를 개략적으로 나타내는 블록도이다. 도 4는 본 발명의 실시예에 따른 액정표시장치의 일부분을 개략적으로 보여주는 단면도이다. 도 3 및 도 4를 참조하면, 본 발명의 액정표시장치는 표시패널(10), 백라이트 유닛(30), 게이트 구동부(110), 데이터 구동부(120), 백라이트 구동부(130), 타이밍 콘트롤러(140), 백라이트 제어부(150), 및 호스트 시스템(160) 등을 포함한다.3 is a block diagram schematically showing a liquid crystal display device according to an embodiment of the present invention. 4 is a cross-sectional view schematically showing a part of a liquid crystal display device according to an embodiment of the present invention. 3 and 4, the liquid crystal display of the present invention includes a display panel 10, a backlight unit 30, a gate driving unit 110, a data driving unit 120, a backlight driving unit 130, a timing controller 140 A backlight control unit 150, a host system 160, and the like.

표시패널(10)은 타이밍 콘트롤러(140)의 제어 하에 영상을 표시한다. 표시패널(10)은 두 장의 기판(S1, S2) 사이에 액정층이 형성된다. 표시패널(10)의 하부기판(S1)상에는 데이터 라인들과 게이트 라인들(또는 스캔 라인들)이 상호 교차되도록 형성되고, 데이터 라인들과 게이트 라인들에 의해 정의된 셀영역들에 픽셀들이 매트릭스 형태로 배치된 TFT 어레이가 형성된다. 표시패널(10)의 픽셀들 각각은 박막 트랜지스터에 접속되어 화소전극과 공통전극 사이의 전계에 의해 구동된다.The display panel 10 displays an image under the control of the timing controller 140. In the display panel 10, a liquid crystal layer is formed between the two substrates S1 and S2. On the lower substrate S1 of the display panel 10, data lines and gate lines (or scan lines) are formed so as to intersect with each other, and pixels are formed in the cell regions defined by the data lines and gate lines. A TFT array is formed. Each of the pixels of the display panel 10 is connected to the thin film transistor and driven by an electric field between the pixel electrode and the common electrode.

표시패널(10)의 상부기판(S2)상에는 블랙매트릭스, 컬러필터, 공통전극 등을 포함하는 컬러필터 어레이가 형성된다. 표시패널(10)의 상부기판(S2)에는 상부 편광판(P2)가 부착되고, 하부기판(S1)에는 하부 편광판(P1)이 부착된다. 상부 편광판(P2)의 광투과축과 하부 편광판(P1)의 광투과축은 직교되도록 형성될 수 있다. 또한, 상부기판(S2)과 하부기판(S1)에는 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. 표시패널(10)의 상부기판(S2)과 하부기판(S1) 사이에는 액정셀(LC)의 셀갭(cell gap)을 유지하기 위한 스페이서가 형성된다. 공통전극은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부기판(S2)상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극과 함께 하부기판(S1)상에 형성된다. 표시패널(10)의 액정모드는 전술한 TN 모드, VA 모드, IPS 모드, FFS 모드뿐 아니라 어떠한 액정모드로도 구현될 수 있다.On the upper substrate S2 of the display panel 10, a color filter array including a black matrix, a color filter, a common electrode, and the like is formed. An upper polarizer P2 is attached to the upper substrate S2 of the display panel 10 and a lower polarizer P1 is attached to the lower substrate S1. The light transmission axis of the upper polarizer P2 and the light transmission axis of the lower polarizer P1 may be formed to be orthogonal. An alignment film for setting a pre-tilt angle of the liquid crystal is formed on the upper substrate S2 and the lower substrate S1. A spacer for maintaining a cell gap of the liquid crystal cell LC is formed between the upper substrate S2 and the lower substrate S1 of the display panel 10. [ The common electrode is formed on the upper substrate S2 in a vertical electric field driving mode such as a TN (Twisted Nematic) mode and a VA (Vertical Alignment) mode. The common electrode is formed in the IPS (In Plane Switching) mode and the FFS And is formed on the lower substrate S1 together with the pixel electrode in the horizontal field driving method. The liquid crystal mode of the display panel 10 can be implemented in any liquid crystal mode as well as the TN mode, VA mode, IPS mode, and FFS mode described above.

표시패널(10)의 픽셀(P)들 제1 서브 픽셀(SUB1)과 제2 서브 픽셀(SUB2)을 포함한다. 제1 서브 픽셀(SUB1)은 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 서브 픽셀로 구현될 수 있다. 제2 서브 픽셀(SUB2)은 제1 서브 픽셀(SUB1)에 표시되지 않은 색을 표시하는 서브 픽셀로 구현될 수 있다. 제1 및 제2 서브 픽셀(SUB1, SUB2)이 표현하는 색은 컬러필터에 의해 정해진다. 제1 서브 픽셀(SUB1)의 제1 컬러필터(CF1)는 적색, 녹색, 및 청색 중 두 개의 색의 파장을 통과시키는 컬러필터로 구현되고, 제2 컬러필터(CF2)는 제1 서브 픽셀(SUB1)에 표시되지 않은 색의 파장을 통과시키는 컬러필터로 구현될 수 있다. The pixels P of the display panel 10 include a first sub-pixel SUB1 and a second sub-pixel SUB2. The first sub-pixel SUB1 may be implemented as a sub-pixel that sequentially displays two colors of red, green, and blue. The second subpixel SUB2 may be implemented as a subpixel that displays a color that is not displayed in the first subpixel SUB1. The colors represented by the first and second sub-pixels SUB1 and SUB2 are determined by a color filter. The first color filter CF1 of the first sub-pixel SUB1 is implemented by a color filter that passes the wavelengths of two colors of red, green, and blue, and the second color filter CF2 is implemented by the first sub- SUB1) by passing a wavelength of a color that is not displayed.

도 5에는 적색, 녹색, 및 청색과 그들의 혼합으로 인해 만들어지는 색이 나타나 있다. 도 5와 같이, 제1 서브 픽셀(SUB1)은 적색(Red)과 녹색(Green)을 순차적으로 표시하는 서브 픽셀로 구현되고, 제2 서브 픽셀(SUB2)은 청색(Blue)을 표시하는 서브 픽셀로 구현될 수 있다. 이때, 제1 컬러필터(CF1)는 적색(Red) 파장의 빛과 녹색(Green) 파장의 빛을 통과시킬 수 있는 노란색(Yellow) 컬러필터로 구현되고, 제2 컬러필터(CF2)는 청색(Blue) 파장의 빛을 통과시킬 수 있는 청색(Blue) 컬러필터로 구현된다. 노란색(Yellow) 컬러필터는 적색(Red) 파장의 빛과 녹색(Green) 파장의 빛을 통과시키고 나머지 파장의 빛은 통과시키지 않으며, 청색(Blue) 컬러필터는 청색(Blue) 파장의 빛을 통과시키고 나머지 파장의 빛을 통과시키지 않는다.Figure 5 shows the colors produced by red, green, and blue and their blends. As shown in FIG. 5, the first sub-pixel SUB1 is implemented as a sub-pixel that sequentially displays red and green, and the second sub-pixel SUB2 is implemented as a sub-pixel that displays blue, . ≪ / RTI > At this time, the first color filter CF1 is implemented by a yellow color filter capable of passing light of a red wavelength and green light, and the second color filter CF2 is implemented by a blue color filter Blue) color filter capable of passing light of wavelengths. The yellow color filter passes the light of the red wavelength and the light of the green wavelength but does not pass the light of the remaining wavelength and the blue color filter passes the light of the blue wavelength, And does not pass the light of the remaining wavelength.

또 다른 예를 들면, 제1 서브 픽셀(SUB1)은 녹색(Green)과 청색(Blue)을 순차적으로 표시하는 서브 픽셀로 구현되고, 제2 서브 픽셀(SUB2)은 적색(Red)을 표시하는 서브 픽셀로 구현될 수 있다. 이때, 제1 컬러필터(CF1)는 녹색(Green) 파장의 빛과 청색(Blue) 파장의 빛을 통과시킬 수 있는 청록색(Cyan) 컬러필터로 구현되고, 제2 컬러필터(CF2)는 적색(Red) 파장의 빛을 통과시킬 수 있는 적색(Red) 컬러필터로 구현된다. 청록색(Cyan) 컬러필터는 녹색(Green) 파장의 빛과 청색(Blue) 파장의 빛을 통과시키고 나머지 파장의 빛은 통과시키지 않으며, 적색(Red) 컬러필터는 적색(Red) 파장의 빛을 통과시키고 나머지 파장의 빛을 통과시키지 않는다.In another example, the first sub-pixel SUB1 is implemented as a sub-pixel that sequentially displays green and blue, and the second sub-pixel SUB2 is implemented as a sub- Pixel. At this time, the first color filter CF1 is implemented as a cyan color filter capable of passing the light of the green wavelength and the light of the blue wavelength, and the second color filter CF2 is implemented as a red Red) color filter that can pass the light of wavelength. The cyan color filter passes the light of the green wavelength and the light of the blue wavelength and does not pass the light of the other wavelengths and the red color filter passes the light of the red wavelength And does not pass the light of the remaining wavelength.

또 다른 예를 들면, 제1 서브 픽셀(SUB1)은 적색(Red)과 청색(Blue)을 순차적으로 표시하는 서브 픽셀로 구현되고, 제2 서브 픽셀(SUB2)은 녹색(Green)을 표시하는 서브 픽셀로 구현될 수 있다. 이때, 제1 컬러필터(CF1)는 적색(Red) 파장의 빛과 청색(Blue) 파장의 빛을 통과시킬 수 있는 자홍색(Mageneta) 컬러필터로 구현되고, 제2 컬러필터(CF2)는 녹색(Green) 파장의 빛을 통과시킬 수 있는 녹색(Green) 컬러필터로 구현된다. 자홍색(Mageneta) 컬러필터는 적색(Red) 파장의 빛과 청색(Blue) 파장의 빛을 통과시키고 나머지 파장의 빛은 통과시키지 않으며, 녹색(Green) 컬러필터는 녹색(Green) 파장의 빛을 통과시키고 나머지 파장의 빛을 통과시키지 않는다.In another example, the first sub-pixel SUB1 is implemented as a sub-pixel that sequentially displays red and blue, and the second sub-pixel SUB2 is implemented as a sub- Pixel. At this time, the first color filter CF1 is implemented by a mageneta color filter capable of passing light of a red wavelength and blue light, and the second color filter CF2 is implemented by a green Green) color filter that can pass light of a wavelength. The Mageneta color filter passes the light of the red wavelength and the light of the blue wavelength and does not pass the light of the other wavelengths and the green color filter passes the light of the green wavelength And does not pass the light of the remaining wavelength.

이하에서, 설명의 편의를 위해 제1 서브 픽셀(SUB1)은 적색(Red)과 녹색(Green)을 순차적으로 표시하는 서브 픽셀로 구현되고, 제2 서브 픽셀(SUB2)은 청색(Blue)을 표시하는 서브 픽셀로 구현되는 것을 중심으로 설명하였다.Hereinafter, for convenience of explanation, the first sub-pixel SUB1 is implemented as a sub-pixel displaying red and green sequentially, and the second sub-pixel SUB2 is displayed as a blue The subpixel of FIG.

제1 및 제2 컬러필터(CF1, CF2)는 상부기판(S2)에 형성된다. 한편, 제1 서브 픽셀(SUB1)의 하부기판(S1)에는 제1 TFT(Thin Film Transistor)(T1), 제1 화소 전극(PE1), 및 제1 스토리지 캐패시터 등을 포함하는 제1 픽셀 회로(PC1)가 형성되고, 제2 서브 픽셀(SUB2)의 하부기판(S2)에는 제2 TFT(T2), 제2 화소 전극(PE2), 및 제2 스토리지 캐패시터 등을 포함하는 제2 픽셀 회로(PC2)가 형성된다. 제1 및 제2 픽셀 회로(PC1, PC2)에 대한 자세한 설명은 도 5를 결부하여 후술한다.The first and second color filters CF1 and CF2 are formed on the upper substrate S2. On the other hand, a first pixel circuit (TFT) including a first TFT (Thin Film Transistor) T1, a first pixel electrode PE1, and a first storage capacitor is formed on the lower substrate S1 of the first sub- And a second pixel circuit PC2 including a second TFT T2, a second pixel electrode PE2 and a second storage capacitor is formed on the lower substrate S2 of the second sub pixel SUB2. Is formed. A detailed description of the first and second pixel circuits PC1 and PC2 will be given later with reference to FIG.

표시패널(10)은 대표적으로 백라이트 유닛(30)으로부터의 빛을 변조하는 투과형 액정표시패널이 선택될 수 있다. 백라이트 유닛(30)은 백라이트 유닛 구동부(130)로부터 공급되는 구동전류에 따라 점등하는 광원, 도광판(또는 확산판), 다수의 광학시트 등을 포함한다. 백라이트 유닛(30)은 직하형(direct type) 백라이트 유닛으로 구현될 수 있다. 백라이트 유닛(30)의 광원들은 HCFL(Hot Cathode Fluorescent Lamp), CCFL(Cold Cathode Fluorescent Lamp), EEFL(External Electrode Fluorescent Lamp), LED(Light Emitting Diode), OLED(Organic Light Emitting Diode) 중 어느 하나의 광원 또는 두 종류 이상의 광원들을 포함할 수 있다. 또한, 백라이트 유닛(30)의 광원들은 FED(Field Emission Display)의 광원인 냉음극 전자총으로 구현될 수도 있다.The display panel 10 is typically a transmissive liquid crystal display panel that modulates light from the backlight unit 30. The backlight unit 30 includes a light source, a light guide plate (or diffusion plate), and a plurality of optical sheets that are turned on in response to a driving current supplied from the backlight unit driving unit 130. The backlight unit 30 may be implemented as a direct type backlight unit. The light sources of the backlight unit 30 may be any one of HCFL (Hot Cathode Fluorescent Lamp), CCFL (Cold Cathode Fluorescent Lamp), EEFL (External Electrode Fluorescent Lamp), LED (Light Emitting Diode) A light source or two or more kinds of light sources. Also, the light sources of the backlight unit 30 may be implemented as a cold cathode electron gun, which is a light source of an FED (Field Emission Display).

백라이트 유닛의 광원들 각각은 적색 파장의 빛(R)을 출사하는 적색 광원, 녹색 파장(G)의 빛을 출사하는 녹색 광원, 및 청색 파장(B)의 빛을 출사하는 청색 광원을 포함한다. 적색, 녹색, 및 청색 광원 중 제2 컬러필터(CF2)와 동일한 색의 광원은 제2 서브 픽셀(SUB2)에 빛을 조사하도록 배치되고, 나머지 두 개의 색의 광원들은 제1 서브 픽셀(SUB1)에 빛을 조사하도록 배치된다.Each of the light sources of the backlight unit includes a red light source emitting red light R, a green light source emitting green light G, and a blue light source emitting blue light B light. A light source of the same color as the second color filter CF2 among the red, green, and blue light sources is arranged to emit light to the second sub-pixel SUB2, and the remaining two color light sources are arranged to emit light of the first sub- As shown in FIG.

백라이트 유닛 구동부(130)는 백라이트 유닛(30)의 광원들을 점등시키기 위한 구동전류를 발생한다. 백라이트 유닛 구동부(130)는 백라이트 제어부(150)의 제어 하에 광원들에 공급되는 구동전류를 온/오프(ON/OFF)한다. 백라이트 제어부(150)는 호스트 시스템(160)으로부터 입력되는 글로벌/로컬 디밍신호(DIM)와 타이밍 콘트롤러(140)로부터 입력되는 백라이트 제어신호(CBLU)에 따라 백라이트 휘도와 점등 타이밍을 조정한 백라이트 제어 데이터를 SPI(Serial Pheripheral Interface) 데이터 포맷으로 백라이트 유닛 구동부(130)에 출력한다. 백라이트 제어부(150)는 타이밍 콘트롤러(140)에 포함될 수도 있다.The backlight unit driving unit 130 generates a driving current for turning on the light sources of the backlight unit 30. The backlight unit driving unit 130 turns on / off the driving current supplied to the light sources under the control of the backlight control unit 150. The backlight control unit 150 controls the backlight brightness and the lighting timing according to the global / local dimming signal DIM input from the host system 160 and the backlight control signal C BLU input from the timing controller 140, And outputs the data to the backlight unit driving unit 130 in an SPI (serial pheripheral interface) data format. The backlight control unit 150 may be included in the timing controller 140.

데이터 구동부(120)는 다수의 소스 드라이브 IC들을 포함한다. 소스 드라이브 IC들은 타이밍 콘트롤러(140)로부터 입력되는 영상 데이터(RGB)를 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 아날로그 데이터전압들을 발생한다. 소스 드라이브 IC들로부터 출력되는 정극성/부극성 아날로그 데이터전압들은 표시패널(10)의 데이터 라인(D)들에 공급된다.The data driver 120 includes a plurality of source drive ICs. The source driver ICs convert the image data (RGB) input from the timing controller 140 into a positive / negative gamma compensation voltage to generate positive / negative analog data voltages. Positive / negative polarity analog data voltages output from the source drive ICs are supplied to the data lines D of the display panel 10.

게이트 구동부(110)는 타이밍 콘트롤러(140)의 제어 하에 데이터전압에 동기되는 게이트 펄스를 표시패널(10)의 게이트 라인(G)들에 순차적으로 공급한다. 게이트 구동부(110)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터, 및 출력 버퍼 등을 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성될 수 있다. 또는, 게이트 구동부(110)는 GIP(Gate Drive IC in Panel) 방식으로 표시패널(10)의 하부 기판상에 직접 형성될 수도 있다. GIP 방식의 경우, 레벨 쉬프터는 PCB(Printed Circuit Board)상에 실장되고, 쉬프트 레지스터는 표시패널(10)의 하부 기판상에 형성될 수 있다.The gate driver 110 sequentially supplies a gate pulse synchronized with the data voltage to the gate lines G of the display panel 10 under the control of the timing controller 140. The gate driver 110 may be composed of a plurality of gate drive integrated circuits each including a shift register, a level shifter for converting an output signal of the shift register into a swing width suitable for TFT driving of the liquid crystal cell, have. Alternatively, the gate driver 110 may be formed directly on the lower substrate of the display panel 10 using a gate drive IC in panel (GIP) method. In the case of the GIP method, the level shifter is mounted on a PCB (Printed Circuit Board), and the shift register can be formed on the lower substrate of the display panel 10. [

타이밍 콘트롤러(140)는 호스트 시스템(160)으로부터 출력된 영상 데이터(RGB)와 수직동기신호(Vsync), 수평동기신호(Hsync), 데이터 인에이블 신호(DE), 클럭 신호(CLK) 등의 타이밍 신호들에 기초하여 게이트 구동부 제어신호를 게이트 구동부(110)로 출력하고, 데이터 구동부 제어신호를 데이터 구동부(120)로 출력한다. 게이트 구동부 제어신호는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC), 및 게이트 출력 인에이블 신호(GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트 펄스의 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 구동부(110)의 출력 타이밍을 제어한다.The timing controller 140 controls the timing of the video data RGB output from the host system 160 and the vertical synchronization signal Vsync, the horizontal synchronization signal Hsync, the data enable signal DE, and the clock signal CLK And outputs a gate driver control signal to the gate driver 110 and a data driver control signal to the data driver 120 based on the signals. The gate driver control signal includes a gate start pulse GSP, a gate shift clock GSC, and a gate output enable signal GOE. The gate start pulse (GSP) controls the timing of the first gate pulse. The gate shift clock GSC is a clock signal for shifting the gate start pulse GSP. The gate output enable signal GOE controls the output timing of the gate driver 110. [

데이터 구동부 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 소스 출력 인에이블신호(Source Output Enable, SOE), 극성제어신호(POL) 등을 포함한다. 소스 스타트 펄스(SSP)는 데이터 구동부(120)의 데이터 샘플링 시작 시점을 제어한다. 소스 샘플링 클럭은 라이징 또는 폴링 에지에 기준하여 데이터 구동부(120)의 샘플링 동작을 제어하는 클럭신호이다. 데이터 구동부(120)에 입력될 디지털 비디오 데이터가 mini LVDS(Low Voltage Differential Signaling) 인터페이스 규격으로 전송된다면, 소스 스타트 펄스(SSP)와 소스 샘플링 클럭(SSC)은 생략될 수 있다. 극성제어신호(POL)는 데이터 구동부(120)로부터 출력되는 데이터전압의 극성을 L(L은 자연수) 수평기간 주기로 반전시킨다. 소스 출력 인에이블신호(SOE)는 데이터 구동부(120)의 출력 타이밍을 제어한다.The data driver control signal includes a source start pulse (SSP), a source sampling clock (SSC), a source output enable (SOE) signal, a polarity control signal (POL) . The source start pulse SSP controls the data sampling start timing of the data driver 120. The source sampling clock is a clock signal that controls the sampling operation of the data driver 120 based on the rising or falling edge. The source start pulse SSP and the source sampling clock SSC may be omitted if the digital video data to be input to the data driver 120 is transmitted in accordance with the mini LVDS (Low Voltage Differential Signaling) interface standard. The polarity control signal POL inverts the polarity of the data voltage output from the data driver 120 to L (L is a natural number) horizontal period period. The source output enable signal SOE controls the output timing of the data driver 120.

타이밍 콘트롤러(140)는 입력 프레임 주파수보다 P(P는 2 이상의 자연수) 배, 바람직하게는 2 배로 체배된 게이트 구동부 제어신호와 데이터 구동부 제어신호를 발생한다. 입력 프레임 주파수는 PAL(Phase Alternate Line) 방식에서 50Hz 이고, NTSC(National Television Standards Committee) 방식에서 60Hz 이다. 따라서, 타이밍 컨트롤러(140)는 입력 프레임 주파수를 2배로 체배할 때, NTSC 방식에서 120Hz의 프레임 주파수로 게이트 구동부 제어신호, 데이터 구동부 제어신호를 발생한다. 따라서, 게이트 구동부(110)와 데이터 구동부(120)는 120Hz의 프레임 주파수로 구동된다. 게이트 구동부(110)의 게이트 펄스 출력과 데이터 구동부(120)의 데이터 전압 공급에 대한 자세한 설명은 도 7 및 도 8을 결부하여 후술한다.The timing controller 140 generates a gate driver control signal and a data driver control signal that are multiplied by P (P is a natural number equal to or greater than 2) times, preferably twice, than the input frame frequency. The input frame frequency is 50 Hz in the PAL (Phase Alternate Line) method and 60 Hz in the National Television Standards Committee (NTSC) method. Therefore, when the timing controller 140 doubles the input frame frequency, the timing controller 140 generates a gate driver control signal and a data driver control signal at a frame frequency of 120 Hz in the NTSC system. Accordingly, the gate driver 110 and the data driver 120 are driven at a frame frequency of 120 Hz. A detailed description of the gate pulse output of the gate driver 110 and the data voltage supply of the data driver 120 will be given later with reference to FIGS. 7 and 8. FIG.

호스트 시스템(160)은 스케일러(scaler)가 내장된 시스템 온 칩(System on Chip, 이하 "SoC"라 함)을 포함하여 외부 비디오 소스 기기로부터 입력된 영상 데이터들을 표시패널(10)에 표시하기에 적합한 해상도의 데이터 포맷으로 변환할 수 있다. 호스트 시스템(160)은 LVDS(Low Voltage Differential Signaling) 인터페이스, TMDS(Transition Minimized Differential Signaling) 인터페이스 등의 인터페이스를 통해 영상 데이터(RGB)를 타이밍 콘트롤러(140)에 공급한다.
The host system 160 includes a system on chip (hereinafter referred to as "SoC") with a built-in scaler to display image data input from an external video source device on the display panel 10 It can be converted into a data format of a proper resolution. The host system 160 supplies the video data RGB to the timing controller 140 through an interface such as a low voltage differential signaling (LVDS) interface or a transition minimized differential signaling (TMDS) interface.

도 6은 본 발명의 실시예에 따른 액정표시장치의 화소 어레이에 형성된 픽셀회로를 보여주는 평면도이다. 도 6에는 본 발명의 실시예에 따른 픽셀(P)의 제1 서브 픽셀(SUB1)의 제1 픽셀회로(PC1)와 제2 서브 픽셀(SUB2)의 제2 픽셀회로(PC2)가 나타나 있다. 도 6을 참조하면, 제1 서브 픽셀(SUB1)은 제2 서브 픽셀(SUB2)에 비해 크게 형성된다. 제1 서브 픽셀(SUB1)은 제2 서브 픽셀(SUB1)보다 2배 크게 형성되는 것이 바람직하나, 이에 한정되지 않는다. 즉, 제1 서브 픽셀(SUB1)과 제2 서브 픽셀(SUB2)의 크기는 색재현율 등을 고려하여 사전 실험을 통해 결정될 수 있다.6 is a plan view showing a pixel circuit formed in a pixel array of a liquid crystal display device according to an embodiment of the present invention. 6 shows a first pixel circuit PC1 of a first subpixel SUB1 of a pixel P and a second pixel circuit PC2 of a second subpixel SUB2 according to an embodiment of the present invention. Referring to FIG. 6, the first sub-pixel SUB1 is formed larger than the second sub-pixel SUB2. The first sub-pixel SUB1 is preferably formed twice as large as the second sub-pixel SUB1, but is not limited thereto. That is, the sizes of the first sub-pixel SUB1 and the second sub-pixel SUB2 can be determined through a preliminary experiment in consideration of the color recall ratio and the like.

제1 서브 픽셀(SUB1)의 제1 픽셀회로(PC1)는 제1 TFT(T1), 제1 화소 전극(PE1), 및 제1 스토리지 캐패시터(도시되지 않음) 등을 포함한다. 제1 TFT(T1)는 게이트 라인(Gn, n은 자연수)의 게이트 펄스(GPn)에 응답하여 턴-온되어 기수 데이터 라인(D2m -1 m은 자연수)의 데이터 전압을 제1 화소 전극(PE1)에 공급한다. 제1 TFT(T1)의 게이트 전극은 게이트 라인(Gn)에 접속되고, 소스 전극은 기수 데이터 라인(D2m -1)에 접속되며, 드레인 전극은 제1 화소 전극(PE1)에 접속된다. 제1 화소 전극(PE1)에는 제1 TFT(T1)를 통해 공급된 데이터 전압이 충전되며, 제1 스토리지 캐패시터(도시되지 않음)는 제1 화소 전극(PE1)에 충전된 데이터 전압을 소정의 기간 동안 유지하는 역할을 한다. 제1 서브 픽셀(SUB1)은 제1 화소 전극(PE1)과 공통전극 간의 전계에 의해 구동된다.The first pixel circuit PC1 of the first sub-pixel SUB1 includes a first TFT T1, a first pixel electrode PE1, and a first storage capacitor (not shown). The first TFT T1 is turned on in response to the gate pulse GPn of the gate line Gn and n is a natural number so that the data voltage of the odd data line D 2m -1 m is a natural number to the first pixel electrode PE1. The gate electrode of the first TFT T1 is connected to the gate line Gn and the source electrode thereof is connected to the odd data line D 2m -1 and the drain electrode thereof is connected to the first pixel electrode PE1. A data voltage supplied through the first TFT T1 is charged in the first pixel electrode PE1 and a data voltage charged in the first pixel electrode PE1 is supplied to a first storage capacitor . The first sub-pixel SUB1 is driven by an electric field between the first pixel electrode PE1 and the common electrode.

제2 서브 픽셀(SUB2)의 제2 픽셀회로(PC2)는 제2 TFT(T2), 제2 화소 전극(PE2), 및 제2 스토리지 캐패시터(도시되지 않음) 등을 포함한다. 제2 TFT(T2)는 게이트 라인(Gn)의 게이트 펄스(GPn)에 응답하여 턴-온되어 우수 데이터 라인(D2m)의 데이터 전압을 제2 화소 전극(PE2)에 공급한다. 제2 TFT(T2)의 게이트 전극은 게이트 라인(Gn)에 접속되고, 소스 전극은 우수 데이터 라인(D2m)에 접속되며, 드레인 전극은 제2 화소 전극(PE2)에 접속된다. 제2 화소 전극(PE2)에는 제2 TFT(T2)를 통해 공급된 데이터 전압이 충전되며, 제2 스토리지 캐패시터(도시되지 않음)는 제2 화소 전극(PE2)에 충전된 데이터 전압을 소정의 기간 동안 유지하는 역할을 한다. 제2 서브 픽셀(SUB2)은 제2 화소 전극(PE2)과 공통전극 간의 전계에 의해 구동된다.
The second pixel circuit PC2 of the second sub-pixel SUB2 includes a second TFT T2, a second pixel electrode PE2, and a second storage capacitor (not shown). A second TFT (T2) in response to the gate pulses (GPn) of the gate line (Gn) turned on so supplies a data voltage of the even data lines (D 2m) with the second pixel electrode (PE2). The gate electrode of the second TFT T2 is connected to the gate line Gn and the source electrode thereof is connected to the even data line D 2m and the drain electrode thereof is connected to the second pixel electrode PE2. The data voltage supplied through the second TFT T2 is charged in the second pixel electrode PE2 and the data voltage charged in the second pixel electrode PE2 is supplied to the second storage capacitor . The second sub-pixel SUB2 is driven by an electric field between the second pixel electrode PE2 and the common electrode.

도 7은 도 6의 제1 및 제2 픽셀회로에 공급되는 게이트 펄스, 제1 및 제2 서브픽셀의 액정 응답특성, 백라이트 유닛의 광원들의 온/오프 타이밍을 보여주는 도면이다. 도 7을 참조하면, 1 프레임 기간(1 frame)은 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame)으로 분할된다. 1 프레임 기간(1 frame)은 입력 프레임 주파수에 따른 1 프레임 기간이고, 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame)은 타이밍 콘트롤러(140)에 의해 입력 프레임 주파수를 2배 체배한 경우의 1 프레임 기간이다.FIG. 7 is a view showing gate pulses supplied to the first and second pixel circuits of FIG. 6, the liquid crystal response characteristics of the first and second subpixels, and the on / off timing of the light sources of the backlight unit. Referring to FIG. 7, one frame period (1 frame) is divided into first and second sub frame periods (1st sub frame and 2nd sub frame). The first frame period (1 frame) corresponds to one frame period according to the input frame frequency, and the first and second sub frame periods (1st sub frame and 2nd sub frame) are multiplied by the input frame frequency by 2 by the timing controller 140 One frame period.

첫 번째로, 게이트 펄스(GPn)에 대하여 살펴본다. 게이트 펄스(GPn)는 순차적으로 발생하고, 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 각각에 한번 발생한다. 도 7에 도시된 게이트 펄스(GPn)는 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame)의 시작 초기에 펄스가 발생한 것을 보여준다.First, the gate pulse GPn will be described. The gate pulse GPn sequentially occurs and occurs once in each of the first and second sub frame periods (1st sub frame and 2nd sub frame). The gate pulse GPn shown in FIG. 7 shows that a pulse is generated at the beginning of the first and second sub frame periods (1st sub frame, 2nd sub frame).

두 번째로, 제1 및 제2 서브 픽셀(SUB1, SUB2)의 액정의 응답특성(LC(SUB1), LC(SUB2))에 대하여 살펴본다. 타이밍 콘트롤러(140)는 데이터 구동부(120)의 소스 드라이브 IC들 각각에 제1 서브 프레임 기간(1st sub frame) 동안 R 및 B 디지털 데이터(RB)를 공급한다. 따라서, 데이터 구동부(120)의 소스 드라이브 IC들 각각은 제1 서브 프레임 기간(1st sub frame) 동안 기수 데이터 라인들에 R 디지털 데이터로부터 변환된 아날로그 R 데이터(Data(R))를 공급하고, 우수 데이터 라인들에 B 디지털 데이터로부터 변환된 아날로그 B 데이터(Data(B))를 공급한다.Second, the response characteristics LC (SUB1) and LC (SUB2) of the liquid crystal of the first and second sub-pixels SUB1 and SUB2 will be examined. The timing controller 140 supplies R and B digital data RB to the source driver ICs of the data driver 120 during the first sub frame period. Therefore, each of the source drive ICs of the data driver 120 supplies the analog R data Data (R) converted from the R digital data to the odd data lines during the first sub frame period (1st sub frame) And supplies analog B data (Data (B)) converted from B digital data to the data lines.

타이밍 콘트롤러(140)는 데이터 구동부(120)의 소스 드라이브 IC들 각각에 제2 서브 프레임 기간(2nd sub frame) 동안 G 및 B 디지털 데이터(GB)를 공급한다. 데이터 구동부(120)의 소스 드라이브 IC들 각각은 제2 서브 프레임 기간(2nd sub frame) 동안 기수 데이터 라인들에 G 디지털 데이터로부터 변환된 아날로그 G 데이터(Data(G))를 공급하고, 우수 데이터 라인들에 B 디지털 데이터로부터 변환된 아날로그 B 데이터(Data(B))를 공급한다. 한편, 데이터 구동부(120)의 소스 드라이브 IC들 각각에 의해 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 동안 공급되는 B 데이터(Data(B))는 실질적으로 동일한 데이터이다.The timing controller 140 supplies G and B digital data GB to the source driver ICs of the data driver 120 during the second sub frame period. Each of the source drive ICs of the data driver 120 supplies the analog G data Data (G) converted from the G digital data to the odd data lines during the second sub frame period (2nd sub frame) And supplies analog B data (Data (B)) converted from the B digital data to the digital B data (Data Meanwhile, the B data (Data (B)) supplied during the first and second sub frame periods (1st sub frame and 2nd sub frame) by the respective source drive ICs of the data driver 120 are substantially the same data.

제1 서브 프레임 기간(1st sub frame) 동안, 제1 픽셀회로(PC1)의 제1 TFT(T1)가 게이트 펄스(GPn)에 응답하여 턴-온되면, 제1 화소 전극(PE1)에는 R 데이터(Data(R))가 충전된다. 제2 픽셀회로(PC2)의 제2 TFT(T2)가 게이트 펄스(GPn)에 응답하여 턴-온되면, 제2 화소 전극(PE2)에는 B 데이터(Data(B))가 충전된다.When the first TFT T1 of the first pixel circuit PC1 is turned on in response to the gate pulse GPn during the first sub frame period (1st sub frame), the first pixel electrode PE1 receives the R data (Data (R)) is charged. When the second TFT T2 of the second pixel circuit PC2 is turned on in response to the gate pulse GPn, the second pixel electrode PE2 is charged with the B data Data (B).

제2 서브 프레임 기간(2nd sub frame) 동안, 제1 픽셀회로(PC1)의 제1 TFT(T1)가 게이트 펄스(GPn)에 응답하여 턴-온되면, 제1 화소 전극(PE1)에는 G 데이터(Data(G))가 충전된다. 제2 픽셀회로(PC2)의 제2 TFT(T2)가 게이트 펄스(GPn)에 응답하여 턴-온되면, 제2 화소 전극(PE2)에는 B 데이터(Data(B))가 충전된다.When the first TFT T1 of the first pixel circuit PC1 is turned on in response to the gate pulse GPn during the second sub frame period (2nd sub frame), the first pixel electrode PE1 is supplied with the G data (Data (G)) is charged. When the second TFT T2 of the second pixel circuit PC2 is turned on in response to the gate pulse GPn, the second pixel electrode PE2 is charged with the B data Data (B).

제1 서브 픽셀(SUB1)의 액정 응답특성(LC(SUB1))은 제1 서브 프레임 기간(1st sub frame) 동안 R 데이터(Data(R))에 따라 액정이 천이되고, 제2 서브 프레임 기간(2nd sub frame) 동안 G 데이터(Data(G))에 따라 액정이 천이된다. 제2 서브 픽셀(SUB2)의 액정 응답특성(LC(SUB2))은 제1 서브 프레임 기간(1st sub frame) 동안 B 데이터(Data(B))에 따라 액정이 천이되고, 제2 서브 프레임 기간(2nd sub frame) 동안 B 데이터(Data(B))에 따라 액정이 천이된다. 한편, 제2 화소 전극(PE2)에는 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 동안 실질적으로 동일한 B 데이터(Data(B))가 충전되므로, 제2 서브 프레임 기간(2nd sub frame) 동안 제2 서브 픽셀(SUB2)에는 도 7과 같이 액정의 천이가 발생하지 않는다. 이는 제2 서브 픽셀(SUB2)의 액정의 천이는 제1 서브 프레임 기간(1st sub frame) 동안 완료되기 때문이다.The liquid crystal response characteristic LC (SUB1) of the first sub-pixel SUB1 is shifted in accordance with the R data Data (R) during the first sub frame period (1st sub frame) 2 < nd > sub frame), the liquid crystal transitions according to the G data (Data (G)). The liquid crystal response characteristic LC (SUB2) of the second sub-pixel SUB2 is shifted in accordance with the B data Data (B) during the first sub frame period (1st sub frame) The liquid crystal transitions according to the B data (Data (B)) during the second sub frame. On the other hand, the second pixel electrode PE2 is charged with substantially the same B data (Data (B)) during the first sub frame period and the second sub frame period (2nd sub frame period) the liquid crystal transition does not occur in the second sub-pixel SUB2 as shown in FIG. This is because the transition of the liquid crystal of the second sub-pixel SUB2 is completed during the first sub-frame period.

세 번째로, 백라이트 유닛의 광원들의 온/오프 타이밍을 살펴본다. 백라이트 유닛의 광원들은 적색 광원(BL(R)), 녹색 광원(BL(G)), 및 청색 광원(BL(B))을 포함한다. 적색 광원(BL(R))과 녹색 광원(BL(G))은 제1 서브 픽셀(SUB1)에 빛을 조사하고, 청색 광원(BL(B))은 제2 서브 픽셀(SUB2)에 빛을 조사한다. 적색 광원(BL(R))은 R 데이터(Data(R))가 공급되는 제1 서브 프레임 기간(1st sub frame) 동안에만 점등된다. 녹색 광원(BL(G))은 G 데이터(Data(G))가 공급되는 제2 서브 프레임 기간(2nd sub frame) 동안에만 점등된다. 청색 광원(BL(B))은 B 데이터(B)가 공급되는 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 동안에 모두 점등된다.Third, the on / off timing of the light sources of the backlight unit will be examined. The light sources of the backlight unit include a red light source BL (R), a green light source BL (G), and a blue light source BL (B). The red light source BL (R) and the green light source BL (G) emit light to the first sub pixel SUB1 and the blue light source BL (B) emits light to the second sub pixel SUB2 Investigate. The red light source BL (R) is lit only during the first sub frame period (first sub frame) in which the R data Data (R) is supplied. The green light source BL (G) is lit only during the second sub frame period (2nd sub frame) in which the G data (Data (G)) is supplied. The blue light source BL (B) is turned on during the first and second sub frame periods (1st sub frame and 2nd sub frame) in which the B data B is supplied.

적색 광원(BL(R))은 제1 서브 프레임 기간(1st sub frame) 동안 제1 서브 픽셀(SUB1)의 액정 응답특성(LC(SUB1))의 액정천이완료기간(액정포화기간)에 맞춰 점등된다. 예를 들어, 적색 광원(BL(R))은 도 7과 같이 제1 서브 프레임 기간(1st sub frame) 동안 대략 60%의 PWM 듀티비(Pulse Width Modulation Duty Ratio)로 점등될 수 있다. 녹색 광원(BL(G))은 제2 서브 프레임 기간(2nd sub frame) 동안 제2 서브 픽셀(SUB2)의 액정 응답특성(LC(SUB2))의 액정포화기간에 맞춰 점등된다. 예를 들어, 녹색 광원(BL(G))은 도 7과 같이 제2 서브 프레임 기간(2nd sub frame) 동안 대략 60%의 PWM 듀티비(Pulse Width Modulation Duty Ratio)로 점등될 수 있다. 청색 광원(BL(B))은 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 동안 소정의 듀티비로 점등될 수 있다. 예를 들어, 청색 광원(BL(B))은 도 7과 같이 제1 서브 프레임 기간(1st sub frame) 동안 적색 광원(BL(R))이 점등되는 기간에 동기하여 점등되고, 제2 서브 프레임 기간(2nd sub frame) 동안 녹색 광원(BL(G))이 점등되는 기간에 동기하여 점등될 수 있다. 이 경우, 청색 광원(BL(B))은 대략 60%의 PWM 듀티비(Pulse Width Modulation Duty Ratio)로 점등될 수 있다.The red light source BL (R) is turned on during the liquid crystal transition completion period (liquid crystal saturation period) of the liquid crystal response characteristic LC (SUB1) of the first subpixel SUB1 during the first sub frame period do. For example, the red light source BL (R) may be turned on by a pulse width modulation duty ratio of about 60% during a first sub frame period as shown in FIG. The green light source BL (G) is turned on in accordance with the liquid crystal saturation period of the liquid crystal response characteristic LC (SUB2) of the second sub pixel SUB2 during the second sub frame period (2nd sub frame). For example, the green light source BL (G) may be turned on by a pulse width modulation duty ratio of about 60% during a second sub frame period as shown in FIG. The blue light source BL (B) may be turned on with a predetermined duty ratio during the first and second sub frame periods (1st sub frame and 2nd sub frame). For example, the blue light source BL (B) is turned on in synchronization with a period in which the red light source (BL (R)) is lit during the first sub frame period (1st sub frame) May be turned on in synchronization with a period during which the green light source BL (G) is turned on during the period (2nd sub frame). In this case, the blue light source BL (B) may be turned on with a PWM duty ratio (Pulse Width Modulation Duty Ratio) of approximately 60%.

한편, 도 7에서 예시된 백라이트 점등 기간은 하나의 실시 예에 불과하므로, 이에 한정되지 않는 것에 주의하여야 한다. 백라이트 점등 기간은 액정표시장치의 휘도, 및 소비전력 등에 따라 달라질 수 있으며, 사전 실험에 의해 결정될 수 있다. 예를 들어, 본 발명은 개구율 향상으로 인해 종래 기술에 비해 휘도가 높아지므로, 백라이트 점등 기간을 줄일 수 있다.Note that the backlight lighting period illustrated in FIG. 7 is only one embodiment, and therefore, it is not limited thereto. The backlight lighting period may vary depending on the brightness, power consumption, and the like of the liquid crystal display device, and may be determined by a preliminary experiment. For example, since the brightness of the present invention is higher than that of the prior art due to the improvement of the aperture ratio, the backlight lighting period can be reduced.

종합해보면, 제1 서브 픽셀(SUB1)은 제1 서브 프레임 기간(1st sub frame)에서 적색 광원(BL(R))이 점등되는 기간 동안 적색(Red)을 표시하고, 제2 서브 프레임 기간(2nd sub frame)에서 녹색 광원(BL(G))이 점등되는 기간 동안 녹색(Green)을 표시한다. 또한, 제2 서브 픽셀(SUB2)은 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame)에서 청색 광원(BL(G))이 점등되는 기간 동안 청색(Blue)을 표시한다.
In summary, the first sub-pixel SUB1 displays red during a period in which the red light source BL (R) is turned on in the first sub-frame period, and the red (Red) (green) during a period in which the green light source BL (G) is turned on in the sub frame. The second sub-pixel SUB2 displays blue during a period in which the blue light source BL (G) is lit in the first and second sub frame periods (1st sub frame and 2nd sub frame).

도 8은 도 3의 표시패널의 데이터 어드레싱과 백라이트 유닛의 스캐닝 점등을 상세히 보여주는 도면이다. 도 8을 참조하면, 제1 및 제2 서브 프레임 기간(1st sub frame, 2nd sub frame) 동안 표시패널(10)의 R 데이터(Data(R), G 데이터(Data(G)), 및 B 데이터(Data(B))의 어드레싱(addressing)이 나타나 있고, 백라이트 유닛의 광원들의 블록별 점등 기간이 나타나 있다.FIG. 8 is a detailed view showing data addressing of the display panel of FIG. 3 and scanning lighting of the backlight unit. FIG. 8, the R data (Data (R), G data (Data (G)), and B data of the display panel 10 during the first and second sub frame periods (1st sub frame and 2nd sub frame) (Data (B)), and the lighting periods of the blocks of the light sources of the backlight unit are shown.

첫 번째로, 표시패널(10)의 R 데이터(Data(R)), G 데이터(Data(G)), 및 B 데이터(Data(B))의 어드레싱을 살펴본다. R 데이터(Data(R))와 B 데이터(Data(B))는 제1 서브 프레임 기간(1st sub frame)의 소정의 기간 동안 표시패널(10)에 어드레싱된다. 도 7에서, 상기 소정의 기간은 대략 제1 서브 프레임 기간(1st sub frame)의 절반인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 상기 소정의 기간은 사전 실험을 통해 제1 서브 프레임 기간(1st sub frame) 내에서 적절히 결정될 수 있다. 표시패널(10)의 게이트 라인들에는 게이트 펄스(GPn)가 순차적으로 공급되므로, R 데이터(Data(R))와 B 데이터(Data(B))는 제1 게이트 라인(G1)에 접속된 픽셀(P)들부터 제k(k는 1≤n≤k를 만족하는 자연수로, 표시패널의 게이트 라인 수) 게이트 라인(Gk)에 접속된 픽셀(P)들까지 순차적으로 공급된다. 이때, R 데이터(Data(R))는 제1 서브 픽셀(SUB1)들에 공급되고, B 데이터(Data(B))는 제2 서브 픽셀(SUB2)들에 공급된다.First, the addressing of the R data (Data (R)), the G data (Data (G)), and the B data (Data (B)) of the display panel 10 will be described. R data Data (R) and B data Data (B) are addressed to the display panel 10 during a predetermined period of the first sub frame period (1st sub frame). In FIG. 7, the predetermined period has been described mainly about the half of the first sub-frame, but it is not limited thereto. The predetermined period may be appropriately determined in a first sub frame period through a preliminary experiment. Since the gate pulse GPn is sequentially supplied to the gate lines of the display panel 10, the R data Data (R) and the B data Data (B) are supplied to the pixels connected to the first gate line G1 (P) connected to the k-th gate line Gk (k is a natural number satisfying 1? N? K, the number of gate lines of the display panel). At this time, the R data Data (R) is supplied to the first sub-pixels SUB1 and the B data Data (B) is supplied to the second sub-pixels SUB2.

G 데이터(Data(G))와 B 데이터(Data(B))는 제2 서브 프레임 기간(2nd sub frame)의 소정의 기간 동안 표시패널(10)에 어드레싱된다. 도 7에서, 상기 소정의 기간은 대략 제2 서브 프레임 기간(2nd sub frame)의 절반인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 상기 소정의 기간은 사전 실험을 통해 제2 서브 프레임 기간(2nd sub frame) 내에서 적절히 결정될 수 있다. 표시패널(10)의 게이트 라인들에는 게이트 펄스(GPn)가 순차적으로 공급되므로, G 데이터(Data(G))와 B 데이터(Data(B))는 제1 게이트 라인(G1)에 접속된 픽셀(P)들부터 제k 게이트 라인(Gk)에 접속된 픽셀(P)들까지 순차적으로 공급된다. 이때, G 데이터(Data(G))는 제1 서브 픽셀(SUB1)들에 공급되고, B 데이터(Data(B))는 제2 서브 픽셀(SUB2)들에 공급된다.The G data Data G and the B data Data B are addressed to the display panel 10 during a predetermined period of the second sub frame period (2nd sub frame). In FIG. 7, the predetermined period has been described mainly about half of the second sub-frame, but it is not limited thereto. The predetermined period may be appropriately determined in a second sub frame period through a preliminary experiment. The G data Data (G) and the B data Data (B) are supplied to the pixels connected to the first gate line G1 because the gate pulses GPn are sequentially supplied to the gate lines of the display panel 10, (P) to the pixels P connected to the kth gate line Gk. At this time, the G data (Data (G)) is supplied to the first sub-pixels SUB1 and the B data (Data (B)) is supplied to the second sub-pixels SUB2.

두 번째로, 백라이트 유닛의 광원들의 블록별 점등 기간을 살펴본다. 백라이트 유닛은 제1 내지 제q(q는 2 이상의 자연수) 블록으로 분할될 수 있다. 표시패널(10)의 데이터 어드레싱이 위에서부터 아래로 순차적으로 발생하므로, 제1 내지 제q 블록 각각은 도 9와 같이 표시패널(10)의 열 방향을 따라 분할된다. 도 9에서는 제1 내지 제q 블록이 균등되게 분할되었지만, 이에 한정되지 않음에 주의하여야 한다. 또한, 도 8 및 도 9에서는 백라이트 유닛이 제1 내지 제4 블록(BL1~BL4)으로 분할된 것을 중심으로 설명하였지만, 이는 하나의 실시예일 뿐이므로 이에 한정되지 않음에 주의하여야 한다.Second, the lighting period of each light source of the backlight unit is examined. The backlight unit may be divided into first to q-th (q is a natural number of 2 or more) blocks. Since the data addressing of the display panel 10 occurs sequentially from top to bottom, each of the first to q-th blocks is divided along the column direction of the display panel 10 as shown in Fig. It should be noted that although the first to the q-th blocks are equally divided in Fig. 9, it is not limited thereto. 8 and 9, the backlight unit is divided into the first to fourth blocks BL1 to BL4. However, the present invention is not limited to this, as it is only one embodiment.

백라이트 유닛의 제1 내지 제4 블록(BL1~BL4)는 표시패널(10)의 위쪽에 대응되는 제1 블록(BL1)부터 제4 블록(BL4)까지 순차적으로 발생한다. 이는 표시패널(10)의 데이터 어드레싱이 위에서부터 아래로 순차적으로 발생하므로, 제1 블록(BL1)에 대응되는 표시패널(10)의 픽셀들의 액정천이가 먼저 완료되기 때문이다. 도 8에서는 제1 서브 프레임 기간(1st sub frame) 동안 제1 내지 제4 블록(BL1~BL4)의 적색 및 청색 광원(BL(R), BL(B))이 대략 60%의 PWM 듀티비로 점등되고, 제2 서브 프레임 기간(2nd sub frame) 동안 제1 내지 제4 블록(BL1~BL4)의 녹색 및 청색 광원(BL(G), BL(B))은 대략 60%의 PWM 듀티비로 점등되는 것을 예시하였으나, 이에 한정되지 않음은 이미 앞에서 설명하였다.
The first to fourth blocks BL1 to BL4 of the backlight unit sequentially occur from the first block BL1 to the fourth block BL4 corresponding to the upper side of the display panel 10. [ This is because the liquid crystal transition of the pixels of the display panel 10 corresponding to the first block BL1 is completed first because the data addressing of the display panel 10 sequentially occurs from top to bottom. 8, the red and blue light sources BL (R) and BL (B) of the first to fourth blocks BL1 to BL4 are turned on with a PWM duty ratio of about 60% during the first sub frame period And the green and blue light sources BL (G) and BL (B) of the first to fourth blocks BL1 to BL4 are turned on at a PWM duty ratio of about 60% during the second sub frame period (2nd sub frame) However, the present invention is not limited thereto.

이상에서 살펴본 바와 같이, 본 발명은 픽셀을 제1 서브 픽셀과 제2 서브 픽셀로 분할하고, 제1 서브 픽셀을 적색, 녹색, 및 청색 중 두 가지의 색을 순차적으로 표시하게 하고, 제2 서브 픽셀을 제1 서브 픽셀에서 표시되지 않은 색을 표시하게 한다. 그 결과, 본 발명은 1 프레임 기간 동안 제1 서브 픽셀에서 두 가지의 색을 표시하면 되므로 액정 응답시간이 충분하기 때문에, 적색광, 녹색광, 및 청색광의 그레이 레벨을 제대로 표시할 수 있다. 또한, 본 발명은 블랙 매트릭스 및 컬러필터가 감소되므로, 개구율을 향상시킬 수 있다. 또한, 본 발명은 개구율 향상에 따른 휘도 상승으로 인해 백라이트 유닛의 광원들의 밝기를 감소시킬 수 있으므로, 소비전력을 줄일 수 있다.As described above, according to the present invention, a pixel is divided into a first sub-pixel and a second sub-pixel, and the first sub-pixel sequentially displays two colors of red, green, and blue, Causing the pixel to display an unmarked color in the first subpixel. As a result, since the liquid crystal response time is sufficient for displaying two colors in the first sub-pixel during one frame period, the gray level of red light, green light, and blue light can be properly displayed. Further, since the black matrix and the color filter are reduced in the present invention, the aperture ratio can be improved. In addition, the present invention can reduce the brightness of the light sources of the backlight unit due to the increase in brightness due to the improvement of the aperture ratio, thereby reducing power consumption.

나아가, 종래 필드 순차 구동 방식은 1 프레임 기간 동안 하나의 픽셀에서 3가지 색을 순차적으로 표시하지만, 본 발명은 1 프레임 기간 동안 하나의 서브 픽셀에서 2가지 색을 순차적으로 표시하고, 또 다른 서브 픽셀에서 1가지 색을 표시한다. 그 결과, 본 발명은 종래 필드 순차 구동 방식보다 컬러 깨짐 현상을 개선할 수 있다.Furthermore, the conventional field sequential driving method sequentially displays three colors in one pixel during one frame period, but the present invention sequentially displays two colors in one subpixel during one frame period, One color is displayed. As a result, the present invention can improve the color blurring phenomenon over the conventional field sequential drive method.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the present invention should not be limited to the details described in the detailed description, but should be defined by the claims.

10: 표시패널 30: 백라이트 유닛
110: 게이트 구동부 120: 데이터 구동부
130: 백라이트 구동부 140: 타이밍 콘트롤러
150: 백라이트 제어부 160: 호스트 시스템
10: Display panel 30: Backlight unit
110: Gate driver 120: Data driver
130: Backlight driver 140: Timing controller
150: backlight control unit 160: host system

Claims (12)

데이터 라인들과 게이트 라인들의 교차에 의해 정의되는 셀영역에 매트릭스 형태로 배치되는 픽셀들을 포함하는 표시패널;
상기 표시패널에 빛을 조사하는 광원들을 포함하는 백라이트 유닛;
상기 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및
상기 데이터 전압에 동기하여 상기 게이트 라인들에 게이트 펄스를 공급하는 게이트 구동부를 포함하고,
상기 픽셀들 각각은,
1 프레임 기간 동안 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 제1 서브 픽셀; 및
상기 1 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 한 가지 색을 표시하는 제2 서브 픽셀을 포함하는 것을 특징으로 하는 액정표시장치.
A display panel including pixels arranged in a matrix form in a cell region defined by the intersection of the data lines and the gate lines;
A backlight unit including light sources for emitting light to the display panel;
A data driver for supplying a data voltage to the data lines; And
And a gate driver for supplying a gate pulse to the gate lines in synchronization with the data voltage,
Wherein each of the pixels comprises:
A first sub-pixel sequentially displaying two colors of red, green, and blue for one frame period; And
And a second sub-pixel for displaying one color not displayed in the first sub-pixel during the one frame period.
제 1 항에 있어서,
상기 제1 서브 픽셀은,
상기 1 프레임 기간의 제1 서브 프레임 기간 동안 상기 두 가지 색 중 어느 하나의 색을 표시하고, 제1 서브 프레임 기간 이후에 발생하는 제2 서브 프레임 기간 동안 상기 두 가지 색 중 다른 하나의 색을 표시하는 것을 특징으로 액정표시장치.
The method according to claim 1,
The first sub-
Wherein the color display device displays one of the two colors during a first sub frame period of the one frame period and displays the other one of the two colors during a second sub frame period occurring after the first sub frame period And the liquid crystal display device.
제 2 항에 있어서,
상기 데이터 구동부는,
상기 제1 서브 프레임 기간 동안 상기 두 가지 색 중 어느 하나의 색의 디지털 데이터를 아날로그 데이터 전압으로 변환하여 상기 제1 서브 픽셀에 접속된 기수 데이터 라인들에 공급하고,
상기 제2 서브 프레임 기간 동안 상기 두 가지 색 중 다른 하나의 색의 디지털 데이터를 상기 아날로그 데이터 전압으로 변환하여 상기 기수 데이터 라인들에 공급하는 것을 특징으로 하는 액정표시장치.
3. The method of claim 2,
The data driver may include:
Frame data, converting the digital data of any one of the two colors into an analog data voltage during the first sub-frame period, supplying the analog data voltage to odd data lines connected to the first sub-
And the digital data of the other one of the two colors is converted into the analog data voltage during the second sub frame period and supplied to the odd data lines.
제 3 항에 있어서,
상기 데이터 구동부는,
상기 제1 및 제2 서브 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 색의 디지털 데이터를 상기 아날로그 데이터 전압으로 변환하여 상기 제2 서브 픽셀에 접속된 우수 데이터 라인들에 공급하는 것을 특징으로 하는 액정표시장치.
The method of claim 3,
The data driver may include:
Digital data of a color not displayed in the first subpixel during the first and second subframe periods is converted into the analog data voltage and supplied to the superior data lines connected to the second subpixel Liquid crystal display device.
제 4 항에 있어서,
상기 제1 서브 프레임 기간 동안 상기 두 가지 색 중 어느 하나의 색의 디지털 데이터와 상기 제1 서브 픽셀에 표시되지 않은 색의 디지털 데이터를 상기 데이터 구동부에 공급하고,
상기 제2 서브 프레임 기간 동안 상기 두 가지 색 중 다른 하나의 색의 디지털 데이터와 상기 제1 서브 픽셀에 표시되지 않은 색의 디지털 데이터를 상기 데이터 구동부에 공급하는 타이밍 콘트롤러를 더 포함하는 액정표시장치.
5. The method of claim 4,
And supplies digital data of any one of the two colors and digital data of a color not displayed in the first sub-pixel to the data driver during the first sub-frame period,
And a timing controller for supplying digital data of the other one of the two colors and digital data of a color not displayed in the first sub-pixel to the data driver during the second sub-frame period.
제 2 항에 있어서,
상기 게이트 구동부는,
상기 제1 서브 프레임 기간의 소정의 기간 동안 상기 게이트 라인들에 상기 게이트 펄스를 순차적으로 공급하고,
상기 제2 서브 프레임 기간의 소정의 기간 동안 상기 게이트 라인들에 상기 게이트 펄스를 순차적으로 공급하는 것을 특징으로 하는 액정표시장치.
3. The method of claim 2,
Wherein the gate driver comprises:
Sequentially supplying the gate pulses to the gate lines during a predetermined period of the first sub frame period,
And sequentially supplies the gate pulses to the gate lines during a predetermined period of the second sub frame period.
제 1 항에 있어서,
상기 제1 서브 픽셀의 제1 컬러필터는 상기 두 가지 색의 파장을 모두 통과시키는 컬러필터로 구현되고,
상기 제2 서브 픽셀의 제2 컬러필터는 상기 제1 서브 픽셀에 표시되지 않은 색의 파장을 통과시키는 컬러필터로 구현되는 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
Wherein the first color filter of the first subpixel is implemented as a color filter that passes both wavelengths of the two colors,
And the second color filter of the second subpixel is implemented as a color filter that passes a wavelength of a color not displayed in the first subpixel.
제 2 항에 있어서,
상기 백라이트 유닛의 광원들은,
상기 제1 서브 픽셀에 상기 두 가지 색 중 어느 하나의 색의 빛을 조사하는 제1 광원;
상기 제1 서브 픽셀에 상기 두 가지 색 중 다른 하나의 색의 빛을 조사하는 제2 광원; 및
상기 제2 서브 픽셀에 상기 제1 서브 픽셀에 표시되지 않은 색의 빛을 조사하는 제3 광원을 포함하는 것을 특징으로 하는 액정표시장치.
3. The method of claim 2,
The light sources of the backlight unit,
A first light source for irradiating the first sub-pixel with light of any one of the two colors;
A second light source for irradiating light of the other one of the two colors to the first sub-pixel; And
And a third light source for emitting light of a color not displayed on the first sub-pixel to the second sub-pixel.
제 8 항에 있어서,
상기 제1 광원은 상기 제1 서브 프레임 기간에만 점등되고, 상기 제2 광원은 상기 제2 서브 프레임 기간에만 점등되며, 상기 제3 광원은 상기 제1 및 제2 서브 프레임 기간에 점등되는 것을 특징으로 하는 액정표시장치.
9. The method of claim 8,
Wherein the first light source is lit only in the first sub frame period, the second light source is lit only in the second sub frame period, and the third light source is lit in the first and second sub frame periods .
제 8 항에 있어서,
상기 제1 내지 제3 광원들 각각은 소정의 PWM 듀티비로 점등하는 것을 특징으로 하는 액정표시장치.
9. The method of claim 8,
Wherein each of the first to third light sources is turned on at a predetermined PWM duty ratio.
제 8 항에 있어서,
상기 백라이트 유닛은 상기 표시패널의 열 방향을 따라 제1 내지 제q(q는 2 이상의 자연수) 블록으로 분할되고, 상기 제1 블록의 제1 내지 제3 광원들부터 제q 블록의 제1 내지 제3 광원들까지 순차적으로 점등되는 것을 특징으로 하는 액정표시장치.
9. The method of claim 8,
The backlight unit is divided into first to q-th (q is a natural number) blocks along the column direction of the display panel, and the first to third light sources of the first block to the first to And the three light sources are sequentially turned on.
데이터 라인들과 게이트 라인들의 교차에 의해 정의되는 영역에 매트릭스 형태로 배치되는 픽셀들을 포함하는 표시패널; 상기 표시패널에 빛을 조사하는 광원들을 포함하는 백라이트 유닛; 상기 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및 상기 데이터 전압에 동기하여 상기 게이트 라인들에 게이트 펄스를 공급하는 게이트 구동부를 포함하는 액정표시장치에 있어서,
상기 픽셀들 각각의 제1 서브 픽셀에 1 프레임 기간 동안 적색, 녹색, 및 청색 중 두 가지 색을 순차적으로 표시하는 단계; 및
상기 픽셀들 각각의 제2 서브 픽셀에 상기 1 프레임 기간 동안 상기 제1 서브 픽셀에 표시되지 않은 한 가지 색을 표시하는 단계를 포함하는 액정표시장치의 구동방법.
A display panel including pixels arranged in a matrix form in an area defined by the intersection of the data lines and the gate lines; A backlight unit including light sources for emitting light to the display panel; A data driver for supplying a data voltage to the data lines; And a gate driver for supplying a gate pulse to the gate lines in synchronization with the data voltage,
Sequentially displaying two colors of red, green, and blue on a first sub-pixel of each of the pixels for one frame period; And
And displaying one color not displayed in the first subpixel during the one frame period in a second subpixel of each of the pixels.
KR1020110085294A 2011-08-25 2011-08-25 Liquid crystal display device and method for driving the same KR101840875B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110085294A KR101840875B1 (en) 2011-08-25 2011-08-25 Liquid crystal display device and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110085294A KR101840875B1 (en) 2011-08-25 2011-08-25 Liquid crystal display device and method for driving the same

Publications (2)

Publication Number Publication Date
KR20130022600A KR20130022600A (en) 2013-03-07
KR101840875B1 true KR101840875B1 (en) 2018-03-22

Family

ID=48175209

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110085294A KR101840875B1 (en) 2011-08-25 2011-08-25 Liquid crystal display device and method for driving the same

Country Status (1)

Country Link
KR (1) KR101840875B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102112638B1 (en) * 2014-02-07 2020-05-19 삼성디스플레이 주식회사 Display apparatus
KR102326620B1 (en) * 2015-04-15 2021-11-16 삼성디스플레이 주식회사 A display apparatus
KR102367968B1 (en) * 2015-07-22 2022-02-25 삼성디스플레이 주식회사 Liquid crystal display device
KR102488471B1 (en) * 2015-12-30 2023-01-13 엘지디스플레이 주식회사 Liquid crystal display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009265135A (en) * 2008-04-22 2009-11-12 Sharp Corp Display device, panel, backlight, and method of controlling display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009265135A (en) * 2008-04-22 2009-11-12 Sharp Corp Display device, panel, backlight, and method of controlling display device

Also Published As

Publication number Publication date
KR20130022600A (en) 2013-03-07

Similar Documents

Publication Publication Date Title
US10802327B2 (en) Liquid crystal display device and driving method thereof
KR101960049B1 (en) Display apparatus and method of driving the same
US7593007B2 (en) Color-sequential display method
US9852700B2 (en) Liquid crystal display and method for driving the same
US9852698B2 (en) Display apparatus and driving method thereof using a time/space division scheme
US11302272B2 (en) Display device, and driving method for the display device for reducing power consumption and improving display effect
KR20120122049A (en) Stereoscopic image display device and driving method thereof
KR101840875B1 (en) Liquid crystal display device and method for driving the same
US9355614B2 (en) Image quality processing method and display device using the same
KR102062914B1 (en) 3 primary color display device and pixel data rendering method of thereof
JP2003316335A (en) Liquid crystal display device and method for driving the same
KR100542769B1 (en) Liquid Crystal Display And Driving Method Thereof
KR100950517B1 (en) Liquid crystal display panel and method and apparatus for driving the same
KR101900938B1 (en) Stereoscopic image display device
KR101667048B1 (en) Liquid crystal display
KR20080049357A (en) Liquid crystal display device and driving method thereof
KR20090109767A (en) Liquid crystal display
KR101244615B1 (en) Liquid Crystal Display And Driving Method Thereof
KR102075696B1 (en) Display apparatus and method of driving the same
KR20080105827A (en) Liquid crystal display device
KR101803564B1 (en) Stereoscopic image display device and driving method thereof
KR20130000289A (en) Stereoscopic image display device
KR20100136083A (en) Liquid crystal display device and driving method thereof
KR20130002704A (en) Stereoscopic image display device
KR20130039544A (en) Stereoscopic image display device and method for driving the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right