KR101725212B1 - Emission driving apparatus and organic light emitting diode display using the same - Google Patents

Emission driving apparatus and organic light emitting diode display using the same Download PDF

Info

Publication number
KR101725212B1
KR101725212B1 KR1020100139877A KR20100139877A KR101725212B1 KR 101725212 B1 KR101725212 B1 KR 101725212B1 KR 1020100139877 A KR1020100139877 A KR 1020100139877A KR 20100139877 A KR20100139877 A KR 20100139877A KR 101725212 B1 KR101725212 B1 KR 101725212B1
Authority
KR
South Korea
Prior art keywords
transistor
signal
emission
level
terminal
Prior art date
Application number
KR1020100139877A
Other languages
Korean (ko)
Other versions
KR20120077792A (en
Inventor
김지훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100139877A priority Critical patent/KR101725212B1/en
Publication of KR20120077792A publication Critical patent/KR20120077792A/en
Application granted granted Critical
Publication of KR101725212B1 publication Critical patent/KR101725212B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/30Image reproducers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 에미션 구동장치에 관한 것으로서, 에미션신호를 출력하는 모든 인버터의 출력을, 쉬프트 레지스터로부터 입력되는 스캔신호의 레벨에 상관없이 하이레벨 또는 로우레벨로 유지시킬 수 있는, 에미션 구동장치 및 이를 이용한 유기발광다이오드 표시장치를 제공하는 것을 기술적 과제로 한다. 이를 위해 본 발명에 따른 에미션 구동장치는, 게이트 드라이버의 쉬프트 레지스터들 각각과 연결되어 있는 복수의 인버터들을 포함하며, 상기 복수의 인버터들 각각은, 드라이빙 모드에서는, 어느 하나의 쉬프트 레지스터로부터 출력되는 스캔신호를 입력받아, 상기 스캔신호와 반대되는 극성을 갖는 에미션신호를 에미션라인을 통해 화소로 공급하며, 센싱모드에서는, 상기 쉬프트 레지스터의 출력과 상관없이 하이레벨의 에미션신호 또는 로우레벨의 에미션신호를 상기 에미션라인을 통해 상기 화소로 공급하는 것을 특징으로 한다.The present invention relates to an emission driving device and more particularly to an emission driving device capable of maintaining the outputs of all inverters outputting an emission signal at a high level or a low level regardless of the level of a scan signal inputted from a shift register And an organic light emitting diode display using the same. To this end, an emission driving apparatus according to the present invention includes a plurality of inverters connected to respective shift registers of a gate driver, and each of the plurality of inverters is output from one of the shift registers in the driving mode A scan signal and an emission signal having a polarity opposite to that of the scan signal are supplied to a pixel through an emission line. In the sensing mode, a high level emission signal or a low level To the pixel through the emission line.

Description

에미션 구동장치 및 이를 이용한 유기발광다이오드 표시장치{EMISSION DRIVING APPARATUS AND ORGANIC LIGHT EMITTING DIODE DISPLAY USING THE SAME}BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an organic light emitting diode (OLED) display device,

본 발명은 에미션 구동장치에 관한 것으로서, 특히, 유기발광다이오드에서 이용되고 있는 에미션 구동장치 및 이를 이용한 유기발광다이오드 표시장치에 관한 것이다.The present invention relates to an emission driving apparatus, and more particularly to an emission driving apparatus used in an organic light emitting diode and an organic light emitting diode display using the same.

최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판표시장치들(Flat Panel Display, FPD)이 개발되고 있다. 이러한 평판표시장치로는 액정표시장치(Liquid Crystal Display : LCD), 전계 방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : PDP) 및 전계발광소자(Electroluminescence Device) 등이 있다.2. Description of the Related Art In recent years, various flat panel displays (FPDs) have been developed to reduce weight and volume, which are disadvantages of cathode ray tubes. Examples of such flat panel display devices include a liquid crystal display (LCD), a field emission display (FED), a plasma display panel (PDP), and an electroluminescence device .

여기서, 전계발광소자는 발광층의 재료에 따라 무기발광다이오드 표시장치와 유기발광다이오드 표시장치로 대별되며 특히, 유기발광다이오드 표시장치는 스스로 발광하는 자발광소자를 이용함으로써 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다. 이러한 유기발광다이오드(OLED) 표시장치는, 전류의 양을 제어하여 유기발광다이오드의 휘도를 제어하는 전류 구동 방식이 일반적으로 이용되고 있다.Here, the electroluminescent device is roughly classified into an inorganic light emitting diode display device and an organic light emitting diode display device depending on the material of the light emitting layer. In particular, the organic light emitting diode display device uses self light emitting devices that emit light by themselves, And a large viewing angle. In such an organic light emitting diode (OLED) display device, a current driving method for controlling the brightness of the organic light emitting diode by controlling the amount of current is generally used.

도 1은 종래의 유기발광다이오드 표시장치의 발광 제어를 위한 회로구성을 나타낸 예시도로서, 게이트 드라이버에 형성되어 있는 쉬프트 레지스터(a)와, 에미션 구동장치에 형성되어 있는 인버터(b)의 구성을 나타낸 예시도이다.FIG. 1 is a diagram showing an exemplary circuit configuration for controlling light emission of a conventional organic light emitting diode display device, which includes a shift register a formed in a gate driver, a configuration of an inverter b formed in an emission driving device, Fig.

상기한 바와 같은 유기발광다이오드 표시장치에서, 발광 제어를 위한 드라이버 회로로는 크게 두 개의 회로블록이 요구된다.In the organic light emitting diode display device as described above, two circuit blocks are required as driver circuits for light emission control.

그 하나는 도 1의 (a)에 도시된 바와 같이, 게이트 드라이버에 형성되어, 입력된 신호를 순차적으로 이동시키는 쉬프트 레지시터(Shift Register)이다. 또 다른 하나는 도 1의 (b)에 도시된 바와 같이, 쉬프트 레지스터(Shift Register) 출력을 입력받아 반전 출력을 생성해주는 인버터(Inverter)로서, 에미션 구동장치는 복수의 인버터들로 구성되어 있다. One of them is a shift register which is formed in a gate driver and sequentially shifts an input signal, as shown in FIG. 1 (a). As shown in (b) of FIG. 1, the inverter is an inverter for receiving an output of a shift register and generating an inverted output, and the emission driving device is composed of a plurality of inverters .

여기서, 쉬프트 레지스터가 1수평기간 동안 로우레벨 상태의 출력을 유지하면, 인버터는 동시에 하이레벨 상태의 출력을 유지한다. 쉬프트 레지스터의 출력이 하이레벨 상태가 되면, 인버터는 클럭에 의해서 리셋(Reset) 되어 로우레벨 상태를 유지한다. Here, if the shift register holds the output of the low level state for one horizontal period, the inverter maintains the output of the high level state at the same time. When the output of the shift register becomes high level, the inverter is reset by the clock and maintains the low level state.

즉, 유기발광다이오드 표시장치에서, 발광 제어를 위한 드라이버 회로의 최종 출력은, 쉬프트 레지스터(Shift Register) 회로에 의존적이다.That is, in the organic light emitting diode display, the final output of the driver circuit for light emission control is dependent on a shift register circuit.

한편, 상기한 바와 같은 종래의 발광 제어를 위한 드라이버 회로에서는, 패널의 모든 발광 제어 드라이버 회로의 출력, 즉, 모든 인버터의 출력을 동시에 하이레벨(High Level) 상태로 유지하기 위해서는, 쉬프트 레지스터 출력이 모두 로우레벨(Low Level) 상태로 유지되어야 한다. 그러나, P타입 TFT로만 구성된 일반적인 쉬프트 레지스터의 모든 출력을 로우레벨로 유지하는 것은 불가능하다.On the other hand, in the conventional driver circuit for light emission control as described above, in order to simultaneously maintain the outputs of all the light emission control driver circuits of the panel, that is, the outputs of all the inverters at a high level, All should be kept in a low level state. However, it is impossible to keep all outputs of a general shift register composed only of P-type TFTs at a low level.

부연하여 설명하면, P타입 TFT 만으로 구성된 발광 제어 드라이버 회로는, 1수평기간 동안 로우레벨 상태를 유지하는 쉬프트 레지스터의 출력이 인버터를 거쳐서 1수평기간 동안 하이레벨 상태를 유지하도록 한다. In other words, the light emission control driver circuit composed only of the P-type TFT allows the output of the shift register, which maintains the low level state during one horizontal period, to remain in the high level state during one horizontal period via the inverter.

즉, 종래의 발광 제어 드라이버 회로는, 로우레벨 상태를 기본으로 출력하고, 하이레벨 상태를 쉬프트 시키는 회로이다.That is, the conventional light emission control driver circuit is a circuit for outputting the low level state as a basis and shifting the high level state.

따라서, 발광 제어 드라이버 회로의 모든 출력(인버터의 모든 출력)을 동시에 하이레벨 상태로 유지 시키기 위해서는 쉬프트 레지스터의 모든 출력을 동시에 Low Level 상태로 유지 시켜야 하는데, 이러한 기능은 P타입 TFT로 구성된 회로 특성상 불가능하다.Therefore, in order to keep all the outputs (all outputs of the inverter) of the emission control driver circuit at a high level at the same time, all the outputs of the shift register must be kept at the low level state at the same time. Do.

즉, 모든 쉬프트 레지스터의 출력을 동시에 로우레벨 상태로 유지하기 위해서는 모든 입력 클럭들이 로우레벨 상태가 되어야 한다. 그러나, 이 경우, 도 1의 (a)에서 VDD와 VSS 사이가 쇼트(Short) 된다는 문제점이 발생하게 된다.That is, all the input clocks must be in the low level state in order to keep the outputs of all the shift registers simultaneously in the low level state. However, in this case, there is a problem that VDD and VSS are short-circuited in FIG. 1 (a).

본 발명은 상술한 문제점을 해결하기 위한 것으로서, 에미션신호를 출력하는 모든 인버터의 출력을, 쉬프트 레지스터로부터 입력되는 스캔신호의 레벨에 상관없이 하이레벨 또는 로우레벨로 유지시킬 수 있는, 에미션 구동장치 및 이를 이용한 유기발광다이오드 표시장치를 제공하는 것을 기술적 과제로 한다. SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems and it is an object of the present invention to provide an image pickup device capable of maintaining the output of all inverters for outputting an emission signal at a high level or a low level regardless of the level of a scan signal inputted from a shift register And an organic light emitting diode display device using the same.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 에미션 구동장치는, 게이트 드라이버의 쉬프트 레지스터들 각각과 연결되어 있는 복수의 인버터들을 포함하며, 상기 복수의 인버터들 각각은, 드라이빙 모드에서는, 어느 하나의 쉬프트 레지스터로부터 출력되는 스캔신호를 입력받아, 상기 스캔신호와 반대되는 극성을 갖는 에미션신호를 에미션라인을 통해 화소로 공급하며, 센싱모드에서는, 상기 쉬프트 레지스터의 출력과 상관없이 하이레벨의 에미션신호 또는 로우레벨의 에미션신호를 상기 에미션라인을 통해 상기 화소로 공급하는 것을 특징으로 한다.According to another aspect of the present invention, there is provided an emission driving apparatus including a plurality of inverters connected to shift registers of a gate driver, And an emission signal having a polarity opposite to that of the scan signal is supplied to the pixel through the emission line. In the sensing mode, the high-level And an emission signal or a low-level emission signal is supplied to the pixel through the emission line.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 에미션 구동장치를 이용한 유기발광다이오드 표시장치는, 상기 에미션 구동장치; 타이밍 컨트롤러; 유기발광다이오드로 형성되는 패널; 상기 타이밍 컨트롤러의 제어에 따라 상기 패널에 형성된 데이터 라인을 제어하기 위한 데이터 드라이버; 및 상기 타이밍 컨트롤러의 제어에 따라 상기 패널에 형성된 게이트 라인을 제어하기 위한 게이트 드라이버를 포함한다.According to an aspect of the present invention, there is provided an organic light emitting diode (OLED) display device using an emission driving device, including: the emission driving device; Timing controller; A panel formed of an organic light emitting diode; A data driver for controlling a data line formed in the panel under the control of the timing controller; And a gate driver for controlling a gate line formed on the panel under the control of the timing controller.

상술한 해결 수단에 따라 본 발명은 다음과 같은 효과를 제공한다. According to the above-mentioned solution, the present invention provides the following effects.

즉, 본 발명은 에미션신호를 출력하는 모든 인버터의 출력을, 쉬프트 레지스터로부터 입력되는 스캔신호의 레벨에 상관없이 하이레벨 또는 로우레벨로 유지시켜 줌으로써, 쉬프트 레지스터가 쇼트 상태가 되지 않도록 하면서도, 에미션신호를 공급하는 모든 인버터의 출력을 동시에 로우레벨 또는 하이레벨 상태로 유지시킬 수 있다는 효과를 제공한다. That is, according to the present invention, the outputs of all the inverters outputting the emission signal are maintained at the high level or the low level regardless of the level of the scan signal input from the shift register, so that the shift register is not brought into the short state, The output of all the inverters that supply the output signal can be maintained at the low level or the high level state at the same time.

또한, 본 발명은 에미션신호를 공급하는 모든 인버터의 출력을 동시에 하이레벨 또는 로우레벨 상태로 유지시킬 수 있으며, 이로 인해, 유기발광다이오드의 열화 보상 구동 및 3D 구동에 필요한 발광 제어 신호를 생성할 수 있다는 효과를 제공한다. In addition, the present invention can simultaneously maintain the output of all inverters supplying the emission signal at a high level or a low level state, thereby generating emission control signals necessary for driving the deterioration of the organic light emitting diode and 3D driving It can provide the effect.

도 1은 종래의 유기발광다이오드 표시장치의 발광 제어를 위한 회로구성을 나타낸 예시도.
도 2는 본 발명에 따른 유기발광다이오드 표시장치의 일실시예 구성도.
도 3은 본 발명에 따른 에미션 구동장치에 적용되는 다양한 신호들의 파형을 나타낸 예시도.
도 4는 본 발명에 따른 에미션 구동장치의 일실시예 구성도.
도 5 내지 도 8은 본 발명에 따른 에미션 구동장치의 구동 상태를 설명하기 위한 다양한 예시도.
도 9는 본 발명에 따른 에미션 구동장치를 이용하는 유기발광다이오드 표시장치가 3D를 구현하는 상태를 나타낸 예시도.
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is an exemplary circuit diagram for controlling light emission of a conventional organic light emitting diode display. FIG.
BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to an organic light emitting diode (OLED) display device.
3 is a diagram illustrating waveforms of various signals applied to an emission driving apparatus according to the present invention.
4 is a block diagram of an embodiment of an emission driving apparatus according to the present invention.
5 to 8 are various examples for explaining the driving state of the emission driving device according to the present invention.
FIG. 9 is an exemplary view illustrating a state in which an organic light emitting diode display using the emission driving device according to the present invention implements 3D. FIG.

이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다. Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 유기발광다이오드 표시장치의 일실시예 구성도이다.2 is a block diagram of an organic light emitting diode display according to an embodiment of the present invention.

본 발명에 따른 유기발광다이오드 표시장치는 도 2에 도시된 바와 같이, 게이트 드라이버(104)와 데이터 드라이버(106)의 구동을 제어하기 위한 게이트 제어신호(GCS) 및 데이터 제어신호(DCS)를 출력함과 아울러, 디지털 비디오 데이터(RGB)(이하, 간단히 '영상신호'라 함)를 샘플링한 후에 재정렬하여 출력하는 타이밍 컨트롤러(114), 게이트 제어신호에 응답하여 패널(102)의 각 게이트라인(GL1∼GLn)에 스캔신호를 공급하는 게이트 드라이버(104), 데이터 제어신호에 응답하여 패널의 각 데이터라인(DL1∼DLm)에 화소신호를 공급하는 데이터 드라이버(106), 스캔신호와 화소신호에 의해 구동되는 화소(P)들이 매트릭스 형태로 구비하여 화상을 표시하는 패널(102) 및 게이트 드라이버의 쉬프트 레지스터들과 각각 연결되어 쉬프트 레지스터에서 출력되는 신호를 반전시켜 화소(P)로 입력하는 인버터들로 구성된 에미션 구동장치(204)를 포함하여 구성된다. 이외에도, 유기발광다이오드 표시장치에는 상기 구성요소들에 필요한 전원을 공급하기 위한 전원공급부(미도시)가 포함되어 있다.2, the organic light emitting diode display device according to the present invention outputs a gate control signal GCS and a data control signal DCS for controlling the driving of the gate driver 104 and the data driver 106 A timing controller 114 for sampling and outputting digital video data RGB (hereinafter, simply referred to as "video signal") and outputting the same, A data driver 106 for supplying a pixel signal to each data line DL1 to DLm of the panel in response to the data control signal, (P) driven by the gate driver are connected to the panel 102 for displaying an image and the shift registers of the gate driver so that signals outputted from the shift register are inverted It is configured to include the emission driving unit 204 consisting of an inverter input to a pixel (P). In addition, the organic light emitting diode display includes a power supply (not shown) for supplying power to the components.

우선, 타이밍 컨트롤러(114)는 시스템(112)으로부터 공급되는 수직/수평 동기신호(Vsync, Hsync)와 클럭신호(CLK)를 이용하여 게이트 드라이버(104)를 제어하기 위한 게이트 제어신호와 데이터 드라이버(106)를 제어하기 위한 데이터 제어신호를 출력한다. 또한, 타이밍 컨트롤러는 상기 시스템으로부터 입력되는 영상신호(RGB)를 패널(102)의 해상도에 맞게 재정렬하여 데이터 드라이버(106)에 공급한다.The timing controller 114 generates a gate control signal for controlling the gate driver 104 by using the vertical and horizontal synchronizing signals Vsync and Hsync supplied from the system 112 and the clock signal CLK, And outputs a data control signal for controlling the data control signal. In addition, the timing controller re-arranges the video signals (RGB) input from the system in accordance with the resolution of the panel 102 and supplies them to the data driver 106.

다음으로, 게이트 드라이버(104)는 타이밍 컨트롤러로부터 입력되는 게이트 제어신호에 응답하여 게이트라인(GL1∼GLn)에 스캔신호(게이트 펄스 또는 게이트 온신호)를 순차적으로 공급하고, 이에 의해 패널(102) 상의 해당 수평라인의 박막트랜지스터(TFT)들이 턴온된다. 이러한 게이트 드라이버는 각 게이트라인과 연결되어 각 게이트라인으로 스캔신호를 출력하기 위한 복수의 쉬프트 레지스터(SR)(100)를 포함하여 구성된다.Next, the gate driver 104 sequentially supplies a scan signal (gate pulse or gate-on signal) to the gate lines GL1 to GLn in response to the gate control signal input from the timing controller, The thin film transistors (TFT) of the corresponding horizontal line on the TFTs are turned on. The gate driver includes a plurality of shift registers (SR) 100 connected to each gate line and outputting a scan signal to each gate line.

다음으로, 데이터 드라이버(106)는 타이밍 컨트롤러로부터 입력되는 데이터 제어신호에 응답하여 영상신호(RGB)를 계조값에 대응하는 아날로그의 화소신호(데이터신호 또는 데이터전압)로 변환하며, 이렇게 변환된 화소신호가 패널(102)상의 데이터라인(DL1∼DLm)에 공급된다.Next, in response to the data control signal input from the timing controller, the data driver 106 converts the video signal RGB to an analog pixel signal (data signal or data voltage) corresponding to the gray level value, A signal is supplied to the data lines DL1 - DLm on the panel 102.

마지막으로, 패널(102)은 복수의 게이트 라인(GL)과 데이터 라인(DL)의 교차에 복수의 화소(P)가 형성되어 있다. 각 화소에는 게이트라인(GL)에 의해 구동되는 스위칭 트랜지스터, 스위칭 트랜지스터를 통해 인가되는 영상신호에 의해 턴온되는 구동 트랜지스터, 인버터와 연결되어 있는 에미션라인(EM)에 의해 구동되는 에미션 트랜지스터 및 유기발광다이오드가 형성되어 있다.Finally, in the panel 102, a plurality of pixels P are formed at intersections of a plurality of gate lines GL and data lines DL. Each pixel includes a switching transistor driven by a gate line GL, a driving transistor turned on by a video signal applied through the switching transistor, an emission transistor driven by an emission line EM connected to the inverter, A light emitting diode is formed.

따라서, 데이터라인을 통해 공급된 영상신호는, 게이트라인을 통해 인가된 스캔신호에 의해 턴온되는 스위칭 트랜지스터를 통해 구동 트랜지스터로 인가되며, 에미션 신호에 의해 턴온되는 에미션 트랜지스터가 턴온되면, 구동 트랜지스터를 통해 유입된 전류에 의해 유기발광다이오드가 발광한다. Therefore, the video signal supplied through the data line is applied to the driving transistor through the switching transistor, which is turned on by the scan signal applied through the gate line. When the emission transistor, which is turned on by the emission signal, is turned on, So that the organic light emitting diode emits light.

한편, 이하에서는 상기한 바와 같은 구성을 갖는 본 발명에 따른 에미션 구동장치(204)가 모든 에미션라인에 하이레벨 또는 로우레벨의 신호를 인가하는 방법이 설명된다.
Hereinafter, a method of applying a high-level or low-level signal to all the emission lines according to the present invention having the above-described configuration will be described.

도 3은 본 발명에 따른 에미션 구동장치에 적용되는 다양한 신호들의 파형을 나타낸 예시도이다. 또한, 도 4는 본 발명에 따른 에미션 구동장치의 일실시예 구성도로서, 특히, 드라이빙 모드에서 구동되고 있는 상태를 나타낸 예시도이다. 또한, 도 5 내지 도 8은 본 발명에 따른 에미션 구동장치의 구동 상태를 설명하기 위한 다양한 예시도이다. 또한, 도 9는 본 발명에 따른 에미션 구동장치를 이용하는 유기발광다이오드 표시장치가 3D를 구현하는 상태를 나타낸 예시도이다. 한편, 이하에서는 본 발명에 따른 에미션 구동장치의 일예로서 P타입 트랜지스터로 구성된 에미션 구동장치가 설명된다.3 is a diagram illustrating waveforms of various signals applied to the emission driving apparatus according to the present invention. Fig. 4 is a view showing a configuration of an embodiment of the emission drive apparatus according to the present invention, and particularly showing an example of a state in which the drive is being driven in the drive mode. 5 to 8 are various exemplary diagrams for explaining the driving state of the emission driving apparatus according to the present invention. 9 is an exemplary view illustrating a state in which the organic light emitting diode display device using the emission driving device according to the present invention implements 3D. On the other hand, an example of an emission driving apparatus according to the present invention is described below as an emission driving apparatus composed of a P-type transistor.

본 발명에 따른 에미션 구동장치(204)는, 게이트 드라이버의 각 쉬프트 레지스터(100)와 연결되어 있는, 도 2에 도시된 바와 같은 인버터(200)들을 포함하고 있다.The emission drive apparatus 204 according to the present invention includes inverters 200 as shown in FIG. 2, which are connected to each shift register 100 of a gate driver.

즉, 도 2에 도시된 바와 같은 각 인버터들은 쉬프트 레지스터를 통해 인가되는 스캔신호를 반전시킨 에미션신호를 화소로 인가시키는 기능을 수행한다. 따라서, 일반적인 드라이빙 모드에서는, 스캔신호와 에미션신호는 서로 반대위상을 갖는다. That is, each of the inverters shown in FIG. 2 applies an emission signal obtained by inverting a scan signal applied through a shift register to a pixel. Therefore, in the general driving mode, the scan signal and the emission signal have opposite phases to each other.

그러나, 열화를 방지하거나 또는 3D 구현을 위해서는 에미션신호가 스캔신호와는 상관없이 로우레벨 또는 하이레벨을 가져야 한다. 즉, 에미션 구동장치는 쉬프트 레지스터의 각각의 상태와는 상관없이, 모든 인버터의 출력을 동시에 하이레벨 또는 로우레벨 상태로 유지해야할 필요가 있다.However, for prevention of degradation or 3D implementation, the emission signal must have a low level or a high level regardless of the scan signal. That is, the emission driving device needs to keep the outputs of all the inverters at the same time a high level or a low level state, regardless of the respective states of the shift registers.

이를 위해 본 발명에 따른 에미션 구동장치는 도 2에 도시된 바와 같이 게이트 드라이버의 각 쉬프트 레지스터(100)와 연결되어 있는 인버터(200)들로 구성되어 있으며, 각 인버터는 도 4에 도시된 바와 같이, 스캔신호(IN)에 의해 구동되는 제1트랜지스터, 클럭에 의해 구동되는 제2트랜지스터, 셋신호에 의해 구동되는 제4트랜지스터, 클럭에 의해 구동되는 제3트랜지스터, 제3트랜지스터의 구동에 의해 저전위에미션전압을 갖는 에미션신호를 에미션라인을 통해 화소(P)로 공급하기 위한 저전위공급부(210) 및 제4트랜지스터의 구동에 의해 고전위에미션전압을 갖는 에미션신호를 에미션라인을 통해 화소(P)로 공급하기 위한 고전위공급부(220)를 포함하고 있다.For this purpose, the emission driving apparatus according to the present invention is composed of inverters 200 connected to each shift register 100 of a gate driver as shown in FIG. 2, Similarly, by driving the first transistor driven by the scan signal IN, the second transistor driven by the clock, the fourth transistor driven by the set signal, the third transistor driven by the clock, and the third transistor A low potential supply unit 210 for supplying an emission signal having a mission voltage on the low potential to the pixel P through the emission line and an emission signal having a mission voltage on the high potential by driving the fourth transistor, And a high potential supply unit 220 for supplying the pixel P to the pixel P via the high potential supply unit 220.

제1트랜지스터(T1)는 저전위에미션전압(EMVSS) 단자와 제2트랜지스터 사이에 연결되어 있으며, 제1트랜지스터의 게이트는 스캔신호(IN) 단자에 연결되어 있다.The first transistor (T1) is connected between the second transistor and the Mission Voltage (EMVSS) terminal on the low potential, and the gate of the first transistor (T1) is connected to the scan signal (IN) terminal.

제2트랜지스터(T2)는 제1트랜지스터와 고전위에미션전압(EMVDD) 단자 사이에 연결되어 있으며, 제2트랜지스터의 게이트는 클럭 단자(CLK_RESET)와 제3트랜지스터의 게이트에 연결되어 있다.The second transistor T2 is connected between the first transistor and the high voltage and the transmission voltage EMVDD. The gate of the second transistor T2 is connected to the clock terminal CLK_RESET and the gate of the third transistor T2.

제4트랜지스터(T4)는 제2트랜지스터와 저전위에미션전압 단자 사이에서 제1트랜지스터와 병렬로 연결되어 있으며, 제2트랜지스터의 게이트는 셋신호 단자 및제3트랜지스터의 게이트와 연결되어 있다.The fourth transistor T4 is connected in parallel with the first transistor between the second transistor and the transmission voltage terminal and the gate of the second transistor T4 is connected to the set signal terminal and the gate of the third transistor.

제3트랜지스터의 게이트는 클럭 단자와 연결되어 있으며, 저전위에미션전압(EMVSS)을 저전위공급부(210)로 공급하여 저전위에미션전압을 갖는 에미션신호가 출력단자를 통해 출력되도록 하는 기능을 수행한다.The gate of the third transistor is connected to the clock terminal and supplies a mission voltage (EMVSS) to the low potential supply unit 210 on the low potential so that the emission signal having the mission voltage on the low potential is outputted through the output terminal do.

저전위공급부(210)는 제3트랜지스터에 의해 구동되는 제8트랜지스터를 통해 저전위에미션전압을 갖는 에미션시호를 출력단자(OUT)를 통해 출력하는 기능을 수행한다.The low potential supply unit 210 outputs the emission signal having the mission voltage on the low potential through the output terminal OUT through the eighth transistor driven by the third transistor.

이를 위해 저전위공급부(210)는, 출력단자와 저전위에미션전압 단자 사이에 연결되며 게이트가 제3트랜지스터의 출력단과 연결되어 있는 제8트랜지스터(T8), 고전위공급부와 저전위에미션전압 단자 사이에 연결되어 있으며 게이트가 출력단자와 연결되어 있는 제6트랜지스터(T6), 제8트랜지스터의 게이트와 저전위에미션전압 단자 사이에 연결되어 있으며 게이트가 출력단자와 연결되어 있는 제7트랜지스터(T7) 및 출력단자와 제8트랜지스터의 게이트 단자 사이에 연결되어 있는 커패시터(C)를 포함하여 구성된다.To this end, the low potential supply unit 210 includes an eighth transistor T8 connected between the output terminal and the mission voltage terminal on the low potential and having a gate connected to the output terminal of the third transistor, an eighth transistor T8 connected between the high potential supply unit and the mission voltage terminal A sixth transistor T6 having a gate connected to the output terminal, a seventh transistor T7 connected between the gate of the eighth transistor and the mission voltage terminal on the low potential side and the gate connected to the output terminal, And a capacitor (C) connected between the output terminal and the gate terminal of the eighth transistor.

고전위공급부(220)는 제4트랜지스터의 구동에 의해 고전위에미션전압을 갖는 에미션신호를 출력단자(OUT)를 통해 출력하는 기능을 수행한다.The high potential supply unit 220 outputs the emission signal having the mission voltage on the high potential through the output terminal OUT by driving the fourth transistor.

이를 위해 고전위공급부(220)는 고전위에미션전압 단자와 제3트랜지스터사이에 연결되어 있으며, 게이트가 제4트랜지스터에 연결되어 있는 제9a 및 제9b트랜지스터(T9a, T9b), 고전위에미션전압 단자와 출력단자 사이에 연결되어 있으며, 게이트가 제9a트랜지스터의 게이트와 연결되어 있는 제5a 및 제5b트랜지스터를 포함하여 구성된다. 여기서, 제5a 및 제5b트랜지스터 사이의 단자는 저전위공급부의 제6트랜지스터와 연결되어 있다.To this end, the high potential supply unit 220 includes transistors 9a and 9b (T9a and T9b) whose gates are connected to the fourth transistor and are connected between the mission voltage terminal and the third transistor on the high potential, And a fifth transistor connected between the output terminal and the gate of the ninth transistor and having a gate connected to the gate of the ninth transistor. Here, the terminal between the fifth transistor and the fifth transistor is connected to the sixth transistor of the low potential supply part.

상기한 바와 같은 구성을 갖는 인버터는, 아래의 [표 1]에 도시된 바와 같은 신호들에 의해 로우레벨의 에미션신호 또는 하이레벨의 에미션신호를 화소(P)로 공급하는 기능을 수행한다.The inverter having the above configuration performs a function of supplying a low level emission signal or a high level emission signal to the pixel P by the signals shown in the following Table 1 .


입력단자

Input terminal

드라이빙모드
(Driving Mode)

Driving mode
(Driving Mode)
센싱모드
(Sensing Mode)
Sensing mode
(Sensing Mode)
All 하이레벨 출력All High level output All 로우레벨 출력All Low-Level Outputs 셋신호 단자(SET)Set signal terminal (SET) 하이레벨High level 로우레벨Low level 하이레벨High level 스캔신호 단자(IN)The scan signal terminal (IN) 스캔신호Scan signal 하이레벨High level 하이레벨High level 클럭 단자Clock terminal 클럭Clock 하이레벨High level 로우레벨Low level

즉, 각각의 인버터는 드라이빙모드와 센싱모드에서 상기한 바와 같은 신호들을 입력받아 하이레벨 또는 로우레벨의 에미션신호를 생성하여 각 화소로 공급한다.That is, each of the inverters receives the signals as described above in the driving mode and the sensing mode, and generates high-level or low-level emission signals to supply the signals to the pixels.

우선, 드라이빙 모드는 본 발명에 따른 유기발광다이오드 표시장치가 일반적인 상태에서 구동되는 경우를 말한다. 예를 들어, 도 4에 도시된 바와 같은 드라이빙모드에서, 인버터는, 스캔신호(IN)를 입력으로 받아, 스캔신호와 반대되는 극성을 갖는 에미션신호를 출력한다.First, the driving mode refers to the case where the organic light emitting diode display according to the present invention is driven in a normal state. For example, in the driving mode as shown in FIG. 4, the inverter receives the scan signal IN and outputs an emission signal having a polarity opposite to that of the scan signal.

또한, 센싱모드는 상기한 바와 같이, 유기발광다이오드의 열화를 방지하거나 또는 3D 구현을 위해, 모든 에미션신호를 하이레벨 또는 로우레벨로 출력하는 경우를 말한다. 예를 들어, 도 4에 도시된 바와 같은 센싱모드에서, 인버터는, 셋신호 단자(SET)로 로우레벨을 입력받고, 스캔신호 단자(IN)로 하이레벨을 입력받고, 클럭 단자로 하이레벨을 입력받아, 하이레벨을 출력하거나, 또는, 셋신호 단자(SET)로 하이레벨을 입력받고, 스캔신호 단자(IN)로 하이레벨을 입력받고, 클럭 단자로 로우레벨을 입력받아, 로우레벨을 출력하는 기능을 수행한다.As described above, the sensing mode refers to a case where all the emission signals are output as a high level or a low level in order to prevent deterioration of the organic light emitting diode or to realize 3D. For example, in the sensing mode as shown in FIG. 4, the inverter receives a low level as a set signal terminal SET, a high level signal as a scan signal terminal IN, and a high level signal as a clock terminal A high level is input to a scan signal terminal IN and a low level is input to a clock terminal and a low level is output to a clock terminal. .

즉, 드라이빙 모드는 유기발광다이오드 표시장치가, 영상을 출력하기 위해 일반적인 상태로 구동되는 모드를 말하며, 센싱모드는 유기발광다이오드 표시장치가 패널의 유기발광다이오드들의 열화를 방지하기 위한 목적이나, 또는 3D 구현을 위해, 모든 에미션라인으로 하이레벨 또는 로우레벨을 출력하기 위한 모드를 말한다.That is, the driving mode refers to a mode in which the organic light emitting diode display device is driven in a normal state to output an image, and the sensing mode is for the organic light emitting diode display device to prevent deterioration of the organic light emitting diodes of the panel, For 3D implementation, it refers to a mode for outputting high level or low level on all of the emission lines.

여기서, 열화를 방지하기 위한 목적의 센싱모드에서는, 도 3의 (a)에 도시된 바와 같이, 모든 인버터의 출력신호(에미션신호)를 하이레벨로 만들어 줌으로써, 모든 화소의 유기발광다이오드가 발광되지 않도록 하여, 유기발광다이오드의 열화를 방지할 수 있다. 이때, 상기한 바와 같이, P타입 트랜지스터들로 구성된 인버터 및 화소들이 본 발명의 일예로 설명되고 있기 때문에, 도 3에서, 스캔신호가 로우레벨일때, 에미션신호가 하이레벨로 출력되며, 열화를 방지하기 위한 센싱모드에서, 모든 인버터의 에미션 신호들이 하이레벨 상태로 출력되고 있다. Here, in the sensing mode for the purpose of preventing deterioration, the output signals (emission signals) of all the inverters are made high level, as shown in Fig. 3A, so that the organic light emitting diodes of all the pixels emit light So that deterioration of the organic light emitting diode can be prevented. In this case, as described above, since the inverter and the pixels constituted by the P-type transistors are described as an example of the present invention, in FIG. 3, when the scan signal is at the low level, the emission signal is output at high level, In the sensing mode for preventing, the emission signals of all the inverters are outputted in a high level state.

또한, 3D 구현을 위해서는 도 9에 도시된 바와 같이, 1프레임 기간이, 데이터 충전기간과 발광기간으로 나뉘어져야 한다. 즉, 충전기간에는 모든 인버터의 에미션신호들이 하이레벨로 출력되어 모든 화소의 에미션트랜지스터들을 턴오프시켜 유기발광다이오드가 발광되지 못하도록 해야 하며, 발광기간에는 모든 인버터의 에미션신호들이 로우레벨로 출력되어 모든 화소의 에미션트랜지스터들을 턴온시켜 유기발광다이오드가 발광되도록 해야 한다. Also, for 3D implementation, one frame period has to be divided into a data charging period and a light emitting period as shown in FIG. In other words, the emission signals of all the inverters are output at a high level between the chargers, so that the emission transistors of all the pixels are turned off to prevent the organic light emitting diode from emitting light. During the light emitting period, So that the emission transistors of all the pixels are turned on to cause the organic light emitting diode to emit light.

이하에서는, 도 4 내지 도 9를 참조하여, 상기한 바와 같은 드라이빙모드와 센싱모드에서의 인버터의 동작이 상세히 설명된다. 이때, 이하에서 설명되는 동작은 에미션 구동장치의 하나의 인버터에서 구동되는 동작이지만, 모든 인버터에 공통적으로 적용될 수 있다.
Hereinafter, the operation of the inverter in the driving mode and the sensing mode as described above will be described in detail with reference to Figs. 4 to 9. Fig. At this time, the operation described below is an operation driven by one inverter of the emission driving device, but it can be commonly applied to all the inverters.

우선, 도 4 내지 도 6을 참조하여 드라이빙모드에서의 인버터의 동작이 상세히 설명된다. First, the operation of the inverter in the driving mode will be described in detail with reference to Figs. 4 to 6. Fig.

즉, [표 1]에 기재된 바와 같이, 드라이빙모드에서는 셋신호 단자(SET)로 하이레벨의 신호가 입력되고, 스캔신호 단자(IN)로는 쉬프트 레지스터에서 출력되는 스캔신호가 입력되며, 클럭 단자(CLK_RESET)로는 클럭이 입력된다. 여기서, 클럭은 스캔신호와 반대되는 극성을 갖도록 설정된다.That is, as shown in Table 1, in the driving mode, a high-level signal is input to the set signal terminal SET, a scan signal output from the shift register is input to the scan signal terminal IN, CLK_RESET). Here, the clock is set to have a polarity opposite to that of the scan signal.

한편, 스캔신호는 도 3에 도시된 바와 같이, 드라이빙모드에서 1수평기간 동안 로우레벨이 입력된 후, 나머지 프레임 기간 동안에는 하이레벨이 입력되는 것으로 한다. 또한, 이하의 설명 및 도면에서, 하이레벨은 '1'로 표시되고, 로우레벨은 '0'으로 표시된다.Meanwhile, as shown in FIG. 3, the scan signal is inputted at a low level during one horizontal period in the driving mode, and at a high level during the remaining frame period. In the following description and drawings, a high level is represented by '1' and a low level is represented by '0'.

즉, 도 4를 참조하면, 드라이빙모드에서 스캔신호로 로우레벨(0)이 입력되면, 제1트랜지스터(T1)가 턴온되고, 이에 따라 제9a 및 제9b트랜지스터(T9a, T9b)가 턴온되며, 제3트랜지스터(T3) 및 제4트랜지스터(T3)는 각각 하이레벨이 입력되어 턴오프된다.4, when a low level (0) is input as a scan signal in the driving mode, the first transistor T1 is turned on, so that the transistors 9a and 9b are turned on, The third transistor T3 and the fourth transistor T3 are respectively turned on and off at a high level.

제9a 및 제9b트랜지스터가 턴온됨에 따라 고전위에미션전압이 제8트랜지스터로 공급된다. 또한, 제9b트랜지스터가 턴온됨에 따라 저전위에미션전압이 제5a 및 제5b트랜지스터에 인가되어 제5a 및 제5b트랜지스터가 턴온된다.As the transistors 9a and 9b are turned on, the mission voltage is supplied to the eighth transistor on the high potential. In addition, as the ninth transistor is turned on, the mission voltage is applied to the fifth transistor and the fifth transistor on the low potential, and the fifth transistor and the fifth transistor are turned on.

제5a 및 제5b트랜지스터(T5a, T5b)가 턴온됨에 따라 고전위에미션전압(EMVDD)이 제5a 및 제5b트랜지스터(T5a, T5b)를 통해 출력단자(OUT)로 출력되어 에미션라인을 통해 화소로 공급되며, 이때, 제8트랜지스터(T8)가 턴오프되어 저전위에미션전압(EMVSS)은 출력되지 않는다.As the fifth and fifth transistors T5a and T5b are turned on, the mission voltage EMVDD is output to the output terminal OUT through the fifth and fifth transistors T5a and T5b on the high potential, At this time, the eighth transistor T8 is turned off, and the mission voltage EMVSS is not output on the low potential.

즉, 드라이빙모드에서, 로우레벨(0)의 스캔신호(IN)가 입력되면, 로우레벨과 반대되는 극성을 갖는, 하이레벨(1)의 고전위에미션전압(EMVDD)을 갖는 에미션신호가 출력단자(OUT)를 통해 출력됨을 알 수 있다.That is, in the driving mode, when the scan signal IN of the low level (0) is inputted, an emission signal having the polarity opposite to the low level and having the mission voltage EMVDD on the high level (1) And is output through the terminal OUT.

다음으로, 도 5를 참조하면, 드라이빙모드에서 스캔신호로 하이레벨(1)이 입력되면, 제1트랜지스터(T1)는 턴오프되고, 제4트랜지스터 역시 하이레벨의 셋신호를 인가받아 턴오프되며, 로우레벨의 클럭을 인가받는 제3트랜지스터만이 턴온된다.5, when a high level (1) is input as a scan signal in the driving mode, the first transistor T1 is turned off and the fourth transistor is also turned off by receiving a high level set signal , Only the third transistor receiving the low level clock is turned on.

제3트랜지스터(T3)가 턴온되면, 저전위에미션전압(EMVSS)이 제8트랜지스터(T8)로 공급되어, 제8트랜지스터가 턴온되며, 이에 따라, 저전위에미션전압이 제8트랜지스터를 통해 출력단자로 출력되어 에미션라인을 통해 화소로 공급된다. When the third transistor T3 is turned on, the mission voltage EMVSS is supplied to the eighth transistor T8 on the low potential and the eighth transistor is turned on so that the mission voltage on the low potential is applied to the output terminal And supplied to the pixel through the emission line.

이때, 로우레벨의 클럭에 의해 제2트랜지스터(T2)가 턴온되면, 제5a 및 제5b 트랜지스터(T5a, T5b)로 하이레벨(고전위에미션전압)이 인가되어, 제5a 및 제5b 트랜지스터(T5a, T5b)가 턴오프되므로써, 고전위에미션전압은 출력되지 않는다.At this time, when the second transistor T2 is turned on by the low-level clock, the high level (mission voltage) is applied to the fifth and fifth transistors T5a and T5b and the fifth and fifth transistors T5a and T5b , T5b are turned off, so that the mission voltage is not output on the high potential.

즉, 드라이빙모드에서, 하이레벨(1)의 스캔신호(IN)가 입력되면, 하이레벨과 반대되는 극성을 갖는, 로우레벨(0)의 저전위에미션전압(EMVSS)을 갖는 에미션신호가 출력됨을 알 수 있다.That is, when the scan signal IN of the high level (1) is inputted in the driving mode, the emission signal having the low voltage (EMVSS) on the low level (0) .

다음으로, 도 6은, 도 5에서 설명된 과정을 통해 스캔신호가 1수평기간 직후 하이레벨(1)로 출력되어, 나머지 1프레임 기간 동안 하이레벨(1)을 유지하는 동안, 에미션신호가 로우레벨(0)로 유지되는 상태를 나타내고 있다. 즉, 도 5는 스캔신호가 로우레벨에서 하이레벨로 전환되는 상태의 인버터의 동작을 나타낸 것이고, 도 6은 스캔신호가 하이레벨로 전환된 후 지속적으로 하이레벨이 유지되는 동안의 인버터의 동작을 나타낸 것이다.6, a scan signal is output at a high level (1) immediately after one horizontal period and maintained at a high level (1) during the remaining one frame period through the process described with reference to FIG. 5, And is maintained at the low level (0). That is, FIG. 5 shows the operation of the inverter in which the scan signal is switched from the low level to the high level, and FIG. 6 shows the operation of the inverter while the scan signal is kept at the high level continuously after the scan signal is switched to the high level .

즉, 스캔신호는 지속적으로 하이레벨(1)이 입력되고, 클럭 역시 하이레벨(1)이 입력된다. That is, the scan signal is continuously input to the high level (1) and the clock is also input to the high level (1).

따라서, 제1, 제2, 제3, 제4트랜지스터 모두 턴오프되며, 제7트랜지스터(T7) 만이 전단의 출력신호, 즉, 도 5에서 출력된 로우레벨의 출력신호를 인가받아 턴온된다.Therefore, only the first, second, third and fourth transistors are turned off, and only the seventh transistor T7 is turned on by receiving the output signal of the previous stage, that is, the output signal of the low level outputted in Fig.

따라서, 저전위에미션전압(EMVSS)이 제7트랜지스터를 통해 제8트랜지스터로 인가되어 제8트랜지스터가 턴온되며, 턴온된 제8트랜지스터를 통해 저전위에미션전압(EMVSS)이 출력단자를 통해 출력신호로 출력되어, 에미션라인을 통해 화소로 공급된다.
Accordingly, the mission voltage (EMVSS) is applied to the eighth transistor through the seventh transistor to turn on the eighth transistor, and the mission voltage (EMVSS) on the low potential through the turned-on eighth transistor passes through the output terminal And supplied to the pixel through the emission line.

다음으로, 도 7을 참조하여 센싱모드에서 인버터가 스캔신호에 상관없이 하이레벨을 출력하는 동작이 상세히 설명된다. Next, referring to FIG. 7, the operation of the inverter outputting a high level regardless of the scan signal in the sensing mode will be described in detail.

즉, [표 1]에 기재된 바와 같이, 하이레벨을 출력하는 센싱모드에서는 셋신호 단자(SET)로 로우레벨(0)의 신호가 입력되고, 스캔신호 단자(IN)로는 하이레벨이 입력되며, 클럭 단자(CLK_RESET)로는 하이레벨이 입력된다. 즉, 열화의 방지 또는 3D 구현을 위해 센싱모드 기간이 도래하면, 타이밍 컨트롤러는 셋신호와 클럭을 각각 로우레벨과 하이레벨로 전환시킨다. 이때, 모든 쉬프트 레지스터의 스캔신호는 하이레벨(1)이 유지된다.That is, as shown in Table 1, in the sensing mode for outputting the high level, the signal of the low level (0) is inputted to the set signal terminal SET, the high level is inputted to the scan signal terminal IN, A high level is input to the clock terminal (CLK_RESET). That is, when the sensing mode period comes to prevent deterioration or 3D implementation, the timing controller converts the set signal and the clock to the low level and the high level, respectively. At this time, the scan signals of all the shift registers are maintained at the high level (1).

따라서, 하이레벨의 스캔신호와 클럭에 의해 제3트랜지스터(T3)와 제1트랜지스터(T1)는 턴오프되며, 제4트랜지스터만이 턴온된다.Accordingly, the third transistor T3 and the first transistor T1 are turned off by the high level scan signal and the clock, and only the fourth transistor is turned on.

제4트랜지스터가 턴온되면, 제9a 및 제9b트랜지스터(T9a, T9b)가 턴온되고, 제9a 및 제9b트랜지스터(T9a, T9b)를 통해 고전위에미션전압(EMVDD)이 제8트랜지스터로 인가되어 제8트랜지스터가 턴오프되며, 제5a 및 제5b트랜지스터(T5a, T5b)가 턴온되어 고전위에미션전압(하이레벨)이 출력단자(OUT)를 통해 출력되어, 에미션라인을 통해 화소로 공급된다.When the fourth transistor is turned on, the ninth and tenth transistors T9a and T9b are turned on and the mission voltage EMVDD is applied to the eighth transistor through the ninth and tenth transistors T9a and T9b, The transistors 8a and 8b are turned off and the fifth and fifth transistors T5a and T5b are turned on to output the mission voltage (high level) on the output terminal OUT through the emission line.

한편, 상기와 같은 센싱모드가 유지되는 상태에서 또 다른 프레임 기간 중 스캔신호가 로우레벨로 변경되어 제1트랜지스터가 턴온되더라도, 제3트랜지스터 및 제2트랜지스터가 여전히 턴오프 상태를 유지하고 있기 때문에 출력신호는 지속적으로 하이레벨로 유지된다. Meanwhile, since the third transistor and the second transistor are still turned off even when the first transistor is turned on in a state where the sensing mode is maintained and the scan signal is changed to a low level during another frame period, The signal is kept at a high level continuously.

따라서, 도 3에 도시된 바와 같이, 센싱모드에서 모든 인버터의 출력은 하이레벨(1)을 지속적으로 유지하게 된다.
Therefore, as shown in Fig. 3, in the sensing mode, the outputs of all the inverters are kept at the high level (1) continuously.

마지막으로, 도 8을 참조하여 센싱모드에서 인버터가 스캔신호에 상관없이 로우레벨(0)을 출력하는 동작이 상세히 설명된다. Finally, referring to FIG. 8, the operation in which the inverter outputs the low level (0) regardless of the scan signal in the sensing mode will be described in detail.

즉, [표 1]에 기재된 바와 같이, 로우레벨을 출력하는 센싱모드에서는 셋신호 단자(SET)로 하이레벨(1)의 신호가 입력되고, 스캔신호 단자(IN)로는 하이레벨이 입력되며, 클럭 단자(CLK_RESET)로는 로우레벨이 입력된다. 즉, 열화의 방지 또는 3D 구현을 위해 센싱모드 기간이 도래하면, 타이밍 컨트롤러는 셋신호를 하이레벨로 전환시키고 클럭은 로우레벨로 전환시킨다. 한편, 쉬프트 레지스터의 스캔신호는 하이레벨(1)이 유지된다. 즉, 센싱모드는 수직블랭크 기간 동안 이루어지거나, 또는 도 9에 도시된 바와 같은 충전기간 이후에 이루어 지므로, 센싱모드에서 모든 스캔신호는 하이레벨이 유지될 수 있다.That is, as shown in Table 1, in the sensing mode for outputting the low level, the signal of the high level (1) is inputted to the set signal terminal (SET), the high level is inputted to the scan signal terminal (IN) A low level is input to the clock terminal (CLK_RESET). That is, when the sensing mode period comes to prevent deterioration or 3D implementation, the timing controller turns the set signal to the high level and the clock to the low level. On the other hand, the scan signal of the shift register is maintained at the high level (1). That is, since the sensing mode is performed during the vertical blank period or after the charge period as shown in FIG. 9, all the scan signals in the sensing mode can be maintained at the high level.

따라서, 하이레벨 신호가 인가되는 제1 및 제4트랜지스터는 턴오프되며, 로우레벨의 클럭을 인가받는 제3트랜지스터 및 제2트랜지스터만이 턴온된다.Therefore, the first and fourth transistors to which the high level signal is applied are turned off, and only the third transistor and the second transistor receiving the low level clock are turned on.

제2트랜지스터가 턴온되면, 고전위에미션전압(EMVDD)이 제5a 및 제5b트랜지스터로 인가되어, 제5a 및 제5b트랜지스터가 턴오프되며, 따라서, 고전위에미션전압은 출력단자를 통해 출력되지 못한다.When the second transistor is turned on, the mission voltage EMVDD is applied to the fifth and fifth transistors, and the fifth and fifth transistors are turned off, so that the mission voltage is not output through the output terminal .

제3트랜지스터가 턴온되면, 저전위에미션전압(EMVSS)이 제3트랜지스터를 통해 제8트랜지스터로 인가되어 제8트랜지스터가 턴온되며, 제8트랜지스터를 통해 저전위에미션전압이 출력단자를 통해 출력되어 에미션라인을 통해 화소로 공급된다.When the third transistor is turned on, the mission voltage (EMVSS) is applied to the eighth transistor through the third transistor and the eighth transistor is turned on, and the mission voltage is outputted through the output terminal through the eighth transistor, And is supplied to a pixel through an image line.

한편, 상기와 같은 센싱모드가 유지되는 상태에서 또 다른 프레임 기간 중 스캔신호가 로우레벨로 변경되어 제1트랜지스터가 턴온되더라도, 저전위에미션전압이 출력되고 있는 저전위공급부(210)의 회로 구성에는 변함이 없기 때문에 지속적으로 로우레벨로 유지된다. On the other hand, in the circuit configuration of the low potential supply unit 210 in which the scan signal is changed to a low level during another frame period while the sensing mode is maintained, and the mission voltage is output on the low potential even if the first transistor is turned on It is maintained at a low level continuously.

따라서, 센싱모드에서 모든 인버터의 출력은 로우레벨(0)을 지속적으로 유지하게 된다.
Therefore, in the sensing mode, the output of all inverters keeps low level (0) constantly.

상기한 바와 같은 본 발명은 유기발광다이오드 표시장치에서의 발광(Emission) 제어를 위한 드라이버 회로, 즉, 에미션 구동장치에 관한 것으로서, OLED 열화 보상 또는 3D 구동에 필요한 발광 제어 신호를 생성할 수 있다는 특징을 가지고 있다. As described above, the present invention relates to a driver circuit for controlling emission in an organic light emitting diode display device, that is, an emission driving device, capable of generating emission control signals necessary for OLED deterioration compensation or 3D driving .

즉, 본 발명은 게이트 드라이버의 쉬프트 레지스터(Shift Register)의 상태와는 상관없이, 에미션 구동장치의 모든 인버터의 출력을 동시에 하이레벨(High Level) 또는 로우레벨(Low Level) 상태로 유지할 수 있다는 특징을 가지고 있다.That is, regardless of the state of the shift register of the gate driver, the output of all inverters of the emission driving device can be maintained at a high level or a low level at the same time .

본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.  그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다. It will be understood by those skilled in the art that the present invention may be embodied in other specific forms without departing from the spirit or essential characteristics thereof. It is therefore to be understood that the above-described embodiments are illustrative in all aspects and not restrictive. The scope of the present invention is defined by the appended claims rather than the detailed description and all changes or modifications derived from the meaning and scope of the claims and their equivalents are to be construed as being included within the scope of the present invention do.

104 : 게이트 드라이버 106 : 데이터 드라이버
204 : 에미션 구동장치 100 : 쉬프트 레지스터
200 : 인버터 210 : 전위공급부
220 : 고전위공급부
104: Gate driver 106: Data driver
204: Emission driving device 100: Shift register
200: inverter 210:
220: high potential supply

Claims (9)

게이트 드라이버의 쉬프트 레지스터들 각각과 연결되어 있는 복수의 인버터들을 포함하며,
상기 복수의 인버터들 각각은,
드라이빙 모드에서는, 어느 하나의 쉬프트 레지스터로부터 출력되는 스캔신호를 입력받아, 상기 스캔신호와 반대되는 극성을 갖는 에미션신호를 에미션라인을 통해 화소로 공급하고,
센싱모드에서는, 상기 쉬프트 레지스터의 출력과 상관없이 하이레벨의 에미션신호 또는 로우레벨의 에미션신호를 상기 에미션라인을 통해 상기 화소로 공급하고,
상기 드라이빙 모드와 상기 센싱 모드는 반복적으로 수행되며,
상기 인버터는,
상기 스캔신호에 의해 구동되는 제1트랜지스터;
클럭에 의해 구동되는 제2트랜지스터와 제3트랜지스터;
셋신호에 의해 구동되는 제4트랜지스터;
상기 제3트랜지스터의 구동에 의해 로우레벨의 저전위에미션전압을 갖는 에미션신호를 출력단자를 통해 출력하기 위한 저전위공급부; 및
상기 제4트랜지스터의 구동에 의해 하이레벨의 고전위에미션전압을 갖는 에미션신호를 상기 출력단자를 통해 출력하기위한 고전위공급부를 포함하고,
상기 제1트랜지스터는 저전위에미션전압(EMVSS) 단자와 상기 제2트랜지스터 사이에 연결되어 있고, 상기 제1트랜지스터의 게이트는 상기 스캔신호를 입력하는 스캔신호 단자에 연결되어 있으며,
상기 제2트랜지스터는 상기 제1트랜지스터와 고전위에미션전압(EMVDD) 단자 사이에 연결되어 있고, 상기 제2트랜지스터의 게이트는 상기 클럭을 입력하는 클럭 단자와 상기 제3트랜지스터의 게이트에 연결되어 있으며,
상기 제4트랜지스터는 상기 제2트랜지스터와 상기 저전위에미션전압 단자 사이에서 상기 제1트랜지스터와 병렬로 연결되어 있고, 상기 제4트랜지스터의 게이트는 상기 셋신호를 입력하는 셋신호 단자와 연결되어 있으며,
상기 제3트랜지스터의 게이트는 상기 클럭 단자와 연결되어 있고, 상기 저전위에미션전압(EMVSS)을 상기 저전위공급부로 공급하여 로우레벨의 저전위에미션전압을 갖는 에미션신호를 출력단자를 통해 출력하는 것을 특징으로 하는 에미션 구동장치.
A plurality of inverters coupled to each of the shift registers of the gate driver,
Wherein each of the plurality of inverters comprises:
In the driving mode, a scan signal output from any one of the shift registers is received, and an emission signal having a polarity opposite to that of the scan signal is supplied to the pixel through the emission line,
In the sensing mode, a high-level emission signal or a low-level emission signal is supplied to the pixel through the emission line regardless of the output of the shift register,
The driving mode and the sensing mode are repeatedly performed,
The inverter includes:
A first transistor driven by the scan signal;
A second transistor and a third transistor driven by a clock;
A fourth transistor driven by a set signal;
A low potential supply unit for outputting an emission signal having a mission voltage on a low level low electric potential through an output terminal by driving the third transistor; And
And a high potential supply unit for outputting an emission signal having a mission voltage on a high level high potential through the output terminal by driving the fourth transistor,
Wherein the first transistor is coupled between a second terminal of the first transistor and a second terminal of the second transistor and a gate of the first transistor is coupled to a scan signal terminal for inputting the scan signal,
Wherein the second transistor is connected between the first transistor and the high voltage and the mission voltage EMVDD terminal, the gate of the second transistor is connected to the clock terminal for inputting the clock and the gate of the third transistor,
Wherein the fourth transistor is connected in parallel with the first transistor between the second transistor and the transmission voltage terminal and the gate of the fourth transistor is connected to a set signal terminal for inputting the set signal,
The gate of the third transistor is connected to the clock terminal, and an emission signal having a mission voltage on the low level low potential is supplied through the output terminal by supplying the mission voltage (EMVSS) on the low potential to the low potential supply part And a drive unit for driving the drive unit.
제 1 항에 있어서,
상기 드라이빙 모드에서의 상기 인버터는,
하이레벨의 셋신호, 상기 스캔신호 및 상기 스캔신호와 반대 위상을 갖는 클럭을 입력받아, 상기 스캔신호와 반대되는 극성을 갖는 에미션신호를 출력하는 것을 특징으로 하는 에미션 구동장치.
The method according to claim 1,
Wherein the inverter in the driving mode comprises:
Level signal, a high-level set signal, a clock signal having a phase opposite to that of the scan signal, and an emission signal having a polarity opposite to the scan signal.
제 1 항에 있어서,
상기 센싱모드에서의 상기 인버터는,
로우레벨의 셋신호, 하이레벨의 상기 스캔신호 및 하이레벨의 클럭을 입력받아, 상기 스캔신호의 변화에 상관없이 하이레벨의 에미션신호를 출력하는 것을 특징으로 하는 에미션 구동장치.
The method according to claim 1,
The inverter in the sensing mode,
Level signal, a high-level scan signal, and a high-level clock, and outputs a high-level emission signal regardless of a change in the scan signal.
제 1 항에 있어서,
상기 센싱모드에서의 상기 인버터는,
하이레벨의 셋신호, 하이레벨의 상기 스캔신호 및 로우레벨의 클럭을 입력받아, 상기 스캔신호의 변화에 상관없이 로우레벨의 에미션신호를 출력하는 것을 특징으로 하는 에미션 구동장치.
The method according to claim 1,
The inverter in the sensing mode,
Level signal, a high-level set signal, a high-level scan signal, and a low-level clock, and outputs a low-level emission signal regardless of a change in the scan signal.
삭제delete 삭제delete 삭제delete 삭제delete 제 1 항 내지 제 4 항 중 어느 한 항에 기재되어 있는 상기 에미션 구동장치;
타이밍 컨트롤러;
유기발광다이오드로 형성되는 패널;
상기 타이밍 컨트롤러의 제어에 따라 상기 패널에 형성된 데이터 라인을 제어하기 위한 데이터 드라이버; 및
상기 타이밍 컨트롤러의 제어에 따라 상기 패널에 형성된 게이트 라인을 제어하기 위한 게이트 드라이버를 포함하는 에미션 구동장치를 이용한 유기발광다이오드 표시장치.
An image display apparatus comprising: the above-described emission drive apparatus according to any one of claims 1 to 4;
Timing controller;
A panel formed of an organic light emitting diode;
A data driver for controlling a data line formed in the panel under the control of the timing controller; And
And a gate driver for controlling a gate line formed on the panel under the control of the timing controller.
KR1020100139877A 2010-12-31 2010-12-31 Emission driving apparatus and organic light emitting diode display using the same KR101725212B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100139877A KR101725212B1 (en) 2010-12-31 2010-12-31 Emission driving apparatus and organic light emitting diode display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100139877A KR101725212B1 (en) 2010-12-31 2010-12-31 Emission driving apparatus and organic light emitting diode display using the same

Publications (2)

Publication Number Publication Date
KR20120077792A KR20120077792A (en) 2012-07-10
KR101725212B1 true KR101725212B1 (en) 2017-04-10

Family

ID=46711235

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100139877A KR101725212B1 (en) 2010-12-31 2010-12-31 Emission driving apparatus and organic light emitting diode display using the same

Country Status (1)

Country Link
KR (1) KR101725212B1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102760407B (en) * 2012-07-13 2015-11-25 京东方科技集团股份有限公司 Emission control circuit, light-emitting control method and shift register
KR102597752B1 (en) * 2015-12-01 2023-11-07 엘지디스플레이 주식회사 Organic Light Emitting Display
KR102595497B1 (en) 2015-12-30 2023-10-30 엘지디스플레이 주식회사 Em signal control circuit, em signal control method and organic light emitting display device
KR102476721B1 (en) 2016-06-30 2022-12-15 삼성디스플레이 주식회사 Stage and Organic Light Emitting Display Device Using The Same
KR102511046B1 (en) * 2017-11-20 2023-03-16 엘지디스플레이 주식회사 Gate driver and electroluminescence display device using the same
CN109427285B (en) 2017-08-31 2022-06-24 乐金显示有限公司 Gate driving circuit and electro-luminescence display using the same
CN108806592B (en) 2018-05-18 2020-03-24 京东方科技集团股份有限公司 Display driving circuit, display driving method and display device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080114365A (en) * 2007-06-27 2008-12-31 엘지디스플레이 주식회사 Oled display and driving method thereof
KR100969784B1 (en) * 2008-07-16 2010-07-13 삼성모바일디스플레이주식회사 Organic light emitting display and driving method for the same

Also Published As

Publication number Publication date
KR20120077792A (en) 2012-07-10

Similar Documents

Publication Publication Date Title
EP3176773B1 (en) Organic light emitting diode display
US9454935B2 (en) Organic light emitting diode display device
KR101725212B1 (en) Emission driving apparatus and organic light emitting diode display using the same
US8139002B2 (en) Organic light emitting diode display and driving method thereof
KR20160073928A (en) Organic Light Emitting Diode Display Device and Driving Method thereof
US9099040B2 (en) Scan driver and organic light emitting display using the same
KR102123395B1 (en) Display deviceand and method for driving thereof
GB2560082B (en) Organic light emitting display panel and organic light emitting display device including the same
KR102045807B1 (en) Organic light emitting display and method of driving the same
KR102028995B1 (en) Organic light emitting diode display device and method for driving the same
KR20140077359A (en) Display device and method of driving gate driving circuit thereof
US20190130843A1 (en) Display panel
US9159268B2 (en) Organic light emitting diode display and its driving method
KR102089325B1 (en) Organic light emitting diode display device and method for driving the same
US11798489B2 (en) Gate driver and display device using the same
KR102411044B1 (en) Gate driver and organic light emitting display device including the same
US9443467B2 (en) Display panel driver, method of driving display panel using the same, and display apparatus having the same
KR102028996B1 (en) Organic light emitting diode display device and method for driving the same
KR102138664B1 (en) Display device
KR20140093547A (en) Gate draving circuit and liquiud crystal display device inculding the same
KR102189556B1 (en) Organic light emitting display device
KR101977607B1 (en) Gate drive integrated circuit and organic light emitting display apparatus using the same
KR20080050878A (en) Oled display apparatus and drive method thereof
KR20150077897A (en) Organic light emitting diode display device and method for driving the same
KR101992879B1 (en) Organic light emitting diode display device and method for driving the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant