KR101693853B1 - Tuning Circuit in Tuner - Google Patents
Tuning Circuit in Tuner Download PDFInfo
- Publication number
- KR101693853B1 KR101693853B1 KR1020100052269A KR20100052269A KR101693853B1 KR 101693853 B1 KR101693853 B1 KR 101693853B1 KR 1020100052269 A KR1020100052269 A KR 1020100052269A KR 20100052269 A KR20100052269 A KR 20100052269A KR 101693853 B1 KR101693853 B1 KR 101693853B1
- Authority
- KR
- South Korea
- Prior art keywords
- capacitor
- unit
- electrically connected
- inductor
- voltage
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J3/00—Continuous tuning
- H03J3/20—Continuous tuning of single resonant circuit by varying inductance only or capacitance only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J3/00—Continuous tuning
- H03J3/02—Details
Landscapes
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
본 발명은 튜너의 동조 회로에 관한 것이다.
본 발명의 일실시 예에 따른 튜너의 동조 회로는 전원 입력부에서 제공하는 제1 전압을 제공받아 제1 전압을 분배하는 분배부, 분배부에서 제공하는 분배된 제1 전압이 기준전압보다 높으면 도통하고, 기준전압보다 낮으면 차단하는 스위칭부 및 스위칭부에 의해 차단된, 분배된 제1 전압을 트랩시키는 트랩부를 포함하는 입력회로부를 포함하는 것이다.The present invention relates to a tuning circuit of a tuner.
The tuning circuit of the tuner according to an embodiment of the present invention includes a distributing unit for distributing a first voltage received from a first voltage provided from a power input unit, and a second voltage distributing unit for conducting the distributed first voltage when the distributed first voltage is higher than a reference voltage And a trap portion for trapping the divided first voltage, which is blocked by the switching portion and the switching portion, when the voltage is lower than the reference voltage.
Description
본 발명은 튜너의 동조 회로에 관한 것이다.The present invention relates to a tuning circuit of a tuner.
일반적으로, 튜너는 안테나를 통해 RF 신호(무선 주파수 신호)를 입력받아 IF 신호(중간 주파수 신호)로 변환하여 이를 검파해서 비디오 신호와 오디오 신호로 분리하여 출력하는 장치이다.Generally, a tuner receives an RF signal (radio frequency signal) through an antenna, converts it into an IF signal (intermediate frequency signal), detects the IF signal (intermediate frequency signal), separates it into a video signal and an audio signal and outputs the separated signal.
멀티미디어 A/V 기기(예컨대, 아날로그 텔레비전, 디지털 텔레비전 등)의 안테나에는 UHF, VHF 하이(High), VHF 로우(Low) 주파수 밴드를 갖는 다양한 고주파 신호가 수신된다. 이들 고주파 신호는 튜너의 입력동조 회로에 의해 입력 동조된다.A variety of high frequency signals having UHF, VHF high, and VHF low frequency bands are received at the antennas of the multimedia A / V devices (e.g., analog television, digital television, etc.). These high-frequency signals are input-tuned by an input tuning circuit of the tuner.
이러한 종래의 VHF 로우 입력동조 회로는 안테나 또는 케이블을 통해 신호가 입력되면, 이 신호가 바렉터 다이오드(VD)와 커패시터(C)에 의해 동조 주파수가 가변됨으로써, 특정 채널에 동조되는 것이다.In this conventional VHF low input tuning circuit, when a signal is input through an antenna or a cable, the signal is tuned to a specific channel by varying the tuning frequency by the selector diode VD and the capacitor C.
즉, 바렉터 다이오드(VD)는 동조 전압(VT)에 의해 용량이 가변되는 가변 용량성 소자로서, 가변 용량 다이오드로도 불리우며, 커패시터 역할을 하여 LC 동조 회로를 형성함으로써, 원하는 주파수 대역을 수신하게 하는 것이다.That is, the varactor diode VD is a variable capacitance element whose capacitance is varied by the tuning voltage VT, which is also referred to as a variable capacitance diode. By acting as a capacitor and forming an LC tuning circuit, .
그런데, VHF 하이 대역에서 강한 신호(예컨대, 대략 45Mhz~140Mhz 정도)가 입력되는 경우에, VHF 하이 입력 동조 회로에 강전계 신호가 입력됨으로써, 그 2배에 해당하는 채널 선곡 시 아날로그 기기일 경우에는 화면 노이즈가 발생하고 디지털 기기일 경우에는 화면 깨짐 현상이 발생하는 문제점이 있었다.However, when a strong signal (for example, about 45 Mhz to 140 Mhz) is input in the VHF high band, a strong system signal is input to the VHF high input tuning circuit, Screen noise is generated, and in the case of a digital device, screen breakage occurs.
본 발명은 원하지 않는 주파수 대역을 차단하고 원하는 신호를 수신할 수 있는 튜너의 동조 회로를 제공하는데 그 목적이 있다.It is an object of the present invention to provide a tuning circuit of a tuner capable of blocking an undesired frequency band and receiving a desired signal.
본 발명의 일실시 예에 따른 튜너의 동조 회로는 전원 입력부에서 제공하는 제1 전압을 제공받아 제1 전압을 분배하는 분배부, 분배부에서 제공하는 분배된 제1 전압이 기준전압보다 높으면 도통하고, 기준전압보다 낮으면 차단하는 스위칭부 및 스위칭부에 의해 차단된, 분배된 제1 전압을 트랩시키는 트랩부를 포함하는 입력회로부를 포함하는 것이다.The tuning circuit of the tuner according to an embodiment of the present invention includes a distributing unit for distributing a first voltage received from a first voltage provided from a power input unit, and a second voltage distributing unit for conducting the distributed first voltage when the distributed first voltage is higher than a reference voltage And a trap portion for trapping the divided first voltage, which is blocked by the switching portion and the switching portion, when the voltage is lower than the reference voltage.
또한, 분배부의 일단은 전원 입력부와 전기적으로 연결되고, 타단은 스위칭부의 일단 및 트랩부의 타단과 전기적으로 공통 연결되는 것을 포함할 수 있다.One end of the distribution unit may be electrically connected to the power input unit and the other end may be electrically connected to one end of the switching unit and the other end of the trap unit.
또한, 분배부는 제2 인턱터를 포함할 수 있다.Also, the dispensing section may include a second inductor.
또한, 분배부는 제1 저항을 포함할 수 있다.Further, the distributing section may include a first resistor.
또한, 스위칭부는 제1 다이오드와 제2 커패시터를 포함할 수 있다.In addition, the switching unit may include a first diode and a second capacitor.
또한, 트랩부는 제1 인덕터와 제1 커패시터를 포함할 수 있다.Further, the trap portion may include a first inductor and a first capacitor.
또한, 제2 인덕터의 일단은 전원 입력부와 전기적으로 연결되고, 제2 인덕터의 타단은 제1 다이오드의 일단 및 제1 커패시터의 타단과 전기적으로 연결되고, 제1 인덕터의 일단은 그라운드와 전기적으로 연결되고, 제1 인덕터의 타단은 제1 커패시터의 타단과 전기적으로 연결되고, 제1 다이오드의 타단은 제2 커패시터의 일단과 전기적으로 연결되고, 제2 커패시터의 타단은 입력동조회로와 전기적으로 연결되는 것을 포함할 수 있다.The other end of the second inductor is electrically connected to one end of the first diode and the other end of the first capacitor. One end of the first inductor is electrically connected to the ground The other end of the first capacitor is electrically connected to the other end of the first capacitor, the other end of the first diode is electrically connected to one end of the second capacitor, and the other end of the second capacitor is electrically connected to the input tuning circuit ≪ / RTI >
또한, 제1 저항의 일단은 전원 입력부와 전기적으로 연결되고, 제1 저항의 타단은 제1 다이오드의 일단 및 제1 커패시터의 타단과 전기적으로 연결되고, 제1 인덕터의 일단은 그라운드와 전기적으로 연결되고, 제1 인덕터의 타단은 제1 커패시터의 타단과 전기적으로 연결되고, 제1 다이오드의 타단은 제2 커패시터의 일단과 전기적으로 연결되고, 제2 커패시터의 타단은 입력동조회로와 전기적으로 연결되는 것을 포함할 수 있다.The other end of the first resistor is electrically connected to one end of the first diode and the other end of the first capacitor, and one end of the first inductor is electrically connected to the ground The other end of the first capacitor is electrically connected to the other end of the first capacitor, the other end of the first diode is electrically connected to one end of the second capacitor, and the other end of the second capacitor is electrically connected to the input tuning circuit ≪ / RTI >
본 발명의 일실시 예에 따른 튜너의 동조 회로는 VHF high 입력 동조 회로에서 VHF high 선국 시 VHF low 대역을 트랩(Trap)함으로써, Trap에 의해 45㎒ ~140㎒ 신호를 차단하여 강전계 신호의 유입을 감소시킴으로써, 화면 노이즈(Noise)나 깨짐 현상의 발생을 방지할 수 있는 효과가 있다.The tuning circuit of the tuner according to an embodiment of the present invention traps the VHF low band when the VHF high input tuning circuit in the VHF high input tuning circuit interrupts the 45 MHz to 140 MHz signal by the Trap, It is possible to prevent the occurrence of screen noise or cracking phenomenon.
또한, 본 발명의 일실시 예에 따른 튜너의 동조 회로는 VHF high 선국 시 스위칭부가 도통되고 트랩부인 제1 인덕터(L1)와 제1 커패시터(C1)를 통해 추가적인 LC동조 트랩(trap)회로가 형성되도록 함으로써, 원하지 않는 주파수 대역을 차단하고 원하는 신호를 수신할 수 있는 효과가 있다.Further, in the tuning circuit of the tuner according to the embodiment of the present invention, when the VHF high tuning is performed, a switching unit is turned on and an additional LC tuning trap circuit is formed through the first inductor L1 as a trap unit and the first capacitor C1 So that an undesired frequency band can be blocked and a desired signal can be received.
도 1은 본 발명의 일실시 예에 따른 튜너의 동조 회로를 설명하기 위한 것이다.
도 2는 본 발명의 다른 실시 예에 따른 튜너의 동조 회로를 설명하기 위한 것이다.FIG. 1 illustrates a tuning circuit of a tuner according to an embodiment of the present invention. Referring to FIG.
2 is a diagram for explaining a tuning circuit of a tuner according to another embodiment of the present invention.
이하, 본 발명의 바람직한 실시 예에 대하여 첨부도면을 참조하여 상세히 설명하기로 한다. 기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다. 본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. The details of other embodiments are included in the detailed description and drawings. BRIEF DESCRIPTION OF THE DRAWINGS The advantages and features of the present invention and the manner of achieving them will become apparent with reference to the embodiments described in detail below with reference to the accompanying drawings. Like reference numerals refer to like elements throughout the specification.
도 1은 본 발명의 일실시 예에 따른 튜너의 동조 회로를 설명하기 위한 것이다.FIG. 1 illustrates a tuning circuit of a tuner according to an embodiment of the present invention. Referring to FIG.
도 1을 살펴보면, 본 발명의 일실시 예에 따른 튜너의 동조 회로는 입력동조회로와 입력회로부(100)를 포함하여 구성되는 것이다. 이러한 입력동조회로는 적어도 하나 이상의 바렉터 다이오드(VD5,VD6), 커패시터(C18,C19), 인덕터(L7), 저항(R16) 등을 포함하고, 입력회로부(100)는 분배부(110), 스위칭부(120) 및 트랩부(130)를 포함하여 구성되는 것이다.Referring to FIG. 1, the tuning circuit of the tuner according to an embodiment of the present invention includes an input tuning circuit and an
분배부(110)는 전원 입력부에서 제공하는 제1 전압을 제공받아 제1 전압을 분배하는 이러한 분배부(110)는 제2 인턱터(L2)를 포함하여 구성되는 것이다. 여기서 제1 전압은 실질적으로 5V일 수 있다.The
스위칭부(120)는 분배부(110)에서 제공하는 분배된 제1 전압이 기준전압보다 높으면 도통하고, 기준전압보다 낮으면 차단하는 것이다. 이러한 스위칭부(120)는 제1 다이오드(D1)와 제2 커패시터(C2)를 포함하여 구성되는 것이다. 여기서 기준전압은 제1 다이오드(D1)가 동작할 수 있는 문턱전압일 수 있다.The
트랩부(130)는 스위칭부(120)에 의해 차단된, 분배된 제1 전압을 트랩(Trap)시키는 것이다. 이러한 트랩부(130)는 제1 인덕터(L1)와 제1 커패시터(C1)를 포함하여 구성되는 것이다. 즉, 트랩부(130)는 제1 인덕터(L1)와 제1 커패시터(C1)를 포함으로써, LC 동조트랩회로를 형성할 수 있다.The
이러한 입력회로부(100)는 분배부(110)의 일단이 전원 입력부와 전기적으로 연결되고, 타단이 스위칭부(120)의 일단 및 트랩부(130)의 타단과 전기적으로 공통 연결되는 것이다.One end of the
즉, 제2 인덕터(L2)의 일단은 전원 입력부와 전기적으로 연결되고, 제2 인덕터(L2)의 타단은 제1 다이오드(D1)의 일단 및 제1 커패시터(C1)의 타단과 전기적으로 연결되고, 제1 인덕터(L1)의 일단은 그라운드(GND)와 전기적으로 연결되고, 제1 인덕터(L1)의 타단은 제1 커패시터(C1)의 타단과 전기적으로 연결되고, 제1 다이오드(D1)의 타단은 제2 커패시터(C2)의 일단과 전기적으로 연결되고, 제2 커패시터(C2)의 타단은 입력동조회로와 전기적으로 연결되는 것이다.The other end of the second inductor L2 is electrically connected to one end of the first diode D1 and the other end of the first capacitor C1 The first end of the first inductor L1 is electrically connected to the ground GND and the other end of the first inductor L1 is electrically connected to the other end of the first capacitor C1, The other end of the second capacitor C2 is electrically connected to one end of the second capacitor C2 and the other end of the second capacitor C2 is electrically connected to the input tuning circuit.
이와 같이 구성된 본 발명의 일실시 예에 따른 튜너의 동조 회로 중 입력동조회로는 안테나(Antenna) 또는 케이블(Cable)을 통해 하이(High) 신호 또는 로우(Low) 신호가 입력되면, TUNNING 전압에 의해 제5 바렉터 다이오드(VD5)와 제6 바렉터 다이오드(VD6)가 전압에 따른 커패시터(CAPACITOR) 역할을 할 수 있어 LC동조 회로를 형성하여 원하는 주파수 대역을 수신하고 특정 채널에 동조되는 것이다.In the tuning circuit of the tuner according to the embodiment of the present invention configured as described above, when a high signal or a low signal is inputted through an antenna or a cable, The fifth and sixth selector diodes VD5 and VD6 can act as a capacitor according to the voltage to form a LC tuning circuit to receive a desired frequency band and to be tuned to a specific channel.
이때, 입력동조회로와 전기적으로 연결되어 있는 입력회로부(100)인 VHF high 입력 동조 회로에서 VHF high 선국 시 VHF low 대역을 트랩(Trap)함으로써, 스위칭부(120)는 VHF high 선국 시 도통하며 Trap에 의해 45㎒ ~140㎒ 신호를 차단하여 강전계 신호의 유입을 감소시킴으로써, 화면 노이즈(Noise)나 깨짐 현상의 발생을 방지할 수 있다.At this time, the VHF high input tuning circuit, which is the
즉, VHF high 선국 시 스위칭부(120)가 도통되고 트랩부(130)인 제1 인덕터(L1)와 제1 커패시터(C1)를 통해 추가적인 LC동조 트랩(trap)회로가 형성되도록 함으로써, 원하지 않는 주파수 대역을 차단하고 원하는 신호를 수신할 수 있다.That is, when the VHF high tuning is performed, the
또한, VHF low 선국 시 제1 전압인 5V 전압을 분배부(110)인 제2 인덕터(L2)로 분배하여 약 2V~3V 되도록 함으로써, 스위칭부(120)가 차단되는 것이다.In addition, the
도 2는 본 발명의 다른 실시 예에 따른 튜너의 동조 회로를 설명하기 위한 것이다.2 is a diagram for explaining a tuning circuit of a tuner according to another embodiment of the present invention.
도 2를 살펴보면, 본 발명의 다른 실시 예에 따른 튜너의 동조 회로는 입력동조회로와 입력회로부(200)를 포함하여 구성되는 것이다. 이러한 입력동조회로는 적어도 하나 이상의 바렉터 다이오드(VD5,VD6), 커패시터(C18,C19), 인덕터(L7), 저항(R16) 등을 포함하고, 입력회로부(100)는 분배부(110), 스위칭부(120) 및 트랩부(130)를 포함하여 구성되는 것이다.Referring to FIG. 2, the tuning circuit of the tuner according to another embodiment of the present invention includes an input tuning circuit and an
분배부(210)는 전원 입력부에서 제공하는 제1 전압을 제공받아 제1 전압을 분배하는 이러한 분배부(210)는 제1 저항(R1)을 포함하여 구성되는 것이다.The
스위칭부(220)는 분배부(210)에서 제공하는 분배된 제1 전압이 기준전압보다 높으면 도통하고, 기준전압보다 낮으면 차단하는 것이다. 이러한 스위칭부(220)는 제1 다이오드(D1)와 제2 커패시터(C2)를 포함하여 구성되는 것이다.The
트랩부(230)는 스위칭부(220)에 의해 차단된, 분배된 제1 전압을 트랩(Trap)시키는 것이다. 이러한 트랩부(230)는 제1 인덕터(L1)와 제1 커패시터(C1)를 포함하여 구성되는 것이다.The
이러한 입력회로부(200)는 분배부(210)의 일단이 전원 입력부와 전기적으로 연결되고, 타단이 스위칭부(220)의 일단 및 트랩부(230)의 타단과 전기적으로 공통 연결되는 것이다.One end of the
즉, 제1 저항(R1)의 일단은 전원 입력부와 전기적으로 연결되고, 제1 저항(R1)의 타단은 제1 다이오드(D1)의 일단 및 제1 커패시터(C1)의 타단과 전기적으로 연결되고, 제1 인덕터(L1)의 일단은 그라운드(GND)와 전기적으로 연결되고, 제1 인덕터(L1)의 타단은 제1 커패시터(C1)의 타단과 전기적으로 연결되고, 제1 다이오드(D1)의 타단은 제2 커패시터(C2)의 일단과 전기적으로 연결되고, 제2 커패시터(C2)의 타단은 입력동조회로와 전기적으로 연결되는 것이다.The other end of the first resistor R1 is electrically connected to the other end of the first diode D1 and the other end of the first capacitor C1 The first end of the first inductor L1 is electrically connected to the ground GND and the other end of the first inductor L1 is electrically connected to the other end of the first capacitor C1, The other end of the second capacitor C2 is electrically connected to one end of the second capacitor C2 and the other end of the second capacitor C2 is electrically connected to the input tuning circuit.
이와 같이 구성된 본 발명의 다른 실시 예에 따른 튜너의 동조 회로 중 입력동조회로는 안테나(Antenna) 또는 케이블(Cable)을 통해 하이(High) 신호 또는 로우(Low) 신호가 입력되면, TUNNING 전압에 의해 제5 바렉터 다이오드(VD5)와 제6 바렉터 다이오드(VD6)가 전압에 따른 커패시터(CAPACITOR) 역할을 할 수 있어 LC동조 회로를 형성하여 원하는 주파수 대역을 수신하고 특정 채널에 동조되는 것이다.In the tuning circuit of the tuner according to another embodiment of the present invention configured as described above, when a high signal or a low signal is input through an antenna or a cable, The fifth and sixth selector diodes VD5 and VD6 can act as a capacitor according to the voltage to form a LC tuning circuit to receive a desired frequency band and to be tuned to a specific channel.
이때, 입력동조회로와 전기적으로 연결되어 있는 입력회로부(200)인 VHF high 입력 동조 회로에서 VHF high 선국 시 VHF low 대역을 트랩(Trap)함으로써, 스위칭부(220)는 VHF high 선국 시 도통하며 Trap에 의해 45㎒ ~140㎒ 신호를 차단하여 강전계 신호의 유입을 감소시킴으로써, 화면 노이즈(Noise)나 깨짐 현상의 발생을 방지할 수 있다.At this time, the VHF high input tuning circuit, which is the
즉, VHF high 선국 시 스위칭부(220)가 도통되고 트랩부(130)인 제1 인덕터(L1)와 제1 커패시터(C1)를 통해 추가적인 LC동조 트랩(trap)회로가 형성되도록 함으로써, 원하지 않는 주파수 대역을 차단하고 원하는 신호를 수신할 수 있다.That is, when the VHF high channel selection is performed, the
또한, VHF low 선국 시 제1 전압인 5V 전압을 분배부(210)인 제1 저항(R1)으로 분배하여 약 2V~3V 되도록 함으로써, 스위칭부(220)가 차단되는 것이다.In addition, the
이상, 본 발명을 본 발명의 원리를 예시하기 위한 바람직한 실시 예와 관련하여 설명하고 도시하였지만, 본 발명은 그와 같이 도시되고 설명된 그대로의 구성 및 작용으로 한정되는 것이 아니다.While the present invention has been particularly shown and described with reference to exemplary embodiments thereof, it is to be understood that the invention is not limited to the disclosed exemplary embodiments.
오히려, 첨부된 청구범위의 사상 및 범주를 일탈함이 없이 본 발명에 대한 다수의 변경 및 수정이 가능함을 당업자들은 잘 이해할 수 있을 것이다. Rather, it is understood that many modifications and variations of the present invention are possible without departing from the spirit and scope of the appended claims.
따라서, 그러한 모든 적절한 변경 및 수정과 균등물들도 본 발명의 범위에 속하는 것으로 간주되어야 할 것이다.Accordingly, all such appropriate modifications and changes, and equivalents thereof, should be regarded as within the scope of the present invention.
100,200: 입력회로부 110,210: 분배부
120,220: 스위칭부 130,230: 트랩부100, 200:
120, 220: switching
Claims (8)
상기 입력동조회로의 상기 인덕터(L7)와 상기 커패시터(C18)에 연결된 입력회로부를 포함하고,
상기 입력회로부는,
전원 입력부에서 제공하는 제1 전압을 제공받아 상기 제1 전압을 분배하는 분배부;
제1 다이오드(D1)와 제2 커패시터(C2)를 포함하는 스위칭부; 및
상기 스위칭부에 의해 차단된, 분배된 상기 제1 전압을 트랩시키고, 제1 인덕터(L1)와 제1 커패시터(C1)를 포함하는 트랩부;를 포함하는 입력회로부;를 포함하고,
상기 트랩부는, 상기 제1 인덕터(L1)의 일단이 그라운드와 전기적으로 연결되고, 상기 제1 인덕터(L1)의 타단이 상기 제1 커패시터(C1)의 일단과 전기적으로 연결되고, 상기 제1 커패시터(C1)의 타단이 상기 제1 다이오드(D1)의 애노드 전극과 전기적으로 연결되고,
상기 스위칭부는 상기 제1 다이오드(D1)의 캐소드 전극이 상기 제2 커패시터(C2)의 일단과 전기적으로 연결되고, 상기 제2 커패시터(C2)의 타단이 상기 입력동조회로의 상기 인덕터(L7)와 전기적으로 연결되고,
상기 분배부의 일단은 상기 전원 입력부와 전기적으로 연결되고, 타단은 상기 스위칭부의 일단 및 상기 트랩부의 타단과 전기적으로 공통 연결되고,
상기 전원 입력부에 VHF 하이가 입력되면 상기 스위칭부는 도통하고,
상기 전원 입력부에 VHF 로우가 입력되면 상기 스위칭부는 상기 분배된 제1 전압에 의하여 차단되는 튜너의 동조 회로.An inductor L7, a varactor diode VD5 connected in series to the inductor L7 and a capacitor C18 connected in parallel to the inductor L7 and the varactor diode VD5. And
And an input circuit portion connected to the inductor (L7) and the capacitor (C18) of the input tuning circuit,
The input circuit unit includes:
A distribution unit for receiving the first voltage provided from the power input unit and distributing the first voltage;
A switching unit including a first diode (D1) and a second capacitor (C2); And
And a trap portion that traps the divided first voltage, which is blocked by the switching portion, and includes a first inductor (L1) and a first capacitor (C1)
One end of the first inductor (L1) is electrically connected to the ground, and the other end of the first inductor (L1) is electrically connected to one end of the first capacitor (C1). The first capacitor The other end of the first capacitor C1 is electrically connected to the anode electrode of the first diode D1,
The switching unit may be configured such that the cathode of the first diode D1 is electrically connected to one end of the second capacitor C2 and the other end of the second capacitor C2 is connected to the inductor L7 of the input tuning circuit Electrically connected,
One end of the distributing unit is electrically connected to the power input unit and the other end of the distributing unit is electrically connected to one end of the switching unit and the other end of the trap unit,
When the VHF high is inputted to the power input unit, the switching unit conducts,
Wherein when the VHF low is input to the power input unit, the switching unit is cut off by the divided first voltage.
상기 분배부는 제2 인덕터(L2)를 포함하고,
상기 제2 인덕터(L2)의 일단은 상기 전원 입력부와 전기적으로 연결되고, 상기 제2 인덕터(L2)의 타단은 상기 제1 다이오드(D1)의 애노드 전극 및 상기 제1 커패시터(C1)의 타단과 전기적으로 연결되는 튜너의 동조 회로.The method according to claim 1,
The distribution unit includes a second inductor (L2)
One end of the second inductor L2 is electrically connected to the power input unit and the other end of the second inductor L2 is connected to the anode electrode of the first diode D1 and the other end of the first capacitor C1 A tuning circuit of an electrically connected tuner.
상기 분배부는 제1 저항(R1)을 포함하고,
상기 제1 저항(R1)의 일단은 상기 전원 입력부와 전기적으로 연결되고, 상기 제1 저항(R1)의 타단은 상기 제1 다이오드(D1)의 애노드 전극 및 상기 제1 커패시터(C1)의 타단과 전기적으로 연결되는 튜너의 동조 회로.The method according to claim 1,
Wherein the distributor comprises a first resistor (R1)
One end of the first resistor R1 is electrically connected to the power input part and the other end of the first resistor R1 is connected to the anode electrode of the first diode D1 and the other end of the first capacitor C1 A tuning circuit of an electrically connected tuner.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100052269A KR101693853B1 (en) | 2010-06-03 | 2010-06-03 | Tuning Circuit in Tuner |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100052269A KR101693853B1 (en) | 2010-06-03 | 2010-06-03 | Tuning Circuit in Tuner |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110132756A KR20110132756A (en) | 2011-12-09 |
KR101693853B1 true KR101693853B1 (en) | 2017-01-17 |
Family
ID=45500628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100052269A KR101693853B1 (en) | 2010-06-03 | 2010-06-03 | Tuning Circuit in Tuner |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101693853B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106817108B (en) * | 2017-01-06 | 2020-05-22 | 上海铁路通信有限公司 | Tuning unit circuit capable of improving stability |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100201479B1 (en) | 1995-12-04 | 1999-06-15 | 가타오카 마사타카 | Receiving tuner of satellite broadcasting system |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4703286A (en) * | 1986-11-26 | 1987-10-27 | Rca Corporation | Dual gate tunable oscillator |
KR20090005771A (en) * | 2007-07-10 | 2009-01-14 | 엘지이노텍 주식회사 | Radio frequency input circuit of tuner |
-
2010
- 2010-06-03 KR KR1020100052269A patent/KR101693853B1/en active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100201479B1 (en) | 1995-12-04 | 1999-06-15 | 가타오카 마사타카 | Receiving tuner of satellite broadcasting system |
Also Published As
Publication number | Publication date |
---|---|
KR20110132756A (en) | 2011-12-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2009005241A1 (en) | Tuner | |
JP2008546273A (en) | Self-aligned coupled resonator filter circuit and broadband tuner circuit incorporating the same | |
KR100375397B1 (en) | Television signal receiving tuner | |
US6342928B1 (en) | Receiver having a tuning circuit with a selectable input | |
CN1957534B (en) | 3 band TV-RF input circuit | |
KR101693853B1 (en) | Tuning Circuit in Tuner | |
US7139039B2 (en) | Input circuit of television tuner | |
US6876401B2 (en) | FM-broadcast-receivable television tuner for preventing adjacent-channel interference | |
US6791626B2 (en) | Input switching circuit for a television tuner immune to interference due to FM broadcasting signal | |
US20090201429A1 (en) | Television tuner | |
US7295251B2 (en) | Television tuner capable of improving image disturbance with receiving UHF band | |
JP3592160B2 (en) | Tuner double tuning circuit | |
CN219980818U (en) | Front-end filter circuit capable of being compatible with DVBT and DVBC simultaneously | |
US20110292298A1 (en) | Input tuning circuit of television tuner | |
EP1467487B1 (en) | Tuned filter | |
JPH11220362A (en) | Television tuner | |
KR101547250B1 (en) | Image trap filter circuit of tuner | |
US7190414B2 (en) | Input circuit of television tuner in which interference caused by FM broadcasting signal is attenuated | |
JPH0132434Y2 (en) | ||
KR20130140294A (en) | Tuner circuit | |
JP3028534B2 (en) | Electronic tuner | |
EP1237276A2 (en) | Television tuner | |
KR20050073821A (en) | Trap switching circuit | |
KR20070114549A (en) | Input circuit of television tuner | |
KR20080004290A (en) | Television tuner |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant |