KR101597954B1 - Common voltage generating device and flat panel display device comprising the same - Google Patents

Common voltage generating device and flat panel display device comprising the same Download PDF

Info

Publication number
KR101597954B1
KR101597954B1 KR1020090120382A KR20090120382A KR101597954B1 KR 101597954 B1 KR101597954 B1 KR 101597954B1 KR 1020090120382 A KR1020090120382 A KR 1020090120382A KR 20090120382 A KR20090120382 A KR 20090120382A KR 101597954 B1 KR101597954 B1 KR 101597954B1
Authority
KR
South Korea
Prior art keywords
voltage
bias voltage
selection signal
common voltage
bias
Prior art date
Application number
KR1020090120382A
Other languages
Korean (ko)
Other versions
KR20110063980A (en
Inventor
김상수
조아라
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090120382A priority Critical patent/KR101597954B1/en
Publication of KR20110063980A publication Critical patent/KR20110063980A/en
Application granted granted Critical
Publication of KR101597954B1 publication Critical patent/KR101597954B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 소비전력을 감소시킬 수 있도록 한 공통 전압 발생장치 및 이를 포함하는 평판 표시장치에 관한 것으로, 공통 전압 발생장치는 선택신호에 따라 하이 타겟 전압 또는 로우 타겟 전압을 선택적으로 출력하는 선택부; 상기 선택부로부터 공급되는 상기 하이 타겟 전압 또는 상기 로우 타겟 전압과 공통 전압 출력단으로부터의 피드백 전압을 연산 증폭하여 하이 공통 전압 또는 로우 공통 전압을 출력하는 오피-앰프(OP-AMP); 및 상기 오피-앰프로부터 출력되는 상기 하이 공통 전압 또는 상기 로우 공통 전압을 일정하게 유지시키기 위하여 상기 선택신호에 따라 바이어스 전압을 상기 오피-앰프에 공급하는 바이어스 전압 공급부를 포함하여 구성되는 것을 특징으로 한다.The present invention relates to a common voltage generator and a flat panel display including the common voltage generator. The common voltage generator includes a selector for selectively outputting a high target voltage or a low target voltage according to a selection signal. An op-amp (OP-AMP) operatively amplifying the high target voltage or the low target voltage supplied from the selector and the feedback voltage from the common voltage output terminal to output a high common voltage or a low common voltage; And a bias voltage supplier for supplying a bias voltage to the op-amp in accordance with the selection signal to maintain the high common voltage or the low common voltage output from the op-amp at a constant level .

공통 전압, 오피-앰프, 소비전력, 하이 공통 전압, 로우 공통 전압 Common voltage, op-amp, power consumption, high common voltage, low common voltage

Description

공통 전압 발생장치 및 이를 포함하는 평판 표시장치{COMMON VOLTAGE GENERATING DEVICE AND FLAT PANEL DISPLAY DEVICE COMPRISING THE SAME}Technical Field [0001] The present invention relates to a common voltage generating device and a flat panel display device including the common voltage generating device.

본 발명은 공통 전압 발생장치에 관한 것으로, 보다 구체적으로, 소비전력을 감소시킬 수 있도록 한 공통 전압 발생장치 및 이를 포함하는 평판 표시장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a common voltage generator, and more particularly, to a common voltage generator and a flat panel display including the common voltage generator.

현재, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치에는 액정 표시장치(Liquid Crystal Display), 전계 방출 표시장치(Field Emission Display), 플라즈마 디스플레이 패널(Plasma Display Panel) 및 발광 다이오드 표시장치(Light Emitting Diode Display) 등이 있다.Currently, various flat panel display devices capable of reducing weight and volume, which are disadvantages of cathode ray tubes (CRTs), are being developed. The flat panel display device includes a liquid crystal display, a field emission display, a plasma display panel, and a light emitting diode display.

평판 표시장치 중에서 액정 표시장치는 액정패널에 형성된 액정셀의 광 투과율을 조절함으로써 화상을 표시하게 된다.Among the flat panel display devices, the liquid crystal display device displays an image by adjusting the light transmittance of the liquid crystal cell formed on the liquid crystal panel.

이러한, 액정 표시장치는 액정셀들을 구동하기 위하여 프레임 인버젼(Frame Inversion) 방식, 라인 인버젼(Line Inversion) 방식, 또는 도트 인버젼(Dot Inversion) 방식과 같은 인버젼 방식의 구동방법을 이용한다.Such a liquid crystal display device uses an inversion driving method such as a frame inversion method, a line inversion method, or a dot inversion method in order to drive liquid crystal cells.

프레임 인버젼 방식은 프레임이 변경될 때마다 액정셀들에 공급되는 데이터신호의 극성을 반전시킨다. 라인 인버젼 방식은 액정셀들에 공급되는 데이터신호들의 극성을 라인(로우라인 또는 칼럼라인) 단위로 반전시킴과 아울러 프레임 단위로 반전시킨다. 도트 인버젼 방식은 액정셀들에 공급되는 데이터신호를 도트 단위로 반전시킴과 아울러 프레임 단위로 반전시킨다.The frame inversion method inverts the polarity of the data signal supplied to the liquid crystal cells every time the frame is changed. The line inversion method reverses the polarity of the data signals supplied to the liquid crystal cells by a line (row line or column line) unit and inverts the frame by frame. The dot inversion method inverts the data signal supplied to the liquid crystal cells in dot units and inverts in frame units.

이러한, 인버젼 방식의 구동방법들 중 도트 인버젼 방식은 다른 프레임 및 라인 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공하는 장점을 가진다. 그러나, 도트 인버젼 방식의 구동방법은 특정패턴을 표시하는 경우 수평 크로스 토크 현상이 발생하여 화질이 떨어지게 되는 단점을 가진다.Among such inversion driving methods, the dot inversion method has an advantage of providing images of superior image quality compared to other frame and line inversion methods. However, the dot inversion type driving method has a disadvantage in that, when a specific pattern is displayed, the horizontal crosstalk phenomenon occurs and the image quality is deteriorated.

한편, 라인 인버젼 방식의 구동방법은 액정패널 상의 수평라인 단위로 액정셀에 충전된 전압의 극성이 반전되게 하고, 다시 프레임에 따라 그 극성이 다시 반전되므로 도트 인버젼 구동방식에 비하여 전력소모가 낮게 된다.On the other hand, in the line inversion type driving method, the polarity of the voltage charged in the liquid crystal cell is inverted in units of horizontal lines on the liquid crystal panel, and the polarity is reversed again according to the frame, .

이러한, 라인 인버젼 방식의 구동방법에서 액정패널의 공통전극에는 액정의 열화 방지하기 위하여 1 수평(1H) 주기마다 하이(High) 공통 전압과 하이 공통 전압보다 낮은 전압 레벨을 가지는 로우(Low) 공통 전압이 교번하는 교류 형태의 공통 전압이 공급된다. 화소전극에 공급되는 데이터 전압과 공통전극에 공급되는 공통 전압간의 전압에 의해 액정을 구동하여 액정의 광 투과율을 조절함으로써 화소 전압에 대응되는 화상을 액정패널 상에 표시하게 된다.In order to prevent deterioration of the liquid crystal, the common electrode of the liquid crystal panel in the line inversion type driving method has a high common voltage and a low common voltage having a voltage level lower than the high common voltage for every one horizontal (1H) A common voltage of an alternating current type in which voltages are alternated is supplied. An image corresponding to the pixel voltage is displayed on the liquid crystal panel by controlling the light transmittance of the liquid crystal by driving the liquid crystal by the voltage between the data voltage supplied to the pixel electrode and the common voltage supplied to the common electrode.

이와 같은, 라인 인버젼 방식의 구동방법을 이용한 액정 표시장치의 구동장치는 교류 형태의 공통 전압을 공통전극에 공급하기 위한 공통 전압 발생장치를 구 비한다.Such a driving apparatus for a liquid crystal display apparatus using a line inversion type driving method includes a common voltage generating apparatus for supplying an AC common voltage to the common electrode.

공통 전압 발생장치는 일반적으로 1 수평(1H) 주기마다 하이 공통 전압과 로우 공통 전압을 교번적으로 출력하기 위하여 2개의 오피-앰프(OP-AMP), 하나의 멀티플렉서, 및 복수의 커패시터를 구비한다.The common voltage generator generally includes two op-amps (OP-AMP), one multiplexer, and a plurality of capacitors for alternately outputting a high common voltage and a low common voltage every one horizontal (1H) period .

그러나, 일반적인 공통 전압 발생장치는 2개의 오피-앰프와 하나의 멀티플렉서를 이용하여 교류 형태의 공통 전압을 발생하기 때문에 소비전류가 증가하여 소비전력이 증가한다는 문제점이 있으며, 2개의 오피-앰프가 차지하는 회로 면적으로 인하여 집적화가 어렵다는 문제점이 있다.However, since a common common voltage generator generates a common voltage of an AC type using two op-amps and one multiplexer, there is a problem that consumption current increases and power consumption increases, and two op-amps occupy There is a problem that integration is difficult due to the circuit area.

본 발명은 상술한 문제점을 해결하기 위한 것으로서, 소비전력을 감소시킬 수 있도록 한 공통 전압 발생장치 및 이를 포함하는 평판 표시장치를 제공하는 것을 기술적 과제로 한다.SUMMARY OF THE INVENTION It is a general object of the present invention to provide a common voltage generator capable of reducing power consumption and a flat panel display including the same.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 공통 전압 발생장치는 선택신호에 따라 하이 타겟 전압 또는 로우 타겟 전압을 선택적으로 출력하는 선택부; 상기 선택부로부터 공급되는 상기 하이 타겟 전압 또는 상기 로우 타겟 전압과 공통 전압 출력단으로부터의 피드백 전압을 연산 증폭하여 하이 공통 전압 또는 로우 공통 전압을 출력하는 오피-앰프(OP-AMP); 및 상기 오피-앰프로부터 출력되는 상기 하이 공통 전압 또는 상기 로우 공통 전압을 일정하게 유지시키기 위하여 상기 선택신호에 따라 바이어스 전압을 상기 오피-앰프에 공급하는 바이어스 전압 공급부를 포함하여 구성되는 것을 특징으로 한다.According to an aspect of the present invention, there is provided a common voltage generator comprising: a selector for selectively outputting a high target voltage or a low target voltage according to a selection signal; An op-amp (OP-AMP) operatively amplifying the high target voltage or the low target voltage supplied from the selector and the feedback voltage from the common voltage output terminal to output a high common voltage or a low common voltage; And a bias voltage supplier for supplying a bias voltage to the op-amp in accordance with the selection signal to maintain the high common voltage or the low common voltage output from the op-amp at a constant level .

상기 오피-앰프는 상기 선택신호에 따라 상기 선택부로부터 상기 하이 타겟 전압 또는 상기 로우 타겟 전압이 공급되는 비반전 단자; 상기 공통 전압 출력단으로부터 상기 피드백 전압이 공급되는 반전 단자; 상기 선택신호에 따라 상기 바이어스 전압 공급부로부터 상기 제 1 또는 제 2 바이어스 전압이 공급되는 제 1 바이어스 전압 단자; 및 상기 선택신호에 따라 상기 바이어스 전압 공급부로부터 상기 제 3 또는 제 4 바이어스 전압이 공급되는 제 2 바이어스 전압 단자를 포함하여 구 성되는 것을 특징으로 한다.The op-amp includes a non-inverting terminal to which the high target voltage or the low target voltage is supplied from the selection unit according to the selection signal; An inverting terminal to which the feedback voltage is supplied from the common voltage output terminal; A first bias voltage terminal to which the first or second bias voltage is supplied from the bias voltage supply unit according to the selection signal; And a second bias voltage terminal to which the third or fourth bias voltage is supplied from the bias voltage supply unit according to the selection signal.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 평판 표시장치는 공통 전압 발생장치를 포함하면, 상기 공통 전압 발생장치는 선택신호에 따라 하이 타겟 전압 또는 로우 타겟 전압을 선택적으로 출력하는 선택부; 상기 선택부로부터 공급되는 상기 하이 타겟 전압 또는 상기 로우 타겟 전압과 공통 전압 출력단으로부터의 피드백 전압을 연산 증폭하여 하이 공통 전압 또는 로우 공통 전압을 출력하는 오피-앰프(OP-AMP); 및 상기 오피-앰프로부터 출력되는 상기 하이 공통 전압 또는 상기 로우 공통 전압을 일정하게 유지시키기 위하여 상기 선택신호에 따라 바이어스 전압을 상기 오피-앰프에 공급하는 바이어스 전압 공급부를 포함하여 구성되는 것을 특징으로 한다.According to another aspect of the present invention, there is provided a flat panel display comprising a common voltage generator, the common voltage generator comprising: a selector for selectively outputting a high target voltage or a low target voltage according to a selection signal; An op-amp (OP-AMP) operatively amplifying the high target voltage or the low target voltage supplied from the selector and the feedback voltage from the common voltage output terminal to output a high common voltage or a low common voltage; And a bias voltage supplier for supplying a bias voltage to the op-amp in accordance with the selection signal to maintain the high common voltage or the low common voltage output from the op-amp at a constant level .

상기 평판 표시장치는 복수의 데이터 라인과 복수의 게이트 라인에 의해 정의되는 화소 영역마다 형성된 복수의 액정셀에 공급되는 화소 전압과 상기 공통 전압 발생장치로부터 공급되는 하이 공통 전압 또는 로우 공통 전압을 이용하여 상기 각 액정셀의 광 투과율을 조절하여 화상을 표시하는 액정 표시패널; 및 상기 각 액정셀에 상기 화소 전압을 공급하는 패널 구동부를 포함하여 구성되는 액정 표시장치이고, 상기 선택신호는 상기 게이트 라인에 대응되는 적어도 하나의 수평 라인 단위로 상기 화소 전압의 극성을 반전시키기 위한 극성 제어신호인 것을 특징으로 한다.The flat panel display device uses a pixel voltage supplied to a plurality of liquid crystal cells formed for each pixel region defined by a plurality of data lines and a plurality of gate lines and a high common voltage or a low common voltage supplied from the common voltage generating device A liquid crystal display panel for displaying an image by adjusting a light transmittance of each liquid crystal cell; And a panel driver for supplying the pixel voltage to each of the liquid crystal cells, wherein the selection signal is a signal for inverting the polarity of the pixel voltage in units of at least one horizontal line corresponding to the gate line And a polarity control signal.

상술한 바와 같이 본 발명에 따른 공통 전압 발생장치 및 이를 포함하는 평 판 표시장치는 하나의 오피-앰프를 이용하여 소정 기간 단위로 하이 공통 전압 또는 로우 공통 전압이 교번하는 교류 형태의 공통 전압을 발생함으로써 소비 전류를 반감시켜 소비 전력을 반감시킬 수 있으며, 오피-앰프가 차지하는 회로 면적이 반감되어 집적화를 가능하게 할 수 있다는 효과가 있다.As described above, in the common voltage generator according to the present invention and the flat panel display including the same, an AC common voltage having a high common voltage or a low common voltage alternating every predetermined period is generated using one operational amplifier The consumption current can be halved to halve the power consumption, and the circuit area occupied by the op-amp can be halved to enable integration.

이하 첨부된 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 실시 예에 따른 공통 전압 발생장치를 설명하기 위한 회로도이다.1 is a circuit diagram for explaining a common voltage generator according to an embodiment of the present invention.

도 1을 참조하면, 본 발명의 실시 예에 따른 공통 전압 발생장치(200)는 선택신호(SS)에 따라 하이 타겟 전압(Vt1) 또는 로우 타겟 전압(Vt2)을 선택적으로 출력하는 타겟 전압 선택부(210); 타겟 전압 선택부(210)로부터 공급되는 하이 타겟 전압(Vt1) 또는 로우 타겟 전압(Vt2)과 공통 전압 출력단(Vo)으로부터의 피드백 전압(Vfb)을 연산 증폭하여 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)을 출력하는 오피-앰프(OP-AMP)(220); 및 오피-앰프(220)로부터 출력되는 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)을 일정하게 유지시키기 위하여 선택신호(SS)에 따라 바이어스 전압(Vb1 내지 Vb4)을 오피-앰프(220)에 공급하는 바이어스 전압 공급부(230)를 포함하여 구성된다.1, a common voltage generator 200 according to an exemplary embodiment of the present invention includes a target voltage selector 310 for selectively outputting a high target voltage Vt1 or a low target voltage Vt2 according to a selection signal SS, (210); The high voltage Vt1 or the low target voltage Vt2 supplied from the target voltage selection unit 210 and the feedback voltage Vfb from the common voltage output terminal Vo are amplified by operation amplification to generate the high common voltage Vcom1 or low common An op-amp (OP-AMP) 220 for outputting a voltage Vcom2; And the bias voltage Vb1 to Vb4 according to the selection signal SS to keep the high common voltage Vcom1 or the low common voltage Vcom2 output from the op-amp 220 constant. And a bias voltage supply unit 230 for supplying the bias voltage to the gate electrode.

선택신호(SS)는 소정 기간 단위로 제 1 논리 상태와 제 2 논리 상태를 교번하는 교류 형태로 구성될 수 있다.The selection signal SS may be configured in the form of an AC alternating between a first logic state and a second logic state in units of a predetermined period.

타겟 전압 선택부(210)는 제 1 및 제 2 스위칭 소자(S1, S2)를 포함하여 구 성된다.The target voltage selection unit 210 is configured to include the first and second switching elements S1 and S2.

제 1 스위칭 소자(S1)는 선택신호(SS)의 제 1 논리 상태에 의해 턴-온되어 하이 타겟 전압(Vt1)을 오피-앰프(220)의 비반전 단자(+)로 출력한다. 여기서, 제 1 스위칭 소자(S1)는 NMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The first switching device S1 is turned on by the first logic state of the selection signal SS to output the high target voltage Vt1 to the non-inverting terminal (+) of the op- Here, the first switching device S1 may be an NMOS type field effect transistor (FET).

제 2 스위칭 소자(S2)는 선택신호(SS)의 제 2 논리 상태에 의해 턴-온되어 로우 타겟 전압(Vt2)을 오피-앰프(220)의 비반전 단자(+)로 출력한다. 여기서, 제 2 스위칭 소자(S2)는 PMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The second switching element S2 is turned on by the second logic state of the selection signal SS to output the row target voltage Vt2 to the non-inverting terminal (+) of the op- Here, the second switching device S2 may be a PMOS-type field effect transistor (FET).

오피-앰프(220)는 비반전 단자(+), 반전 단자(-), 제 1 및 제 2 바이어스 단자(+V, -V), 및 공통 전압 출력단(Vo)을 포함하여 구성된다.The op-amp 220 includes a non-inverting terminal (+), an inverting terminal (-), first and second bias terminals (+ V and -V), and a common voltage output terminal Vo.

비반전 단자(+)는 타겟 전압 선택부(210)의 출력단에 접속되어 타겟 전압 선택부(210)로부터 선택신호(SS)에 따라 하이 타겟 전압(Vt1) 또는 로우 타겟 전압(Vt2)이 공급된다.The non-inverting terminal (+) is connected to the output terminal of the target voltage selection unit 210 and the high target voltage Vt1 or the low target voltage Vt2 is supplied from the target voltage selection unit 210 in accordance with the selection signal SS .

반전 단자(-)는 공통 전압 출력단(Vo)에 접속되어 공통 전압 출력단(Vo)으로부터 출력되는 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)에 대응되는 피드백 전압(Vfb)이 공급된다.The inverting terminal (-) is connected to the common voltage output terminal Vo and is supplied with the feedback voltage Vfb corresponding to the high common voltage Vcom1 or the low common voltage Vcom2 output from the common voltage output terminal Vo.

제 1 바이어스 단자(+V)는 바이어스 전압 공급부(230)에 접속되어 선택신호(SS)에 따라 제 1 바이어스 전압(Vb1) 또는 제 2 바이어스 전압(Vb2)이 공급된다.The first bias terminal + V is connected to the bias voltage supplier 230 and is supplied with the first bias voltage Vb1 or the second bias voltage Vb2 according to the selection signal SS.

제 2 바이어스 단자(-V)는 바이어스 전압 공급부(230)에 접속되어 선택신호(SS)에 따라 제 3 바이어스 전압(Vb3) 또는 제 4 바이어스 전압(Vb4)이 공급된 다.The second bias terminal -V is connected to the bias voltage supplier 230 and is supplied with the third bias voltage Vb3 or the fourth bias voltage Vb4 according to the selection signal SS.

한편, 하이 타겟 전압(Vt1), 로우 타겟 전압(Vt2), 제 1 내지 제 4 바이어스 전압(Vb1, Vb2, Vb3, Vb4) 각각은, 도 2에 도시된 바와 같이, 제 1 바이어스 전압(Vb1) > 하이 타겟 전압(Vt1) > 제 2 바이어스 전압(Vb2) > 제 3 바이어스 전압 > 로우 타겟 전압(Vt2) > 제 4 바이어스 전압(Vb4)의 관계가 성립된다. 여기서, 제 3 바이어스 전압(Vb3)은 그라운드 전압이 되며, 제 1 바이어스 전압(Vb1)은 제 2 바이어스 전압(Vb2)의 2배 높은 전압 값이 될 수 있다.2, each of the high target voltage Vt1, the low target voltage Vt2 and the first to fourth bias voltages Vb1, Vb2, Vb3, and Vb4 has a first bias voltage Vb1, The relation of the high target voltage Vt1> the second bias voltage Vb2> the third bias voltage> the low target voltage Vt2> the fourth bias voltage Vb4 is established. Here, the third bias voltage Vb3 is a ground voltage, and the first bias voltage Vb1 may be a voltage value twice as high as the second bias voltage Vb2.

바이어스 전압 공급부(230)는 선택신호(SS)에 따라 제 1 또는 제 2 바이어스 전압(Vb1, Vb2)을 오피-앰프(220)의 제 1 바이어스 전압 단자(+V)에 공급하기 위한 제 1 바이어스 전압 선택부(232); 및 선택신호(SS)에 따라 제 3 또는 제 4 바이어스 전압(Vb3, Vb4)을 오피-앰프(220)의 제 2 바이어스 전압 단자(-V)에 공급하기 위한 제 2 바이어스 전압 선택부(234)를 포함하여 구성된다.The bias voltage supply unit 230 supplies a first bias voltage Vb1 and a second bias voltage Vb2 to the first bias voltage terminal (+ V) of the operational amplifier 220 in accordance with the selection signal SS, A voltage selection unit 232; A second bias voltage selector 234 for supplying the third or fourth bias voltage Vb3 or Vb4 to the second bias voltage terminal -V of the operational amplifier 220 according to the selection signal SS, .

제 1 바이어스 전압 선택부(232)는 제 3 및 제 4 스위칭 소자(S3, S4)를 포함하여 구성된다.The first bias voltage selection unit 232 includes third and fourth switching elements S3 and S4.

제 3 스위칭 소자(S3)는 선택신호(SS)의 제 1 논리 상태에 의해 턴-온되어 제 1 바이어스 전압(Vb1)을 오피-앰프(220)의 제 1 바이어스 전압 단자(+V)에 공급한다. 여기서, 제 3 스위칭 소자(S3)는 NMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The third switching element S3 is turned on by the first logic state of the selection signal SS so that the first bias voltage Vb1 is supplied to the first bias voltage terminal (+ V) of the op- do. Here, the third switching device S3 may be an NMOS-type field effect transistor (FET).

제 4 스위칭 소자(S4)는 선택신호(SS)의 제 2 논리 상태에 의해 턴-온되어 제 2 바이어스 전압(Vb2)을 오피-앰프(220)의 제 1 바이어스 전압 단자(+V)에 공급 한다. 여기서, 제 4 스위칭 소자(S4)는 PMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The fourth switching element S4 is turned on by the second logic state of the selection signal SS so as to supply the second bias voltage Vb2 to the first bias voltage terminal (+ V) of the op- do. Here, the fourth switching device S4 may be a PMOS-type field effect transistor (FET).

제 2 바이어스 전압 선택부(234)는 제 5 및 제 6 스위칭 소자(S5, S6)를 포함하여 구성된다.The second bias voltage selection unit 234 includes fifth and sixth switching elements S5 and S6.

제 5 스위칭 소자(S5)는 선택신호(SS)의 제 1 논리 상태에 의해 턴-온되어 제 3 바이어스 전압(Vb3)을 오피-앰프(220)의 제 2 바이어스 전압 단자(-V)에 공급한다. 여기서, 제 5 스위칭 소자(S5)는 NMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The fifth switching element S5 is turned on by the first logic state of the selection signal SS to supply the third bias voltage Vb3 to the second bias voltage terminal -V of the op- do. Here, the fifth switching element S5 may be composed of an NMOS type field effect transistor (FET).

제 6 스위칭 소자(S6)는 선택신호(SS)의 제 2 논리 상태에 의해 턴-온되어 제 4 바이어스 전압(Vb4)을 오피-앰프(220)의 제 2 바이어스 전압 단자(-V)에 공급한다. 여기서, 제 6 스위칭 소자(S6)는 PMOS형 전계 효과 트랜지스터(FET)로 구성될 수 있다.The sixth switching element S6 is turned on by the second logic state of the selection signal SS to supply the fourth bias voltage Vb4 to the second bias voltage terminal -V of the op- do. Here, the sixth switching element S6 may be composed of a PMOS type field effect transistor (FET).

도 3은 본 발명의 실시 예에 따른 공통 전압 발생장치의 구동에 따른 구동 파형도를 나타내는 도면이고, 도 4a 및 도 4b는 도 3에 도시된 선택신호의 논리 상태에 따른 공통 전압 발생장치의 구동 상태를 설명하기 위한 회로도이다.FIG. 3 is a diagram showing driving waveforms according to the driving of the common voltage generator according to the embodiment of the present invention. FIGS. 4A and 4B are views showing driving waveforms of the common voltage generator according to the logic state of the selection signal shown in FIG. Fig.

도 3을 도 4a 및 도 4b와 결부하여 본 발명의 실시 예에 따른 공통 전압 발생장치의 구동방법을 설명하면 다음과 같다.3, a method of driving the common voltage generator according to an embodiment of the present invention will be described with reference to FIGS. 4A and 4B.

먼저, 도 3에 도시된 바와 같은 선택신호(SS)가 제 1 논리 상태(H)일 경우, 도 4a에 도시된 바와 같이, 오피-앰프(220)는 선택신호(SS)가 제 1 논리 상태(H)에 따라 타겟 전압 선택부(210)로부터 공급되는 하이 타겟 전압(Vt1), 제 1 바이어스 전압 선택부(232)로부터 공급되는 제 1 바이어스 전압(Vb1), 제 2 바이어스 전압 선택부(234)로부터 공급되는 제 3 바이어스 전압(Vb3), 및 피드백 전압(Vfb)을 이용하여 하이 공통 전압(Vcom1)을 공통 전압 출력단(Vo)으로 출력한다. 여기서, 공통 전압 출력단(Vo)으로 출력되는 하이 공통 전압(Vcom1)은 오피-앰프(220)의 제 1 바이어스 단자(+V)에 공급되는 제 1 바이어스 전압(Vb1)과 제 2 바이어스 단자(-V)에 공급되는 제 3 바이어스 전압(Vb3)에 의해 소정 기간(1H) 동안 일정하게 유지된다.4, when the selection signal SS is in the first logic state H, the op-amp 220 outputs the selection signal SS to the first logic state H, The high bias voltage Vt1 supplied from the target voltage selection unit 210, the first bias voltage Vb1 supplied from the first bias voltage selection unit 232, and the second bias voltage selection unit 234 And outputs the high common voltage Vcom1 to the common voltage output terminal Vo by using the third bias voltage Vb3 and the feedback voltage Vfb supplied from the common voltage output terminal Vo. Here, the high common voltage Vcom1 output at the common voltage output terminal Vo corresponds to the first bias voltage Vb1 supplied to the first bias terminal + V of the op- V for a predetermined period (1H) by the third bias voltage (Vb3) supplied to the gate electrode (V).

반면에, 도 3에 도시된 바와 같은 선택신호(SS)가 제 2 논리 상태(L)일 경우, 도 4b에 도시된 바와 같이, 오피-앰프(220)는 선택신호(SS)가 제 2 논리 상태(H)에 따라 타겟 전압 선택부(210)로부터 공급되는 로우 타겟 전압(Vt2), 제 1 바이어스 전압 선택부(232)로부터 공급되는 제 2 바이어스 전압(Vb2), 제 2 바이어스 전압 선택부(234)로부터 공급되는 제 4 바이어스 전압(Vb4), 및 피드백 전압(Vfb)을 이용하여 로우 공통 전압(Vcom2)을 공통 전압 출력단(Vo)으로 출력한다. 여기서, 공통 전압 출력단(Vo)으로 출력되는 로우 공통 전압(Vcom2)은 오피-앰프(220)의 제 1 바이어스 단자(+V)에 공급되는 제 2 바이어스 전압(Vb2)과 제 2 바이어스 단자(-V)에 공급되는 제 4 바이어스 전압(Vb4)에 의해 소정 기간(1H) 동안 일정하게 유지된다.On the other hand, when the selection signal SS as shown in Fig. 3 is the second logic state L, the op-amp 220 outputs the selection signal SS as the second logic state L, as shown in Fig. The second bias voltage Vb2 supplied from the first bias voltage selection unit 232 and the second bias voltage Vb2 supplied from the target voltage selection unit 210 according to the state H, The fourth common voltage Vb4 and the feedback voltage Vfb supplied from the common voltage output terminal Vo and the common voltage output terminal Vo. The low common voltage Vcom2 output at the common voltage output terminal Vo is connected to the second bias voltage Vb2 supplied to the first bias terminal + V for a predetermined period (1H) by the fourth bias voltage (Vb4) supplied to the first bias voltage source (V).

이와 같은, 오피-앰프(220)는 선택신호(SS)의 논리 상태(H, L)에 따라 상술한 바와 같이 소정 기간(1H) 단위로 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)이 교번하는 교류 형태의 공통 전압을 출력하게 된다.The op-amp 220 outputs the high common voltage Vcom1 or the low common voltage Vcom2 in units of a predetermined period (1H) in accordance with the logic state (H, L) of the selection signal SS The common voltage of the alternating current type is outputted.

상술한 본 발명의 실시 예에 따른 공통 전압 발생장치(200)는 하나의 오피-앰프(220)를 이용하여 소정 기간(1H) 단위로 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)이 교번하는 교류 형태의 공통 전압을 출력함으로써 소비 전류를 반감시켜 소비 전력을 반감시킬 수 있으며, 오피-앰프(220)가 차지하는 회로 면적이 반감되어 집적화를 가능하게 할 수 있다.The common voltage generator 200 according to the embodiment of the present invention uses a single op-amp 220 to generate a high common voltage Vcom1 or a low common voltage Vcom2 alternately for a predetermined period (1H) The power consumption can be halved by halving the consumption current, and the circuit area occupied by the op-amp 220 can be halved to enable integration.

한편, 상술한 본 발명의 실시 예에 따른 공통 전압 발생장치(200)는 소정 기간 단위로 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)이 교번하는 교류 형태의 공통 전압(또는 교류 전압)을 공급하는 것으로, 액정 표시장치(Liquid Crystal Display), 전계 방출 표시장치(Field Emission Display), 플라즈마 디스플레이 패널(Plasma Display Panel) 및 발광 다이오드 표시장치(Light Emitting Diode Display) 등의 평판 표시장치의 교류 전원으로 사용될 수 있다.Meanwhile, the common voltage generator 200 according to the above-described embodiment of the present invention can generate a common voltage (or alternating voltage) of an alternating current type in which the high common voltage Vcom1 or the low common voltage Vcom2 alternates in units of a predetermined period A flat panel display device such as a liquid crystal display, a field emission display, a plasma display panel and a light emitting diode display, .

도 5는 본 발명의 실시 예에 따른 공통 전압 발생장치를 포함하는 평판 표시장치를 설명하기 위한 도면이다.5 is a view for explaining a flat panel display device including a common voltage generator according to an embodiment of the present invention.

도 5를 참조하여, 본 발명의 실시 예에 따른 평판 표시장치는 공통 전압 발생장치(200)를 포함하여 구성된 액정 표시장치가 될 수 있다.Referring to FIG. 5, the flat panel display device according to the embodiment of the present invention may be a liquid crystal display device including the common voltage generating device 200.

이러한, 액정 표시장치는 액정 표시패널(100); 패널 구동부(110); 및 공통 전압 발생장치(200)를 포함하여 구성된다.Such a liquid crystal display device includes a liquid crystal display panel 100; A panel driving unit 110; And a common voltage generator 200.

액정 표시패널(100)은 복수의 데이터 라인(DL)과 복수의 게이트 라인(GL)에 의해 정의되는 화소영역(P) 마다 형성된 복수의 액정셀을 포함하여 구성된다.The liquid crystal display panel 100 includes a plurality of liquid crystal cells formed for each pixel region P defined by a plurality of data lines DL and a plurality of gate lines GL.

복수의 액정셀 각각은 박막 트랜지스터(T), 및 박막 트랜지스터(T)에 접속된 액정 커패시터(C1) 및 스토리지 커패시터(C2)를 포함하여 구성된다.Each of the plurality of liquid crystal cells comprises a thin film transistor T and a liquid crystal capacitor C1 and a storage capacitor C2 connected to the thin film transistor T. [

액정 커패시터(C1)는 박막 트랜지스터(T)에 접속된 화소전극과, 액정을 사이에 두고 화소전극과 대면하는 공통전극(Vcom)으로 구성된다. 이때, 화소전극은 통짜로 형성되거나, 적어도 하나의 꺽임부 또는 굴곡부, 또는 일자 형태를 가지도록 일정한 간격으로 나란하게 형성된다. 이러한, 액정 커패시터(C1)는 화소전극에 공급된 화소 전압과 공통전극(Vcom)에 공급된 공통 전압(Vcom1/Vcom2)의 차전압을 충전하고, 그 차전압에 따라 액정의 광 투과율을 조절함으로써 원하는 화상을 구현한다.The liquid crystal capacitor C1 is composed of a pixel electrode connected to the thin film transistor T and a common electrode Vcom facing the pixel electrode with the liquid crystal therebetween. At this time, the pixel electrodes are formed in a naturally formed shape or at regular intervals so as to have at least one bent portion or bent portion, or a straight shape. The liquid crystal capacitor C1 charges the difference between the pixel voltage supplied to the pixel electrode and the common voltage Vcom1 / Vcom2 supplied to the common electrode Vcom, and adjusts the light transmittance of the liquid crystal in accordance with the difference voltage Thereby realizing a desired image.

박막 트랜지스터(T)는 각 게이트 라인(GL)으로부터의 게이트 전압에 따라 스위칭되어 각 데이터 라인(DL)으로부터 공급되는 화소 전압을 화소전극에 공급한다.The thin film transistor T is switched in accordance with the gate voltage from each gate line GL to supply a pixel voltage supplied from each data line DL to the pixel electrode.

스토리지 커패시터(C2)는 액정 커패시터(C1)에 충전된 전압을 다음 화소 전압이 공급될 때까지 유지시킨다. 이러한, 스토리지 커패시터(C2)는 화소전극과 이전 게이트 라인의 중첩에 의해 형성되거나, 화소전극과 스토리지 전극의 중첩에 의해 형성되거나, 화소전극과 공통전극(Vcom)의 중첩에 의해 형성될 수 있다.The storage capacitor C2 maintains the voltage charged in the liquid crystal capacitor C1 until the next pixel voltage is supplied. The storage capacitor C2 may be formed by overlapping the pixel electrode and the previous gate line, by overlapping the pixel electrode and the storage electrode, or by overlapping the pixel electrode and the common electrode Vcom.

패널 구동부(110)는 타이밍 컨트롤러(112); 데이터 구동부(114); 및 게이트 구동부(116)를 포함하여 구성된다.The panel driving unit 110 includes a timing controller 112; A data driver 114; And a gate driver 116.

타이밍 컨트롤러(112)는 입력되는 입력 영상(RGB)을 액정 표시패널(100)의 구동에 알맞도록 정렬하고, 정렬된 데이터 신호(R, G, B)를 데이터 구동부(114)에 공급한다.The timing controller 112 arranges the inputted input image RGB to be suitable for driving the liquid crystal display panel 100 and supplies the aligned data signals R, G and B to the data driver 114.

또한, 타이밍 컨트롤러(112)는 입력되는 타이밍 동기신호(TSS)를 이용하여 데이터 구동부(114) 및 게이트 구동부(116)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 생성한다.The timing controller 112 generates timing control signals for controlling the operation timings of the data driver 114 and the gate driver 116 using the input timing synchronization signal TSS.

타이밍 동기신호(TSS)는 수직 동기신호(Vsync); 수평 동기신호(Hsync); 데이터 인에이블 신호(Data Enable); 및 도트클럭(DCLK) 등을 포함하여 구성될 수 있다.The timing synchronization signal TSS includes a vertical synchronization signal Vsync; A horizontal synchronizing signal Hsync; A data enable signal (Data Enable); And a dot clock (DCLK).

타이밍 제어신호들은 액정 표시패널(100)의 데이터 라인(DL)에 공급되는 화소 전압을 게이트 라인(GL)에 대응되는 적어도 하나의 수평 라인 단위로 반전시키기 위한 극성 제어신호(POL)를 포함하는 데이터 제어신호(DCS); 및 액정 표시패널(100)의 게이트 라인(GL)을 구동하기 위한 게이트 제어신호(GCS)를 포함하여 구성될 수 있다.The timing control signals are data including a polarity control signal POL for inverting the pixel voltage supplied to the data line DL of the liquid crystal display panel 100 by at least one horizontal line unit corresponding to the gate line GL A control signal DCS; And a gate control signal (GCS) for driving the gate line GL of the liquid crystal display panel 100.

데이터 제어신호(DCS)는 소스 스타트 펄스(Source Start Pulse); 소스 샘플링 클럭(Source Sampling Clock); 소스 출력 인에이블(Source Output Enable); 및 상기의 극성 제어신호(POL) 등이 될 수 있다.The data control signal DCS includes a source start pulse (Source Start Pulse); A source sampling clock; Source Output Enable; And the polarity control signal POL described above.

게이트 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse); 게이트 쉬프트 클럭(Gate Shift Clock); 및 게이트 출력 인에이블(Gate Output Enable) 등이 될 수 있다.The gate control signal GCS includes a gate start pulse (Gate Start Pulse); A gate shift clock; And gate output enable (Gate Output Enable).

데이터 구동부(114)는 타이밍 컨트롤러(112)의 제어에 따라 타이밍 컨트롤러(112)로부터 입력되는 데이터 신호(R, G, B)를 래치하고, 아날로그 정극성/부극성 감마전압을 이용하여 래치된 데이터 신호를 정극성/부극성 아날로그 화소 전압으로 변환한 후, 극성 제어신호(POL)에 대응되는 극성을 가지는 화소 전압을 생성 하여 데이터 라인들(DL)에 공급한다.The data driver 114 latches the data signals R, G, and B input from the timing controller 112 under the control of the timing controller 112 and latches the latched data using the analog positive / negative gamma voltages Converts the signal to a positive polarity / negative polarity analog pixel voltage, and then generates a pixel voltage having a polarity corresponding to the polarity control signal POL and supplies the generated pixel voltage to the data lines DL.

게이트 구동부(116)는 게이트 제어신호(GCS)에 따라 게이트 전압을 생성하고, 생성된 게이트 전압을 게이트 라인들(GL)에 순차적으로 공급한다.The gate driver 116 generates a gate voltage in accordance with the gate control signal GCS and sequentially supplies the generated gate voltage to the gate lines GL.

공통 전압 발생장치(200)는 도 1 내지 도 4b를 참조하여 상술한 본 발명의 실시 예에 따른 공통 전압 발생장치(200)와 동일하게 구성되므로 이에 대한 상세한 설명은 상술한 설명으로 대신하기로 한다. 이러한, 공통 전압 발생장치(200)는 타이밍 컨트롤러(112)로부터 공급되는 극성 제어신호(POL)에 대응되는 선택신호에 따라 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)이 교번하는 교류 형태의 공통 전압을 발생하여 각 액정셀의 공통전극(Vcom)에 공급한다.The common voltage generator 200 is configured in the same manner as the common voltage generator 200 according to the embodiment of the present invention described above with reference to FIGS. 1 to 4B, and thus the detailed description thereof will be replaced with the above description . The common voltage generating device 200 generates the common voltage Vcom1 or the common low voltage Vcom2 in accordance with the selection signal corresponding to the polarity control signal POL supplied from the timing controller 112, Generates a common voltage and supplies it to the common electrode (Vcom) of each liquid crystal cell.

이와 같은, 본 발명의 실시 예에 따른 액정 표시장치는 데이터 신호(R, G, B)에 대응되는 화소 전압을 극성 제어신호(POL)에 따라 반전시켜 각 데이터 라인(DL)을 통해 각 액정셀에 공급함과 아울러 극성 제어신호(POL)에 따라 발생되는 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)을 각 액정셀에 공급함으로써 각 액정셀에 공급되는 화소 전압과 공통 전압을 이용하여 각 액정셀의 광 투과율을 조절하여 원하는 화상을 표시하게 된다.The liquid crystal display according to the embodiment of the present invention inverts pixel voltages corresponding to the data signals R, G and B in accordance with the polarity control signal POL, And supplies a high common voltage Vcom1 or a low common voltage Vcom2 generated in accordance with the polarity control signal POL to each of the liquid crystal cells, The desired image is displayed by adjusting the light transmittance of the cell.

상술한 본 발명의 실시 예에 따른 액정 표시장치는 하나의 오피-앰프(220)를 이용하여 소정 기간(1H) 단위로 하이 공통 전압(Vcom1) 또는 로우 공통 전압(Vcom2)이 교번하는 교류 형태의 공통 전압을 액정셀에 공급함으로써 소비 전류를 반감시켜 소비 전력을 반감시킬 수 있으며, 오피-앰프(220)가 차지하는 회로 면적이 반감되어 집적화를 가능하게 할 수 있다.The liquid crystal display according to the embodiment of the present invention is a liquid crystal display device in which the high common voltage Vcom1 or the low common voltage Vcom2 alternates in units of a predetermined period (1H) using one op- By supplying the common voltage to the liquid crystal cell, the consumption current can be halved to halve the power consumption, and the circuit area occupied by the op-amp 220 can be halved to enable integration.

본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.It will be understood by those skilled in the art that the present invention may be embodied in other specific forms without departing from the spirit or essential characteristics thereof. It is therefore to be understood that the above-described embodiments are illustrative in all aspects and not restrictive. The scope of the present invention is defined by the appended claims rather than the detailed description and all changes or modifications derived from the meaning and scope of the claims and their equivalents are to be construed as being included within the scope of the present invention do.

도 1은 본 발명의 실시 예에 따른 공통 전압 발생장치를 설명하기 위한 회로도이다.1 is a circuit diagram for explaining a common voltage generator according to an embodiment of the present invention.

도 2는 도 1에 도시된 전압들의 성립 관계를 설명하기 위한 도면이다.Fig. 2 is a diagram for explaining the relationship of establishing the voltages shown in Fig.

도 3은 본 발명의 실시 예에 따른 공통 전압 발생장치의 구동에 따른 구동 파형도를 나타내는 도면이다.3 is a diagram showing driving waveforms according to driving of a common voltage generator according to an embodiment of the present invention.

도 4a 및 도 4b는 도 3에 도시된 선택신호의 논리 상태에 따른 공통 전압 발생장치의 구동 상태를 설명하기 위한 회로도이다.4A and 4B are circuit diagrams for explaining the driving state of the common voltage generator according to the logic state of the selection signal shown in FIG.

도 5는 본 발명의 실시 예에 따른 공통 전압 발생장치를 포함하는 평판 표시장치를 설명하기 위한 도면이다.5 is a view for explaining a flat panel display device including a common voltage generator according to an embodiment of the present invention.

< 도면의 주요 부분에 대한 부호설명 >Description of the Related Art [0002]

100: 액정 표시패널 110: 패널 구동부100: liquid crystal display panel 110: panel driver

112: 타이밍 컨트롤러 114: 데이터 구동부112: timing controller 114: data driver

116: 게이트 구동부 200: 공통 전압 발생장치116: Gate driver 200: Common voltage generator

210: 타켓 전압 선택부 220: 오피-앰프210: target voltage selection unit 220: op-amp

230: 바이어스 전압 공급부 232: 제 1 바이어스 전압 선택부230: bias voltage supply unit 232: first bias voltage selection unit

234: 제 2 바이어스 전압 선택부234: second bias voltage selector

Claims (10)

선택신호에 따라 하이 타겟 전압 또는 로우 타겟 전압을 선택적으로 출력하는 선택부;A selector for selectively outputting a high target voltage or a low target voltage according to a selection signal; 상기 선택부로부터 공급되는 상기 하이 타겟 전압 또는 상기 로우 타겟 전압과 공통 전압 출력단으로부터의 피드백 전압을 연산 증폭하여 하이 공통 전압 또는 로우 공통 전압을 출력하는 오피-앰프(OP-AMP); 및An op-amp (OP-AMP) operatively amplifying the high target voltage or the low target voltage supplied from the selector and the feedback voltage from the common voltage output terminal to output a high common voltage or a low common voltage; And 상기 오피-앰프로부터 출력되는 상기 하이 공통 전압 또는 상기 로우 공통 전압을 일정하게 유지시키기 위하여 상기 선택신호가 제 1 논리 상태일 경우 제 1 바이어스 전압, 제 2 논리 상태일 경우 제 2 바이어스 전압을 상기 오피-앰프에 공급하는 제 1 바이어스 전압 선택부와, 상기 선택신호가 제 1 논리 상태일 경우 제 3 바이어스 전압, 제 2 논리 상태일 경우 제 4 바이어스 전압을 상기 오피-앰프에 공급하는 제 2 바이어스 전압 선택부를 포함하며,In order to keep the high common voltage or the low common voltage outputted from the operational amplifier constant, a first bias voltage when the selection signal is in a first logic state and a second bias voltage when the selection signal is in a second logic state, A second bias voltage supplying a fourth bias voltage when the selection signal is in a first logic state and a fourth bias voltage when the selection signal is in a second logic state, And a selection unit, 상기 하이 타겟 전압, 상기 로우 타겟 전압, 상기 제 1 내지 제 4 바이어스 전압 각각은,The high target voltage, the low target voltage, and the first through fourth bias voltages, respectively, 상기 제 1 바이어스 전압 > 상기 하이 타겟 전압 > 상기 제 2 바이어스 전압 > 상기 제 3 바이어스 전압 > 상기 로우 타겟 전압 > 상기 제 4 바이어스 전압의 관계가 성립되는 공통 전압 발생장치.Wherein the relationship between the first bias voltage, the high target voltage, the second bias voltage, the third bias voltage, the row target voltage, and the fourth bias voltage is established. 제 1 항에 있어서,The method according to claim 1, 상기 오피-앰프는,In the op-amp, 상기 선택신호에 따라 상기 선택부로부터 상기 하이 타겟 전압 또는 상기 로우 타겟 전압이 공급되는 비반전 단자;A non-inversion terminal to which the high target voltage or the low target voltage is supplied from the selection section according to the selection signal; 상기 공통 전압 출력단으로부터 상기 피드백 전압이 공급되는 반전 단자;An inverting terminal to which the feedback voltage is supplied from the common voltage output terminal; 상기 선택신호에 따라 상기 바이어스 전압 공급부로부터 상기 제 1 또는 제 2 바이어스 전압이 공급되는 제 1 바이어스 전압 단자; 및A first bias voltage terminal to which the first or second bias voltage is supplied from the bias voltage supply unit according to the selection signal; And 상기 선택신호에 따라 상기 바이어스 전압 공급부로부터 상기 제 3 또는 제 4 바이어스 전압이 공급되는 제 2 바이어스 전압 단자를 포함하여 구성되는 것을 특징으로 하는 공통 전압 발생장치.And a second bias voltage terminal to which the third or fourth bias voltage is supplied from the bias voltage supply unit according to the selection signal. 삭제delete 제 1 항에 있어서,The method according to claim 1, 상기 제 3 바이어스 전압은 그라운드 전압인 것을 특징으로 하는 공통 전압 발생장치.And the third bias voltage is a ground voltage. 제 4 항에 있어서,5. The method of claim 4, 상기 오피-앰프는,In the op-amp, 상기 선택신호의 제 1 논리 상태에 따라 상기 선택부로부터 공급되는 상기 하이 타겟 전압, 상기 제 1 바이어스 전압 선택부로부터 공급되는 상기 제 1 바이어스 전압, 상기 제 2 바이어스 전압 선택부로부터 공급되는 제 3 바이어스 전압, 및 상기 피드백 전압을 이용하여 상기 하이 공통 전압을 발생하여 상기 공통 전압 출력단으로 출력하고,A first bias voltage supplied from the first bias voltage selection unit, a second bias voltage supplied from the second bias voltage selection unit, and a second bias voltage supplied from the first bias voltage selection unit, Voltage, and the feedback voltage to output the high common voltage to the common voltage output stage, 상기 선택신호의 제 2 논리 상태에 따라 상기 선택부로부터 공급되는 상기 로우 타겟 전압, 상기 제 1 바이어스 전압 선택부로부터 공급되는 상기 제 2 바이어스 전압, 상기 제 2 바이어스 전압 선택부로부터 공급되는 제 4 바이어스 전압, 및 상기 피드백 전압을 이용하여 상기 로우 공통 전압을 발생하여 상기 공통 전압 출력단으로 출력하는 것을 특징으로 하는 공통 전압 발생장치.The second bias voltage supplied from the first bias voltage selection unit, and the fourth bias voltage supplied from the second bias voltage selection unit according to the second logic state of the selection signal, Voltage, and the feedback voltage to generate the common low voltage and output the low common voltage to the common voltage output terminal. 제 4 항에 있어서,5. The method of claim 4, 상기 선택부는,Wherein the selection unit comprises: 상기 선택신호의 제 1 논리 상태에 의해 턴-온되어 상기 하이 타겟 전압을 상기 오피-앰프의 비반전 단자로 출력하는 제 1 스위칭 소자; 및A first switching device that is turned on by a first logic state of the selection signal and outputs the high target voltage to a non-inverting terminal of the op-amp; And 상기 선택신호의 제 2 논리 상태에 의해 턴-온되어 상기 로우 타겟 전압을 상기 오피-앰프의 비반전 단자로 출력하는 제 2 스위칭 소자를 포함하여 구성되는 것을 특징으로 하는 공통 전압 발생장치.And a second switching element that is turned on by a second logic state of the selection signal to output the row target voltage to a non-inverting terminal of the operational amplifier. 제 4 항에 있어서,5. The method of claim 4, 상기 제 1 바이어스 전압 선택부는,Wherein the first bias voltage selection unit comprises: 상기 선택신호의 제 1 논리 상태에 의해 턴-온되어 상기 제 1 바이어스 전압을 상기 오피-앰프의 제 1 바이어스 전압 단자에 공급하는 제 3 스위칭 소자; 및A third switching element that is turned on by a first logic state of the selection signal to supply the first bias voltage to a first bias voltage terminal of the op-amp; And 상기 선택신호의 제 2 논리 상태에 의해 턴-온되어 상기 제 2 바이어스 전압을 상기 오피-앰프의 제 1 바이어스 전압 단자에 공급하는 제 4 스위칭 소자를 포함하여 구성되는 것을 특징으로 하는 공통 전압 발생장치.And a fourth switching element that is turned on by a second logic state of the selection signal and supplies the second bias voltage to a first bias voltage terminal of the operational amplifier. . 제 4 항에 있어서,5. The method of claim 4, 상기 제 2 바이어스 전압 선택부는,Wherein the second bias voltage selection unit comprises: 상기 선택신호의 제 1 논리 상태에 의해 턴-온되어 상기 제 3 바이어스 전압을 상기 오피-앰프의 제 2 바이어스 전압 단자에 공급하는 제 5 스위칭 소자; 및A fifth switching element that is turned on by a first logic state of the selection signal to supply the third bias voltage to a second bias voltage terminal of the operational amplifier; And 상기 선택신호의 제 2 논리 상태에 의해 턴-온되어 상기 제 4 바이어스 전압을 상기 오피-앰프의 제 2 바이어스 전압 단자에 공급하는 제 6 스위칭 소자를 포함하여 구성되는 것을 특징으로 하는 공통 전압 발생장치.And a sixth switching element that is turned on by a second logic state of the selection signal and supplies the fourth bias voltage to a second bias voltage terminal of the operational amplifier. . 제 1 항, 제 2항 또는 제 4 항 내지 제 8 항 중 어느 한 항에 기재된 공통 전압 발생장치를 포함하여 구성되는 것을 특징으로 하는 평판 표시장치.A flat panel display device comprising the common voltage generating device according to any one of claims 1, 2 and 4 to 8. 제 9 항에 있어서,10. The method of claim 9, 상기 평판 표시장치는,In the flat panel display device, 복수의 데이터 라인과 복수의 게이트 라인에 의해 정의되는 화소 영역마다 형성된 복수의 액정셀에 공급되는 화소 전압과 상기 공통 전압 발생장치로부터 공급되는 하이 공통 전압 또는 로우 공통 전압을 이용하여 상기 각 액정셀의 광 투과율을 조절하여 화상을 표시하는 액정 표시패널; 및A liquid crystal display device comprising: a plurality of liquid crystal cells, each pixel cell comprising a plurality of liquid crystal cells, each pixel cell being defined by a plurality of data lines and a plurality of gate lines, A liquid crystal display panel for displaying an image by adjusting a light transmittance; And 상기 각 액정셀에 상기 화소 전압을 공급하는 패널 구동부를 포함하여 구성되는 액정 표시장치이고,And a panel driver for supplying the pixel voltage to each of the liquid crystal cells, 상기 선택신호는 상기 게이트 라인에 대응되는 적어도 하나의 수평 라인 단위로 상기 화소 전압의 극성을 반전시키기 위한 극성 제어신호인 것을 특징으로 하는 평판 표시장치.Wherein the selection signal is a polarity control signal for inverting the polarity of the pixel voltage in units of at least one horizontal line corresponding to the gate line.
KR1020090120382A 2009-12-07 2009-12-07 Common voltage generating device and flat panel display device comprising the same KR101597954B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090120382A KR101597954B1 (en) 2009-12-07 2009-12-07 Common voltage generating device and flat panel display device comprising the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090120382A KR101597954B1 (en) 2009-12-07 2009-12-07 Common voltage generating device and flat panel display device comprising the same

Publications (2)

Publication Number Publication Date
KR20110063980A KR20110063980A (en) 2011-06-15
KR101597954B1 true KR101597954B1 (en) 2016-02-29

Family

ID=44397495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090120382A KR101597954B1 (en) 2009-12-07 2009-12-07 Common voltage generating device and flat panel display device comprising the same

Country Status (1)

Country Link
KR (1) KR101597954B1 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102122533B1 (en) * 2013-12-23 2020-06-12 엘지디스플레이 주식회사 Liquid Crystal Display
CN103680455B (en) 2013-12-24 2016-04-13 京东方科技集团股份有限公司 A kind of display panel common electric voltage regulating circuit and display device
KR102159257B1 (en) 2014-09-26 2020-09-23 삼성전자 주식회사 Display driving circuit and display driving method
KR102270603B1 (en) * 2014-12-24 2021-07-01 엘지디스플레이 주식회사 Liquid Crystal Display
TWI663587B (en) * 2018-05-24 2019-06-21 友達光電股份有限公司 Common voltage generating circuit
CN117095654B (en) * 2023-10-12 2023-12-29 惠科股份有限公司 Compensation circuit and display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101015163B1 (en) * 2003-12-30 2011-02-17 엘지디스플레이 주식회사 common voltage regulator for LCD
KR20080064524A (en) * 2007-01-05 2008-07-09 삼성전자주식회사 Common voltage generator and liquid crystal display
KR101365066B1 (en) * 2007-05-11 2014-02-19 삼성디스플레이 주식회사 Method for generating a gamma voltage, driving circuit for performing the same, and display device having the driving circuit
KR101465606B1 (en) * 2008-04-29 2014-11-28 삼성전자주식회사 Common voltage generator having small area and high efficiency, display device having the same, and method thereof

Also Published As

Publication number Publication date
KR20110063980A (en) 2011-06-15

Similar Documents

Publication Publication Date Title
US10127879B2 (en) Display device and driving method thereof
US9548031B2 (en) Display device capable of driving at low speed
KR102081131B1 (en) Display Device Being Capable Of Driving In Low-Speed
US10255871B2 (en) Display device including a MUX to vary voltage levels of a switching circuit used to drive a display panel
KR101982830B1 (en) Display device and driving method thereof
US9830875B2 (en) Gate driver and display apparatus having the same
KR101597954B1 (en) Common voltage generating device and flat panel display device comprising the same
KR20080054190A (en) Display apparatus and method of driving the same
KR20100060377A (en) Liquid crystal display
KR102099281B1 (en) Liquid crystal display and method for driving the same
KR20150060100A (en) Display device
KR20070109345A (en) Liquid crystal display and method driving for the same
US8279148B2 (en) LCD and drive method thereof
KR101429922B1 (en) Driving circuit for liquid crystal display device and method for driving the same
JP2010085949A (en) Liquid crystal display
KR20110039006A (en) Large screen liquid crystal display device
KR101472135B1 (en) Liquid crystal display device
US9514702B2 (en) Source driver circuit, method for driving display panel and display device
US20120133630A1 (en) Liquid crystal display apparatus and method of driving the same
KR20080026278A (en) Data driver device and driving mhthod therof
KR102501906B1 (en) Liquid crystal display device and driving method thereof
KR100389023B1 (en) Apparatus and Method for Correcting Gamma Voltage of Liquid Crystal Display
KR20130054723A (en) Liquid crystal display device and method for driving the same
KR101298402B1 (en) Liquid Crystal Panel and Liquid Crystal Display Device having the same
KR20070079103A (en) Liquid crystal display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 4