KR101386570B1 - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
KR101386570B1
KR101386570B1 KR1020070074243A KR20070074243A KR101386570B1 KR 101386570 B1 KR101386570 B1 KR 101386570B1 KR 1020070074243 A KR1020070074243 A KR 1020070074243A KR 20070074243 A KR20070074243 A KR 20070074243A KR 101386570 B1 KR101386570 B1 KR 101386570B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
gate
line
pixels
Prior art date
Application number
KR1020070074243A
Other languages
Korean (ko)
Other versions
KR20090010832A (en
Inventor
이덕원
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070074243A priority Critical patent/KR101386570B1/en
Publication of KR20090010832A publication Critical patent/KR20090010832A/en
Application granted granted Critical
Publication of KR101386570B1 publication Critical patent/KR101386570B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 젯트-인버젼 구동방식의 액정표시장치에서 데이터라인간의 부하 불균일로 인하여 첫 번째 및 마지막 데이터라인의 영역이 다른 데이터라인의 영역에 비하여 밝거나 어둡게 나타나는 현상을 해결하는 기술에 관한 것이다. 이러한 본 발명은, 게이트 구동부 및 데이터 구동부를 제어하기 위한 게이트 제어신호 및 데이터 제어신호를 발생하는 타이밍 콘트롤러와; 상기 게이트 제어신호에 의해 액정패널상의 각 게이트라인에 스캔신호를 공급하는 게이트 구동부 및 상기 데이터 제어신호에 의해 액정패널상의 각 데이터라인에 데이터전압을 공급하는 데이터 구동부와; 액정셀들을 포함하는 화소들이 매트릭스 타입으로 배열되어 젯트-인버젼 방식으로 화상을 표시함에 있어서, 더미 픽셀 영역의 화소 중 일부를 최좌측 및 최우측 가장자리부의 데이터라인에 연결하여 이들과 다른 데이터라인간의 부하 불균일 현상이 해결되도록 하는 액정패널에 의해 달성된다.The present invention relates to a technique for solving a phenomenon in which the area of the first and last data lines appear brighter or darker than the areas of other data lines due to the load unevenness between the data lines in the liquid crystal display of the jet-inversion driving method. The present invention includes a timing controller for generating a gate control signal and a data control signal for controlling the gate driver and the data driver; A gate driver supplying a scan signal to each gate line on the liquid crystal panel by the gate control signal, and a data driver supplying a data voltage to each data line on the liquid crystal panel by the data control signal; When pixels including liquid crystal cells are arranged in a matrix type to display an image in a jet-inversion manner, some of the pixels in the dummy pixel area are connected to data lines at the leftmost and rightmost edges and connected to each other. It is achieved by the liquid crystal panel to solve the load unevenness phenomenon.

부하불균일, 더미픽셀,젯트-인버젼   Uneven load, dummy pixel, jet-inversion

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}  [0001] LIQUID CRYSTAL DISPLAY DEVICE [0002]

본 발명은 액정표시장치의 구동기술에 관한 것으로, 특히 젯트-인버젼 방식에서 데이터라인간의 부하 불균일로 인하여 가장자리 데이터라인의 영역이 다른 데이터라인의 영역에 비하여 밝거나 어둡게 나타나는 현상을 방지하는데 적당하도록 한 액정표시장치의 구동회로에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving technology of a liquid crystal display device. In particular, in the jet-inversion method, an area of an edge data line is lighter or darker than an area of another data line due to uneven load between data lines. A driving circuit of a liquid crystal display device is provided.

최근, 정보기술(IT)의 발달에 따라 디스플레이는 시각정보 전달매체로서 그 중요성이 더 한층 강조되고 있으며, 향후 주요한 위치를 선점하기 위해서는 저소비전력화, 박형화, 경량화, 고화질화 등의 요건을 충족시켜야 한다. Recently, with the development of information technology (IT), the importance of the display as a visual information transmission medium is further emphasized, and in order to preoccupy a major position in the future, it is necessary to satisfy requirements such as low power consumption, thinning, light weight, and high quality.

평판표시장치의 대표적인 표시장치인 액정표시장치(LCD:Liquid Crystal Display)는 액정의 광학적 이방성을 이용하여 화상을 표시하는 장치로서, 박형, 소형, 저소비전력 및 고화질 등의 장점으로 인해 음극선관(Cathode Ray Tube : CRT)을 대체할 수 있는 평판 표시장치의 주요 제품으로 개발되고 있다.Liquid crystal display (LCD), a representative display device of a flat panel display device, displays an image by using optical anisotropy of a liquid crystal, and is a cathode ray tube (Cathode) due to thin, small size, low power consumption, and high quality. Ray Tube: It is being developed as a major product of flat panel display that can replace CRT).

일반적으로, 액정 표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다. 따라서, 액정 표시장치는 화상을 구현하는 최 소 단위인 화소들이 액티브 매트릭스 형태로 배열되는 액정 패널과, 상기 액정 패널을 구동하기 위한 구동부를 구비한다. 그리고, 상기 액정표시장치는 스스로 발광하지 못하기 때문에 액정표시장치에 광을 공급하는 백라이트 유닛이 구비된다.In general, a liquid crystal display device is a display device in which image information is individually supplied to pixels arranged in a matrix, and a desired image is displayed by adjusting light transmittance of the pixels. Accordingly, the liquid crystal display includes a liquid crystal panel in which pixels, which are the smallest units for implementing an image, are arranged in the form of an active matrix, and a driving unit for driving the liquid crystal panel. Since the LCD does not emit light by itself, a backlight unit is provided to supply light to the LCD.

이와 같은 액정표시장치의 구동원리를 간단히 설명하면, 시스템에서 타이밍 콘트롤러에 디지털 비디오 데이터와 수직/수평 동기신호 및 클럭신호를 공급된다. 상기 타이밍 콘트롤러는 시스템으로부터 입력되는 신호들을 이용하여 게이트 구동부를 제어하기 위한 게이트 제어신호와 데이터 구동부를 제어하기 위한 데이터 제어신호를 발생함과 아울러, 상기 디지털 비디오 데이터를 샘플링한 후에 재정렬하여 데이터 구동부에 공급한다. 그리고, 상기 게이트 구동부와 데이터 구동부에 의해 액정패널이 구동되어 상기 비디오 데이터의 영상이 디스플레이된다. Briefly explaining the driving principle of the liquid crystal display device, the digital video data, the vertical / horizontal synchronization signal and the clock signal are supplied to the timing controller in the system. The timing controller generates a gate control signal for controlling the gate driver and a data control signal for controlling the data driver by using signals input from the system, and realigns the data driver after sampling the digital video data. Supply. The liquid crystal panel is driven by the gate driver and the data driver to display an image of the video data.

상기 액정패널의 구동방식에는 데이터라인에 인가되는 데이터신호(데이터전압)의 위상에 따라 라인 인버젼(line inversion), 컬럼 인버젼(column inversion), 및 도트 인버젼(dot inversion) 방식이 있다. 상기 라인 인버젼 방식은 데이터라인에 인가되는 데이터신호의 위상을 각 라인마다 반전시켜 인가하는 방식이고, 컬럼 인버젼 방식은 데이터라인에 인가되는 데이터신호의 위상을 각 컬럼마다 반전시켜 인가하는 방식이고, 도트 인버젼 방식은 데이터라인에 인가되는 데이터신호의 위상을 각 컬럼과 라인마다 반전시켜 인가하는 방식이다. The driving method of the liquid crystal panel includes a line inversion, a column inversion, and a dot inversion method according to a phase of a data signal (data voltage) applied to a data line. The line inversion method is a method of inverting and applying a phase of a data signal applied to a data line for each line, and the column inversion method is a method of inverting and applying a phase of a data signal applied to a data line for each column. The dot inversion method is a method of inverting and applying a phase of a data signal applied to a data line for each column and line.

상기와 같이, 데이터신호의 위상을 반전시켜 데이터라인에 인가하는 이유는 화소전극과 공통전극 사이에 계속해서 동일한 전압을 인가하는 경우 액정이 열화되어 화면상에 크로스토크 현상이 발생되는 것을 방지하기 위함이다.As described above, the reason for inverting the phase of the data signal and applying the same to the data line is to prevent crosstalk from occurring due to deterioration of the liquid crystal when the same voltage is continuously applied between the pixel electrode and the common electrode. to be.

일반적으로, 상기 도트 인버젼 방식은 라인 인버젼 방식이나 컬럼 인버젼 방식에 비하여 크로스 토크 현상이 덜 발생하기 때문에 더 좋은 화질을 구현할 수 있는 것으로 알려져 있다. 그 이유는 서로 인접하는 화소전극에 위상이 다른 화소전압(데이터전압)이 인가되기 때문이다. Generally, it is known that the dot inversion method can provide better image quality because the cross-talk phenomenon occurs less than the line inversion method or the column inversion method. This is because pixel voltages (data voltages) having different phases are applied to adjacent pixel electrodes.

근래 들어, 도트(dot) 인버젼 방식이 제안되었는데, 도 1은 종래 기술에 의한 도트 인버젼 방식 중 젯트(Z)-인버젼 방식(이하, '젯트-인버젼 방식'이라 칭함)을 나타낸 화소의 레이아웃도이다. 여기서, 수직방향으로 배열된 각 데이터라인(DL2, DL3, DL4,∼)에 각 수평라인의 인접된 화소가 스위칭 소자인 트랜지스터(TFT)를 통해 지그재그 형태('Z'자 형태)로 연결되어 있는 것을 알 수 있다. Recently, a dot inversion method has been proposed, and FIG. 1 is a pixel showing a jet (Z) -inversion method (hereinafter, referred to as a 'jet-inversion method') of the dot inversion method according to the prior art. Is the layout diagram. Here, adjacent pixels of each horizontal line are connected in a zigzag form ('Z' shape) through the transistor TFT, which is a switching element, to each of the data lines DL2, DL3, DL4, ... arranged in the vertical direction. It can be seen that.

예를 들어, 데이터라인 DL2의 경우 첫 번째 수평라인상에서 가장 근접된 우측의 화소와 연결되고, 두 번째 수평라인에서 가장 근접된 좌측의 화소와 연결되며, 세 번째 수평라인에서 가장 근접된 우측의 화소와 연결되고, 네 번째 수평라인에서 가장 근접된 좌측의 화소와 연결되는 방식으로 연결되며, 이렇게 연결된 화소들에 부극성의 화소전압이 인가된다. For example, the data line DL2 is connected to the rightmost pixel on the first horizontal line, connected to the leftmost pixel on the second horizontal line, and the rightmost pixel on the third horizontal line. Is connected to the leftmost pixel on the fourth horizontal line, and a negative pixel voltage is applied to the connected pixels.

이와 마찬가지로, 데이터라인 DL3의 경우 첫 번째 수평라인에서 가장 근접된 우측의 화소와 연결되고, 두 번째 수평라인에서 가장 근접된 좌측의 화소와 연결되며, 세 번째 수평라인에서 가장 근접된 우측의 화소와 연결되고, 네 번째 수평라인에서 가장 근접된 좌측의 화소와 연결되는 방식으로 연결되며, 이렇게 연결된 화소들에 정극성의 화소전압이 인가된다. Similarly, data line DL3 is connected to the pixel on the right closest to the first horizontal line, connected to the pixel on the left closest to the second horizontal line, and to the pixel on the right closest to the third horizontal line. Connected to the leftmost pixel on the fourth horizontal line, and a positive pixel voltage is applied to the connected pixels.

결과적으로, 각 데이터라인(DL2, DL3, DL4)에는 각 수평라인에 위치한 하나의 화소가 순차적으로 연결된 형태로 되어 있다. As a result, one pixel located in each horizontal line is sequentially connected to each of the data lines DL2, DL3, and DL4.

그런데, 젯트-인버젼 방식의 특성상 최좌측 및 최우측의 데이터라인(DL1),(DLm)에는 한 수평라인씩 걸러서 화소가 연결되어 있다. 예를 들어, 최좌측의 데이터라인 DL1의 경우 첫 번째 수평라인상의 최우측 화소와 연결되고, 두 번째 수평라인상의 화소와는 연결되지 않으며, 세 번째 수평라인의 최우측 화소와 연결되고, 네 번째 수평라인상의 화소와는 연결되지 않은 것을 알 수 있다. 즉, 상기 최좌측의 데이터라인 Dn-2에는 전체 수평라인 중 홀수번째 최우측의 화소만 연결되어 있는 것을 알 수 있다. However, the pixels are connected to the left and rightmost data lines DL1 and DLm every other horizontal line because of the jet-inversion method. For example, the leftmost data line DL1 is connected to the rightmost pixel on the first horizontal line, not to the pixel on the second horizontal line, to the rightmost pixel on the third horizontal line, and to the fourth It can be seen that the pixel is not connected to the horizontal line. That is, it can be seen that only the odd-most pixel of the entire horizontal line is connected to the leftmost data line Dn-2.

그러므로, 액정패널상의 최좌측 및 최우측의 데이터라인(DL1),(DLm)은 다른 데이터라인에 비하여 절반 개수의 트랜지스터(TFT) 및 화소에 연결되어 있다. 이로 인하여, 그 데이터라인(DL1),(DLm)의 부하량은 다른 데이터라인(DL2∼DLm-1)의 부하량에 비하여 절반 수준이다.Therefore, the left and rightmost data lines DL1 and DLm on the liquid crystal panel are connected to half the number of transistors TFT and pixels as compared to other data lines. For this reason, the load of the data lines DL1 and DLm is half the level of the load of the other data lines DL2 to DLm-1.

이와 같이 젯트-인버젼 방식으로 구동되는 액정표시장치에 있어서는 액정패널상의 최우측 및 최좌측에 위치한 데이터라인의 부하량이 다른 데이터라인의 부하량에 비하여 절반 수준인데 종래의 액정표시장치에서는 이에 대한 별다른 대비책이 마련되어 있지 않았다. 이로 인하여, 그 데이터라인에 연결된 화소들이 다른 화소들에 비하여 너무 밝거나 어둡게 되는 화면 왜곡현상이 발생되었다.As such, in the liquid crystal display device driven by the jet-inversion method, the load of the data lines located on the rightmost and leftmost sides of the liquid crystal panel is about half that of the load of other data lines. It was not prepared. As a result, a screen distortion phenomenon occurs in which pixels connected to the data line are too bright or dark compared to other pixels.

따라서, 본 발명의 목적은 젯트-인버젼 방식의 액정표시장치에서 더미 픽셀 영 역을 이용하여, 액정패널상에서 가장자리부의 데이터라인과 다른 데이터라인간의 부하 불균일 현상을 해결하는데 있다.Accordingly, an object of the present invention is to solve a load non-uniformity phenomenon between the data line of the edge portion and another data line on the liquid crystal panel by using the dummy pixel area in the jet-inversion liquid crystal display device.

본 발명의 또 다른 목적은 젯트-인버젼 방식의 액정표시장치에서 가장자리부의 데이터라인의 출력전압을 조정하여, 가장자리부의 데이터라인과 다른 데이터라인간의 부하 불균일 현상을 해결하는데 있다.Another object of the present invention is to adjust the output voltage of the data line of the edge portion in the jet-inversion liquid crystal display device to solve the load unevenness between the data line of the edge portion and another data line.

본 발명의 또 다른 목적은 젯트-인버젼 방식의 액정표시장치에서 각 화소전압을 저장하는 스토리지 캐패시터의 용량을 조정하여, 가장자리부의 데이터라인과 다른 데이터라인간의 부하 불균일 현상을 해결하는데 있다.Another object of the present invention is to solve the load non-uniformity phenomenon between the data line of the edge portion and another data line by adjusting the capacity of the storage capacitor that stores each pixel voltage in the jet-inversion liquid crystal display device.

상기와 같은 목적을 달성하기 위한 본 발명은, 게이트 구동부를 제어하기 위한 게이트 제어신호와 데이터 구동부를 제어하기 위한 데이터 제어신호를 발생하고, 입력되는 디지털 비디오 데이터를 샘플링 및 재정렬하여 출력하는 타이밍 콘트롤러와; 상기 타이밍 콘트롤러의 제어하에 액정패널상의 각 게이트라인에 스캔신호를 공급하는 게이트 구동부와; 상기 타이밍 콘트롤러의 제어를 받아 액정패널상의 각 데이터라인에 데이터전압을 공급하는 데이터 구동부와; 액정셀들을 포함하는 화소들이 매트릭스 타입으로 배열되어 젯트-인버젼 방식으로 화상을 표시함에 있어서, 더미 픽셀 영역의 화소 중 일부를 최좌측 및 최우측 가장자리부의 데이터라인에 고정연결되어 이들과 다른 데이터라인간의 부하 불균일 현상이 해소되도록 하는 액정패널로 구성함을 특징으로 한다.The present invention for achieving the above object is a timing controller for generating a gate control signal for controlling the gate driver and a data control signal for controlling the data driver, and sampling and rearranging the input digital video data and outputting; ; A gate driver supplying a scan signal to each gate line on the liquid crystal panel under the control of the timing controller; A data driver supplying a data voltage to each data line on the liquid crystal panel under the control of the timing controller; In the case where the pixels including the liquid crystal cells are arranged in a matrix type to display an image in a jet-inversion manner, some of the pixels in the dummy pixel area are fixedly connected to the data lines of the leftmost and rightmost edges so that they are different from the data lines. Characterized in that it consists of a liquid crystal panel to eliminate the load uneven phenomenon.

상기 데이터 구동부는 최좌측 및 최우측 가장자리부의 데이터라인에 출력되는 화소전압을 조정하여 다른 데이터라인과의 부하 불균일 현상을 해결하도록 구성함을 특징으로 한다.The data driver may be configured to adjust the pixel voltages output to the data lines of the leftmost and rightmost edges to solve the load unevenness with other data lines.

본 발명은 젯트-인버젼 방식으로 구동되는 액정표시장치에서 더미 픽셀 영역의 일부 픽셀들을 이용하여, 가장자리부의 데이터라인과 다른 데이터라인간의 부하 불균일 현상을 해소함으로써, 가장자리부의 데이터라인에 연결된 화소들이 다른 화소들에 비하여 너무 밝거나 어둡게 되는 화면 왜곡현상을 방지할 수 있는 효과가 있다.The present invention solves a load unevenness between an edge data line and another data line by using some pixels of a dummy pixel area in a liquid crystal display device driven by a jet-inversion method, so that pixels connected to the data line of the edge part are different from each other. There is an effect that can prevent the screen distortion that is too bright or dark compared to the pixels.

이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 의한 액정표시장치의 구동회로에 대한 일실시 구현예를 보인 블록도로서 이에 도시한 바와 같이, 게이트 구동부(22)의 구동을 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(23)의 구동을 제어하기 위한 데이터 제어신호(DDC)를 발생하고, 입력되는 디지털 비디오 데이터(RGB)를 샘플링한 후에 재정렬하여 그 데이터 구동부(23)에 공급하는 타이밍 콘트롤러(21)와; 상기 타이밍 콘트롤러(21)의 제어를 받아 액정패널(24)상의 게이트라인(GL1∼GLn)에 스캔신호를 공급하기 위한 게이트 구동부(22)와; 상기 타이밍 콘트롤러(21)의 제어를 받아 액정패널(24)상의 데이터라인(DL1∼DLm)에 데이터전압을 공급하기 위한 데이터 구동부(23)와; m×n 개의 액정셀(Clc)들이 매트릭스 타입으로 배열되고 m개의 데이터라 인(DL1∼DLm)과 n 개의 게이트라인(GL1∼GLn)이 교차되며 그 교차부에 박막트랜지스터가 형성된 형태로 화소들이 배열되어 젯트-인버젼 방식으로 구동되고, 더미 픽셀 영역의 화소 중 일부가 최좌측 및 최우측 가장자리부의 데이터라인(DL1),(DLm)에 각기 연결되어 이들과 다른 데이터라인(DL2∼DLm-1)간의 부하 불균일 현상이 해소되게 하는 액정패널(24)로 구성하였다.FIG. 2 is a block diagram showing an embodiment of a driving circuit of the liquid crystal display according to the present invention. As shown in FIG. A timing controller 21 for generating a data control signal DDC for controlling the driving of the 23, sampling the input digital video data RGB, rearranging the same, and supplying the same to the data driver 23; A gate driver 22 for supplying a scan signal to the gate lines GL1 to GLn on the liquid crystal panel 24 under the control of the timing controller 21; A data driver 23 for supplying a data voltage to the data lines DL1 to DLm on the liquid crystal panel 24 under the control of the timing controller 21; m × n liquid crystal cells Clc are arranged in a matrix type, m data lines DL1 to DLm and n gate lines GL1 to GLn intersect, and thin film transistors are formed at the intersections of the pixels. Are arranged and driven in a jet-inversion manner, and some of the pixels in the dummy pixel region are connected to the data lines DL1 and DLm of the leftmost and rightmost edges, respectively, to different data lines DL2 to DLm-1. The liquid crystal panel 24 is configured to eliminate the load nonuniformity between the?

상기 최좌측 가장자리부의 데이터라인(DL1)은 각 수평라인에서 액티브 영역 및 더미 영역의 화소와 교번되게 연결된다.The data line DL1 of the leftmost edge part is alternately connected to the pixels of the active area and the dummy area in each horizontal line.

상기 최우측 가장자리부의 데이터라인(DLm) 또한 각 수평라인에서 액티브 영역과 더미 영역의 화소와 교번되게 연결된다.The data line DLm of the rightmost edge part is also alternately connected to the pixels of the active area and the dummy area in each horizontal line.

이와 같이 구성한 본 발명의 작용을 첨부한 도 3 및 도 4를 참조하여 상세히 설명하면 다음과 같다.Referring to Figures 3 and 4 attached to the operation of the present invention configured as described above in detail as follows.

액정패널(24)은 데이터라인(DL1∼DLm)과 게이트라인(GL1∼GLn)의 교차부에 매트릭스 형태로 배치되는 다수의 액정셀(Clc)을 구비한다. 상기 액정셀(Clc)에 각기 형성된 트랜지스터(TFT)는 게이트라인(GL1∼GLn)으로부터 공급되는 스캔신호에 응답하여 데이터라인(DL1∼DLm)으로부터 입력되는 화소전압을 액정셀(Clc)로 전달한다. 그리고, 상기 액정셀(Clc) 각각에는 스토리지 캐패시터(Cst)가 형성되는데, 이는 그 액정셀(Clc)의 화소전극과 전단 게이트라인 사이에 형성되거나, 액정셀(Clc)의 화소전극과 공통전극 사이에 형성되어 액정셀(Clc)의 화소전압을 일정하게 유지시키는 역할을 수행한다.The liquid crystal panel 24 includes a plurality of liquid crystal cells Clc arranged in a matrix at the intersection of the data lines DL1 to DLm and the gate lines GL1 to GLn. The transistors TFTs respectively formed in the liquid crystal cell Clc transfer pixel voltages input from the data lines DL1 to DLm to the liquid crystal cell Clc in response to a scan signal supplied from the gate lines GL1 to GLn. . In addition, a storage capacitor Cst is formed in each of the liquid crystal cells Clc, which is formed between the pixel electrode of the liquid crystal cell Clc and the front gate line, or between the pixel electrode and the common electrode of the liquid crystal cell Clc. Is formed in the liquid crystal cell Clc to maintain a constant pixel voltage of the liquid crystal cell Clc.

타이밍 콘트롤러(21)는 시스템으로부터 공급되는 수직/수평 동기신호와 클럭신 호를 이용하여 게이트 구동부(22)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(23)를 제어하기 위한 데이터 제어신호(DDC)를 발생한다. 또한, 상기 타이밍 콘트롤러(21)는 상기 시스템으로부터 입력되는 디지털 비디오 데이터(RGB)를 샘플링한 후에 재정렬하여 상기 데이터 구동부(23)에 공급한다.The timing controller 21 uses a vertical / horizontal synchronization signal and a clock signal supplied from the system to control the gate control signal GDC for controlling the gate driver 22 and the data control signal for controlling the data driver 23. (DDC) is generated. In addition, the timing controller 21 samples the digital video data RGB input from the system, rearranges the digital video data RGB, and supplies the data to the data driver 23.

상기 게이트 구동부(22)는 상기 타이밍 콘트롤러(21)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스(게이트펄스)를 게이트라인(GL1∼GLn)에 순차적으로 공급하여 데이터가 공급되는 상기 액정패널(24)상의 수평라인들을 선택한다.The gate driver 22 sequentially supplies scan pulses (gate pulses) to the gate lines GL1 to GLn in response to the gate control signal GDC from the timing controller 21 to supply data. Select the horizontal lines on (24).

상기 데이터 구동부(23)는 상기 타이밍 콘트롤러(21)로부터의 데이터 제어신호(DDC)에 응답하여 디지털 비디오 데이터(RGB)를 계조값에 대응하는 아날로그의 화소전압으로 변환하고, 이렇게 변환된 화소전압이 액정패널(24)의 데이터라인(DL1∼DLm)에 공급된다.The data driver 23 converts the digital video data RGB into an analog pixel voltage corresponding to the gray scale value in response to the data control signal DDC from the timing controller 21. The data lines DL1 to DLm of the liquid crystal panel 24 are supplied.

한편, 도 3은 본 발명이 적용된 액정패널(24) 상에서 좌우측 가장자리부의 화소 레이아웃도이다. 여기서, 먼저 액정패널(24)의 좌측 가장자리부를 살펴보면, 상기 게이트 구동부(22) 및 데이터 구동부(23)에 의해 구동되어 화상을 표시하는 액티브 영역(25A)과, 그 액티브 영역(25A)의 화소들과 동일한 형태로 배열되어 있지만 그들과의 연결이 차단되어 화상이 표시되지 않는 더미 영역(25B)으로 이루어진 것을 알 수 있다.3 is a pixel layout diagram of the left and right edges of the liquid crystal panel 24 to which the present invention is applied. Here, the left edge of the liquid crystal panel 24 will first be described. An active region 25A driven by the gate driver 22 and the data driver 23 to display an image, and pixels of the active region 25A. It can be seen that the dummy area 25B is arranged in the same shape as, but the connection with them is blocked so that no image is displayed.

상기 액정패널(24)의 우측 가장자리부도 상기 좌측 가장자리부와 동일한 구조로 되어 있는 것을 알 수 있다. 즉, 상기 게이트 구동부(22) 및 데이터 구동부(23)에 의해 구동되어 화상을 표시하는 액티브 영역(25A)과, 그 액티브 영역(25A)의 화소 들과 동일한 형태로 배열되어 있지만 그 게이트 구동부(22) 및 데이터 구동부(23)과의 연결이 차단되어 화상이 표시되지 않는 더미 영역(25B)으로 이루어진 것을 알 수 있다.It can be seen that the right edge of the liquid crystal panel 24 also has the same structure as the left edge. That is, the active region 25A driven by the gate driver 22 and the data driver 23 to display an image, and the gate driver 22 are arranged in the same form as the pixels of the active region 25A. And the connection to the data driver 23 are blocked, so that the dummy region 25B does not display an image.

그런데, 본 발명에서는 상기 더미 영역(25B)의 일부 화소들을 이용하여 최좌측의 데이터라인(DL1) 및 최우측의 데이터라인(DLm)의 부하 불균일 현상을 해소하도록 하였는데, 도 4는 이의 한 실시예를 나타낸 것이다.However, in the present invention, some non-uniform loads of the leftmost data line DL1 and the rightmost data line DLm are eliminated by using some pixels of the dummy region 25B. It is shown.

즉, 도 4는 최좌측의 데이터라인(DL1)과 인접된 화소들간의 연결관계를 예시적으로 나타낸 것으로, 첫 번째 수평라인상의 화소 중에서 액티브 영역(25A)의 최우측 화소가 그 데이터라인(DL1)과 연결되고, 두 번째 수평라인상의 화소 중에서 더미 영역(25B)의 최좌측 화소가 그 데이터라인(DL1)과 연결되며, 세 번째 수평라인상의 화소 중에서 액티브 영역(25A)의 최우측 화소가 그 데이터라인(DL1)과 연결되고, 네 번째 수평라인상의 화소 중에서 더미 영역(25B)의 최좌측 화소가 그 데이터라인(DL1)과 연결되는 방식으로 연결되며, 이렇게 연결된 화소들에 정극성의 화소전압이 인가된다. That is, FIG. 4 exemplarily illustrates a connection relationship between the leftmost data line DL1 and adjacent pixels. The rightmost pixel of the active area 25A among the pixels on the first horizontal line is the data line DL1. ), The leftmost pixel of the dummy area 25B among the pixels on the second horizontal line is connected to the data line DL1, and the rightmost pixel of the active area 25A is the pixel among the pixels on the third horizontal line. The leftmost pixel of the dummy region 25B is connected to the data line DL1 among the pixels on the fourth horizontal line, and the pixel voltage of positive polarity is applied to the connected pixels. Is approved.

이와 마찬가지로, 최우측의 데이터라인(DLm)도 각 수평라인상의 액티브 영역(25A)의 화소 및 더미 영역(25B)의 화소와 교번되게 연결된다. Similarly, the rightmost data line DLm is alternately connected to the pixels of the active region 25A and the pixels of the dummy region 25B on each horizontal line.

그러므로, 액정패널상의 최좌측 및 최우측의 데이터라인(DL1),(DLm)은 다른 데이터라인(DL2∼DLm-1)과 동일한 개수의 트랜지스터(TFT) 및 화소에 연결된 결과가 된다. 이로 인하여, 상기 최좌측 및 최우측의 데이터라인(DL1),(DLm)의 부하량이 상기 액티브 영역(25A)의 다른 데이터라인(DL2∼DLm-1)의 부하량과 동일하게 된다.Therefore, the left and rightmost data lines DL1 and DLm on the liquid crystal panel are connected to the same number of transistors TFTs and pixels as the other data lines DL2 to DLm-1. For this reason, the load amount of the leftmost and rightmost data lines DL1 and DLm is equal to the load amount of the other data lines DL2 to DLm-1 of the active region 25A.

참고로, 상기 액정패널(24)상의 더미 영역(25B)의 일부 화소들이 상기와 같이 데이터라인(DL1),(DLm)에 연결되어 구동되더라도, 이들의 상부가 블랙매트릭스로 가려져 있으므로 입력영상이 디스플레이되는 화면에는 아무런 영향을 주지 않는다. For reference, even if some pixels of the dummy area 25B on the liquid crystal panel 24 are driven by being connected to the data lines DL1 and DLm as described above, the upper part of the dummy area 25B is covered with a black matrix so that the input image is displayed. This does not affect the screen being displayed.

상기의 설명에서는 더미 픽셀 영역의 화소들을 이용하여, 최좌측 및 최우측 가장자리부의 데이터라인(DL1),(DLm)과 다른 데이터라인(DL2∼DLm-1)간의 부하 불균일 현상을 해결하는 것을 예로 하여 설명하였으나, 본 발명이 이에 한정되는 것이 아니라 다른 수단을 이용하여 부하 불균일 현상을 해결할 수 있다. In the above description, by using the pixels in the dummy pixel region, the load unevenness between the data lines DL1 and DLm at the leftmost and rightmost edges and the other data lines DL2 to DLm-1 is solved as an example. Although described, the present invention is not limited thereto, and load nonuniformity may be solved using other means.

본 발명의 또 다른 실시예로써, 젯트-버젼 방식의 액정표시장치에서 최좌측 및 최우측 가장자리부의 데이터라인(DL1),(DLm)에 출력되는 화소전압을 조정함으로써, 다른 데이터라인과의 부하 불균일 현상을 해결할 수 있다. 이를 위해 상기 데이터 구동부(23)는 상기 타이밍 콘트롤러(21)의 제어를 받아 최좌측 및 최우측 가장자리부의 데이터라인(DL1),(DLm)에 공급되는 화소전압을 다른 데이터라인(DL2∼DLm-1)에 공급되는 화소전압에 비하여 적절히 낮게 설정하여 출력한다.As another embodiment of the present invention, in the jet-version type liquid crystal display device, the load unevenness with other data lines is adjusted by adjusting the pixel voltages output to the data lines DL1 and DLm of the leftmost and rightmost edges. You can solve the phenomenon. To this end, the data driver 23 controls the pixel voltages supplied to the data lines DL1 and DLm at the leftmost and rightmost edges under the control of the timing controller 21 and to different data lines DL2 to DLm-1. ) Is set to a lower value than that of the pixel voltage supplied to the output voltage.

본 발명의 또 다른 실시예로써, 젯트-인버젼 방식의 액정표시장치에서 각 화소의 화소전압을 저장하는 상기 스토리지 캐패시터(Cst)의 용량을 조정함으로써, 다른 데이터라인과의 부하 불균일 현상을 해결할 수 있다. As another embodiment of the present invention, in the jet-inversion liquid crystal display device, by adjusting the capacity of the storage capacitor Cst storing the pixel voltage of each pixel, the load unevenness with other data lines can be solved. have.

도 1은 종래 기술에 의한 젯트-인버젼 방식을 나타낸 화소의 레이아웃도.1 is a layout diagram of pixels showing a jet-inversion method according to the related art.

도 2는 본 발명에 의한 액정표시장치의 구동회로에 대한 블록도. 2 is a block diagram of a driving circuit of a liquid crystal display according to the present invention;

도 3은 본 발명이 적용된 액정패널 상에서 좌우측 가장자리부의 화소 레이아웃도. 3 is a pixel layout diagram of left and right edges on a liquid crystal panel to which the present invention is applied;

도 4는 본 발명에 의한 최좌측의 데이터라인과 인접된 화소들간의 연결관계를 나타낸 레이아웃도.4 is a layout diagram illustrating a connection relationship between a leftmost data line and adjacent pixels according to the present invention;

***도면의 주요 부분에 대한 부호의 설명*** DESCRIPTION OF THE REFERENCE SYMBOLS

21 : 타이밍 콘트롤러 22 : 게이트 구동부21: timing controller 22: gate driver

23 : 데이터 구동부 24 : 액정패널23: data driver 24: liquid crystal panel

25A : 액티브 영역 25B : 더미영역 25A: active area 25B: dummy area

Claims (6)

Z 인버전 구동 액정표시장치로서,A Z inversion driving liquid crystal display device, 복수의 게이트 라인 및 데이터 라인이 교차 형성되고, 교차 지점에 액정셀을 포함하는 복수의 화소들이 매트릭스 타입으로 배열되는 액정패널;A liquid crystal panel in which a plurality of gate lines and data lines are formed to cross each other, and a plurality of pixels including liquid crystal cells are arranged in a matrix at an intersection point; 상기 게이트 라인에 스캔신호를 공급하는 게이트 구동부;A gate driver supplying a scan signal to the gate line; 상기 데이터 라인에 데이터 전압을 공급하는 데이터 구동부; 및A data driver supplying a data voltage to the data line; And 상기 게이트 구동부 및 데이터 구동부의 제어신호를 발생하는 타이밍 콘트롤러를 포함하고,A timing controller configured to generate control signals of the gate driver and the data driver; 상기 액정패널은,The liquid crystal panel, 상기 데이터 라인 중, 최좌측의 데이터라인 및 최우측의 데이터 라인과 연결되는 화소의 스토리지 캐패시터의 용량과, 다른 데이터 라인과 연결되는 화소의 스토리지 캐패시터의 용량이 서로 다르게 형성된 것을 특징으로 하는 액정표시장치.Wherein the capacitance of the storage capacitor of the pixel connected to the leftmost data line and the rightmost data line and the capacitance of the storage capacitor of the pixel connected to the other data line are different from each other among the data lines. . 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete
KR1020070074243A 2007-07-24 2007-07-24 Liquid crystal display device KR101386570B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070074243A KR101386570B1 (en) 2007-07-24 2007-07-24 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070074243A KR101386570B1 (en) 2007-07-24 2007-07-24 Liquid crystal display device

Publications (2)

Publication Number Publication Date
KR20090010832A KR20090010832A (en) 2009-01-30
KR101386570B1 true KR101386570B1 (en) 2014-04-21

Family

ID=40489938

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070074243A KR101386570B1 (en) 2007-07-24 2007-07-24 Liquid crystal display device

Country Status (1)

Country Link
KR (1) KR101386570B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107428841B (en) 2016-03-18 2021-06-11 凯尔格恩有限公司 Finasteride-peptide conjugates
CN115547272B (en) * 2022-10-28 2024-03-15 惠科股份有限公司 Display panel and display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030083313A (en) * 2002-04-20 2003-10-30 엘지.필립스 엘시디 주식회사 Method and apparatus for liquid crystal display device
KR20040057693A (en) * 2002-12-26 2004-07-02 엘지.필립스 엘시디 주식회사 Liquid crystal display device for preventing overbrightness of most outer pixels
JP2004341134A (en) * 2003-05-14 2004-12-02 Mitsubishi Electric Corp Picture display device
KR20070068574A (en) * 2005-12-27 2007-07-02 삼성전자주식회사 Array substrate and liquid crystal display device having the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030083313A (en) * 2002-04-20 2003-10-30 엘지.필립스 엘시디 주식회사 Method and apparatus for liquid crystal display device
KR20040057693A (en) * 2002-12-26 2004-07-02 엘지.필립스 엘시디 주식회사 Liquid crystal display device for preventing overbrightness of most outer pixels
JP2004341134A (en) * 2003-05-14 2004-12-02 Mitsubishi Electric Corp Picture display device
KR20070068574A (en) * 2005-12-27 2007-07-02 삼성전자주식회사 Array substrate and liquid crystal display device having the same

Also Published As

Publication number Publication date
KR20090010832A (en) 2009-01-30

Similar Documents

Publication Publication Date Title
KR101310379B1 (en) Liquid Crystal Display and Driving Method thereof
CN107993629B (en) Driving method of liquid crystal display device
KR101264721B1 (en) liquid crystal display apparatus
JP5049101B2 (en) Liquid crystal display
EP2369575A2 (en) Display device and driving method thereof
KR20030083309A (en) Liquid crystal display
JP2009139774A (en) Display device
US20090219237A1 (en) Electro-optical device, driving method thereof, and electronic apparatus
KR20060047359A (en) Liquid crystal display device and method for driving thereof
KR101337258B1 (en) Liquid crystal display
KR100910560B1 (en) Driving apparatus of liquid crystal display for modifying digital gray data based on gray distribution and method thereof
KR20070002757A (en) Liquid crystal display device and driving method thereof
KR101386570B1 (en) Liquid crystal display device
KR101451740B1 (en) Driving apparatus for liquid crystal display device
KR101386569B1 (en) Apparatus and method for improving response speed of liquid crystal display
KR101192759B1 (en) Apparatus and method for driving liquid crystal display device
KR101308442B1 (en) LCD and drive method thereof
KR102009441B1 (en) Liquid crystal display
KR20080079948A (en) Liquid crystal display apparatus of vertical 2-dot inversion type
KR20090070253A (en) Liquid crystal display device and driving method thereof
KR101408254B1 (en) Response time improvement apparatus and method for liquid crystal display device
KR20080017626A (en) Liquid display device
KR101123075B1 (en) Method of compensating kickback voltage and liquid crystal display using the save
KR20140074121A (en) Liquid crystal display
US11410626B1 (en) Method for driving display panel, display panel and display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee