KR101374099B1 - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101374099B1
KR101374099B1 KR1020070027127A KR20070027127A KR101374099B1 KR 101374099 B1 KR101374099 B1 KR 101374099B1 KR 1020070027127 A KR1020070027127 A KR 1020070027127A KR 20070027127 A KR20070027127 A KR 20070027127A KR 101374099 B1 KR101374099 B1 KR 101374099B1
Authority
KR
South Korea
Prior art keywords
pixel
pixel cell
data
cells
pxl2
Prior art date
Application number
KR1020070027127A
Other languages
English (en)
Other versions
KR20080085499A (ko
Inventor
윤수영
전민두
조혁력
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070027127A priority Critical patent/KR101374099B1/ko
Priority to CN2007101948853A priority patent/CN101271210B/zh
Priority to US12/005,614 priority patent/US7928947B2/en
Publication of KR20080085499A publication Critical patent/KR20080085499A/ko
Application granted granted Critical
Publication of KR101374099B1 publication Critical patent/KR101374099B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화소셀의 충전특성을 향상시킬 수 있는 액정표시장치 및 이의 구동방법에 관한 것으로, 서로 상반된 극성의 데이터를 공급받아 화상을 표시하는 다수의 제 1 및 제 2 화소셀들을 포함하는 액정패널; 및, 상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받기 이전에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하고, 상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받는 기간에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 분리하는 예비충전부를 포함함을 그 특징으로 한다.
액정표시장치, 화소셀, 충전, 공통전압

Description

액정표시장치 및 이의 구동방법{A liquid crystal display device and a method for driving the same}
도 1은 도트 구동방식에 따른 데이터의 파형을 나타낸 도면
도 2는 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면
도 3은 도 2의 게이트 라인 및 데이터 라인에 공급되는 각종 신호의 타이밍도
도 4는 도 2의 제 1 및 제 2 화소셀의 충전량을 설명하기 위한 도면
도 5는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면
도 6은 도 5의 게이트 라인 및 데이터 라인에 공급되는 각종 신호의 타이밍도
*도면의 주요부에 대한 부호 설명
200 : 액정패널 GL : 게이트 라인
DL : 데이터 라인 GD : 게이트 구동부
DD : 데이터 구동부 L : 화소행
R : 화소열 PE : 화소전극
220 : 예비충전부 PXL : 화소셀
본 발명은 액정표시장치에 관한 것으로, 특히 화소셀의 충전 특성을 향상시킬 수 있는 액정표시장치 및 이의 구동방법에 대한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 화소셀마다 스위칭소자가 형성되어 동영상을 표시하기에 유리하다. 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 함)가 이용되고 있다.
이러한 액정표시장치는 서로 교차하도록 배열된 다수의 게이트 라인들과 다수의 데이터 라인들을 포함한다.
이러한 액정표시장치는 액정의 열화를 방지하기 위해 인접한 화소셀에 서로 다른 극성의 데이터를 공급한다.
도 1은 도트 구동방식에 따른 데이터의 파형을 나타낸 도면으로, 도 1에 도시된 바와 같이, 데이터 라인에는 매 기간마다 극성이 반전되는 데이터(Data)가 공급된다.
화소셀은 일 프레임 기간에 공급받은 데이터(Data)를 다음 프레임 기간까지 유지함으로써, 한 프레임 기간동안에 화상을 표시하게 된다.
이때, 각 프레임 기간마다 상기 화소셀에 공급되는 데이터(Data)는, 도 1에 도시된 바와 같이, 극성이 변화하게 된다. 즉, 상기 화소셀에는 매 프레임 기간마다 정극성에서 부극성으로 변화하는 데이터(Data), 또는 부극성에서 정극성으로 변 화하는 데이터(Data)가 공급된다.
그런데, 이와 같이 매 프레임 기간마다 데이터(Data)의 극성이 변화하게 되면 화소셀의 충전특성이 악화되어 화상의 품질이 떨어질 수 밖에 없다.
예를 들어, 이전기간에 정극성의 데이터를 공급받고 현재 기간에 부극성의 데이터를 공급받는 화소셀이 있다면, 상기 현재 기간에 상기 화소셀에 공급된 부극성의 데이터가 이전에 공급된 정극성의 데이터로 인해 상기 현재 기간안에 원하는 목표값으로 빠르게 충전되지 못한다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 서로 상반된 극성의 데이터를 공급받는 화소셀들을 표시기간 이전에 서로 전기적으로 연결시켜 미리 충전시킴으로써, 화소셀의 충전 특성을 향상시킬 수 있는 액정표시장치 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 서로 상반된 극성의 데이터를 공급받아 화상을 표시하는 다수의 제 1 및 제 2 화소셀들을 포함하는 액정패널; 및, 상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받기 이전에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하고, 상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받는 기간에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 분리하는 예비충전부를 포함함을 그 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법 은, 서로 상반된 극성의 데이터를 공급받아 화상을 표시하는 다수의 제 1 및 제 2 화소셀들을 포함하는 액정패널을 포함하는 액정표시장치의 구동방법에 있어서, 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하는 단계; 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 분리하는 단계; 및, 상기 제 1 화소셀과 제 2 화소셀에 서로 상반된 극성의 데이터를 공급하는 단계를 포함함을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
제 1 실시예
도 2는 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 3은 도 2의 게이트 라인 및 데이터 라인에 공급되는 각종 신호의 타이밍도이다.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 2에 도시된 바와 같이, 화상을 표시하기 위한 다수의 제 1 및 제 2 화소셀들(PXL1, PXL2)이 형성된 액정패널(200)과, 상기 액정패널(200)을 구동하기 위한 게이트 구동부(GD) 및 데이터 구동부(DD)를 갖는다.
상기 제 1 화소셀(PXL1)들은 모두 동일한 극성의 데이터(Data)를 공급받아 화상을 표시하는데, 이러한 제 1 화소셀(PXL1)들과 상기 제 2 화소셀(PXL2)들은 서로 반대 극성의 데이터(Data)를 공급받는다. 예를 들어, 도 2에서 정극성 데이터(Data)를 공급받는 화소셀들이 제 1 화소셀(PXL1)들이고, 부극성 데이터(Data)를 공급받는 화소셀들이 제 2 화소셀(PXL2)들이다.
상기 액정패널(200)에는 서로 교차하는 다수의 게이트 라인들(GL1 내지 GLn) 과 다수의 데이터 라인들(DL1 내지 DLm)이 형성되어 있다.
상기 게이트 구동부(GD)는 상기 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 스캔펄스(Vout0 내지 Voutn)를 차례로 출력하고, 상기 데이터 구동부(DD)는 데이터 라인들(DL1 내지 DLm)에 데이터(Data)를 공급한다.
실제로, 상기 데이터 구동부(DD)는 타이밍 콘트롤러로부터 매 수평기간마다 한 라인분씩의 데이터들(하나의 화소행에 배열된 화소셀들에 공급될 데이터들)을 공급받고, 이 한 라인분의 데이터들 각각에 대하여 미리 설정된 계조전압을 선택한다. 그리고, 이 선택된 한 라인분의 계조전압들을 각 데이터 라인(DL1 내지 DLm)에 공급한다.
본 발명에서는 설명의 편의상 상기 데이터 라인들(DL1 내지 DLm)에 공급된 계조전압을 데이터란 용어로 통일하여 부르기로 한다.
상기 각 데이터 라인(DL1 내지 DLm)의 우측에 위치한 각 화소열(R1 내지 Rm)에는 상기 데이터 라인(DL1 내지 DLm)의 길이 방향을 따라 다수의 화소셀들(PXL1, PXL2)이 배열된다. 각 화소열(R1 내지 Rm)내의 화소셀들(PXL1, PXL2)은 이들의 좌측에 위치한 데이터 라인에 공통으로 접속됨과 아울러, 각각 개별적으로 게이트 라인(GL1 내지 GLn)에 접속된다.
예를 들어, 제 1 화소열(R1)에 구비된 제 1 및 제 2 화소셀(PXL1, PXL2)들은 제 1 데이터 라인(DL1)에 공통으로 접속됨과 아울러, 제 1 내지 제 n 게이트 라인(GL1 내지 GLn)에 개별적으로 접속된다.
3k+1 번째 데이터 라인에 접속된 화소셀들은 적색에 대한 화상을 표시하기 위한 화소셀들이고, 3k+2 번째 데이터 라인에 접속된 화소셀들은 녹색에 대한 화상을 표시하기 위한 화소셀들이며, 그리고 3k+3 번째 데이터 라인에 접속된 화소셀들은 청색에 대한 화상을 표시하기 위한 화소셀들이다.
하나의 화소셀은, 게이트 라인(GL)으로부터의 스캔펄스에 응답하여 데이터 라인(DL)으로부터의 데이터를 스위칭하는 박막트랜지스터(TFT)와, 상기 박막트랜지스터(TFT)로부터의 데이터(Data)를 공급받는 화소전극(PE)과, 상기 화소전극(PE)과 대향하여 위치한 공통전극(도시되지 않음)과, 상기 화소전극(PE)과 공통전극 사이에 위치하여 상기 두 전극 사이에서 발생되는 전계에 따라 광 투과량을 조절하는 액정층(도시되지 않음)을 포함한다.
가로 및 세로방향으로 서로 인접한 화소셀들은 1개 화소셀 단위로 서로 다른 극성의 데이터(Data)를 공급받아 화상을 표시한다. 이를 위해서, 상기 데이터 구동부(DD)는 각 데이터 라인(DL1 내지 DLm)에 정극성 데이터(Data)와 부극성 데이터(Data)를 1기간단위로 교번하여 공급함과 아울러, 서로 인접한 데이터 라인에 상반된 극성의 데이터(Data)를 공급한다. 즉, 상기 데이터 구동부(DD)는 1도트 방식으로 데이터(Data)를 출력한다.
여기서, 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)은 동일 프레임 기간에서 서로 다른 극성을 나타낸다. 예를 들어, 제 1 화소셀(PXL1)은 기수번째 프레임 기간에 정극성 데이터(Data)를 공급받으며 우수번째 프레임 기간에 부극성 데이터(Data)를 공급받는 화소셀일 수 있으며, 반면 제 2 화소셀(PXL2)은 상기 기수번째 프레임 기간에 부극성 데이터(Data)를 공급받으며 우수번째 프레임 기간에 정극 성 데이터(Data)를 공급받는 화소셀일 수 있다.
상기 정극성 데이터(Data)는 공통전압(Vcom)보다 더 큰 전압을 갖는 데이터(Data)를 의미하며, 상기 부극성 데이터(Data)는 상기 공통전압(Vcom)보다 더 작은 전압을 갖는 데이터(Data)를 의미한다.
각 화소행(L1 내지 Ln)에는 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 교번하여 배열되어 있다. 이때, 기수번째 화소행(L1, L3, ..., Ln-1)의 가장 좌측에는 제 1 화소셀(PXL1)이 배치되어 있으며, 우수번째 화소행(L2, L4, ..., Ln)의 가장 좌측에는 제 2 화소셀(PXL2)이 배치되어 있다. 다시말하면, 상기 기수번째 화소행(L1, L3, ..., Ln-1)에는 제 1 화소셀(PXL1) 및 제 2 화소셀(PXL2) 순서로 화소셀들이 배열되어 있으며, 우수번째 화소행(L2, L4, ..., Ln)에는 제 2 화소셀(PXL2) 및 제 1 화소셀(PXL1) 순서로 화소셀들이 배열되어 있다.
이때, 동일 게이트 라인에 접속되며, 또한 서로 인접하여 위치한 제 1 및 제 2 화소셀(PXL1, PXL2)은 예비충전부(220)에 의해 서로 전기적으로 연결되거나 또는 분리된다.
예를 들어, 제 1 게이트 라인(GL1) 및 제 1 데이터 라인(DL1)에 접속된 제 1 화소셀(PXL1)과, 상기 제 1 게이트 라인(GL1) 및 제 2 데이터 라인(DL2)에 접속된 제 2 화소셀(PXL2)은 예비충전부(220)에 의해 서로 전기적으로 접속되거나 분리된다.
즉, 상기 예비충전부(220)는 게이트 라인으로부터의 스캔펄스에 응답하여, 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결하는 스위칭소자이다.
이를 위해, 상기 예비충전부(220)의 게이트단자는 상기 게이트 라인에 접속되며, 소스단자는 상기 제 1 화소셀(PXL1)의 화소전극(PE)에 접속되며, 그리고 드레인단자는 상기 제 2 화소셀(PXL2)의 화소전극(PE)에 접속된다.
상기 예비충전부(220)는 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)에 데이터(Data)가 공급되는 표시기간에는 턴-오프되어 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)간을 전기적으로 분리시킨다. 즉, 상기 예비충전부(220)는 상기 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간동안에는 턴-오프되어, 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 분리시킨다. 이렇게 됨으로써, 상기 표시기간에 상기 제 1 화소셀(PXL1)의 데이터(Data)와 제 2 화소셀(PXL2)의 데이터(Data)는 서로 간섭을 일으키지 않는다.
그러나, 상기 예비충전부(220)는 상기 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간의 바로 이전기간에 상기 제 1 및 제 2 화소셀(PXL1, PXL2)을 전기적으로 연결시킴으로써, 상기 제 1 화소셀(PXL1)의 데이터(Data)와 제 2 화소셀(PXL2)의 데이터(Data)가 서로에게 영향을 주도록 한다. 이 이전기간이란 상기 제 1 및 제 2 화소셀(PXL1, PXL2)보다 먼저 구동되는 화소셀의 표시기간에 해당한다.
구체적으로, 제 k 화소행에 위치한 어느 하나의 예비충전부(220)는 제 k-1 게이트 라인으로부터의 제 k-1 스캔펄스에 응답하여, 제 k 게이트 라인에 접속된 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결시킨다. 다시말하면, 상기 k-1 번째 게이트 라인에 접속된 화소셀들이 턴-온되는 표시기간에, 상기 제 k 화소행의 예비충전부(220)는 상기 제 k 게이트 라인에 접속된 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결시킨다.
예를 들어, 제 2 화소행(L2)에 위치한 어느 하나의 예비충전부(220)를 살펴보자, 이 예비충전부(220)는 제 2 게이트 라인(GL2) 및 제 1 데이터 라인(DL1)에 접속된 제 2 화소셀(PXL2)과, 상기 제 2 게이트 라인(GL2) 및 제 2 데이터 라인(DL2)에 접속된 제 1 화소셀(PXL1)들간에 연결되어 있다. 상기 예비충전부(220)는 제 2 게이트 라인(GL2)의 바로 전단 게이트 라인, 즉 제 1 게이트 라인(GL1)으로부터의 제 1 스캔펄스(Vout1)에 의해 제어된다. 이 예비충전부(220)는 상기 제 1 스캔펄스(Vout1)가 액티브 상태(하이 상태)로 유지되는 기간동안 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결시킨다. 그리고, 상기 제 2 화소행(L2)에 위치한 예비충전부(220)는 이 제 1 스캔펄스(Vout1)가 액티브 상태인 기간을 제외한 나머지 기간에는 턴-오프상태를 유지한다.
한편, 제 1 게이트 라인(GL1)의 상측에는 더미 게이트 라인(GL0)이 형성되어 있는데, 이 더미 게이트 라인(GL0)은 상기 제 1 게이트 라인(GL1)에 접속된 제 1 및 제 2 화소셀(PXL1, PXL2)간의 접속관계를 제어하는 예비충전부(220)의 게이트단자에 접속된다. 즉, 상기 더미 게이트 라인(GL0)은 제 1 화소행(L1)에 위치한 예비충전부(220)를 제어하는 신호를 공급하기 위한 라인이다.
이 더미 게이트 라인(GL0)에는 더미 스캔펄스(Vout0)가 공급되는데, 이 더미 스캔펄스(Vout0)는 매 프레임 기간내에서 가장 먼저 출력된다. 이에 따라, 매 프레임 기간 중 상기 더미 게이트 라인(GL0)이 가장 먼저 구동된다.
각 화소셀(PXL1, PXL2)에 구비된 박막트랜지스터(TFT)는 한 프레임 기간의 약 10%정도인 1H 기간(표시기간)동안 턴-온상태를 유지하고, 나머지 약 90% 기간(유지기간)동안 턴-오프 상태를 유지한다. 상기 화소셀은 상기 표시기간에 해당 데이터(Data)를 공급받아 이전 데이터(Data)를 갱신하고, 이 공급된 데이터(Data)를 유지기간동안 유지시킨다.
이러한 예비충전부(220)는 제 1 및 제 2 화소셀(PXL1, PXL2)이 데이터(Data)를 공급받는 표시기간의 바로 이전 기간에, 상기 제 1 및 제 2 화소셀(PXL1, PXL2)에 충전된 데이터(Data)의 크기를 표시기간에 공급받을 데이터(Data)의 극성 방향으로 미리 쉬프트시킴으로써, 상기 제 1 및 제 2 화소셀(PXL1, PXL2)에 충전되었던 데이터(Data)의 극성이 상기 표시기간에 공급된 데이터(Data)의 극성방향으로 빠르게 변화할 수 있도록 유도한다.
예를 들어, 제 3 화소행(L3)의 제 1 및 제 2 화소셀(PXL1, PXL2), 그리고 이 제 1 및 제 2 화소셀(PXL1, PXL2)간의 접속관계를 제어하는 예비충전부(220)의 동작을 통해 이를 좀 더 구체적으로 설명하면 다음과 같다.
상기 제 3 화소행(L3)에서 가장 좌측에 위치한 예비충전부(220)는 제 3 게이트 라인(GL3) 및 제 1 데이터 라인(DL1)에 접속된 제 1 화소셀(PXL1)과, 상기 제 3 게이트 라인(GL3) 및 제 2 데이터 라인(DL2)에 접속된 제 2 화소셀(PXL2)들간에 연결되어 있다.
도 2 및 도 3에 도시된 바와 같이, 제 3 기간(T3)에 상기 제 1 화소셀(PXL1)은 정극성 데이터(Data)를 공급받으며, 제 2 화소셀(PXL2)은 부극성 데이터(Data)를 공급받아 화상을 표시한다. 즉, 제 3 기간(T3)은 상기 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간이다. 이 표시기간의 이전기간에는 상기 제 1 화소셀(PXL1)은 이전 프레임 기간에 공급된 부극성의 데이터(Data)를 유지하고 있었으며, 상기 제 2 화소셀(PXL2)은 상기 이전 프레임 기간에 공급된 정극성의 데이터(Data)를 유지하고 있었다.
즉, 상기 제 3 기간(T3)에 제 1 화소셀(PXL1)의 데이터(Data)는 부극성에서 정극성으로 변화하게 되며, 상기 제 2 화소셀(PXL2)의 데이터(Data)는 정극성에서 부극성으로 변화하게 된다.
이 제 3 기간(T3)의 바로 이전 기간, 즉 제 2 기간(T2)에 제 2 게이트 라인(GL2)에 제 2 스캔펄스가 공급되는데, 이 제 2 스캔펄스에 의해서 예비충전부(220)가 턴-온된다. 그러면, 이 턴-온된 예비충전부(220)를 통해 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간이 서로 전기적으로 연결된다.
따라서, 이 제 2 기간(T2)에 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)와 제 2 화소셀(PXL2)의 정극성 데이터(Data)가 서로 섞이게 된다. 이 제 2 기간(T2)에 상기 제 1 화소셀(PXL1)은 부극성의 데이터(Data)를 유지하는 상태이고, 상기 제 2 화소셀(PXL2)은 정극성의 데이터(Data)를 유지하는 상태이다. 이에 따라, 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)가 상기 제 2 화소셀(PXL2)의 정극성 데이터(Data)에 영향을 주고, 상기 제 2 화소셀(PXL2)의 정극성 데이터(Data)가 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)에 영향을 준다.
이와 같이, 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 서로 반대의 극성으로 충전되어 있는 상태이기 때문에, 이 두 개의 화소셀이 서로 전기적으로 연결되면, 각 화소셀의 데이터(Data)가 중심 전압, 즉 공통전압(Vcom)을 향해서 상승 또는 하강하게 된다. 구체적으로, 상기 제 1 화소셀(PXL1)에 충전된 부극성 데이터(Data)는 제 2 화소셀(PXL2)로부터의 정극성 데이터(Data)에 영향을 받아 공통전압(Vcom)을 향해 그 전압이 상승하게 되고, 상기 제 2 화소셀(PXL2)에 충전된 정극성 데이터(Data)는 상기 제 1 화소셀(PXL1)로부터의 부극성 데이터(Data)에 영향을 받아 상기 공통전압(Vcom)을 향해 그 전압이 하강하게 된다.
이후, 제 3 기간(T3)에 상기 제 3 게이트 라인(GL3)에 스캔펄스가 공급되고, 제 2 게이트 라인(GL2)에는 스캔펄스가 공급되지 않는다. 이에 따라, 상기 제 3 기간(T3)에 상기 예비충전부(220)가 턴-오프되고, 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 서로 전기적으로 분리된다.
이 제 3 기간(T3)은 상기 제 3 게이트 라인(GL3)에 접속된 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간에 해당하는 기간으로서, 이 제 3 기간(T3)동안 제 1 데이터 라인(DL1)에 정극성의 데이터(Data)가 공급되고, 제 2 데이터 라인(DL2)에 부극성의 데이터(Data)가 공급된다. 따라서, 상기 제 1 화소셀(PXL1)은 정극성의 데이터(Data)를 공급받으며, 제 2 화소셀(PXL2)은 부극성의 데이터(Data)를 공급받는다.
이때, 상기 제 1 화소셀(PXL1)에 충전되었던 부극성의 데이터(Data)가 상기 제 2 기간(T2)에 공통전압(Vcom)을 향해 미리 상승되었기 때문에, 상기 제 1 화소셀(PXL1)에 충전되었던 부극성 데이터(Data)가 상기 제 3 기간(T3)에 공급된 정극성 데이터(Data)의 목표값으로 빠르게 변경될 수 있다. 또한, 상기 제 2 화소셀(PXL2)에 충전되었던 정극성의 데이터(Data)가 상기 제 2 기간(T2)에 상기 공통전압(Vcom)을 향해 미리 하강되었기 때문에, 상기 제 2 화소셀(PXL2)에 충전되었던 정극성의 데이터(Data)가 상기 제 3 기간(T3)에 공급된 부극성의 데이터(Data)의 목표값으로 빠르게 도달할 수 있다.
도 4는 도 2의 제 1 및 제 2 화소셀(PXL1, PXL2)의 충전량을 설명하기 위한 도면이다.
도 4에 도시된 바와 같이, 제 2 기간(T2) 이전에 제 1 화소셀(PXL1)에 유지되었던 부극성의 데이터(Data)가 제 2 기간(T2)에 공통전압(Vcom)을 향해 상승하고, 표시기간인 제 3 기간(T3)에 정극성의 데이터(Data)로 변경된다. 그리고 제 2 기간(T2) 이전에 제 2 화소셀(PXL2)에 유지되었던 정극성의 데이터(Data)가 제 2 기간(T2)에 공통전압(Vcom)을 향해 하강하고, 표시기간인 제 3 기간(T3)에 부극성의 데이터(Data)로 변경된다.
제 2 실시예
도 5는 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 6은 도 5의 게이트 라인 및 데이터 라인에 공급되는 각종 신호의 타이밍도이다.
도 5에 도시된 바와 같이, 세로방향으로 서로 인접한 화소셀들은 1개 화소셀 단위로 서로 다른 극성의 데이터(Data)를 공급받아 화상을 표시하며, 가로방향으로 서로 인접한 화소셀들은 2개 화소셀 단위로 서로 다른 극성의 데이터(Data)를 공급받아 화상을 표시한다. 이를 위해서, 도 5 및 도 6에 도시된 바와 같이, 데이터 구동부(DD)는 각 데이터 라인(DL1 내지 DLm)에 정극성 데이터(Data)와 부극성 데이터(Data)를 2기간 단위로 교번하여 공급함과 아울러, 서로 인접한 데이터 라인에 상반된 극성의 데이터(Data)를 공급한다. 즉, 상기 데이터 구동부(DD)는 2도트 방식으로 데이터(Data)를 출력한다.
여기서, 상기 화소셀들은 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)로 정의할 수 있다. 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)은 동일 프레임 기간에서 서로 다른 극성을 나타낸다. 예를 들어, 제 1 화소셀(PXL1)은 상기 화소셀들 중 기수번째 프레임 기간에 정극성 데이터(Data)를 공급받으며 우수번째 프레임 기간에 부극성 데이터(Data)를 공급받는 화소셀일 수 있으며, 반면 제 2 화소셀(PXL2)은 상기 기수번째 프레임 기간에 부극성 데이터(Data)를 공급받으며 우수번째 프레임 기간에 정극성 데이터(Data)를 공급받는 화소셀일 수 있다.
도 5에 도시된 바와 같이, 각 데이터 라인(DL1 내지 DLm)의 양측에는 동일한 극성의 화소셀이 서로 마주보도록 위치하며, 이 화소셀들은 자신들의 사이에 위치한 데이터 라인에 공통으로 접속된다.
각 화소행(L1 내지 Lp)에는 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 교번하여 배열되어 있다. 이때, 기수번째 화소행(L1, L3, ..., Lp-1)의 가장 좌측에는 제 1 화소셀(PXL1)이 위치하고 있으며, 우수번째 화소행(L2, L4, ..., Lp)의 가장 좌측에는 제 2 화소셀(PXL2)이 위치하고 있다. 다시말하면, 상기 기수번째 화소행(L1, L3, ..., Lp-1)에는 제 1 화소셀(PXL1), 제 1 화소셀(PXL1), 제 2 화소셀(PXL2), 및 제 2 화소셀(PXL2) 순서로 화소셀들이 배열되어 있으며, 우수번째 화소행(L2, L4, ..., Lp-1)에는 제 2 화소셀(PXL2), 제 2 화소셀(PXL2), 제 1 화소셀(PXL1), 및 제 1 화소셀(PXL1) 순서로 화소셀들이 배열되어 있다.
각 화소행(L1 내지 Ln)의 상측과 하측에는 각각 게이트 라인이 구비되는 바, 각 화소행(L1 내지 Lp)내의 기수번째 화소셀들(PXL1, PXL2)은 각 화소행(L1 내지 Lp)의 상측에 위치한 게이트 라인에 공통으로 접속되며, 각 화소행(L1 내지 Lp)내의 우수번째 화소셀들(PXL1, PXL2)은 각 화소행(L1 내지 Lp)의 하측에 위치한 게이트 라인에 공통으로 접속된다. 예를 들어, 제 1 화소행(L1)내의 화소셀들(PXL1, PXL2) 중 기수번째 화소셀들은 제 1 게이트 라인(GL1)에 공통으로 접속되며, 우수번째 화소셀들은 제 2 게이트 라인(GL2)에 공통으로 접속된다. 또한, 각 화소행(L1 내지 Lp)의 하측에 위치한 게이트 라인은 다음 화소행의 예비충전부(220)에도 접속된다.
이때, 동일 화소행에 위치하며, 서로 다른 게이트 라인에 접속되며, 또한 서로 인접하여 위치한 제 1 및 제 2 화소셀(PXL1, PXL2)은 예비충전부(550)에 의해 서로 연결되거나 또는 분리된다.
예를 들어, 제 1 화소행(L1)의 상측에는 제 1 게이트 라인(GL1)이 구비되어 있으며, 하측에는 제 2 게이트 라인(GL2)이 구비되어 있다. 상기 제 1 화소행(L1)에 구비된 하나의 예비충전부(550)는 상기 제 2 게이트 라인(GL2) 및 제 1 데이터 라인(DL1)에 접속된 제 1 화소셀(PXL1)과, 상기 제 1 게이트 라인(GL1) 및 제 2 데이터 라인(DL2)에 접속된 제 2 화소셀(PXL2)간을 연결 또는 분리한다.
다른 방법으로, 상기 예비충전부(220)는 동일 화소행에 위치하며, 또한 서로 다른 데이터 라인에 접속된 제 1 및 제 2 화소셀(PXL1, PXL2)들간에 접속될 수 도 있다.
예를 들어, 제 1 화소행(L1)에 위치한 예비충전부(550)는, 제 1 화소셀(PXL1)(제 1 화소행(L1)에 위치하며, 제 1 데이터 라인(DL1) 및 제 2 게이트 라인(GL2)에 접속된 제 1 화소셀(PXL1))과 제 2 화소셀(PXL2)(제 1 화소행(L1)에 위치하며, 제 2 데이터 라인(DL2) 및 제 2 게이트 라인(GL2)에 접속된 제 2 화소셀(PXL2))간에 접속될 수 도 있다.
하나의 화소행에 구비된 예비충전부(550)는 이 화소행에 구비된 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)에 데이터(Data)가 공급되는 표시기간에는 턴-오프되어 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)간을 전기적으로 분리시킨다. 즉, 상기 예비충전부(550)는 상기 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간동안에는 턴-오프되어, 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 분리시킨다. 이렇게 함으로써, 상기 표시기간에 상기 제 1 화소셀(PXL1)의 데이터(Data)와 제 2 화소셀(PXL2)의 데이터(Data)는 서로 간섭을 일으키지 않도록 한다.
그러나, 상기 예비충전부(550)는 상기 제 1 및 제 2 화소셀(PXL1, PXL2)의 표시기간의 바로 이전기간에 상기 제 1 및 제 2 화소셀(PXL1, PXL2)을 전기적으로 연결시킴으로써, 상기 제 1 화소셀(PXL1)의 데이터(Data)와 제 2 화소셀(PXL2)의 데이터(Data)가 서로에게 영향을 주도록 한다. 이 이전기간이란 상기 제 1 및 제 2 화소셀(PXL1, PXL2)보다 먼저 구동되는 화소셀의 표시기간에 해당한다.
구체적으로, 제 k 화소행에 위치한 예비충전부(550)는 제 k-1 화소행의 하측에 위치한 게이트 라인으로부터의 스캔펄스에 응답하여, 상기 제 k 화소행에 구비된 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)간을 전기적으로 연결시킨다. 다시말하면, 상기 제 k-1 화소행에 구비된 기수번째 화소셀들(또는 우수번째 화소셀들)이 턴-온되는 표시기간에, 상기 제 k 화소행의 예비충전부(220)는 상기 제 k 화소행에 구비된 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결시킨다.
예를 들어, 제 2 화소행(L2)에 위치한 예비충전부(550)를 살펴보자, 이 예비충전부(550)는 제 3 게이트 라인(GL3) 및 제 2 데이터 라인(DL2)에 접속된 제 1 화소셀(PXL1)과, 상기 제 4 게이트 라인(GL4) 및 제 1 데이터 라인(DL1)에 접속된 제 2 화소셀(PXL2)들간에 연결되어 있다. 상기 예비충전부(550)는 제 2 화소행(L2)의 바로 전단에 위치한 화소행, 즉 제 1 화소행(L1)의 하측에 위치한 제 2 게이트 라인(GL2)으로부터의 제 2 스캔펄스(Vout2)에 의해 제어된다. 이 예비충전부(220)는 상기 제 2 스캔펄스(Vout2)가 액티브 상태(하이 상태)로 유지되는 기간동안 상기 제 2 화소행(L2)에 위치한 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간을 전기적으로 연결시킨다. 그리고, 상기 제 2 화소행(L2)에 위치한 예비충전부(550)는 이 제 2 스캔펄스(Vout2)가 액티브 상태인 기 간을 제외한 나머지 기간에는 턴-오프상태를 유지한다.
한편, 제 1 게이트 라인(GL1)의 상측에는 더미 게이트 라인(GL0)이 형성되어 있는데, 이 더미 게이트 라인(GL0)은 상기 제 1 화소행(L1)에 위치한 제 1 및 제 2 화소셀(PXL1, PXL2)간의 접속관계를 제어하는 예비충전부(550)의 게이트단자에 접속된다. 즉, 상기 더미 게이트 라인(GL0)은 제 1 화소행(L1)에 위치한 예비충전부(550)를 제어하는 신호를 공급하기 위한 라인이다.
이 더미 게이트 라인(GL0)에는 더미 스캔펄스(Vout0)가 공급되는데, 이 더미 스캔펄스(Vout0)는 매 프레임 기간내에서 가장 먼저 출력된다. 이에 따라, 매 프레임 기간 중 상기 더미 게이트 라인(GL0)이 가장 먼저 구동된다.
이러한 예비충전부(550)는 제 1 및 제 2 화소셀(PXL1, PXL2)이 데이터(Data)를 공급받는 표시기간의 바로 이전 기간에, 상기 제 1 및 제 2 화소셀(PXL1, PXL2)에 충전된 데이터(Data)의 크기를 상기 표시기간에 공급받을 데이터(Data)의 극성 방향으로 미리 쉬프트시킴으로써, 상기 제 1 및 제 2 화소셀(PXL1, PXL2)에 충전되었던 데이터(Data)의 극성이 상기 표시기간에 공급된 데이터(Data)의 극성방향으로 빠르게 변화할 수 있도록 유도한다.
예를 들어, 제 3 화소행(L3)의 제 1 및 제 2 화소셀(PXL1, PXL2), 그리고 이 제 1 및 제 2 화소셀(PXL1, PXL2)간의 접속관계를 제어하는 예비충전부(550)의 동작을 통해 이를 좀 더 구체적으로 설명하면 다음과 같다.
상기 제 3 화소행(L3)에서 가장 좌측에 위치한 예비충전부(550)는 제 6 게이트 라인(GL6) 및 제 1 데이터 라인(DL1)에 접속된 제 1 화소셀(PXL1)과, 제 5 게 이트 라인(GL5) 및 제 2 데이터 라인(DL2)에 접속된 제 2 화소셀(PXL2)들간에 연결되어 있다.
도 5 및 도 6에 도시된 바와 같이, 제 5 기간(T5)에 상기 제 2 화소셀(PXL2)은 부극성 데이터(Data)를 공급받으며, 제 6 기간(T6)에 제 1 화소셀(PXL1)은 정극성 데이터(Data)를 공급받아 화상을 표시한다. 즉, 제 5 기간(T5)은 상기 제 2 화소셀(PXL2)의 표시기간이고, 제 6 기간(T6)은 상기 제 1 화소셀(PXL1)의 표시기간이다. 이 표시기간의 이전기간에는 상기 제 2 화소셀(PXL2)은 이전 프레임 기간에 공급된 정극성의 데이터(Data)를 유지하고 있었으며, 상기 제 1 화소셀(PXL1)은 상기 이전 프레임 기간에 공급된 부극성의 데이터(Data)를 유지하고 있었다.
즉, 상기 제 5 기간(T5)에 상기 제 2 화소셀(PXL2)의 데이터(Data)는 정극성에서 부극성으로 변화하게 되며, 상기 제 6 기간(T6)에 상기 제 1 화소셀(PXL1)의 데이터(Data)는 부극성에서 정극성으로 변화하게 된다.
이 제 5 기간(T5)의 바로 이전 기간, 즉 제 4 기간(T4)에 제 4 게이트 라인(GL4)(제 2 화소행(L2)의 하측에 위치한 게이트 라인)에 제 4 스캔펄스(Vout4)가 공급되는데, 이 제 4 스캔펄스(Vout4)에 의해서 예비충전부(550)가 턴-온된다. 그러면, 이 턴-온된 예비충전부(550)를 통해 상기 제 1 화소셀(PXL1)의 화소전극(PE)과 제 2 화소셀(PXL2)의 화소전극(PE)간이 서로 전기적으로 연결된다.
따라서, 이 제 4 기간(T4)에 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)와 제 2 화소셀(PXL2)의 정극성 데이터(Data)가 서로 섞이게 된다. 이 제 4 기간(T4)에 상기 제 1 화소셀(PXL1)은 부극성의 데이터(Data)를 유지하는 상태이고, 상기 제 2 화소셀(PXL2)은 정극성의 데이터(Data)를 유지하는 상태이다. 이에 따라, 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)가 상기 제 2 화소셀(PXL2)의 정극성 데이터(Data)에 영향을 주고, 상기 제 2 화소셀(PXL2)의 정극성 데이터(Data)가 상기 제 1 화소셀(PXL1)의 부극성 데이터(Data)에 영향을 준다.
이와 같이, 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 서로 반대의 극성으로 충전되어 있는 상태이기 때문에, 이 두 개의 화소셀(PXL1, PXL2)이 서로 전기적으로 연결되면, 각 화소셀(PXL1, PXL2)의 데이터(Data)가 중심 전압, 즉 공통전압(Vcom)을 향해서 상승 또는 하강하게 된다.
구체적으로, 상기 제 1 화소셀(PXL1)에 충전된 부극성 데이터(Data)는 제 2 화소셀(PXL2)로부터의 정극성 데이터(Data)에 영향을 받아 상기 공통전압(Vcom)을 향해 그 전압이 상승하게 되고, 상기 제 2 화소셀(PXL2)에 충전된 정극성 데이터(Data)는 상기 제 1 화소셀(PXL1)로부터의 부극성 데이터(Data)에 영향을 받아 상기 공통전압(Vcom)을 향해 그 전압이 하강하게 된다.
이후, 제 5 기간(T5)에 상기 제 5 게이트 라인(GL5)에 제 5 스캔펄스(Vout5)가 공급되고, 제 4 게이트 라인(GL4)에는 스캔펄스가 공급되지 않는다. 이에 따라, 상기 제 5 기간(T5)에 상기 예비충전부(550)가 턴-오프되고, 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 서로 전기적으로 분리된다.
이 제 5 기간(T5)은 상기 제 5 게이트 라인(GL5) 및 제 2 데이터 라인(DL2)에 접속된 제 2 화소셀(PXL2)의 표시기간에 해당하는 기간으로서, 이 제 5 기간(T5)동안 제 2 데이터 라인(DL2)에 부극성의 데이터(Data)가 공급된다. 따라서, 상기 제 2 화소셀(PXL2)은 부극성의 데이터(Data)를 공급받는다.
이때, 상기 제 2 화소셀(PXL2)에 충전되었던 정극성의 데이터(Data)가 상기 제 4 기간(T4)에 공통전압(Vcom)을 향해 미리 하강되었기 때문에, 상기 제 2 화소셀(PXL2)에 충전되었던 부극성 데이터(Data)가 상기 제 5 기간(T5)에 공급된 정극성 데이터(Data)로 빠르게 변경될 수 있다.
이후, 제 6 기간(T6)에 상기 제 6 게이트 라인(GL6)에 제 6 스캔펄스(Vout6)가 공급되고, 제 4 게이트 라인(GL4)에는 스캔펄스가 공급되지 않는다. 이에 따라, 상기 제 6 기간(T6)에 상기 예비충전부(220)가 턴-오프상태를 유지하며, 상기 제 1 화소셀(PXL1)과 제 2 화소셀(PXL2)이 서로 전기적으로 분리된 상태이다.
이 제 6 기간(T6)은 상기 제 6 게이트 라인(GL6) 및 제 1 데이터 라인(DL1)에 접속된 제 1 화소셀(PXL1)의 표시기간에 해당하는 기간으로서, 이 제 6 기간(T6)동안 제 1 데이터 라인(DL1)에 정극성의 데이터(Data)가 공급된다. 따라서, 상기 제 1 화소셀(PXL1)은 정극성의 데이터(Data)를 공급받는다.
이때, 상기 제 1 화소셀(PXL1)에 충전되었던 부극성의 데이터(Data)가 상기 제 4 기간(T4)에 상기 공통전압(Vcom)을 향해 미리 상승되었기 때문에, 상기 제 1 화소셀(PXL1)에 충전되었던 부극성의 데이터(Data)가 상기 제 6 기간(T6)에 공급된 정극성의 데이터(Data)로 빠르게 변경될 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시장치 및 이의 구동방법에는 다음과 같은 효과가 있다.
본 발명의 액정표시장치는 예비충전부를 구비한다. 상기 예비충전부는 제 1 및 제 2 화소셀이 데이터를 공급받는 표시기간의 바로 이전 기간에, 상기 제 1 및 제 2 화소셀에 충전된 데이터의 크기를 표시기간에 공급받을 데이터의 극성 방향으로 미리 쉬프트시킴으로써, 상기 제 1 및 제 2 화소셀에 충전되었던 데이터의 극성이 상기 표시기간에 공급된 데이터의 극성방향으로 빠르게 변화할 수 있도록 유도한다.
이에 따라, 본 발명에 따른 액정표시장치는 화소셀의 충전특성을 향상시킬 수 있다.

Claims (11)

  1. 서로 상반된 극성의 데이터를 공급받아 화상을 표시하는 다수의 제 1 및 제 2 화소셀들을 포함하는 액정패널; 및,
    상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받기 이전에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하고, 상기 제 1 및 제 2 화소셀이 상기 데이터를 공급받는 기간에 상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 분리하는 예비충전부를 포함하며;
    상기 예비충전부는 상기 제 1 화소셀의 화소전극과 상기 제 2 화소셀의 화소전극간을 전기적으로 연결하거나 분리하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 예비충전부는,
    일 기간동안 액티브 상태를 유지하는 스캔펄스에 의해 제어되며, 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극간에 접속된 스위칭소자를 포함함을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 액정패널은 서로 교차하는 다수의 게이트 라인들 및 데이터 라인들을 더 포함하며;
    기수번째 데이터 라인의 일측에 상기 제 1 화소셀이 각각 위치하며;
    상기 기수번째 데이터 라인의 일측에 위치한 각 제 1 화소셀이 상기 기수번째 데이터 라인에 접속되며;
    우수번째 데이터 라인의 일측에 상기 제 2 화소셀이 각각 위치하며;
    상기 우수번째 데이터 라인의 일측에 위치한 각 제 2 화소셀이 상기 기수번째 데이터 라인에 접속되며; 그리고,
    상기 제 1 화소셀과 제 2 화소셀이 제 1 게이트 라인에 공통으로 접속된 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 예비충전부는,
    상기 제 1 게이트 라인보다 먼저 구동되는 제 2 게이트 라인으로부터의 스캔펄스에 응답하여, 상기 스캔펄스의 액티브 기간동안 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극간을 전기적으로 연결시키는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 예비충전부는,
    상기 제 2 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극간에 접속된 스위칭소자를 포함함을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 액정패널은 서로 교차하는 다수의 게이트 라인들 및 데이터 라인들을 더 포함하며;
    기수번째 데이터 라인의 양측에 상기 제 1 화소셀이 각각 위치하며;
    상기 기수번째 데이터 라인의 양측에 위치한 각 제 1 화소셀이 상기 기수번째 데이터 라인에 공통으로 접속되며;
    우수번째 데이터 라인의 양측에 상기 제 2 화소셀이 각각 위치하며;
    상기 우수번째 데이터 라인의 양측에 위치한 각 제 2 화소셀이 상기 기수번째 데이터 라인에 공통으로 접속되며;
    상기 기수번째 데이터 라인의 일측에 위치한 제 1 화소셀과, 상기 우수번째 데이터 라인의 일측에 위치한 제 2 화소셀이 제 1 게이트 라인에 공통으로 접속되며; 그리고,
    상기 기수번째 데이터 라인의 타측에 위치한 제 1 화소셀과, 상기 우수번째 데이터 라인의 타측에 위치한 제 2 화소셀이 제 2 게이트 라인에 공통으로 접속된 것을 특징으로 하는 액정표시장치.
  8. 제 7 항에 있어서,
    상기 예비충전부는,
    상기 제 1 및 제 2 게이트 라인보다 먼저 구동되는 제 3 게이트 라인으로부터의 스캔펄스에 응답하여, 상기 스캔펄스의 액티브 기간동안 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극간을 전기적으로 연결시키는 것을 특징으로 하는 액정표시장치.
  9. 제 8 항에 있어서,
    상기 예비충전부는,
    상기 제 3 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극간에 접속된 스위칭소자를 포함함을 특징으로 하는 액정표시장치.
  10. 서로 상반된 극성의 데이터를 공급받아 화상을 표시하는 다수의 제 1 및 제 2 화소셀들을 포함하는 액정패널을 포함하는 액정표시장치의 구동방법에 있어서,
    상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하는 단계;
    상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 분리하는 단계; 및,
    상기 제 1 화소셀과 제 2 화소셀에 서로 상반된 극성의 데이터를 공급하는 단계를 포함하며;
    상기 제 1 화소셀과 제 2 화소셀간을 전기적으로 연결하거나 분리하는 단계는, 상기 제 1 화소셀의 화소전극과 제 2 화소셀의 화소전극을 서로 전기적으로 연결하거나 분리하는 단계인 것을 특징으로 하는 액정표시장치의 구동방법.
  11. 삭제
KR1020070027127A 2007-03-20 2007-03-20 액정표시장치 및 이의 구동방법 KR101374099B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070027127A KR101374099B1 (ko) 2007-03-20 2007-03-20 액정표시장치 및 이의 구동방법
CN2007101948853A CN101271210B (zh) 2007-03-20 2007-12-27 液晶显示器件及其驱动方法
US12/005,614 US7928947B2 (en) 2007-03-20 2007-12-28 Liquid crystal display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070027127A KR101374099B1 (ko) 2007-03-20 2007-03-20 액정표시장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20080085499A KR20080085499A (ko) 2008-09-24
KR101374099B1 true KR101374099B1 (ko) 2014-03-13

Family

ID=39774309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070027127A KR101374099B1 (ko) 2007-03-20 2007-03-20 액정표시장치 및 이의 구동방법

Country Status (3)

Country Link
US (1) US7928947B2 (ko)
KR (1) KR101374099B1 (ko)
CN (1) CN101271210B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2455932A4 (en) * 2009-07-17 2013-05-22 Sharp Kk DISPLAY DEVICE AND DISPLAY DEVICE CONTROL METHOD
KR101450920B1 (ko) * 2009-12-17 2014-10-23 엘지디스플레이 주식회사 액정표시장치와 그 소프트웨어 업데이트 방법
CN102347327A (zh) * 2010-08-04 2012-02-08 北京京东方光电科技有限公司 阵列基板及其制造方法、液晶面板
CN102346341B (zh) * 2010-08-04 2014-09-10 北京京东方光电科技有限公司 阵列基板和制造方法、液晶面板、液晶显示器和驱动方法
CN103901685B (zh) * 2012-12-31 2016-07-06 厦门天马微电子有限公司 一种液晶显示器
CN104062790A (zh) * 2014-06-09 2014-09-24 深圳市华星光电技术有限公司 显示装置及其驱动方法
CN106125435A (zh) * 2016-08-31 2016-11-16 深圳市华星光电技术有限公司 液晶面板及液晶显示器
CN106324926B (zh) * 2016-10-27 2019-04-09 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN106681072A (zh) * 2017-01-04 2017-05-17 惠科股份有限公司 一种像素结构、液晶面板和液晶显示器
CN108962113B (zh) * 2017-05-19 2022-01-18 群创光电股份有限公司 显示器面板以及显示器面板的驱动方法
CN107290912A (zh) * 2017-07-24 2017-10-24 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN108172186A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 显示面板及其驱动方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040105597A (ko) * 2003-06-09 2004-12-16 미쓰비시덴키 가부시키가이샤 화상신호의 기록마진이 커진 화상표시장치
KR20050000991A (ko) * 2003-06-25 2005-01-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR20060010223A (ko) * 2004-07-27 2006-02-02 삼성전자주식회사 어레이 기판과, 이를 갖는 표시 장치와, 이의 구동 장치및 구동 방법
KR20070044941A (ko) * 2005-10-26 2007-05-02 엘지.필립스 엘시디 주식회사 표시장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08248385A (ja) 1995-03-08 1996-09-27 Hitachi Ltd アクティブマトリックス型液晶ディスプレイとその駆動方法
CN1125363C (zh) 2000-08-28 2003-10-22 友达光电股份有限公司 液晶显示面板及其控制方法
JP4609970B2 (ja) * 2001-01-17 2011-01-12 カシオ計算機株式会社 液晶表示装置
KR101100890B1 (ko) * 2005-03-02 2012-01-02 삼성전자주식회사 액정표시장치 및 그 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040105597A (ko) * 2003-06-09 2004-12-16 미쓰비시덴키 가부시키가이샤 화상신호의 기록마진이 커진 화상표시장치
KR20050000991A (ko) * 2003-06-25 2005-01-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR20060010223A (ko) * 2004-07-27 2006-02-02 삼성전자주식회사 어레이 기판과, 이를 갖는 표시 장치와, 이의 구동 장치및 구동 방법
KR20070044941A (ko) * 2005-10-26 2007-05-02 엘지.필립스 엘시디 주식회사 표시장치

Also Published As

Publication number Publication date
CN101271210A (zh) 2008-09-24
US7928947B2 (en) 2011-04-19
KR20080085499A (ko) 2008-09-24
US20080231769A1 (en) 2008-09-25
CN101271210B (zh) 2011-06-29

Similar Documents

Publication Publication Date Title
KR101374099B1 (ko) 액정표시장치 및 이의 구동방법
KR101340999B1 (ko) 액정표시장치 및 이의 구동방법
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101429905B1 (ko) 액정표시장치
US9865218B2 (en) Display device
KR100884992B1 (ko) 액정표시장치
KR100627762B1 (ko) 평면 표시 패널의 구동 방법 및 평면 표시 장치
KR102138107B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
WO2007135803A1 (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
KR20110067227A (ko) 액정표시장치 및 그 구동방법
US20110122163A1 (en) Display device and display device driving method, and display driving control method
KR102028587B1 (ko) 표시 장치
CN113741105A (zh) 阵列基板及其驱动方法和显示装置
KR100783701B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20100118356A (ko) 액정 표시 장치 및 그 구동 방법
US11081073B2 (en) Liquid crystal display apparatus
KR101351386B1 (ko) 액정표시장치 및 이의 구동방법
KR100853771B1 (ko) 액정표시장치
KR101009671B1 (ko) 액정표시장치의 구동방법
KR101351376B1 (ko) 액정표시장치 및 이의 구동방법
KR101192800B1 (ko) 액정표시장치 및 이의 구동방법
WO2013035623A1 (ja) 液晶表示装置およびその駆動方法
KR20080088141A (ko) 액정표시장치 및 이의 구동방법
KR101441389B1 (ko) 액정표시장치 및 이의 구동방법
KR20080000916A (ko) 액정 표시 장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20200219

Year of fee payment: 7